--- /srv/rebuilderd/tmp/rebuilderdlatAXP/inputs/qemu-system-ppc_10.0.8+ds-0+deb13u1+b1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdlatAXP/out/qemu-system-ppc_10.0.8+ds-0+deb13u1+b1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-08 15:33:55.000000 debian-binary │ -rw-r--r-- 0 0 0 1456 2026-03-08 15:33:55.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3416188 2026-03-08 15:33:55.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3416932 2026-03-08 15:33:55.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x253394 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xbaf9c4 0x00baf9c4 0x00baf9c4 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xbaf9f4 0x00baf9f4 0x00baf9f4 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xbaf9f0 0xbaf9f0 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xbafa20 0xbafa20 R E 0x10000 │ │ │ │ LOAD 0xbbc528 0x00bbc528 0x00bbc528 0x1bf988 0x1f6448 RW 0x10000 │ │ │ │ DYNAMIC 0xcaa93c 0x00caa93c 0x00caa93c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xbaf9d0 0x00baf9d0 0x00baf9d0 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xbafa00 0x00bafa00 0x00bafa00 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xbbc528 0x00bbc528 0x00bbc528 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xbbc528 0x00bbc528 0x00bbc528 0xf3ad8 0xf3ad8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00088b2c 088b2c 0a6716 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0012f242 12f242 00bc24 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013ae68 13ae68 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0013b268 13b268 10b488 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002466f0 2466f0 001f48 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00248638 248638 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00248644 248644 002f00 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0024b550 24b550 78d134 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 009d8684 9d8684 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 009d8690 9d8690 1d7334 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00baf9c4 baf9c4 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00baf9cc baf9cc 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00baf9d0 baf9d0 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0024b550 24b550 78d164 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 009d86b4 9d86b4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 009d86c0 9d86c0 1d7334 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00baf9f4 baf9f4 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00baf9fc baf9fc 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00bafa00 bafa00 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00bbc528 bbc528 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00bbc528 bbc528 000cf4 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00bbd21c bbd21c 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00bbd220 bbd220 0ed71c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00caa93c caa93c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00caab1c caab1c 0054e4 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00cb0000 cb0000 0cbeb0 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1057,269 +1057,269 @@ │ │ │ │ 1053: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1057: 00db1532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1058: 005642c8 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1059: 00d6dd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1060: 00815354 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1060: 00815384 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1061: 00627e10 96 FUNC GLOBAL DEFAULT 12 helper_fcfid │ │ │ │ 1062: 00cbead4 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 007e7a68 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 007e7a98 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 00db18d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 005d58a4 2128 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 1066: 00d76c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1067: 00d7c0a0 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1068: 00cb6184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 00daff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 008e3cf0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 007ddfd8 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00967878 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 008e3d20 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 007de008 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 009678a8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 005dfbf8 172 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1074: 00db0b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1075: 00db1df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1076: 00d6b5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 00c7e0c8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 00db13dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 008e7704 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 008e7734 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 00285090 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 00db1ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 00db0df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 00d76cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 0094e7b0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 0094e7e0 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 00649138 224 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1086: 00d67d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00944334 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1087: 00944364 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1088: 00db0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1089: 004404f0 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1090: 008f45d4 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1090: 008f4604 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1091: 00d6e314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1092: 00998298 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1092: 009982c8 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1093: 00db0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1094: 00db1bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1095: 00d78028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1096: 00db0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1097: 0073dcf0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1098: 0097a5b0 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1097: 0073dd20 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1098: 0097a5e0 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1099: 00d744c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1100: 00d7ac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1101: 008ddf04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1101: 008ddf34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1102: 00c7b3bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1103: 00d79848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1104: 00db0b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1105: 00db12e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1106: 00d67380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1107: 004a8810 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1108: 00db020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1109: 0081eff4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1109: 0081f024 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1110: 00d72990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1111: 00db0db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1112: 00d68050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1113: 00db05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1114: 00d73378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1115: 00cd1a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1116: 0054ba0c 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1117: 00d6de44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1118: 00db14d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1119: 008ce510 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1120: 0073d7b0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1121: 00941a24 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1119: 008ce540 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1120: 0073d7e0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1121: 00941a54 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1122: 00db180a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1123: 00d6ad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1124: 00577588 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1125: 00db0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1126: 00d6e064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1127: 00537730 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1128: 008e215c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1128: 008e218c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1129: 00db039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1130: 00db1dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1131: 002f1d44 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1132: 0095f474 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1132: 0095f4a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1133: 00db1d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1134: 00db0d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1135: 005dbb90 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1136: 00d66cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1137: 0072f4cc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1137: 0072f4fc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1138: 0044c97c 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1139: 005cf260 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1140: 0092235c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1141: 006e7e58 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1140: 0092238c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1141: 006e7e88 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1142: 00cc9448 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1143: 008bcd90 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1143: 008bcdc0 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1144: 00d6f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1145: 00838720 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1145: 00838750 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1146: 00d692ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1147: 00773bcc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1147: 00773bfc 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1148: 002a930c 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1149: 00db1b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1150: 0064a570 44 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1151: 00d8dcac 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1152: 0070dc28 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1153: 00954f84 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1152: 0070dc58 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1153: 00954fb4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1154: 00d63cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1155: 00db09aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1156: 009494f8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1156: 00949528 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1157: 00d728c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1158: 00741458 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1158: 00741488 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1159: 00db1766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1160: 00db231c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1161: 00db1d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1162: 00915c88 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1163: 00960ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1162: 00915cb8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1163: 00960af4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1164: 00cc51c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1165: 00db0fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1166: 008bb41c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1166: 008bb44c 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1167: 00db1c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1168: 00588b0c 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1169: 003acaf8 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1170: 00db004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1171: 00d786ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1172: 0053744c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1173: 003cb5e8 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1174: 00d6a4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1175: 00d67e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1176: 0032b7e8 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1177: 00818700 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1177: 00818730 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1178: 0057adf0 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1179: 0099562c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1179: 0099565c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1180: 00d65bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1181: 00db12bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1182: 00db1824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1183: 00d74c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1184: 00717348 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1184: 00717378 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1185: 00db0834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1186: 00bc622c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1187: 00d6a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1188: 002d2920 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1189: 00db222c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1190: 00d6bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1191: 00d76848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1192: 00255900 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1193: 00cd1efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1194: 00648e00 76 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1195: 0093aa38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1195: 0093aa68 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1196: 00ccad08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1197: 00db1380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1198: 00d69c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1199: 00d6e564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1200: 00db133c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1201: 00db1a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1202: 00d7a8f0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1203: 00cb7624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1204: 00db0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1205: 00524ca8 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1206: 00dafe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1207: 00940474 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1207: 009404a4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1208: 00d695e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1209: 005cd9f4 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1210: 0098128c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1211: 0092ac94 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1210: 009812bc 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1211: 0092acc4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1212: 00d68080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1213: 006356bc 212 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1214: 003a2ffc 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1215: 0098818c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1216: 00b87d10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1215: 009881bc 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1216: 00b87d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1217: 00d78f08 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1218: 00db0d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1219: 00db1812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1220: 0064490c 84 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1221: 007f1268 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1221: 007f1298 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1222: 00db1c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1223: 00d7b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1224: 008e01cc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1224: 008e01fc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1225: 003245cc 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1226: 00942a38 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1227: 008d4030 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1226: 00942a68 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1227: 008d4060 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1228: 00d79dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1229: 00719ce0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1229: 00719d10 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1230: 00db045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1231: 00db1e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1232: 00631ebc 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ - 1233: 0079480c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1233: 0079483c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1234: 00d70718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1235: 00dafd97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1236: 00db2044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1237: 00951dc8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1237: 00951df8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1238: 005ce06c 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1239: 00523924 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1240: 0028a480 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1241: 0028937c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1242: 00643338 236 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ - 1243: 0073b844 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1244: 00929c34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1243: 0073b874 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1244: 00929c64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1245: 00cb5290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1246: 007b6354 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1246: 007b6384 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1247: 00daff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1248: 00868c9c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1248: 00868ccc 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1249: 00db1d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1250: 00321eec 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1251: 004d1070 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1252: 00db0ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1253: 00d7874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1254: 0036ff70 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1255: 00d68bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1256: 00d69d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1257: 00dafe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1258: 008ca2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1259: 00745d20 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1260: 00958cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1258: 008ca31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1259: 00745d50 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1260: 00958cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1261: 00337c5c 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1262: 008c8180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1262: 008c81b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1263: 005c3e50 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1264: 00d6dd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1265: 00d7b7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1266: 007afdf0 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1266: 007afe20 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1267: 005529e8 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1268: 00db0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1269: 009ac9dc 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1269: 009aca0c 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1270: 00db1f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1271: 00d6b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1272: 004380a0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1273: 00972ed0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1273: 00972f00 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1274: 00d6c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1275: 00d75250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1276: 0077c094 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1276: 0077c0c4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1277: 00d641b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1278: 0092983c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1278: 0092986c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1279: 00d76f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1280: 00cc26f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1281: 00db0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1282: 00d72860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1283: 0081f58c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1283: 0081f5bc 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1284: 00d6df04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1285: 002e78c4 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1286: 00db0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1287: 00d7b3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1288: 008885f4 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1288: 00888624 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1289: 00d69618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1290: 00d71abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1291: 00db0bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1292: 00db1b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1293: 0090cdb4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1293: 0090cde4 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1294: 005e18ac 264 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1295: 00440404 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1296: 00d667a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1297: 00db0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1298: 002b5ee4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1299: 00db0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1300: 00d7921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1301: 00db14bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1302: 007f4638 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1302: 007f4668 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1303: 00d774e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1304: 00d6a230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1305: 009305f8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1305: 00930628 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1306: 00db06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1307: 00cd3ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1308: 00465b54 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1309: 00c7d1c8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1310: 00db0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1311: 00947a28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1311: 00947a58 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1312: 00d667b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1313: 00d69cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1314: 006e6048 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1314: 006e6078 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1315: 0039ea18 64 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1316: 0029cbe8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1317: 00d64aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1318: 00db179a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1319: 00d6b40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1320: 00cd3bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ 1321: 00c7d850 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ @@ -1334,249 +1334,249 @@ │ │ │ │ 1330: 00db294a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1331: 00cd339c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTDP │ │ │ │ 1332: 002a1220 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1333: 00db1468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1334: 00db07ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1335: 004fd624 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1336: 003cb580 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1337: 007ece48 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1337: 007ece78 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1338: 002ee2cc 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1339: 009cb37c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1340: 0081174c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1341: 0090359c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1339: 009cb3ac 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1340: 0081177c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1341: 009035cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1342: 00c7d9d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1343: 00dafd57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1344: 00db1f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1345: 00794b64 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1345: 00794b94 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1346: 00641894 268 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ - 1347: 0071c8ac 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1348: 0096b43c 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1347: 0071c8dc 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1348: 0096b46c 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1349: 00db0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1350: 00d6bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1351: 0029a9c8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1352: 00998ce8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1352: 00998d18 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1353: 00db1c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1354: 0078f8f8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1355: 008157b0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1354: 0078f928 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1355: 008157e0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1356: 0038f21c 728 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1357: 0029c8e0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1358: 00db1c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1359: 004355a0 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1360: 00db28e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1361: 00641a80 316 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1362: 008fb0ac 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1362: 008fb0dc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1363: 00db02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1364: 00922584 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1364: 009225b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1365: 00db0b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1366: 006d3764 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1367: 00905234 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1366: 006d3794 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1367: 00905264 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1368: 005cb130 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1369: 00910f58 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1369: 00910f88 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1370: 0056eaa0 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1371: 00d7247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1372: 00d74098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1373: 004a87a0 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1374: 0069e580 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ - 1375: 0070ec14 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1374: 0069e5b0 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1375: 0070ec44 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1376: 00391d8c 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1377: 00646f48 108 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1378: 00d66f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1379: 00d7be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1380: 00db1592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1381: 0056aec4 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1382: 008ee9fc 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1382: 008eea2c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1383: 00d6bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1384: 00d7bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1385: 00d65340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1386: 00db0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1387: 00db17e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1388: 007ea818 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1389: 0093dd98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1388: 007ea848 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1389: 0093ddc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1390: 00d68290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1391: 00b87d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1391: 00b87da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1392: 00d6c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1393: 00cb331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1394: 00780ef0 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1394: 00780f20 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1395: 005913e0 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1396: 00db25a0 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1397: 004fc0f0 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1398: 0093da88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1399: 007a12b0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1398: 0093dab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1399: 007a12e0 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1400: 00d6606c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1401: 0064a550 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1402: 009bfdb8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1403: 009b9b30 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1402: 009bfde8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1403: 009b9b60 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1404: 00db17d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1405: 00d721fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1406: 006adae4 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1406: 006adb14 2276 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1407: 00db1732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1408: 00db21ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1409: 008de754 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1409: 008de784 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1410: 002a3224 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1411: 0074ff64 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1411: 0074ff94 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1412: 00db0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1413: 00d76174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1414: 0036f3ec 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1415: 0096449c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1415: 009644cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1416: 00d6f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1417: 00db072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1418: 00db18d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1419: 00db0c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1420: 00db0b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1421: 009482bc 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1421: 009482ec 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1422: 00db1860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1423: 006419a0 224 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1424: 00d6b50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1425: 00db1f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1426: 0077ba54 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1427: 009af1e8 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1426: 0077ba84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1427: 009af218 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1428: 00db2268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1429: 007ad650 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1430: 009883d0 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1429: 007ad680 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1430: 00988400 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1431: 00d63c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1432: 00cb17c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1433: 00db1cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1434: 007f67f4 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1434: 007f6824 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1435: 00d67e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1436: 005d2e28 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1437: 007a6370 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1437: 007a63a0 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1438: 0062a57c 76 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1439: 00db1e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1440: 00db2248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1441: 00641bbc 236 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1442: 00d6881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1443: 00db0fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1444: 00d65e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1445: 00cb5188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1446: 00db0c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1447: 007b66a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1447: 007b66d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1448: 00d6d484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1449: 00db016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1450: 00817aa0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1451: 009d00d0 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1452: 009004f0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1450: 00817ad0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1451: 009d0100 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1452: 00900520 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1453: 00d76d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1454: 00db021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1455: 00db06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1456: 009bca9c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1457: 006afff8 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1458: 00988eec 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1459: 0081eeb0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1456: 009bcacc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1457: 006b0028 280 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1458: 00988f1c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1459: 0081eee0 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1460: 00381ee8 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1461: 00cb9be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1462: 00d74bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1463: 00d66578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1464: 0090b7fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1464: 0090b82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1465: 00d693dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1466: 0054b874 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1467: 00537de8 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1468: 00d6f300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1469: 00db1c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1470: 00d68620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1471: 004b782c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1472: 00931598 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1473: 00952278 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1472: 009315c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1473: 009522a8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1474: 00d73fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1475: 00d653e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1476: 0094f100 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1476: 0094f130 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1477: 00d8d7d8 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1478: 00daff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1479: 00db0ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1480: 0069fcc8 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ - 1481: 00741334 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1480: 0069fcf8 20 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1481: 00741364 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1482: 005a05b8 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1483: 00db1ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1484: 00520b70 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1485: 00db0dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1486: 0045039c 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1487: 00cd651c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1488: 00299f6c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1489: 0086680c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1490: 008fff3c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1489: 0086683c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1490: 008fff6c 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1491: 00d70a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1492: 00db097e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1493: 0029a580 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1494: 005d0f9c 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1495: 00c7d6b4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1496: 00d76dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1497: 00d74ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1498: 00d6e454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1499: 00935658 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1499: 00935688 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1500: 00d7b1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1501: 0081e87c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1501: 0081e8ac 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1502: 0053950c 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1503: 0098db60 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1503: 0098db90 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1504: 00d73a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1505: 00803c6c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1506: 0073dddc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1507: 008eff1c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1505: 00803c9c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1506: 0073de0c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1507: 008eff4c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1508: 00db2312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1509: 0073f2fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1509: 0073f32c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1510: 00db1fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1511: 0053a900 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1512: 0028518c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ 1513: 00cd1c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1514: 008e0c8c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1514: 008e0cbc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1515: 00d63bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1516: 005cc190 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1517: 00db14b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1518: 00db188c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1519: 00550f34 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1520: 00db2204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1521: 00cb3298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1522: 003cb520 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1523: 008d7890 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1523: 008d78c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1524: 0032d5bc 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1525: 00302b98 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1526: 00569914 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1527: 00d714dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1528: 0062a52c 80 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1529: 00db234a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1530: 00dafd83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1531: 008e585c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1532: 00962870 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1531: 008e588c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1532: 009628a0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1533: 002a139c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1534: 00db131c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1535: 00db0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1536: 00d6b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1537: 00db2182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1538: 00562afc 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1539: 00db21ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1540: 00db1d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1541: 008c505c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1541: 008c508c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1542: 00dafe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1543: 0056e674 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1544: 00d707b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1545: 00db0e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1546: 00d69c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1547: 00d652f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1548: 00db04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1549: 00c6a680 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1550: 008f4258 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1550: 008f4288 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1551: 00d6b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1552: 00796774 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1553: 00923ee4 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1552: 007967a4 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1553: 00923f14 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1554: 00db1d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1555: 007dd1b8 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1556: 008a4b58 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1555: 007dd1e8 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1556: 008a4b88 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1557: 00377dc4 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1558: 0037a740 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1559: 00780644 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1560: 00977438 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1559: 00780674 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1560: 00977468 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1561: 00d7221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1562: 00d69c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1563: 009601b0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1563: 009601e0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1564: 00db145a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1565: 00981594 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1565: 009815c4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1566: 00d6a130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1567: 00d67c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1568: 00284f88 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1569: 00628ce4 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1570: 004313e0 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1571: 006cb838 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1571: 006cb868 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1572: 00d64ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1573: 0029a880 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1574: 0028b940 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1575: 00d759a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1576: 00db137a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1577: 00d6e6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1578: 0051cbb0 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1585,333 +1585,333 @@ │ │ │ │ 1581: 00db1e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1582: 00db1df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1583: 0044b2ec 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1584: 00323b60 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1585: 0028b1ec 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1586: 00db1994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1587: 00cd1be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1588: 00982d98 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1588: 00982dc8 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1589: 0042c218 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1590: 00cc6fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1591: 00db17d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1592: 00db21f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1593: 00d67f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1594: 003c9b2c 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1595: 00d74748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1596: 00d6e634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1597: 00d69ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1598: 00294574 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1599: 00db0a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1600: 00db204e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1601: 0072b190 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1601: 0072b1c0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1602: 00538904 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1603: 00db0e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1604: 00db0876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1605: 00d79b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1606: 00db0b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1607: 0075ae90 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1608: 0090b96c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1607: 0075aec0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1608: 0090b99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1609: 00d7a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1610: 002950dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1611: 009759e0 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1612: 009c71dc 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1611: 00975a10 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1612: 009c720c 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1613: 00d771c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1614: 00d709b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1615: 009538a0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1615: 009538d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1616: 003ccca8 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1617: 00d69c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1618: 008fa640 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1618: 008fa670 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1619: 00644ec4 64 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1620: 00db1fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1621: 00db19a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1622: 00db10c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1623: 0081ffec 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1623: 0082001c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1624: 00d724ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1625: 007b13c0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1625: 007b13f0 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1626: 00644d10 108 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1627: 00997d3c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1627: 00997d6c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1628: 00db0af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1629: 00539384 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1630: 00db1844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1631: 00db2134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00db11cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1633: 00d70798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ 1634: 00d736b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1635: 00db16b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1636: 0073c944 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1636: 0073c974 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1637: 00cb23a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1638: 00ccaf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvudqp │ │ │ │ 1639: 005774a4 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1640: 0063ed54 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUWS │ │ │ │ 1641: 00282954 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1642: 00cc3670 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUWVLX │ │ │ │ 1643: 00d67bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1644: 0071bf04 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1644: 0071bf34 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1645: 00d6d5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1646: 00db16da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1647: 005db67c 728 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1648: 00d71a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1649: 00db1d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1650: 00d685f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1651: 00db0df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1652: 009534c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1652: 009534f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1653: 00db1b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1654: 00cb1b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1655: 00d77858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1656: 00d73ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1657: 003a57ec 196 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1658: 0075505c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1658: 0075508c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1659: 00d76f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1660: 00db083e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1661: 00532b44 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1662: 00950c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1662: 00950c90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1663: 00db0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1664: 00db01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1665: 00db04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1666: 0093bbd8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1666: 0093bc08 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1667: 0062bfb0 348 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1668: 00d72b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1669: 009beb00 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1669: 009beb30 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1670: 0028691c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1671: 00d68570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1672: 0025589c 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1673: 0096aa68 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1673: 0096aa98 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1674: 00db0ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1675: 00c66330 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1676: 00815db4 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1676: 00815de4 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1677: 00d64420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1678: 0090e718 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1678: 0090e748 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1679: 00db06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1680: 00db0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1681: 00db11ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1682: 00d66538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1683: 00d7b020 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1684: 006efda8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1684: 006efdd8 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1685: 00d703a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1686: 00db10cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1687: 008ae5bc 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1688: 00777b20 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1687: 008ae5ec 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1688: 00777b50 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1689: 00cd60fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1690: 00db135c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1691: 00db06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1692: 008c75a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1692: 008c75d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1693: 00db011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1694: 00db0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1695: 00928b04 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1695: 00928b34 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1696: 00cd1cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1697: 00545dd0 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1698: 00db129e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1699: 00d6a530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1700: 00db00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1701: 009318c8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1701: 009318f8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1702: 00db185c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1703: 00d7a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1704: 00d6bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1705: 00326b60 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1706: 009a18c8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1707: 00951c64 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1706: 009a18f8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1707: 00951c94 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1708: 00db09b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1709: 0098fb50 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1710: 008d9cc8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1711: 00924644 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1712: 007e6b90 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1709: 0098fb80 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1710: 008d9cf8 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1711: 00924674 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1712: 007e6bc0 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1713: 00d784ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1714: 0032b9b0 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1715: 00db0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1716: 00db0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1717: 0043dfc8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1718: 00289cc0 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1719: 003cca1c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1720: 003223ec 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1721: 007a0994 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1721: 007a09c4 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1722: 00db09ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1723: 00d6e4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1724: 00db1e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1725: 00282a70 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1726: 0093ad80 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1727: 00931c90 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1726: 0093adb0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1727: 00931cc0 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1728: 00db127e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1729: 00d65f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1730: 00db200c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1731: 002e98a4 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1732: 00d63938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1733: 00d6ac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1734: 008c7548 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1735: 007add94 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1734: 008c7578 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1735: 007addc4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1736: 00db1db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1737: 005d90ac 556 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1738: 004b372c 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1739: 00db063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1740: 00db092e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1741: 00d7178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1742: 0088d8e0 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1742: 0088d910 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1743: 002a8e3c 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1744: 00bc61dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1745: 0062a4e4 72 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1746: 00db1bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1747: 00db088a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1748: 00d6926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1749: 009bc7b4 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1750: 008503fc 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1751: 0094d370 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1749: 009bc7e4 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1750: 0085042c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1751: 0094d3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1752: 0052703c 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1753: 00db1f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1754: 00db19ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1755: 00c78f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1756: 00808bc4 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1756: 00808bf4 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1757: 005c8634 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1758: 00755e94 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1759: 009668fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1760: 00904890 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1758: 00755ec4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1759: 0096692c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1760: 009048c0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1761: 00d7a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1762: 00d6b4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1763: 00d6e734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1764: 00d77348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1765: 009d57a0 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1766: 0070fe90 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1765: 009d57d0 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1766: 0070fec0 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1767: 00d68ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1768: 009bcf64 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1769: 008ca3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1768: 009bcf94 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1769: 008ca3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1770: 00255950 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1771: 00db19d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1772: 00cd4bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1773: 00645ddc 464 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1774: 00520c50 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1775: 00912124 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1775: 00912154 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1776: 0027f434 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1777: 00db038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1778: 008f4424 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1779: 007f51b8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1778: 008f4454 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1779: 007f51e8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1780: 004038b4 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1781: 00db2302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1782: 00d6b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1783: 00940a44 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1783: 00940a74 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1784: 00298cdc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1785: 00d776b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1786: 00790e00 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1786: 00790e30 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1787: 00d70428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1788: 00d667f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1789: 00db109e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1790: 005ad9c8 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1791: 0033461c 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1792: 00d74f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1793: 002f27c0 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1794: 00d6e024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1795: 00916a78 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1795: 00916aa8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1796: 00d7c5ec 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1797: 004b771c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1798: 004664c4 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1799: 003a5500 160 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1800: 00dafe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1801: 002a168c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1802: 006cb858 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1802: 006cb888 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1803: 00d70a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1804: 00db18e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1805: 00d6ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1806: 00d73dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1807: 002f2c70 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1808: 008e6a78 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1808: 008e6aa8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1809: 00d6b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1810: 00d72c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1811: 00db150a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1812: 00c849e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1813: 00450f80 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1814: 00646db4 152 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1815: 0027ecc4 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1816: 00db148e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1817: 00d637c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1818: 00968320 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1818: 00968350 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1819: 00643424 272 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1820: 00d68f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1821: 00377644 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1822: 008fc3f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1823: 0074e10c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1822: 008fc420 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1823: 0074e13c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1824: 005ae3cc 292 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1825: 00d64100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1826: 00738034 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1826: 00738064 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1827: 00628648 176 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1828: 00cca3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1829: 00d66944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1830: 004b3050 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1831: 008203bc 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1831: 008203ec 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1832: 00d646f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1833: 003a52b0 384 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1834: 00db1d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1835: 00299f74 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1836: 0094b2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1837: 00944130 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1838: 007f5b80 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1839: 007f033c 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1836: 0094b320 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1837: 00944160 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1838: 007f5bb0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1839: 007f036c 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1840: 00db1e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1841: 002b2320 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1842: 00d75948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1843: 00cb4c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1844: 00d6ac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1845: 009d0344 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1845: 009d0374 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1846: 00cc0f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1847: 00db0ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1848: 00255968 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1849: 00db1da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1850: 008b9898 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1850: 008b98c8 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1851: 00db2262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1852: 00544a60 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1853: 00db0bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1854: 00d6dca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1855: 00db1fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1856: 00d6ee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1857: 00cd36b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1858: 00b87c98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1859: 00815e24 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1858: 00b87cc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1859: 00815e54 240 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1860: 00d6a1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1861: 00db23c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1862: 00d794c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1863: 00981738 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1863: 00981768 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1864: 00cc15f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1865: 00d72660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1866: 00db03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1867: 00d798e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1868: 00299868 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1869: 007890ec 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1870: 0072a64c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1869: 0078911c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1870: 0072a67c 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1871: 00db1cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1872: 00db0dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1873: 00298d88 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1874: 00282b7c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1875: 0063265c 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1876: 00db0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1877: 00db0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1878: 009317b0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1879: 00998290 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1878: 009317e0 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1879: 009982c0 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1880: 00db08e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1881: 00d7a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1882: 008d778c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1882: 008d77bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1883: 00d654a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1884: 007e1d9c 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1884: 007e1dcc 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1885: 00db187a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1886: 00db14ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1887: 008c931c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1888: 008e2bf8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1887: 008c934c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1888: 008e2c28 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1889: 00d691fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1890: 0077b008 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1891: 00922d84 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1890: 0077b038 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1891: 00922db4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1892: 00db1f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1893: 00d72830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1894: 00db0c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1895: 008cf0cc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1895: 008cf0fc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1896: 00646100 68 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ 1897: 00db075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1898: 009d42ac 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1898: 009d42dc 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1899: 00d7143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1900: 00dafda6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1901: 00db1ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1902: 00db1d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1903: 00c7e428 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1904: 00d6a1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1905: 00644d7c 100 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1906: 009bc488 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1906: 009bc4b8 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1907: 00db206e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1908: 005ba904 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1909: 0057c768 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1910: 00d68f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1911: 00db15ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1912: 00db1066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1913: 00ccc0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1922,878 +1922,878 @@ │ │ │ │ 1918: 00db227a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1919: 00db1a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1920: 00db1da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1921: 00d6adc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1922: 00db0a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1923: 00d74f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1924: 00d75380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1925: 00792564 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1926: 008c4294 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1925: 00792594 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1926: 008c42c4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1927: 00d6a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1928: 00cb4bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1929: 00d7b658 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1930: 007446f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1930: 00744720 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1931: 00d6c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1932: 00d76968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1933: 00db077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1934: 00db1f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1935: 00745d80 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1936: 007e6264 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1935: 00745db0 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1936: 007e6294 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1937: 00dafd7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1938: 0062c798 428 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1939: 00dafde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1940: 005f2b9c 128 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1941: 00db03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1942: 00d6f790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1943: 0075212c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1944: 007929d8 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1943: 0075215c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1944: 00792a08 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1945: 00dafe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1946: 00d7165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1947: 0073fc60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1947: 0073fc90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1948: 00481c50 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1949: 007583c4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1950: 0069d398 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1951: 008e4494 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1949: 007583f4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1950: 0069d3c8 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1951: 008e44c4 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1952: 00d7a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1953: 00db0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1954: 009d2a14 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1954: 009d2a44 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1955: 00db1110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1956: 00d659a4 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1957: 00939028 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1958: 0096460c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1957: 00939058 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1958: 0096463c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1959: 00d79080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1960: 00db1622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1961: 003aa74c 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1962: 00cd5c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1963: 0027ee30 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1964: 00db1fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1965: 00cc3568 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1966: 00866bc0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1967: 007930ac 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1966: 00866bf0 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1967: 007930dc 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1968: 00d74dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1969: 00d706d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1970: 0063f86c 324 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1971: 00dafd8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1972: 00db1a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1973: 00d7bc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1974: 0081eaa0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1975: 009b3144 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1974: 0081ead0 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1975: 009b3174 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1976: 00db1756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1977: 00d7a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1978: 00c7e4fc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1979: 00d747e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1980: 004fcae4 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1981: 00d73848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1982: 00d70468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1983: 0085b3e8 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1984: 0086e610 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1983: 0085b418 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1984: 0086e640 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1985: 00db16c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1986: 007319b4 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1986: 007319e4 2500 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1987: 005d2e3c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1988: 008d77fc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1989: 008129a8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1988: 008d782c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1989: 008129d8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1990: 005c748c 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1991: 009a8698 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1992: 008cbe0c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1991: 009a86c8 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1992: 008cbe3c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1993: 003780a8 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1994: 009a8500 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1994: 009a8530 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1995: 00d6a8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1996: 00db205e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1997: 00391f7c 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1998: 0081158c 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1998: 008115bc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1999: 00cd4d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 2000: 00db2246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2001: 00db06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2002: 00db07e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2003: 00298e38 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2004: 007444e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2005: 0070cfd8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2004: 00744518 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2005: 0070d008 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2006: 00588400 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 2007: 00cc02e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 2008: 00759428 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2008: 00759458 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2009: 00db165e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2010: 00793928 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2010: 00793958 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2011: 002f3204 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2012: 00db0e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2013: 00d64280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2014: 0044d440 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2015: 00d77f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2016: 00d64710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2017: 00db12ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 2018: 00cc2e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_tosingle │ │ │ │ 2019: 002a1a90 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2020: 003c8e5c 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2021: 00d6da84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2022: 00db23c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2023: 00cc0364 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2024: 00d688fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2025: 0073d5d0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2026: 0071c360 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2025: 0073d600 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2026: 0071c390 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2027: 00384438 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2028: 00ccc1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2029: 00c71d54 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2030: 00757dac 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2030: 00757ddc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2031: 00d794b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2032: 00db1aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2033: 00db1a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2034: 00d6934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2035: 002a31d8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2036: 0077f28c 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2037: 0095f70c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2038: 00814980 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2036: 0077f2bc 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2037: 0095f73c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2038: 008149b0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2039: 00db1254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2040: 009c2f34 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2041: 00813c2c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2040: 009c2f64 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2041: 00813c5c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2042: 00d74bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2043: 0095d340 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2044: 00998688 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2043: 0095d370 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2044: 009986b8 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2045: 0062f508 356 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2046: 00d77798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2047: 00db2006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2048: 00cc03e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2049: 00926a68 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2049: 00926a98 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2050: 00d66c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2051: 0044b574 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2052: 009b0634 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2053: 008252b0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2052: 009b0664 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2053: 008252e0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2054: 00db1f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2055: 00958e78 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2055: 00958ea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2056: 002a0c48 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2057: 00db216c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2058: 00d77958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2059: 007ad28c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2059: 007ad2bc 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2060: 002be534 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2061: 00d7c598 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2062: 00d66418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2063: 00d677e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2064: 00db110e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2065: 00db0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2066: 00db0b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2067: 008222bc 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2067: 008222ec 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2068: 00d6e174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2069: 00db2908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2070: 00db05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2071: 009b4dc8 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2071: 009b4df8 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2072: 00d5dcc0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2073: 00d6a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2074: 00d7133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2075: 00cb4b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2076: 002a1484 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2077: 00910b88 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2078: 009b70d8 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 2079: 007740f8 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2080: 007f4694 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2077: 00910bb8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2078: 009b7108 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2079: 00774128 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2080: 007f46c4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2081: 002930a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2082: 007452ec 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2082: 0074531c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2083: 00db2278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2084: 00c84a80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2085: 00db0ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2086: 00d73528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2087: 00cd2f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ 2088: 00338dd0 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2089: 00db1712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2090: 00642b78 276 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2091: 00dafd88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2092: 00445b48 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2093: 002edb58 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2094: 0090a664 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2095: 008dc2e0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2094: 0090a694 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2095: 008dc310 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2096: 00db1b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2097: 00d6e194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2098: 008fc990 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2098: 008fc9c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2099: 002e54c4 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2100: 00db0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2101: 00db0e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2102: 00cc0154 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2103: 005634bc 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2104: 002eb9a8 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2105: 00db046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2106: 0056eed0 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2107: 00c7dd4c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2108: 00db0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2109: 00cc01d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ - 2110: 009242b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2110: 009242e4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2111: 00d73f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2112: 00d8e65c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2113: 002e5b5c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2114: 00db05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2115: 00db0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2116: 0032b4d0 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2117: 00d64d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2118: 00db295a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2119: 00db20c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2120: 008d7b98 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2120: 008d7bc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2121: 00db0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2122: 00c7d67c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2123: 00db2902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2124: 00754064 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2124: 00754094 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2125: 00dafeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2126: 00db2310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2127: 008c92c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2127: 008c92f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2128: 00db0c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2129: 00994da4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2130: 00b0d658 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2129: 00994dd4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2130: 00b0d688 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2131: 00db28fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2132: 00377d64 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2133: 0062aadc 84 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2134: 00db0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2135: 00d79828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2136: 00cc025c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2137: 008c19a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2138: 0096ce6c 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2139: 0098e6c0 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2140: 009c8730 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2137: 008c19d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2138: 0096ce9c 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2139: 0098e6f0 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2140: 009c8760 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2141: 00d6e364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2142: 007e627c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2143: 009bbc68 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2144: 006ac35c 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2142: 007e62ac 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2143: 009bbc98 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2144: 006ac38c 480 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2145: 0028b970 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2146: 00d777f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2147: 00cc2eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2148: 00d69518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2149: 0057d494 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2150: 00cb5314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2151: 00d74458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2152: 00d75c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2153: 00db005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2154: 009989b8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2154: 009989e8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2155: 00db0e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2156: 00d6a930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2157: 00d6ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2158: 005d2cac 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2159: 00813ec8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2159: 00813ef8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2160: 00d6cdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2161: 002754a8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2162: 00db0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2163: 00db0c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2164: 00d66824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2165: 00d77898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2166: 0097ca9c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2166: 0097cacc 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2167: 00d7105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2168: 0081f320 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2168: 0081f350 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2169: 00db171e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2170: 0029314c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2171: 002f3184 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2172: 007da554 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2172: 007da584 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2173: 002e89ec 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2174: 008158cc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2174: 008158fc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2175: 0055fe94 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2176: 00d77278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2177: 00db2244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2178: 0099aacc 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2178: 0099aafc 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2179: 00544b30 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2180: 002d4e34 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2181: 002ec2f0 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2182: 00d6fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2183: 00d789cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2184: 00ccc3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaxfp │ │ │ │ 2185: 00db0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2186: 005cef60 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2187: 005a5258 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2188: 0074233c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2188: 0074236c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2189: 00d75988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2190: 00d71a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2191: 009d42b4 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2192: 00741df0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2191: 009d42e4 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2192: 00741e20 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2193: 00d7b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2194: 00285890 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2195: 0093636c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2195: 0093639c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2196: 0029c374 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2197: 00db12ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2198: 00db0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2199: 0096d540 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2199: 0096d570 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2200: 00db1bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2201: 00d73a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2202: 0099c840 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2202: 0099c870 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2203: 00cd021c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2204: 00927150 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2205: 009182d0 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2204: 00927180 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2205: 00918300 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2206: 00d6f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2207: 00daff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2208: 00db01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2209: 00d77528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2210: 00981800 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2210: 00981830 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2211: 00d7233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2212: 007e5068 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2213: 00814ed4 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2214: 007e4684 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2212: 007e5098 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2213: 00814f04 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2214: 007e46b4 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2215: 00db0b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2216: 00d76ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2217: 00930cdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2217: 00930d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2218: 00db2028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2219: 00d66f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2220: 00723378 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2220: 007233a8 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2221: 00d6bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2222: 00db1e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2223: 00d787fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2224: 00db0aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2225: 005cc2e8 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2226: 00db0ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2227: 00468308 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2228: 00db1520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2229: 00813624 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2229: 00813654 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2230: 004e2560 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2231: 0096862c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2231: 0096865c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2232: 00db1f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2233: 00904b54 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2233: 00904b84 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2234: 00d72950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2235: 0098ef64 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2236: 0094e460 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2237: 008ca120 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2238: 009caf24 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2235: 0098ef94 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2236: 0094e490 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2237: 008ca150 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2238: 009caf54 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2239: 002fa938 2404 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2240: 00d6e624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2241: 005e1c8c 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2242: 009475c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2242: 009475f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2243: 00389004 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2244: 00db1e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2245: 00333980 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2246: 00db1260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2247: 00db08f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2248: 005daefc 20 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ - 2249: 00794f30 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2249: 00794f60 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2250: 00db20ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2251: 00919708 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2251: 00919738 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2252: 00dafb20 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2253: 00db1f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2254: 0073fd6c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2254: 0073fd9c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2255: 00d7b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2256: 006ecd04 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2256: 006ecd34 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2257: 002876ac 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2258: 00db0ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2259: 00db1614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2260: 00d6c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2261: 00550688 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2262: 00db14a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2263: 0077c554 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2263: 0077c584 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2264: 00db095c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2265: 00d6d384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2266: 006ecee8 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2267: 007ad5bc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2266: 006ecf18 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2267: 007ad5ec 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2268: 00d7c860 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2269: 00d6a280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2270: 00d67690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2271: 00cba12c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2272: 00db13a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2273: 009602a4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2274: 00787e28 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2275: 0093776c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2276: 00b9ecfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2277: 0073e564 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2273: 009602d4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2274: 00787e58 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2275: 0093779c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2276: 00b9ed2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2277: 0073e594 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2278: 002ed19c 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2279: 00cd3420 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2280: 00d7a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2281: 0029a2a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2282: 00db0f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2283: 0053750c 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2284: 004fba48 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2285: 00db18ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2286: 00db01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2287: 00d70278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2288: 00805468 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2289: 006ecdb0 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2288: 00805498 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2289: 006ecde0 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2290: 00db016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2291: 00db140c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2292: 0075a48c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2292: 0075a4bc 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2293: 00db0b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2294: 009bcc18 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2295: 008fb518 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2294: 009bcc48 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2295: 008fb548 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2296: 00d6ec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2297: 00d76cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2298: 0094d25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2298: 0094d28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2299: 00d6e094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2300: 00db1cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2301: 0044bae8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2302: 00d70378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2303: 00db201e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2304: 00d67660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2305: 006ab6f4 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2305: 006ab724 2436 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ 2306: 00533e84 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2307: 00d67680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2308: 00d79678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2309: 00d6c658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2310: 00db01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2311: 007b5f14 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2311: 007b5f44 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2312: 00d7b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2313: 00db166c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2314: 002931f0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2315: 00d76a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2316: 008290bc 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2317: 009979cc 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2316: 008290ec 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2317: 009979fc 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2318: 00d735c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2319: 00db0908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2320: 0064bd7c 452 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2321: 00db1898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2322: 00db1306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2323: 0092716c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2323: 0092719c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2324: 00db01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2325: 00996924 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2326: 009166dc 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2327: 00926214 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2325: 00996954 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2326: 0091670c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2327: 00926244 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2328: 00db2214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2329: 00d77118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2330: 00d771a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2331: 00db00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2332: 00d79dc0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2333: 00db0bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2334: 00db10b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2335: 00db1f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2336: 00d7b13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2337: 00db0dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2338: 00950ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2339: 009412b8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2340: 008d3478 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2341: 0098bf24 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2342: 00903204 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2338: 00950bd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2339: 009412e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2340: 008d34a8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2341: 0098bf54 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2342: 00903234 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2343: 00db1336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2344: 004992b8 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2345: 00db0f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2346: 00db21fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2347: 002ef214 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2348: 00773f78 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2348: 00773fa8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2349: 00510d4c 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2350: 0057d5b8 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2351: 00760eb0 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2352: 00810a4c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2351: 00760ee0 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2352: 00810a7c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2353: 00bc58ac 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2354: 00d6c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2355: 00d7873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2356: 0063e83c 124 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2357: 005d6330 912 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2358: 0098a890 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2358: 0098a8c0 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2359: 00db28a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2360: 004b89c8 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2361: 00d69e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2362: 00331318 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2363: 00db0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2364: 00627ce8 148 FUNC GLOBAL DEFAULT 12 helper_fctidu │ │ │ │ 2365: 00db023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2366: 00db139e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2367: 00806084 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2367: 008060b4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2368: 00d684c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2369: 00db2266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2370: 00d67870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2371: 00627c54 148 FUNC GLOBAL DEFAULT 12 helper_fctidz │ │ │ │ - 2372: 0072d198 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2373: 008c2294 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2372: 0072d1c8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2373: 008c22c4 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2374: 002959bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2375: 0096fa0c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2375: 0096fa3c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2376: 00db2906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2377: 00db2308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2378: 0053a9a4 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2379: 00db05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2380: 00809564 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2380: 00809594 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2381: 00441254 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2382: 00db28d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2383: 00791240 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2383: 00791270 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2384: 00d734e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2385: 0056e05c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2386: 00db23b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2387: 00d7bcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2388: 00db1d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2389: 00d73bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2390: 00743254 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2390: 00743284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2391: 00db1cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2392: 0075fc74 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2393: 0074b7c8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2394: 00811b04 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2392: 0075fca4 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2393: 0074b7f8 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2394: 00811b34 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2395: 00db0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2396: 00d7aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2397: 00587058 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2398: 0059144c 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2399: 009ca304 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2400: 00781800 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2399: 009ca334 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2400: 00781830 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2401: 00db112c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2402: 00cd0534 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2403: 00d6ecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2404: 00d68540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2405: 00915c84 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2405: 00915cb4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2406: 0053cee0 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2407: 0038c090 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2408: 005e12e8 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2409: 00d7ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2410: 00db1680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2411: 00d72750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2412: 0070f224 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2412: 0070f254 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2413: 0050f660 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2414: 00d7192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2415: 00d76be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2416: 0099d5b4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2416: 0099d5e4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2417: 00d6c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2418: 00d6f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2419: 00db102a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2420: 00db1106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2421: 00db0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2422: 008aa93c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2423: 008fab88 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2424: 007ba400 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2422: 008aa96c 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2423: 008fabb8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2424: 007ba430 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2425: 00db11ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2426: 00d69598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2427: 00db10ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2428: 00d644e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2429: 009182ec 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2429: 0091831c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2430: 00d78d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2431: 00746454 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2432: 0092ed10 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2431: 00746484 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2432: 0092ed40 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2433: 00db16f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2434: 007da714 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2434: 007da744 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2435: 0032b9b8 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2436: 00d705c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2437: 00db0a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2438: 008df330 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2439: 0079750c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2438: 008df360 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2439: 0079753c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2440: 00492610 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2441: 00290188 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2442: 0040b668 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2443: 00cbfa10 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2444: 00dafe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2445: 00dafe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2446: 00737d50 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2446: 00737d80 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2447: 00cba07c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2448: 009aa27c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2448: 009aa2ac 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2449: 00db1e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2450: 00cba09c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2451: 0075edd0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2452: 00969e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2451: 0075ee00 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2452: 00969eac 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2453: 00cba0dc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2454: 005774d8 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2455: 00d74008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2456: 009b72e4 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2456: 009b7314 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2457: 00d6ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2458: 00d7120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2459: 00537470 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2460: 00d6ec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2461: 008d80cc 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2461: 008d80fc 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2462: 00d776e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2463: 0029b4a8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2464: 009c55dc 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2465: 00742f90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2464: 009c560c 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2465: 00742fc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2466: 00546354 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2467: 00d6d6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2468: 0094d5f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2468: 0094d624 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2469: 00db01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2470: 00db1baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2471: 0038ccfc 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2472: 007f63fc 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2473: 009b7714 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2472: 007f642c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2473: 009b7744 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2474: 005dfca4 116 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2475: 00d6c628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2476: 00d6dc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2477: 0084cfa4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2477: 0084cfd4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2478: 003a28f0 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2479: 0077d164 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2480: 0071c2fc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2479: 0077d194 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2480: 0071c32c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2481: 00cd549c 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2482: 006edb98 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2483: 008dcf78 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2482: 006edbc8 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2483: 008dcfa8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2484: 00376c84 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2485: 00918438 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2485: 00918468 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2486: 00dafda2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2487: 00b86c50 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2487: 00b86c80 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2488: 00db01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2489: 00d6ce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2490: 00db1e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2491: 008d1804 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2492: 00757998 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2491: 008d1834 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2492: 007579c8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2493: 00d73ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2494: 0073c0dc 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2494: 0073c10c 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2495: 00db15e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2496: 00db1ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2497: 0070a71c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2497: 0070a74c 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2498: 00d746d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2499: 00db086a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2500: 00d66488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2501: 006286f8 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2502: 00db1f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2503: 00d78adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2504: 0093d7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2504: 0093d7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2505: 005441ec 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2506: 006449b4 164 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2507: 00d7adb0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2508: 004b8724 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2509: 00587334 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2510: 00db071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2511: 0096b874 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2512: 0095aefc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2511: 0096b8a4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2512: 0095af2c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2513: 002911d0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2514: 00522700 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2515: 00999808 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2515: 00999838 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2516: 00d65ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2517: 00d6f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2518: 0095bb98 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2518: 0095bbc8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2519: 00d7244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2520: 00db1e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2521: 00d6f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2522: 00d66964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2523: 00db0f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2524: 00d7851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2525: 00db08a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2526: 00d7880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2527: 00791308 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2527: 00791338 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2528: 00db15ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2529: 00db0826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2530: 009446d0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2531: 006cb618 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2530: 00944700 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2531: 006cb648 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2532: 00db1852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2533: 00536488 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2534: 00963080 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2535: 0094be74 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2534: 009630b0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2535: 0094bea4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2536: 00cb89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2537: 00db0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2538: 0096af0c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2538: 0096af3c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2539: 00db1224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2540: 00db0d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2541: 008e2edc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2541: 008e2f0c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2542: 00db1942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2543: 008090c0 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2544: 007c3cac 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2543: 008090f0 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2544: 007c3cdc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2545: 00db128e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2546: 00db1b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2547: 00db1e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2548: 00805bec 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2549: 0074bcb8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2548: 00805c1c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2549: 0074bce8 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2550: 00c7d63c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2551: 002a605c 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2552: 00d7be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2553: 00786f28 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2554: 007e6e50 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2553: 00786f58 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2554: 007e6e80 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2555: 002bea34 4364 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2556: 00db1288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2557: 00c7de7c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2558: 0093cc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2559: 007acf98 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2558: 0093ccb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2559: 007acfc8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2560: 00636820 364 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2561: 00d71e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2562: 00d786ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2563: 008252c8 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2563: 008252f8 876 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2564: 0044d690 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2565: 00db1fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2566: 00c84968 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2567: 00d7227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2568: 00d677d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2569: 00961594 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2570: 0099a074 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2569: 009615c4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2570: 0099a0a4 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2571: 00d6914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2572: 00db08b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2573: 00d8d594 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2574: 00c7e228 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2575: 0044ccb0 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2576: 00d74b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2577: 00cb6208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2578: 00db1d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2579: 00db1f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2580: 00953590 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2581: 008069dc 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2580: 009535c0 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2581: 00806a0c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2582: 00db0f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2583: 002527fc 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2584: 0069ea20 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2584: 0069ea50 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2585: 00644234 208 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2586: 00db0c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2587: 009281ec 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2587: 0092821c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2588: 00644164 208 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2589: 00d77b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2590: 00d67fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2591: 00644304 208 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2592: 00db08a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2593: 00db1a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2594: 00d6d864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2595: 00c84b48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2596: 0054633c 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2597: 00c7e644 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2598: 00d63aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2599: 0073d538 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2599: 0073d568 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2600: 00db2356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2601: 0081458c 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2601: 008145bc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2602: 00db1b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2603: 00db1bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2604: 002a03dc 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2605: 002ee3d8 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2606: 006443d4 208 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2607: 00db0aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2608: 00286df8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2609: 002ee720 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2610: 002ec4bc 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2611: 00d7b534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2612: 00d7a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2613: 00db0fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2614: 0028b9e8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2615: 00b87c68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2616: 00741c20 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2615: 00b87c98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2616: 00741c50 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2617: 00d76104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2618: 006d9e50 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2619: 0093d244 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2618: 006d9e80 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2619: 0093d274 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2620: 00db0f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2621: 00782260 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2621: 00782290 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2622: 00d7216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2623: 00d641c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2624: 00db14ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2625: 00db169c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2626: 00db1ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2627: 00510f00 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2628: 00794438 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2628: 00794468 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2629: 00d6a4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2630: 0086957c 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2630: 008695ac 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2631: 00d687ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2632: 00d79808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2633: 00db0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2634: 0063e934 136 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2635: 0063e3d0 200 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2636: 003999a0 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2637: 00db1a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2638: 00db18e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2639: 004a3ca4 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2640: 00db11e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2641: 00db0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2642: 00d6cf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2643: 008fd098 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2643: 008fd0c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2644: 0037995c 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2645: 00dafff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2646: 00337a08 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2647: 00db1910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2648: 00740c00 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2649: 0085d0b4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2650: 0097c94c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2648: 00740c30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2649: 0085d0e4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2650: 0097c97c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2651: 00db2342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2652: 00db1b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2653: 00d67490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2654: 009ca3a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2655: 008a7544 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2654: 009ca3d0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2655: 008a7574 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2656: 00d78ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2657: 00db02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2658: 00724810 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2658: 00724840 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2659: 00db0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2660: 00db1492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2661: 002f3408 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2662: 00b9ecb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2662: 00b9ece8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2663: 00db0956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2664: 006360d0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2665: 00d67750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2666: 0070db0c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2666: 0070db3c 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2667: 004fc364 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2668: 0091f9e8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2669: 0069f190 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2668: 0091fa18 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2669: 0069f1c0 224 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2670: 0028b8f0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2671: 0075635c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2671: 0075638c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2672: 00d770e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2673: 00d6b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2674: 008d30d0 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2674: 008d3100 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2675: 00db1a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2676: 00522cf4 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2677: 0044b84c 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2678: 00d7be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2679: 00998420 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2679: 00998450 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2680: 00cd5cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2681: 00966f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2681: 00966f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2682: 00d65744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2683: 008a5ee0 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2684: 00836d38 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2683: 008a5f10 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2684: 00836d68 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2685: 004b71c8 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2686: 00d65460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2687: 00d6efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2688: 008f8670 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2688: 008f86a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2689: 00c7d694 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2690: 00d76938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2691: 009c644c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ - 2692: 0075cba4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2691: 009c647c 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2692: 0075cbd4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2693: 00db1d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2694: 00db1d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2695: 00db0bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ - 2696: 0073bccc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2696: 0073bcfc 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2697: 00d73ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2698: 00d6d804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2699: 00d6d984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2700: 006c7ea0 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2700: 006c7ed0 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2701: 005322f0 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2702: 0071f624 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2703: 007f3400 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2702: 0071f654 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2703: 007f3430 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2704: 00db11e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2705: 003fe7ac 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2706: 00cb76a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2707: 0094ee9c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2707: 0094eecc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2708: 00c7da84 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2709: 00d6f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2710: 00db1b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2711: 008a9640 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2712: 0075eeac 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2711: 008a9670 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2712: 0075eedc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2713: 00c7e488 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2714: 00db0bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2715: 00d6a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2716: 00db0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2717: 00db04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2718: 00d76e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2719: 00931f68 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2719: 00931f98 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2720: 00db0ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2721: 00d79f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2722: 00d9f600 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2723: 0036b968 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2724: 00937d8c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2724: 00937dbc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2725: 00d7861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2726: 00db138e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2727: 00db1510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2728: 00d76b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2729: 006a50d4 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ - 2730: 0096e768 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2731: 00941c08 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2729: 006a5104 208 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2730: 0096e798 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2731: 00941c38 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2732: 00db1628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2733: 00d7200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2734: 00644f04 140 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2735: 00db1298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2736: 009c990c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2737: 009017bc 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2736: 009c993c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2737: 009017ec 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2738: 0054b98c 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2739: 0081f338 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2740: 0081f9d8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2741: 00958c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2739: 0081f368 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2740: 0081fa08 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2741: 00958c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2742: 00db1c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2743: 004c3734 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2744: 00db1dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2745: 00d74f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2746: 00958fe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2746: 00959018 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2747: 004b4df4 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2748: 00628950 116 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2749: 0051261c 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2750: 00d65630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2751: 00d6a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2752: 00d67f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2753: 00db0d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2754: 00999d78 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2755: 009d2ce0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2756: 0095cdd8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2757: 009be9b0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2758: 00723180 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2754: 00999da8 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2755: 009d2d10 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2756: 0095ce08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2757: 009be9e0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2758: 007231b0 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2759: 00db1810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2760: 00d6d144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2761: 008c1668 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2762: 0078add4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2763: 0073be64 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2761: 008c1698 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2762: 0078ae04 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2763: 0073be94 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2764: 00db02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2765: 00d64bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2766: 00c7d9bc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2767: 0028a0d8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2768: 00d63998 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2769: 00db0d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2770: 00d72650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2771: 00db15b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2772: 00d7be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2773: 00d70a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2774: 009129c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2774: 009129f0 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2775: 00d7b0a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2776: 00553674 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2777: 0073d4d0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2778: 0097265c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2777: 0073d500 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2778: 0097268c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2779: 00db1ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2780: 009226f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2780: 00922724 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2781: 005444f8 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2782: 008bdeac 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2782: 008bdedc 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2783: 00644b74 136 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2784: 00d77a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2785: 00330a4c 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2786: 00db11f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2787: 0081f730 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2788: 009a0794 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2787: 0081f760 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2788: 009a07c4 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2789: 00d76a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2790: 00c7ea48 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2791: 0040b6e4 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2792: 005b39d0 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2793: 00cd0be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2794: 00d6a480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2795: 00538938 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ @@ -2803,1934 +2803,1934 @@ │ │ │ │ 2799: 00d76c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2800: 00291d5c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2801: 00db0ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2802: 002e9c70 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2803: 00d63818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2804: 00d70608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2805: 00d63c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2806: 00981b14 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2806: 00981b44 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2807: 0062d8e8 308 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2808: 00db1870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2809: 00d7ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2810: 00db1568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2811: 00d69698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2812: 00d6d8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2813: 00db0d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2814: 00d65680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2815: 008c1cdc 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2815: 008c1d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2816: 00dafe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2817: 00db1700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2818: 00537bf8 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2819: 00d79798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2820: 00d6d444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2821: 0097787c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2821: 009778ac 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2822: 00d75550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2823: 00d65a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2824: 00d74cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2825: 00db082c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2826: 0081e910 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2827: 008c7d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2826: 0081e940 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2827: 008c7d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2828: 00db0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2829: 00db0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2830: 00588ffc 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2831: 00db1312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2832: 002fb29c 144 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2833: 00940ecc 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2834: 0094b4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2833: 00940efc 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2834: 0094b4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2835: 00cd0b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2836: 00db0a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2837: 0028bb28 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2838: 00daffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2839: 00822740 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2840: 0090e334 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2839: 00822770 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2840: 0090e364 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2841: 00628598 176 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2842: 00d74288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2843: 00988e8c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2843: 00988ebc 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2844: 00d6a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2845: 002a1440 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2846: 00338594 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2847: 00d733b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2848: 0073c2e0 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2848: 0073c310 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2849: 00d68480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2850: 00940338 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2850: 00940368 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2851: 00d76c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2852: 007e5fb4 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2852: 007e5fe4 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2853: 00d6a060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2854: 00db03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2855: 00948bd4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2856: 009b1f00 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2855: 00948c04 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2856: 009b1f30 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2857: 005ce05c 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2858: 00db223a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2859: 00d74058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2860: 007076c8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2860: 007076f8 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2861: 00d65a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2862: 00b9ed10 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2862: 00b9ed40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2863: 00cb2194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2864: 00db06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2865: 008a9758 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2865: 008a9788 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2866: 002b7dc0 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2867: 002ebcc8 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2868: 006288dc 116 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2869: 006ac9c0 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2870: 006ba874 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2869: 006ac9f0 272 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2870: 006ba8a4 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2871: 002a7428 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2872: 00b2ed0c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2873: 0081143c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2874: 00793e4c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2875: 0073ea14 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2872: 00b2ed3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2873: 0081146c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2874: 00793e7c 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2875: 0073ea44 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2876: 005a13cc 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2877: 00722f14 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2877: 00722f44 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2878: 00ccd858 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2879: 007f1a28 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2879: 007f1a58 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2880: 00db1f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2881: 00d78e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2882: 00cb1954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2883: 00d6db44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2884: 00798bc4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2885: 00991dd0 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2884: 00798bf4 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2885: 00991e00 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2886: 004b793c 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2887: 00db18b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2888: 00925a50 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2888: 00925a80 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2889: 0026cd68 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2890: 004407c4 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2891: 00daff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2892: 00ccfae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2893: 00280cec 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2894: 00db0d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2895: 00db10e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2896: 007e1a78 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2896: 007e1aa8 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2897: 00d78ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2898: 00db1f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2899: 00db058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2900: 007e646c 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2900: 007e649c 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2901: 00d68f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2902: 00d6c578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2903: 00d7a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2904: 00914860 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2905: 006a2b44 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2904: 00914890 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2905: 006a2b74 192 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2906: 004b5250 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2907: 0073dc7c 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2907: 0073dcac 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 2908: 00407a30 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2909: 00961b10 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2910: 006ada30 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2909: 00961b40 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2910: 006ada60 180 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2911: 004aa3fc 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2912: 00db13c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2913: 00d6b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2914: 00db233e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2915: 00db1878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2916: 00d719fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2917: 00622b2c 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2918: 0099d848 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2918: 0099d878 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2919: 00db22c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2920: 00db0a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2921: 00d79cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2922: 005be0cc 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2923: 00db197c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2924: 00db1d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2925: 00d6a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2926: 00808d34 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2926: 00808d64 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2927: 00db0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2928: 00cd25b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfids │ │ │ │ 2929: 00db18f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2930: 00d7a394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2931: 002c5920 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2932: 009540e8 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2932: 00954118 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2933: 00db0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2934: 00cd252c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidu │ │ │ │ 2935: 00d7112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2936: 00d7beb0 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2937: 00db1646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2938: 007ae118 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2938: 007ae148 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2939: 0064bbb8 452 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2940: 00d6d264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2941: 00c84918 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2942: 002a9158 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2943: 00db03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2944: 00db040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2945: 00d73448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ - 2946: 006acbb0 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2946: 006acbe0 220 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2947: 00db0d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2948: 00cbf4e4 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2949: 00d76d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2950: 00db0b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2951: 0099cd48 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2952: 00782b40 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2953: 00928984 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2951: 0099cd78 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2952: 00782b70 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2953: 009289b4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2954: 00db1b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2955: 00d747d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2956: 0043d17c 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2957: 00d64610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2958: 00955020 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2958: 00955050 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2959: 00d652d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2960: 00cb9bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2961: 00d738c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2962: 009cca34 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2962: 009cca64 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2963: 005e3260 96 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2964: 006daf2c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2964: 006daf5c 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2965: 00d753d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2966: 00d6f360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2967: 00d6c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2968: 0091f140 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2968: 0091f170 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2969: 00db138a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2970: 00c78360 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2971: 00726a80 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2971: 00726ab0 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2972: 00d6e1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2973: 008d1f04 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2974: 008a3d28 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2973: 008d1f34 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2974: 008a3d58 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2975: 00d650a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2976: 00534848 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2977: 00963524 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2977: 00963554 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2978: 0043dd2c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2979: 0095a274 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2979: 0095a2a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2980: 00d6f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2981: 008c3b90 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2982: 0074bf04 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2983: 008c0be4 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2981: 008c3bc0 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2982: 0074bf34 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2983: 008c0c14 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2984: 00cc91b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 2985: 00d6ed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2986: 00d7ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2987: 00d64720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2988: 00d71eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2989: 00db10f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2990: 00d70ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2991: 008f8728 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2991: 008f8758 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2992: 00db055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2993: 00db1fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2994: 00cc9130 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 2995: 00d7a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2996: 00d73e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 2997: 0060c5e8 124 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 2998: 0094cc44 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2999: 007a0c90 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2998: 0094cc74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2999: 007a0cc0 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3000: 00d65350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3001: 00988734 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3001: 00988764 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3002: 00d72720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3003: 00db0e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3004: 00db19ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3005: 00d7ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3006: 00cc90ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3007: 005837a0 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3008: 0098d818 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3009: 009ac994 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3008: 0098d848 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3009: 009ac9c4 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3010: 00d715cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3011: 00d66834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3012: 00dafda3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3013: 00d65d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3014: 00db0c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3015: 00959158 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3016: 00759dbc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3015: 00959188 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3016: 00759dec 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 00cc9028 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3018: 00db1b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3019: 00d79110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3020: 00d7a8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3021: 00323eac 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3022: 00db0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3023: 0073eaec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3024: 0096d1d0 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3025: 00999fc4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3023: 0073eb1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3024: 0096d200 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3025: 00999ff4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3026: 00db0870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3027: 00d775a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3028: 0043e6ec 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3029: 007f4790 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3029: 007f47c0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3030: 00cb628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3031: 006e7d30 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3031: 006e7d60 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3032: 00d6d6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3033: 00db103a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3034: 00d63b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3035: 00d75060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3036: 00256eb0 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3037: 00db1fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3038: 008d1ccc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3039: 0098fa90 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3040: 007f0ce8 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3038: 008d1cfc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3039: 0098fac0 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3040: 007f0d18 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3041: 00db082e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3042: 00db068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3043: 0099c298 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 3044: 00732de4 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3043: 0099c2c8 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3044: 00732e14 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3045: 00d76f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 008bf8d0 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 007ba660 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 008bf900 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 007ba690 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00db291a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3049: 00db14b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3050: 007acb10 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3050: 007acb40 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3051: 00cc676c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3052: 00d6e2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 009bc1cc 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 009bc1fc 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 005cce60 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 00da766c 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 00db0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 007e7a18 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 007e7a48 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 00db1616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 00295910 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 00d7139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 002cf26c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 3062: 0077bcb4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3062: 0077bce4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3063: 00d77948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3064: 002a40c8 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3065: 00db0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3066: 0093d9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3066: 0093da00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3067: 00d6a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3068: 00ccebf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3069: 0062e1b4 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3070: 00db14e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 00cd5184 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3072: 009750b8 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3073: 008e0b48 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 3074: 00787fcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3072: 009750e8 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3073: 008e0b78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3074: 00787ffc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3075: 00d6e464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3076: 00db023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3077: 00931b9c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3078: 0081404c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3079: 0096dd54 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3077: 00931bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3078: 0081407c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3079: 0096dd84 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3080: 005fb67c 1060 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3081: 0090d510 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3081: 0090d540 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3082: 002a0fe4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3083: 0058e504 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3084: 00d6f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3085: 00d6884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3086: 0029be78 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3087: 00db1144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3088: 00db04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3089: 008dd424 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3090: 00962650 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3091: 006a2620 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3092: 0091165c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3089: 008dd454 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3090: 00962680 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3091: 006a2650 140 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3092: 0091168c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3093: 00bcbc38 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3094: 00cccc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3095: 00db19ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3096: 00387d68 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3097: 00d6ac80 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3098: 00d66d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3099: 008a4464 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3099: 008a4494 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3100: 00db04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3101: 00956114 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3102: 008c85d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3103: 0075b114 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3104: 0069d740 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3105: 00815570 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3101: 00956144 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3102: 008c8600 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3103: 0075b144 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3104: 0069d770 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3105: 008155a0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3106: 00cccaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3107: 00c7b344 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3108: 00d71cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3109: 00db20b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3110: 005a0fa8 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3111: 00d68500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3112: 00d734f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3113: 00538578 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3114: 0069de14 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3114: 0069de44 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3115: 005528d4 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3116: 002c0190 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3117: 00d68f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3118: 00d67d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3119: 00db2914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3120: 00db00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3121: 00daff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3122: 008c7998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3123: 006f7980 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3122: 008c79c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3123: 006f79b0 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3124: 00d73e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3125: 00db2078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3126: 00d64d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3127: 00db1af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3128: 00d65994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3129: 00db2128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3130: 0081f790 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3131: 00717eb4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3132: 008d3214 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3133: 0083800c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3130: 0081f7c0 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3131: 00717ee4 2008 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3132: 008d3244 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3133: 0083803c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3134: 00d655f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3135: 00db132a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3136: 00d6d474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3137: 00d7b5dc 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3138: 009533b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3138: 009533e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3139: 00557b98 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3140: 00db1856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3141: 00db0b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3142: 00db0e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3143: 00db238a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3144: 00cdf784 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3145: 00945ca4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3145: 00945cd4 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3146: 00d794f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3147: 007acf00 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3148: 00932af8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3149: 00936538 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3147: 007acf30 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3148: 00932b28 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3149: 00936568 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3150: 00d76144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3151: 00d6cf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3152: 00811364 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3152: 00811394 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3153: 00db1e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3154: 00c7d750 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3155: 00d6a040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3156: 00db1456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3157: 0027b560 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3158: 00936acc 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3158: 00936afc 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3159: 00d69548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3160: 00991a94 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3160: 00991ac4 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3161: 002a2768 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3162: 009644f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3163: 00958ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3162: 00964528 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3163: 00958b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3164: 00cb772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3165: 00570358 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3166: 00db136e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3167: 00db1ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3168: 008c3e30 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3169: 007bab50 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3168: 008c3e60 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3169: 007bab80 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3170: 00db1bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3171: 00d7a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3172: 00db1f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3173: 00d710fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3174: 00502d7c 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3175: 00bc9560 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3176: 00d6fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3177: 00d702c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3178: 00997304 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3178: 00997334 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3179: 00db0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3180: 00d6dc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3181: 00956f10 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3182: 00733138 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3181: 00956f40 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3182: 00733168 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3183: 00d8d5a4 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3184: 005698fc 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3185: 004420c0 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3186: 00733240 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3186: 00733270 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3187: 00db0a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3188: 008b0c58 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3188: 008b0c88 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3189: 0057d470 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3190: 00d69f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3191: 00db2132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3192: 0070c270 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3192: 0070c2a0 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3193: 00c67de8 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3194: 00631840 508 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3195: 005247e0 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3196: 0093ec94 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3197: 0094b3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3196: 0093ecc4 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3197: 0094b3d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3198: 002e5378 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3199: 009a28a8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3199: 009a28d8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3200: 004390d4 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3201: 00434404 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3202: 00db2352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3203: 00780a80 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3203: 00780ab0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3204: 00d69648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3205: 00918168 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3205: 00918198 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3206: 00d700e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3207: 008d1684 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3208: 008abd9c 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3207: 008d16b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3208: 008abdcc 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3209: 00393918 24 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ - 3210: 00743d40 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3211: 0071dd5c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3212: 0077bb34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3210: 00743d70 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3211: 0071dd8c 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3212: 0077bb64 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3213: 00db0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3214: 008b8958 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3214: 008b8988 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3215: 00642d8c 272 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3216: 00d7bd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3217: 008e1e7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3218: 0091120c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3219: 009adfa8 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3220: 007aede8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3221: 007826c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3217: 008e1eac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3218: 0091123c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3219: 009adfd8 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3220: 007aee18 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3221: 007826f4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3222: 005c9808 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3223: 0098359c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3223: 009835cc 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3224: 00289330 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3225: 00d75290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3226: 00db28fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3227: 00db0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3228: 00c7d320 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3229: 00db2062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3230: 00627aa8 140 FUNC GLOBAL DEFAULT 12 helper_fctiwu │ │ │ │ - 3231: 006a29ec 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3231: 006a2a1c 152 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3232: 00db2936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3233: 003258bc 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3234: 00d703e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3235: 006279fc 172 FUNC GLOBAL DEFAULT 12 helper_fctiwz │ │ │ │ 3236: 00db009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3237: 0062a010 144 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ - 3238: 0077a470 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3238: 0077a4a0 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3239: 00db229e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3240: 00dafe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3241: 00d6b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3242: 00d77eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3243: 007db700 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3243: 007db730 496 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3244: 00cb96b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3245: 00587c40 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3246: 00988a3c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3246: 00988a6c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3247: 004b8234 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3248: 002819cc 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3249: 009b41fc 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3249: 009b422c 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3250: 00db04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3251: 009ca074 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3251: 009ca0a4 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3252: 00d7a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3253: 00db0a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3254: 002f338c 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3255: 00db1d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3256: 0044bd44 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3257: 00db004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3258: 00821a28 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3258: 00821a58 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3259: 00db20b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3260: 005d2680 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3261: 00db0e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3262: 00db08b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3263: 00db12cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3264: 00d7aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3265: 00d708f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3266: 00cc1048 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3267: 00d63c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3268: 00db152c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3269: 009692c0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3270: 008b994c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3271: 0085606c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3269: 009692f0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3270: 008b997c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3271: 0085609c 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3272: 004fc92c 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3273: 00550880 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3274: 00dafd64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3275: 00810ee0 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3276: 009366a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3277: 00997790 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3278: 0093b3b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3275: 00810f10 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3276: 009366d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3277: 009977c0 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3278: 0093b3e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3279: 00db1490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3280: 00922b1c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3280: 00922b4c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3281: 00db125e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3282: 00d678b0 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3283: 0031e038 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3284: 00cd5730 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3285: 00db00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3286: 00997288 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3286: 009972b8 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3287: 00db11f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ - 3288: 007fe388 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3289: 00953520 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3288: 007fe3b8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3289: 00953550 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3290: 00db1b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3291: 00d733c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3292: 004fa980 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3293: 00633880 276 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3294: 00d6e3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3295: 0072acb0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3295: 0072ace0 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3296: 00db10f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3297: 00db2136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3298: 00cd57b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3299: 00955c00 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3300: 00731734 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3301: 00950e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3302: 00916be0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3299: 00955c30 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3300: 00731764 324 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3301: 00950eb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3302: 00916c10 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3303: 005c408c 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3304: 00db0992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3305: 00d683a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3306: 008c7b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3306: 008c7b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3307: 00334c14 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3308: 0063ea44 132 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3309: 00d65bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3310: 00998c54 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3310: 00998c84 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3311: 00d6f7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3312: 00db1098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3313: 00db1108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3314: 0099d140 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3315: 0071a0e4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3314: 0099d170 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3315: 0071a114 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3316: 004497c0 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3317: 00d675c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3318: 006c89c8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3318: 006c89f8 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3319: 00db14ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3320: 00d7a384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3321: 00719218 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3322: 0073c764 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3321: 00719248 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3322: 0073c794 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3323: 00d7b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3324: 008bf340 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3324: 008bf370 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3325: 00d6f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3326: 00db0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3327: 00c714f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3328: 00d6e604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3329: 00cb99c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3330: 00797d8c 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3330: 00797dbc 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3331: 00db0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3332: 008b9f8c 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3332: 008b9fbc 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3333: 004b3140 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3334: 00d66794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3335: 00d67400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3336: 00db290a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3337: 00db0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3338: 00981400 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3339: 00715c14 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3338: 00981430 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3339: 00715c44 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3340: 00db0a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3341: 00db0804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3342: 0090c10c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3343: 007807cc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3342: 0090c13c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3343: 007807fc 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3344: 00d78d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3345: 00d785bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3346: 00db130c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3347: 00443f7c 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3348: 007a12b8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3348: 007a12e8 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3349: 00db0c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3350: 007d9a44 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3350: 007d9a74 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3351: 00db0b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3352: 00377430 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3353: 0056f5b4 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3354: 00db0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3355: 009aac0c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3355: 009aac3c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3356: 00d6d114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3357: 009b2a94 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3358: 00959a1c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3357: 009b2ac4 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3358: 00959a4c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3359: 00db1748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3360: 005afd90 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3361: 008c1948 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3361: 008c1978 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3362: 00db0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3363: 008a492c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3363: 008a495c 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3364: 00d67570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3365: 00d6d574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3366: 00d7b5c8 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3367: 00db1eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3368: 00db0872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3369: 00917188 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3370: 006e6690 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3371: 00969a58 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3369: 009171b8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3370: 006e66c0 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3371: 00969a88 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3372: 00257d10 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3373: 00d73678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3374: 0077ea24 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3374: 0077ea54 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3375: 00d647b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3376: 00db0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3377: 00db2962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3378: 00db16aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3379: 00959e04 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3379: 00959e34 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3380: 00d64590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3381: 00db0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3382: 00403e68 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3383: 00bcb0a8 52 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3384: 00d73928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3385: 006a4e10 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3386: 00939164 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3385: 006a4e40 220 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3386: 00939194 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3387: 00257e20 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3388: 0052b9f4 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3389: 00338274 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3390: 00d663f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3391: 005642ac 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3392: 006a39ac 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3393: 008fe944 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3394: 007afa6c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3395: 008d8780 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3392: 006a39dc 780 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3393: 008fe974 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3394: 007afa9c 900 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3395: 008d87b0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3396: 00db19c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3397: 00cb4084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3398: 00d7234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3399: 00d67340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3400: 00db04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3401: 00c7ecf4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3402: 0098a634 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3402: 0098a664 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3403: 005bfbcc 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3404: 00255b9c 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3405: 004f0804 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3406: 00db11d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3407: 00989878 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3408: 008efb24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3407: 009898a8 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3408: 008efb54 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3409: 00cb3c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3410: 0042fa1c 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3411: 008c7434 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3411: 008c7464 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3412: 00583d14 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3413: 00db1d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3414: 009b7094 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3414: 009b70c4 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3415: 00db1df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3416: 0057c708 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3417: 00d74c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3418: 0025687c 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3419: 0062b930 348 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3420: 007bd3b0 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3420: 007bd3e0 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3421: 004410d4 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3422: 008c890c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3422: 008c893c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3423: 00d65400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3424: 00741564 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3425: 006db458 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3424: 00741594 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3425: 006db488 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3426: 00cc1804 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3427: 0063ab44 1408 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3428: 007b1288 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3429: 00b2ed44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3428: 007b12b8 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3429: 00b2ed74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3430: 00db162e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3431: 0063a5d4 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3432: 008c49e8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3432: 008c4a18 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3433: 00db292c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3434: 00db04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3435: 00758d0c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3436: 00751820 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3435: 00758d3c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3436: 00751850 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3437: 004f2ce0 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3438: 00b2ed3c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3438: 00b2ed6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3439: 00db1bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3440: 00d6c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3441: 00d75998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3442: 00d676b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3443: 007af5fc 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3443: 007af62c 752 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3444: 00d6d414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3445: 002891a4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3446: 0091c040 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3446: 0091c070 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3447: 00544f4c 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3448: 002978a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3449: 004f9ed0 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3450: 00d71b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3451: 00db095a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3452: 00984eb0 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3452: 00984ee0 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3453: 005129c4 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3454: 002d9300 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3455: 00db1c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3456: 00d77438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3457: 008da360 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3457: 008da390 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3458: 004b2888 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3459: 00554588 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3460: 00940d8c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3460: 00940dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3461: 0057e480 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3462: 00757f20 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3462: 00757f50 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3463: 00dafdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3464: 00da8858 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3465: 00db04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3466: 00961440 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3467: 007cf924 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3466: 00961470 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3467: 007cf954 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3468: 00d7191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3469: 0073bf90 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3469: 0073bfc0 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3470: 00cc3fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3471: 0094d074 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3471: 0094d0a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3472: 00cc3b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3473: 00d6329c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3474: 009a1fd0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3474: 009a2000 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3475: 00db0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3476: 00db187c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3477: 009996c8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3477: 009996f8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3478: 00db1eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3479: 00d7847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3480: 002eee40 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3481: 00db12be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3482: 0072d108 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3483: 009a3ce0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3482: 0072d138 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3483: 009a3d10 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3484: 00db08c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3485: 00d66cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3486: 00dafed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3487: 00db1484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3488: 0076c610 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3488: 0076c640 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3489: 00db167a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3490: 00db1c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3491: 00d6e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3492: 00db026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3493: 00db1502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3494: 00cd1110 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3495: 00db2004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3496: 00d7857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3497: 0070f630 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3498: 0073e72c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3499: 0084cfe8 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3500: 00982724 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3497: 0070f660 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3498: 0073e75c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3499: 0084d018 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3500: 00982754 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3501: 00d5e398 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3502: 00db190e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3503: 00c7e270 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3504: 00d75de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3505: 00db0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3506: 00d790d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3507: 00d77de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3508: 00d78a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3509: 00db013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3510: 00988478 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3511: 0078ff84 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3510: 009884a8 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3511: 0078ffb4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3512: 00db1640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3513: 00db0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3514: 00d7862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3515: 00d73978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3516: 00db19fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3517: 00339700 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3518: 0063a064 1392 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3519: 00d64950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3520: 0040413c 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3521: 00639b00 1380 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3522: 009acd60 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3522: 009acd90 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3523: 00d7209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3524: 007e3258 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3524: 007e3288 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3525: 00daffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3526: 00889c7c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3526: 00889cac 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3527: 00253928 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3528: 00d66228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3529: 00d67f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3530: 00d6f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3531: 0029796c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3532: 0063f530 156 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3533: 0098bbac 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3534: 00918454 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3533: 0098bbdc 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3534: 00918484 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3535: 00db0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3536: 0056af94 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3537: 007baa94 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3537: 007baac4 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3538: 00d67320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3539: 00db2296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3540: 007507e4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3541: 0073c174 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3540: 00750814 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3541: 0073c1a4 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3542: 006415a4 224 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3543: 00db18c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3544: 007986dc 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3545: 009bd7cc 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3544: 0079870c 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3545: 009bd7fc 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3546: 002a0d30 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3547: 00d760f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ - 3548: 007164e4 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ + 3548: 00716514 272 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3549: 00db189e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3550: 008eee9c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3550: 008eeecc 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3551: 00db0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3552: 00332140 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3553: 0051d418 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3554: 00db0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3555: 008eb384 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3555: 008eb3b4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3556: 0046255c 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3557: 009a6364 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3557: 009a6394 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3558: 00d6a120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3559: 00922750 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3559: 00922780 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3560: 0056b158 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3561: 00d7a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3562: 00cd2e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3563: 009cc018 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3563: 009cc048 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3564: 00db0954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3565: 005790dc 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3566: 00257f14 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3567: 00db1eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3568: 00982788 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3568: 009827b8 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3569: 0029c294 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3570: 00db1226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3571: 00968a60 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3571: 00968a90 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3572: 0058a658 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3573: 002fb348 72 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3574: 00db2893 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3575: 00db2960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3576: 0095d864 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3576: 0095d894 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3577: 00c7b368 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3578: 00cd44a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3579: 00cc3da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3580: 00d79d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3581: 00c7d358 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3582: 00c7d208 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3583: 00db1638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3584: 0026dcd4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3585: 00cc3880 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3586: 0090c408 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3586: 0090c438 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3587: 00d674a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3588: 00d689ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3589: 00db08ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3590: 008a70c8 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3591: 008ec924 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3590: 008a70f8 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3591: 008ec954 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3592: 00d7b320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3593: 00d746b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3594: 00bc92f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3595: 00db17a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3596: 0093cd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3596: 0093cdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3597: 00db01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3598: 0037645c 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3599: 0062aa88 84 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3600: 009b171c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3601: 00795478 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3600: 009b174c 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3601: 007954a8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3602: 00db1708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3603: 00d7a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3604: 00d76064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3605: 008caa80 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3605: 008caab0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3606: 00d6c5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3607: 005340b8 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3608: 00d64abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3609: 0094d3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3609: 0094d3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3610: 005cf2d0 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3611: 00db0de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3612: 007953f4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3612: 00795424 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3613: 00c7d384 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3614: 00db0c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3615: 00d6eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3616: 00d7a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3617: 009328e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3617: 00932914 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3618: 002ee190 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3619: 00d67810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3620: 00d73888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3621: 00db02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3622: 006af114 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3622: 006af144 312 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3623: 00d72c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3624: 00db21dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3625: 007de5f0 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3626: 00733a94 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3625: 007de620 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3626: 00733ac4 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3627: 00d6e334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3628: 0055f360 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3629: 00c7d3ec 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3630: 00d70318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3631: 00db293a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3632: 00db1fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3633: 00d751f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3634: 009bc194 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3634: 009bc1c4 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3635: 00d648a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3636: 005e0c40 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3637: 00db0be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3638: 0059fe84 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3639: 0062cc04 324 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3640: 00db1386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3641: 006dadfc 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3641: 006dae2c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3642: 00db1d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3643: 00db19d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3644: 005e07b8 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ - 3645: 0073eca0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3645: 0073ecd0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3646: 00db22b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3647: 008a327c 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3647: 008a32ac 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3648: 00d72c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3649: 00d68070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3650: 0051ff88 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3651: 00db1752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3652: 00db17bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3653: 00db1cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3654: 00d77998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3655: 00db2326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3656: 005e0988 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3657: 00db032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3658: 00db065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3659: 008dc5b4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3659: 008dc5e4 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3660: 005d3840 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3661: 004366e0 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3662: 00db1b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3663: 00db03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3664: 00d79f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3665: 00d77808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3666: 00cb5944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3667: 00d79e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3668: 0062f934 352 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3669: 00967d38 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3670: 007013e4 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3671: 00911268 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3669: 00967d68 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3670: 00701414 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3671: 00911298 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3672: 00db0918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3673: 00d6a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3674: 008cf920 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3674: 008cf950 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3675: 00d69d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3676: 008c29c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3676: 008c29f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3677: 00db0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3678: 00db07b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3679: 00297a20 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3680: 0070e174 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3680: 0070e1a4 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3681: 00d6cf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3682: 003c7c94 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3683: 00d7af2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3684: 00d6a0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3685: 00cb4840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3686: 00db1c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3687: 00db21a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3688: 00d6bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3689: 00d797d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3690: 00921fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3690: 00921ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3691: 0029c7cc 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3692: 00db0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3693: 00d682c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3694: 0040a9a4 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3695: 0072f520 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3695: 0072f550 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3696: 00db0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3697: 00d63c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3698: 00d6b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3699: 00d64d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3700: 00db0962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3701: 002a8a44 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3702: 00db20d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3703: 00445178 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3704: 0081541c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3704: 0081544c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3705: 00db1862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3706: 00d74688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3707: 00745d0c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3707: 00745d3c 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3708: 00d66608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3709: 00d6d9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3710: 00d6edb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3711: 00db0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3712: 00cdf77c 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3713: 008ad5b8 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3713: 008ad5e8 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3714: 005e6a44 40 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3715: 0039353c 136 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3716: 00d710ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3717: 00d6b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3718: 00788d7c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3718: 00788dac 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3719: 00d7bfc4 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3720: 00db1764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3721: 00d717ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3722: 00756a64 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3723: 008200c4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3724: 009b1ed8 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3722: 00756a94 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3723: 008200f4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3724: 009b1f08 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3725: 00db11c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3726: 005c9f04 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3727: 00cc655c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ - 3728: 0073befc 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3729: 008c17d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3728: 0073bf2c 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3729: 008c1808 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3730: 00d685c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3731: 00d77078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3732: 00740574 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3733: 0076246c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3732: 007405a4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3733: 0076249c 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3734: 003895c0 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3735: 0093aae0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3735: 0093ab10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3736: 003cca80 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3737: 00d77ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3738: 00d6aa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3739: 00d77718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3740: 0028934c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3741: 00d711cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3742: 00d6dc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3743: 00c7e384 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3744: 0062e6b0 320 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3745: 00db1cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3746: 005bde74 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3747: 00928db0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3747: 00928de0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3748: 0029f2f8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3749: 00db16fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3750: 00db1a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3751: 005ce054 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3752: 00db0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3753: 00d7172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3754: 00d75520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3755: 00d6a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3756: 00d66ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3757: 00db14e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3758: 0091fdd4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3758: 0091fe04 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3759: 00db1b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3760: 009b3170 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3760: 009b31a0 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3761: 00db1ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3762: 00d712cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3763: 00d75ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3764: 00cb47bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3765: 00d66714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3766: 00d73368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3767: 00d750d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3768: 00cba1fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3769: 00db0ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3770: 00cba27c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3771: 00d69fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3772: 00cba28c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3773: 00d68b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3774: 0084a880 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3774: 0084a8b0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3775: 004e1608 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3776: 0073d644 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3777: 008dbe30 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3778: 00909958 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3779: 007bacb4 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3780: 0090af04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3776: 0073d674 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3777: 008dbe60 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3778: 00909988 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3779: 007bace4 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3780: 0090af34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3781: 004f5078 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3782: 00db0f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3783: 0072309c 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3783: 007230cc 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3784: 00db10c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3785: 00db0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3786: 00d686c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3787: 0056b058 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3788: 00cb3634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3789: 008094e0 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3789: 00809510 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3790: 005cb1e8 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3791: 00db19ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3792: 004b3d5c 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3793: 004f27e8 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3794: 00d6b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3795: 006a26ac 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3795: 006a26dc 332 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3796: 002a1d2c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3797: 00d73668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3798: 008ab26c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3798: 008ab29c 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3799: 00db007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3800: 00d6cd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3801: 00806108 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3801: 00806138 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3802: 00d787ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3803: 00d63b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3804: 00d6cda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3805: 009d291c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3805: 009d294c 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3806: 00d65764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3807: 008e03f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3807: 008e0424 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3808: 0057a20c 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3809: 00438a1c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3810: 009824b8 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3810: 009824e8 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3811: 005dfd18 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3812: 0057c5a0 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3813: 00d720cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3814: 00db03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3815: 00d689fc 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3816: 00cb80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3817: 005c9bbc 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3818: 00955714 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3819: 007978ac 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3820: 0098cfdc 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3821: 006cb8c4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3818: 00955744 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3819: 007978dc 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3820: 0098d00c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3821: 006cb8f4 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3822: 00d77598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3823: 0056c0d4 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3824: 00daffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3825: 005dfed8 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3826: 00dafd96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3827: 00db23ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3828: 00404278 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3829: 00c7e3ec 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3830: 00db160e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3831: 0072c5d0 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3831: 0072c600 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3832: 00d6fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3833: 00d6aaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3834: 00db1ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3835: 00db0958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3836: 00db11c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3837: 0069deb8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3837: 0069dee8 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3838: 00449fbc 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3839: 00281040 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3840: 00db0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3841: 00db1346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3842: 00d77d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3843: 006efa0c 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3843: 006efa3c 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3844: 00624af4 596 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3845: 00502e24 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3846: 00db18d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3847: 00db1c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3848: 00cca5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3849: 00c7d2a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3850: 0099827c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3850: 009982ac 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3851: 00d75dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3852: 00d8dcd0 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3853: 00255678 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3854: 00db0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3855: 009b2658 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3855: 009b2688 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3856: 00cb68bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3857: 00737b74 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3857: 00737ba4 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3858: 00cca54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3859: 003cb06c 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3860: 00d74e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3861: 00db1950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3862: 00295d1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3863: 00d7229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3864: 00cca4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3865: 00d667d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3866: 00db18a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3867: 0029c6a0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3868: 005d01c4 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3869: 00dafe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3870: 00db214e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3871: 00d69c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3872: 00964728 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3873: 009bce3c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3872: 00964758 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3873: 009bce6c 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3874: 00273f2c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3875: 006320b8 436 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3876: 00db1416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3877: 00cca444 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3878: 008e77c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3878: 008e77f0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3879: 00d754e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3880: 00d719bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3881: 0030d908 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3882: 00db0eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3883: 008d82d0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3883: 008d8300 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3884: 0028b920 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3885: 004f85ac 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3886: 009adca8 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3886: 009adcd8 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3887: 00d6e4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3888: 00daff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3889: 00db146c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3890: 00d6b29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3891: 00254350 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3892: 00db2238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3893: 00d6ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3894: 008fd92c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3894: 008fd95c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3895: 0052ceb4 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3896: 003fd8d4 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3897: 00717700 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3897: 00717730 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3898: 003cd69c 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3899: 00cb4738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3900: 00d75c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3901: 00583c94 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3902: 009c98e0 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3903: 007d5974 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3902: 009c9910 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3903: 007d59a4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3904: 00db14be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3905: 00284198 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3906: 008f8e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3906: 008f8e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3907: 00db024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3908: 00d715bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3909: 00d737b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3910: 00db0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3911: 00d6d344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3912: 00db1a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3913: 00db01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3914: 00810254 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3915: 009b972c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3916: 0081dca0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3914: 00810284 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3915: 009b975c 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3916: 0081dcd0 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3917: 00db2292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3918: 00557be8 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3919: 00d65c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3920: 00d6f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3921: 00ccc4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3922: 003c9abc 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3923: 00741658 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3923: 00741688 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3924: 00d77fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3925: 00db0a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3926: 00cb07cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3927: 00db0dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3928: 009610c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3928: 009610f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3929: 00db0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3930: 002567d8 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3931: 00d71c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3932: 00918004 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3932: 00918034 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3933: 00d79d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3934: 00952f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3934: 00952f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3935: 00d74eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3936: 00d79f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3937: 002aa058 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3938: 00d6d9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3939: 00d7b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3940: 00296140 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3941: 008f4030 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3941: 008f4060 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3942: 00d78ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3943: 0093dae4 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3943: 0093db14 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3944: 00d73e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3945: 005db218 320 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 3946: 00d66924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3947: 00db0a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3948: 00d6d744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3949: 00377f18 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 3950: 00cc6454 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 3951: 008d79e4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3951: 008d7a14 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3952: 00db15bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3953: 0099fe78 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3953: 0099fea8 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3954: 00db0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3955: 00d77d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3956: 00927eec 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3956: 00927f1c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3957: 00d75cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3958: 00295dcc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3959: 005adf10 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3960: 006e7a44 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3960: 006e7a74 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3961: 00d7220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3962: 00730c14 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3963: 008f4ef0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3962: 00730c44 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3963: 008f4f20 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3964: 00d7926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3965: 002f26c0 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3966: 0097fb5c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3967: 0090dbe0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3968: 007c4f94 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3966: 0097fb8c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3967: 0090dc10 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3968: 007c4fc4 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3969: 00db0f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3970: 00d73788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3971: 00537cc8 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3972: 00da76b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3973: 0075088c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3973: 007508bc 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3974: 00283eb4 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3975: 00d7b7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3976: 00db0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3977: 0071c3c4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3977: 0071c3f4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3978: 00dafdaf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3979: 00db06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3980: 00562ce0 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3981: 00dafdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3982: 00d6916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3983: 00db21e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3984: 00d7830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3985: 0057a54c 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 3986: 00d6c5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ - 3987: 0071c298 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3987: 0071c2c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3988: 00bc522c 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 3989: 00db1a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 3990: 00630fec 308 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 3991: 0099c92c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3991: 0099c95c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 3992: 0062ea98 356 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 3993: 00931a5c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3993: 00931a8c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 3994: 0062a0a0 200 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 3995: 009a8c98 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3995: 009a8cc8 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 3996: 00629e5c 148 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ - 3997: 0071c848 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3997: 0071c878 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3998: 005ba558 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3999: 00d64fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4000: 009007f0 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4000: 00900820 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4001: 00db0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4002: 00db1896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4003: 00db0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4004: 00c7d7f8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4005: 00dafe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4006: 00db169a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4007: 00db061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4008: 00db17ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4009: 00741440 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4010: 0071c71c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4009: 00741470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4010: 0071c74c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4011: 00db1472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4012: 007091fc 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4012: 0070922c 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4013: 00d67c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4014: 00cb0748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4015: 00824d5c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4016: 009cc190 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4015: 00824d8c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4016: 009cc1c0 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4017: 003a5128 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4018: 00d7a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4019: 00db025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4020: 00d794d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4021: 00d73498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4022: 009365f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4022: 00936620 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4023: 00cb7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4024: 0071c7e4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4024: 0071c814 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4025: 005db358 804 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4026: 00daff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4027: 00389048 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4028: 00c7d4b8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4029: 00db1206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4030: 00d713fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4031: 008db5ac 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4031: 008db5dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4032: 005640dc 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4033: 00d783cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4034: 002a3d8c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4035: 0090a450 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4035: 0090a480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4036: 00db2032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4037: 009293e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4037: 00929418 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4038: 00d65adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4039: 00db053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4040: 008c96b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4040: 008c96e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4041: 00d79788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4042: 00d798a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4043: 007f1da8 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4043: 007f1dd8 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4044: 00db18fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4045: 00db2324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4046: 00db04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4047: 00d72920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4048: 00d78068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4049: 00db1936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4050: 002961f4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4051: 00966958 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4051: 00966988 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4052: 00d7888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4053: 00db10a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4054: 008cba80 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4055: 008e1ad8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4054: 008cbab0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4055: 008e1b08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4056: 00d73cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4057: 008c2a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4057: 008c2aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4058: 00d79e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4059: 00db0e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4060: 00d76de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4061: 00db0e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4062: 00d6c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4063: 008cb2f8 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4063: 008cb328 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4064: 00c7daec 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4065: 004b80ac 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4066: 00db1edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4067: 008ba04c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4067: 008ba07c 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4068: 00db1806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4069: 00cd3000 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4070: 009201c0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4070: 009201f0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4071: 00d75908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4072: 009035f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4073: 0092a490 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4074: 00b0d3c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4072: 00903628 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4073: 0092a4c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4074: 00b0d3f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4075: 0043afb4 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4076: 004fd1d8 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4077: 00d77a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4078: 008f84a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4078: 008f84d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4079: 00d7b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4080: 0099d96c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4080: 0099d99c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4081: 005376b4 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4082: 00921d9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4082: 00921dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4083: 00d6c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4084: 00cb1090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4085: 00d6ac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4086: 005677b8 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4087: 00969c7c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4087: 00969cac 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4088: 00d66348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4089: 0029659c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4090: 0056e15c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4091: 006e7278 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4092: 009995b4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4091: 006e72a8 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4092: 009995e4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4093: 00621240 400 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4094: 0062a168 200 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4095: 00d722fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4096: 008f7434 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4096: 008f7464 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4097: 00db0fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4098: 00d6be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4099: 00702cf0 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4099: 00702d20 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4100: 00629ef0 144 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4101: 00db155c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4102: 0094d4e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4102: 0094d510 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4103: 00db14b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4104: 00d8d86c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4105: 00db208e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4106: 00db04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4107: 00533644 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4108: 009bf64c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4109: 006a51a4 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4108: 009bf67c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4109: 006a51d4 344 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4110: 00d7137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4111: 00db05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4112: 00d6e294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4113: 00dafeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4114: 002ede48 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4115: 00310a80 1000 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4116: 005da340 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4117: 00d79d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4118: 0032d528 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4119: 00d7bbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4120: 00cb59c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4121: 0093cce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4122: 00991218 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4121: 0093cd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4122: 00991248 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4123: 00db0aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4124: 00d711bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4125: 00db1238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4126: 005da344 488 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4127: 00db28c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4128: 008c1ec4 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4128: 008c1ef4 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4129: 00540164 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4130: 00545544 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4131: 00d6d134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4132: 00d6b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4133: 00db1946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4134: 0094ada4 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4134: 0094add4 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4135: 00d67640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4136: 00d6920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4137: 0096f0e4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4138: 00b2ed1c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4137: 0096f114 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4138: 00b2ed4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4139: 00d64b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4140: 00d721ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4141: 00d79050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4142: 002a1710 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4143: 009aed50 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4144: 00761ba0 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4143: 009aed80 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4144: 00761bd0 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4145: 00d66884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4146: 009ac4c0 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4147: 008a81f4 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4148: 007588f4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4146: 009ac4f0 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4147: 008a8224 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4148: 00758924 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4149: 00441258 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4150: 008e6524 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4151: 0082639c 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4152: 007f2b94 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4150: 008e6554 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4151: 008263cc 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4152: 007f2bc4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4153: 00db1c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4154: 009b7044 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4155: 00810c54 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4154: 009b7074 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4155: 00810c84 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4156: 0064b9f0 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4157: 00944b0c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4158: 0096c1a8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4157: 00944b3c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4158: 0096c1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4159: 002ea348 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4160: 009982e8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4160: 00998318 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4161: 00d7ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4162: 005a7f58 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4163: 00947d98 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4163: 00947dc8 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4164: 00d75dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4165: 0093b5c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4165: 0093b5f8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4166: 00dafdb9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4167: 00da8748 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4168: 00449a38 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4169: 00d6d604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4170: 0076c608 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4170: 0076c638 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4171: 00da7670 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4172: 00701594 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4173: 0098081c 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4172: 007015c4 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4173: 0098084c 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4174: 00cb06c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4175: 00db0f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4176: 00dafffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4177: 00db0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4178: 00d7b784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4179: 0028cc90 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4180: 00919f74 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4181: 009c56c4 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4180: 00919fa4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4181: 009c56f4 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4182: 0064a1d4 388 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4183: 00d7a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4184: 009d2cac 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4184: 009d2cdc 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4185: 00d6f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4186: 00634580 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4187: 008f42b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4187: 008f42e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4188: 00d6dcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4189: 00d6a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4190: 00810fe0 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4190: 00811010 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4191: 0051f7d0 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4192: 0053221c 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4193: 009c2358 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4194: 00797840 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4193: 009c2388 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4194: 00797870 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4195: 00db1452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4196: 00545278 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4197: 00db0f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4198: 00daff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4199: 00db1558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4200: 0029a324 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4201: 005daf50 712 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4202: 00c7dbf0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4203: 00d7923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4204: 00db1f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4205: 00db2396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4206: 0081e068 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4206: 0081e098 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4207: 00d6ce84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4208: 00958dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4208: 00958df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4209: 00d75280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4210: 00d63b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4211: 00296660 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4212: 00754088 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4212: 007540b8 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4213: 00d74e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4214: 00d688ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4215: 00813d98 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4215: 00813dc8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4216: 00db0e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4217: 00db1782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4218: 0082970c 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4219: 0094d598 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4218: 0082973c 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4219: 0094d5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4220: 00d7a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4221: 00cc71bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ 4222: 00d79528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4223: 0064ac90 180 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4224: 008f4144 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4225: 009042b0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4226: 009993a4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4224: 008f4174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4225: 009042e0 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4226: 009993d4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4227: 005d28a8 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4228: 00cd507c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4229: 00d74e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4230: 00d692fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4231: 00633c9c 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4232: 00db0a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4233: 00912fc4 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4234: 0081e1bc 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4233: 00912ff4 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4234: 0081e1ec 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4235: 0057d2ac 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4236: 007982b0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4236: 007982e0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4237: 0044b1d0 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4238: 00ccf118 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ 4239: 00502e04 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4240: 00b9ec98 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4240: 00b9ecc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4241: 00db048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4242: 002e707c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4243: 00db1cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4244: 0070d558 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4245: 0070e5a4 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4244: 0070d588 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4245: 0070e5d4 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4246: 00d6d074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4247: 00d64540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4248: 008a7d8c 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4248: 008a7dbc 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4249: 00d69f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4250: 008a7fa0 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4250: 008a7fd0 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4251: 00d6d194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4252: 003116a0 1080 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4253: 00db0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4254: 00d68390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4255: 00db13ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4256: 00d64920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4257: 009ad6b8 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4257: 009ad6e8 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4258: 00db2350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4259: 00533ffc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4260: 00db08f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4261: 00cc5770 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4262: 00daff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4263: 009b1cf4 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4264: 0081069c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4265: 0094b404 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4263: 009b1d24 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4264: 008106cc 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4265: 0094b434 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4266: 00d64fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4267: 00701174 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4267: 007011a4 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4268: 00db08de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4269: 00db1716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4270: 00d6bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4271: 008b9d5c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4271: 008b9d8c 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4272: 00db1a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4273: 00db01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4274: 00d7aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4275: 005589d0 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4276: 00d9f4b4 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4277: 009789a0 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4278: 0091754c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4279: 00798188 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4280: 0076c690 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4277: 009789d0 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4278: 0091757c 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4279: 007981b8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4280: 0076c6c0 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4281: 00d692cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4282: 0061de40 544 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4283: 00d6ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4284: 00db2382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4285: 00db0e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4286: 008a6808 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4286: 008a6838 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4287: 00d68060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4288: 00858440 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4288: 00858470 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4289: 00cb8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4290: 00da87d8 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4291: 00d7a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4292: 00db0eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4293: 00d6a900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4294: 00ccb650 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4295: 00db167c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4296: 00641684 300 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4297: 00d7b350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4298: 00637404 504 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4299: 00db0aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4300: 008c8fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4300: 008c9010 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4301: 00d64090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4302: 00d6925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4303: 009a6bf8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4303: 009a6c28 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4304: 00d714fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4305: 00d64db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4306: 008fc40c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4306: 008fc43c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4307: 00d6e424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4308: 00d6b3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4309: 00b9ecdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4309: 00b9ed0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4310: 00cc0ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4311: 008c976c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4311: 008c979c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4312: 00cc5878 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4313: 00d79968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4314: 007dee94 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4314: 007deec4 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4315: 00d79e94 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4316: 006e8230 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4316: 006e8260 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4317: 00db0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4318: 0095d4b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4318: 0095d4e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4319: 00448274 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4320: 00d7bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4321: 00919908 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 4322: 00984488 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4323: 008dc190 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4324: 007a8b40 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4325: 009629f8 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4326: 0073c4e8 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4321: 00919938 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4322: 009844b8 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4323: 008dc1c0 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4324: 007a8b70 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4325: 00962a28 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4326: 0073c518 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4327: 00db17c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 4328: 0073ca6c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4328: 0073ca9c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4329: 0062cd48 304 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4330: 00cb6940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4331: 00d715ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4332: 00d68eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4333: 00db0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4334: 00db2938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4335: 00286cfc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4336: 00782b6c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4336: 00782b9c 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4337: 00d6d404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4338: 00dafe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4339: 00db095e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 4340: 00d64260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4341: 00c66470 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4342: 00db1cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4343: 00cc43d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4344: 00d6f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4345: 00db108c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4346: 00db1024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4347: 00d76978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4348: 009653a8 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4348: 009653d8 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4349: 00d750b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4350: 00cb88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4351: 0056e264 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4352: 00d6c498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4353: 00db1364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4354: 00d75978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4355: 00d79e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4356: 003c8f44 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4357: 00cc403c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4358: 00db1cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4359: 00d6ed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4360: 00cc3c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4361: 003a2a7c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4362: 009906ec 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4362: 0099071c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4363: 00db1cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4364: 00906f90 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4364: 00906fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4365: 00db06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4366: 00daff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4367: 00db1a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4368: 00db1282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4369: 008e894c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4370: 007af5bc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4371: 0070ccec 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4369: 008e897c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4370: 007af5ec 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4371: 0070cd1c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4372: 00db0960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4373: 0029192c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4374: 00d75bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4375: 007883a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4375: 007883d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4376: 00540244 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4377: 006417b0 228 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4378: 00d8d5a8 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4379: 00db1b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4380: 00db23d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4381: 00db12d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4382: 00d78abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4383: 0098edd8 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4384: 008b0a54 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4383: 0098ee08 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4384: 008b0a84 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4385: 00d7b120 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4386: 00db1cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4387: 00db1f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4388: 00cbf9a8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4389: 00db074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4390: 00db0f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4391: 00d73478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4392: 00d6b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4393: 00d64790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4394: 00740030 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4394: 00740060 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4395: 00cc0b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4396: 002e62d0 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4397: 00d6eda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4398: 00d73fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4399: 0029e084 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4400: 002a08a4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4401: 0093dfb4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4402: 0096f3d0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4401: 0093dfe4 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4402: 0096f400 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4403: 00d67fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4404: 00d7846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4405: 0095a434 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4406: 009127e8 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4407: 0077d504 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4405: 0095a464 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4406: 00912818 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4407: 0077d534 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4408: 00db0966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4409: 009cbab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4409: 009cbae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4410: 00d714ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4411: 00db1af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4412: 00818314 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4412: 00818344 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4413: 002e71ec 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4414: 0073e81c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4415: 008062dc 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4414: 0073e84c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4415: 0080630c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4416: 0026d714 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4417: 00db22ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4418: 00db1232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4419: 002e5e44 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4420: 00d71ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4421: 008ca348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4421: 008ca378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4422: 00db1e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4423: 00daff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4424: 00ccd750 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4425: 003a5634 440 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ - 4426: 0070c508 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4426: 0070c538 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4427: 00d7b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4428: 007f61cc 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4428: 007f61fc 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4429: 002a71dc 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4430: 0074480c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4431: 00903374 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4430: 0074483c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4431: 009033a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4432: 00cc3a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4433: 005ba8a4 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4434: 00d74198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4435: 008ae5f8 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4435: 008ae628 136 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4436: 0058ee88 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4437: 002a87f0 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4438: 0059f06c 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4439: 0094ca48 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4439: 0094ca78 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4440: 005d5004 112 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4441: 009bcae4 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4441: 009bcb14 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4442: 00d77458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4443: 002932a8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4444: 003cb5f0 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4445: 0082a38c 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4445: 0082a3bc 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4446: 00639034 1396 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4447: 00db201c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4448: 007e2ba4 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4449: 00976ab8 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4448: 007e2bd4 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4449: 00976ae8 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4450: 00638ad0 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4451: 009407c0 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4451: 009407f0 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4452: 00276b54 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4453: 00d6be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4454: 00544d20 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4455: 002b59a4 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4456: 00db1f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4457: 00745d04 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4457: 00745d34 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4458: 00c7b458 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4459: 00d76858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4460: 005cb624 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4461: 00d6bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4462: 0081ef24 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4462: 0081ef54 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4463: 00cc3e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4464: 00d788dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4465: 0094b574 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4466: 006a7450 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4465: 0094b5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4466: 006a7480 216 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4467: 00cc3904 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4468: 00912294 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4468: 009122c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4469: 00d736d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4470: 003926e4 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4471: 00527748 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4472: 0075704c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4472: 0075707c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4473: 00db22e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4474: 0095dd98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4474: 0095ddc8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4475: 00d64840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4476: 00754f18 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4476: 00754f48 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4477: 005cb5ec 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4478: 00769ffc 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4478: 0076a02c 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4479: 00d6bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4480: 002f11ac 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4481: 008c9710 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4481: 008c9740 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4482: 00db1ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4483: 00d77248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4484: 002a2a58 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4485: 00649950 204 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4486: 00d6dc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4487: 008c77cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4488: 00958190 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4487: 008c77fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4488: 009581c0 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4489: 00db20e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4490: 00db0fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4491: 00d7a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4492: 00cb562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4493: 0026d3fc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4494: 0073fd54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4494: 0073fd84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4495: 00d68550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4496: 008f4310 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4496: 008f4340 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4497: 00cb87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4498: 00d71acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4499: 0032242c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4500: 00d65a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4501: 00cd0324 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4502: 00cb78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4503: 0071c780 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4503: 0071c7b0 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4504: 004b31ec 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4505: 00916418 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4505: 00916448 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4506: 00d6a420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4507: 00db0a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4508: 008a4a6c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4509: 0099b028 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4508: 008a4a9c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4509: 0099b058 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4510: 00cd042c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4511: 00db03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4512: 00d75828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4513: 0027f820 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4514: 00d63848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4515: 0058d2c8 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4516: 00bc7420 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4517: 00db050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4518: 00db09bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4519: 008f43c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4519: 008f43f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4520: 00648440 472 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4521: 00d6eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4522: 009315d0 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4523: 00917ddc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4522: 00931600 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4523: 00917e0c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4524: 00ccf010 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4525: 00ccbe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4526: 00d6908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4527: 00d6ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4528: 005270b0 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4529: 0057d428 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4530: 00d63868 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4531: 00291a48 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4532: 00c7dc54 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4533: 00ccbe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4534: 00cd03a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4535: 00db1c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4536: 00d63a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4537: 00745e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4537: 00745e88 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4538: 00db1d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4539: 00d75ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4540: 004fc628 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4541: 0063856c 1380 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4542: 00d67410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4543: 00916968 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4543: 00916998 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4544: 003c99e4 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4545: 00d6d954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4546: 0062ed5c 352 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4547: 0063800c 1376 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4548: 00db01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4549: 0077a930 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4549: 0077a960 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4550: 00dafe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4551: 009920c8 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4551: 009920f8 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4552: 00d64fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4553: 008cb1b8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4553: 008cb1e8 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4554: 00ccd09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4555: 00d6acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4556: 00ccbd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4557: 006ad57c 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4558: 008dc960 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4557: 006ad5ac 36 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4558: 008dc990 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4559: 00d747f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4560: 007dc280 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4561: 00780430 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4562: 0094d8fc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4563: 007e74f8 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4564: 0081e76c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4565: 009bbb94 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4566: 008cfe80 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4560: 007dc2b0 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4561: 00780460 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4562: 0094d92c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4563: 007e7528 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4564: 0081e79c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4565: 009bbbc4 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4566: 008cfeb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4567: 006334e0 392 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4568: 00254598 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4569: 0096ec2c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4569: 0096ec5c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4570: 00d7177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4571: 0069f3cc 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ - 4572: 00799710 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4573: 008e91b4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4574: 006e7200 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4571: 0069f3fc 16 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4572: 00799740 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4573: 008e91e4 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4574: 006e7230 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4575: 00440470 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4576: 00daff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4577: 00338ec8 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4578: 00d7bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4579: 00826400 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4580: 0069c1ec 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4579: 00826430 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4580: 0069c21c 900 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4581: 00daff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4582: 00aec15c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4583: 0092bc18 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4584: 0094d168 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4582: 00aec18c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4583: 0092bc48 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4584: 0094d198 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4585: 00d69ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4586: 009539e0 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4586: 00953a10 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4587: 00d67390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4588: 00db0894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4589: 00539148 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4590: 0097a448 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4590: 0097a478 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4591: 00464174 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4592: 0096ecec 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4593: 009a3be8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4594: 0079ec04 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4592: 0096ed1c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4593: 009a3c18 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4594: 0079ec34 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4595: 002f66c0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4596: 00538510 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4597: 00dafe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4598: 00db0a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4599: 00580a40 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4600: 00557bd0 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4601: 009263f8 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4601: 00926428 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4602: 00db207c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4603: 0031db40 116 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4604: 00db1932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4605: 004a3f00 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4606: 00d8d878 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4607: 00631254 320 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4608: 00d775c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4609: 00d73b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4610: 0053bff4 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4611: 00d66f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4612: 0095f2a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4612: 0095f2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4613: 00562bc0 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4614: 00d64e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4615: 00d70328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4616: 00db194e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4617: 00db03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4618: 00db05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4619: 00d6c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4620: 00d78ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4621: 007f5540 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4622: 0093f7e4 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4621: 007f5570 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4622: 0093f814 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4623: 002541bc 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4624: 00d68430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4625: 00db0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4626: 008c247c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4626: 008c24ac 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4627: 00d66428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4628: 00db0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4629: 0083ea64 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4629: 0083ea94 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4630: 004ba534 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4631: 00db0dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4632: 008e82c0 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4632: 008e82f0 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4633: 0062da1c 416 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4634: 00db0b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4635: 009bf158 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4635: 009bf188 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4636: 00d66c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4637: 00824370 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4637: 008243a0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4638: 002ebe0c 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4639: 00ccd3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4640: 00db0faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4641: 0044506c 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4642: 009882d4 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4643: 007de5d4 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4644: 0073cdf4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4642: 00988304 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4643: 007de604 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4644: 0073ce24 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4645: 00d6d3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4646: 00d6b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4647: 00550eb4 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4648: 00db1880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4649: 00d751c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4650: 00d6dfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4651: 009a7d44 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4651: 009a7d74 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4652: 00db10da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4653: 00db16e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4654: 009829d4 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4654: 00982a04 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4655: 002f0e6c 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4656: 00db1044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4657: 0026cb78 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4658: 00db0818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4659: 00d9ef60 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4660: 005c07f4 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4661: 0029a598 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4662: 00db04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4663: 0081f01c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4664: 008a4c44 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4665: 008c1af4 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4666: 00702d48 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4667: 0073bc6c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4663: 0081f04c 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4664: 008a4c74 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4665: 008c1b24 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4666: 00702d78 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4667: 0073bc9c 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4668: 00d72700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4669: 00db1c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4670: 00540ab4 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4671: 00db0c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4672: 00db1b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4673: 004f9efc 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4674: 0077ed70 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4675: 00903260 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4676: 0069cb28 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4677: 00982bc8 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4674: 0077eda0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4675: 00903290 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4676: 0069cb58 148 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4677: 00982bf8 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4678: 00d6f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4679: 00d673f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4680: 00812a4c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4680: 00812a7c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4681: 00d6b47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4682: 00db142c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4683: 009118e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4683: 00911910 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4684: 00d5e194 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4685: 0081e398 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4686: 007e6160 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4685: 0081e3c8 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4686: 007e6190 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4687: 00db0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4688: 00ccb3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4689: 00db040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4690: 00ccbd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4691: 00338b98 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4692: 00ccd960 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4693: 002bfcd8 460 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4694: 007b2360 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4694: 007b2390 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4695: 0062eff8 316 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4696: 002a4678 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4697: 00906874 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4697: 009068a4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4698: 00db0db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4699: 00db015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4700: 007e55f4 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4700: 007e5624 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4701: 00466180 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4702: 00492a94 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4703: 00db0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4704: 0057d160 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4705: 00ccbc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4706: 00d6d6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4707: 00911d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4707: 00911dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4708: 00d6a360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4709: 00db0e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4710: 00d641e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4711: 007c3bdc 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4711: 007c3c0c 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4712: 00636fe0 232 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4713: 00d717bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4714: 00911b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4715: 0072096c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4714: 00911b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4715: 0072099c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4716: 00db13ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4717: 008578a4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4718: 00796b9c 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4717: 008578d4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4718: 00796bcc 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4719: 0063d8ac 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4720: 0063d3f8 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ 4721: 00db1976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4722: 009490e4 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4722: 00949114 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4723: 00d6f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4724: 00ccbbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ - 4725: 0070cdd0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4725: 0070ce00 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4726: 00db0b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4727: 00d73fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4728: 00dafe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4729: 00db0c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4730: 00d64880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4731: 00cd0cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdus │ │ │ │ 4732: 00640bb8 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMMBM │ │ │ │ @@ -4739,893 +4739,893 @@ │ │ │ │ 4735: 00db079c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4736: 00618dd8 200 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4737: 005a09d0 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4738: 0043b25c 476 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4739: 00d71c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4740: 00db0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4741: 005a06d4 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4742: 0075013c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4742: 0075016c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4743: 00d76bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4744: 009afedc 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4745: 00794e54 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4746: 0093d410 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4744: 009aff0c 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4745: 00794e84 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4746: 0093d440 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4747: 00d718bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4748: 00db0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4749: 00d69738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4750: 00d663a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4751: 004a3a40 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4752: 00db0e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4753: 0043b100 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4754: 00cb838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4755: 0094d650 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4756: 009b9634 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4757: 006ba720 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4755: 0094d680 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4756: 009b9664 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4757: 006ba750 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4758: 00d65220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4759: 00db1d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4760: 00d6ab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4761: 008a316c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4762: 007596e4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4763: 008c9c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4761: 008a319c 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4762: 00759714 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4763: 008c9ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4764: 0055b028 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4765: 009b8220 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4765: 009b8250 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4766: 00c7e1c4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4767: 00db21fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4768: 00db0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4769: 00db03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4770: 0084ce2c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4770: 0084ce5c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4771: 005cc884 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4772: 00db1e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4773: 00db184e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4774: 0028ce18 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4775: 00bc6254 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4776: 008db26c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4776: 008db29c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4777: 00d75eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4778: 00db230c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4779: 00d691bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4780: 00cb12a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4781: 00d712bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4782: 00db1d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4783: 00db1b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4784: 007e7e18 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4785: 009432e8 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4786: 0073e654 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4787: 008ce424 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4784: 007e7e48 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4785: 00943318 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4786: 0073e684 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4787: 008ce454 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4788: 00db28e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4789: 003c7270 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4790: 003c814c 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4791: 00d79a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4792: 006efc70 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4792: 006efca0 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4793: 00dafd3c 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4794: 007a5bb0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4795: 00b9ecb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4794: 007a5be0 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4795: 00b9ece0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4796: 00545de8 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4797: 00db1f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4798: 00d6c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4799: 002c1410 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4800: 008f7bec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4800: 008f7c1c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4801: 00db201a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4802: 00db1fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4803: 007a110c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4803: 007a113c 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4804: 00d72cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4805: 00744f98 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4806: 0098e280 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4805: 00744fc8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4806: 0098e2b0 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4807: 00db01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4808: 00d7889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4809: 009666d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4810: 0094b34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4809: 00966704 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4810: 0094b37c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4811: 0063cf44 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4812: 00cb7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4813: 007ac7fc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4813: 007ac82c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4814: 00d6c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4815: 0063ca90 1204 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4816: 00d74808 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4817: 00d75c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4818: 00b87dd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4818: 00b87e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4819: 00d7108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4820: 00d76958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4821: 00d6ed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4822: 00db1ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4823: 00943044 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4823: 00943074 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4824: 003775bc 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4825: 0029fd14 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4826: 00db10e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4827: 009b26f4 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4827: 009b2724 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4828: 00db191a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4829: 00d75340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4830: 00c7e474 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4831: 00db0a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4832: 00d7894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4833: 00db0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4834: 00d64f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4835: 00db09c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4836: 00db1da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4837: 00c7e214 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4838: 008dfdac 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4838: 008dfddc 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4839: 00cc844c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4840: 00755a88 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4840: 00755ab8 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4841: 00daffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4842: 00d710dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4843: 00db08b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4844: 0091413c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4844: 0091416c 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4845: 00d720ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4846: 00d6a160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4847: 002f3218 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4848: 00aec93c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4849: 006eaaac 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4850: 0091dc3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4851: 0070e120 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4852: 008c8d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4848: 00aec96c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4849: 006eaadc 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4850: 0091dc6c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4851: 0070e150 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4852: 008c8d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4853: 00db00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4854: 006e6d2c 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4854: 006e6d5c 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4855: 005e100c 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4856: 00db01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4857: 002546b8 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4858: 00d683f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4859: 007c1d70 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4859: 007c1da0 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4860: 0040365c 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4861: 0093e8b0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4861: 0093e8e0 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4862: 00d72d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4863: 00d6d0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4864: 00db1626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4865: 00dafdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4866: 007016d4 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4866: 00701704 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4867: 00db0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4868: 006e7cd8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4868: 006e7d08 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4869: 00536fd8 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4870: 00db10aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4871: 00ccda68 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4872: 0081f360 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4872: 0081f390 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4873: 00d672e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4874: 00dafdb5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4875: 006e7e18 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4876: 00900a70 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4875: 006e7e48 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4876: 00900aa0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4877: 00d662c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4878: 00958520 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4878: 00958550 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4879: 004c5140 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4880: 00db07ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4881: 00d78ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4882: 00db10e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4883: 002ec704 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4884: 00d69da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4885: 00d67520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4886: 00d664a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4887: 008c9098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4888: 00826120 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4887: 008c90c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4888: 00826150 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4889: 00db0e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4890: 00cb4ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4891: 0069cbbc 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4891: 0069cbec 4 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4892: 00db03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4893: 008c7ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4894: 00b9ed18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4895: 00905000 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4893: 008c7ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4894: 00b9ed48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4895: 00905030 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4896: 00db0af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4897: 00d67710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4898: 0071f688 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4899: 00786f2c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4900: 00994e34 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4901: 008cfc10 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4898: 0071f6b8 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4899: 00786f5c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4900: 00994e64 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4901: 008cfc40 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4902: 00db0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4903: 00db20aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4904: 00db2058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4905: 00db2294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4906: 00cc70b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 4907: 00c78d8c 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4908: 00cc67f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 4909: 00daffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 4910: 00cc6f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 4911: 008c7600 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4911: 008c7630 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4912: 002a261c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4913: 009667e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4913: 00966818 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4914: 0029da3c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4915: 00276d7c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4916: 00337b30 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4917: 008c38f4 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4918: 009cb43c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4917: 008c3924 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4918: 009cb46c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4919: 004b8478 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4920: 00826378 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4920: 008263a8 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4921: 005e54b0 136 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 4922: 002bd890 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4923: 00db235a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4924: 002ab474 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4925: 007176e0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4925: 00717710 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4926: 00d661b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4927: 00d6fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4928: 00940904 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4928: 00940934 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4929: 002a2324 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4930: 00db1970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4931: 008cac84 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4931: 008cacb4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4932: 00d6db74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4933: 00d737f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4934: 005408a4 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4935: 00d73398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4936: 00d6beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4937: 00db02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4938: 00db1914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4939: 00db0e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4940: 00db1b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4941: 00db1c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4942: 00d7161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4943: 00d66814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4944: 00916c6c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4944: 00916c9c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4945: 00db1692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4946: 00db0b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4947: 0091740c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4947: 0091743c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4948: 00d68ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4949: 00bab544 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 4950: 00993274 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4949: 00bab574 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 4950: 009932a4 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4951: 0028ba28 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4952: 00d77558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4953: 008cf9dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4953: 008cfa0c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4954: 00dafe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 4955: 00322288 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 4956: 008d4114 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4956: 008d4144 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4957: 00d75aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 4958: 00cc6ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 4959: 009a753c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4960: 00942d00 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4961: 0077ae58 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4959: 009a756c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4960: 00942d30 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4961: 0077ae88 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4962: 00d64dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4963: 009a7e0c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4963: 009a7e3c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4964: 00d7226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4965: 00382080 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4966: 009a7ec4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4966: 009a7ef4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4967: 00d672f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4968: 00511810 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4969: 00926868 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4970: 006f7eac 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4969: 00926898 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4970: 006f7edc 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4971: 00db19e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4972: 00911f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4972: 00911f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4973: 00d6d234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4974: 00db2958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4975: 00273ee4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4976: 00d6f3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4977: 00d70578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 4978: 002a7a94 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4979: 009835a8 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4979: 009835d8 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4980: 00d6e5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4981: 00811fa4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4981: 00811fd4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4982: 00cc2b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 4983: 00db2850 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 4984: 00d78f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 4985: 0092f538 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4985: 0092f568 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4986: 00d73318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4987: 0029cd18 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4988: 008de6d4 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4989: 0099762c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4990: 008be100 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4988: 008de704 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4989: 0099765c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4990: 008be130 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4991: 00d709e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4992: 007f1f4c 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4992: 007f1f7c 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4993: 00d8d1f4 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4994: 00d6f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4995: 00db0842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4996: 00d65734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4997: 00d68350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4998: 00d75160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4999: 00708364 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4999: 00708394 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5000: 00db09a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5001: 00968d54 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5001: 00968d84 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5002: 00db060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5003: 00c7b3f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5004: 0099c964 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5004: 0099c994 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5005: 00db14e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5006: 00d7117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5007: 00d72ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5008: 0077d664 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5008: 0077d694 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5009: 00d757d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5010: 0063f734 312 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ - 5011: 009691e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5011: 00969210 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5012: 00d6a000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5013: 00d77938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5014: 0043ae58 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5015: 00cb0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5016: 00d6910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5017: 00cc5668 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5018: 008fb658 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5018: 008fb688 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5019: 00db22da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5020: 00daff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5021: 006a3288 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5021: 006a32b8 1828 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5022: 00d789bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5023: 0044089c 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5024: 00db0bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5025: 00544e44 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5026: 00db031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5027: 00d6d2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5028: 00cc55e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5029: 00824520 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5030: 0098eeac 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5029: 00824550 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5030: 0098eedc 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5031: 00d7205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5032: 00db1166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5033: 00329f54 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5034: 00d779e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5035: 00db10c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5036: 0073ce90 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5036: 0073cec0 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5037: 00d716ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5038: 00d7231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5039: 00db0978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5040: 00db2092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5041: 00730ed0 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5042: 00911ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5043: 0069fcf8 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5041: 00730f00 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5042: 00911ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5043: 0069fd28 20 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5044: 00d742f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5045: 00db0f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5046: 00d6ed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5047: 00794aa0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5047: 00794ad0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5048: 002b63c4 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5049: 002e6e50 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5050: 00287db8 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5051: 00dafef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5052: 0040774c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5053: 00d7b380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5054: 0077d57c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5055: 0092608c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5054: 0077d5ac 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5055: 009260bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5056: 00cc5560 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5057: 00913a04 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5058: 008c90f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5057: 00913a34 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5058: 008c9124 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5059: 002ed9f8 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5060: 008a99ac 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5060: 008a99dc 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5061: 00db0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5062: 00db19fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5063: 00d647c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5064: 00db17ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5065: 00822c74 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5065: 00822ca4 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5066: 00cc7c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5067: 00d79578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5068: 00d6b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5069: 00d6ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5070: 00db06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5071: 009bb220 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5072: 0074d7e0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5071: 009bb250 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5072: 0074d810 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5073: 00db1c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5074: 008ceef8 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5074: 008cef28 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5075: 00db0d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5076: 00db1192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5077: 00d661f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5078: 00d6d4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5079: 00db0a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5080: 00cc634c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5081: 00db21b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5082: 009ad564 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5082: 009ad594 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5083: 00d6bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5084: 00db076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5085: 0028dd30 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5086: 00db1c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5087: 00d6d274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5088: 0090c63c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5088: 0090c66c 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5089: 00d6bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5090: 003dafa8 784 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5091: 0031dbb4 96 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ - 5092: 00706914 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5092: 00706944 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5093: 00db227c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5094: 0094e324 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5094: 0094e354 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5095: 00d70398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5096: 00c7b3ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5097: 00cc8134 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5098: 00cb6ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5099: 007e5290 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5100: 00811550 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5101: 0077f054 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5102: 0070a744 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5099: 007e52c0 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5100: 00811580 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5101: 0077f084 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5102: 0070a774 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5103: 00288a48 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5104: 00d6bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5105: 00d77418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5106: 00633e20 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5107: 00d67ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5108: 00db1036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5109: 003ccc44 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5110: 005d7d04 4228 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5111: 008d9c00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5111: 008d9c30 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5112: 00db229a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5113: 00d6f8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5114: 00db0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5115: 006408b8 76 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5116: 00db142a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5117: 00db2320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5118: 008c806c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5118: 008c809c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5119: 00d722dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5120: 00cc87e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5121: 00db067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5122: 00d76fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5123: 0097f8a8 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5124: 006e5b10 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5125: 00902f24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5123: 0097f8d8 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5124: 006e5b40 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5125: 00902f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5126: 002f2474 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5127: 0028ffd8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5128: 00db0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5129: 00645c28 204 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5130: 00db106e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5131: 008c98dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5131: 008c990c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5132: 00d6e654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5133: 009b8d64 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5133: 009b8d94 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5134: 0028847c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5135: 00db0bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5136: 00db0d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5137: 0091c7a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5138: 00788c1c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5139: 0099f404 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5140: 008c6070 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5141: 0098de54 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5142: 008cb914 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5143: 008544ac 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5137: 0091c7d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5138: 00788c4c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5139: 0099f434 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5140: 008c60a0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5141: 0098de84 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5142: 008cb944 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5143: 008544dc 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5144: 00db182e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5145: 00cc35ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5146: 0061ec38 232 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5147: 005100a0 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5148: 00528b14 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5149: 00db045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5150: 00746adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5151: 007824e4 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5150: 00746b0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5151: 00782514 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5152: 00db2158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5153: 00d773d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5154: 00d68440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5155: 00c7b350 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5156: 005743a0 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5157: 00d68c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5158: 008cbca4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5158: 008cbcd4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5159: 00db1332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5160: 00d6ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5161: 003fd514 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5162: 009b78f4 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5163: 00994d34 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5162: 009b7924 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5163: 00994d64 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5164: 00334934 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5165: 00c7e9ac 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5166: 00db1b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5167: 00d75b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5168: 00db03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5169: 007f4f90 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5169: 007f4fc0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5170: 00d6a0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5171: 00db0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5172: 0092f98c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5172: 0092f9bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5173: 00d75b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5174: 00d7a3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5175: 00d76ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5176: 00d7246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5177: 00cc6874 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5178: 002dabd4 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5179: 0081140c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5179: 0081143c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5180: 00d6e444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5181: 006a8770 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5181: 006a87a0 224 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5182: 00d784dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5183: 00d76808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5184: 0069eab4 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5185: 0069eaf4 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5184: 0069eae4 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5185: 0069eb24 64 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5186: 0026d354 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5187: 00d6886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5188: 003c84d4 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5189: 006ab584 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5190: 008f64ec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5189: 006ab5b4 368 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5190: 008f651c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5191: 00583d28 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5192: 00d6894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5193: 0078243c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5194: 009269a8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5193: 0078246c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5194: 009269d8 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5195: 00db00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5196: 002946e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5197: 0094c754 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5197: 0094c784 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5198: 005ca26c 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5199: 004f0b8c 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5200: 00d6d584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5201: 0077b63c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5201: 0077b66c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5202: 00d77158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5203: 00255650 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5204: 00937ec8 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5205: 00704194 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5204: 00937ef8 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5205: 007041c4 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5206: 00d73b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5207: 00dafd75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5208: 00621ba4 268 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5209: 0090d4f4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5209: 0090d524 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5210: 0029525c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5211: 007ea97c 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5211: 007ea9ac 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5212: 0029a3fc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5213: 002a9028 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5214: 00806c70 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5214: 00806ca0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5215: 00d75f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5216: 00255fc8 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5217: 0062f270 316 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5218: 00db0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5219: 00646a18 84 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ 5220: 00db138c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5221: 00d757e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5222: 00942440 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5222: 00942470 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5223: 00db1200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5224: 00db1b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5225: 00646b10 144 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5226: 00db015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5227: 00db04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5228: 00d67fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5229: 0060c4c4 92 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5230: 00646a6c 88 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5231: 003cafd8 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5232: 00717628 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5232: 00717658 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5233: 00d724cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5234: 006a8690 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5234: 006a86c0 224 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5235: 00c7b3d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5236: 00db1b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 5237: 0097a1fc 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5237: 0097a22c 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5238: 00d7af5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5239: 00db1f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5240: 00db0812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5241: 00db0c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5242: 007d9960 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5242: 007d9990 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5243: 00d75b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5244: 008d54b8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5244: 008d54e8 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5245: 00d6fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5246: 005ad2bc 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5247: 00d64a50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5248: 00d7aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5249: 0095aa88 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5249: 0095aab8 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5250: 0051bba8 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5251: 00326c10 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5252: 00d6ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5253: 008d4348 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5253: 008d4378 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5254: 00d6acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5255: 00646ac4 76 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5256: 009885f4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5256: 00988624 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5257: 00db09e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5258: 005733e8 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5259: 0073f7f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5260: 00b2ed70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5259: 0073f824 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5260: 00b2eda0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5261: 00d703d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5262: 009603e4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5263: 008d9e34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5262: 00960414 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5263: 008d9e64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5264: 00d6dc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5265: 009aa514 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5265: 009aa544 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5266: 0030e238 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5267: 00b2ed68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5268: 009910ec 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5267: 00b2ed98 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5268: 0099111c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5269: 00d7a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5270: 00d6faec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5271: 00d736c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5272: 008cf240 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5273: 00b2ed60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5272: 008cf270 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5273: 00b2ed90 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5274: 00db1c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5275: 002f3414 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5276: 007b9f28 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5276: 007b9f58 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5277: 00db1030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5278: 00288d68 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5279: 00db1eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5280: 0086e4fc 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5280: 0086e52c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5281: 0059f2fc 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5282: 005ca214 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5283: 00d6bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5284: 00d66784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5285: 005e28d8 92 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5286: 00daff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5287: 00d70598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5288: 0090bb38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5289: 00968ba0 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5290: 00965774 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5288: 0090bb68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5289: 00968bd0 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5290: 009657a4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5291: 00db1b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5292: 00d69c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 5293: 0075c82c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5294: 007ad0ec 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5293: 0075c85c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5294: 007ad11c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5295: 00d752c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5296: 00d64b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5297: 00331310 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5298: 00d63b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5299: 00db1dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5300: 0028ced8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5301: 00916fb4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5301: 00916fe4 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5302: 00db1f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5303: 0085f9e4 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5303: 0085fa14 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5304: 006370c8 104 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ - 5305: 00737b24 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5305: 00737b54 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5306: 00cba34c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5307: 0093f5fc 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5307: 0093f62c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5308: 00cba3bc 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5309: 00cc2908 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5310: 00dafd5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5311: 00cba44c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5312: 00d71bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5313: 00d6deb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5314: 007d7128 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5314: 007d7158 716 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5315: 00db137c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5316: 0064b058 12 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5317: 00db1d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5318: 00d68efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5319: 00db1dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5320: 008c8688 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5321: 00746688 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5320: 008c86b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5321: 007466b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5322: 00d66268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5323: 00d790b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5324: 00d77a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 5325: 007176f0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5325: 00717720 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5326: 00db173e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5327: 002f2728 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5328: 00dafd56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5329: 00d770b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5330: 00533da0 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5331: 007e1a8c 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5331: 007e1abc 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5332: 00db0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5333: 0062dbbc 244 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5334: 006a3f00 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ - 5335: 0070ed70 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5334: 006a3f30 780 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5335: 0070eda0 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5336: 00d7152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5337: 00d7b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5338: 00634354 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5339: 00d69658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5340: 0073efd4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5341: 0086561c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5340: 0073f004 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5341: 0086564c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5342: 00d6f2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5343: 00d799b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5344: 0077fb64 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5345: 009bf68c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5344: 0077fb94 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5345: 009bf6bc 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5346: 00d6903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5347: 009b9c38 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5347: 009b9c68 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5348: 00db1d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5349: 00298478 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5350: 00d6d104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5351: 00d5e1a0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5352: 009411b4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5353: 0073cc34 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5354: 006ae3c8 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5355: 008ad1b8 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5352: 009411e4 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5353: 0073cc64 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5354: 006ae3f8 276 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5355: 008ad1e8 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5356: 00d74e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5357: 0075b200 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5357: 0075b230 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5358: 00d7bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5359: 003fd42c 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5360: 008c9b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5360: 008c9b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5361: 005e0b88 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5362: 008690e4 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5362: 00869114 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5363: 00d79e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5364: 00d6d874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5365: 00919a14 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5366: 00824b08 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5365: 00919a44 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5366: 00824b38 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5367: 00db1d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5368: 00db1c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5369: 00d63288 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5370: 00d8d5c4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5371: 00db1b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5372: 00db02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5373: 0073cfd0 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5373: 0073d000 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5374: 00d67360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5375: 00d67e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5376: 00d64040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5377: 00d6e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5378: 008e2cec 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5378: 008e2d1c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5379: 00d6e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 5380: 00718e18 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5380: 00718e48 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5381: 00daff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5382: 00db00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5383: 00db0a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5384: 00998124 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5385: 006aa6a8 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5384: 00998154 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5385: 006aa6d8 2480 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5386: 00db1334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5387: 0074beac 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5388: 0095dca4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5389: 006a4eec 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5387: 0074bedc 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5388: 0095dcd4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5389: 006a4f1c 488 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5390: 00d701d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5391: 00d6fa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5392: 0063eb4c 100 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5393: 0096a2c4 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5393: 0096a2f4 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5394: 00db2160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5395: 009af880 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5395: 009af8b0 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5396: 00cb3be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5397: 00d706b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5398: 005cf318 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5399: 00d71e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5400: 008da814 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5400: 008da844 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5401: 00d6f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5402: 00d796a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5403: 007f4aa8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5404: 009b1fb4 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5403: 007f4ad8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5404: 009b1fe4 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5405: 00d6e204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5406: 00295868 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5407: 00db0b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5408: 00d6e0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5409: 00db07c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5410: 00db12e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5411: 00d71b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5412: 0055b924 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5413: 002a0b5c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5414: 00769664 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5414: 00769694 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5415: 00d7b084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5416: 0057d184 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5417: 0094b460 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5418: 00911600 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5417: 0094b490 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5418: 00911630 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5419: 00db0a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5420: 00db0ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5421: 009beea8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5421: 009beed8 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5422: 00d66ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5423: 00db12b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5424: 002e5f30 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5425: 0098e6fc 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5425: 0098e72c 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5426: 00db0984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5427: 0093eaf8 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5427: 0093eb28 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5428: 00d70568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5429: 00c7e198 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5430: 00db0b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5431: 007bb854 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5432: 007e8250 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5431: 007bb884 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5432: 007e8280 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5433: 00db076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5434: 00db16ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5435: 00d646d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5436: 00d79b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5437: 0056e074 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5438: 00db1ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5439: 005d0128 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5440: 008c9ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5440: 008c9f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5441: 00298524 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5442: 0056d9d8 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5443: 00db241c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5444: 00db020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5445: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5446: 007b2378 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5446: 007b23a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5447: 00db221e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5448: 00d66eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5449: 0090d298 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5449: 0090d2c8 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5450: 00db202e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5451: 00d63c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5452: 00cb5080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5453: 009c98fc 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5453: 009c992c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5454: 00db1acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5455: 00818648 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5455: 00818678 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5456: 00db16ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5457: 009d043c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5457: 009d046c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5458: 00dafff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5459: 008ae494 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5460: 00981c34 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5459: 008ae4c4 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5460: 00981c64 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5461: 00d68c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5462: 0081f54c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5462: 0081f57c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5463: 005aced4 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5464: 00d7b7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5465: 00cbc5dc 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5466: 00d75938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5467: 00d66f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5468: 009b4d24 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5469: 009c22b0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5468: 009b4d54 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5469: 009c22e0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5470: 00db1356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5471: 00db2344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5472: 008e7c94 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5472: 008e7cc4 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5473: 00d6c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5474: 00d64d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5475: 00d64730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5476: 007d0510 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5476: 007d0540 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5477: 00c664a0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5478: 002a8768 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5479: 008bd4a8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5479: 008bd4d8 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5480: 00db0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5481: 00db0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5482: 00db1168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5483: 00cb3b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5484: 00db061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5485: 00db28de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5486: 00370480 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5487: 0095d3f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5487: 0095d428 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5488: 0027eb64 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5489: 00d640d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5490: 009c6ec0 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5490: 009c6ef0 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5491: 00db15d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5492: 007319b0 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5492: 007319e0 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5493: 00db0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5494: 006290f4 160 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5495: 00d7184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5496: 00d6f350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5497: 00d768a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5498: 00d73708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5499: 008f562c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5499: 008f565c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5500: 005ca614 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5501: 00db20fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5502: 00d75c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5503: 0042fc4c 5440 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5504: 00931410 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5504: 00931440 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5505: 005b5484 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5506: 00969dbc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5506: 00969dec 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5507: 00cb2adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5508: 00cd4de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5509: 00d75510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5510: 00db1666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5511: 00d6dac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5512: 00322098 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5513: 008db7ac 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5513: 008db7dc 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5514: 00d6da74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5515: 00db28fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5516: 00624694 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5517: 0039974c 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5518: 00d6d434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5519: 00db0b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5520: 002d27e0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5521: 00db05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5522: 009bd46c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5522: 009bd49c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5523: 00db1e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5524: 00db1bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5525: 00db210c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5526: 00916bfc 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5527: 00942bbc 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5526: 00916c2c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5527: 00942bec 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5528: 0064bf58 344 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5529: 005236d8 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5530: 00d65e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5531: 008fa9a0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5531: 008fa9d0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5532: 003cc938 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5533: 0096515c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5533: 0096518c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5534: 00d6d6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5535: 00db1a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5536: 00d6bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5537: 00db1404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5538: 0093e63c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5538: 0093e66c 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5539: 00d713bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5540: 00db1820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5541: 00cb4ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5542: 0098fc2c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5542: 0098fc5c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5543: 00db1524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5544: 00b9ecd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5544: 00b9ed04 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5545: 00db0eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5546: 00d68320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 5547: 007eff8c 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5547: 007effbc 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5548: 00d75f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5549: 0079f96c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5549: 0079f99c 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5550: 00db1db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5551: 002809ac 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5552: 008f9080 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5552: 008f90b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5553: 00441b00 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5554: 00d6a320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5555: 00db1b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5556: 00db0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5557: 00644508 372 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5558: 00d73a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5559: 009516d0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5559: 00951700 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5560: 00d7860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5561: 00db15dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5562: 00db1db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5563: 00d66d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5564: 003aa5c0 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5565: 009312d4 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5566: 00757674 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5565: 00931304 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5566: 007576a4 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5567: 00d70148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5568: 00ccb338 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5569: 005ce040 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5570: 00db09a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5571: 004c3df4 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5572: 00d7a3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5573: 002985d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5574: 004fcebc 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5575: 00955518 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5576: 00797c4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5575: 00955548 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5576: 00797c7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5577: 00d77f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5578: 00634f48 212 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5579: 00759fbc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5579: 00759fec 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5580: 00cd4ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5581: 00918c08 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5581: 00918c38 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5582: 00db0a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5583: 00947b1c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5584: 0094b748 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5585: 009c97b4 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5583: 00947b4c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5584: 0094b778 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5585: 009c97e4 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5586: 00d6a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5587: 00562a80 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5588: 00d68130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5589: 009c8964 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5590: 008143d4 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5589: 009c8994 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5590: 00814404 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5591: 005cc0f4 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5592: 00cc65e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5593: 00923064 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5593: 00923094 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5594: 0029a700 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5595: 007c1cec 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5595: 007c1d1c 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5596: 00db1926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5597: 00db202a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5598: 00db0972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5599: 00db14cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5600: 00db0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5601: 005235c8 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5602: 006ad440 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5602: 006ad470 100 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5603: 00644724 332 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5604: 00db1278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ - 5605: 00984f2c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5606: 008e4b7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5605: 00984f5c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5606: 008e4bac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5607: 005cec04 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5608: 00cce5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ 5609: 00cb3ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5610: 00991dcc 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5610: 00991dfc 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5611: 00db189a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5612: 007e2c94 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5613: 00940220 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5612: 007e2cc4 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5613: 00940250 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5614: 005b0490 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5615: 0069e68c 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5615: 0069e6bc 176 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5616: 00d6f0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5617: 00db196a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5618: 0090e5d0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5619: 006e70fc 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5620: 007959e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5618: 0090e600 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5619: 006e712c 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5620: 00795a10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5621: 00db1aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5622: 00d74ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5623: 00d67e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5624: 00db2178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5625: 00daffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5626: 00629dc4 152 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ 5627: 00db02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -5634,454 +5634,454 @@ │ │ │ │ 5630: 00438efc 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5631: 00db1a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5632: 0051f5e0 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5633: 00629c8c 80 FUNC GLOBAL DEFAULT 12 helper_evfscfsi │ │ │ │ 5634: 00d7870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5635: 0057a3d0 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5636: 00d68590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5637: 00774010 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5637: 00774040 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5638: 00db2172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5639: 00cbf9b8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5640: 00db215e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5641: 0072cb6c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5642: 007233a8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5641: 0072cb9c 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5642: 007233d8 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5643: 005875dc 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5644: 00795c78 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5644: 00795ca8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5645: 00d6b2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5646: 00db20b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5647: 00db141a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5648: 00754c10 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5648: 00754c40 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5649: 00cd3108 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ - 5650: 00795e2c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5650: 00795e5c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5651: 0028cf14 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5652: 00d6add8 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5653: 004414d8 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5654: 005b057c 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5655: 00822c78 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5655: 00822ca8 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5656: 00db1578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5657: 00717a34 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5658: 00962db8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5657: 00717a64 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5658: 00962de8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5659: 002a7b6c 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5660: 0063ec10 112 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5661: 00339644 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5662: 002aec3c 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5663: 008693d8 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5663: 00869408 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5664: 0058fcd0 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5665: 00db10c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5666: 00db0ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5667: 00948728 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5667: 00948758 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5668: 00cb5a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5669: 009528f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5669: 00952924 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5670: 00d6e004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5671: 00cb4f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5672: 008fb050 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5673: 007dba34 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5672: 008fb080 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5673: 007dba64 360 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5674: 00cc6b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5675: 00db17fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5676: 00db1088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5677: 00d78a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5678: 00d79db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5679: 00822afc 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5680: 00988968 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5679: 00822b2c 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5680: 00988998 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5681: 00db17aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5682: 002ab20c 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5683: 00d70668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5684: 00d9efb8 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5685: 00d74418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5686: 00d75f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5687: 00d64d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5688: 00755c34 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5688: 00755c64 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5689: 00dafdb1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5690: 0099944c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5690: 0099947c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5691: 002eb888 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5692: 007d6174 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5692: 007d61a4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5693: 0029f768 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5694: 009315b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5694: 009315e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5695: 00d7a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5696: 00db0ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5697: 0061e374 16 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5698: 00db102c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5699: 00db1e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5700: 00dafd73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5701: 0052b0ac 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5702: 006d4af4 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5702: 006d4b24 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5703: 00293cc0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5704: 0032457c 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5705: 00d7876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5706: 00db002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5707: 00d7877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5708: 00d675a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5709: 00db143a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5710: 009c0020 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5711: 00990638 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5712: 00998ee0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5710: 009c0050 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5711: 00990668 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5712: 00998f10 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5713: 00dafde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5714: 00d680a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5715: 008e66d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5715: 008e6708 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5716: 00db1c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5717: 00d74408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5718: 00629d2c 152 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5719: 0081068c 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5719: 008106bc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5720: 00629cdc 80 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5721: 00cc1570 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5722: 00966844 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5722: 00966874 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5723: 00db0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5724: 00d77688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5725: 00d6bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5726: 00311e88 476 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5727: 00db199c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5728: 00291870 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5729: 00ccff88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5730: 00982508 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5730: 00982538 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5731: 00cce098 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5732: 00dafcb0 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5733: 00cc2dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5734: 00cce1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5735: 00db0f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5736: 00c7b694 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5737: 0086e38c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5738: 006e7228 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5739: 00873230 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5737: 0086e3bc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5738: 006e7258 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5739: 00873260 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5740: 005cc7ac 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5741: 00642684 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5742: 00db0f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5743: 005c4250 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5744: 00daff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5745: 00511cc8 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5746: 00db0eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5747: 002a8a5c 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5748: 0090d2b4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5749: 00744ab4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5748: 0090d2e4 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5749: 00744ae4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5750: 004ba250 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5751: 00db1aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5752: 003fe944 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5753: 00d6f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5754: 008bce3c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5754: 008bce6c 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5755: 00c7d4fc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5756: 00db28b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5757: 00db15ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5758: 00374424 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5759: 003c962c 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5760: 00d6b51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5761: 00dafea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5762: 00291d40 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5763: 00da7668 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5764: 0057c32c 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5765: 00d66c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5766: 0097fac8 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5766: 0097faf8 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5767: 00d6f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5768: 006ea258 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5768: 006ea288 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5769: 00270f5c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5770: 00db1c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5771: 005c33e8 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5772: 00b92c9c 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5772: 00b92ccc 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5773: 00db2318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5774: 00db2176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5775: 00db0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5776: 0029a9d0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5777: 00906698 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5777: 009066c8 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5778: 002d90d0 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5779: 00db2008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5780: 00808a84 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5780: 00808ab4 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5781: 00db20ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5782: 006451e0 292 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5783: 002ee898 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5784: 00d78c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5785: 004b6f50 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5786: 0073b34c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5787: 0081e568 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5788: 008adce4 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5786: 0073b37c 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5787: 0081e598 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5788: 008add14 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5789: 002f68c4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5790: 008c83a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5791: 00814660 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5792: 008061dc 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5790: 008c83d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5791: 00814690 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5792: 0080620c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5793: 00db1216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5794: 00d707f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5795: 00db13d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5796: 00d7c5e8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5797: 00d6a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5798: 009817d8 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5798: 00981808 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5799: 00d769f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5800: 00db215c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5801: 00cc8764 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5802: 0039a6d0 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5803: 00d72800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5804: 00d71d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5805: 00db1be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5806: 00cd6180 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5807: 005461b4 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5808: 00db1496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5809: 00b87c80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5809: 00b87cb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5810: 00db0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5811: 003c6e8c 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5812: 00d75ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5813: 00db043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5814: 00797a0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5815: 0075b434 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5814: 00797a3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5815: 0075b464 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5816: 00db0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5817: 00d74498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5818: 0073bce4 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5818: 0073bd14 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5819: 00db1dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5820: 00cce11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5821: 00d684f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5822: 00d6c558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5823: 002541e8 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5824: 00d7a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5825: 00824aa4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5825: 00824ad4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5826: 00cce224 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5827: 00dafd8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5828: 0051e810 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5829: 00d78088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5830: 00cb8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5831: 0057c60c 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5832: 008fa780 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5832: 008fa7b0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5833: 00d75be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5834: 00520040 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5835: 009a9ab8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5835: 009a9ae8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5836: 00db18bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5837: 00d6bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5838: 00cca75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5839: 00287c50 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5840: 00db1bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5841: 00d687ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5842: 0095012c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5843: 00796f18 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5842: 0095015c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5843: 00796f48 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5844: 00db2104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5845: 00db0c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5846: 00d6933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5847: 00d751b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5848: 00d75d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5849: 005c08b0 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5850: 00d71a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5851: 00968854 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5851: 00968884 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5852: 00d8dcb8 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5853: 00db204a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5854: 00d7ad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5855: 0074bc90 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5855: 0074bcc0 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5856: 00572f64 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5857: 00909a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5857: 00909a9c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5858: 00492a78 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5859: 00db1384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5860: 00936a40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5860: 00936a70 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5861: 00db1e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5862: 00447fa8 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5863: 00db0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5864: 008c80c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5864: 008c80f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5865: 005a5d94 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 5866: 00cc6664 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 5867: 009adf8c 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5868: 00776558 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5867: 009adfbc 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5868: 00776588 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5869: 00db23d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5870: 00db2338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5871: 00744708 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5871: 00744738 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5872: 00589938 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5873: 008fc574 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5873: 008fc5a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5874: 00d6b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5875: 0076c8a0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5875: 0076c8d0 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5876: 00c773f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5877: 009b6c70 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5877: 009b6ca0 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5878: 00db04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5879: 00d79c7c 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5880: 0029a318 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5881: 00d75db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5882: 00cb69c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5883: 00d6d784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5884: 009aed74 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5884: 009aeda4 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5885: 00d728a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5886: 0075a408 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5886: 0075a438 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 5887: 00db2012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 5888: 008cbb5c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5888: 008cbb8c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5889: 00d686e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5890: 00c77fb4 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5891: 00db0a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5892: 0074a540 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5892: 0074a570 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5893: 00cc74d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 5894: 00d6ab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5895: 00db0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5896: 007500bc 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5897: 0079dcc8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5896: 007500ec 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5897: 0079dcf8 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5898: 00db1b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5899: 00db001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5900: 0094db3c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5900: 0094db6c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5901: 00db0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5902: 0028ca04 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5903: 009b1c60 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5904: 008c2e1c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5903: 009b1c90 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5904: 008c2e4c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5905: 00289708 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5906: 006437a4 332 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 5907: 002570a8 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5908: 00db22a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5909: 00db1d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5910: 00795a8c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5910: 00795abc 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5911: 00d760d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5912: 00d66e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5913: 005370a0 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5914: 00d75540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5915: 00db1a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5916: 00d79190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 5917: 00db1a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5918: 009d44c4 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5918: 009d44f4 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5919: 00d64470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5920: 00d8d4c0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5921: 0051e460 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5922: 00daffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5923: 00d6e6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5924: 0084f42c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5924: 0084f45c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5925: 00daff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5926: 008f2b08 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5926: 008f2b38 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5927: 00d7b2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5928: 00795cd8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5928: 00795d08 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5929: 00db0fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5930: 0083f88c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5930: 0083f8bc 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5931: 00388e64 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5932: 00795e6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5932: 00795e9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5933: 00db08ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5934: 0077c20c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5934: 0077c23c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5935: 00d64680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5936: 00db1828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5937: 00d683e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5938: 00743a2c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5938: 00743a5c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5939: 00d7228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5940: 00921df8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5941: 008c8e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5940: 00921e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5941: 008c8e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5942: 00d79d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5943: 00db1b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5944: 008beedc 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5945: 00919d88 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5946: 008f41fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5944: 008bef0c 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5945: 00919db8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5946: 008f422c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5947: 00db094c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5948: 00db1fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5949: 00964d30 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5949: 00964d60 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5950: 00db28f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5951: 002939c8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5952: 002934a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5953: 00db296c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5954: 00d726b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5955: 00d78db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5956: 00d6facc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5957: 00633668 244 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 5958: 00db0d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5959: 0096432c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5960: 009039b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5961: 0085d6d0 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5959: 0096435c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5960: 009039e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5961: 0085d700 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5962: 00d6eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5963: 00db229c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5964: 00d6e514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5965: 00d7b20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5966: 008dd564 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5966: 008dd594 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5967: 00dafd6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5968: 00db20ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5969: 00cb7288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5970: 009229e4 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5970: 00922a14 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5971: 005b0540 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5972: 00db055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5973: 008cae30 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5973: 008cae60 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5974: 00d723bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5975: 00dafdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5976: 00db1054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5977: 00329ef4 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5978: 0075fdd0 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5978: 0075fe00 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5979: 00daffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5980: 005cb060 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5981: 00d67cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5982: 00637130 172 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 5983: 004a3bd8 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5984: 00d6ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5985: 00b9ecf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5986: 009c9908 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5985: 00b9ed20 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5986: 009c9938 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5987: 00d79928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5988: 00d75838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5989: 00ccd6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 5990: 005c74c4 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5991: 006438f0 296 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 5992: 00c7d50c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5993: 005ce048 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5994: 0043da7c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5995: 0071daa4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5996: 008faee8 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5995: 0071dad4 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5996: 008faf18 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5997: 00cc7660 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 5998: 00db0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5999: 00961290 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5999: 009612c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6000: 00db163c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6001: 00d65560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6002: 00d797c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6003: 0033948c 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6004: 00814e68 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6004: 00814e98 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6005: 00643534 340 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6006: 0064276c 264 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6007: 00d72930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6008: 005237d8 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6009: 005a0508 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6010: 00d66218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6011: 00db0b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6012: 005d2e54 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6013: 007b10a4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6013: 007b10d4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6014: 00db15fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6015: 0057c7cc 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6016: 00d775f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6017: 00db2144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6018: 009bc2c4 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6019: 007f4c40 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6018: 009bc2f4 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6019: 007f4c70 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6020: 005373a0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6021: 008e2bdc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6022: 007e7828 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6021: 008e2c0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6022: 007e7858 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6023: 00d6f3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6024: 00db08e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6025: 0092b7ec 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6025: 0092b81c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6026: 00d66ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6027: 0044a058 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6028: 007ae2a4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6029: 007cfa90 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6030: 00742354 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6028: 007ae2d4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6029: 007cfac0 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6030: 00742384 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6031: 005cade0 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6032: 009d8690 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6032: 009d86c0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6033: 00dafd10 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6034: 008c14f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6034: 008c1528 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6035: 00db0800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6036: 00db03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6037: 00996ae0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6037: 00996b10 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6038: 00db0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6039: 00db16c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6040: 00cb793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6041: 00db25b0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6042: 005b0260 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6043: 00db02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6044: 004fc780 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6045: 00d6cec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6046: 00ccdbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dcbz │ │ │ │ 6047: 00d76084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6048: 00286740 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6049: 00d7163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6050: 006cbaa8 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6050: 006cbad8 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6051: 00bc86e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6052: 00d77768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6053: 00ccd018 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6054: 00db0986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6055: 007d8624 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6055: 007d8654 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6056: 00db037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6057: 00d68330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6058: 00257a88 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6059: 00d701f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6060: 00cb1744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6061: 00d6a190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6062: 00db1a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6063: 00db0830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6064: 00db0d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6065: 00790b20 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6065: 00790b50 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6066: 00d71c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6067: 00d647e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6068: 00388964 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6069: 00d67ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6070: 00d726f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6071: 007810e4 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6071: 00781114 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6072: 004b7274 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6073: 005cdc60 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6074: 00334fcc 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6075: 00646cc0 104 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6076: 008e73e4 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6076: 008e7414 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6077: 00d719dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6078: 002ea8e4 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6079: 00d752f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6080: 00d65e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6081: 002ea964 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6082: 00d64980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6083: 002ea9f4 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6090,68 +6090,68 @@ │ │ │ │ 6086: 0053dda0 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6087: 00dafe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6088: 00db09ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6089: 002eabf8 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6090: 002eacbc 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6091: 00db060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6092: 00db10d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6093: 0098b5c8 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6094: 007f3074 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6093: 0098b5f8 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6094: 007f30a4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6095: 003a4eb8 304 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6096: 0044fd5c 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6097: 00565488 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6098: 00d7ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6099: 00d785dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6100: 008cd8c4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6100: 008cd8f4 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6101: 00db158a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6102: 00db014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6103: 00d6c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6104: 00d6924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6105: 00d5de54 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6106: 005a1334 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6107: 00643688 284 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ - 6108: 007693e4 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6108: 00769414 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6109: 00d79f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6110: 00d6c538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6111: 00d669a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6112: 00302cc4 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6113: 00d67cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6114: 0028b520 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6115: 009cbb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6115: 009cbb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6116: 00d6ce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6117: 00d79bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6118: 00999ba4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6119: 009400e0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6118: 00999bd4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6119: 00940110 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6120: 00d6915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6121: 00910d08 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6121: 00910d38 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6122: 006353c8 116 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6123: 00d76db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6124: 00d74518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6125: 0096e638 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6126: 007c4a58 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6127: 008cdf20 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6125: 0096e668 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6126: 007c4a88 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6127: 008cdf50 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6128: 00d711fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6129: 00db296e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6130: 0076c774 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6130: 0076c7a4 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6131: 00d7123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6132: 008bb358 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6132: 008bb388 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6133: 00db1c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6134: 008e0e04 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6134: 008e0e34 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6135: 00d6a330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6136: 00db133a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6137: 00381f4c 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6138: 008dc448 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6138: 008dc478 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6139: 00d70228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6140: 0063e68c 96 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6141: 0039ea58 324 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6142: 00d6e5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6143: 00d705f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6144: 00d6d624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6145: 00d742a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6146: 00911068 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6146: 00911098 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6147: 00db0d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6148: 00d6ec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6149: 00cb5ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6150: 00d76ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6151: 00db10d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6152: 00648e58 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6153: 0061f2b4 360 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6165,1068 +6165,1068 @@ │ │ │ │ 6161: 00db0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6162: 00d6d944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6163: 002ede5c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6164: 00db22ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6165: 00daff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6166: 00db07a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6167: 00d68ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6168: 008fe0dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6168: 008fe10c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6169: 00db0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6170: 00cb5398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6171: 00d66fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6172: 00db058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6173: 00db07b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6174: 00cb3214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6175: 00d76f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6176: 00d69688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6177: 00d65550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6178: 00d702a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EVENT │ │ │ │ 6179: 00db22ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6180: 00d792dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6181: 0072b284 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6182: 0070da38 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6181: 0072b2b4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6182: 0070da68 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6183: 00d779c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6184: 005cdb98 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6185: 008ada78 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6186: 00911de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6187: 0090ea88 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6188: 009afd34 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6185: 008adaa8 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6186: 00911e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6187: 0090eab8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6188: 009afd64 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6189: 00d72640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6190: 00d6f310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6191: 0053380c 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6192: 0097fa6c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6192: 0097fa9c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6193: 00564844 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6194: 0029c23c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6195: 00db0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6196: 0093d804 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6196: 0093d834 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6197: 00db0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6198: 00db1b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6199: 00d7122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6200: 00d78a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6201: 00813e28 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6202: 0071f4f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6201: 00813e58 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6202: 0071f528 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6203: 00d79948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6204: 007f1604 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6204: 007f1634 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6205: 00d65c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6206: 0043e6f8 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6207: 0059ee64 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6208: 0073d470 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6209: 008d549c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6210: 007a0d58 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6208: 0073d4a0 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6209: 008d54cc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6210: 007a0d88 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6211: 00d78078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6212: 007ef2b4 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6212: 007ef2e4 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6213: 00db28ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6214: 00d6b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6215: 006e3764 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6215: 006e3794 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6216: 0043cfa8 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6217: 002b7ca0 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6218: 00db14a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6219: 00d729c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6220: 00db174c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6221: 00d6f870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6222: 007a11dc 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6222: 007a120c 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6223: 00d73d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6224: 0057b6f4 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6225: 005cc394 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6226: 00795898 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6226: 007958c8 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6227: 00d7896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6228: 00db1e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6229: 00797854 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6229: 00797884 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6230: 00d6aae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6231: 00db058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6232: 009bb298 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6232: 009bb2c8 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6233: 00db02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6234: 0093cfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6234: 0093cff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6235: 00d71dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6236: 007ddbdc 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6236: 007ddc0c 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6237: 00d773e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6238: 00db03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6239: 00d67f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6240: 00d75ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6241: 006c413c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6241: 006c416c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6242: 002db328 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6243: 00db0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6244: 00d5de9c 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6245: 005ae0e4 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6246: 002f2a6c 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6247: 00d64080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6248: 00d64f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6249: 00d774a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6250: 00db0ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6251: 00db1a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6252: 002aaf5c 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6253: 00d63a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6254: 00d68ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6255: 00db14fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6256: 008fcde4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6256: 008fce14 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6257: 00db14a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6258: 0028cb10 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6259: 00db19bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6260: 0095f588 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6261: 009c8870 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6260: 0095f5b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6261: 009c88a0 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6262: 00cc5b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6263: 004b37c4 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6264: 00db0eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6265: 00924444 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6265: 00924474 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6266: 002ea5bc 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6267: 00d6e1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6268: 00d7b554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6269: 0057d52c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6270: 00955cc0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6271: 009919c0 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6270: 00955cf0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6271: 009919f0 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6272: 00d6c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6273: 00db05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6274: 002a8d10 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6275: 00ccd8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6276: 0098f314 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6276: 0098f344 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6277: 00635150 308 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6278: 00d70918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6279: 00dafe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6280: 0053243c 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6281: 00db0e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6282: 007c1d60 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6282: 007c1d90 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6283: 00d75a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6284: 00d744e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6285: 00d64700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6286: 00d73658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6287: 00db044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6288: 00d68360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6289: 00db0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6290: 00db16d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6291: 0093bfe0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6291: 0093c010 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6292: 00c7bb10 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6293: 00db1330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6294: 002e7470 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6295: 00db0b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6296: 007a0edc 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6296: 007a0f0c 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6297: 0029b4c4 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6298: 0097d5fc 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6298: 0097d62c 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6299: 00d73558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6300: 0080779c 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6300: 008077cc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6301: 00d73548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6302: 002b5d34 432 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6303: 00777a64 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6304: 007b6780 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6303: 00777a94 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6304: 007b67b0 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6305: 0062339c 244 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6306: 00cb817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6307: 00db1ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6308: 00c7da70 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6309: 00520188 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6310: 009b8714 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6310: 009b8744 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6311: 00cd6204 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6312: 0057c438 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6313: 00db1552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6314: 00db0d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6315: 00836c4c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6315: 00836c7c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6316: 00caa844 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6317: 00d712fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6318: 00964eb0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 6319: 00756f04 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6320: 008cc298 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6321: 007f4cc0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6322: 008d1c2c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6318: 00964ee0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6319: 00756f34 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6320: 008cc2c8 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6321: 007f4cf0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6322: 008d1c5c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6323: 004f5360 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6324: 0072be98 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6324: 0072bec8 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6325: 005cbe20 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6326: 00b9ed00 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6326: 00b9ed30 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6327: 00daff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 6328: 00715e94 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6328: 00715ec4 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6329: 005bdfcc 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6330: 006f7afc 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6331: 008ef720 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6332: 00811d6c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6330: 006f7b2c 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6331: 008ef750 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6332: 00811d9c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6333: 0038f834 140 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6334: 00db1174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6335: 00d6b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6336: 00cb6a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6337: 00d6e1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6338: 00d7b5d8 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6339: 00db0d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6340: 00d73a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6341: 0091cb50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6341: 0091cb80 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6342: 0029f204 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 6343: 0078fd6c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6344: 008aa31c 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6343: 0078fd9c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6344: 008aa34c 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6345: 00da7678 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6346: 00d72d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6347: 00297af4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6348: 00d6fed0 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ - 6349: 008e1298 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6349: 008e12c8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6350: 0063ece4 112 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6351: 00d79100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6352: 0079f8c8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6352: 0079f8f8 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6353: 00d69cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 6354: 00906d20 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6354: 00906d50 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ 6355: 00ccce8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ - 6356: 007172e0 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6356: 00717310 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6357: 00db0ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6358: 00936874 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6358: 009368a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6359: 00d64a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6360: 00d705e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6361: 005382e8 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6362: 00c7e06c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6363: 00db0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6364: 00d71d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6365: 00db1eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6366: 00cc9c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6367: 00d6a2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6368: 00cc697c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6369: 00d6d654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6370: 00cd55a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6371: 007d879c 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6371: 007d87cc 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6372: 002a1868 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6373: 004fc860 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6374: 00db0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6375: 005cd7a0 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6376: 00543f14 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6377: 0070cd04 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6378: 008b84c0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6377: 0070cd34 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6378: 008b84f0 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6379: 00d77488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6380: 00795934 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6380: 00795964 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6381: 00d7bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6382: 00db12ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6383: 00d6895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6384: 00546794 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6385: 00d6a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6386: 00db22dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6387: 00281e00 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6388: 00db05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6389: 0090a2ec 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6389: 0090a31c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6390: 00db0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6391: 002907e4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6392: 00d76e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6393: 00c7d3a0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6394: 00d6f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6395: 00d75500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6396: 00849534 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6396: 00849564 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6397: 0057f664 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6398: 00d64810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6399: 00338500 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6400: 00d65c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6401: 00795c18 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6401: 00795c48 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6402: 00db1534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6403: 00cb4294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6404: 00795dec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6404: 00795e1c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6405: 00d759c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6406: 008e7540 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6406: 008e7570 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6407: 00db1ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6408: 00d67290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6409: 008fb71c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6409: 008fb74c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6410: 0044097c 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6411: 00db1b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6412: 00825fd4 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6412: 00826004 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6413: 00d661c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6414: 007e6240 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6415: 0076907c 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6414: 007e6270 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6415: 007690ac 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6416: 00d70708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6417: 00339d48 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6418: 00966bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6418: 00966c0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6419: 00dafee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6420: 00d657e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6421: 004aa084 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6422: 00db005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6423: 00db0a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6424: 007a0f94 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6424: 007a0fc4 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6425: 00db1864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6426: 005e2934 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6427: 00ccfd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ - 6428: 00718f7c 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6428: 00718fac 168 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6429: 00db0880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6430: 0073d828 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6430: 0073d858 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6431: 00d75f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6432: 00d77d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6433: 002ea4fc 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6434: 008df5c0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6435: 008d4b8c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6434: 008df5f0 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6435: 008d4bbc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6436: 00cc0db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6437: 00db13e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6438: 00d74c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6439: 00db1a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6440: 00db12a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6441: 00d687fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6442: 009928f8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6442: 00992928 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6443: 00d63d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6444: 00db28ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6445: 00d65874 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6446: 009321d0 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6446: 00932200 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6447: 00d65964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6448: 00db0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6449: 008fbfbc 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6450: 0098a908 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6449: 008fbfec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6450: 0098a938 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6451: 00db128a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6452: 00d64960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6453: 00568ad8 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6454: 00c7e36c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6455: 00db1cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6456: 0095b618 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6456: 0095b648 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6457: 00d6f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6458: 002a6be8 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6459: 00d63b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6460: 004b5f0c 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6461: 00339740 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6462: 00d7245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6463: 00db1d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6464: 00cc5d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6465: 0093af90 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6465: 0093afc0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6466: 00d7a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6467: 005b9e0c 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6468: 005cba54 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6469: 0032b100 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6470: 00db2120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 6471: 006cb5d0 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 6471: 006cb600 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 6472: 00d76b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6473: 0094b1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6473: 0094b20c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6474: 00db1c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6475: 003e97a4 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6476: 00db14e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6477: 00d6a370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6478: 00d72730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6479: 008ad6d4 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6479: 008ad704 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6480: 00db0f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6481: 002f1934 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6482: 0056a48c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 6483: 0077abb8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6484: 008f436c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6483: 0077abe8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 6484: 008f439c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6485: 00d72980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6486: 008a21c0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6486: 008a21f0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6487: 00536288 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6488: 007f4d3c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6488: 007f4d6c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6489: 00290614 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6490: 008c793c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6490: 008c796c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6491: 00cc9a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6492: 009abbb8 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6492: 009abbe8 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6493: 00d65834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6494: 0026d1f4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6495: 002d8d50 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6496: 008ac848 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6496: 008ac878 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6497: 00db089e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 6498: 0077d958 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 6498: 0077d988 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6499: 00d6bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6500: 00d76d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6501: 00db21fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6502: 00db03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6503: 00db1cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6504: 00db1242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6505: 00cc99f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6506: 007ace84 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6506: 007aceb4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6507: 0053a49c 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6508: 00cc9970 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6509: 00db22c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6510: 009b41b8 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6510: 009b41e8 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6511: 00377e80 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6512: 00cb79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6513: 00d79c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6514: 00d7834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6515: 00db0f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6516: 005234b4 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6517: 00d7ab24 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6518: 009a9344 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6518: 009a9374 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6519: 00d714cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6520: 002ab154 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6521: 003dbeec 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 6522: 00cc98ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6523: 005adfe8 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6524: 00b2ed24 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6524: 00b2ed54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6525: 00d73ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6526: 00d68110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6527: 00db0816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6528: 00964ff8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6528: 00965028 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6529: 00d7a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6530: 00db0bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6531: 00db0e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6532: 00cca234 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6533: 00d6def4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6534: 0093312c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6534: 0093315c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6535: 00db073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6536: 00db11da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6537: 00552a98 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6538: 00333f54 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6539: 00528efc 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 6540: 0071f55c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 6540: 0071f58c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6541: 00403e1c 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6542: 00d79da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6543: 00db197e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6544: 009a143c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6544: 009a146c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6545: 005a10a0 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6546: 003348dc 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6547: 00d6e714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6548: 00d77a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6549: 00909df4 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6549: 00909e24 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6550: 00db069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6551: 00db1322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6552: 0096b9e8 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6553: 0081d9cc 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6554: 008bdde8 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6555: 00995864 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6556: 0098a81c 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6552: 0096ba18 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6553: 0081d9fc 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6554: 008bde18 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6555: 00995894 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6556: 0098a84c 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6557: 002f6630 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6558: 00d6b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6559: 00d63d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6560: 0063f108 104 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6561: 00db08fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6562: 00db1bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6563: 00d646b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6564: 00db0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6565: 009164ac 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6565: 009164dc 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6566: 00db04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6567: 00648358 232 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6568: 009bf110 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6569: 00811a2c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6568: 009bf140 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6569: 00811a5c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6570: 0029c1f8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6571: 00db001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6572: 00cd2be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6573: 00d6e394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6574: 00d7abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6575: 0026d084 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6576: 00ccdaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6577: 00db06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6578: 00db12f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6579: 00966d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6579: 00966d7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6580: 00c7e4bc 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6581: 002aa6e8 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6582: 00d64970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6583: 0096a608 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6583: 0096a638 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6584: 0052cce8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6585: 00d76164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6586: 00d79978 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6587: 00d79c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6588: 00db2400 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6589: 00db0b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6590: 0062e074 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6591: 0061e830 88 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6592: 00cc7450 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6593: 005a4778 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6594: 00d68000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6595: 00db0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6596: 00d7b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6597: 007bb738 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6597: 007bb768 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6598: 00312c7c 48 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6599: 0099e0bc 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6599: 0099e0ec 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6600: 00d74cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 6601: 0077b4d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6602: 009b9620 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6601: 0077b508 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 6602: 009b9650 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6603: 0032160c 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6604: 00d767c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6605: 00db086e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6606: 00d77828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6607: 00cb8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6608: 00d8d5b0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6609: 007a3774 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6610: 007c17f0 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6609: 007a37a4 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6610: 007c1820 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6611: 00db1fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6612: 00d6f480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6613: 00db1316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6614: 00d792ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6615: 00db17be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6616: 00d70178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6617: 009559dc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6617: 00955a0c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6618: 00db0f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6619: 00db027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 6620: 0077e74c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 6620: 0077e77c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6621: 006403c4 356 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6622: 00d6e3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6623: 009c1e10 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6623: 009c1e40 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6624: 00db0a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6625: 00d6ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6626: 0029f270 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6627: 00277098 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6628: 00db1412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6629: 00db293c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6630: 00293480 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6631: 002a056c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6632: 009c8c4c 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6632: 009c8c7c 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6633: 00db1d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6634: 00db06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 6635: 0077dfb4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 6635: 0077dfe4 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6636: 00db1cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6637: 009b1db8 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6637: 009b1de8 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6638: 00db0b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6639: 00981eb4 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6639: 00981ee4 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6640: 00d70758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6641: 00901920 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6641: 00901950 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6642: 0059001c 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6643: 0063f0a0 104 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6644: 006213d0 412 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6645: 00d65028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6646: 00d6b2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6647: 00574130 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6648: 00db08f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6649: 0027fe64 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 6650: 007736fc 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 6650: 0077372c 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6651: 00db1018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6652: 00db2290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6653: 008cbcc0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6653: 008cbcf0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6654: 00c78ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6655: 00db07ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6656: 00da76b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 6657: 00daffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6658: 00ccb1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6659: 00db0aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6660: 0052cd10 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6661: 00621f78 232 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6662: 00cc66e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6663: 00991dac 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6663: 00991ddc 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6664: 00db012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6665: 00923cf4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6666: 008ed160 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 6667: 00744054 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 6665: 00923d24 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6666: 008ed190 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6667: 00744084 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6668: 002edee4 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6669: 00db1cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6670: 00621cb0 356 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6671: 008baab8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6671: 008baae8 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6672: 00dafeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6673: 00909508 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6673: 00909538 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6674: 00db226a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6675: 005c98ec 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6676: 00d64240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6677: 00bc7898 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6678: 00d7147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6679: 00cc75dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6680: 00dafdba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6681: 00db2072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6682: 00d64d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6683: 00db1a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6684: 008e145c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6684: 008e148c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6685: 00d78acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6686: 00d73748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6687: 0056992c 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6688: 00d6cde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6689: 00db1c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6690: 006a6964 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6690: 006a6994 224 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6691: 00256250 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6692: 008c8010 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6693: 00810868 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6692: 008c8040 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6693: 00810898 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6694: 002c59d0 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6695: 009b07c4 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6695: 009b07f4 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6696: 0029bdd8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6697: 008c95a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6697: 008c95d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6698: 00d64770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6699: 00d66318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6700: 00936e10 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6700: 00936e40 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6701: 00292e1c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6702: 00cc0e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6703: 002933e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6704: 0093d74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6704: 0093d77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6705: 00d6fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6706: 00d7a730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6707: 00d66298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6708: 00cb2950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6709: 00912884 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6709: 009128b4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6710: 0056f53c 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6711: 009058c8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6711: 009058f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6712: 0055e5f4 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6713: 0093195c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6714: 009c3138 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6715: 007e67e8 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6716: 0082357c 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6713: 0093198c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6714: 009c3168 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6715: 007e6818 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6716: 008235ac 332 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6717: 00db16fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6718: 00d66568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6719: 00db0a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6720: 0077e8d8 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6720: 0077e908 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6721: 00cb46b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6722: 00db13e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6723: 00d71fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6724: 00d6e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6725: 0054582c 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6726: 00cb2110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6727: 007de610 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6728: 0070d140 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6727: 007de640 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6728: 0070d170 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6729: 0045e78c 1672 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6730: 00d63918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6731: 00545b84 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6732: 007e91d8 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6732: 007e9208 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6733: 00d6ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6734: 007dc1a4 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6734: 007dc1d4 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6735: 004b7ce8 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6736: 00409744 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6737: 00c78934 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6738: 00db1392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6739: 005ab978 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6740: 008e1730 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6740: 008e1760 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6741: 00db146a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6742: 00db227e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6743: 00db1c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6744: 00d65330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6745: 003ae2b8 1760 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6746: 00d6da94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6747: 00cb8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6748: 00db183a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6749: 007f4f44 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6749: 007f4f74 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6750: 00d77b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6751: 00db1ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6752: 00db0b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6753: 002c5bd0 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6754: 00d74f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6755: 003fdc98 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6756: 00d65a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6757: 00db1090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6758: 005358a0 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6759: 00d74028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6760: 00d9f338 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6761: 00db1a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6762: 007b68b4 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6763: 009179c8 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6762: 007b68e4 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6763: 009179f8 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6764: 00db193e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6765: 00562ecc 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6766: 004b6430 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6767: 00998a60 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6768: 008d7c08 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6767: 00998a90 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6768: 008d7c38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6769: 00db07da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6770: 00dafdad 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6771: 00535ae8 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6772: 009c99cc 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6773: 00773830 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6774: 00812998 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6772: 009c99fc 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6773: 00773860 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6774: 008129c8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6775: 00db28ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6776: 00db1ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6777: 0094c1b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6778: 007540f4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6777: 0094c1e8 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6778: 00754124 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6779: 00db04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6780: 00d6e114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6781: 00d9f5b8 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6782: 00db019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6783: 0044d984 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6784: 00292ebc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6785: 00db06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6786: 00db12d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6787: 00635514 216 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6788: 00db12e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6789: 0052cd38 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6790: 0077bf84 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6790: 0077bfb4 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6791: 00d709d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6792: 00d7ae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6793: 008cf334 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6793: 008cf364 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6794: 00c7d370 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6795: 004b8b98 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6796: 00db0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6797: 00db1f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6798: 00d743f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6799: 002a1bf8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6800: 00cba49c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6801: 00db0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6802: 00cba4fc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6803: 00d79dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6804: 0056bc3c 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6805: 00cba51c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6806: 00db0c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6807: 007ac7d8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6807: 007ac808 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6808: 004f89d8 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6809: 00db1572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6810: 00d77338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6811: 00868c8c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6811: 00868cbc 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6812: 00d66d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6813: 007176d8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6814: 008e560c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6813: 00717708 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6814: 008e563c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6815: 00d6a710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6816: 00864c68 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6816: 00864c98 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6817: 00cd2424 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctid │ │ │ │ 6818: 00db2184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6819: 005560e8 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6820: 00d6daf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6821: 00db19a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6822: 00d79b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6823: 00d74578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6824: 00632fd4 320 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 6825: 0062a260 24 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 6826: 00d6d254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6827: 0053b37c 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6828: 0074e010 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6828: 0074e040 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6829: 00d73be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6830: 00d649a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6831: 00d7b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6832: 00db1922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6833: 00dafe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6834: 00624528 364 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 6835: 00db19d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6836: 00cc24e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 6837: 008c68a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6837: 008c68d0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6838: 00d657b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6839: 002f24bc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6840: 003bc02c 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6841: 00d70a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6842: 003fd8c8 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6843: 00293338 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6844: 0099ff60 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6844: 0099ff90 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6845: 00daa2b8 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6846: 00db1a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6847: 009c8c20 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6847: 009c8c50 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6848: 00db1a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6849: 00cd27c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiw │ │ │ │ 6850: 00db1c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6851: 004650a0 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6852: 009c9904 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6852: 009c9934 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6853: 00d751a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6854: 00db00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6855: 0064ae74 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 6856: 00d7203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6857: 00d6fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6858: 00d6b59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6859: 0098b07c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6859: 0098b0ac 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6860: 00dafe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6861: 0064b5fc 36 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 6862: 00d760a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6863: 0061e888 48 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 6864: 00db09ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6865: 00788968 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6866: 008c4524 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6867: 007435c0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6865: 00788998 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6866: 008c4554 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6867: 007435f0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6868: 0052bcbc 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6869: 00daffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6870: 00db1b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6871: 00db18b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6872: 00810be8 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6872: 00810c18 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6873: 005d15e4 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6874: 00cb7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6875: 00db20a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6876: 002f64cc 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6877: 00980814 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6878: 008e6c18 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6877: 00980844 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6878: 008e6c48 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6879: 0064b620 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 6880: 0036f9b8 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6881: 0057c6e4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6882: 00db08d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6883: 00d73a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6884: 00db2240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6885: 00cd4104 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 6886: 00d71f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6887: 004381e4 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6888: 008f87e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6888: 008f8810 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6889: 00db04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6890: 008070b0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6890: 008070e0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6891: 00d6a920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6892: 00db0f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6893: 00cb8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6894: 002a0608 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6895: 00db1464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6896: 00d6e5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6897: 00db15be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6898: 00296968 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6899: 00db08f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6900: 00440d98 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6901: 00911998 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6901: 009119c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6902: 00d68ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6903: 00814258 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6903: 00814288 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6904: 00d65fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6905: 00d6bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6906: 0073bcb4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6907: 009049d0 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6906: 0073bce4 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6907: 00904a00 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6908: 0029daa8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6909: 008f5fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6909: 008f5ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6910: 00daffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6911: 00d6885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6912: 00dafe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6913: 00d6eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6914: 00d73c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6915: 00db00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6916: 0075740c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6916: 0075743c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6917: 00db0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6918: 00c7d1f0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6919: 00dafeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6920: 00d74b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 6921: 00ccecf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 6922: 008d8640 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6922: 008d8670 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6923: 002e4104 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6924: 00cc4354 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 6925: 00292f5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6926: 007dc1e4 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6926: 007dc214 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6927: 00d79618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6928: 00555e64 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6929: 00d70618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ - 6930: 00780da4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6930: 00780dd4 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6931: 00d692ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6932: 0075828c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6932: 007582bc 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6933: 00db0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6934: 00db159a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6935: 009b9204 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6935: 009b9234 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6936: 0032d520 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6937: 007691e8 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6938: 00932824 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6939: 0075c490 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6937: 00769218 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6938: 00932854 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6939: 0075c4c0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6940: 00cb8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6941: 0081da84 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6942: 0099df80 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6941: 0081dab4 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6942: 0099dfb0 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6943: 005cdf90 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6944: 00db1b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6945: 00d78fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 6946: 00d6a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6947: 00912180 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6947: 009121b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6948: 00db1cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6949: 005c3534 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6950: 00d776d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6951: 008d2370 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6951: 008d23a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6952: 00d73f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6953: 00db10ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6954: 0028e254 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6955: 00998068 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6955: 00998098 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6956: 00db0888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6957: 0032cec0 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6958: 008fd2c8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6958: 008fd2f8 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6959: 00d67ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6960: 00cb0dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 6961: 003da48c 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 6962: 0098aefc 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6962: 0098af2c 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6963: 00d6947c 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6964: 009cc9e4 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6964: 009cca14 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6965: 00d67de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6966: 00d64020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6967: 00cc5ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 6968: 00db0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6969: 00715bf0 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6970: 008aca9c 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6971: 0077c158 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6972: 009882bc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6969: 00715c20 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6970: 008acacc 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6971: 0077c188 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6972: 009882ec 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6973: 00d702e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 6974: 00d8e5a0 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6975: 00d66704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6976: 004503b0 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6977: 0028b990 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6978: 00d77a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6979: 008ffe84 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6979: 008ffeb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6980: 00291644 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6981: 008adc84 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6981: 008adcb4 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6982: 00db0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6983: 002c597c 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6984: 00d7aed4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6985: 007da164 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6985: 007da194 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 6986: 00cd6834 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 6987: 00990690 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6987: 009906c0 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6988: 00295a68 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6989: 00749f84 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6990: 0074326c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6989: 00749fb4 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6990: 0074329c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6991: 00cb6394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6992: 008fc2a4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6993: 007ba4a0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6992: 008fc2d4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6993: 007ba4d0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6994: 00d66cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6995: 00c7de18 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6996: 007697fc 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6997: 008d3b70 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6996: 0076982c 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6997: 008d3ba0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6998: 003e9518 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 6999: 00db1cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7000: 00296a28 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7001: 008af924 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7001: 008af954 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7002: 00db1f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7003: 004f69e8 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7004: 00db20d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7005: 002ea1f0 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7006: 00450628 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7007: 008c8c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7007: 008c8c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7008: 00d67fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7009: 0069eb34 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7009: 0069eb64 64 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7010: 00d7196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7011: 004f0908 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7012: 00d739a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7013: 008c2b34 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7014: 008cbf74 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7013: 008c2b64 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7014: 008cbfa4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7015: 00d790c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7016: 00db0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7017: 00db09cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7018: 005a40e8 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7019: 009369e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7019: 00936a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7020: 00d708c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7021: 00d72840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7022: 00d69c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7023: 00290768 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7024: 009ab720 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7025: 00b868e8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7026: 008ca4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7024: 009ab750 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7025: 00b86918 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7026: 008ca4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7027: 00db1016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7028: 00db0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7029: 00db2124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7030: 00d65954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7031: 00d7a3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7032: 00ccce08 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7033: 00758504 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7033: 00758534 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7034: 00db0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7035: 00d67830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7036: 002f0390 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7037: 00db0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7038: 00755044 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7038: 00755074 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7039: 0028b428 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7040: 00cc9340 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7041: 00949b68 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7041: 00949b98 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7042: 00376c8c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7043: 00d65450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7044: 00db2162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7045: 00cb0d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7046: 0071fc94 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7046: 0071fcc4 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7047: 00db13b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7048: 00d747b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7049: 00999590 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7050: 0094843c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7049: 009995c0 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7050: 0094846c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7051: 003a5430 104 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7052: 00db0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7053: 00d67420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7054: 00db12fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7055: 00db1d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7056: 00280e98 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7057: 002ff884 276 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7058: 00db01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7059: 002f6800 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7060: 00da76b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7061: 00db1a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7062: 00d7b094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7063: 00db190c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7064: 00754968 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7064: 00754998 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7065: 004c3c24 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7066: 006bac74 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7067: 008dfec4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7066: 006baca4 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7067: 008dfef4 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7068: 00d676f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7069: 009502f8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7070: 00969030 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7069: 00950328 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7070: 00969060 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7071: 00db07de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7072: 0090e734 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7072: 0090e764 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7073: 00d73ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7074: 00db11b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7075: 007c3e80 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7076: 00950cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7075: 007c3eb0 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7076: 00950cec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7077: 002b8724 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7078: 0082058c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7078: 008205bc 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7079: 00d67d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7080: 00db1d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7081: 00971a00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7081: 00971a30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7082: 00db1e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7083: 00d767e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7084: 00295b14 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7085: 00db11b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7086: 00db1dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7087: 00505c04 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7088: 0073f16c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7089: 0081172c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7088: 0073f19c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7089: 0081175c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7090: 00d76748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7091: 00d6602c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7092: 008d52c0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7093: 008e3600 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7092: 008d52f0 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7093: 008e3630 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7094: 003b3cc8 192 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7095: 00dafd91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7096: 00873380 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7096: 008733b0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7097: 00db157a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7098: 00d7ac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7099: 00db11d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ - 7100: 007810d4 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7100: 00781104 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7101: 00d74fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7102: 00d6b3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7103: 00d78b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7104: 00d67450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7105: 00d67d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7106: 00d77d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7107: 0029f214 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7108: 00618d2c 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7109: 0028bba8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7110: 00d655c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7111: 00cb14b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7112: 00809fe4 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7112: 0080a014 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7113: 00d68e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7114: 00bc62f4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7115: 0064ae20 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7116: 008a9894 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7116: 008a98c4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7117: 00db0bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7118: 00811eac 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7118: 00811edc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7119: 00d733a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7120: 00db2346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7121: 00db00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7122: 0064296c 280 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7123: 00988428 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7123: 00988458 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7124: 00db23cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7125: 008c8854 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7125: 008c8884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7126: 005732f8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7127: 00d652c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7128: 00d79868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7129: 008fa944 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7130: 0073da9c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7131: 0086e558 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7132: 0094f334 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7129: 008fa974 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7130: 0073dacc 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7131: 0086e588 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7132: 0094f364 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7133: 00d6a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7134: 0058aa28 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7135: 00cc80b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7136: 00db0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7137: 00db0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7138: 007c18cc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7138: 007c18fc 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7139: 00db199a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7140: 008186f0 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7141: 00836c54 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7142: 006af914 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7140: 00818720 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7141: 00836c84 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7142: 006af944 848 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7143: 002ece4c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7144: 0058f800 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7145: 0070efd8 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7145: 0070f008 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7146: 00db06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7147: 00d70ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7148: 00590328 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7149: 00daffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7150: 00323bd0 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7151: 005d66c0 48 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7152: 00649684 328 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7153: 007ac83c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7154: 007083b0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7155: 00740c18 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7153: 007ac86c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7154: 007083e0 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7155: 00740c48 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7156: 00523a44 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7157: 0090fd70 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7157: 0090fda0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7158: 005ca120 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7159: 0098ab8c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7159: 0098abbc 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7160: 0052bf64 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7161: 00db135a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7162: 0036d288 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7163: 00978d48 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7163: 00978d78 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7164: 00db1a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7165: 00d6b53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7166: 00d640a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7167: 003c9684 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7168: 00db03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7169: 0093ab50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7169: 0093ab80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7170: 0062f66c 352 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7171: 007e8da0 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7171: 007e8dd0 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7172: 00db0eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7173: 005cb0e4 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7174: 00db104e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7175: 004fcdd4 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7176: 00d64150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7177: 00966a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7178: 006ad304 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7179: 0075672c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7177: 00966a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7178: 006ad334 212 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7179: 0075675c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7180: 00d6f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7181: 00630c10 316 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7182: 00db019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7183: 00db0b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7184: 00d65bec 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7185: 004a3b0c 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7186: 0044e084 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7187: 0028d108 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7188: 00db1f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7189: 00324804 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7190: 0091193c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7190: 0091196c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7191: 00d7bc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7192: 00db1e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7193: 008b8714 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7194: 007cf98c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7195: 0093d580 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7193: 008b8744 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7194: 007cf9bc 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7195: 0093d5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7196: 00d78a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7197: 008c0df4 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7197: 008c0e24 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7198: 00d79498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7199: 008e024c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7200: 008a20cc 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7199: 008e027c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7200: 008a20fc 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7201: 0053a920 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7202: 00cb0cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7203: 00814368 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7204: 0094892c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7203: 00814398 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7204: 0094895c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7205: 00db024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7206: 009708dc 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7206: 0097090c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7207: 00d746a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7208: 00db0c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7209: 00d6bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7210: 00db03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7211: 00da7671 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7212: 00d6ce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7213: 0054630c 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7214: 002d9234 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7215: 00808c8c 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7216: 009d5350 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7215: 00808cbc 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7216: 009d5380 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7217: 00db21e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7218: 00db0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7219: 00cd04b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7220: 002a3490 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7221: 0069f0b8 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7221: 0069f0e8 216 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7222: 00450444 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7223: 00462378 20 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7224: 00253670 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7225: 00d77508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7226: 0057d260 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7227: 005a7334 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7228: 00323dd4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7234,149 +7234,149 @@ │ │ │ │ 7230: 0061d9cc 448 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7231: 005d14f4 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7232: 00641f98 204 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7233: 005386e8 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7234: 00db033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7235: 00d6dd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7236: 00d75b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7237: 00919848 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7238: 00821e80 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7237: 00919878 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7238: 00821eb0 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7239: 00d6b3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7240: 002a8d90 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7241: 00db1c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7242: 00db0de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7243: 00db1c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7244: 00905bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7244: 00905c04 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7245: 0032213c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7246: 002a3690 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7247: 00925fcc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7248: 009bddb8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7247: 00925ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7248: 009bdde8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7249: 00d740d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7250: 00bc627c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7251: 00db0fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7252: 0029235c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7253: 008fc140 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7253: 008fc170 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7254: 004039bc 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7255: 007f08b4 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7255: 007f08e4 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7256: 00c78da0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7257: 00db239a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7258: 0074e18c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7258: 0074e1bc 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7259: 0053430c 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7260: 00813590 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7260: 008135c0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7261: 00d6b5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7262: 00d6b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7263: 00d643f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7264: 0062e570 320 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7265: 00db1146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7266: 00d734d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7267: 0094e28c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7267: 0094e2bc 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7268: 002f57c8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7269: 00903094 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7270: 006ae9b4 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7269: 009030c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7270: 006ae9e4 400 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7271: 004f0428 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7272: 004b7610 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7273: 00db1a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7274: 00d6bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7275: 00756560 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7275: 00756590 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7276: 00db289a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7277: 0093d860 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7277: 0093d890 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7278: 00d75df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7279: 00db08be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7280: 0045cf18 168 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7281: 00d69638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7282: 00732828 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7283: 008a841c 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7282: 00732858 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7283: 008a844c 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7284: 0032cc9c 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7285: 0070eb54 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7285: 0070eb84 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7286: 00d6d394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7287: 00db037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7288: 005240fc 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7289: 0099d5ac 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7289: 0099d5dc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7290: 00d6a150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7291: 00d6f340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7292: 00db0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7293: 00d6b36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7294: 00d6b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7295: 00cc11d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7296: 002562f0 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7297: 00cc2b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7298: 00759d28 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7299: 0073db2c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7298: 00759d58 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7299: 0073db5c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7300: 00d73b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7301: 00788820 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7302: 00743444 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7303: 008b9734 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7304: 00989ad4 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7301: 00788850 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7302: 00743474 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7303: 008b9764 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7304: 00989b04 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7305: 003e8c3c 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7306: 00951b18 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7307: 008f8bd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7306: 00951b48 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7307: 008f8c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7308: 00db0c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7309: 005698d8 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7310: 00cc190c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7311: 007e4d98 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7312: 008f41a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7313: 006e7c5c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7311: 007e4dc8 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7312: 008f41d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7313: 006e7c8c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7314: 0052af44 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7315: 00d66388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7316: 00d70638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7317: 004419ac 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7318: 00db1902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7319: 00d78cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7320: 00db176a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7321: 00db1606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7322: 00d67d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7323: 00db1b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7324: 0053a088 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7325: 0081f498 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7326: 00990e3c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7327: 008c8d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7325: 0081f4c8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7326: 00990e6c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7327: 008c8d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7328: 00537a60 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7329: 00d66dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7330: 005e0e10 472 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7331: 00d6e044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7332: 00d6d8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7333: 00db03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7334: 00db18a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7335: 00d73838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7336: 00d7a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7337: 00d7194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7338: 008d9b40 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7338: 008d9b70 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7339: 00319c24 328 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7340: 00759924 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7340: 00759954 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7341: 00db2362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7342: 00292404 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7343: 005ae28c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 7344: 0077c328 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 7344: 0077c358 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7345: 00502ee8 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7346: 00d75260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7347: 008ca400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7347: 008ca430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7348: 00d712ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7349: 006e5adc 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7349: 006e5b0c 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7350: 005ca8c4 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7351: 00db0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7352: 00464854 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7353: 00332328 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7354: 00cc64d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7355: 0085119c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7355: 008511cc 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7356: 00db1390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7357: 00db0eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7358: 00db05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7359: 00324298 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 7360: 00795118 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7361: 00723068 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7360: 00795148 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 7361: 00723098 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7362: 00d6b38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7363: 0044b8f4 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7364: 00cce2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7365: 0053feb8 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7366: 0052ba64 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7367: 005c6d8c 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 7368: 00521138 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7369: 00d7a464 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7370: 00db15ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7371: 00981e2c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7371: 00981e5c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7372: 00539c5c 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7373: 00cce3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7374: 00d74bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7375: 00db0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 7376: 00d73518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7377: 00d6d4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 7378: 00545e08 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ @@ -7393,15 +7393,15 @@ │ │ │ │ 7389: 00db1992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7390: 00db14f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7391: 0032d6a8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7392: 0025664c 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7393: 00d6c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7394: 00d74468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7395: 0028b930 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7396: 00914594 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7396: 009145c4 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 7397: 00d65974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7398: 005da594 8 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7399: 00d75c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7400: 005c34a8 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7401: 0063e070 168 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7402: 00db1164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7403: 00dafd68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7414,518 +7414,518 @@ │ │ │ │ 7410: 00d78ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7411: 00d6900c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7412: 00d7223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7413: 00d69c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 7414: 00562c64 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7415: 00d6f840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7416: 002d8dc8 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7417: 00720bd0 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7418: 0094ff00 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7417: 00720c00 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7418: 0094ff30 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7419: 00d75a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7420: 0094d314 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7421: 00917b08 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7420: 0094d344 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7421: 00917b38 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7422: 00db01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7423: 00325e64 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7424: 00db0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7425: 00db2254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7426: 00db0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7427: 008581a0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7427: 008581d0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7428: 005e2484 468 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7429: 00d7187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7430: 00550e58 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7431: 008dcc38 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7432: 0074d694 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7431: 008dcc68 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7432: 0074d6c4 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7433: 002f284c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7434: 006359fc 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7435: 00cb05bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7436: 008db420 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7437: 009ca460 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7438: 00954498 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7436: 008db450 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7437: 009ca490 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7438: 009544c8 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7439: 00649914 60 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7440: 00d68cd0 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7441: 005cc994 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7442: 00d6dc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7443: 005286f0 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7444: 00db0996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7445: 00db0d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 7446: 00db0974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7447: 002ea0e0 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7448: 002a6d74 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7449: 00951054 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7449: 00951084 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7450: 00db03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7451: 0090342c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7451: 0090345c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7452: 00cce32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7453: 00dafffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7454: 0081b34c 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7454: 0081b37c 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7455: 00db1b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7456: 005a50e0 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7457: 00cce434 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7458: 00d714ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7459: 0096c3d0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7459: 0096c400 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7460: 00dafd7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7461: 0052ced8 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7462: 00db1654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7463: 00d6ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7464: 00759f48 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7464: 00759f78 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7465: 003a55a0 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7466: 00589c4c 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7467: 009b1ae4 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7467: 009b1b14 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7468: 00d752b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7469: 00cb6418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7470: 0053d400 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7471: 00d7119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7472: 0028bae8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7473: 00d67770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 7474: 0070ef08 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7475: 00745d54 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7476: 00749f4c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7474: 0070ef38 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 7475: 00745d84 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7476: 00749f7c 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7477: 004b331c 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7478: 00d66754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7479: 00db0928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7480: 00db0e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7481: 00db1d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7482: 00913ac4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7482: 00913af4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7483: 00d657a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7484: 007eaa68 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7485: 008c377c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7484: 007eaa98 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7485: 008c37ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7486: 005275d4 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7487: 00db036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7488: 00d66854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7489: 00cd3210 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7490: 00d76eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7491: 00ccc124 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7492: 00984e64 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7492: 00984e94 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7493: 00d7113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7494: 00d66974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7495: 00d6b30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 7496: 00787e24 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 7496: 00787e54 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7497: 0028c248 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7498: 00db2340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7499: 00db1b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7500: 0043d988 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7501: 00db1142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7502: 00db230a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7503: 002924b0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7504: 0050f600 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 7505: 00781540 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 7505: 00781570 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7506: 00324a20 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7507: 0095cce4 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7507: 0095cd14 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7508: 00cc9550 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7509: 00d6f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7510: 0064b030 16 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ - 7511: 0095f52c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7511: 0095f55c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7512: 00d7a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7513: 00d649f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7514: 00d64690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7515: 00db0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7516: 00db1cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7517: 009accfc 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7517: 009acd2c 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7518: 00db0a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7519: 00db1890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7520: 00db156a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7521: 00db199e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7522: 0053695c 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7523: 0072cc70 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7524: 0098a6c0 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7525: 0098d694 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7523: 0072cca0 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7524: 0098a6f0 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7525: 0098d6c4 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7526: 00d75ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7527: 002a3700 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7528: 0075420c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7528: 0075423c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7529: 00db0a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7530: 00440d14 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7531: 00d75440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 7532: 00745480 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 7532: 007454b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7533: 00d73b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7534: 00d729a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7535: 0028b910 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7536: 00527370 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7537: 00d6c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7538: 0079fe04 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7538: 0079fe34 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7539: 00cb0538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7540: 006b38d8 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7540: 006b3908 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7541: 00c78f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7542: 007addf0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 7543: 0070d8f8 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 7542: 007ade20 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7543: 0070d928 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7544: 00db099c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7545: 00cd2c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7546: 00334d64 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7547: 007f5e98 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7547: 007f5ec8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7548: 00cc6c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7549: 0056da08 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7550: 00cc7138 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7551: 00db1258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7552: 00d6939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 7553: 00762b9c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 7553: 00762bcc 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7554: 00d7bc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7555: 00db296a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7556: 007dc188 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7556: 007dc1b8 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7557: 00db296f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7558: 00813ff0 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7558: 00814020 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7559: 00d74c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7560: 00db1ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7561: 00cc1888 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7562: 008250e4 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7563: 009996a8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7562: 00825114 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7563: 009996d8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7564: 00d79858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7565: 008fbfd8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7566: 009caa44 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7565: 008fc008 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7566: 009caa74 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7567: 002e87fc 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7568: 00977a14 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7568: 00977a44 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7569: 00db0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7570: 007511b8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7571: 008297c8 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7572: 006acfb0 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7570: 007511e8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7571: 008297f8 400 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7572: 006acfe0 188 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7573: 0059f1c8 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7574: 00db1ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7575: 00d6fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7576: 00db1218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7577: 00d65824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7578: 00db28d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7579: 00d6d704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7580: 00286584 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7581: 005031f4 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7582: 00d76ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7583: 00958bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7584: 00936760 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7583: 00958c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7584: 00936790 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7585: 0029efd8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 7586: 0077d388 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 7586: 0077d3b8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7587: 00dafe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7588: 00dafdbd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7589: 00db1248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7590: 00d63a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7591: 00c7e530 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7592: 0081e8e4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7592: 0081e914 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7593: 00293840 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 7594: 00d7bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7595: 00647130 220 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7596: 00db1bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7597: 00d66734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7598: 007ad44c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7598: 007ad47c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7599: 00d6899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7600: 009c1fb4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7600: 009c1fe4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7601: 004aa68c 160 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7602: 008b8548 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7602: 008b8578 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7603: 00286644 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7604: 00d637a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7605: 00d79b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7606: 00db0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7607: 00d7831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7608: 00d7a790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7609: 00db181a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7610: 0063e62c 96 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7611: 00399b64 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7612: 00290508 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7613: 00db180c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7614: 00850e74 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7614: 00850ea4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7615: 00d67650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7616: 00db0ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7617: 00555c90 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 7618: 00716618 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 7618: 00716648 492 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7619: 00293d74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7620: 005119f4 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7621: 005d6858 2904 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7622: 00d74e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7623: 00db1548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7624: 00525124 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7625: 00d658b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7626: 00988434 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7626: 00988464 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7627: 00d7198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7628: 0086e3e8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7628: 0086e418 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7629: 00641280 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7630: 002ee0b8 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7631: 009d42f0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7631: 009d4320 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7632: 00d63808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7633: 00db093e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7634: 0062e930 360 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7635: 00d65d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7636: 00d6e214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7637: 00d71e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7638: 00c7bc5c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7639: 00641318 76 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7640: 009883e0 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7640: 00988410 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7641: 005cb6bc 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7642: 00db12d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7643: 008f8500 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7643: 008f8530 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7644: 00d7235c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7645: 00d6a6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7646: 008e7880 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7646: 008e78b0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7647: 00564894 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7648: 004abbd8 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7649: 00db113e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7650: 00db1dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7651: 0095105c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7652: 00942f00 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7651: 0095108c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7652: 00942f30 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7653: 00db0b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7654: 008bd270 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7654: 008bd2a0 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7655: 00db1ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7656: 00db2056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7657: 007b1024 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7657: 007b1054 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7658: 00db1d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7659: 006413a8 68 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7660: 00db2224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7661: 006c8950 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7661: 006c8980 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7662: 00db15cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7663: 00db152a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7664: 00d67790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7665: 008dd6e4 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7665: 008dd714 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7666: 0029d2d4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7667: 00911a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7667: 00911a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7668: 005aab48 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7669: 0028d2c4 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7670: 00cb04b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7671: 00d770d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7672: 00db0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7673: 00d7869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7674: 00449558 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7675: 00db18b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7676: 00db13f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7677: 00900f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7677: 00900fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7678: 005e0bb8 136 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7679: 008cd0bc 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7680: 007f5d98 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7679: 008cd0ec 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7680: 007f5dc8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7681: 00cb2c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7682: 00dafda5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7683: 00dafd7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7684: 004b39a4 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7685: 0096a868 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7685: 0096a898 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7686: 00cb3004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7687: 00891e70 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7687: 00891ea0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7688: 00d69db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7689: 00d69678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7690: 00989064 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7691: 00983980 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7690: 00989094 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7691: 009839b0 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7692: 0059f838 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7693: 00db2328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7694: 00d6e684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7695: 00db1c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7696: 00db0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7697: 00db1882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7698: 00d6f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7699: 00901ad4 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7700: 007dace4 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7699: 00901b04 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7700: 007dad14 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7701: 00d75330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 7702: 00d720bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7703: 009090dc 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7703: 0090910c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7704: 00db0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ - 7705: 006ad3d8 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7705: 006ad408 104 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7706: 0058debc 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7707: 00955434 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7707: 00955464 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7708: 0026cfd8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7709: 00d7b504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7710: 00716cac 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 7711: 007c3d7c 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7710: 00716cdc 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 7711: 007c3dac 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7712: 00641438 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7713: 00db07f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7714: 00984eb8 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7714: 00984ee8 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7715: 00d769c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7716: 00d639a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7717: 00ccf2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7718: 00d72ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7719: 00c7d5dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7720: 006414d0 76 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7721: 007bad80 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7722: 0099aff8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7721: 007badb0 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7722: 0099b028 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7723: 0028b1fc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 7724: 0077ff60 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 7724: 0077ff90 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7725: 00d6f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7726: 0028cf50 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7727: 008d27e0 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7727: 008d2810 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7728: 00464860 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7729: 00d758c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7730: 00db1250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7731: 00d7930c 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7732: 0074db34 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7732: 0074db64 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7733: 0044fc70 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7734: 00db03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7735: 00db0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7736: 00ccb2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7737: 00b87e78 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7737: 00b87ea8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7738: 00db126c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7739: 002805b4 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7740: 0093e9ec 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7741: 00980e0c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7742: 009ca7b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7740: 0093ea1c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7741: 00980e3c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7742: 009ca7e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7743: 00db19b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 7744: 0073f664 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 7744: 0073f694 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7745: 00641560 68 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7746: 00d73b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7747: 00623f38 416 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7748: 00901348 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7748: 00901378 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7749: 00ccee00 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ - 7750: 009ac848 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7750: 009ac878 172 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7751: 0053cea8 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7752: 00dafefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7753: 00db01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7754: 0069e994 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7754: 0069e9c4 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7755: 00d713dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7756: 0027ffc0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7757: 00623694 272 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7758: 00d7a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7759: 00db16a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7760: 005cfd28 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7761: 0069ce10 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7762: 00923db4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7761: 0069ce40 128 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7762: 00923de4 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7763: 00d79cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7764: 008ec028 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7765: 0099b0d4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7764: 008ec058 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7765: 0099b104 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 7766: 00db041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7767: 00550dc0 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7768: 009460b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7768: 009460e4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7769: 00c7dbd4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7770: 003b3cbc 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7771: 00db1b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7772: 00d7ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7773: 004b7154 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7774: 00db0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7775: 007de388 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7775: 007de3b8 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7776: 00db17de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 7777: 009b161c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7777: 009b164c 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7778: 00d6c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7779: 007e72f8 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7779: 007e7328 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7780: 00d75320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7781: 0096a928 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7781: 0096a958 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7782: 00d6a470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7783: 005d5074 112 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ - 7784: 00746c04 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 7784: 00746c34 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 7785: 00db20e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7786: 002e5884 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7787: 008c97c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7787: 008c97f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7788: 00d70528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7789: 00865a08 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7790: 008ed958 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7789: 00865a38 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7790: 008ed988 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7791: 00d64f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7792: 00959b58 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7793: 009b6e5c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7792: 00959b88 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7793: 009b6e8c 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7794: 00db1678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7795: 00db11fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 7796: 00cc6c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 7797: 00db0a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7798: 00dafe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7799: 00860ee4 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7799: 00860f14 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7800: 0057c534 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7801: 00db10a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7802: 00d73e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7803: 00db1dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7804: 00cc8554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 7805: 002a3c68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7806: 00db0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7807: 00d662e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7808: 005914ac 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7809: 00439cc0 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7810: 00db03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7811: 0094d428 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7811: 0094d458 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7812: 0029175c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7813: 0028bef8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7814: 00988d20 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7814: 00988d50 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7815: 00d66d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 7816: 00790e04 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 7816: 00790e34 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 7817: 00ccf5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 7818: 00b9ed08 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7818: 00b9ed38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7819: 00d681c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7820: 002e6578 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7821: 00db0b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7822: 00d73cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7823: 00d7aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7824: 003e955c 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 7825: 00d768e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7826: 0028b968 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7827: 008af944 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7827: 008af974 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7828: 00ccf538 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 7829: 0058dbb8 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7830: 00db0c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 7831: 007694ac 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 7832: 0069d96c 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ - 7833: 0073c8b4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 7831: 007694dc 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 7832: 0069d99c 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 7833: 0073c8e4 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 7834: 005a02a0 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7835: 00db137e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7836: 00d6fabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 7837: 0063f5cc 164 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 7838: 00952cf0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7838: 00952d20 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7839: 00db1f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7840: 00d8d5a0 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7841: 008d0928 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7841: 008d0958 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7842: 00573970 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7843: 004463e8 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7844: 00db0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7845: 00dafd9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7846: 00db14d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 7847: 00787c34 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 7847: 00787c64 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7848: 00d682b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7849: 008a9aa4 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7850: 0069d7f8 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 7851: 008d1410 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7849: 008a9ad4 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7850: 0069d828 184 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 7851: 008d1440 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7852: 0029b4b0 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7853: 00d7a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7854: 00ccdf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 7855: 00537494 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7856: 00ccf4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 7857: 005d2f14 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7858: 004f4a78 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7859: 00d66954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7860: 005c8a48 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7861: 00d65774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7862: 00db1802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7863: 00db1996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7864: 00db1c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7865: 00998bfc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7865: 00998c2c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7866: 00d65250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7867: 00d6a910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7868: 00db18ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7869: 009882c4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7869: 009882f4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7870: 00db28b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7871: 00d668e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7872: 00d7b544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7873: 007bae20 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7873: 007bae50 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7874: 00d6df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7875: 0074a518 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7875: 0074a548 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7876: 00cb6838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7877: 00377240 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7878: 00588688 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7879: 00535ba4 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7880: 00d8d1f8 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7881: 00d6f2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7882: 002c5858 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7883: 002801e0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7884: 00936704 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7885: 0095926c 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7886: 008fd0b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7884: 00936734 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7885: 0095929c 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7886: 008fd0e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7887: 00d65580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7888: 009809e0 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7888: 00980a10 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7889: 00db2046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 7890: 00db0d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7891: 0058d590 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7892: 00947620 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7892: 00947650 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7893: 00290714 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7894: 00d7c858 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7895: 00d6b5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7896: 00db2188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7897: 00db228e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7898: 00c6ac94 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7899: 00db2314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7900: 00d727c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7901: 009032bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7901: 009032ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7902: 00d6ac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7903: 00d6e5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7904: 00cc7d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 7905: 005da5a4 48 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 7906: 00827dd8 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7906: 00827e08 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7907: 00db1344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7908: 006eb588 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7908: 006eb5b8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7909: 00299f94 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7910: 00588c78 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7911: 0080547c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7911: 008054ac 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7912: 00d66c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7913: 0095c0c0 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7913: 0095c0f0 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7914: 00d790f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 7915: 00db0922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7916: 002a0e50 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7917: 00d73d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 7918: 00d704c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 7919: 00923e74 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 7920: 0069d8b0 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 7919: 00923ea4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7920: 0069d8e0 188 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 7921: 00db23ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 7922: 005c8464 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7923: 00db11a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 7924: 00db1126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7925: 00d7ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7926: 00d7208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7927: 00d71d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ @@ -7934,650 +7934,650 @@ │ │ │ │ 7930: 004f4c8c 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7931: 00492a6c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7932: 00292610 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7933: 00db1fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7934: 00db1636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7935: 00db0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7936: 00db0946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7937: 009b96e4 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7937: 009b9714 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7938: 00db099a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7939: 00d642f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7940: 007f674c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7940: 007f677c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7941: 002a39c8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7942: 00dafd55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7943: 002a3a28 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 7944: 00d6ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 7945: 0081dff0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7945: 0081e020 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7946: 00d79e68 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7947: 00db016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7948: 009baabc 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7948: 009baaec 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7949: 00db079e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7950: 00811c9c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7950: 00811ccc 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7951: 00538724 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7952: 0058eef0 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7953: 00d77228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7954: 00d66dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7955: 00958ed4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7956: 0074bfac 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7957: 0096b184 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7955: 00958f04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7956: 0074bfdc 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7957: 0096b1b4 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7958: 00537ea4 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7959: 00db0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7960: 0084b794 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7961: 008f3728 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7962: 007fe440 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7960: 0084b7c4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7961: 008f3758 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7962: 007fe470 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7963: 0050620c 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7964: 008c8574 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7965: 00b2c4a0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ - 7966: 00743eb4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7967: 009a1514 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7964: 008c85a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7965: 00b2c4d0 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 7966: 00743ee4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7967: 009a1544 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7968: 00db1b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7969: 00daffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7970: 00d6b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7971: 00db1ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7972: 00d6a7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7973: 0081805c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7974: 0084a124 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7973: 0081808c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7974: 0084a154 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7975: 002534fc 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7976: 00dafe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7977: 005dbbb4 380 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 7978: 00db2154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7979: 00d739e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7980: 0096a090 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7980: 0096a0c0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7981: 00cb4a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7982: 005d7584 1920 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 7983: 00d722bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7984: 0098d93c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7985: 009af244 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7986: 008ba2b8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7984: 0098d96c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7985: 009af274 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7986: 008ba2e8 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7987: 00db14aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7988: 00512a78 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7989: 00d79b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7990: 00c7e2e4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7991: 0028b900 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7992: 002eb1ec 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7993: 00db0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7994: 00db28da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7995: 00745d68 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7995: 00745d98 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7996: 00d6be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7997: 00db21c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7998: 0081804c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7999: 0070fa60 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7998: 0081807c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7999: 0070fa90 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8000: 00d71bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8001: 00d6a6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8002: 00312c1c 96 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8003: 00db006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8004: 0095d72c 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8004: 0095d75c 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8005: 00db0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8006: 0064c1b0 4 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8007: 00dafea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8008: 002ed970 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8009: 00db1422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8010: 00d6f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8011: 00d6dba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8012: 00d77588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8013: 00db16e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8014: 00d73ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8015: 0074a1f0 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8015: 0074a220 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8016: 00d7b794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8017: 00db1c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8018: 00db06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8019: 0096c538 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8020: 00750504 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8019: 0096c568 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8020: 00750534 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8021: 002926bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8022: 00db06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8023: 007e7a00 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8024: 0077d49c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8023: 007e7a30 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8024: 0077d4cc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8025: 006250b0 524 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8026: 00d70a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8027: 0026fcf4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8028: 00db0874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8029: 00db1846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8030: 006f7394 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8031: 00958058 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8030: 006f73c4 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8031: 00958088 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8032: 00db13ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8033: 00928548 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8033: 00928578 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8034: 00db0f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8035: 00966e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8035: 00966e90 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8036: 00d6d8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8037: 00db217e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8038: 0073e384 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8038: 0073e3b4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8039: 0032461c 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8040: 00db1fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8041: 006d52dc 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8042: 008bef94 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8041: 006d530c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8042: 008befc4 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8043: 0029a300 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8044: 00d7a590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8045: 0029479c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8046: 00db09ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8047: 00db0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8048: 00d7acfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8049: 007d86d0 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8049: 007d8700 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8050: 00c7d8f8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8051: 0064b9fc 444 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8052: 0044da44 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8053: 00db0e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8054: 00db0e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8055: 00d760e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8056: 00d6cfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8057: 00db0932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8058: 00295314 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8059: 00d70648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8060: 00db096a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8061: 00b0d8e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8062: 009418e4 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8063: 00859160 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8064: 00902e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8061: 00b0d918 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8062: 00941914 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8063: 00859190 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8064: 00902e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8065: 00d6a180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8066: 0029c4f4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8067: 007442e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8067: 00744310 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8068: 00cb49cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8069: 00989730 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8069: 00989760 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8070: 00575cb8 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8071: 008a9ba4 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8071: 008a9bd4 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8072: 00d78b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8073: 00db200e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8074: 003834a4 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8075: 004f4bf0 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8076: 00db1afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8077: 00db1702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8078: 00927484 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8078: 009274b4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8079: 00d797a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8080: 0093ceac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8080: 0093cedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8081: 00db1368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8082: 0085754c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8082: 0085757c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8083: 00d66e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8084: 00d706a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8085: 00d68f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8086: 00db0eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8087: 00cb8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8088: 00db1798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8089: 00db22e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8090: 0073b53c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8090: 0073b56c 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8091: 00db0dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8092: 008f4cf0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8092: 008f4d20 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8093: 00db09c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8094: 00988a20 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8094: 00988a50 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8095: 00d6c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8096: 00d78c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8097: 008fb858 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8097: 008fb888 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8098: 00d7bd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8099: 00d6feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8100: 00d76f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8101: 00db0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8102: 009c0154 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8102: 009c0184 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8103: 00d741b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8104: 00db0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8105: 003daf9c 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8106: 0090a178 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8107: 0071d7fc 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8106: 0090a1a8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8107: 0071d82c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8108: 00db03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8109: 009acaac 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8109: 009acadc 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8110: 00db16ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8111: 00bc62a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8112: 0069eab0 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8112: 0069eae0 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8113: 00d76e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8114: 0096dc94 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8115: 009aae5c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8114: 0096dcc4 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8115: 009aae8c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8116: 00d734b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8117: 00db1184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8118: 00d6abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8119: 00d6b45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8120: 0090c2b4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8120: 0090c2e4 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8121: 005cfc10 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8122: 00d768b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8123: 007f5b70 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8124: 0070ce78 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8123: 007f5ba0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8124: 0070cea8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8125: 0062ebfc 352 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8126: 00d7885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8127: 0069d680 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8127: 0069d6b0 192 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8128: 002e8d18 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8129: 004041c4 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8130: 0073e268 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8130: 0073e298 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8131: 0058091c 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8132: 00d673e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8133: 008e3e70 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8133: 008e3ea0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8134: 0043b254 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8135: 0029e138 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8136: 00db1d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8137: 002a9254 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8138: 0090d018 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8138: 0090d048 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8139: 00db010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8140: 00d65470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 8141: 0073d584 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8141: 0073d5b4 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8142: 00db1938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8143: 00d6d024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8144: 00d64ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8145: 00db0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8146: 00b0d510 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8146: 00b0d540 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8147: 005a5bbc 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8148: 00d6baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8149: 00d7a5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8150: 00db21c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8151: 00d77e04 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8152: 0095ac98 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8152: 0095acc8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8153: 00292760 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8154: 0084ce40 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8154: 0084ce70 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8155: 00d6b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8156: 0078023c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8156: 0078026c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8157: 00582e28 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8158: 0064b5b4 72 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8159: 00d7928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8160: 003320d8 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8161: 00db0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8162: 0028b988 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8163: 00db16ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8164: 00c78868 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 8165: 00701258 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8165: 00701288 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8166: 00d71bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8167: 0055e6f8 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8168: 00db000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8169: 0028b978 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8170: 007692e4 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8171: 00757ad4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8170: 00769314 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8171: 00757b04 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8172: 00d6fd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8173: 00d6b4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8174: 00db14c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8175: 00cc41c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8176: 00db0d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8177: 00d6da04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8178: 00818634 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8178: 00818664 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8179: 00db1562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8180: 005a01c4 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8181: 002a3b48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8182: 00db1aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8183: 00db0f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8184: 00d737a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8185: 00d63ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8186: 00d6aa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8187: 00799cc4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8187: 00799cf4 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8188: 00db14c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8189: 00954844 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8190: 008fbcec 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8189: 00954874 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8190: 008fbd1c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8191: 00d76b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8192: 00628fb4 160 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8193: 00db1de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8194: 00788590 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8194: 007885c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8195: 00dafec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8196: 00568bd4 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8197: 00d64b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8198: 00cb4948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8199: 00467f00 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8200: 00d71a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8201: 00db105a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8202: 00dafdb2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8203: 0052b054 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8204: 00cc6a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8205: 00cc7030 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8206: 00db08a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8207: 00b2ed2c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8208: 007b0d60 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8207: 00b2ed5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8208: 007b0d90 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8209: 00db2150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8210: 00d77628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8211: 0026ccf0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8212: 007ba918 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8212: 007ba948 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8213: 00db038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8214: 00d69e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8215: 00db1596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8216: 00db07ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8217: 0053a2b8 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8218: 00db03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8219: 005687ac 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8220: 00db15c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8221: 007980f4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8221: 00798124 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8222: 00db04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8223: 008bdeec 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8223: 008bdf1c 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8224: 00db1a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8225: 00964388 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8225: 009643b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8226: 00db1e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8227: 00cb6310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8228: 007459e4 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8229: 008a72f8 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8228: 00745a14 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8229: 008a7328 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8230: 00dafd69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8231: 00449fc4 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8232: 009795c4 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8232: 009795f4 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8233: 00528fa8 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8234: 002d86d8 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8235: 0071f098 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8235: 0071f0c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8236: 00d6fa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8237: 00cc1678 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8238: 00db00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8239: 00959f74 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8239: 00959fa4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8240: 00db097c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8241: 00859890 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8242: 00809494 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8241: 008598c0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8242: 008094c4 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8243: 0051b95c 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8244: 00d66468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8245: 00db0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8246: 0033213c 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8247: 003c80ac 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8248: 00db087a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8249: 00539bec 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8250: 0070f598 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8250: 0070f5c8 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8251: 00d6603c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8252: 00378df8 180 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8253: 008b9928 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8254: 007e4944 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8255: 0097f764 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8253: 008b9958 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8254: 007e4974 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8255: 0097f794 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8256: 00db20c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8257: 00d73628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8258: 0062a6d0 132 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8259: 00daffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8260: 00db1840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8261: 00c7bb70 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8262: 00967650 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8262: 00967680 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8263: 00257d00 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8264: 00d701c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8265: 00db0f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8266: 00db1e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8267: 0079821c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8267: 0079824c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8268: 00d65864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8269: 008c2f54 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8269: 008c2f84 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8270: 002e75ac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8271: 0028abf8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8272: 00d668a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8273: 00db118e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8274: 005da28c 180 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8275: 00551014 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8276: 00db0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8277: 007c3230 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8277: 007c3260 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8278: 00d780b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8279: 00d6a240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8280: 008f8fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8280: 008f8ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8281: 00d69d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8282: 0072c1a8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8283: 008f5a00 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8282: 0072c1d8 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8283: 008f5a30 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8284: 00d75b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8285: 00d771e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8286: 00d7132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8287: 0090bc4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8288: 007fcef0 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8287: 0090bc7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8288: 007fcf20 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8289: 005b228c 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8290: 00d9f610 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8291: 00db161c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8292: 008e7aac 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8293: 0081f328 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8292: 008e7adc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8293: 0081f358 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8294: 00db21e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8295: 00d65420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8296: 00db0862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8297: 00db09f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 8298: 0075fd90 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 8298: 0075fdc0 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8299: 00db1c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8300: 00d65530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8301: 00286048 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8302: 00949024 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8303: 0069d258 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8304: 00828fb8 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8302: 00949054 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8303: 0069d288 160 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8304: 00828fe8 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8305: 00db1ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8306: 0062eebc 316 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8307: 00cb2530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8308: 00d7be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8309: 00db1abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8310: 00321554 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8311: 006ba520 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8311: 006ba550 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8312: 00db1da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8313: 008d4620 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8313: 008d4650 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8314: 00db15e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8315: 0055df4c 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8316: 008d2f4c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8316: 008d2f7c 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8317: 00db0976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8318: 00db0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8319: 00d73388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8320: 007af8ec 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8320: 007af91c 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8321: 00db0866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8322: 0069d2f8 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8322: 0069d328 160 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8323: 00db1f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8324: 002a8acc 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8325: 00d6f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8326: 00339134 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8327: 00d7127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8328: 009c8d5c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8328: 009c8d8c 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8329: 00323718 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8330: 00db0f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8331: 00728c04 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8331: 00728c34 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8332: 00d6bedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8333: 00db007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8334: 00d6a500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8335: 00db2274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8336: 00db0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8337: 00d68600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8338: 00cb1cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8339: 00db09f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8340: 00d75e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8341: 00db18e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8342: 00d67ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8343: 00c7b41c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8344: 0097978c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8344: 009797bc 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8345: 00cba52c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8346: 0090a308 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8346: 0090a338 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8347: 00db00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8348: 00cba54c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8349: 0036f998 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8350: 00cba58c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8351: 0044b470 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8352: 006acad0 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ - 8353: 008aa110 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8352: 006acb00 224 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8353: 008aa140 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8354: 00d7ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8355: 00993410 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8356: 0069f450 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8357: 008fd680 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8355: 00993440 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8356: 0069f480 892 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8357: 008fd6b0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8358: 00d638c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8359: 00dafe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8360: 003882e0 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8361: 00981284 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 8362: 00782a7c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 8361: 009812b4 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8362: 00782aac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8363: 00d77378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8364: 00d74df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8365: 00321f6c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8366: 00283bb0 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8367: 0090017c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8367: 009001ac 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8368: 0064ae84 100 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8369: 00db01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8370: 00d7ad0c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8371: 007f27e4 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 8372: 0077b848 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 8371: 007f2814 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8372: 0077b878 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8373: 00db292e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8374: 0062a8f4 24 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8375: 0044e27c 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8376: 007f4c50 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8376: 007f4c80 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8377: 0062a644 140 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8378: 00ccfbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8379: 009c8c70 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8379: 009c8ca0 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8380: 00cc94cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8381: 00634234 288 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8382: 00d6f850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8383: 008c7154 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8383: 008c7184 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8384: 00db0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8385: 0057c480 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8386: 00cd16bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ - 8387: 007b101c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8387: 007b104c 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8388: 00d7189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8389: 0044c1c8 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8390: 008c84bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8390: 008c84ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8391: 00391f30 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8392: 00d74328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8393: 00db1dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8394: 00db22f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8395: 009c8b54 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8395: 009c8b84 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8396: 00db1262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8397: 009bd10c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8397: 009bd13c 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8398: 00d6a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8399: 0096e2d8 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8399: 0096e308 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8400: 00db1080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8401: 00db1faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8402: 00d6b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8403: 00d79e3c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8404: 00d71dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8405: 00db039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8406: 00295568 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8407: 00286154 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8408: 00911aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8409: 008f9138 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8408: 00911adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8409: 008f9168 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8410: 005cd6c4 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8411: 0097fbc0 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8411: 0097fbf0 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8412: 002a24fc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8413: 00981154 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8414: 007f2848 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8413: 00981184 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8414: 007f2878 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8415: 00db23ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8416: 00daffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8417: 00db0a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8418: 00db07a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8419: 00d69f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8420: 0028982c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8421: 0033a188 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8422: 00db17ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8423: 002a7ccc 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8424: 00db1ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8425: 0093e45c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8425: 0093e48c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8426: 002e9ec0 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8427: 00d644a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8428: 00d9f50c 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8429: 00d73948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8430: 0095b798 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8430: 0095b7c8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8431: 003839a0 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8432: 00db0a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8433: 0062c944 316 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8434: 00d795c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8435: 00903778 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8436: 008ab93c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8435: 009037a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8436: 008ab96c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8437: 0053d2c8 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8438: 00db1388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 8439: 00793cec 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8440: 006ccda8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8439: 00793d1c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 8440: 006ccdd8 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8441: 00382a84 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8442: 009aef40 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8442: 009aef70 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8443: 00537538 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 8444: 0075dde8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 8444: 0075de18 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8445: 003bc0ac 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8446: 0099c8e4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8447: 009368d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8448: 008c2bf4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 8449: 008dc81c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8446: 0099c914 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8447: 00936900 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8448: 008c2c24 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8449: 008dc84c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8450: 00d7a780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8451: 00c7e658 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8452: 00cc2a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ - 8453: 007881b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 8453: 007881e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8454: 00d690cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8455: 00d79728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8456: 006ad87c 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8456: 006ad8ac 436 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8457: 00d77868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 8458: 0077a324 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 8458: 0077a354 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8459: 00511a7c 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8460: 00d6e614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8461: 0088953c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8461: 0088956c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8462: 00db1296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8463: 00d691cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8464: 008becd4 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8464: 008bed04 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8465: 00dafe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8466: 00ccc544 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8467: 00d6b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8468: 00404138 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8469: 00cb65a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8470: 00958e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8470: 00958e4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8471: 00cd2a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfid │ │ │ │ 8472: 00377070 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8473: 00db1fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 8474: 00769de8 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 8474: 00769e18 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8475: 00db0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8476: 00d64bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8477: 0032c378 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8478: 00db03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8479: 002feed4 84 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8480: 00db17c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8481: 006e6354 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8481: 006e6384 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8482: 00db1d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8483: 00d6e2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8484: 00537f64 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8485: 0097994c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8486: 00927938 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8485: 0097997c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8486: 00927968 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8487: 002a7fa0 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8488: 00462410 332 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8489: 0096ef90 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8489: 0096efc0 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8490: 00d6d514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8491: 007e3774 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8491: 007e37a4 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8492: 00db1006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8493: 0040aa08 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8494: 00d7ae2c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8495: 00cc7f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8496: 008cc57c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8496: 008cc5ac 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8497: 0063e74c 120 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8498: 00db0f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8499: 00d7b1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8500: 00d74cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8501: 00cc6a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8502: 00cb4ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8503: 002f2aec 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 8504: 00825a60 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8504: 00825a90 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8505: 00db121c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8506: 00cb607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8507: 006afc64 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8507: 006afc94 916 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8508: 00db1b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8509: 00936e2c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8509: 00936e5c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8510: 005d077c 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8511: 00dafed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8512: 0094c338 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8512: 0094c368 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8513: 00db1372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8514: 00d6b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8515: 003308c4 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8516: 00d70418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8517: 00b2ff08 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 8518: 0077fc6c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 8517: 00b2ff38 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8518: 0077fc9c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8519: 00d68f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8520: 002ec1a8 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8521: 00db1c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8522: 00945868 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8522: 00945898 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8523: 0057188c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8524: 00db03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8525: 00d6f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8526: 00cb5104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8527: 00b9ecd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8527: 00b9ed08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8528: 00d6f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8529: 00db291e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8530: 00d6d0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8531: 00db0bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8532: 00dafd5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8533: 00db05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8534: 00d7af3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8535: 0092fde0 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8536: 006e70b0 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8535: 0092fe10 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8536: 006e70e0 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8537: 00d65690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8538: 00d69e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8539: 005060c0 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8540: 00900430 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8540: 00900460 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8541: 00d77108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8542: 007f4704 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8542: 007f4734 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8543: 00d76888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8544: 00db0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8545: 009994d0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8545: 00999500 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8546: 00d6880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8547: 009282e0 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8548: 008ec4d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8549: 0091a244 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8547: 00928310 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8548: 008ec500 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8549: 0091a274 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8550: 00d6dfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8551: 00d67440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8552: 00d771b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8553: 00db077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8554: 00d7126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 8555: 00286254 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 8556: 00742ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8557: 009d2760 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8556: 00742cfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 8557: 009d2790 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8558: 00db0a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8559: 00312ad8 96 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8560: 00d720fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8561: 00db122a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8562: 00803134 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 8563: 00782e0c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 8562: 00803164 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8563: 00782e3c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8564: 00648e50 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8565: 00db1b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8566: 00db14c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8567: 00729014 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8568: 007e3740 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8567: 00729044 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8568: 007e3770 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8569: 00db00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8570: 00db007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 8571: 007973b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8572: 009123a8 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8571: 007973e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 8572: 009123d8 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8573: 00d74078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8574: 00db0910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8575: 00d64440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8576: 00cc9f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8577: 00db1fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8578: 00db10e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8579: 00db0d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8589,815 +8589,815 @@ │ │ │ │ 8585: 0057d390 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8586: 00d73768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8587: 00db20e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8588: 002abe18 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8589: 00db1220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8590: 00d7841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8591: 00ccaa74 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8592: 007f3778 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8592: 007f37a8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8593: 00db0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8594: 00cd4e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8595: 007cf848 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8595: 007cf878 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8596: 00d6bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 8597: 00797a8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 8597: 00797abc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8598: 00d645a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8599: 00db0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8600: 00db1df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8601: 00d76184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8602: 00ccf19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8603: 0084bd58 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8604: 007e7044 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8605: 0090cb10 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 8606: 0077db60 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 8603: 0084bd88 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8604: 007e7074 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8605: 0090cb40 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8606: 0077db90 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8607: 00db25a8 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8608: 00900b30 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8608: 00900b60 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8609: 00db0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8610: 00cd129c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8611: 00961234 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8612: 009bf9f4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8611: 00961264 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8612: 009bfa24 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8613: 005ae054 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8614: 0063698c 324 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8615: 00915514 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8616: 00959510 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8615: 00915544 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8616: 00959540 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8617: 00d6ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8618: 00cd4398 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8619: 00d76838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8620: 009aac00 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8620: 009aac30 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8621: 0062a5c8 124 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8622: 00d7adfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8623: 00db295c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8624: 00db0baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8625: 00db0d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8626: 009577c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8626: 009577f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8627: 00db065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8628: 006eb3c0 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8628: 006eb3f0 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8629: 00ccb230 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8630: 00db1b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 8631: 00797818 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 8631: 00797848 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8632: 00636ad0 364 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8633: 00d753f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8634: 00db0e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8635: 00385fc8 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8636: 00d7b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8637: 00636c3c 364 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8638: 005adb9c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8639: 002a37ec 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8640: 005ad208 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8641: 00d689ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8642: 00d64310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8643: 00b9ece0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8643: 00b9ed10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8644: 00d6b4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8645: 00d78cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8646: 00db21be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8647: 0062ae84 88 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8648: 00db0e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8649: 006306f4 80 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8650: 00636da8 364 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8651: 00db0930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8652: 00d6a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8653: 0057a118 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8654: 00d72bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 8655: 00718d3c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8656: 007c17d0 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8655: 00718d6c 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 8656: 007c1800 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8657: 00d66e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8658: 00db0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8659: 0062febc 216 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8660: 00d66548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8661: 0028e5e8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8662: 002d9008 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8663: 00db1998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 8664: 00796fc4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 8664: 00796ff4 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8665: 00c7d700 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8666: 00db2250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8667: 007f1d3c 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8667: 007f1d6c 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8668: 00d6bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8669: 00db053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8670: 009220d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8671: 00952098 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8670: 00922108 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8671: 009520c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8672: 002aa458 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8673: 00cd4a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8674: 008dc648 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8674: 008dc678 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8675: 002a23e0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8676: 0090bd04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8677: 00946d00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8678: 00966b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8676: 0090bd34 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8677: 00946d30 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8678: 00966bb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8679: 00d79a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8680: 00d68fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8681: 003223f4 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8682: 00d77058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8683: 009ca820 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8683: 009ca850 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8684: 002cdf40 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8685: 0062b40c 292 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8686: 00d72da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8687: 0043d950 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8688: 002c1298 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8689: 0095f304 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8689: 0095f334 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8690: 002a4480 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 8691: 0077d400 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 8691: 0077d430 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8692: 00d6fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8693: 009c8580 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8693: 009c85b0 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8694: 00cc1780 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8695: 0098b470 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 8696: 009a79e0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8695: 0098b4a0 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 8696: 009a7a10 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8697: 00298744 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8698: 009c9394 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 8699: 00707ff0 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8700: 00808ebc 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8698: 009c93c4 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8699: 00708020 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 8700: 00808eec 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8701: 00db20c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8702: 00d728b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8703: 0027e8a8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8704: 003a2bf0 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8705: 00289ef0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 8706: 0079497c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 8706: 007949ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8707: 00db20cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8708: 005cda84 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8709: 00db156c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8710: 00cb3df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8711: 00d76ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8712: 00810330 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8712: 00810360 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8713: 00d67bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8714: 00809560 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8714: 00809590 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8715: 00db2054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8716: 00db20ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8717: 00d644c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8718: 00db0a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8719: 003adef4 964 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8720: 00d65240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8721: 00d70268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8722: 006440d8 52 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8723: 0095fc04 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8724: 00918a20 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8725: 008f408c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8723: 0095fc34 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8724: 00918a50 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8725: 008f40bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8726: 00d77c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8727: 00dafe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8728: 00448398 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8729: 00808e60 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8729: 00808e90 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8730: 00643e5c 236 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8731: 00d74b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8732: 00d6932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8733: 00cb39d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8734: 008f5f14 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8734: 008f5f44 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8735: 00d6aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8736: 0062ae28 92 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8737: 00d6a070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8738: 00d696e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8739: 00db03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8740: 00321c38 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ - 8741: 007bb2a0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 8742: 007800ac 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8743: 00979ae8 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8744: 00981fd4 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8741: 007bb2d0 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8742: 007800dc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 8743: 00979b18 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8744: 00982004 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8745: 00db1320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8746: 004408c4 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 8747: 00782da4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8748: 0093f0fc 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8747: 00782dd4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 8748: 0093f12c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8749: 0044f0d4 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8750: 00b9eca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8751: 009b193c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8750: 00b9ecd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8751: 009b196c 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8752: 00d657f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8753: 0026ecd0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8754: 00cc22d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 8755: 00db07ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8756: 00db08d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8757: 00d649c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8758: 002839a4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8759: 002846b0 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8760: 00c7dce8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8761: 006ba5e4 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8761: 006ba614 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8762: 00db15a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8763: 0091d7e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8764: 0095156c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8763: 0091d818 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8764: 0095159c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8765: 00db1c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8766: 00d7a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8767: 00d7170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8768: 00db129c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 8769: 00cbe318 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8770: 00d6892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8771: 00d706e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 8772: 00528cd8 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8773: 00536fe8 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8774: 00915ec4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8774: 00915ef4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8775: 00db07ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8776: 007d0318 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8776: 007d0348 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8777: 0060c5e0 8 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 8778: 00db07c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 8779: 00741110 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8780: 0096cc3c 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8779: 00741140 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 8780: 0096cc6c 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8781: 002987f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8782: 00959648 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8782: 00959678 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8783: 00bc5f3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 8784: 002e8bd0 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 8785: 00741fb8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8786: 00981350 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8785: 00741fe8 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 8786: 00981380 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8787: 00587440 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8788: 00d7197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8789: 0099b0e8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8789: 0099b118 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8790: 00db0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8791: 00d74b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8792: 00433c6c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8793: 00db0f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8794: 00db0c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8795: 00db18da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8796: 0056c0bc 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8797: 002ea2b0 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8798: 00db1a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 8799: 004f058c 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 8800: 00797d0c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 8800: 00797d3c 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8801: 00d66c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8802: 0095dacc 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8802: 0095dafc 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8803: 0028a70c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8804: 0031d9bc 388 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8805: 005b9ff0 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8806: 00745d4c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8806: 00745d7c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8807: 00db0a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8808: 00db045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8809: 00db1e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8810: 00811e40 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8810: 00811e70 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8811: 00cb3d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8812: 00d668f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8813: 00d7b804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8814: 00720bd8 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8814: 00720c08 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8815: 00db2018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 8816: 00d6d0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8817: 007ba6f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8817: 007ba728 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8818: 0052b578 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8819: 002eec64 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8820: 00d71f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8821: 00db0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8822: 00d6909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8823: 00dafdb8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8824: 00d74258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8825: 00528344 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8826: 00ce0210 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8827: 00db0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8828: 0094a558 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8828: 0094a588 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8829: 00334a4c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8830: 00d7118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8831: 00d78b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8832: 00d7b5d4 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8833: 0074a2ac 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8834: 00939b2c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8833: 0074a2dc 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8834: 00939b5c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8835: 005e1d94 356 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 8836: 002e61ac 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8837: 00cb394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8838: 00d68490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8839: 00db19c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 8840: 0078001c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 8841: 0071f994 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 8840: 0078004c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 8841: 0071f9c4 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8842: 00cd1d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 8843: 00444d24 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 8844: 00d70828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 8845: 0096c8d0 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8845: 0096c900 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8846: 00d74c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8847: 00c7b3c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8848: 005df918 136 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 8849: 00d70118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ - 8850: 0070d2c8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 8850: 0070d2f8 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8851: 00d75360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 8852: 00db10de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8853: 00d77178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8854: 00db10b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8855: 002e7890 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8856: 0092b044 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8857: 007011ec 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8858: 00759300 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8856: 0092b074 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8857: 0070121c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8858: 00759330 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8859: 00c7d7e0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8860: 0096d680 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8860: 0096d6b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8861: 00377e28 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8862: 00930c80 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8863: 00988648 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8862: 00930cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8863: 00988678 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8864: 00db1f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8865: 005cf350 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8866: 00db1ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8867: 00db1982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8868: 009424fc 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8868: 0094252c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8869: 002a378c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8870: 008663d4 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8870: 00866404 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 8871: 00618a68 172 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 8872: 008115fc 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8872: 0081162c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8873: 0026ce8c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8874: 002a7a7c 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8875: 0044d888 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8876: 00db1ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8877: 0043e0ac 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8878: 0062f134 316 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 8879: 009396a8 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8879: 009396d8 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8880: 00db0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 8881: 00797664 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8882: 008dad88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8883: 008ae394 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8881: 00797694 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 8882: 008dadb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8883: 008ae3c4 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8884: 00d7af7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8885: 009221ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 8886: 00719f30 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 8885: 0092221c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8886: 00719f60 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8887: 00326240 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8888: 00db10b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8889: 009d024c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8889: 009d027c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8890: 002983d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8891: 00db1d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8892: 00d686d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8893: 00d7237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8894: 00d65f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8895: 00db09ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8896: 00db2024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 8897: 00d76718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8898: 00db1122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8899: 00d6e0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8900: 007512a4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8900: 007512d4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8901: 00d6ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8902: 0051f654 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8903: 00370694 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8904: 002a0edc 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8905: 00db0c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8906: 00632810 316 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 8907: 00db0fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8908: 00ccbf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 8909: 00433eec 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8910: 00d6d364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8911: 00db02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8912: 00db063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8913: 009af358 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8913: 009af388 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8914: 00da7688 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8915: 0039223c 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8916: 00d6ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8917: 006e7214 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8917: 006e7244 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8918: 00631120 308 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 8919: 0036f620 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 8920: 004f31f4 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8921: 00db1664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 8922: 00db17a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8923: 00525168 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8924: 00926284 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8925: 00951348 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8924: 009262b4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8925: 00951378 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8926: 00c6ae64 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8927: 00912238 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8928: 00903540 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 8929: 00797f10 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 8927: 00912268 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8928: 00903570 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8929: 00797f40 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8930: 00db0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8931: 006e3784 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8932: 008a7960 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8931: 006e37b4 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8932: 008a7990 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8933: 00db03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8934: 00db0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8935: 00db0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8936: 00d786cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8937: 00587ac0 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8938: 00d740b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8939: 007b636c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8940: 009995f0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8939: 007b639c 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8940: 00999620 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8941: 00d75da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8942: 009ab36c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8943: 0093d638 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8942: 009ab39c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8943: 0093d668 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8944: 00d69d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 8945: 009b6284 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8945: 009b62b4 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8946: 00d6de04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8947: 00d7b1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8948: 002988a0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8949: 00db14fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8950: 00754194 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8950: 007541c4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8951: 0058e4b4 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 8952: 00cd3084 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 8953: 008ffa8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 8954: 0084c074 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8953: 008ffabc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 8954: 0084c0a4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 8955: 00db0dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 8956: 002a1724 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 8957: 00db21c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 8958: 00cd05b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 8959: 00db0f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 8960: 00db1d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 8961: 00d8d864 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 8962: 00d77128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 8963: 00d64780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 8964: 00905e40 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 8964: 00905e70 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 8965: 00d6be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 8966: 00d6f780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 8967: 00291cc8 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 8968: 008f0efc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 8968: 008f0f2c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 8969: 00db1586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 8970: 0088900c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 8970: 0088903c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 8971: 00d682f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 8972: 00db11c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 8973: 00d68420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 8974: 008e67a0 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 8974: 008e67d0 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 8975: 002a7a90 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 8976: 00b2ed10 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 8976: 00b2ed40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 8977: 0028ae84 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 8978: 009ca584 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 8978: 009ca5b4 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 8979: 0042d548 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 8980: 00621aa4 256 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 8981: 009670e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 8982: 009cabb8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 8981: 00967114 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 8982: 009cabe8 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 8983: 003aa758 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 8984: 00756104 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 8984: 00756134 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 8985: 00449a40 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 8986: 008d791c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 8986: 008d794c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 8987: 00db015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 8988: 002cd2bc 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 8989: 0081f770 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 8989: 0081f7a0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 8990: 00629054 160 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 8991: 00911c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 8991: 00911ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 8992: 00cb3ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 8993: 00381768 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 8994: 003aa5c8 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 8995: 008c1720 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 8995: 008c1750 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 8996: 00db1272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ - 8997: 00707688 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 8997: 007076b8 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 8998: 00daff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 8999: 00d67840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9000: 00c7e4e4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9001: 00799660 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9001: 00799690 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9002: 00db173a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9003: 002f57b8 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9004: 00d7202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9005: 00962344 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9005: 00962374 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9006: 004025cc 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9007: 00d65acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9008: 00db1a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9009: 00cb38c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9010: 004b6520 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9011: 0062add4 84 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9012: 00d64f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9013: 008206d8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9014: 007f4e9c 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9013: 00820708 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9014: 007f4ecc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9015: 00d64670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9016: 00db0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9017: 00737d5c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9018: 006ef6c8 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9017: 00737d8c 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9018: 006ef6f8 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9019: 00d6d894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9020: 00d778b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9021: 007a34e0 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9021: 007a3510 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9022: 005afc50 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9023: 00db10ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9024: 005cc7cc 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9025: 00d7b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9026: 00db228c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9027: 00941dec 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9028: 008da21c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9029: 009775c8 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9030: 0090bdbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9027: 00941e1c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9028: 008da24c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9029: 009775f8 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9030: 0090bdec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9031: 00d6c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9032: 00d69cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9033: 00812778 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9034: 008a6368 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9035: 008b95bc 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9033: 008127a8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9034: 008a6398 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9035: 008b95ec 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9036: 00db13a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9037: 00d757c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9038: 00d7a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9039: 00938274 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9039: 009382a4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9040: 00db28be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9041: 009befec 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9041: 009bf01c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9042: 00db0fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9043: 00db0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9044: 005cbfc4 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9045: 00db0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9046: 0099950c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9047: 009d42e4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9048: 00984648 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9046: 0099953c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9047: 009d4314 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9048: 00984678 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9049: 005c3960 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9050: 009b6e8c 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9050: 009b6ebc 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9051: 002f3418 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9052: 00967710 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9052: 00967740 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9053: 0039a550 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9054: 00d65b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9055: 00db19cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9056: 00d688ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9057: 00334480 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9058: 00db161e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9059: 00db0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9060: 009bb488 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9060: 009bb4b8 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9061: 00258060 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9062: 00db0c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9063: 00db0d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9064: 00db1d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9065: 00d7a454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9066: 00906258 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9067: 007e53cc 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9066: 00906288 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9067: 007e53fc 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9068: 0043416c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9069: 00cd1df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9070: 005ab77c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9071: 00910c48 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9072: 009665c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9071: 00910c78 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9072: 009665f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9073: 00d7abb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9074: 00c7e584 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9075: 00d65f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9076: 00d7bc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9077: 00d6bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9078: 00ccd7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9079: 00db23a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9080: 00db1f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9081: 00d6bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9082: 00922300 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9082: 00922330 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9083: 00db1a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9084: 0075b3b4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9085: 0077d6dc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9084: 0075b3e4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9085: 0077d70c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9086: 00d6fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9087: 00db28c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9088: 00db1f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9089: 008cffc0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9089: 008cfff0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9090: 00db1e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9091: 0077da90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9091: 0077dac0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9092: 00cb649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9093: 009adfa4 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9093: 009adfd4 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9094: 00db14ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9095: 0054030c 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9096: 00293550 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9097: 00d70908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9098: 0090bca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9099: 0090cc50 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9098: 0090bcd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9099: 0090cc80 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9100: 00db09d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9101: 00ccb7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9102: 00b9ec9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9102: 00b9eccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9103: 00db0dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9104: 00db17b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9105: 002a3624 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9106: 00c84940 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9107: 00522620 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9108: 00d7251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9109: 00ccb758 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9110: 00db1720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9111: 0040b320 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9112: 009cc54c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9112: 009cc57c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9113: 00d6e124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9114: 00db0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9115: 005b0674 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9116: 00c7e25c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9117: 00d6d334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9118: 00d705a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9119: 00291cd8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9120: 00db22e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9121: 0073ded4 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9121: 0073df04 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9122: 00db23b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9123: 005ced30 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9124: 008d13a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9125: 0077d5f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9124: 008d13d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9125: 0077d620 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9126: 00db2348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9127: 00b0d278 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9127: 00b0d2a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9128: 00d6f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9129: 00cb8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9130: 009b8d8c 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9130: 009b8dbc 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9131: 00d643c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9132: 005524d8 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9133: 00ccb6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9134: 00d69628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9135: 0075a37c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9136: 007f5b78 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9135: 0075a3ac 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9136: 007f5ba8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9137: 00d77888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9138: 00cccd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9139: 00d68af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9140: 00db16d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9141: 00757c94 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9141: 00757cc4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9142: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9143: 00cccb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9144: 005ba120 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9145: 008e60cc 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9145: 008e60fc 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9146: 00283df4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9147: 00db1dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9148: 006a5ce4 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9149: 008d8eb4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9150: 008e9ef4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9148: 006a5d14 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9149: 008d8ee4 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9150: 008e9f24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9151: 00db0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9152: 00ccd2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9153: 00d6a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9154: 008e08fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9155: 00808b84 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9154: 008e092c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9155: 00808bb4 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9156: 0029a1fc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9157: 00d7849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9158: 00d65934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9159: 00392fe8 824 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9160: 00db2020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9161: 00db1618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9162: 009c8ab8 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9162: 009c8ae8 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9163: 00d779a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9164: 00db0f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9165: 00db2372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9166: 008c04c0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9167: 0069c798 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9166: 008c04f0 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9167: 0069c7c8 384 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9168: 00db02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9169: 008e4f74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9169: 008e4fa4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9170: 00db294e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9171: 0062ca80 388 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9172: 00db0eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9173: 00918e64 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9173: 00918e94 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9174: 00db056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9175: 0074e12c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9175: 0074e15c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9176: 002928b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9177: 00d6d9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9178: 00db179e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9179: 00797710 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9179: 00797740 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9180: 002a3d28 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9181: 00d6a540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9182: 00cd5bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ 9183: 00db0bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9184: 00441e10 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9185: 00db12c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9186: 00d69748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9187: 00d65ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9188: 009917c4 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9188: 009917f4 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9189: 00db28f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9190: 006e7a34 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9190: 006e7a64 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9191: 00cd5b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9192: 008c5c78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 9193: 00745a50 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 9192: 008c5ca8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9193: 00745a80 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 9194: 00db0eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9195: 005c7520 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9196: 00db1778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9197: 00d724bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9198: 00d75010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9199: 005c8ce0 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9200: 00d740c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9201: 00db1bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9202: 00d64a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9203: 009cb238 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9203: 009cb268 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9204: 00db0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9205: 00dafdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9206: 00db09e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9207: 00db0d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9208: 007a8c14 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9208: 007a8c44 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9209: 00d65b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9210: 00dafe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9211: 00db0a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9212: 00db0d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9213: 0096b744 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9213: 0096b774 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9214: 00cd4ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ - 9215: 00782534 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 9215: 00782564 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9216: 00444b40 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9217: 00d6ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9218: 00545d88 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9219: 00dafd6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9220: 00db0a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 9221: 0077e2b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 9221: 0077e2e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9222: 00cd3ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9223: 00d703c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9224: 00d6a200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9225: 008bdd4c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9225: 008bdd7c 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9226: 00d79518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9227: 00725e54 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9227: 00725e84 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9228: 002ea5a8 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9229: 0074b994 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9230: 00799744 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9229: 0074b9c4 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9230: 00799774 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9231: 003ccbdc 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9232: 00d669d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9233: 00db11a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9234: 00db124a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9235: 00312b38 116 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9236: 00db06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9237: 00d6902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9238: 00cccd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9239: 005a7394 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 9240: 0073db88 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 9240: 0073dbb8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 9241: 00db049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9242: 008e599c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9243: 00b2ff00 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9242: 008e59cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9243: 00b2ff30 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9244: 00cccbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9245: 0029dd28 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9246: 00d67c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9247: 00db03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 9248: 00720bb8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9249: 008d0a68 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9248: 00720be8 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 9249: 008d0a98 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9250: 00d76878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9251: 00db1512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 9252: 00782490 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 9252: 007824c0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9253: 00d7144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9254: 00cb859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9255: 00292960 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9256: 0099f494 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9256: 0099f4c4 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9257: 00db124e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9258: 00d6883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9259: 00d6d064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9260: 00d72ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9261: 00d7b5e0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9262: 00d6a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9263: 002ff24c 1592 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9264: 00db0e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9265: 00db2964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9266: 00d66628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9267: 00d74e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9268: 00d7892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9269: 008cabbc 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9269: 008cabec 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9270: 00445d48 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9271: 00d6fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9272: 00d65984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9273: 00db0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9274: 00d68cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9275: 00d72690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9276: 005c743c 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9277: 00d68460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9278: 00db084c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9279: 00745d1c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 9280: 0096e0d4 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9279: 00745d4c 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9280: 0096e104 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9281: 00298c34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9282: 00282648 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9283: 00630794 80 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9284: 00cd0c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9285: 00982800 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9285: 00982830 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9286: 00d6b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9287: 0027b360 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9288: 00d6706c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9289: 00d78b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9290: 008dd948 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9290: 008dd978 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9291: 00d67240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9292: 009bd90c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9292: 009bd93c 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9293: 00db21ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9294: 003aa70c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9295: 00d77818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9296: 006301c4 228 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9297: 003cb018 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9298: 0069c5f4 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9298: 0069c624 64 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9299: 00db1972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9300: 00d74188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9301: 00db0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9302: 0028ce10 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9303: 00815a94 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9303: 00815ac4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9304: 00d73508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9305: 009c933c 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9305: 009c936c 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9306: 00db13c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9307: 00db195c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9308: 00db21bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9309: 0055e92c 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9310: 002bfb40 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9311: 00db0c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9312: 004026b0 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9313: 00db2064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9314: 00d6ec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9315: 00db127a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9316: 00332c50 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9317: 005b06dc 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9318: 006a56e0 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9319: 00925df4 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9320: 006a2564 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9318: 006a5710 1196 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9319: 00925e24 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9320: 006a2594 188 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9321: 00ccb968 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9322: 00cd3b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9323: 00d69fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9324: 00db08ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9325: 00db15a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9326: 00d6f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9327: 00db1f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9328: 00db0e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9329: 00587d84 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 9330: 00d74fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 9331: 003dac90 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 9332: 00774974 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 9332: 007749a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 9333: 002a8ee8 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 9334: 00702ea4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 9334: 00702ed4 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 9335: 00d77b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 9336: 00d6f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 9337: 005df890 136 FUNC GLOBAL DEFAULT 12 ppc40x_core_reset │ │ │ │ 9338: 00d695b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9339: 00db0d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9340: 00db2942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9341: 00dafef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9342: 00d738f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9343: 004b8568 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9344: 00d773a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9345: 00855764 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9346: 007eaca8 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9345: 00855794 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9346: 007eacd8 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9347: 0061ebf4 68 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9348: 009b6d14 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 9349: 00773570 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9350: 008e32a4 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9348: 009b6d44 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9349: 007735a0 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 9350: 008e32d4 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9351: 00db0e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9352: 0027b080 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9353: 00d74398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 9354: 0075c6d0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 9354: 0075c700 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9355: 00537668 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 9356: 00745c74 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 9357: 007443fc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 9356: 00745ca4 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 9357: 0074442c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 9358: 00cc6b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDDP │ │ │ │ 9359: 005735d8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 9360: 00db19b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9361: 00cd2298 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiduz │ │ │ │ 9362: 00d794e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9363: 00c7e3b4 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9364: 00d6b35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9365: 00cd68b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9366: 00db0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ - 9367: 00717754 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9368: 007b0820 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9369: 00745d60 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9367: 00717784 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 9368: 007b0850 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9369: 00745d90 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9370: 00d7843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9371: 005396c0 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9372: 00282758 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9373: 009417e4 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9374: 007ba540 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9373: 00941814 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9374: 007ba570 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9375: 00db1eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9376: 00cb2d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9377: 00958b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9377: 00958b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9378: 00db0aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9379: 00db2332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9380: 0085ef90 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9381: 008d5a84 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 9382: 0077aa30 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 9380: 0085efc0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9381: 008d5ab4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9382: 0077aa60 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9383: 0031660c 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9384: 00d7ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9385: 00db0868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9386: 009590a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9386: 009590d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9387: 00db11aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9388: 00db22ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 9389: 00d6f8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9390: 00980d74 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9390: 00980da4 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9391: 00db0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9392: 00969170 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9392: 009691a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9393: 00d6d004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9394: 002bd82c 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9395: 00db0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9396: 00db0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9397: 00db01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9398: 0062156c 400 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9399: 00cb29d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9406,458 +9406,458 @@ │ │ │ │ 9402: 00c7ebec 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9403: 0053782c 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 9404: 00db06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9405: 00d76e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9406: 00292a0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9407: 00db1ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9408: 00db18f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9409: 00720bc8 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9409: 00720bf8 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ 9410: 00d70358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9411: 009c9c94 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9411: 009c9cc4 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9412: 00db1bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 9413: 00738180 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 9413: 007381b0 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9414: 00d6daa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9415: 00969f3c 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9415: 00969f6c 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 9416: 00cd000c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9417: 00db00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9418: 00db1a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9419: 005ca2ec 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9420: 0062b530 408 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9421: 00813efc 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9421: 00813f2c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9422: 00d76c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 9423: 0082a4d8 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9423: 0082a508 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9424: 00db19b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9425: 0064b064 56 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9426: 0053d214 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9427: 00633264 336 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9428: 002eb910 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9429: 00db1a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9430: 003aa370 584 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9431: 00d662f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9432: 006d3578 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9432: 006d35a8 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9433: 00d64530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9434: 00d6b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9435: 00296d24 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9436: 00c7b38c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9437: 004fd0a0 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9438: 00941ec4 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9439: 0091af94 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9438: 00941ef4 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9439: 0091afc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9440: 00db11b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9441: 00d675f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9442: 0075519c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9442: 007551cc 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9443: 00d65b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9444: 00d6c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9445: 003935c4 408 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9446: 00d77af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9447: 007569cc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9448: 006eb508 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9447: 007569fc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9448: 006eb538 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9449: 00d67350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 9450: 0077ac20 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9451: 007568dc 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9450: 0077ac50 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 9451: 0075690c 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9452: 00db0a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9453: 00daffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9454: 00db08ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9455: 00568030 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9456: 002c5c54 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9457: 00d6bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9458: 0095f418 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9459: 0093a088 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9460: 009c8f38 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 9461: 007442f8 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9462: 007dd7fc 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9458: 0095f448 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9459: 0093a0b8 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9460: 009c8f68 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9461: 00744328 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 9462: 007dd82c 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9463: 00d76f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9464: 009aa3e8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9464: 009aa418 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9465: 00d73d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9466: 00965634 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9467: 006a2934 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9468: 008c9150 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9469: 009700d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9466: 00965664 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9467: 006a2964 184 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9468: 008c9180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9469: 00970104 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9470: 00d77ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9471: 00d7a840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9472: 0053ff30 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9473: 00d6fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9474: 009b78e0 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9474: 009b7910 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9475: 00db0a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9476: 00db0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9477: 009549f4 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9477: 00954a24 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9478: 004ba838 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9479: 00db1efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9480: 0028c740 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9481: 00467588 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9482: 008cd4cc 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9482: 008cd4fc 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9483: 00cc9e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9484: 00938f28 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9485: 009bd708 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9484: 00938f58 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9485: 009bd738 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9486: 00db0dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9487: 005e3018 244 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9488: 00db0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9489: 0098a55c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9489: 0098a58c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9490: 00d63a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9491: 00db1f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9492: 006ac648 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9492: 006ac678 888 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9493: 002ff998 1200 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9494: 0053d938 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9495: 008195e0 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9495: 00819610 1236 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9496: 00db049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9497: 00d73f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9498: 00d6ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9499: 00d654c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9500: 00db0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 9501: 007948a4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 9501: 007948d4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9502: 00db04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 9503: 00db04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 9504: 00db1f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 9505: 002970ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9506: 00282858 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9507: 00db0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9508: 00d6bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9509: 0063e6ec 96 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9510: 00c79100 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9511: 00d69bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9512: 00db28a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9513: 00934d98 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9514: 00728708 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9515: 00aec57c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9513: 00934dc8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9514: 00728738 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9515: 00aec5ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9516: 00d67580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9517: 0091a698 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 9518: 0077e6a0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 9517: 0091a6c8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9518: 0077e6d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9519: 005810d4 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9520: 0063e20c 100 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9521: 00db054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9522: 002a2994 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 9523: 00794d00 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 9523: 00794d30 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9524: 00db0d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9525: 00635b60 324 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9526: 00447fc4 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9527: 009bea58 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9527: 009bea88 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9528: 00d64e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9529: 00631394 320 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9530: 00293904 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9531: 00db01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9532: 009239e8 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9533: 0090ba24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9532: 00923a18 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9533: 0090ba54 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9534: 00db04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9535: 00b2ed48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9535: 00b2ed78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9536: 00db09d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9537: 00635ca4 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9538: 0040912c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9539: 00d74638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9540: 00cb6520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9541: 00319d6c 112 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9542: 00635e08 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9543: 00db06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9544: 00642e9c 252 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9545: 00d74048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9546: 005518c8 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9547: 00db08c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9548: 00daff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 9549: 006efacc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9550: 009bf5d8 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9549: 006efafc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 9550: 009bf608 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9551: 00635f6c 356 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ - 9552: 008c76b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9552: 008c76e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9553: 00db1eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9554: 00db19e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9555: 00db0902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9556: 0029c430 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9557: 00524c44 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9558: 005cc00c 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9559: 00db20de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9560: 006e5ac8 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9560: 006e5af8 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9561: 00db2272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9562: 00d6d0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9563: 00966f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9563: 00966fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9564: 0064ac08 44 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9565: 00958f30 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9565: 00958f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9566: 00d702d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9567: 00466a00 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9568: 00cc12dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9569: 0061e94c 612 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9570: 00334c9c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9571: 00db0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9572: 0029a950 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9573: 007cfbac 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9573: 007cfbdc 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9574: 00524da8 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9575: 00db0d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9576: 00db208a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9577: 0029bccc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9578: 006e50f4 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9578: 006e5124 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9579: 00d750c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9580: 00d64580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9581: 00953018 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9581: 00953048 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9582: 00d738e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 9583: 0077edd8 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 9583: 0077ee08 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9584: 00642f98 304 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ - 9585: 0095e614 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9585: 0095e644 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9586: 00db151c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9587: 009b014c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9587: 009b017c 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9588: 00d7be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9589: 0090080c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9589: 0090083c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9590: 00db0f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9591: 00db1580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9592: 008662a4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9593: 009d2858 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9594: 0096c068 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9592: 008662d4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9593: 009d2888 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9594: 0096c098 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9595: 002875b8 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9596: 002d8c90 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9597: 00db03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9598: 00d5e2a0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9599: 00db1c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 9600: 00742510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 9600: 00742540 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9601: 00dafd81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9602: 00db1442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9603: 00d778e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9604: 00db0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9605: 006430c8 172 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ - 9606: 00718f18 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 9606: 00718f48 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9607: 00db10ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9608: 006e6250 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9608: 006e6280 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9609: 00db1008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9610: 00db0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9611: 00d7240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9612: 00db147c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 9613: 0072f928 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 9613: 0072f958 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9614: 002e3fb4 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9615: 00db1128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 9616: 006ec49c 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9617: 008beecc 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9616: 006ec4cc 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 9617: 008beefc 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9618: 005a0bfc 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9619: 0099b064 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9619: 0099b094 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9620: 002a06e8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9621: 00d7ac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9622: 0084bb4c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9622: 0084bb7c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9623: 00dafd63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9624: 00d74478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9625: 00d68630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9626: 009ae444 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9626: 009ae474 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9627: 00d70288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9628: 00db066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9629: 00bcba70 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9630: 00db1980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9631: 00889edc 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 9632: 006ec63c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9633: 0094dbfc 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9631: 00889f0c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9632: 006ec66c 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 9633: 0094dc2c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9634: 005523f0 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9635: 00db08d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9636: 00d661a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9637: 004fa79c 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9638: 00d742e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9639: 00935a74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9640: 007dac60 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9639: 00935aa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9640: 007dac90 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9641: 006284e8 176 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9642: 0044188c 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9643: 00d6f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9644: 0095b8d8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 9645: 006ec534 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 9644: 0095b908 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9645: 006ec564 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9646: 00d66278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9647: 00cb121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9648: 005c94b4 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9649: 0029749c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 9650: 00731914 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 9650: 00731944 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9651: 00db0e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 9652: 00d752d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9653: 0057c4ec 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9654: 00492a64 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 9655: 0070e7c8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 9655: 0070e7f8 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9656: 00563d14 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 9657: 0077babc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 9657: 0077baec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9658: 00db1ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9659: 0081831c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9659: 0081834c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9660: 00db0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9661: 00648c34 460 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9662: 00db1836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9663: 00d73958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9664: 00db1a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9665: 0098a508 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9665: 0098a538 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9666: 002ee238 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9667: 00db1400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9668: 00dafed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9669: 00dafea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9670: 009c8b4c 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9670: 009c8b7c 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9671: 00256960 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9672: 0038e1c0 88 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ - 9673: 0070e7d4 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 9673: 0070e804 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9674: 002bd864 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9675: 006e8208 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9676: 00964e94 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9675: 006e8238 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9676: 00964ec4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9677: 004044bc 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9678: 00db00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9679: 00cc823c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9680: 00d76d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9681: 005cd938 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9682: 00d7aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 9683: 00d64830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9684: 00d70aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9685: 00db21cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9686: 0052425c 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9687: 00993960 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9688: 00810ccc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9687: 00993990 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9688: 00810cfc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9689: 00d7bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9690: 0026dfcc 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9691: 00980cc0 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9691: 00980cf0 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9692: 00d7b594 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9693: 00d6f8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9694: 00db2918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9695: 00435c6c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9696: 00961714 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9696: 00961744 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9697: 0026d950 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9698: 00c84990 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9699: 00d74768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9700: 00db234e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9701: 0098e700 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9701: 0098e730 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9702: 0029cec0 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 9703: 0077d754 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 9703: 0077d784 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9704: 00438110 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 9705: 00794c30 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9706: 009978cc 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9707: 008d66b4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9705: 00794c60 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 9706: 009978fc 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9707: 008d66e4 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9708: 00db28cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9709: 0081034c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9709: 0081037c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9710: 0051bf80 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9711: 00d9ef68 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9712: 00d780d8 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9713: 009acd50 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9713: 009acd80 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9714: 00d6e344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9715: 00db2156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9716: 00d5dc10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9717: 00cc4c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9718: 00db2270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9719: 00d6d2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9720: 0062ce78 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9721: 00d744d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9722: 004512a0 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9723: 005e103c 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ - 9724: 006f7ef8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 9724: 006f7f28 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9725: 00cb1198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9726: 008d7f4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9726: 008d7f7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9727: 00545b18 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9728: 00d7bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9729: 00d6fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9730: 00523b0c 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9731: 00dafd72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9732: 007d9998 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9733: 008e3670 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9732: 007d99c8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9733: 008e36a0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9734: 00db0d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9735: 00db205c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9736: 00db1c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 9737: 0079099c 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9738: 007e4ebc 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9737: 007909cc 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 9738: 007e4eec 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9739: 00302b2c 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9740: 00db05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9741: 0098783c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9742: 00966fd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9741: 0098786c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9742: 00967000 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9743: 00db27c8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9744: 00c7d8e0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9745: 009a3f0c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9745: 009a3f3c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9746: 00277240 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9747: 00d64b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9748: 0095b2ec 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9748: 0095b31c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9749: 00cb100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9750: 009696e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9750: 00969714 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9751: 00dafdae 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9752: 00cd46b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ - 9753: 007382d8 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9754: 009a07b8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9753: 00738308 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 9754: 009a07e8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 9755: 00d6c638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 9756: 007b2cc0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9756: 007b2cf0 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9757: 00cb0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9758: 00db044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9759: 00d72b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9760: 00db206c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9761: 006d4a20 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9762: 008cb5e8 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9761: 006d4a50 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9762: 008cb618 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9763: 0026d404 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9764: 00930d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9764: 00930dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9765: 00d64bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 9766: 00741a58 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9767: 009abaac 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9766: 00741a88 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 9767: 009abadc 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9768: 00cc05f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 9769: 002a8fa8 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9770: 00d7174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9771: 00927ab8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9771: 00927ae8 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9772: 00db105e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9773: 0074d278 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9773: 0074d2a8 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9774: 00d7b584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9775: 00d7104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9776: 00d75ff8 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9777: 00db2330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9778: 00d691ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9779: 002a7824 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9780: 00cc067c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 9781: 00449fe4 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9782: 00c7e34c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9783: 0074dfdc 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9783: 0074e00c 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9784: 00db0900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9785: 00db09f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9786: 00db05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9787: 007232a8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9788: 0094fe40 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9787: 007232d8 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9788: 0094fe70 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9789: 00440484 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9790: 00db1134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9791: 0081dfd8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9791: 0081e008 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9792: 0039eb9c 108 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9793: 0096c284 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9793: 0096c2b4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9794: 0045f6f4 212 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 9795: 00cc0700 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 9796: 00d65eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9797: 00db20fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9798: 00d71f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9799: 009005b0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9799: 009005e0 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9800: 00d68470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 9801: 007806f0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9802: 008d7900 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9803: 007db8f0 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9801: 00780720 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 9802: 008d7930 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9803: 007db920 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9804: 00db1aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9805: 008cd38c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9805: 008cd3bc 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9806: 00555ce8 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9807: 00db0d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9808: 00d6da64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9809: 009a7678 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 9809: 009a76a8 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 9810: 00407934 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 9811: 00947fd8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9811: 00948008 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9812: 00db1a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9813: 00640234 400 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 9814: 0064625c 356 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 9815: 00d7acec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9816: 00db19e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9817: 004e2348 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9818: 008c1068 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 9819: 00731390 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 9818: 008c1098 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9819: 007313c0 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9820: 002917fc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9821: 00db099e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 9822: 00ccdb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 9823: 004039fc 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 9824: 005dfb94 100 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 9825: 0091ecec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9825: 0091ed1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9826: 00d752a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9827: 00dafde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9828: 00467aa0 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9829: 008ac414 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9829: 008ac444 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9830: 004344dc 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9831: 00938794 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9831: 009387c4 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9832: 00cb0f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9833: 00db0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9834: 00db00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 9835: 0064a358 436 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 9836: 0081ecb0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9837: 00990e38 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9836: 0081ece0 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9837: 00990e68 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9838: 00db0a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 9839: 0073ec88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 9839: 0073ecb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9840: 002954b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 9841: 00782584 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9842: 0098bfc8 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9843: 0090e390 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9841: 007825b4 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 9842: 0098bff8 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9843: 0090e3c0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9844: 00db168a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9845: 0081f1b8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9845: 0081f1e8 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 9846: 005d2f98 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 9847: 00baca44 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 9848: 00746d74 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 9847: 00baca74 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 9848: 00746da4 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 9849: 00db1676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9850: 0030de1c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 9851: 00cc046c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 9852: 009864c8 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9852: 009864f8 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9853: 00d79818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9854: 00db0a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9855: 00642a84 244 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 9856: 004cbef0 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9857: 00db1396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9858: 00d72760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9859: 00d6bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -9866,1472 +9866,1472 @@ │ │ │ │ 9862: 002ea594 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9863: 00cc04f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 9864: 00db183e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9865: 00cb1114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9866: 00d68f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9867: 0059c594 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9868: 002a2ff8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9869: 008fe530 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9869: 008fe560 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 9870: 00630d4c 344 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 9871: 00912f08 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9872: 007ba6e8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9873: 008cbf90 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9871: 00912f38 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9872: 007ba718 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9873: 008cbfc0 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9874: 00d718cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9875: 0072ca04 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9875: 0072ca34 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9876: 00d7bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9877: 009155b0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9877: 009155e0 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9878: 00d6b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9879: 00db28f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9880: 007ef5c0 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9880: 007ef5f0 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9881: 003fd428 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9882: 00db1ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9883: 0096ab5c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9883: 0096ab8c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9884: 00db0b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9885: 00435f10 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9886: 00db0afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9887: 00d65390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9888: 00db1bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9889: 005a5c4c 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9890: 008bded4 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 9891: 00741670 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 9892: 007179e4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 9890: 008bdf04 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9891: 007416a0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 9892: 00717a14 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9893: 00db13d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9894: 00d6b26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9895: 00d64740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9896: 00cb18d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9897: 00db0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9898: 0063f2a4 108 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 9899: 0053758c 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9900: 00d6d424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9901: 00cc0574 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 9902: 00d6f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9903: 00d65aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 9904: 002a3eb8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 9905: 00914b7c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9905: 00914bac 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9906: 004b4f7c 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9907: 00d6beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9908: 00dafe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9909: 00d73f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9910: 00d7243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9911: 00d757f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9912: 0096fcac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9912: 0096fcdc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9913: 00d7140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9914: 00d64940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9915: 00dafc0c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9916: 007e32fc 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9916: 007e332c 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9917: 00d74ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 9918: 00d7a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9919: 00d6a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9920: 00d6e2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9921: 0064b040 12 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 9922: 00cba5cc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9923: 00cba5ec 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9924: 00db12ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 9925: 00cba65c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9926: 00db06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9927: 00db0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9928: 005af988 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9929: 008575c4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9930: 008c78e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9931: 00906af8 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9929: 008575f4 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9930: 008c7910 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9931: 00906b28 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9932: 00db1d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9933: 0096acf8 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9933: 0096ad28 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9934: 00db1148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9935: 007e597c 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9935: 007e59ac 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9936: 00db03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9937: 00cc1a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 9938: 00555f10 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9939: 00db13f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9940: 00939c6c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9940: 00939c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9941: 00db06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9942: 00db0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9943: 00db108a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 9944: 0069cdcc 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 9944: 0069cdfc 68 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 9945: 00d6ab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9946: 009757c0 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9947: 0092837c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9946: 009757f0 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9947: 009283ac 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9948: 00db10ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9949: 00d786bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9950: 002542dc 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9951: 008f9e84 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 9952: 0073f978 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 9953: 00870f98 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 9954: 0077ab84 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 9951: 008f9eb4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9952: 0073f9a8 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 9953: 00870fc8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9954: 0077abb4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9955: 002a3fd4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9956: 0044182c 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 9957: 00db12b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 9958: 00811944 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9958: 00811974 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9959: 002a0590 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9960: 002f674c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9961: 00d64160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 9962: 007408b8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 9962: 007408e8 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 9963: 00db1814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9964: 0064b04c 12 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 9965: 00dafd78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9966: 002a1d98 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9967: 00817ae4 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9967: 00817b14 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9968: 00db161a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9969: 00c7d6e8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9970: 00db1096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9971: 00daffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9972: 00d6e104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9973: 007eae20 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9973: 007eae50 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9974: 00db0e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9975: 00cc235c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 9976: 00db0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9977: 00d6ec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 9978: 00d65814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 9979: 0098b2e4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 9980: 008ca5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 9979: 0098b314 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 9980: 008ca5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 9981: 00d6a010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 9982: 00d77878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 9983: 006458cc 104 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 9984: 009c1100 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 9984: 009c1130 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 9985: 00d7159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 9986: 0070ddb4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 9986: 0070dde4 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 9987: 00db1e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 9988: 00db0b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 9989: 00d8d87c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 9990: 00dafe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 9991: 00d8d858 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 9992: 00645934 112 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 9993: 00cb0f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 9994: 0094e4d0 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 9994: 0094e500 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 9995: 00db0846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 9996: 007828f0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 9996: 00782920 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 9997: 00db22d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 9998: 0096c3ec 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 9998: 0096c41c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 9999: 00db01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10000: 00d64430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10001: 00db11ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 10002: 00c84af8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10003: 00910560 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10003: 00910590 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10004: 0044d5ec 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10005: 00d774b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10006: 005b0a14 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10007: 00db0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 10008: 00795188 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10008: 007951b8 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10009: 00db1a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10010: 0099afe4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10011: 00794410 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10012: 0084bb30 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10013: 0077d078 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10014: 009cdc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10010: 0099b014 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10011: 00794440 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10012: 0084bb60 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10013: 0077d0a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10014: 009cdc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10015: 003c839c 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10016: 006459a4 104 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ - 10017: 00740714 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10017: 00740744 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10018: 00db0f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10019: 008e52a0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10019: 008e52d0 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10020: 006293a8 332 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10021: 002b7e94 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10022: 00979e58 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10022: 00979e88 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10023: 00d67460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10024: 0075dd38 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10025: 00702f0c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10024: 0075dd68 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10025: 00702f3c 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10026: 00291c00 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10027: 00db1432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10028: 009806ac 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10029: 007731d4 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10028: 009806dc 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10029: 00773204 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10030: 00db1e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10031: 006a9cd0 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ - 10032: 00702f74 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10031: 006a9d00 368 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10032: 00702fa4 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10033: 00d7b390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10034: 009111b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10035: 00b8964c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10034: 009111e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10035: 00b8967c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10036: 00d7b1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10037: 007d8960 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10037: 007d8990 1892 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10038: 00db1de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10039: 007d90c4 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10039: 007d90f4 2016 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10040: 00d78c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10041: 00db18fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10042: 006e8354 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10042: 006e8384 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10043: 00db18a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10044: 00d79020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10045: 00dafd90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10046: 00dafeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10047: 00db157e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10048: 008c7320 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10048: 008c7350 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10049: 00db096c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10050: 00db28a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10051: 00297dfc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10052: 00cc68f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10053: 00d727f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10054: 0090e2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10055: 008e6308 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10056: 00b9ecd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10054: 0090e308 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10055: 008e6338 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10056: 00b9ed00 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10057: 00db1c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10058: 00d65a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10059: 008c86e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10059: 008c8714 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10060: 00daffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10061: 00953fac 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10062: 0077af0c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10061: 00953fdc 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10062: 0077af3c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10063: 00c65524 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10064: 00740dac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10064: 00740ddc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10065: 00d6dfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10066: 00d70928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10067: 00db11e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10068: 009116b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10068: 009116e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10069: 00333568 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10070: 007f6404 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10070: 007f6434 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10071: 003db2b8 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10072: 006e4248 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10073: 0099221c 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10072: 006e4278 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10073: 0099224c 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10074: 00d773b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10075: 00d6d5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10076: 00794ba8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10076: 00794bd8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10077: 00d6ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10078: 00db0970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10079: 00d6a2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10080: 0094a0a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10081: 00941c78 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10080: 0094a0d4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10081: 00941ca8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10082: 0064b1c4 40 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10083: 00966da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10084: 0098d07c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10083: 00966dd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10084: 0098d0ac 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10085: 00d727b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10086: 00d69f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10087: 00cca024 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10088: 008fcf4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10089: 00914370 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10090: 0081e2dc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10088: 008fcf7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10089: 009143a0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10090: 0081e30c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10091: 00db0b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10092: 00977d9c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10093: 008d0fcc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10092: 00977dcc 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10093: 008d0ffc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10094: 00d71d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10095: 00cb0430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10096: 00d65c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10097: 00db1dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10098: 00b92d84 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10098: 00b92db4 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10099: 00db1150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10100: 00db222a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10101: 00ccf9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10102: 00ccf958 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10103: 00d642e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10104: 004b03f4 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10105: 00ccf8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10106: 006a3cb8 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10106: 006a3ce8 584 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10107: 00d6c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10108: 007805d0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10108: 00780600 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10109: 00c7d620 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10110: 00d795f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10111: 008f070c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10112: 008e716c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10111: 008f073c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10112: 008e719c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10113: 00d76114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10114: 00db10b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10115: 00db235c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10116: 00ccfdfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10117: 004aa894 564 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10118: 004b7040 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10119: 00ccf850 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10120: 00db2264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10121: 00291950 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10122: 00d6dea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10123: 00d64b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10124: 009887d8 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10125: 008a6e5c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10124: 00988808 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10125: 008a6e8c 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10126: 002eceb8 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10127: 00db0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10128: 007ef1fc 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10128: 007ef22c 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10129: 00db0f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10130: 00982894 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10131: 007745b4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10132: 00b2ed4c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10130: 009828c4 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10131: 007745e4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10132: 00b2ed7c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10133: 00d73c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10134: 00d6d084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10135: 002a4760 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10136: 00db1bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10137: 008d3270 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10137: 008d32a0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10138: 00d743c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 10139: 006efac4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 10139: 006efaf4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10140: 0043f464 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10141: 0057297c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10142: 00d6ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10143: 00cd15b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10144: 00d75b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10145: 00814064 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10145: 00814094 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10146: 00523348 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10147: 004644c4 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10148: 004044ec 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10149: 002a6eec 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10150: 00cc21d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10151: 00d76f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10152: 00db1da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10153: 00db1974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 10154: 007ade74 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10154: 007adea4 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10155: 00db1900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10156: 00915118 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10156: 00915148 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10157: 00467d4c 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10158: 00d6b56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10159: 0095f360 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 10160: 007820ac 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10161: 008e7ef8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10159: 0095f390 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10160: 007820dc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 10161: 008e7f28 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10162: 00cce4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10163: 00d6d814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10164: 00db1c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 10165: 00741228 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10166: 0082226c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 10167: 00788edc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 10165: 00741258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 10166: 0082229c 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10167: 00788f0c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10168: 0043dcd8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 10169: 0073b41c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 10169: 0073b44c 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10170: 00649218 16 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10171: 00db0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10172: 00291c78 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10173: 00d704f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10174: 006e080c 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10175: 00983874 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10174: 006e083c 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10175: 009838a4 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10176: 00cc1990 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10177: 0086f5e4 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10177: 0086f614 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10178: 00d68f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10179: 008c95fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10179: 008c962c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10180: 0027f97c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10181: 00c7d994 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10182: 00db02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10183: 00283494 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10184: 00d770a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10185: 00db1bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10186: 008cccb4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10186: 008ccce4 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10187: 00db0f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10188: 007f6058 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10188: 007f6088 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10189: 00db1b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10190: 00db184a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10191: 0090ed90 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10192: 008c3a24 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10191: 0090edc0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10192: 008c3a54 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10193: 00db0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10194: 00db0f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10195: 00db0c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10196: 00d7148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10197: 00db0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10198: 00db1d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10199: 00d6f810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10200: 00637ac8 1348 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10201: 00d6be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10202: 00968768 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10203: 008186e0 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10202: 00968798 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10203: 00818710 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10204: 003cb2d0 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10205: 00d76798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10206: 00db111e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10207: 00d64490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 10208: 0077f178 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 10209: 00741888 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10210: 007de8d0 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10208: 0077f1a8 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 10209: 007418b8 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 10210: 007de900 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10211: 00db0a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10212: 009a7958 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10212: 009a7988 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10213: 00dafd7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10214: 002a97a4 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10215: 00db0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10216: 00938de8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10216: 00938e18 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10217: 00d6931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10218: 00db1cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10219: 00dafd50 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10220: 00db09a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 10221: 0073c370 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 10221: 0073c3a0 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10222: 00d6ecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10223: 00900f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10223: 00900f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10224: 00c7e558 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 10225: 0071f430 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 10225: 0071f460 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10226: 00db0f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10227: 00860f4c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10227: 00860f7c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10228: 00db100c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10229: 00d75ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10230: 00db1682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10231: 00c7e604 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10232: 0097224c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10232: 0097227c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10233: 00db206a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10234: 0030e6c4 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10235: 00d672d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10236: 00d6f2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10237: 008d800c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10238: 008ff254 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10237: 008d803c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10238: 008ff284 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10239: 00d7153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10240: 00db0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10241: 00d64030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10242: 00db16fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10243: 00db1a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10244: 005e2f08 272 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10245: 00d6ed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10246: 00db178a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10247: 00d7a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10248: 008c45c0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10248: 008c45f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10249: 0051f0c8 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10250: 00290568 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10251: 00db1d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10252: 005a0848 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 10253: 0073f154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 10253: 0073f184 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10254: 00d79ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10255: 00818554 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10255: 00818584 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10256: 00d74538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10257: 00d6ced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10258: 00db07aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 10259: 007208bc 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 10259: 007208ec 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10260: 0058d258 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10261: 00d71b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10262: 00db13cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10263: 00291a70 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10264: 00d64bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10265: 008c587c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10266: 008dcd00 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10265: 008c58ac 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10266: 008dcd30 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10267: 00db05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10268: 009847b0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10269: 008ca910 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10268: 009847e0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10269: 008ca940 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10270: 005e8a0c 16 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10271: 00db1230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10272: 002d7fcc 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10273: 0062df38 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10274: 00991490 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 10275: 007746a4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 10274: 009914c0 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10275: 007746d4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10276: 00d70898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10277: 00d6dfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10278: 0057a694 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 10279: 00774a64 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 10279: 00774a94 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10280: 003997f0 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10281: 00dafede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10282: 0039985c 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10283: 0095d578 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10283: 0095d5a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10284: 00d69d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10285: 003998e4 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10286: 00627e70 108 FUNC GLOBAL DEFAULT 12 helper_fcfids │ │ │ │ - 10287: 00797080 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 10287: 007970b0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10288: 00627edc 96 FUNC GLOBAL DEFAULT 12 helper_fcfidu │ │ │ │ 10289: 002aa350 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10290: 00db1a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10291: 00966ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10291: 00966af8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10292: 00537568 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10293: 00bacb44 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10294: 008fc6c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10293: 00bacb74 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10294: 008fc6f0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10295: 0058a28c 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10296: 0081175c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10296: 0081178c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10297: 00c7e43c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10298: 00d7b21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10299: 00db1b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10300: 00db2594 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10301: 00d74568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10302: 00324988 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10303: 00d70938 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 10304: 00db0d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 10305: 00db2322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 10306: 00552e8c 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 10307: 00d653c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 10308: 005ade88 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 10309: 00d79170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_SET_EVENT │ │ │ │ - 10310: 007740a4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 10310: 007740d4 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10311: 002a7198 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10312: 0059fb2c 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10313: 00db050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10314: 00539968 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10315: 00db02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10316: 00950ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10317: 00811290 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10316: 00950f14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10317: 008112c0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10318: 00d65c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10319: 00d753b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10320: 00b89b3c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10320: 00b89b6c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10321: 00d6b42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10322: 00d740a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10323: 0028711c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10324: 00db25e8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10325: 009828a4 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10325: 009828d4 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10326: 00cd1e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10327: 00403664 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 10328: 00db1d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10329: 008e1028 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10329: 008e1058 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10330: 00d78fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10331: 0027fb44 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10332: 00d75200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10333: 00db07b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10334: 00d69c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 10335: 00d6601c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 10336: 00d784ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10337: 00976a48 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10338: 00926f5c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10337: 00976a78 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10338: 00926f8c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10339: 00d6fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10340: 008ad294 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10341: 007ae208 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 10342: 00bab644 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10340: 008ad2c4 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10341: 007ae238 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10342: 00bab674 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10343: 005ba844 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10344: 00db030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10345: 00d9f38c 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10346: 0053242c 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10347: 00db008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10348: 002f25c0 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10349: 00d6b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10350: 00d79040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10351: 008de188 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10351: 008de1b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10352: 00d8d0e4 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10353: 00d73ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10354: 00d6f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10355: 00523f7c 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10356: 002ea288 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10357: 00637820 332 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10358: 00623178 268 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10359: 00868ed0 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10359: 00868f00 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10360: 005ca53c 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10361: 00d70698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10362: 003706d4 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10363: 00cb9b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10364: 009b2d0c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10364: 009b2d3c 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10365: 00d73468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10366: 00db085a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10367: 00db0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10368: 008e7370 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10368: 008e73a0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10369: 00d7b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10370: 00623490 256 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10371: 00db0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10372: 00649ec8 128 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10373: 00293ec8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10374: 00cc7b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10375: 00d76e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10376: 008c20ac 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10376: 008c20dc 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10377: 00daff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10378: 00c7ec90 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10379: 0093fb48 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10379: 0093fb78 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10380: 00dafff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10381: 005c8b8c 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10382: 00db0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10383: 00d704a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10384: 00d70518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10385: 00d74b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10386: 00c7b398 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10387: 00db0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10388: 00db19ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10389: 0029256c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10390: 002949e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10391: 00d76a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10392: 0058e3b0 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10393: 008b87cc 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10393: 008b87fc 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10394: 00d6fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10395: 009014a4 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10395: 009014d4 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10396: 005db954 12 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10397: 00db224a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10398: 005db960 148 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10399: 004f9d90 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10400: 005db9f4 412 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10401: 00937068 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10401: 00937098 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10402: 00cbe34c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10403: 00cc2c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10404: 00cc4d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10405: 00d70a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10406: 0055ea4c 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10407: 00291b44 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10408: 00d778c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 10409: 006f7bf8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 10409: 006f7c28 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 10410: 00d70488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10411: 00db0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10412: 00927754 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10412: 00927784 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10413: 00329b9c 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10414: 00751af8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10415: 0096e4f8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10414: 00751b28 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10415: 0096e528 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10416: 00db1504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10417: 00cb28cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10418: 00d74c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10419: 00d64070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10420: 008d3ab0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10420: 008d3ae0 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10421: 00d6f8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10422: 00d642a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10423: 0062ad9c 28 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10424: 00db20a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 10425: 008a1ee8 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10426: 0098dc48 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10425: 008a1f18 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10426: 0098dc78 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10427: 00299f88 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10428: 008f6224 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10429: 00916a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10430: 00936988 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10431: 007f6318 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10428: 008f6254 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10429: 00916a8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10430: 009369b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10431: 007f6348 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10432: 003a4420 148 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10433: 00649ddc 236 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10434: 00d656a0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10435: 005252a8 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10436: 00cb208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10437: 00cccf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10438: 0056a53c 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10439: 00d655b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10440: 00db145c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10441: 00d77018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10442: 0062cf94 396 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10443: 00db1f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10444: 00d6c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10445: 00836ca0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10445: 00836cd0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10446: 00d67860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10447: 00376730 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10448: 00622148 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10449: 00d65dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10450: 005799dc 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10451: 00db1f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10452: 0094b518 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10452: 0094b548 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10453: 00db16b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10454: 006224b8 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ - 10455: 008adb4c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10456: 00758370 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10457: 007d64c0 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10455: 008adb7c 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10456: 007583a0 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10457: 007d64f0 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10458: 00d72a00 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10459: 00db1d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10460: 00d708b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10461: 0053d1b4 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10462: 00b9ece4 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 10463: 007448f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 10462: 00b9ed14 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10463: 00744928 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10464: 00d71fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10465: 00d75580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10466: 00d6a410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10467: 00331328 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10468: 005cbc8c 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10469: 0093aa54 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10470: 00969380 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10469: 0093aa84 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10470: 009693b0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10471: 002ab004 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10472: 00900ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10473: 008ca514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10474: 007e72a4 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10472: 00901024 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10473: 008ca544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10474: 007e72d4 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10475: 00d7b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10476: 0043a094 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10477: 009afd84 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10477: 009afdb4 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10478: 00db1724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10479: 008cbe28 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10479: 008cbe58 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10480: 0064074c 48 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10481: 00c7bc9c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10482: 00d640b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10483: 009815a4 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10483: 009815d4 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10484: 00d77aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10485: 00cc82c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10486: 00986b84 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10486: 00986bb4 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10487: 00d73408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10488: 00d718fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10489: 00db170a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10490: 008e4c3c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10490: 008e4c6c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10491: 00d712dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10492: 00db1780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10493: 00d63588 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10494: 00d6dbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 10495: 007949fc 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10496: 006e543c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10495: 00794a2c 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 10496: 006e546c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10497: 005b0f48 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 10498: 0070e108 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10499: 007e63c0 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 10500: 0075f100 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 10498: 0070e138 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 10499: 007e63f0 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10500: 0075f130 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10501: 00db0a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10502: 002e888c 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10503: 005441bc 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10504: 008fd830 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10505: 008c7fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10504: 008fd860 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10505: 008c7fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10506: 00d6d974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 10507: 007949bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 10507: 007949ec 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10508: 006423c0 236 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10509: 0096f7f8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10509: 0096f828 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10510: 00d6ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10511: 008a1aa0 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10511: 008a1ad0 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10512: 005a3d7c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10513: 00db2048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10514: 00db12dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10515: 0057c630 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10516: 00d7a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10517: 008be0b0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10517: 008be0e0 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10518: 00512f04 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10519: 00db1b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10520: 00d77478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10521: 00cd13a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10522: 00db0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10523: 002d816c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10524: 006229a8 388 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10525: 009ca6bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10525: 009ca6ec 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 10526: 004f51d0 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10527: 0098d000 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10527: 0098d030 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10528: 00d6c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10529: 006e7a4c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10529: 006e7a7c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10530: 0029e0c8 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10531: 00dafda0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10532: 008e2acc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10532: 008e2afc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10533: 003868b0 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 10534: 00775158 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 10534: 00775188 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10535: 00d758b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10536: 002e9d10 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10537: 00c7d248 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10538: 00db203a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ - 10539: 006f7aac 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10540: 0096bd70 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10539: 006f7adc 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 10540: 0096bda0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10541: 00d5de78 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10542: 006e8edc 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10542: 006e8f0c 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10543: 00db0998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 10544: 00745c34 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 10544: 00745c64 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10545: 00db21d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10546: 00903b38 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10546: 00903b68 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10547: 00d6fafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10548: 00808ca0 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10548: 00808cd0 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10549: 00db0d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10550: 00d70a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10551: 00911bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10551: 00911bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10552: 00db1c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10553: 0092c438 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10554: 0075896c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10553: 0092c468 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10554: 0075899c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10555: 00db2000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 10556: 0070d090 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 10556: 0070d0c0 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10557: 00d6b49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10558: 00db1d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10559: 003fd8d0 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10560: 00cb0bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10561: 0028b330 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10562: 005129e8 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10563: 00d6e0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10564: 00db00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10565: 00826298 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10566: 006e61a4 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10567: 0098bb48 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10565: 008262c8 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10566: 006e61d4 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10567: 0098bb78 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10568: 0032d1d0 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10569: 00db1292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10570: 00db0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10571: 005560f0 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10572: 00d77ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10573: 00db1f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10574: 00d7890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10575: 00d6c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10576: 00999f04 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10576: 00999f34 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10577: 00d78aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10578: 009135fc 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10578: 0091362c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10579: 00db0b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10580: 00d66bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10581: 007da0cc 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10581: 007da0fc 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10582: 00319ddc 96 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10583: 00990cf8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 10584: 0072fa68 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 10583: 00990d28 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10584: 0072fa98 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10585: 00d63978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10586: 0058709c 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10587: 007b6708 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10587: 007b6738 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10588: 003cb5e0 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10589: 00db001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10590: 00db048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10591: 00d76a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10592: 0062ba8c 292 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10593: 00630ea4 328 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10594: 006e70e8 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10594: 006e7118 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10595: 00db0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10596: 00339198 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10597: 00630834 316 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10598: 00d663e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10599: 00439e10 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10600: 00db130e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10601: 007b56c0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10601: 007b56f0 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10602: 00d6941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10603: 00982b80 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10604: 008fcb14 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 10605: 007445ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 10603: 00982bb0 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10604: 008fcb44 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10605: 0074461c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10606: 00db11d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10607: 009cdccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10607: 009cdcfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10608: 00db0d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10609: 0057c3f0 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 10610: 006f7acc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 10610: 006f7afc 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10611: 00d7ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10612: 00db0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10613: 0057c5c4 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10614: 00d745e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10615: 00db0ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10616: 00db1726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10617: 00dafd99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10618: 005244a0 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 10619: 00954e44 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10619: 00954e74 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10620: 0032b9c0 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10621: 008ecd2c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 10622: 00742dd0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 10621: 008ecd5c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10622: 00742e00 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10623: 00db0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10624: 006ed1d0 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10624: 006ed200 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10625: 00476f9c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10626: 00ccb8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10627: 00db0ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10628: 00d64110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10629: 00536a04 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10630: 00db0f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10631: 00745dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10632: 006e5b90 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10631: 00745e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10632: 006e5bc0 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10633: 00d77068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10634: 00cc1468 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10635: 00d754c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10636: 002e5104 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10637: 007ba3b0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10638: 0096beb0 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10637: 007ba3e0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10638: 0096bee0 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10639: 00d6e4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 10640: 0073fa78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 10640: 0073faa8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10641: 00db1244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10642: 00db177e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10643: 00d76988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10644: 00db19e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10645: 00db00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10646: 00cc886c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10647: 009cc2cc 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10647: 009cc2fc 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10648: 00db0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10649: 008f0b04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10649: 008f0b34 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10650: 00db20dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10651: 00ccb860 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10652: 00d77b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10653: 009a885c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10653: 009a888c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10654: 002e5d18 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10655: 009a85d0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10656: 008cc8d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10655: 009a8600 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10656: 008cc908 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10657: 00649f48 152 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10658: 00911efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10658: 00911f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10659: 00cb0b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10660: 00d64b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10661: 00329eac 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10662: 00db0dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10663: 00db0912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 10664: 00cca9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10665: 00db0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 10666: 0077d820 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10667: 008e74a4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10666: 0077d850 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 10667: 008e74d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10668: 00db1c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10669: 00d741f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10670: 00d72850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10671: 00b9eca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10672: 009ad558 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10671: 00b9ecd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10672: 009ad588 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10673: 00dafe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10674: 00d74ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 10675: 002b6108 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10676: 00db08d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10677: 00d689cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10678: 007e35d4 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10678: 007e3604 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10679: 00d77368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10680: 00d63a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10681: 00914c3c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10681: 00914c6c 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10682: 003c3bbc 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10683: 00d6b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10684: 00904c90 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 10685: 0070d968 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 10684: 00904cc0 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10685: 0070d998 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10686: 00db1bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10687: 009abfb4 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10687: 009abfe4 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10688: 00db1476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10689: 0093fd08 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10689: 0093fd38 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10690: 00db1328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10691: 007b61c8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10691: 007b61f8 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10692: 00db046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10693: 007ace94 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10694: 0095e1ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10693: 007acec4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10694: 0095e21c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10695: 00db1170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10696: 00db0990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10697: 004365c0 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10698: 00d6a990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10699: 00c7b44c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 10700: 0070e7b8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 10700: 0070e7e8 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10701: 00db19e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10702: 00c79088 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10703: 0043ff18 1104 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10704: 00d7836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10705: 0096ae44 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10705: 0096ae74 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10706: 00db07f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10707: 007a53d0 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10707: 007a5400 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10708: 00db1ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10709: 00d6e664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10710: 00d6f830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10711: 0063efa4 84 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 10712: 00d7ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10713: 002f3390 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10714: 007ea684 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10714: 007ea6b4 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10715: 003221dc 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 10716: 00255acc 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10717: 00900370 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10717: 009003a0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10718: 00dafcb4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10719: 00d6cd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10720: 008e6934 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10720: 008e6964 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10721: 0063eff8 92 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 10722: 005525d8 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 10723: 00d75808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10724: 003ea1b0 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 10725: 00953dcc 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10726: 008c0c1c 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10727: 009d269c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10725: 00953dfc 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10726: 008c0c4c 356 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10727: 009d26cc 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10728: 00d64760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10729: 00db05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10730: 005374b8 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 10731: 009045f0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10731: 00904620 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10732: 00dafd40 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10733: 009bb4e8 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10733: 009bb518 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10734: 00db0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10735: 00db0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10736: 0033ad70 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10737: 00623590 260 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 10738: 00813400 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10738: 00813430 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10739: 004a2a58 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10740: 00d77398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10741: 0063f054 76 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 10742: 005d15a8 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10743: 00db0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10744: 00db223e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10745: 00d657c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10746: 00926154 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10746: 00926184 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10747: 00d7128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10748: 00d6b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10749: 00db081a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10750: 00db07f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10751: 009b9f8c 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10751: 009b9fbc 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10752: 00591414 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10753: 002e6830 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10754: 005af510 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10755: 00d75b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10756: 004313d8 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10757: 00db165c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10758: 00bc618c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10759: 00d6db14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10760: 00d5dbd8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10761: 00d6b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10762: 0094da7c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10762: 0094daac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10763: 002aacbc 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 10764: 0075f7f8 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 10764: 0075f828 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 10765: 0063294c 356 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 10766: 007b109c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10767: 00759570 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10766: 007b10cc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10767: 007595a0 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10768: 00d686b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10769: 0096bb0c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10769: 0096bb3c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10770: 005abbb8 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10771: 008e644c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10771: 008e647c 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10772: 002d93d8 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10773: 00d75a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10774: 00db0df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10775: 00db13c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10776: 00d79d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 10777: 00868f98 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10778: 006e5fc8 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10777: 00868fc8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10778: 006e5ff8 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10779: 00d7b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 10780: 0077b540 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10781: 007e4fcc 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10780: 0077b570 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 10781: 007e4ffc 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10782: 0054188c 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10783: 00811b34 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10784: 00745d88 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10783: 00811b64 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10784: 00745db8 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10785: 00d76b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10786: 00254390 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10787: 009974d4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10788: 009b1884 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10787: 00997504 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10788: 009b18b4 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10789: 00cc9760 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 10790: 00cb0ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10791: 00d6ddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10792: 00db292a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10793: 00db0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10794: 00d73ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10795: 0045f058 1068 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ - 10796: 0075f034 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 10796: 0075f064 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10797: 0062a230 24 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 10798: 00386e90 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10799: 006ed9d0 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10799: 006eda00 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10800: 00d680f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10801: 0085419c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10801: 008541cc 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10802: 00d69e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10803: 00db1e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10804: 00db0ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10805: 00d74de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 10806: 007d0504 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 10807: 0077ddb4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 10806: 007d0534 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10807: 0077dde4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10808: 00db0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10809: 008c3048 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10809: 008c3078 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10810: 00d71ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10811: 0032cf7c 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10812: 00d740e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 10813: 007511f0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10813: 00751220 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10814: 006371dc 108 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 10815: 00db0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10816: 008bac8c 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 10817: 007892fc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 10816: 008bacbc 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10817: 0078932c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10818: 00d6e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10819: 0064b64c 36 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 10820: 00db1d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10821: 00db0fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10822: 00d687bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10823: 0053b14c 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10824: 00c65200 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 10825: 00d6889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 10826: 00d685d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 10827: 00dafdab 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 10828: 00782b10 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 10828: 00782b40 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 10829: 00db0dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 10830: 00dafd9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 10831: 00db1ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10832: 00db1276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 10833: 00db12e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10834: 0028d7f8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10835: 00cb2f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10836: 00c79038 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10837: 00db06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10838: 00864d88 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10838: 00864db8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10839: 00d7c5d4 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10840: 00c79010 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10841: 00db20ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10842: 00d7110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10843: 00d6b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10844: 00822c40 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10844: 00822c70 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10845: 00db0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10846: 00d77738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10847: 0060c560 60 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 10848: 00438444 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10849: 00d72810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10850: 009674d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10850: 00967508 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10851: 00d64890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10852: 00dafee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10853: 00ccc22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 10854: 00db1bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10855: 00865538 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10855: 00865568 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10856: 00d65440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10857: 0054b8bc 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10858: 00db230e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10859: 0058f080 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 10860: 0062c10c 380 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 10861: 006ccda0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10861: 006ccdd0 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10862: 005c6df8 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10863: 00db1362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10864: 00db214c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10865: 00db0e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10866: 00d73908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10867: 00907050 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10868: 008e288c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10867: 00907080 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10868: 008e28bc 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10869: 00db212c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 10870: 0062f3ac 348 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 10871: 008c879c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10871: 008c87cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10872: 00db19c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10873: 00d6c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10874: 002daaa0 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10875: 00980784 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10875: 009807b4 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10876: 00d7b774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10877: 00d6e694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10878: 00dafdac 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10879: 00912528 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10879: 00912558 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10880: 00db1886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10881: 00d77468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10882: 00510f98 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10883: 00db08f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10884: 00d73c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10885: 0093df18 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10886: 008d61a0 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10885: 0093df48 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10886: 008d61d0 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10887: 002bfea4 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10888: 00d64f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10889: 004386c4 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10890: 0096de48 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10890: 0096de78 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10891: 002a7fb0 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10892: 002f3410 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10893: 00db024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10894: 003cb2cc 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10895: 007f4c84 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10895: 007f4cb4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10896: 0062a85c 132 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 10897: 00d66c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10898: 00db159e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10899: 00d65078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10900: 00d6e404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10901: 00d76788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10902: 00db1038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 10903: 00d6fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_MEM_VALID_EVENT │ │ │ │ 10904: 00d65b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 10905: 00db0e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 10906: 00db1402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10907: 00d75d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 10908: 007626cc 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 10908: 007626fc 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10909: 005adb40 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 10910: 0077f950 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 10910: 0077f980 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10911: 0064b09c 296 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 10912: 00d665e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10913: 00db110a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10914: 00755fec 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10914: 0075601c 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10915: 00db1956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10916: 00388b4c 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10917: 007f7040 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 10918: 007403d0 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 10917: 007f7070 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10918: 00740400 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10919: 00d6ac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 10920: 0074342c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 10920: 0074345c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 10921: 005d4e8c 304 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10922: 00d63b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10923: 00d6fa04 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10924: 005adda4 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10925: 008f8f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10926: 0069d79c 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 10927: 008c9bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10925: 008f8f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10926: 0069d7cc 92 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 10927: 008c9bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10928: 00db1ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10929: 009144d4 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10929: 00914504 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10930: 00db1408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 10931: 00949718 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10931: 00949748 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10932: 005cb3a8 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10933: 004b81a8 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10934: 00d74488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10935: 0096a6fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10935: 0096a72c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10936: 00633114 336 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 10937: 00db0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10938: 00d713cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10939: 005459f8 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10940: 00db217c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10941: 008f5ac0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10941: 008f5af0 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10942: 00db02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10943: 00cd630c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 10944: 00db1f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10945: 00c7da30 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10946: 00db1eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10947: 00d6dff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 10948: 00cc61c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 10949: 00402558 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 10950: 0098ab98 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10950: 0098abc8 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10951: 00291e00 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10952: 00d66c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10953: 0094c81c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10953: 0094c84c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10954: 002543e4 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10955: 009b642c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10955: 009b645c 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10956: 00dafe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10957: 0062e434 316 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 10958: 00db0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10959: 00d6e854 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10960: 00d63cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10961: 008114d0 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10962: 009838ac 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10961: 00811500 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10962: 009838dc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10963: 00db231a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10964: 00900730 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10964: 00900760 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10965: 00d6e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 10966: 00903318 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 10966: 00903348 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 10967: 002a3158 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 10968: 0094bee4 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 10968: 0094bf14 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 10969: 00d6d214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 10970: 00db0d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 10971: 00db15c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 10972: 00754bfc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 10973: 008079a4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 10972: 00754c2c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 10973: 008079d4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 10974: 00d6fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 10975: 00437c8c 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 10976: 00d6c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 10977: 00d77138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 10978: 00db117c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 10979: 00d74f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 10980: 00bc63ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 10981: 00d6be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 10982: 00d6dee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 10983: 00db21e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 10984: 00d693cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 10985: 00d5dc88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 10986: 00959044 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 10986: 00959074 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 10987: 00d6f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 10988: 00d746c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 10989: 005cc510 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 10990: 00582e4c 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 10991: 00db13bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 10992: 008babf0 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 10992: 008bac20 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 10993: 0044edb4 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 10994: 0062a7d0 140 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 10995: 00db011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 10996: 00d66558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 10997: 0045f6a0 84 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 10998: 00d6a580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 10999: 00db1c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11000: 00d67f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11001: 008dcbcc 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11001: 008dcbfc 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11002: 00d6a4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11003: 002e56f0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11004: 00d6df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11005: 00dafdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11006: 0057d1cc 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11007: 00293c04 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11008: 00d7aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11009: 00c7e008 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11010: 0072d03c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11010: 0072d06c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11011: 00db1de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11012: 00557b64 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11013: 0028b918 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11014: 005c916c 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11015: 009bda44 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11015: 009bda74 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11016: 00db18f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11017: 00d65f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11018: 005dcca4 528 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11019: 00982658 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11020: 0071b590 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11019: 00982688 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11020: 0071b5c0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11021: 00db1210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11022: 005250e8 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11023: 00db0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11024: 00db1788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11025: 00db16f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11026: 00ccb128 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11027: 002eb3cc 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11028: 0029f3cc 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11029: 0081f788 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11029: 0081f7b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11030: 00d7a3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11031: 00635284 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11032: 00db0878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11033: 005adf1c 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11034: 009036b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11034: 009036e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11035: 00dafd5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11036: 00d668d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11037: 009915dc 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11037: 0099160c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11038: 00d688cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11039: 00db00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11040: 008d2e08 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11040: 008d2e38 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11041: 00db211a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11042: 00519f90 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11043: 00291ea8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11044: 00db28c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11045: 00d75310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11046: 00cc14ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11047: 00d67ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11048: 009affa8 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11048: 009affd8 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11049: 0055b1d4 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11050: 00740048 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11051: 007196f8 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11050: 00740078 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11051: 00719728 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11052: 00db12d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11053: 0057d118 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11054: 00370548 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11055: 0074d790 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11055: 0074d7c0 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11056: 004ba5fc 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11057: 007cc5dc 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11057: 007cc60c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11058: 00d68b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11059: 00db1010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11060: 00d6a390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11061: 00d787ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11062: 00c7d344 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11063: 00d79488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11064: 004b5838 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11065: 007bb0b8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11065: 007bb0e8 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11066: 00daff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11067: 008d00b4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11067: 008d00e4 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11068: 00d683d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11069: 00d6f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11070: 0074d998 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11070: 0074d9c8 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11071: 00db038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11072: 00d76b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 11073: 0074307c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 11073: 007430ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11074: 00dafee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11075: 0085e7d0 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11076: 009c1de4 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11075: 0085e800 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11076: 009c1e14 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11077: 00db2282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11078: 008de048 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11078: 008de078 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11079: 00d64000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11080: 00334878 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11081: 002e4d6c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11082: 00d66438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11083: 00821e10 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11083: 00821e40 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11084: 00db04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11085: 007b67f8 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11085: 007b6828 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11086: 00db0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11087: 00db2236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11088: 00d7199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11089: 00d6dd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11090: 00d71f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11091: 0072c964 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11091: 0072c994 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11092: 00db04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11093: 00db1f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11094: 00d6bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11095: 0058a784 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 11096: 00730c44 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 11096: 00730c74 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11097: 00cb0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 11098: 00730cc0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 11098: 00730cf0 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11099: 00dafde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11100: 0032d454 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11101: 005519e0 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11102: 00db07a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11103: 004090f0 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11104: 009099b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11104: 009099e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11105: 00db11f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11106: 009130b8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11106: 009130e8 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11107: 00db1906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11108: 005730dc 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11109: 00db0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11110: 00d68180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 11111: 008e3db0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11111: 008e3de0 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11112: 00d6d2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11113: 00db0c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11114: 002cfdd0 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11115: 00db2026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11116: 00db0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11117: 008c34b4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11118: 00b87db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11117: 008c34e4 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11118: 00b87de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11119: 00cc424c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11120: 00db1a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11121: 00db23a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11122: 007acd28 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 11123: 0071dff0 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11124: 007f75d8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11122: 007acd58 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11123: 0071e020 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 11124: 007f7608 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11125: 00db02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11126: 0085d878 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11126: 0085d8a8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11127: 00d66d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11128: 0092263c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11128: 0092266c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 11129: 00db198e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 11130: 007f28fc 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11130: 007f292c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11131: 00db0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11132: 008c9938 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11133: 00908ce0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11132: 008c9968 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11133: 00908d10 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11134: 00290928 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11135: 009b1b48 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11136: 0094a9ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11135: 009b1b78 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11136: 0094a9dc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11137: 0057c6c0 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11138: 008cf400 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11138: 008cf430 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11139: 00289fe4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11140: 003767ac 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11141: 00b86c58 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11141: 00b86c88 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11142: 004aa72c 360 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11143: 00757724 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11143: 00757754 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11144: 00d658e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11145: 004623a8 104 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11146: 0058f9e8 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11147: 00d726a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11148: 007a53b0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11149: 0093937c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11148: 007a53e0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11149: 009393ac 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11150: 00d7ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11151: 00dafd54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11152: 008c9994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11153: 0090e6fc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11152: 008c99c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11153: 0090e72c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11154: 00d6a9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11155: 00d7afbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11156: 007e61cc 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11156: 007e61fc 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11157: 00d7b894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11158: 00dafd79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11159: 00d664e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11160: 005a0aec 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11161: 00578f60 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11162: 008c3378 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11163: 0099de38 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11164: 008d443c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11162: 008c33a8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11163: 0099de68 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11164: 008d446c 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11165: 00d732f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11166: 00d6d734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11167: 00622cb0 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11168: 00d79538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11169: 0032d52c 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11170: 00db144c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11171: 00d6fa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11172: 009bd004 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11172: 009bd034 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11173: 00c84a08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11174: 002c5894 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11175: 002cd270 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11176: 00db05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11177: 00cc8fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11178: 007f04e4 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11178: 007f0514 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11179: 003db744 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11180: 0099c6bc 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11180: 0099c6ec 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11181: 00db140a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11182: 00299760 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11183: 0090e510 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11183: 0090e540 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11184: 00d7a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11185: 00d68680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11186: 0056456c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11187: 00db1746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11188: 009ad56c 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11188: 009ad59c 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11189: 00d735e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11190: 00993944 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 11191: 0073d070 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 11190: 00993974 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11191: 0073d0a0 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 11192: 005a6b98 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11193: 00cb6de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11194: 00db194a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11195: 00d7859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 11196: 0073dae4 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 11197: 00716354 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 11196: 0073db14 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 11197: 00716384 400 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 11198: 00291f54 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 11199: 00d65280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 11200: 00db09b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 11201: 00d77538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 11202: 00dafd7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 11203: 002f3394 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 11204: 00db1eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11205: 00280b4c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11206: 00d68580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11207: 00db28ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11208: 00ccd9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11209: 00db0bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11210: 00db0f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11211: 009367bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 11212: 007e5534 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11213: 008f883c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11211: 009367ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11212: 007e5564 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11213: 008f886c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11214: 00db2118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11215: 00db1252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11216: 0037a8d8 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11217: 00c7dca8 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11218: 009826c0 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11219: 0081f604 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11218: 009826f0 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11219: 0081f634 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11220: 004f7b3c 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11221: 00db0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11222: 00d9f601 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 11223: 00cb730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11224: 0028a828 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11225: 00db25a4 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11226: 00db23d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11227: 00858ed8 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11227: 00858f08 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11228: 003fd350 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 11229: 004f8554 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 11230: 0073c1c0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11231: 006c41d4 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11232: 0096a788 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 11233: 00716dec 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11234: 007f7520 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11230: 0073c1f0 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 11231: 006c4204 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11232: 0096a7b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11233: 00716e1c 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 11234: 007f7550 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11235: 0062a754 124 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11236: 00db0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11237: 00d69e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11238: 00d6d304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11239: 00db19ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11240: 00755050 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 11241: 006ec744 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 11242: 0071f5c0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 11240: 00755080 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11241: 006ec774 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 11242: 0071f5f0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11243: 00447b98 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11244: 00c7d9a8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11245: 00db09b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 11246: 0077bf50 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11247: 00759cac 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11246: 0077bf80 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 11247: 00759cdc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11248: 00d64290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11249: 003aa760 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11250: 00db19f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11251: 00db143c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11252: 0062aee4 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11253: 00d6cfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 11254: 006ec934 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 11255: 0071ed18 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 11254: 006ec964 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 11255: 0071ed48 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 11256: 00d68230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11257: 00db116e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11258: 00d7aec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11259: 00d79688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 11260: 00db1ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11261: 00db1f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11262: 00db0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11263: 00db1d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11264: 0057d238 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11265: 00db117a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ - 11266: 006ec7f0 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 11266: 006ec820 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11267: 00545844 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11268: 002a9d78 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 11269: 00737c38 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 11269: 00737c68 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11270: 00d7ae80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11271: 00cd6390 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ - 11272: 0073ff54 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11273: 009b1a18 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11272: 0073ff84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 11273: 009b1a48 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11274: 00d68510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11275: 00db1888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11276: 00db2944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11277: 009c7a10 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11277: 009c7a40 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11278: 00d6f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 11279: 0070c194 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11280: 0099c99c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11281: 008ad93c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11279: 0070c1c4 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 11280: 0099c9cc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11281: 008ad96c 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11282: 0062bbb0 408 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11283: 00db1948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11284: 005d17f0 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11285: 00d7a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11286: 00932404 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11286: 00932434 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11287: 00d7135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11288: 009c0cc0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11288: 009c0cf0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11289: 00db067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11290: 0069e154 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11290: 0069e184 100 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11291: 00db00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11292: 00d67280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11293: 0063e5cc 96 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11294: 00c7d7cc 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11295: 005467ac 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11296: 00d739d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11297: 00da767c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 11298: 00db1832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11299: 00916284 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11299: 009162b4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11300: 00d73e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11301: 00db1db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11302: 00d7addc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11303: 008fc288 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11303: 008fc2b8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11304: 00db10d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11305: 00d6f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11306: 00d79718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11307: 009b68d0 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11307: 009b6900 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11308: 00d69ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11309: 00909a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11309: 00909a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11310: 0064a5a0 136 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11311: 008f6108 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11311: 008f6138 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11312: 00cba800 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11313: 00dafdaa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11314: 00966c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11314: 00966cc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11315: 00d673a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11316: 0029fa74 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11317: 00295620 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11318: 005aed6c 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11319: 00d69f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11320: 00d66b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11321: 006201f8 380 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11322: 00db1f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11323: 00d6705c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11324: 005387c0 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 11325: 00731410 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11326: 007564bc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11325: 00731440 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 11326: 007564ec 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11327: 0064b9f8 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11328: 00649fe0 148 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11329: 00db1fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11330: 0063e270 76 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11331: 00d6d634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11332: 00d65f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11333: 00378030 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11339,1484 +11339,1484 @@ │ │ │ │ 11335: 00476878 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11336: 00db0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11337: 00d664b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11338: 0062aee0 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11339: 00d65afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11340: 00286350 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11341: 00d7b514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 11342: 00740230 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 11342: 00740260 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11343: 00d66f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11344: 009ca9d4 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11344: 009caa04 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11345: 00d73338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11346: 00db00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11347: 00b0d080 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11347: 00b0d0b0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11348: 00d69dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11349: 0028afa0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 11350: 00795378 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 11350: 007953a8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11351: 00db11fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11352: 00d637d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11353: 00d65dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11354: 00d70af4 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11355: 00751e04 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11355: 00751e34 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11356: 00db0eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11357: 009a8fb4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11358: 006a477c 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11357: 009a8fe4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11358: 006a47ac 200 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11359: 00d6f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11360: 0062b6c8 320 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11361: 00db16dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11362: 00290214 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11363: 00c7e5d0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11364: 00d6e434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11365: 00db1e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11366: 00d74728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11367: 00b2ed74 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11367: 00b2eda4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11368: 00db2080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11369: 0044db10 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 11370: 00782ca4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11371: 0094d2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11370: 00782cd4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 11371: 0094d2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11372: 00db19f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11373: 00b2ed6c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11374: 009420e4 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 11375: 00780c2c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 11373: 00b2ed9c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11374: 00942114 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11375: 00780c5c 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11376: 00d6e494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11377: 005a6c14 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11378: 005520cc 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11379: 0051c8f0 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11380: 00db0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11381: 0081173c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11381: 0081176c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11382: 00db1ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11383: 00d73598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11384: 00db1486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11385: 006af004 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11385: 006af034 272 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11386: 00d6cf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11387: 005adb70 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11388: 00da7674 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11389: 008daecc 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11389: 008daefc 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11390: 005d92d8 320 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11391: 003274b4 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11392: 00d7bc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11393: 00db18c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11394: 00db174a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11395: 007ba5e0 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 11396: 0070e27c 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11397: 009787e8 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11398: 009c7760 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11395: 007ba610 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11396: 0070e2ac 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 11397: 00978818 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11398: 009c7790 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11399: 00d75fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11400: 00d6a400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11401: 007f0e7c 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11402: 0091438c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11401: 007f0eac 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11402: 009143bc 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11403: 00db1118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11404: 00db0ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11405: 00d680e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11406: 0081b1e0 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11406: 0081b210 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11407: 00db100e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11408: 00db02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11409: 00d74da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11410: 00db06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11411: 00637248 248 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11412: 008d51a8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11412: 008d51d8 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11413: 00cc73cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11414: 002a0a04 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11415: 0081eb18 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11415: 0081eb48 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11416: 00db01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11417: 00db11ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ - 11418: 00730f9c 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 11418: 00730fcc 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11419: 00daff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11420: 00d73d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 11421: 007016c4 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11422: 00837a18 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11421: 007016f4 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 11422: 00837a48 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11423: 00db2014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11424: 005da5d4 184 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11425: 00d67df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11426: 00d7afac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11427: 008d3ebc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11427: 008d3eec 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11428: 00d76af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11429: 00d6e3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11430: 00d66e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11431: 009114ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11432: 008ded54 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11431: 0091151c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11432: 008ded84 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11433: 006422f4 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11434: 00d9f061 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11435: 0064ad44 72 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11436: 00db15ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11437: 00d77fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11438: 006edeac 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11438: 006ededc 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11439: 005fb4b8 452 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11440: 00d76908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11441: 00db0afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11442: 004089b0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11443: 008ef314 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 11444: 008d2694 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11443: 008ef344 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11444: 008d26c4 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11445: 00db1304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11446: 00db1152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11447: 00cba69c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11448: 00cba6fc 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11449: 00cba70c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11450: 005d1760 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11451: 007b0320 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11451: 007b0350 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11452: 00d6c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11453: 00db088c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11454: 00d77008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11455: 00d772f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11456: 00d6d534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11457: 00db05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11458: 00d6f890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11459: 00cb7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11460: 009c98dc 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11461: 008c7f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11462: 006e5af8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11463: 00972a7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11464: 008d67f8 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11460: 009c990c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11461: 008c7f88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11462: 006e5b28 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11463: 00972aac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11464: 008d6828 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11465: 00d665a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11466: 00ccac84 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11467: 00db1308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11468: 00811974 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11468: 008119a4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11469: 0062a920 24 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11470: 00db02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11471: 008d8a3c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11472: 00889384 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11473: 0090cf24 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11471: 008d8a6c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11472: 008893b4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11473: 0090cf54 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11474: 00d66368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11475: 00d69e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11476: 009af348 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11476: 009af378 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11477: 0028646c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11478: 00d65e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11479: 00db0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11480: 002a1308 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11481: 0043934c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11482: 00db1f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11483: 00c71164 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11484: 00331320 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11485: 00daff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11486: 00db1b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11487: 00dafe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11488: 00637340 196 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11489: 00d66f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11490: 00cd5838 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11491: 00986afc 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11491: 00986b2c 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11492: 00db1966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11493: 00db22e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11494: 00d65320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11495: 00db0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11496: 009c8694 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11496: 009c86c4 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11497: 00db15b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11498: 009d42bc 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11498: 009d42ec 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11499: 00d75898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11500: 00cb2a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11501: 00d680b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11502: 00d74438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11503: 00cd58bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11504: 00c7d528 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11505: 00cc7558 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11506: 00932474 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11507: 008ad35c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11506: 009324a4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11507: 008ad38c 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11508: 00d6887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11509: 00db066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11510: 00aebbfc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11511: 007ba7f8 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11512: 0069e00c 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11510: 00aebc2c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11511: 007ba828 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11512: 0069e03c 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11513: 00db1b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11514: 00b9ed04 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11515: 00903838 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11514: 00b9ed34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11515: 00903868 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11516: 00db068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11517: 00d7bd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11518: 0079f9ac 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11518: 0079f9dc 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11519: 00daffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11520: 0033a140 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11521: 00931e74 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11521: 00931ea4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11522: 0043e270 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 11523: 00732864 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 11523: 00732894 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11524: 00d7acac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11525: 0090b8b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11525: 0090b8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11526: 00580938 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 11527: 0074ea18 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11527: 0074ea48 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11528: 00db0f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11529: 00db1848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11530: 005dfb30 100 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11531: 0093d918 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11531: 0093d948 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11532: 00572cd0 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11533: 00d9f608 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11534: 0062c288 488 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11535: 00daffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 11536: 00797868 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 11536: 00797898 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11537: 00db1b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11538: 0051bc7c 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11539: 00cd3294 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11540: 00db1a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11541: 00db1f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11542: 006304f0 196 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11543: 00d78da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11544: 007f2998 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11544: 007f29c8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11545: 00db0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11546: 00d69528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11547: 00db15e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11548: 008f8a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11548: 008f8a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11549: 00d73488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11550: 00db0bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11551: 00d7b3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 11552: 00814480 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11552: 008144b0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11553: 00d79f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11554: 00ccc5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11555: 0040348c 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11556: 0062aedc 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11557: 008f51c8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 11558: 00782ba4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 11557: 008f51f8 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11558: 00782bd4 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11559: 00dafd39 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11560: 0064b1ec 968 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11561: 0062d120 308 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11562: 009cc568 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11562: 009cc598 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11563: 00d66bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11564: 00d7af00 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11565: 00d6edf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11566: 00db0e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11567: 0096f5e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11567: 0096f614 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11568: 00db0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11569: 00c7b404 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11570: 00d6dc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11571: 00d6f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11572: 005ade30 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11573: 00bc7964 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11574: 00997cd4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11574: 00997d04 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11575: 00388fe0 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11576: 00644af0 132 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11577: 00902e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11577: 00902e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11578: 00db03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11579: 00d737e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11580: 00930f4c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 11581: 00773e48 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 11580: 00930f7c 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11581: 00773e78 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11582: 00db0e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 11583: 00777930 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 11583: 00777960 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11584: 00db05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11585: 00db08ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11586: 0056bce0 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11587: 003c6cf0 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11588: 008c8968 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11588: 008c8998 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11589: 0064467c 168 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11590: 005da68c 52 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11591: 0055e660 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11592: 00d7204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11593: 008a8c88 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11593: 008a8cb8 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11594: 00dafeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11595: 00d6a750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11596: 00553090 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11597: 00db19a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11598: 0055ad64 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11599: 00db1e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11600: 00d6c568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11601: 00d6b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11602: 0053ff80 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11603: 00dafdb4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11604: 008a6110 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11604: 008a6140 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11605: 00db1762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11606: 00db0d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11607: 004038ac 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11608: 00db17a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11609: 00d74fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11610: 00d78d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11611: 009985fc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11611: 0099862c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11612: 00db16f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11613: 00cb6e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11614: 0099d564 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11614: 0099d594 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11615: 002f1144 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11616: 00285d64 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11617: 00d7af6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11618: 00db18c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11619: 00db1d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11620: 00dafd9e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11621: 00db0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11622: 0043db98 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11623: 00d6f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11624: 00db1872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11625: 00ccc2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11626: 00939d2c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11627: 00997dd4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11626: 00939d5c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11627: 00997e04 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11628: 0064259c 232 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11629: 00cd0114 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11630: 009084c8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11630: 009084f8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11631: 00db05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11632: 00505d0c 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11633: 00daffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11634: 00cc7ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11635: 00db0a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 11636: 00782678 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11637: 0096495c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11636: 007826a8 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 11637: 0096498c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11638: 00d72ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 11639: 00795074 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 11639: 007950a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11640: 00522be8 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11641: 0029c5b8 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11642: 00d67260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11643: 00745d50 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11644: 00905f80 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11643: 00745d80 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11644: 00905fb0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11645: 00db0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11646: 006e6dd4 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11646: 006e6e04 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11647: 005cb858 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11648: 00d75d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11649: 00644870 156 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 11650: 00d71c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11651: 00641ca8 308 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 11652: 00d7215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 11653: 00795554 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 11653: 00795584 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11654: 0057a1bc 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11655: 008092f4 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11656: 00901050 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11655: 00809324 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11656: 00901080 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11657: 00d68eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11658: 0029d388 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11659: 008148e0 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11659: 00814910 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11660: 00db20d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11661: 00d778a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11662: 0094b5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11662: 0094b600 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11663: 00db18e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11664: 00cb7390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11665: 002b65c0 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11666: 0095fd40 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11666: 0095fd70 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11667: 00d72b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11668: 00cd19d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 11669: 00d6c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11670: 00d79d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 11671: 007954d4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 11671: 00795504 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11672: 005732e4 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11673: 008e554c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11673: 008e557c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11674: 00d6d354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11675: 00323e10 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11676: 00572f50 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11677: 00db0e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11678: 00d6dad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11679: 00d6dc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11680: 00d68b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11681: 00db13b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11682: 00d65844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11683: 00db0dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11684: 00db181e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11685: 0057d404 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11686: 0093dc60 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11687: 0099ce98 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11686: 0093dc90 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11687: 0099cec8 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11688: 00db1208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 11689: 00ccef08 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 11690: 00db2940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11691: 008f8b1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11691: 008f8b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11692: 00d7891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11693: 002c5874 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 11694: 00782988 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 11694: 007829b8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11695: 00d6b28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11696: 00db1eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11697: 00392748 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11698: 00d76b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11699: 00644a58 152 FUNC GLOBAL DEFAULT 12 helper_vextuhlx │ │ │ │ 11700: 002d6ff4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11701: 00d66518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11702: 005cac68 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11703: 00db16ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11704: 00db28e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11705: 0043d0cc 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11706: 00db07d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11707: 0079a0fc 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11707: 0079a12c 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11708: 00d78afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11709: 00d73898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 11710: 009cafe4 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 11711: 006f7b80 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11712: 007e1e9c 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11710: 009cb014 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11711: 006f7bb0 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 11712: 007e1ecc 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11713: 00285e64 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11714: 0057977c 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11715: 00799abc 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11715: 00799aec 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11716: 006355ec 104 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 11717: 00dafe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 11718: 00717710 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 11718: 00717740 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11719: 002e55e8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11720: 009af060 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11721: 008c7c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11720: 009af090 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11721: 008c7c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11722: 00d696b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11723: 00d65620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11724: 00d6b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11725: 0029065c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11726: 00d74c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11727: 0093980c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11727: 0093983c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11728: 00d6aab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11729: 00d6e234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11730: 00d6f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 11731: 00773ee0 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 11731: 00773f10 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11732: 00d74d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11733: 00990b2c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11733: 00990b5c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11734: 00db16b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11735: 0026cad8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11736: 00dafdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11737: 00d6702c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11738: 00db170e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 11739: 00d6a620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 11740: 0077532c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 11740: 0077535c 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11741: 00641ddc 236 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 11742: 003cb334 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11743: 00c7d668 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11744: 00db1c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 11745: 009acd58 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11745: 009acd88 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11746: 00d79a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11747: 00d6be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11748: 003dc7f4 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 11749: 00dafd95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11750: 002ab288 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 11751: 0090f188 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11751: 0090f1b8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11752: 00db0ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11753: 00db0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11754: 00db13c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11755: 0072b228 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11756: 0090b358 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11757: 00984950 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11755: 0072b258 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11756: 0090b388 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11757: 00984980 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11758: 004a3450 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11759: 00db185e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 11760: 0069c974 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 11760: 0069c9a4 436 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 11761: 00d66248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11762: 0090ba80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 11763: 006cb7fc 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 11762: 0090bab0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11763: 006cb82c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 11764: 00db0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11765: 008cb4ac 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11766: 00757c48 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11765: 008cb4dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11766: 00757c78 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11767: 00d68640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11768: 0052527c 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11769: 00d6a3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11770: 0099a718 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11771: 00811348 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11772: 0077cad4 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 11770: 0099a748 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11771: 00811378 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11772: 0077cb04 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11773: 00db0e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11774: 00db03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11775: 00db16be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11776: 009b3258 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11776: 009b3288 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11777: 00bc6428 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11778: 00d7249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 11779: 0077bd1c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 11779: 0077bd4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11780: 00492a88 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11781: 00d77318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11782: 0069dd74 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 11782: 0069dda4 160 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 11783: 00db008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11784: 00d7168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 11785: 006d3b94 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11785: 006d3bc4 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11786: 00db0fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11787: 00d65270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11788: 00d6ddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11789: 008fc124 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11789: 008fc154 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11790: 0028b928 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 11791: 00772954 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11792: 009470b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 11793: 008dce34 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11794: 00902fdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11791: 00772984 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 11792: 009470e0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11793: 008dce64 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11794: 0090300c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11795: 00db0e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11796: 00950ff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11797: 00723c2c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11796: 00951028 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11797: 00723c5c 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11798: 00d73f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11799: 00db0b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11800: 00db0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11801: 00cceb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 11802: 00d78fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 11803: 002f33ac 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 11804: 006450b8 296 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 11805: 008dbf9c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11805: 008dbfcc 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11806: 0039a3f8 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11807: 00d6cf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11808: 00d73868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11809: 00db123c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 11810: 00db2286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11811: 00d6aa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11812: 0044cbe8 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11813: 00754284 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11813: 007542b4 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11814: 00db1b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 11815: 0070e1d0 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 11815: 0070e200 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11816: 002e733c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11817: 00d663d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 11818: 0071b8e0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 11818: 0071b910 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11819: 00302c50 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11820: 00db0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11821: 00d67e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11822: 00daff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11823: 00db1742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11824: 00729018 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11824: 00729048 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11825: 00cb8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11826: 00324010 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11827: 00d75a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11828: 00db0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11829: 00285f58 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11830: 0028d994 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11831: 008c1554 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11832: 0093edfc 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11831: 008c1584 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11832: 0093ee2c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11833: 00d7a6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11834: 006409d0 208 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 11835: 00d6d6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11836: 00db0a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11837: 009c8e5c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11838: 008ad9b8 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11837: 009c8e8c 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11838: 008ad9e8 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11839: 00db1ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11840: 008e3020 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11840: 008e3050 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11841: 0057ae80 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11842: 0084a65c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11842: 0084a68c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11843: 00281bec 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11844: 00644c8c 132 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 11845: 00640af8 88 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 11846: 00d6e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11847: 00d76918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 11848: 00cc4a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 11849: 0064b9f4 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 11850: 00999418 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11850: 00999448 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11851: 00db1116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11852: 0098098c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11853: 009413f8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11852: 009809bc 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11853: 00941428 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11854: 00db1a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11855: 00db1f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11856: 00db0b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11857: 00511dd0 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11858: 007ac7b4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11859: 00978220 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11860: 008c94e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11861: 00745cf8 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 11862: 007e619c 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 11863: 00745498 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 11858: 007ac7e4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11859: 00978250 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11860: 008c9518 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11861: 00745d28 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 11862: 007e61cc 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11863: 007454c8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11864: 00640b84 52 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 11865: 00d66dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 11866: 0070e0d0 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 11867: 00782de0 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11868: 00944274 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11866: 0070e100 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 11867: 00782e10 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 11868: 009442a4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11869: 00db0fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11870: 00d70448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 11871: 00da766e 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11872: 00d66bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11873: 00cc7fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 11874: 00db1916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11875: 00d77c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11876: 00db174e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11877: 00d7b1f0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11878: 00db182c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11879: 0093f88c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11879: 0093f8bc 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11880: 00db0b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11881: 0059ff9c 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11882: 007b2318 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11883: 008128d4 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11882: 007b2348 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11883: 00812904 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11884: 00283398 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11885: 00388ec8 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11886: 009b1bb4 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11886: 009b1be4 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11887: 00db2106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11888: 00db0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11889: 0044b580 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11890: 00913824 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11890: 00913854 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11891: 00db114c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11892: 007e1a34 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11893: 008daa18 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11892: 007e1a64 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11893: 008daa48 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11894: 00d753c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11895: 00d79958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 11896: 00646fb4 160 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 11897: 007565ac 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11897: 007565dc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11898: 00d6ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11899: 002ea7d4 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 11900: 007944f8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 11900: 00794528 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11901: 00dafd9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11902: 0053d3ec 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 11903: 00db111a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11904: 00db1cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11905: 00cb7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11906: 00644f90 296 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ - 11907: 00781284 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 11907: 007812b4 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11908: 00dafe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11909: 008a9f04 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11909: 008a9f34 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11910: 00db1ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11911: 00d74138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11912: 00db2922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11913: 00818568 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11913: 00818598 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11914: 00d77c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 11915: 0073cd60 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 11916: 00780b04 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 11915: 0073cd90 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 11916: 00780b34 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11917: 00dafe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 11918: 0077d0fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 11918: 0077d12c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11919: 00255660 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11920: 003aa5fc 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11921: 00721768 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 11922: 007987e8 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 11921: 00721798 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11922: 00798818 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11923: 004f13b8 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 11924: 00d6b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11925: 00958f8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11926: 007f5fd0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11925: 00958fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11926: 007f6000 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11927: 00dafeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11928: 0053523c 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11929: 00464228 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11930: 00db0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11931: 009c09c0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11932: 008186e8 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11931: 009c09f0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11932: 00818718 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11933: 003a4e48 112 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11934: 00d73aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 11935: 0069cd84 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 11935: 0069cdb4 24 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 11936: 00d77ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11937: 00db1dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11938: 00d7219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11939: 00d6d8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11940: 002e9998 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11941: 00463fb0 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 11942: 00794ae0 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 11942: 00794b10 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11943: 00db107a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11944: 00377648 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11945: 00998b04 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11945: 00998b34 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11946: 00db22a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11947: 00db1f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11948: 00644bfc 144 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 11949: 009c6908 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 11949: 009c6938 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 11950: 00283794 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11951: 00db23d8 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11952: 00db0f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11953: 00d7ac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11954: 00c7d90c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11955: 0026de2c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11956: 0081f264 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11956: 0081f294 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11957: 00d77f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11958: 00db218e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11959: 00d747a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11960: 00dafd66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11961: 007ba58c 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11962: 008c7d8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11961: 007ba5bc 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11962: 008c7dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 11963: 00db214a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 11964: 00d710cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 11965: 00c7ed1c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 11966: 00cb8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 11967: 00788ccc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 11968: 008f4fc8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 11967: 00788cfc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 11968: 008f4ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 11969: 00d6fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 11970: 00809424 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 11970: 00809454 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 11971: 00db1fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 11972: 0064ae70 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 11973: 0028b958 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 11974: 003163a0 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 11975: 00649d98 32 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 11976: 0057d44c 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 11977: 00cc79fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 11978: 00626240 312 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 11979: 00d6ce94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 11980: 007b971c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 11980: 007b974c 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 11981: 00d788ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 11982: 0073d3d8 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 11982: 0073d408 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 11983: 00d76a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 11984: 00cd5de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 11985: 00db14f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 11986: 0090260c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 11986: 0090263c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 11987: 0028846c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 11988: 00498f14 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 11989: 00440808 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 11990: 008e37e4 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 11990: 008e3814 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 11991: 005901c0 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 11992: 00936ab0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 11992: 00936ae0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 11993: 00d690ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 11994: 00cd063c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 11995: 0091f594 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 11996: 0090be18 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 11995: 0091f5c4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 11996: 0090be48 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 11997: 0055b1b0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 11998: 00d7a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 11999: 003c36ec 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12000: 009b25f8 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12000: 009b2628 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12001: 00d70138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 12002: 00db089a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12003: 00db0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12004: 00db00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12005: 009bde60 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12005: 009bde90 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12006: 00d786fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12007: 00d6dbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12008: 00d66b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12009: 00dafd48 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12010: 00d79ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12011: 00257898 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12012: 00d6e274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 12013: 00d76f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12014: 00d75420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12015: 00db0bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12016: 00d6d5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12017: 00db0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12018: 00d783bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12019: 00db14c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12020: 008c47c8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12020: 008c47f8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12021: 00da7680 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 12022: 0098fd6c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12022: 0098fd9c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12023: 00d76c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12024: 00745d58 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12024: 00745d88 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12025: 00db0a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12026: 00dafd80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12027: 00640904 204 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12028: 00d70478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12029: 00d6a430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12030: 00d6b57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12031: 00cd2214 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ 12032: 00d65aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12033: 00640aa0 88 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12034: 00db0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12035: 0062b808 296 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12036: 00db162c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12037: 0029dedc 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12038: 004fa0b0 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12039: 009b4c54 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12040: 00902ec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12039: 009b4c84 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12040: 00902ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12041: 00d6db34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12042: 00d6f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12043: 00db210e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12044: 00db05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12045: 00d6e034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12046: 003dc7e8 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12047: 00629788 524 FUNC GLOBAL DEFAULT 12 helper_fcmpo │ │ │ │ 12048: 00db178c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 12049: 0073d89c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 12049: 0073d8cc 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 12050: 00db2598 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 12051: 0078ae20 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12052: 00810d58 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12053: 006a6570 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12051: 0078ae50 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 12052: 00810d88 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12053: 006a65a0 788 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12054: 006295b8 464 FUNC GLOBAL DEFAULT 12 helper_fcmpu │ │ │ │ 12055: 00db0f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12056: 008ca234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12057: 008d7388 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12056: 008ca264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12057: 008d73b8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12058: 00db19dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12059: 00640b50 52 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12060: 00db0fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12061: 007e6034 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12061: 007e6064 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12062: 00d6a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12063: 0084cf60 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12063: 0084cf90 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12064: 00d7b04c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12065: 00ccb4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12066: 007b66b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12066: 007b66e8 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12067: 00d70348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12068: 00d758e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 12069: 007821c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 12069: 007821f8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12070: 00db131a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12071: 00daffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 12072: 0077e05c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 12072: 0077e08c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12073: 004b0504 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12074: 00db1a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12075: 006ad06c 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12075: 006ad09c 228 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12076: 00db04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12077: 0043218c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12078: 00db2298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12079: 00d7a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12080: 004041a4 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12081: 00db1358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12082: 00db152e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12083: 008d074c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12083: 008d077c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12084: 00db1cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12085: 007de470 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12086: 009a2114 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12085: 007de4a0 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12086: 009a2144 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12087: 00db2168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 12088: 006efbfc 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 12088: 006efc2c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12089: 00db03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 12090: 0075dbc4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 12090: 0075dbf4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12091: 00ccfb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12092: 00d6912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12093: 00db1480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12094: 009aedb0 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 12095: 0073e744 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 12094: 009aede0 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12095: 0073e774 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12096: 00db19a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12097: 0096056c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12097: 0096059c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12098: 00cc7978 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12099: 0074ed0c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12099: 0074ed3c 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12100: 00d6c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12101: 00d70338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12102: 00db0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12103: 009c029c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12103: 009c02cc 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12104: 00db10ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12105: 00db0a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12106: 00544358 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12107: 008ad764 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12108: 009b2c78 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12107: 008ad794 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12108: 009b2ca8 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12109: 00d72b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12110: 008edd54 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12110: 008edd84 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12111: 00272948 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12112: 00d743b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12113: 00d64410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12114: 00db2234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12115: 00d6d9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12116: 0074626c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12117: 009b5158 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12116: 0074629c 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12117: 009b5188 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12118: 00d645b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12119: 007cfb4c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12119: 007cfb7c 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12120: 00d75d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12121: 00db0bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12122: 002a6278 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12123: 008e8d84 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12124: 009a6394 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 12125: 0077a2e0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 12126: 00719650 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12127: 0097a05c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12123: 008e8db4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12124: 009a63c4 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12125: 0077a310 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 12126: 00719680 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 12127: 0097a08c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12128: 00db2094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12129: 008c89c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12130: 006a2d60 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12131: 008ca00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12132: 0069f3dc 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12129: 008c89f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12130: 006a2d90 1216 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12131: 008ca03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12132: 0069f40c 12 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12133: 0029dfa8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12134: 00d65f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12135: 005dbbac 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12136: 00dafddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12137: 0095c664 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12137: 0095c694 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12138: 00d680d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12139: 0029b1ac 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12140: 00927b78 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12140: 00927ba8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12141: 00db0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12142: 00d69ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12143: 00d75120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12144: 00994498 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12144: 009944c8 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12145: 006305b4 320 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12146: 006c8414 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12146: 006c8444 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12147: 00da767d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 12148: 00db2920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12149: 0079f634 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12149: 0079f664 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12150: 00db1f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12151: 00db0e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 12152: 0071c974 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12153: 00957c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12152: 0071c9a4 1156 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 12153: 00957c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12154: 004b45d8 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12155: 00cca96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12156: 009adc68 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12156: 009adc98 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12157: 00d6da24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12158: 008fa52c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12158: 008fa55c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12159: 00db1e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12160: 00d5dc58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12161: 00d79e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12162: 0090bd60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12162: 0090bd90 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12163: 0028b948 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12164: 00980c34 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12164: 00980c64 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12165: 00cca33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12166: 00636250 336 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12167: 00db168e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12168: 00db0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12169: 00db081e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12170: 00403878 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12171: 00db0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12172: 00cc3988 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12173: 006e7b0c 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12173: 006e7b3c 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12174: 00c7e5e8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12175: 00d78a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 12176: 00790bf0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 12176: 00790c20 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12177: 00d6c5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ - 12178: 00725b38 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12179: 00954d38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12178: 00725b68 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12179: 00954d68 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12180: 006363a0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12181: 00db1abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12182: 004b3abc 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12183: 00636520 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12184: 009b1f20 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12185: 00955b40 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12184: 009b1f50 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12185: 00955b70 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12186: 005ade5c 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12187: 00d68b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12188: 008af1f4 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12188: 008af224 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12189: 00d6b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12190: 00473548 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12191: 00d64380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 12192: 0073d370 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 12192: 0073d3a0 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 12193: 00db0e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12194: 00dafd5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 12195: 00730f88 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 12195: 00730fb8 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12196: 00d675e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 12197: 00443c84 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 12198: 006366a0 384 FUNC GLOBAL DEFAULT 12 helper_xvrdpiz │ │ │ │ 12199: 00db0af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 12200: 005ccb50 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 12201: 0064ae6c 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_transaction_failed │ │ │ │ 12202: 003c9cec 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 12203: 00db0b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 12204: 00db0882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 12205: 00d692dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12206: 00db21e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12207: 0064afb0 112 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12208: 00db103c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12209: 00d71bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 12210: 00716a6c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 12210: 00716a9c 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12211: 00db09a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12212: 00db1c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12213: 00b0d280 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12213: 00b0d2b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12214: 00d8d5c8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12215: 00c7d9f0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12216: 00db1608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12217: 00db232e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12218: 00293e28 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12219: 00d6d7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12220: 00db0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12221: 00979cb8 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12221: 00979ce8 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12222: 00d69e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12223: 005cacb4 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12224: 00cd2b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12225: 00954da8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12225: 00954dd8 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12226: 00511af0 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12227: 00292ad0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12228: 008ddc8c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12229: 00998fdc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12228: 008ddcbc 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12229: 0099900c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12230: 00d6b54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12231: 00db0c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12232: 003c9e38 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12233: 00294938 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12234: 00ccec74 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12235: 00db03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12236: 0096100c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12236: 0096103c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12237: 00cd02a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12238: 00db0bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12239: 00db0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12240: 008f48cc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12240: 008f48fc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12241: 00d7a700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12242: 00db1964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12243: 00d799f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12244: 009b269c 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12244: 009b26cc 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12245: 00c7e398 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12246: 00db0f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12247: 00d6d994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 12248: 00720a98 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 12249: 00743358 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12250: 0069e900 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12251: 0069e0b0 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12248: 00720ac8 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 12249: 00743388 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 12250: 0069e930 148 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12251: 0069e0e0 164 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12252: 0037a7f4 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12253: 00d7a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12254: 00d6ede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 12255: 009bca54 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12255: 009bca84 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12256: 00db2954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12257: 0062d254 296 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12258: 00d6ec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12259: 00db0a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12260: 00967368 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12260: 00967398 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12261: 00cb999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12262: 0082464c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12262: 0082467c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12263: 00379308 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12264: 00d69d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12265: 0099f6cc 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12265: 0099f6fc 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12266: 002919a4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12267: 004bb80c 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12268: 00db120e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12269: 00db2926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12270: 00917860 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12271: 00b0ce84 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12270: 00917890 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12271: 00b0ceb4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12272: 00db2030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12273: 0099cfdc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12273: 0099d00c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12274: 00d7858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12275: 00c7d2f8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12276: 00db1b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12277: 00cc4e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12278: 00db0a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12279: 00cc8e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12280: 00d64650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12281: 00c7ecd8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12282: 00976908 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12282: 00976938 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12283: 00d6f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12284: 00758630 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12284: 00758660 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12285: 00d6e574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12286: 008f470c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12286: 008f473c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12287: 00db1530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12288: 00db1b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12289: 009185a0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12290: 007bab68 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12291: 0080760c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12289: 009185d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12290: 007bab98 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12291: 0080763c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12292: 00cc8d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ - 12293: 0077c274 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12294: 00b92e84 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12293: 0077c2a4 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 12294: 00b92eb4 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12295: 005a4e90 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12296: 0099d5cc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12296: 0099d5fc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12297: 005c078c 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 12298: 0028b950 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 12299: 007955ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 12299: 0079561c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12300: 00cb58c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12301: 00d7baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12302: 00d79e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12303: 00db0a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12304: 00db26a8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12305: 00947e58 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12305: 00947e88 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12306: 00d69718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12307: 002cf6ac 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12308: 00db1774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12309: 00dafe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12310: 00d6e414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12311: 008c7efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12311: 008c7f2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12312: 00db1772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12313: 00db029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12314: 0096678c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12314: 009667bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12315: 00536fa0 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12316: 00d6a960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12317: 00d657d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12318: 009669b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12318: 009669e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 12319: 00db2180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12320: 0094fde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12320: 0094fe14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12321: 0062aee8 292 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12322: 00db1690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12323: 00db0e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12324: 007f3a70 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12325: 009115a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12326: 0098d9f4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12324: 007f3aa0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12325: 009115d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12326: 0098da24 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12327: 00db1f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12328: 00d7b7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12329: 00db1cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12330: 00cc8e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12331: 00814fd8 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12331: 00815008 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12332: 00d77a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12333: 00db12de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12334: 006b037c 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12334: 006b03ac 188 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12335: 00d7114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 12336: 0073e63c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 12337: 0078285c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 12336: 0073e66c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 12337: 0078288c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12338: 00d775e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12339: 00d5dc28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12340: 00524f40 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12341: 00d783ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12342: 0095312c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12342: 0095315c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12343: 00d788cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12344: 00cb541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 12345: 009205ac 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 12345: 009205dc 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 12346: 00db1100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12347: 00db1366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12348: 0098f0d8 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12348: 0098f108 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12349: 005a0624 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12350: 00719e08 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 12350: 00719e38 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12351: 00d7925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12352: 0096489c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12352: 009648cc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12353: 00d7ac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12354: 008c70f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12355: 00864ec0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12354: 008c7128 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12355: 00864ef0 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12356: 00d709a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 12357: 00723130 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12357: 00723160 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12358: 00d7213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12359: 00812a5c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12359: 00812a8c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12360: 00d696d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12361: 00cb4000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12362: 0028a1cc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12363: 00d664c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12364: 00996bfc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12364: 00996c2c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12365: 00d64820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12366: 00624d48 368 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ - 12367: 007328a4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 12368: 00730de8 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 12367: 007328d4 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 12368: 00730e18 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12369: 00281ad0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 12370: 009694bc 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12370: 009694ec 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12371: 00db0f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12372: 00db2212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12373: 007bda70 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12373: 007bdaa0 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12374: 00d6f2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12375: 00d6be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12376: 00db0e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12377: 008f90dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12377: 008f910c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12378: 0059d8f4 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12379: 00d6c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12380: 00d6f8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12381: 0028c598 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12382: 00d73ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12383: 00db0e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12384: 0074b7f0 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12384: 0074b820 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12385: 0057c654 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12386: 00958d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12386: 00958d94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12387: 00db079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12388: 00628388 176 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12389: 00d70628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12390: 00d7af8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12391: 00805780 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12391: 008057b0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12392: 0056554c 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12393: 0056b278 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12394: 00255d44 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12395: 00db1fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12396: 0096d380 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12396: 0096d3b0 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12397: 00d7accc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12398: 00d78ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12399: 00933580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12400: 006eb910 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12399: 009335b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12400: 006eb940 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12401: 00db19ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12402: 00cc6d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12403: 00db177c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12404: 005b05f8 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12405: 00db1556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12406: 00386ce0 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12407: 009cf660 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12407: 009cf690 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12408: 005732ec 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12409: 009cb87c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12409: 009cb8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12410: 00db18ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12411: 00d708a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12412: 00db0ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12413: 008f5108 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12414: 007e5334 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12413: 008f5138 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12414: 007e5364 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12415: 00db057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12416: 00920d84 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12416: 00920db4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12417: 00291904 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12418: 005cfe24 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12419: 0069eb74 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12419: 0069eba4 1052 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12420: 00db0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12421: 00d74428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12422: 008184e8 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12422: 00818518 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12423: 00db0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12424: 0094750c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12424: 0094753c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12425: 00d68bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 12426: 00db1d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12427: 00db0e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 12428: 0078126c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12429: 007dd1b0 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12428: 0078129c 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 12429: 007dd1e0 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12430: 005d37c0 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12431: 006240d8 508 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ - 12432: 009c01f0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 12433: 0078ff10 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12434: 00911714 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12435: 0093f9c8 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12436: 009477fc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12432: 009c0220 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12433: 0078ff40 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 12434: 00911744 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12435: 0093f9f8 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12436: 0094782c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12437: 00cb3f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12438: 00db2376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12439: 00db203c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12440: 00cc4eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ - 12441: 0098ed44 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12441: 0098ed74 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12442: 00d7109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12443: 00d681f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 12444: 00d7a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 12445: 0093d694 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 12446: 00741870 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 12445: 0093d6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12446: 007418a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12447: 002f3398 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12448: 00db164e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12449: 00295e7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12450: 009b97e8 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12450: 009b9818 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12451: 0043b08c 116 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12452: 00db1a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12453: 00d79d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12454: 00d63cd8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12455: 00db22d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12456: 00cc96dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12457: 00db115c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12458: 008d99fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12458: 008d9a2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12459: 00db2370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12460: 008f8ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12460: 008f8d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12461: 003344e0 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12462: 002edc8c 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12463: 008dd808 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12464: 006ad5a0 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12463: 008dd838 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12464: 006ad5d0 732 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12465: 00db293e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12466: 00288bd8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 12467: 00730e3c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12468: 0094a344 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12467: 00730e6c 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 12468: 0094a374 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12469: 00d7a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12470: 00db1e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12471: 00d7b02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12472: 00d64c0c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12473: 008c7714 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12473: 008c7744 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12474: 00db02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12475: 00d638f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12476: 00db21f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12477: 00db20b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12478: 00d67c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12479: 00911884 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12479: 009118b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12480: 00d71aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12481: 00db08a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12482: 00db0d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12483: 009bbd3c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12484: 00998f2c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12483: 009bbd6c 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12484: 00998f5c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12485: 005df82c 100 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12486: 00d6b43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12487: 00d71fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12488: 00db09dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12489: 0028d484 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12490: 00db237e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12491: 0057d550 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12492: 00db1c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12493: 005c8528 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12494: 00db02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12495: 006e7d28 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12495: 006e7d58 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12496: 00db0988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12497: 00900670 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12497: 009006a0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12498: 0032d4c0 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12499: 00d79b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12500: 00292814 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12501: 00db20f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12502: 002f10e0 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12503: 0096cd30 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12503: 0096cd60 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12504: 002ea3e0 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12505: 00d6b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12506: 00db0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12507: 00db10f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12508: 00db1182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12509: 00965cbc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12510: 009668a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12509: 00965cec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12510: 009668d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 12511: 00db1b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12512: 00db1dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12513: 00701184 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12513: 007011b4 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12514: 00d76ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12515: 002b7ddc 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12516: 00cc9c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12517: 00d667c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12518: 00d7bc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12519: 00db1ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 12520: 00794d3c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12521: 0098beb4 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12520: 00794d6c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 12521: 0098bee4 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12522: 00cc4984 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12523: 00437a08 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12524: 002962a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12525: 00286bf4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12526: 008b9548 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12527: 009275dc 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12528: 009645b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12526: 008b9578 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12527: 0092760c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12528: 009645e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12529: 00d68c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12530: 007d0170 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12530: 007d01a0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12531: 00db1c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12532: 007ad6e4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12532: 007ad714 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12533: 00d7183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12534: 00c7d228 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12535: 00d6dec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12536: 00338c88 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12537: 00db176e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12538: 00db1180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12539: 003c8dbc 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12540: 008c79f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 12541: 0070f024 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 12540: 008c7a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12541: 0070f054 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12542: 00d66804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12543: 00db09e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12544: 0064bf40 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12545: 005e2940 12 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12546: 00da885c 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12547: 00db126a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12548: 0086e444 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12548: 0086e474 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12549: 00d66498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12550: 00db1604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12551: 00db17ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12552: 009b08ec 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12552: 009b091c 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12553: 00534b34 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12554: 00db1daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12555: 00910a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12555: 00910a40 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12556: 00564284 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12557: 00db0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12558: 00961f98 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12559: 008f2f14 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12558: 00961fc8 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12559: 008f2f44 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12560: 00db0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12561: 00cb7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12562: 008f9564 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12562: 008f9594 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12563: 002ecfec 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12564: 00291a18 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12565: 005ad1a4 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12566: 00db0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12567: 00db0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12568: 00906e50 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12568: 00906e80 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12569: 004b7abc 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12570: 0054baa0 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12571: 00db1094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12572: 00db107e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12573: 0028936c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12574: 009487e8 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12574: 00948818 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12575: 00cb7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12576: 00d769d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12577: 0090c548 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 12578: 0074154c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 12577: 0090c578 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12578: 0074157c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12579: 00d66528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12580: 00632e90 324 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12581: 00cb3ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12582: 00d64510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12583: 00db218c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12584: 00d76bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12585: 00d64660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12586: 00db13b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12587: 0074d98c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12587: 0074d9bc 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12588: 005a7acc 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12589: 00745d48 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12589: 00745d78 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12590: 00cd06c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12591: 00db10ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12592: 00d67880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12593: 00468084 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12594: 009736cc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12595: 009cb93c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12594: 009736fc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12595: 009cb96c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12596: 00408444 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12597: 005cb17c 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 12598: 0073de5c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 12598: 0073de8c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 12599: 004025b8 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12600: 00db1a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 12601: 00794628 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12602: 009c8904 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12601: 00794658 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 12602: 009c8934 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12603: 005cb63c 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12604: 00d6d224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12605: 009bcd78 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12606: 0079f4b4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12607: 00998678 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12608: 007bb320 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12605: 009bcda8 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12606: 0079f4e4 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12607: 009986a8 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12608: 007bb350 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12609: 00d658c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12610: 002a0d90 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12611: 00b2ed28 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12611: 00b2ed58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12612: 006117e0 1700 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12613: 009bb794 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12613: 009bb7c4 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12614: 004f39e4 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12615: 008f4db4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12615: 008f4de4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12616: 00d684a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12617: 0053a3f0 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12618: 00c7d89c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12619: 0099e0c0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12619: 0099e0f0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12620: 0061f41c 268 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 12621: 0057d904 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12622: 00d6d014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12623: 00db1378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12624: 00db0d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 12625: 00921e54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12625: 00921e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12626: 002a3df0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12627: 00981ee0 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12627: 00981f10 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12628: 0055ae48 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12629: 003aa6d4 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12630: 00cc5350 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 12631: 00524e0c 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12632: 00824328 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12632: 00824358 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12633: 00c7b440 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12634: 00579298 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12635: 00db1986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12636: 00db23ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12637: 00db09c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12638: 00cc8f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 12639: 00d75b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12640: 0029c09c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12641: 00c7e51c 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12642: 00cc52cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 12643: 00db2952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12644: 0081ea28 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 12645: 0073cf38 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 12644: 0081ea58 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12645: 0073cf68 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 12646: 005781e4 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12647: 00324750 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12648: 00d6fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12649: 00db0de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12650: 009c6768 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 12651: 0096c268 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12650: 009c6798 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 12651: 0096c298 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12652: 004f43d8 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 12653: 0073b0bc 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12654: 0091104c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12653: 0073b0ec 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 12654: 0091107c 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12655: 00cb8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12656: 0026d40c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12657: 009b9d28 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12657: 009b9d58 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12658: 00db0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12659: 00d69e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12660: 00d6ed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12661: 00d7897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12662: 00d6b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12663: 00db22a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12664: 00db1aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12665: 00745eb4 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12665: 00745ee4 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12666: 00db0f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12667: 00db28e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12668: 00cc5248 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 12669: 00d73dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12670: 008bcbe4 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12670: 008bcc14 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12671: 00572e64 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 12672: 008a6a08 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12672: 008a6a38 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12673: 00d7920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12674: 009192f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12674: 00919324 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12675: 00c7d334 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12676: 0093f494 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12676: 0093f4c4 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12677: 00d7b360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12678: 00961654 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12679: 00756d48 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12678: 00961684 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12679: 00756d78 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12680: 00db0828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12681: 00d64aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12682: 0044aed0 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12683: 0094b294 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 12684: 009bdd4c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12683: 0094b2c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12684: 009bdd7c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12685: 00296724 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12686: 00cb0850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12687: 0027ea10 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12688: 00db1042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12689: 007d6230 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 12690: 00762c64 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 12689: 007d6260 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12690: 00762c94 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12691: 00db08e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12692: 0026f1a8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12693: 00cd2ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 12694: 009326c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12695: 00811d70 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12696: 008ad738 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12694: 009326f0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12695: 00811da0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12696: 008ad768 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12697: 00d774d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12698: 002ecf2c 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12699: 003daf04 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 12700: 00db2102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12701: 0093e34c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12701: 0093e37c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12702: 00d77c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12703: 0063fef4 488 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 12704: 00cc8344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 12705: 00d6df94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12706: 00950f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12706: 00950fcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12707: 00d6f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12708: 00810e70 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 12709: 00715ef8 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 12708: 00810ea0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12709: 00715f28 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12710: 00cd45a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 12711: 00db0f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12712: 00438b28 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12713: 002920b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12714: 00db1dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12715: 00d6f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 12716: 0069f270 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 12716: 0069f2a0 28 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 12717: 00d6d9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12718: 00db1c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12719: 00ccf7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 12720: 0053ec1c 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12721: 00961120 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12721: 00961150 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12722: 00d6da54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12723: 00ccf640 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 12724: 00295c70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12725: 00db1bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12726: 0056c00c 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12727: 00c7b434 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12728: 00ccf748 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 12729: 00db0b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12730: 002b7f14 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12731: 00cc54dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ - 12732: 00761bc4 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12733: 00981228 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12734: 00918d18 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12732: 00761bf4 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 12733: 00981258 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12734: 00918d48 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12735: 00d6a630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12736: 008f12fc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12737: 007bb204 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12736: 008f132c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12737: 007bb234 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12738: 00d6a1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12739: 00cc5458 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 12740: 00492a74 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12741: 006e7ba0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12741: 006e7bd0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12742: 00db0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12743: 00db0e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12744: 009945dc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12744: 0099460c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12745: 00d66fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12746: 0093fc88 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12747: 007ae78c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12746: 0093fcb8 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12747: 007ae7bc 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12748: 00c7e934 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12749: 00996b54 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12749: 00996b84 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12750: 00db1a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 12751: 00cc45e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 12752: 00ccf6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 12753: 007f46d0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12753: 007f4700 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12754: 00544f70 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12755: 007a8610 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12756: 007ae5f4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12755: 007a8640 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12756: 007ae624 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12757: 002f33b4 60 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12758: 005c9554 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12759: 008cb8a4 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12759: 008cb8d4 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12760: 0029484c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12761: 0029f35c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 12762: 00cc53d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 12763: 00925b90 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12763: 00925bc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12764: 00d6f2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12765: 00d73778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12766: 0028b998 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12767: 0038092c 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12768: 00cb4e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12769: 009590fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12769: 0095912c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12770: 00d6fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12771: 00958614 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12771: 00958644 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12772: 00db0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12773: 00db0b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12774: 009a1180 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12774: 009a11b0 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12775: 002a2144 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12776: 002953c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12777: 00338de8 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12778: 00325840 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12779: 008c284c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12779: 008c287c 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12780: 0032d05c 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12781: 0052cd74 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12782: 006c331c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12782: 006c334c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12783: 00cb0e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12784: 00d7a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12785: 00cb8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12786: 00dafd84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12787: 00db22d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12788: 00d711ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12789: 0032aac0 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12790: 008be4e4 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12790: 008be514 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12791: 00db1e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 12792: 00745978 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 12793: 0070ca24 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12794: 00799450 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12792: 007459a8 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 12793: 0070ca54 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 12794: 00799480 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12795: 00d64050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12796: 0053bff0 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12797: 00326820 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12798: 0029049c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12799: 0074bde8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12799: 0074be18 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12800: 00d672a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12801: 00cb0640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12802: 00cb8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12803: 0057d4b8 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12804: 00db002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12805: 00daff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12806: 004f0a54 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12807: 00d7129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12808: 008fdc88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12808: 008fdcb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12809: 00db116c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12810: 009672b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12811: 0081209c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12810: 009672e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12811: 008120cc 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12812: 00292160 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12813: 00cb54a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12814: 00cc25f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 12815: 00db05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12816: 00db2074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12817: 00d6a0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12818: 00296090 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -12825,2861 +12825,2861 @@ │ │ │ │ 12821: 00d6aa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 12822: 00d64a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12823: 004aabd0 176 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12824: 00d64afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12825: 00404154 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 12826: 00d6ce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12827: 00db1070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 12828: 009c2ee8 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12828: 009c2f18 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12829: 00d6dd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12830: 00db23c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12831: 00daff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12832: 00daff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 12833: 0070e33c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12834: 00927c6c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12833: 0070e36c 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 12834: 00927c9c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12835: 00d6e534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12836: 00d6df64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12837: 0059f3e0 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12838: 00db1ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12839: 004098d4 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12840: 005cc6d0 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12841: 00b87ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12841: 00b87d10 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12842: 0028a944 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12843: 00c7d938 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12844: 00524d60 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12845: 00290368 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12846: 00db01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12847: 00d716dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12848: 005c8358 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12849: 00d676a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12850: 00db1418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12851: 00900e04 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12851: 00900e34 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12852: 00d646a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12853: 00db0be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 12854: 00db1d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12855: 00d74ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12856: 00d6a350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12857: 00db2916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12858: 00d6f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12859: 008fd200 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12859: 008fd230 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12860: 00db043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12861: 00628dd4 160 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 12862: 00d786dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12863: 00d64140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12864: 00cb4dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12865: 00977228 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12865: 00977258 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12866: 00db10ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12867: 00db19ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12868: 00db238c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12869: 00d684e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12870: 00546194 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12871: 00d6da14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12872: 009d2298 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12872: 009d22c8 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12873: 00d6e284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12874: 00db13be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12875: 0096702c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12875: 0096705c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12876: 00d6da34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12877: 00d72b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12878: 00d74ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12879: 00db03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12880: 00d6f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12881: 00d6a1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12882: 00db2284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12883: 00c7b410 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12884: 00db1f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12885: 00d7a670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 12886: 00765dfc 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 12886: 00765e2c 11944 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12887: 005d8d88 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 12888: 00281378 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12889: 0042ea8c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12890: 009b8d84 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 12891: 007012c0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 12890: 009b8db4 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12891: 007012f0 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12892: 00cc00d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 12893: 00d77bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12894: 00db080a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12895: 00db0e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12896: 00d790e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 12897: 00cb0c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12898: 00d7adec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12899: 00911548 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12899: 00911578 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12900: 00d6e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12901: 008b84b0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12901: 008b84e0 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12902: 00d73bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12903: 00db2390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12904: 00289a74 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12905: 008c2758 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12905: 008c2788 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12906: 00db115a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 12907: 0071e2a8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 12907: 0071e2d8 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12908: 00d6c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 12909: 00db13f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12910: 00db028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12911: 00981550 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12911: 00981580 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12912: 00d69758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12913: 00d6d504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12914: 00db090c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12915: 00d6f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12916: 00db16bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12917: 00d7be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12918: 00436f50 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 12919: 00db1436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12920: 007ef1a0 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12920: 007ef1d0 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12921: 00d7b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12922: 00327508 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12923: 002a3148 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 12924: 00cc4564 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 12925: 009b6834 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12925: 009b6864 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12926: 00d6c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 12927: 004454d4 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12928: 00d66cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12929: 00532868 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12930: 0051be74 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 12931: 00740218 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 12931: 00740248 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12932: 003240d8 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12933: 00d64330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12934: 00296de8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12935: 009b2620 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12935: 009b2650 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12936: 00db08ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12937: 00901c7c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12937: 00901cac 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12938: 00cb8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12939: 009238c4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12939: 009238f4 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12940: 00cd2190 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 12941: 0093e0f8 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12942: 00746594 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12941: 0093e128 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12942: 007465c4 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12943: 00d6bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 12944: 008f5768 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12944: 008f5798 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 12945: 0044c1c0 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12946: 0032a5fc 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12947: 008f9ab8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12948: 008c8a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12949: 00999ca0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12947: 008f9ae8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12948: 008c8aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12949: 00999cd0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12950: 00d6c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12951: 00db224e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12952: 004411b0 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12953: 00db00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12954: 0095d2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 12955: 00774d2c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12956: 00981a3c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12954: 0095d314 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12955: 00774d5c 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 12956: 00981a6c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12957: 00cc8d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 12958: 0053da04 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12959: 00292204 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12960: 00d65b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12961: 00cc7d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 12962: 00d73d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12963: 00cd4c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 12964: 00d63d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12965: 0096e6f8 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12965: 0096e728 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12966: 0063e560 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 12967: 00daff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12968: 00db1804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12969: 002964d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12970: 008de2cc 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12970: 008de2fc 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12971: 00338190 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12972: 00cb4210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12973: 00d7115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12974: 00d73618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 12975: 00cd5310 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 12976: 00d74e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 12977: 00db0d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 12978: 009122f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 12979: 009428f4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 12978: 00912320 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 12979: 00942924 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 12980: 004f2d98 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 12981: 007f2758 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 12981: 007f2788 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 12982: 00db1d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 12983: 00465b1c 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 12984: 00cbf508 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 12985: 00d65724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 12986: 008c99f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 12986: 008c9a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 12987: 0058fec0 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 12988: 00d77a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 12989: 00633f68 388 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 12990: 00db0886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 12991: 00d773c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 12992: 008d8390 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 12992: 008d83c0 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 12993: 005ae4f0 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 12994: 00d6c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 12995: 009af140 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 12995: 009af170 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 12996: 00d6a340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 12997: 00cb4d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 12998: 0053a4ec 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 12999: 00d76ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13000: 00905788 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13000: 009057b8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13001: 00d7bbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13002: 00cc10cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 13003: 00d70198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13004: 00d73538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13005: 00476bd8 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13006: 00d63be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13007: 00db1574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13008: 00db00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13009: 007e5f0c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13009: 007e5f3c 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13010: 0029f5f4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13011: 008da428 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13011: 008da458 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13012: 00db06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13013: 00db0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13014: 00db013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 13015: 00743ecc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 13015: 00743efc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13016: 00632d4c 324 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13017: 002971a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13018: 00452a64 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13019: 0097c9e8 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13019: 0097ca18 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13020: 00640818 160 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13021: 002a4708 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13022: 00cc7a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13023: 0094d484 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13023: 0094d4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13024: 00db2590 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13025: 007e90f8 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13025: 007e9128 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13026: 00d79b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13027: 00cca8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13028: 0062b00c 408 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13029: 00921f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13029: 00921f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13030: 002f3400 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13031: 00299fd8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13032: 00d787dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13033: 00d6e4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13034: 00db2148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13035: 0093d130 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 13036: 0073ba48 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 13035: 0093d160 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13036: 0073ba78 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13037: 004b3600 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13038: 00446474 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13039: 00db15f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13040: 00d707e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13041: 008cdb68 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13042: 0094d53c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13041: 008cdb98 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13042: 0094d56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13043: 004365b8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13044: 002ab11c 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13045: 00d77498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13046: 0043b438 248 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13047: 00404240 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13048: 002ef648 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13049: 00db0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13050: 00581768 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13051: 008abb6c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13051: 008abb9c 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13052: 00daff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13053: 0093d18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13053: 0093d1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13054: 005c3fbc 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 13055: 00d6bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13056: 00cb7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 13057: 0075f1a8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 13057: 0075f1d8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13058: 00cb418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 13059: 0073fe48 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 13059: 0073fe78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13060: 005ba154 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13061: 008da0f8 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13062: 008a7748 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13061: 008da128 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13062: 008a7778 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 13063: 0044b664 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13064: 00d76a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13065: 00db0abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13066: 00d754d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13067: 00d726c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13068: 0056e7bc 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13069: 008f9400 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13070: 00968174 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 13071: 0073df48 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 13069: 008f9430 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13070: 009681a4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13071: 0073df78 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ 13072: 00d70738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13073: 0094767c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13073: 009476ac 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13074: 00d6a700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 13075: 00b9463c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ - 13076: 008d33dc 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13075: 00b9466c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13076: 008d340c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13077: 00db0ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13078: 00d689dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13079: 00829d10 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13079: 00829d40 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13080: 002551dc 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13081: 0028c8f8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13082: 00323aa8 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13083: 008cf7e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13083: 008cf810 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13084: 00d72d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13085: 00db114e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13086: 00377d74 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13087: 00db18b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13088: 00db0c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 13089: 00794d78 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13090: 0075acb4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13089: 00794da8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 13090: 0075ace4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13091: 00db11a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13092: 00db12ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13093: 00db1ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13094: 00977f38 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13094: 00977f68 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13095: 00d69f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13096: 00db0864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13097: 00db2946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13098: 00db0da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13099: 009a11ac 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13099: 009a11dc 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13100: 00d7b574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13101: 00db1e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13102: 00cc83c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13103: 00907614 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13104: 0092771c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13105: 007f2a04 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13103: 00907644 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13104: 0092774c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13105: 007f2a34 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13106: 00db1582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13107: 0052baa8 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13108: 008c8238 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13108: 008c8268 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13109: 00c78a60 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13110: 00d76c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13111: 0095eab8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13112: 00751c68 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13111: 0095eae8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13112: 00751c98 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13113: 00d7a6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13114: 00632c18 308 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13115: 0028b8f8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13116: 00d6b5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13117: 006333b4 300 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13118: 007e2ae4 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13118: 007e2b14 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13119: 00c7d3c8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13120: 00db0f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13121: 00c7d1dc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13122: 00755284 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13122: 007552b4 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13123: 00d6888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13124: 00d7b7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13125: 00db1b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13126: 006497cc 328 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13127: 00d64990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13128: 007b9f70 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13129: 007c0534 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13128: 007b9fa0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13129: 007c0564 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13130: 00d75e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13131: 008263cc 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13132: 0098287c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13131: 008263fc 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13132: 009828ac 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13133: 00d7b864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13134: 00cd420c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ - 13135: 00960bb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13135: 00960be8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13136: 00db073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13137: 0064b020 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13138: 00d66984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13139: 00d79768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13140: 00db23b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13141: 00338cf0 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13142: 00992254 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 13143: 007192bc 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13144: 0069cd9c 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13142: 00992284 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13143: 007192ec 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 13144: 0069cdcc 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13145: 00db207e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13146: 00d792fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13147: 00db104c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13148: 00c7b3b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 13149: 00786f24 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 13149: 00786f54 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13150: 0039bfc8 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13151: 00d7b764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13152: 007f4dd4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13152: 007f4e04 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13153: 00db20f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13154: 005e11f4 244 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13155: 00db02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 13156: 007200dc 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 13156: 0072010c 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13157: 00d780a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13158: 00db1f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13159: 00297574 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13160: 0099d92c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13161: 00981ba4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13160: 0099d95c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13161: 00981bd4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13162: 00db1868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13163: 00db15fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13164: 0085e890 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13164: 0085e8c0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13165: 00d73bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13166: 00db0b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13167: 00db1a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13168: 009ad5ac 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13169: 009c9640 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13170: 008d8bb0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13171: 00978efc 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13172: 0081f778 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13168: 009ad5dc 92 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13169: 009c9670 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13170: 008d8be0 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13171: 00978f2c 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13172: 0081f7a8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13173: 00d74af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13174: 00cb6eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13175: 00d64570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13176: 00d6ee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13177: 002a13b4 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13178: 00dafdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13179: 00daff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13180: 008d1504 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13180: 008d1534 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13181: 00649cd8 192 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13182: 009cb860 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13182: 009cb890 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13183: 005a0eb4 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13184: 002a11a4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13185: 0090bbf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13185: 0090bc20 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13186: 00d6d0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13187: 00db0ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13188: 008c34d0 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13188: 008c3500 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13189: 00cc2d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13190: 00d7a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13191: 009270bc 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13191: 009270ec 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13192: 00d7131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13193: 0063e498 200 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13194: 00809444 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13194: 00809474 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13195: 00c7d1a0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13196: 00db0f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13197: 00cb4108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13198: 0094e57c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13199: 0090bb94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13198: 0094e5ac 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13199: 0090bbc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13200: 00db132c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13201: 0057a72c 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13202: 0096c6bc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13202: 0096c6ec 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13203: 00d67550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13204: 00b0d3c4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13204: 00b0d3f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13205: 00d66934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13206: 00d65d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13207: 00d65e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13208: 0062bd48 320 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13209: 007b64c0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13209: 007b64f0 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13210: 00d6e4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 13211: 00630970 344 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13212: 002a1594 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13213: 00d74118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13214: 00293f6c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13215: 00d73c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13216: 00cb7414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13217: 0063e2bc 276 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13218: 00db0bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13219: 00db20ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13220: 009236c4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13220: 009236f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13221: 00d6b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13222: 00d700f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13223: 00d6a4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 13224: 0079470c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13225: 007e5fc0 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13226: 008fa7dc 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13224: 0079473c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 13225: 007e5ff0 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13226: 008fa80c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13227: 002f340c 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13228: 00551e20 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13229: 00daff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13230: 0039bc68 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13231: 00db0ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13232: 00db0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13233: 00db01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13234: 00294a8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13235: 00980700 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13235: 00980730 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13236: 00db1894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13237: 00440368 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13238: 00cc93c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13239: 00cc50bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13240: 008cf05c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13240: 008cf08c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13241: 00cc4f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13242: 00d6893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13243: 0085c828 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13243: 0085c858 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13244: 00545534 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13245: 00db07ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13246: 00cc5038 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13247: 0086fc58 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13247: 0086fc88 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13248: 00db05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13249: 00d6d454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13250: 00d6a290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13251: 00d690bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13252: 00db0af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13253: 00db1bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 13254: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13255: 009492c8 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13256: 009790b4 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13255: 009492f8 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13256: 009790e4 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13257: 00d71e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13258: 00d73f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13259: 00d73b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13260: 00cb2848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13261: 0095c280 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13261: 0095c2b0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13262: 00d6e154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13263: 008be344 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13263: 008be374 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13264: 00d7ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13265: 00d73da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13266: 00cd18cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13267: 00d68170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13268: 00d676e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13269: 005aeaa4 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13270: 00db0ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13271: 00d68660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13272: 00cc4fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVW │ │ │ │ 13273: 00d7a8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 13274: 0077a23c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 13274: 0077a26c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13275: 0044bba8 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13276: 00db186c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13277: 00cb2008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13278: 00d65088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13279: 007db5a8 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13279: 007db5d8 344 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13280: 00d64eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13281: 009a798c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13281: 009a79bc 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13282: 00db114a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13283: 00d76e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13284: 00d6f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13285: 008143ec 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13285: 0081441c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13286: 00d6a3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13287: 00450204 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13288: 00db070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13289: 00d6e6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13290: 00d74378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13291: 00d65a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13292: 00982398 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13293: 008c18ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13292: 009823c8 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13293: 008c191c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13294: 00d641f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13295: 00db0f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13296: 00db0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13297: 00cca0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13298: 009ac688 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13298: 009ac6b8 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13299: 003246dc 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13300: 0099c9d4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13301: 008e8044 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13300: 0099ca04 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13301: 008e8074 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13302: 00325fec 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13303: 00d640c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 13304: 008c3618 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13304: 008c3648 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13305: 00db1f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13306: 00db1caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13307: 00daff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13308: 00d6a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13309: 00db2276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13310: 00811860 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13310: 00811890 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13311: 00db1a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13312: 007a0794 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13313: 009b0798 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13312: 007a07c4 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13313: 009b07c8 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 13314: 00cd1320 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13315: 0029b1b0 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13316: 00d71cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13317: 00407b58 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13318: 004d0ef8 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13319: 00db15ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13320: 0058cb7c 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13321: 00c7e9c0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13322: 0081ed54 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13322: 0081ed84 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13323: 00db0ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13324: 00db28ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13325: 00d6f7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13326: 00d77f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13327: 008c9b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13327: 008c9b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13328: 00db108e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13329: 007e4d10 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13329: 007e4d40 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13330: 00db0f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13331: 00d736f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13332: 00d65bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13333: 009d5010 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13334: 009cb504 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13335: 00b87de8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 13336: 009a12dc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13333: 009d5040 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13334: 009cb534 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13335: 00b87e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13336: 009a130c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13337: 00d7218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13338: 00d74d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13339: 00db072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13340: 00d774c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13341: 00d7a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13342: 00db15d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13343: 00952fbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13343: 00952fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13344: 00534764 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13345: 00db0836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13346: 0079fdd0 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13346: 0079fe00 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13347: 0044e150 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13348: 005a4d94 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13349: 00376c94 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13350: 007504dc 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13350: 0075050c 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13351: 005249dc 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13352: 00db22fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13353: 00db13ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13354: 006a63b0 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13355: 009126b0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13354: 006a63e0 224 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13355: 009126e0 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13356: 00d65e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13357: 00d9f348 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 13358: 00dafd61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13359: 00c7e330 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13360: 00d66b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13361: 00db0d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13362: 00d6d884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13363: 00db1f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 13364: 00797498 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 13364: 007974c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13365: 00db1028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13366: 0043e294 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13367: 00db1908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13368: 00d7b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13369: 005e106c 140 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13370: 00926b8c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13370: 00926bbc 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13371: 00db031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13372: 009aa608 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13373: 0091e898 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13372: 009aa638 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13373: 0091e8c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13374: 00d78b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13375: 00d66bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13376: 00d64620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13377: 00db1002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13378: 00db12d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13379: 00d6fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13380: 00646660 232 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ 13381: 00db08e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13382: 00db0940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13383: 00d798d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13384: 00db0ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 13385: 00788b6c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 13385: 00788b9c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13386: 00db1072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13387: 00d69668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13388: 00979268 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13388: 00979298 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13389: 00db25ad 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13390: 00649a1c 700 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13391: 00806af0 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13391: 00806b20 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13392: 0029a360 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13393: 00db1032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13394: 00d63c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13395: 00d7138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 13396: 0098b3a4 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 13396: 0098b3d4 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 13397: 0039f9c0 492 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13398: 005a0278 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13399: 00d73f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13400: 00db1b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13401: 00db17d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13402: 009d1d84 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13402: 009d1db4 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13403: 0029f26c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13404: 0086e21c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13404: 0086e24c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13405: 00d66b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 13406: 006f7224 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 13406: 006f7254 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13407: 00db0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13408: 0062a348 92 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13409: 0079a474 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13409: 0079a4a4 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13410: 00ccf094 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13411: 00d6cd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13412: 00d75868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13413: 009a6eb8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13413: 009a6ee8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13414: 0058e7f4 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13415: 00db1156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13416: 00d665b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13417: 009cb5c4 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13418: 00981770 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 13419: 00741240 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 13417: 009cb5f4 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13418: 009817a0 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13419: 00741270 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13420: 006242d4 292 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13421: 00d6d1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13422: 0040ad4c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13423: 00db0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13424: 0056e5d4 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13425: 00db033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13426: 00db11a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13427: 00db0a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13428: 00db1cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13429: 0095f3bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13429: 0095f3ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13430: 00db188a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13431: 00d77ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13432: 00db0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13433: 00d6e244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13434: 0069e278 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13434: 0069e2a8 144 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13435: 00db18b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13436: 007f1e14 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13436: 007f1e44 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13437: 00db113a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13438: 00db05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13439: 007505e4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13439: 00750614 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13440: 00db0c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13441: 00d6c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13442: 00db16d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13443: 005ae6ec 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13444: 009559f8 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 13445: 0071ac38 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13446: 0075aa48 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13444: 00955a28 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13445: 0071ac68 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 13446: 0075aa78 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13447: 00cb8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13448: 00ca99e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13449: 0081e7e0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13449: 0081e810 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 13450: 00dafd98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13451: 00d6bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13452: 00d779d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13453: 00db0bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13454: 00db1ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13455: 00d792cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13456: 005b0c24 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13457: 007e5e64 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13458: 009364dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13457: 007e5e94 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13458: 0093650c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 13459: 00db1b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13460: 00d704b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13461: 00d6ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13462: 0095a69c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13463: 008d2924 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13462: 0095a6cc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13463: 008d2954 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13464: 0061c2dc 812 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13465: 00cb7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13466: 007ad7b0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13466: 007ad7e0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13467: 00d6c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13468: 00d717dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13469: 0062c470 416 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13470: 00d65b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13471: 00d71a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13472: 008f8eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13473: 007ad4f0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13474: 0092d484 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13472: 008f8ee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13473: 007ad520 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13474: 0092d4b4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13475: 00d655d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13476: 00db1e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13477: 00813d48 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13477: 00813d78 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13478: 00db1988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 13479: 00bc7450 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13480: 008f5bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13480: 008f5c0c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13481: 00daff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13482: 00757bac 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 13483: 00787104 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 13482: 00757bdc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13483: 00787134 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13484: 00d79180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13485: 00745d14 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13485: 00745d44 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13486: 00db1a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13487: 006ac180 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13488: 007a696c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13487: 006ac1b0 476 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13488: 007a699c 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13489: 00db1560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13490: 00812190 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13491: 00976d1c 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13490: 008121c0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13491: 00976d4c 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13492: 00646748 192 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13493: 009b99fc 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13494: 0072b1c0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13493: 009b9a2c 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13494: 0072b1f0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13495: 00d6922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13496: 00998134 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13496: 00998164 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13497: 00646808 48 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13498: 005ae678 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13499: 00db0a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13500: 00256900 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13501: 003350c0 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13502: 0039bc14 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13503: 00db1efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13504: 0057908c 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13505: 00b9ecc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13505: 00b9ecf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13506: 00db036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13507: 0056de24 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13508: 00622060 232 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13509: 0043f57c 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13510: 008d2520 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13511: 007f2e24 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13510: 008d2550 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13511: 007f2e54 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13512: 0057c108 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13513: 00d71fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13514: 00981da0 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13514: 00981dd0 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13515: 00db0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13516: 00db00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13517: 00db0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13518: 007d5d00 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 13519: 0071d0c0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 13518: 007d5d30 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13519: 0071d0f0 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13520: 00db04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13521: 009551cc 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13521: 009551fc 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13522: 00d6bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13523: 00db13aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13524: 00d6cef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13525: 00646838 52 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ - 13526: 0078903c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 13526: 0078906c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13527: 00d777b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13528: 00d79778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13529: 00941074 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13529: 009410a4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13530: 00d6a270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13531: 007f686c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13531: 007f689c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13532: 00d6a380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13533: 00d7149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13534: 00d5e3e8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13535: 00db21a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13536: 00daff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13537: 0094fff4 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13537: 00950024 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13538: 00d7b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13539: 00d6a7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13540: 00294178 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13541: 0095a574 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13541: 0095a5a4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13542: 00d65854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13543: 00961348 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13544: 00952700 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13545: 006e562c 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13546: 0084c124 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13543: 00961378 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13544: 00952730 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13545: 006e565c 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13546: 0084c154 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13547: 003ea3ac 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13548: 00db091c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13549: 0098eb88 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13549: 0098ebb8 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13550: 00d639b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13551: 008acf90 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13551: 008acfc0 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13552: 002a038c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13553: 007ae5ac 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13554: 0092dc88 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13553: 007ae5dc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13554: 0092dcb8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13555: 00d74d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13556: 006e5b40 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13556: 006e5b70 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13557: 00db2900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13558: 007e34ec 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13558: 007e351c 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13559: 00294cb0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13560: 008d9f78 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13561: 0081418c 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13560: 008d9fa8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13561: 008141bc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13562: 00d6f2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13563: 005cdd9c 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13564: 0080ff58 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13564: 0080ff88 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13565: 00d7107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13566: 00d6f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13567: 00db1ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13568: 00db168c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13569: 00d7182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13570: 00d6a600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13571: 00537ae8 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13572: 0032b024 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13573: 00d7aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13574: 006d3c3c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13575: 008d4d40 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13574: 006d3c6c 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13575: 008d4d70 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13576: 00cb26bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13577: 00d75c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13578: 0028c0a0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13579: 00d75ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13580: 00564298 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13581: 008e02cc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13582: 008a31d4 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13581: 008e02fc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13582: 008a3204 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13583: 00cb0220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13584: 00db1912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13585: 005508d4 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13586: 00cd14ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ - 13587: 0090e950 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13587: 0090e980 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13588: 00d77df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13589: 00cc7768 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 13590: 00378198 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13591: 00db194c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13592: 00d7b7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13593: 007ac98c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13593: 007ac9bc 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13594: 00d668c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13595: 00db1d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13596: 00d6a100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13597: 00db0844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13598: 00d795e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13599: 00cb1e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13600: 006d3d1c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13600: 006d3d4c 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13601: 00c849b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13602: 00db20ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13603: 00db1454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13604: 0064aee8 68 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 13605: 00545018 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13606: 009c938c 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13606: 009c93bc 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13607: 00d77308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13608: 00db22c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13609: 00d67f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13610: 00d6d094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13611: 00380b2c 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13612: 00d73a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13613: 00d7ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13614: 00db2138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13615: 009b6624 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13615: 009b6654 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 13616: 005c085c 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 13617: 009d4ccc 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13617: 009d4cfc 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13618: 00ccac00 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 13619: 00d65bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13620: 0029e39c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13621: 00db169e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13622: 00d72be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 13623: 00964554 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13623: 00964584 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13624: 00db0994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13625: 00d70658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ - 13626: 0079733c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 13626: 0079736c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13627: 002a76f0 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13628: 00d74d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13629: 00d70158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ 13630: 00587f18 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13631: 00d75140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 13632: 0060c408 92 FUNC GLOBAL DEFAULT 12 cpu_read_xer │ │ │ │ 13633: 0053ee6c 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 13634: 007165f4 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 13634: 00716624 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 13635: 00cb6f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 13636: 002ed860 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ 13637: 00557b38 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 13638: 00db17f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 13639: 00da87d4 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 13640: 00db1b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13641: 00d65d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13642: 00db2898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13643: 00d70858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 13644: 00d7a5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13645: 00d724dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13646: 0098c064 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13646: 0098c094 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13647: 00d7239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13648: 00d7141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13649: 00db17fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13650: 00524bb8 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13651: 00dafe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 13652: 00db131e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13653: 0099f5f4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13653: 0099f624 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13654: 002db2b8 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13655: 00db22a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13656: 00db065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13657: 00d79888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13658: 00db28e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13659: 00d710ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 13660: 00db1bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 13661: 00db0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 13662: 00db181c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 13663: 00db01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 13664: 007955ac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 13664: 007955dc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 13665: 005caaf0 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 13666: 003aa668 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 13667: 00d77658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13668: 0057ceb4 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13669: 00d66238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13670: 00cb7498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13671: 00d6907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13672: 00d6a300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13673: 00db2950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13674: 009a2864 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13674: 009a2894 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13675: 00db0fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13676: 00db0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 13677: 0071cdf8 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 13678: 0072d014 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 13677: 0071ce28 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 13678: 0072d044 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13679: 00daff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13680: 005ab8bc 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13681: 0057a4d4 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13682: 0069e87c 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 13683: 00889c38 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13682: 0069e8ac 132 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 13683: 00889c68 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13684: 00db0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13685: 00d758d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13686: 00d64010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13687: 00d73a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13688: 00902f80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13688: 00902fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13689: 00d7a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13690: 002811dc 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13691: 008e791c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13691: 008e794c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 13692: 00ccef8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ 13693: 00528750 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13694: 00db1ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13695: 00283698 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13696: 00dafdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13697: 00db071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13698: 00db1462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13699: 009b95b0 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13699: 009b95e0 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13700: 0046498c 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13701: 00d760b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13702: 00c7d2d8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13703: 002ead8c 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13704: 00db00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13705: 00db14f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13706: 00db0b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13707: 00d6bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13708: 00957c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13709: 008ac620 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13710: 007d9950 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13708: 00957ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13709: 008ac650 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13710: 007d9980 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13711: 00db069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13712: 00db17e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13713: 00d6b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13714: 0099f984 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13714: 0099f9b4 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13715: 00285988 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13716: 007fe9ac 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13716: 007fe9dc 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13717: 00db22ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13718: 00d7225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13719: 005c3ba0 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13720: 00d67c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13721: 00d75210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13722: 00751d34 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13722: 00751d64 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13723: 00d7adcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13724: 00d74558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13725: 009a7f5c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13725: 009a7f8c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13726: 00db1a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13727: 00db1808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13728: 00db1e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13729: 00db1afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13730: 00db1644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 13731: 00774c44 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 13731: 00774c74 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13732: 00d6fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13733: 0042c814 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13734: 0094bc60 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13734: 0094bc90 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13735: 00db06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13736: 006c8b48 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13736: 006c8b78 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13737: 00435e40 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13738: 00d710bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13739: 00db1a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13740: 0053a360 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13741: 00db15c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13742: 009b04ac 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13742: 009b04dc 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13743: 00d6fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13744: 00c7ddec 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13745: 00968590 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13745: 009685c0 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13746: 005467a8 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13747: 0058fe24 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13748: 009b98dc 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13748: 009b990c 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13749: 00d7b834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13750: 00c7a024 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13751: 0099ddb4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13751: 0099dde4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13752: 00d67600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13753: 005ce064 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13754: 00868b48 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13754: 00868b78 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13755: 00db1954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13756: 00d7a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 13757: 0077a2d0 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 13757: 0077a300 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13758: 00619024 104 FUNC GLOBAL DEFAULT 12 ppc_cpu_list │ │ │ │ 13759: 006455e4 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 13760: 0029fa94 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13761: 00db216a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13762: 00d74b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13763: 0029a384 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 13764: 00745960 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 13764: 00745990 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13765: 00d7bbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13766: 00db2100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13767: 0093da2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 13768: 006ae4dc 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 13767: 0093da5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13768: 006ae50c 256 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 13769: 00629afc 84 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 13770: 002919c8 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13771: 00db22ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13772: 00962f8c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 13773: 0069e218 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 13772: 00962fbc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13773: 0069e248 96 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 13774: 00d6a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13775: 00d71bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13776: 0064a074 44 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 13777: 00c7b35c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 13778: 006ef5b8 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13779: 00813080 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 13780: 00773f2c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 13778: 006ef5e8 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 13779: 008130b0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13780: 00773f5c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13781: 00d6701c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13782: 00dafe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13783: 008fa048 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13783: 008fa078 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13784: 00db1db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13785: 00db1f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13786: 00db0be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 13787: 00db22c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 13788: 00621e14 356 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 13789: 00907428 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13789: 00907458 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13790: 00db23d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13791: 00db2840 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13792: 008d1744 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13792: 008d1774 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13793: 00db1efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13794: 0090164c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13794: 0090167c 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13795: 00d6904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13796: 00984b2c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13796: 00984b5c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13797: 00db0dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13798: 00563280 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13799: 00294388 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13800: 00d77a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13801: 00d75bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13802: 00578b30 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13803: 0064bf48 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 13804: 00db17b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13805: 00db1e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13806: 00d7a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 13807: 00d6e484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13808: 00d79af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 13809: 0078fe8c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13810: 008c737c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13809: 0078febc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 13810: 008c73ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13811: 00db059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13812: 00db086c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13813: 00db1478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13814: 0043a8f8 1012 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13815: 00d66764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13816: 002be684 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13817: 00db0fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13818: 00db026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13819: 005c3d80 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13820: 00db0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13821: 00968990 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13822: 0096b530 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13821: 009689c0 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13822: 0096b560 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13823: 00d76ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13824: 00db1428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13825: 00db1438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13826: 00438580 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13827: 005507bc 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13828: 00294ed8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13829: 00645758 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 13830: 002a38ac 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 13831: 007a8d98 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13831: 007a8dc8 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13832: 00d75888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13833: 008ff694 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13834: 00750450 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13833: 008ff6c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13834: 00750480 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13835: 00dafef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13836: 00db017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13837: 0099aa7c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13838: 00913d68 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13837: 0099aaac 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13838: 00913d98 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13839: 00db0f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13840: 003fd8c4 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13841: 00db0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13842: 0028b0bc 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13843: 002f1d3c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13844: 00db186a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13845: 00391da4 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13846: 00d73b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 13847: 00788300 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13848: 00810198 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13849: 009608e0 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13847: 00788330 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 13848: 008101c8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13849: 00960910 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13850: 00d7151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13851: 00567e1c 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13852: 00dafc34 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13853: 009cdc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 13854: 0098a714 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13853: 009cdca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13854: 0098a744 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13855: 00db1c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13856: 00d8d590 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13857: 00591a30 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13858: 00db1aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 13859: 0069eaac 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 13859: 0069eadc 4 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 13860: 00daff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13861: 00d6e3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13862: 00db003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13863: 009088e4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13863: 00908914 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13864: 00d78a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13865: 00817b60 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13865: 00817b90 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13866: 00db0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13867: 00913b8c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13867: 00913bbc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13868: 00db1fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13869: 00d76dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13870: 00d742c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13871: 008d7d48 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13871: 008d7d78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 13872: 00ccf220 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 13873: 00993864 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13874: 008d2050 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13873: 00993894 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13874: 008d2080 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13875: 00db1cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13876: 006340ec 328 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 13877: 005cfcbc 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13878: 00980fd8 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13878: 00981008 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13879: 00377f84 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13880: 00db17a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13881: 002ed8e8 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13882: 005d3dac 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13883: 0090e750 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 13884: 00774c90 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 13885: 0070d814 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 13883: 0090e780 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13884: 00774cc0 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 13885: 0070d844 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13886: 00db1dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13887: 00d67d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 13888: 0043a010 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13889: 0029b1fc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 13890: 00790050 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 13890: 00790080 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13891: 00db176c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13892: 00d6b41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13893: 00928890 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13894: 008c9e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13893: 009288c0 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13894: 008c9e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13895: 00291740 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13896: 00d75f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13897: 00d68f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 13898: 0073c800 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 13898: 0073c830 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13899: 00db0ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13900: 0090d400 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13900: 0090d430 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13901: 00d729b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13902: 00d7214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13903: 00d77188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13904: 00db163e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13905: 00db22f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13906: 00d77bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 13907: 0062be88 296 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 13908: 00630ac8 328 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 13909: 008a65c0 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13910: 007bb878 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13909: 008a65f0 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13910: 007bb8a8 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13911: 00551b48 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 13912: 00737c0c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 13912: 00737c3c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13913: 00d687dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13914: 00db1958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13915: 00572e00 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13916: 0062ad38 24 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 13917: 00d785ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13918: 00c84a58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 13919: 0069e418 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 13919: 0069e448 144 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 13920: 00c6640c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13921: 00bca6f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 13922: 009b1aa0 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13923: 009ba91c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13922: 009b1ad0 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13923: 009ba94c 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13924: 00d69bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 13925: 0078945c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 13925: 0078948c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13926: 0064b624 36 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 13927: 00db1830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 13928: 0095a0b4 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13929: 007d8578 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13928: 0095a0e4 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13929: 007d85a8 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13930: 00d76a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13931: 00d741a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13932: 00769ecc 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 13932: 00769efc 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13933: 00db15b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13934: 00d74778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13935: 008dbd70 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 13936: 00790ed8 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 13935: 008dbda0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13936: 00790f08 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 13937: 0064b648 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 13938: 00866de8 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13939: 0093d4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13938: 00866e18 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13939: 0093d4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13940: 00db006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 13941: 0079782c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 13941: 0079785c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13942: 00cb7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13943: 00922470 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13944: 00828f64 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13943: 009224a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13944: 00828f94 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13945: 00db05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13946: 00db0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 13947: 0073c10c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 13947: 0073c13c 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 13948: 002b87c8 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 13949: 00d6bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 13950: 0074a608 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 13951: 008dbcb0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 13950: 0074a638 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 13951: 008dbce0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 13952: 00588f4c 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 13953: 00404238 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 13954: 00cd1530 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 13955: 00db0892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 13956: 00db1ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 13957: 00cc37fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 13958: 00db1ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 13959: 00961a00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 13959: 00961a30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 13960: 00c7da5c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 13961: 008a4974 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 13962: 00971df8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 13961: 008a49a4 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 13962: 00971e28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 13963: 00d6b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 13964: 00d642c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 13965: 00492a68 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 13966: 00d77698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 13967: 00cbe548 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 13968: 007c2960 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 13968: 007c2990 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 13969: 00db0b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 13970: 00d78018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 13971: 00441408 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 13972: 00db05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 13973: 00d68150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 13974: 00492a7c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 13975: 00c7e56c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 13976: 00588ed8 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 13977: 00715f38 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 13977: 00715f68 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 13978: 00d65ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 13979: 00d6f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 13980: 00d71cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 13981: 00d644f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 13982: 00ccf430 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 13983: 00db1d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 13984: 008cce88 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 13984: 008cceb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 13985: 002e8e30 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 13986: 00ccf3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 13987: 0057c78c 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 13988: 0070ea34 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 13988: 0070ea64 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 13989: 00cb56b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 13990: 00db121a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 13991: 00d676d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 13992: 00990fe4 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 13993: 008b97e4 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 13994: 0074db80 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 13992: 00991014 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 13993: 008b9814 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 13994: 0074dbb0 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 13995: 00d7a434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 13996: 009aefd0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 13997: 0081f754 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 13996: 009af000 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 13997: 0081f784 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 13998: 00292010 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 13999: 0095c140 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 13999: 0095c170 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14000: 00cc97e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 14001: 0061f528 1184 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 14002: 00b9ecf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14003: 00949e90 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14002: 00b9ed28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14003: 00949ec0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14004: 00db0c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14005: 00db1c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14006: 00db1f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14007: 00d6f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14008: 00253608 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14009: 00ccf328 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14010: 00db1542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14011: 00d73568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14012: 00db02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14013: 002edd8c 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14014: 00757340 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14015: 00b87cc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14014: 00757370 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14015: 00b87cf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14016: 00db12f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14017: 0058fc74 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14018: 0074bb3c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14018: 0074bb6c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14019: 00d7103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14020: 00db15b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14021: 009378ac 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14021: 009378dc 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14022: 00565564 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14023: 00d646c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14024: 00c7e284 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14025: 00923080 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14025: 009230b0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14026: 00d7a444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14027: 00d70128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14028: 005cfdd4 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14029: 00d72b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14030: 007a0528 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14030: 007a0558 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14031: 0052bae4 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14032: 00966564 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14032: 00966594 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14033: 00db06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14034: 00cbe344 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14035: 00db1410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14036: 00803144 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14036: 00803174 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14037: 00db0b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14038: 00d74318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14039: 00db28ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14040: 00dafd71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14041: 00d72d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14042: 008b9980 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14042: 008b99b0 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14043: 00db0b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14044: 00d6d7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14045: 009a2834 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14045: 009a2864 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14046: 002f51f4 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14047: 00db226e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14048: 00db237a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14049: 0053a2d8 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14050: 009bf068 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14050: 009bf098 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14051: 00db0f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14052: 00db0ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14053: 00db19fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14054: 00d78c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14055: 009bea3c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14055: 009bea6c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14056: 0036b1d0 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14057: 00633994 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14058: 00435aa8 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14059: 009bec18 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14060: 007a0fc4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14059: 009bec48 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14060: 007a0ff4 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14061: 00d66b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14062: 00806754 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14062: 00806784 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14063: 00d6dce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14064: 00db0c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14065: 00d73588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14066: 00537e64 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14067: 0064a0a0 92 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14068: 00d7ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14069: 00d645e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14070: 00933d84 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14070: 00933db4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14071: 002a3f4c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14072: 00d7106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14073: 00d674d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14074: 005cc588 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14075: 00db0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14076: 009ac818 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14077: 00910ac8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14078: 008db178 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14076: 009ac848 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14077: 00910af8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14078: 008db1a8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14079: 00d79878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14080: 00ccae94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14081: 00545404 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14082: 00983684 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14083: 008ccbf4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14082: 009836b4 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14083: 008ccc24 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14084: 00d74ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14085: 00384838 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 14086: 00d76a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14087: 00db1a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14088: 00db0ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14089: 00537fd8 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14090: 00d6fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14091: 00d79a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14092: 00545298 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 14093: 00537bfc 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14094: 00645304 364 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14095: 00d6bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14096: 00db0e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14097: 00d67fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14098: 00988dfc 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14099: 00aeca50 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14098: 00988e2c 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14099: 00aeca80 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14100: 00d75d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 14101: 00797b4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 14101: 00797b7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14102: 00c7ec4c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14103: 00db02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14104: 00db2068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14105: 005ae304 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14106: 00db14da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14107: 00db196c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 14108: 004766f0 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14109: 00db056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14110: 00d7bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14111: 00daff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14112: 0074bb94 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14112: 0074bbc4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14113: 002b5b64 464 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14114: 0028b938 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14115: 005d446c 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14116: 00db073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14117: 0029aa60 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14118: 00db1052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14119: 00d702b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ 14120: 00db051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 14121: 00d63a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 14122: 0077b914 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 14122: 0077b944 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14123: 00db1dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14124: 004409bc 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14125: 00dafe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14126: 00db0fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14127: 00d77448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 14128: 0071e524 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14129: 009cb844 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14128: 0071e554 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 14129: 009cb874 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14130: 00d7a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14131: 004b8728 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14132: 00c7d94c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14133: 0056552c 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14134: 00d6a220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14135: 00db2130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14136: 00d74608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14137: 002d2310 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14138: 009536fc 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14138: 0095372c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14139: 0028b9a0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14140: 009c98e8 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14140: 009c9918 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14141: 00db1ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14142: 00db2196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14143: 00db1140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14144: 00546920 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14145: 00911d30 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14145: 00911d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14146: 00dafda8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14147: 00dafecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14148: 0099a7cc 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14148: 0099a7fc 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14149: 00db290c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14150: 00d784cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14151: 00cc2ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14152: 00db0ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14153: 00d8d57c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14154: 0028c8f0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14155: 00d74158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14156: 00646144 280 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14157: 008f985c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14158: 0095a94c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14157: 008f988c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14158: 0095a97c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14159: 00d7116c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14160: 00db1d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14161: 007a107c 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14162: 008a47b8 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 14163: 007e517c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14161: 007a10ac 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14162: 008a47e8 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14163: 007e51ac 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14164: 00db28bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14165: 00d7a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 14166: 00d745f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14167: 00db14b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14168: 00db18d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14169: 0027fd0c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14170: 008f1ef4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14170: 008f1f24 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14171: 00d7845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14172: 00db0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14173: 00989bfc 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14173: 00989c2c 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14174: 00da7638 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14175: 00967ab4 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14175: 00967ae4 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14176: 0036bc0c 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14177: 00aeca4c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 14178: 0077bc24 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 14177: 00aeca7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14178: 0077bc54 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14179: 00d6927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14180: 00d7a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14181: 00323da4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14182: 00db1498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14183: 0036fb94 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14184: 00cd441c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADDQ │ │ │ │ 14185: 00ccaf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfux │ │ │ │ 14186: 00db220e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14187: 00db12a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14188: 002a60e8 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14189: 005ceef8 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14190: 0056926c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14191: 00d73c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14192: 0062c610 392 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14193: 0094b62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14193: 0094b65c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14194: 00d67d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14195: 009c98f4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14196: 0084ee3c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14197: 00928a44 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14195: 009c9924 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14196: 0084ee6c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14197: 00928a74 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14198: 00cd3c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14199: 00d6d374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14200: 00403e70 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14201: 00953354 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14202: 009780d0 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14201: 00953384 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14202: 00978100 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14203: 00db0ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14204: 00635864 204 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14205: 00d76818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14206: 00db0e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 14207: 00798b5c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14208: 009172c8 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14207: 00798b8c 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 14208: 009172f8 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14209: 0029bd90 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14210: 00cd3ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14211: 00d75020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14212: 00d733e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14213: 009c8a2c 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14213: 009c8a5c 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14214: 00db12c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14215: 003739f8 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14216: 00cd2df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14217: 00640cc0 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14218: 00d6fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14219: 005ca58c 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14220: 00d6b3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14221: 00db0f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14222: 00db1b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14223: 0052a9e8 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14224: 00640db8 328 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14225: 00754c38 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14225: 00754c68 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14226: 005d7550 52 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14227: 00db165a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14228: 00d63968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14229: 00d77f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14230: 00d6f7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14231: 00db1f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14232: 00d799e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14233: 008d888c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14233: 008d88bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14234: 00db0a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14235: 00d6a080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14236: 009abeb8 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14237: 006ed134 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14236: 009abee8 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14237: 006ed164 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14238: 00289310 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14239: 00590310 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 14240: 00743168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 14240: 00743198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14241: 00db1f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14242: 00d645d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14243: 00950d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14243: 00950da4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14244: 00db0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14245: 00db0c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14246: 005b0084 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14247: 002a714c 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14248: 0074bc40 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14248: 0074bc70 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14249: 00db0de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14250: 00754d2c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14251: 008e46cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14250: 00754d5c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14251: 008e46fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14252: 002be8b4 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14253: 002b6114 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14254: 00d6d6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 14255: 0077fcf0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 14255: 0077fd20 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14256: 00db1d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14257: 00962ef8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14257: 00962f28 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14258: 00db1d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14259: 00db1136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14260: 00daffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14261: 00745cf4 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14261: 00745d24 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14262: 00d6a970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14263: 00d707a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14264: 008c546c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14265: 007b2330 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14264: 008c549c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14265: 007b2360 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14266: 00d65660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 14267: 007081d0 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 14267: 00708200 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14268: 003226b8 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14269: 00daff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14270: 0070117c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14271: 009a1468 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14270: 007011ac 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14271: 009a1498 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14272: 00db1ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14273: 00d75fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14274: 007e30c4 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14274: 007e30f4 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14275: 00d69568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14276: 00d74298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14277: 00d78038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14278: 00d73fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14279: 007afe30 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14279: 007afe60 1240 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14280: 00db1602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14281: 00d74d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14282: 007a089c 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14282: 007a08cc 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14283: 00d77238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14284: 002b7918 904 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14285: 00dafc6c 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14286: 007a10d8 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14287: 0098ece8 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14286: 007a1108 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14287: 0098ed18 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14288: 005c3cb0 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14289: 0062ad64 28 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14290: 00d71b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14291: 00db1e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14292: 009973a8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14292: 009973d8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14293: 00cc76e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14294: 008c765c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14294: 008c768c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14295: 0053b93c 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14296: 00db060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14297: 00323f38 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14298: 00db09ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14299: 0084a4fc 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14300: 007e5450 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14299: 0084a52c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14300: 007e5480 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14301: 00db1ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 14302: 00780984 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 14302: 007809b4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14303: 0044826c 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14304: 00404144 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14305: 0057d504 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14306: 008f8898 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14306: 008f88c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14307: 00db0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14308: 00d6dfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14309: 00d64b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14310: 00d66744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14311: 00db18f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 14312: 0071031c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 14312: 0071034c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14313: 00cca2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14314: 007dd418 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 14315: 007b9f40 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14314: 007dd448 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14315: 007b9f70 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14316: 00d7a830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14317: 00d6c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14318: 0090e6e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14319: 007ba9e8 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14318: 0090e710 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14319: 007baa18 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14320: 005c3bdc 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14321: 00db04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 14322: 006efc78 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 14323: 0081dfe0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14324: 009a1a10 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14322: 006efca8 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 14323: 0081e010 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14324: 009a1a40 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14325: 00c7d834 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14326: 00c7ea8c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14327: 00d6bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14328: 00d66fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14329: 00b2ed34 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14329: 00b2ed64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14330: 00ccab7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14331: 00640528 500 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14332: 00d722ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14333: 008559d8 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14333: 00855a08 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14334: 00db14de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14335: 00930a58 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14335: 00930a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14336: 005dbba4 8 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14337: 00b9ec94 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14338: 00b2ed30 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14337: 00b9ecc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14338: 00b2ed60 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14339: 00d6fa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14340: 0074a1ec 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14341: 0099ebc0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14342: 008c7884 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14340: 0074a21c 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14341: 0099ebf0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14342: 008c78b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14343: 00db0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14344: 00815824 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14344: 00815854 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14345: 00db233a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14346: 00db00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14347: 009882cc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14347: 009882fc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14348: 00dafdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14349: 00cb2efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14350: 00d7b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14351: 00da8850 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14352: 00db1132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14353: 005383d4 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14354: 007db160 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14354: 007db190 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14355: 00db16a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14356: 00524e78 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14357: 00d665c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14358: 00db209a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14359: 00d638d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14360: 00d6b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14361: 00d6dc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14362: 00d638a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14363: 0079f5b0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14363: 0079f5e0 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14364: 005d2838 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14365: 00db050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14366: 00d6a2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14367: 00db04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 14368: 00719824 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 14368: 00719854 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14369: 00db0bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14370: 00d6ee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14371: 00912010 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14371: 00912040 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14372: 00d6d844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14373: 00952440 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14373: 00952470 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14374: 00cb5524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14375: 00d6898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14376: 00d75d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14377: 00d6f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14378: 00998fcc 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14378: 00998ffc 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14379: 00db14ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14380: 00db021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14381: 00db0dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14382: 00db21ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14383: 003925a0 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14384: 00db1e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 14385: 0073e36c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 14385: 0073e39c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14386: 00d783fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14387: 00b0d27c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14387: 00b0d2ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14388: 00339d4c 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14389: 00ccd228 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14390: 00daff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14391: 005c3a90 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14392: 0095e400 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14392: 0095e430 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14393: 00d716bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14394: 0094e6bc 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14394: 0094e6ec 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14395: 005ca370 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14396: 005d905c 64 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14397: 00d60310 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14398: 00d796f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14399: 00db01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14400: 00d76d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14401: 00d6f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14402: 00db1610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14403: 002f33f8 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 14404: 0077a8c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14405: 008c2ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14404: 0077a8f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 14405: 008c2b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14406: 00255be4 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14407: 0028bb68 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14408: 009165e8 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14409: 0094bb24 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14410: 009acb7c 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14411: 007a12a4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14408: 00916618 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14409: 0094bb54 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14410: 009acbac 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14411: 007a12d4 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14412: 00d73638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14413: 0029a2ac 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14414: 00db1318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14415: 00d78c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 14416: 00775784 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 14416: 007757b4 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14417: 00d7be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14418: 0044b744 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 14419: 002a3cc8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 14420: 00db00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 14421: 00db1b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 14422: 0043ddf4 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 14423: 00d75a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14424: 00d71b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14425: 00d716ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14426: 00cb5734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14427: 00d7beb0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14428: 00db1a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14429: 00952534 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14429: 00952564 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14430: 004078c4 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14431: 0086e4a0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14432: 006f6bc8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14433: 007a36d8 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14431: 0086e4d0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14432: 006f6bf8 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14433: 007a3708 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14434: 00cc004c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14435: 007acc40 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14435: 007acc70 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14436: 00d6c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14437: 00cc4b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ - 14438: 006cb878 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 14438: 006cb8a8 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 14439: 003703b4 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14440: 00bc7d34 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14441: 00435880 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14442: 00db118c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14443: 0029fa84 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14444: 00c6f574 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14445: 0044bc68 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14446: 00c7d30c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 14447: 0077c9dc 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 14447: 0077ca0c 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14448: 00db13f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14449: 00d79070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14450: 0099c764 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14450: 0099c794 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14451: 00c7d878 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14452: 00913764 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14452: 00913794 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14453: 00db192a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14454: 00db13e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14455: 00db02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14456: 00db13de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14457: 00db1d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14458: 00d701a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14459: 007f77c8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14459: 007f77f8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14460: 00db0b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14461: 00db0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14462: 00918a90 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14463: 006e3730 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 14464: 007886d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 14462: 00918ac0 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14463: 006e3760 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14464: 00788708 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14465: 00db033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14466: 00d70ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14467: 0099cadc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14467: 0099cb0c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14468: 00db014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14469: 00db28f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14470: 005c8db0 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14471: 009a69f8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 14472: 0075f7b0 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 14471: 009a6a28 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14472: 0075f7e0 72 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14473: 00d68210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14474: 0092a8e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14474: 0092a914 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14475: 00d73348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14476: 008693a0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14476: 008693d0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14477: 00d6aad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14478: 0074dc14 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14478: 0074dc44 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14479: 00d7835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14480: 00d7a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14481: 0044103c 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14482: 00d65e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14483: 00db1fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 14484: 00742a80 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 14484: 00742ab0 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14485: 00db06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14486: 00d71adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14487: 00d79758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14488: 00d707d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14489: 009c8bf8 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14489: 009c8c28 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14490: 00d64640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14491: 007ba87c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14492: 008222b4 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14491: 007ba8ac 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14492: 008222e4 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14493: 00db047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14494: 003dbdc4 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14495: 00db0824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14496: 00986bd4 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14496: 00986c04 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14497: 00db1bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14498: 00d6cf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14499: 00d6f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 14500: 0070cf20 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14501: 0094837c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14502: 009bea20 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14503: 0096c6a0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 14504: 0070c59c 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14505: 0074a5b0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14500: 0070cf50 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 14501: 009483ac 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14502: 009bea50 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14503: 0096c6d0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14504: 0070c5cc 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 14505: 0074a5e0 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14506: 00d67700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14507: 00bc952c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14508: 00db1f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14509: 00d6ddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14510: 00d68c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14511: 0027dbb4 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14512: 00d65fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14513: 008d7248 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14513: 008d7278 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14514: 00db1cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14515: 00909f40 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14515: 00909f70 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14516: 00572d18 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14517: 00db112e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14518: 00db0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14519: 00d675b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14520: 008dc788 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14520: 008dc7b8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14521: 0043e278 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14522: 005ca170 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14523: 00d64340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14524: 00282c84 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14525: 00c657ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14526: 00d669c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14527: 00d64170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14528: 007de7b0 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14528: 007de7e0 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14529: 00db1c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14530: 00d68260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 14531: 0077e5f4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 14531: 0077e624 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14532: 002a2b24 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14533: 00d785cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14534: 0029fc88 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14535: 00db238e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14536: 0064bf4c 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 14537: 005d1d04 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14538: 00d6b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14539: 00d789fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14540: 00db0ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14541: 00db1fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 14542: 00625cb4 480 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 14543: 00924174 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14544: 00865d04 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14543: 009241a4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14544: 00865d34 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14545: 00db0bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ - 14546: 0073f64c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 14547: 00787c40 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 14546: 0073f67c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 14547: 00787c70 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14548: 00db098c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14549: 008a1de0 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14549: 008a1e10 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14550: 00573700 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14551: 00805de0 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14551: 00805e10 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14552: 00338c04 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14553: 0043e044 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14554: 00db10be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14555: 00447dbc 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 14556: 0073fb84 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 14556: 0073fbb4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14557: 00d653f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 14558: 00d79160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 14559: 00701180 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14559: 007011b0 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14560: 00c7e544 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14561: 00d75490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14562: 008cd2f0 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 14563: 0077cff4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 14562: 008cd320 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14563: 0077d024 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14564: 00db1326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14565: 00db0a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14566: 0064ad8c 76 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 14567: 00db2392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14568: 004c54e4 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14569: 0082231c 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14570: 00889060 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14571: 007461ac 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14569: 0082234c 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14570: 00889090 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14571: 007461dc 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14572: 00d5e1b8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14573: 00db15da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14574: 00d6baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14575: 00cd3630 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 14576: 00db0fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14577: 00db16a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14578: 00510bb4 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14579: 00d76d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14580: 007b9f58 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14580: 007b9f88 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14581: 00d637f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14582: 0054696c 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14583: 00db02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14584: 00d64900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14585: 003309c4 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14586: 008f8784 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14586: 008f87b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14587: 00d77568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14588: 00db005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14589: 00d73d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14590: 0044a2c4 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 14591: 00781dc0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 14592: 0096c554 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14591: 00781df0 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 14592: 0096c584 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14593: 00d684d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14594: 00d682d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 14595: 00745144 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 14595: 00745174 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14596: 00db216e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14597: 00cb7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14598: 0074ed74 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14598: 0074eda4 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14599: 00d654e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14600: 00591974 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14601: 003349c0 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 14602: 005e0438 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 14603: 008143dc 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14603: 0081440c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14604: 00db2895 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14605: 003dbef4 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 14606: 00db1154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14607: 007f0dc4 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14607: 007f0df4 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14608: 00daff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14609: 00d648d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14610: 00db0b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14611: 00d79648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14612: 005e05f8 448 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 14613: 0032be04 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14614: 00db1be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14615: 00db1d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14616: 0094c608 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14616: 0094c638 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14617: 00d6a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14618: 00911434 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14618: 00911464 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14619: 00dafdb7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14620: 0029b970 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14621: 002aebc0 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14622: 0074fa28 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14622: 0074fa58 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14623: 00db213e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14624: 00db20a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14625: 00d768f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14626: 00db0d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14627: 00db040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 14628: 0071a880 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 14629: 0098b224 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 14628: 0071a8b0 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 14629: 0098b254 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 14630: 00d63b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14631: 00db1516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 14632: 00d705d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 14633: 008ade20 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14633: 008ade50 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14634: 00db18ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14635: 005e14c0 1004 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 14636: 00d7b450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14637: 00d6d5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14638: 00d7a364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14639: 00db0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14640: 00db2378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14641: 00d6ac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14642: 00d74128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14643: 00d6eca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14644: 003a5498 104 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14645: 005e20d8 368 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 14646: 0044d548 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14647: 002849b0 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14648: 00967420 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14648: 00967450 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14649: 00db14ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14650: 00db2232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14651: 002d0184 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14652: 00282dac 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14653: 00db2082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14654: 00db1a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 14655: 00545a5c 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 14656: 00db04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 14657: 00db1050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 14658: 00cb3a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 14659: 003c701c 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 14660: 0078960c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 14660: 0078963c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14661: 00d71b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14662: 00d75110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14663: 00d71e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14664: 00db1588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14665: 00dafde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14666: 002a3f1c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 14667: 00cb8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14668: 00daffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14669: 00d6a980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14670: 00534404 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14671: 008e0538 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14671: 008e0568 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14672: 00d6dd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14673: 00db02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14674: 00d7bc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14675: 003c9250 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14676: 002535e8 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14677: 00d6cdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14678: 0032b8d4 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14679: 008c4630 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14680: 009b0408 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 14681: 0077ad3c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 14679: 008c4660 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14680: 009b0438 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14681: 0077ad6c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14682: 00db1196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14683: 00643174 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 14684: 003c8e98 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14685: 00db0e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14686: 006314d4 436 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 14687: 00d6d294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 14688: 00781f10 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 14688: 00781f40 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14689: 00d67610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 14690: 00db030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 14691: 00d75ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14692: 00db0b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14693: 002a7574 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14694: 00643210 156 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 14695: 00db0e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14696: 008e0784 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14696: 008e07b4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14697: 00db1aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14698: 0096c808 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14699: 007a5d7c 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14698: 0096c838 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14699: 007a5dac 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14700: 00d78aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14701: 0029bd00 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14702: 00d73f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14703: 008c8ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14703: 008c8efc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14704: 00d6e554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14705: 00db0fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14706: 00d6c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14707: 0074deb8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14707: 0074dee8 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 14708: 0062723c 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 14709: 00940900 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14709: 00940930 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14710: 00d68fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14711: 00db1918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14712: 00d8d7cc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14713: 00d75878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14714: 00999aac 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14715: 008bf3dc 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14716: 0081f6b8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 14717: 007078e8 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14718: 00904f08 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14714: 00999adc 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14715: 008bf40c 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14716: 0081f6e8 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14717: 00707918 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 14718: 00904f38 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14719: 00286b08 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14720: 00d7c0a4 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 14721: 006432ac 140 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 14722: 009b8b14 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14722: 009b8b44 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14723: 0064a0fc 84 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 14724: 00ccb440 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 14725: 00644010 200 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ 14726: 00d76a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14727: 005118c8 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14728: 00295bc0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14729: 00643d4c 272 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 14730: 00db21b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14731: 00db0a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14732: 002ef9fc 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14733: 00db11ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 14734: 00bc8888 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 14735: 00db11a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 14736: 00988a04 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14736: 00988a34 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14737: 00dafdbc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14738: 005a57b8 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14739: 00437cdc 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 14740: 00d74c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14741: 0093ec38 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14741: 0093ec68 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14742: 00d643a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14743: 0058353c 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14744: 00523bf4 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14745: 00d757a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14746: 00db1cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14747: 00d76154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14748: 00d71d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14749: 00988da4 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14749: 00988dd4 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14750: 00dafdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14751: 00db0c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 14752: 008c9824 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14752: 008c9854 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14753: 005a0dc0 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14754: 008c2cb4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14754: 008c2ce4 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14755: 00433e2c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 14756: 00782710 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14757: 007dd9ec 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14756: 00782740 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 14757: 007dda1c 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14758: 00db220c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14759: 0028233c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14760: 00dafe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14761: 006ea210 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14762: 0079fbe0 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14761: 006ea240 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14762: 0079fc10 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14763: 004b88c0 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14764: 004b86c8 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14765: 009223b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14766: 007f2f28 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14767: 00996c70 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14765: 009223e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14766: 007f2f58 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14767: 00996ca0 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14768: 00d66864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14769: 00d6d1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 14770: 00db198c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 14771: 007d01e4 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14772: 0090a078 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14773: 00814c84 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14771: 007d0214 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14772: 0090a0a8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14773: 00814cb4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14774: 00d7b4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14775: 00534f28 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14776: 0050f708 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14777: 00d76ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14778: 007bb860 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14778: 007bb890 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14779: 0059acb8 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14780: 00cb8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14781: 00db0dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14782: 00d6b27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14783: 00db16ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14784: 00db0a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14785: 009bc6c4 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14785: 009bc6f4 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14786: 002895e4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14787: 00c7dacc 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14788: 00db1f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14789: 00d71dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14790: 00db18c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14791: 0077a788 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14792: 0081f0c4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14791: 0077a7b8 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 14792: 0081f0f4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14793: 00d8d580 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14794: 00d77b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14795: 00db0d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14796: 008f930c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14797: 00837e94 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14798: 009b2b98 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14796: 008f933c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14797: 00837ec4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14798: 009b2bc8 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14799: 00d77028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14800: 00d64220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 14801: 00924738 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14802: 00966cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14801: 00924768 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14802: 00966d20 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14803: 00cb55a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14804: 00db167e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14805: 00822ca0 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14805: 00822cd0 708 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14806: 006252bc 608 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 14807: 00998250 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14807: 00998280 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14808: 00d71e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14809: 00d7bcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14810: 0055128c 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14811: 00ccaaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 14812: 00db0fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14813: 00cb86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14814: 00db1430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14815: 00295fdc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14816: 0095fe34 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14816: 0095fe64 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 14817: 00db1240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 14818: 00927188 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14818: 009271b8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14819: 00436050 352 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 14820: 00326610 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14821: 00db1300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 14822: 00db0bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 14823: 0094d9bc 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14823: 0094d9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14824: 00cb37c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14825: 00d6a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14826: 00537688 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14827: 002ed040 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14828: 00643f48 200 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ - 14829: 0077ef2c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14830: 009349a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 14831: 007624f8 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 14829: 0077ef5c 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 14830: 009349d0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14831: 00762528 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14832: 00db1c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 14833: 00965868 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14833: 00965898 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14834: 00db0d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14835: 00643c50 252 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 14836: 00db1944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 14837: 003e9204 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 14838: 00981ca0 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14839: 008109e0 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14840: 008beb28 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14838: 00981cd0 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14839: 00810a10 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14840: 008beb58 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14841: 00537c24 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14842: 00db0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14843: 002e9a20 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14844: 00db0a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14845: 00d6ece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14846: 00db195a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14847: 003833a0 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14848: 00db0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14849: 009130d4 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14849: 00913104 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14850: 004340ac 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14851: 005e19b4 632 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 14852: 00dafda1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14853: 00d6e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14854: 00d75e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14855: 00d695a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14856: 00811c28 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14857: 006d4b60 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14856: 00811c58 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14857: 006d4b90 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14858: 00dafeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14859: 0029a160 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14860: 00636f14 204 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 14861: 002ec0c4 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 14862: 0077a3a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 14862: 0077a3d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14863: 00d6fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14864: 0028244c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14865: 0043d1c8 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 14866: 00d66e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 14867: 00d642d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 14868: 00db093c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 14869: 00db0b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 14870: 00d77bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 14871: 00d6aa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14872: 00d7aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14873: 00c67c88 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14874: 00db2040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ - 14875: 0076233c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 14875: 0076236c 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14876: 00cd1b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 14877: 00988f84 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 14878: 0094b7b8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14879: 008de44c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14877: 00988fb4 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14878: 0094b7e8 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14879: 008de47c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14880: 00db17b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14881: 00d75430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14882: 00d7a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14883: 002ecabc 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ - 14884: 00717324 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 14884: 00717354 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14885: 00db07e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14886: 00d71eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14887: 00d65a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14888: 0098e6c8 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14888: 0098e6f8 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14889: 00daffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14890: 00db21a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14891: 00d77848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14892: 00d73cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14893: 006d3708 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14893: 006d3738 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14894: 00db16b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14895: 005252fc 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14896: 008d3cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14896: 008d3cec 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14897: 00d68010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14898: 0063468c 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 14899: 00db1bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14900: 00588130 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14901: 009704dc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14901: 0097050c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14902: 00436e2c 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 14903: 00c65d80 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14904: 00d68ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14905: 00900a14 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14906: 009cdb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14907: 0069cdb4 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 14908: 0096809c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14909: 008e15f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14905: 00900a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14906: 009cdb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14907: 0069cde4 24 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 14908: 009680cc 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14909: 008e1620 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14910: 00db219e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14911: 00d78a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14912: 00d75cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14913: 008a2034 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14913: 008a2064 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14914: 00cb373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 14915: 00632ab0 360 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 14916: 008c8f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14916: 008c8f58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14917: 00cb9070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14918: 00db115e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14919: 00d727a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14920: 00db1642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14921: 0026e094 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14922: 00c7b428 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14923: 00db1138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 14924: 00d79f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 14925: 00d79658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14926: 0070ed3c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 14926: 0070ed6c 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14927: 00cb8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14928: 00db18fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14929: 00d688bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 14930: 0071046c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 14931: 009613a4 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14930: 0071049c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 14931: 009613d4 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 14932: 00db237c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 14933: 00707f74 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 14933: 00707fa4 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 14934: 005a1254 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 14935: 00db12e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 14936: 005ba990 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 14937: 00daff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 14938: 007e7400 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 14938: 007e7430 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 14939: 00db0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 14940: 00d7b22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 14941: 007f779c 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 14941: 007f77cc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 14942: 00d6d7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 14943: 00db0abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 14944: 00959770 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 14944: 009597a0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 14945: 00db02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 14946: 0077ed3c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 14947: 00aec37c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 14946: 0077ed6c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 14947: 00aec3ac 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 14948: 00c7b380 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 14949: 0027e718 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 14950: 006e7128 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 14950: 006e7158 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 14951: 00d71dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 14952: 0092e430 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 14952: 0092e460 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 14953: 0062b1a4 320 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 14954: 0054057c 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 14955: 00d78008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 14956: 007bd7cc 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 14956: 007bd7fc 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 14957: 00627d7c 148 FUNC GLOBAL DEFAULT 12 helper_fctiduz │ │ │ │ 14958: 00db0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 14959: 0053ba3c 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 14960: 00719384 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 14961: 008fad24 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 14962: 00914084 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 14960: 007193b4 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 14961: 008fad54 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 14962: 009140b4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 14963: 00d79898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 14964: 0051114c 1732 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 14965: 007f0190 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 14965: 007f01c0 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 14966: 00db28dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 14967: 00296410 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 14968: 00db2098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 14969: 00db1714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 14970: 008cd5c0 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 14971: 0092e864 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 14970: 008cd5f0 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 14971: 0092e894 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 14972: 00d7acbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 14973: 00db2334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 14974: 009017d8 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 14975: 0090b910 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 14974: 00901808 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 14975: 0090b940 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 14976: 005a6154 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 14977: 00cc33dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ - 14978: 009a1458 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 14979: 00889f64 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 14978: 009a1488 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 14979: 00889f94 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 14980: 00d64e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 14981: 00868acc 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 14982: 007f77dc 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 14981: 00868afc 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 14982: 007f780c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 14983: 0048e848 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 14984: 00d6f380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 14985: 009611d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 14986: 00940580 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 14985: 00961208 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 14986: 009405b0 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 14987: 00c7de60 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 14988: 00db1d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 14989: 005ab568 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 14990: 00cc487c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 14991: 0099359c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 14992: 009b50ec 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 14993: 0090f978 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 14991: 009935cc 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 14992: 009b511c 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 14993: 0090f9a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 14994: 00db15fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 14995: 00db1ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 14996: 003fde94 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 14997: 004b343c 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 14998: 00db1e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 14999: 007a8b38 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15000: 00999eb8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 14999: 007a8b68 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15000: 00999ee8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15001: 00d6db84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15002: 0043433c 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15003: 00d6708c 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15004: 00db04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15005: 00db159c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15006: 00cd2844 132 OBJECT GLOBAL DEFAULT 24 helper_info_frim │ │ │ │ - 15007: 0077dd08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 15007: 0077dd38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15008: 00cd29d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frin │ │ │ │ 15009: 00db046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15010: 00db1d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15011: 0028254c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15012: 007ad888 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15012: 007ad8b8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15013: 00cd28c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frip │ │ │ │ - 15014: 00744de0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 15014: 00744e10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15015: 00d74648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15016: 005a090c 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15017: 00d65048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15018: 008fc9ac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15018: 008fc9dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15019: 00d75c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15020: 00d717cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15021: 004b385c 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15022: 008c0b54 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15023: 00b2ed14 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15024: 007e2940 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15025: 0079f7ec 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15022: 008c0b84 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15023: 00b2ed44 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15024: 007e2970 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15025: 0079f81c 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15026: 00d63a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15027: 00984434 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15028: 0098aa78 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15029: 00926cc8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15027: 00984464 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15028: 0098aaa8 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15029: 00926cf8 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15030: 00db0f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15031: 002eb738 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15032: 008da554 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15032: 008da584 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ 15033: 00cd294c 132 OBJECT GLOBAL DEFAULT 24 helper_info_friz │ │ │ │ - 15034: 008c7cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15034: 008c7d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15035: 00db0c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15036: 007a572c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15037: 0079fde8 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15036: 007a575c 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15037: 0079fe18 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15038: 005e2658 480 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15039: 00d72890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15040: 00db103e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15041: 007feb7c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15041: 007febac 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15042: 003380b4 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15043: 0075af24 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15043: 0075af54 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15044: 00d6e054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15045: 00db0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15046: 00d77428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15047: 00db1656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15048: 00db16b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15049: 00d69d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15050: 00db1394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15051: 00db213c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15052: 005ba698 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15053: 00d6aa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15054: 007f5048 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15054: 007f5078 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15055: 00db1ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15056: 00d682e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15057: 0098ecdc 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15058: 009b32f0 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 15059: 00744a9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 15057: 0098ed0c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15058: 009b3320 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15059: 00744acc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15060: 00db1866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15061: 00cb6628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15062: 00db20be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15063: 00db163a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15064: 00d7872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 15065: 00857aa8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15065: 00857ad8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15066: 00d76778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15067: 00d7bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15068: 005a0080 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15069: 00b87cf8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15069: 00b87d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15070: 00cb7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15071: 0061c134 100 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15072: 0057c5e8 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15073: 00d75bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15074: 00cb36b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15075: 009b2b80 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15075: 009b2bb0 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15076: 00db1ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 15077: 0074177c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 15077: 007417ac 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15078: 00d6d044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15079: 00db06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15080: 00da767e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 15081: 00db2930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15082: 00d65600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15083: 005ce070 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15084: 00d677b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15085: 00625ae8 460 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15086: 00d77258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15087: 00d70508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15088: 00572e78 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15089: 00d77be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15090: 00998de4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15090: 00998e14 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15091: 00db0854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15092: 009aa974 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15093: 00912468 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15092: 009aa9a4 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15093: 00912498 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15094: 00539b38 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15095: 00900bf0 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15095: 00900c20 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15096: 004fc694 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15097: 00d79c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15098: 00902a60 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15098: 00902a90 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15099: 004040a0 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15100: 00d79fb0 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15101: 00ca4188 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15102: 00db0e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15103: 00cb99d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15104: 00d6a690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15105: 00db175a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15106: 00d67480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15107: 00d77388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15108: 00db2966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15109: 009a7768 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 15110: 007f1c44 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15109: 009a7798 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 15110: 007f1c74 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15111: 00db130a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15112: 00d6c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15113: 004f8574 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 15114: 008117d4 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15114: 00811804 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15115: 00db22a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 15116: 0072cec4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 15116: 0072cef4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15117: 00d6f260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15118: 00d78c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15119: 00db09b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15120: 00255854 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15121: 009b30f4 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15122: 00990fe0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15121: 009b3124 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15122: 00991010 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15123: 00db06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15124: 008d4cd0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15124: 008d4d00 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15125: 00d65290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15126: 00d6e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15127: 00d643d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15128: 00db2288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15129: 008ce2e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15129: 008ce314 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15130: 00255620 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15131: 0096a718 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15131: 0096a748 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15132: 00db01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15133: 008fcdc8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15133: 008fcdf8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15134: 005adee4 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15135: 00db01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 15136: 007888c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 15136: 007888f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15137: 0042bd78 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15138: 0093d078 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15138: 0093d0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15139: 00408a5c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15140: 00492a84 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15141: 005360ec 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15142: 00db0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15143: 00403ecc 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ - 15144: 0071ea6c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 15144: 0071ea9c 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15145: 00dafeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15146: 00dafe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15147: 00d76b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15148: 00d68ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15149: 005a0cb8 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15150: 005aecb4 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15151: 00946900 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15151: 00946930 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15152: 00d6bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15153: 00d69cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15154: 002b646c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15155: 0069fcdc 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15155: 0069fd0c 28 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15156: 00d7b4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15157: 00d6a3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15158: 0098dd40 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15158: 0098dd70 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15159: 00d6be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15160: 00d6ce74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 15161: 007e8c10 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 15161: 007e8c40 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 15162: 00cb6b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15163: 00d8d598 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15164: 006f6b6c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15164: 006f6b9c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15165: 00d648f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15166: 00c78fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15167: 008e26fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15167: 008e272c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15168: 00d73ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 15169: 0070ed44 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 15169: 0070ed74 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15170: 00d6937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15171: 008c73d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15172: 009243a8 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15173: 008c290c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15174: 008c41d4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15171: 008c7408 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15172: 009243d8 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15173: 008c293c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15174: 008c4204 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15175: 00db0e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15176: 008f89ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 15177: 0070cabc 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 15176: 008f89dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15177: 0070caec 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15178: 00db0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15179: 005d3808 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15180: 00daff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15181: 00927738 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15181: 00927768 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15182: 00d79fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15183: 006e5a6c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15183: 006e5a9c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15184: 00287f00 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15185: 00537940 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 15186: 0076c97c 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 15186: 0076c9ac 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15187: 00cbe3ac 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15188: 00db0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15189: 0092c830 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15189: 0092c860 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15190: 003fdf04 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15191: 00db051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15192: 009565b8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15193: 00962204 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15194: 007ba680 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15192: 009565e8 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15193: 00962234 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15194: 007ba6b0 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15195: 00db110c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15196: 00db085e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15197: 00dafd93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15198: 00d6700c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15199: 00d78c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15200: 0043a038 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15201: 002ee378 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15202: 0081e2c8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15203: 0069d5c4 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15204: 00889cfc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15205: 009732cc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15202: 0081e2f8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15203: 0069d5f4 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15204: 00889d2c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15205: 009732fc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15206: 003a30e4 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15207: 0053b420 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15208: 00cb7078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15209: 0090daec 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15209: 0090db1c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15210: 00d6f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15211: 0081f510 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15211: 0081f540 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15212: 00d7a3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15213: 00db1564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15214: 00335120 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15215: 00db186e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15216: 00db048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15217: 0032d12c 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15218: 00d792ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15219: 00db0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15220: 0093ab6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15220: 0093ab9c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15221: 00db1a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15222: 0093d524 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ - 15223: 0069d450 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15222: 0093d554 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15223: 0069d480 184 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15224: 00db014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15225: 00997fb8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15226: 007ae160 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15225: 00997fe8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15226: 007ae190 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15227: 00292d84 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15228: 003ccad4 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 15229: 0073f4a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 15229: 0073f4d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15230: 00329a28 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15231: 00d7afcc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15232: 00623a48 284 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ - 15233: 00796e98 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 15233: 00796ec8 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15234: 00db1102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15235: 00db190a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15236: 00db1f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15237: 009499c4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15237: 009499f4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15238: 00d70538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15239: 00db0df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 15240: 007176e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 15240: 00717718 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15241: 00578bb0 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15242: 0069cf38 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15243: 006e70e0 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15244: 00728478 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15242: 0069cf68 124 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15243: 006e7110 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15244: 007284a8 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15245: 00db1c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15246: 005b0dcc 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15247: 00d6adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15248: 0069f3e8 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15248: 0069f418 104 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15249: 006237a4 332 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15250: 002922b8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15251: 00921d40 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15252: 007d5c50 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15253: 0095329c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15251: 00921d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15252: 007d5c80 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15253: 009532cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15254: 00d64a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15255: 0069cfb4 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15255: 0069cfe4 128 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15256: 002957bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15257: 00db1dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15258: 00992748 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15259: 009bcebc 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15258: 00992778 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15259: 009bceec 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15260: 00db06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15261: 00cb2cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15262: 00d6f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15263: 00d693ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15264: 008eaf80 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15264: 008eafb0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15265: 00d7838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15266: 0081f480 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15266: 0081f4b0 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15267: 00db057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15268: 00813f9c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15269: 006e4fc4 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15270: 0092f12c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15271: 008cedb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15268: 00813fcc 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15269: 006e4ff4 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15270: 0092f15c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15271: 008cede8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15272: 00d64370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15273: 00cc3460 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15274: 00db1194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15275: 002885e8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15276: 00db087c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15277: 005452bc 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15278: 002ce3bc 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 15279: 00733838 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15280: 007b63d8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15281: 00b87d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15279: 00733868 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 15280: 007b6408 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15281: 00b87d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15282: 00d63948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15283: 0053bebc 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 15284: 0073bb5c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 15284: 0073bb8c 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15285: 00d72b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15286: 00d5e188 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15287: 00db06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15288: 00855f8c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15289: 0086e278 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15288: 00855fbc 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15289: 0086e2a8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15290: 005cbde4 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15291: 008c9430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15291: 008c9460 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15292: 00db2174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15293: 007c2994 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15293: 007c29c4 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15294: 00d71aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15295: 00dafda9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15296: 009acb1c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15296: 009acb4c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15297: 00d63958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15298: 00db213a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15299: 00db11d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15300: 0058adc0 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15301: 00967e5c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15302: 00807064 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15301: 00967e8c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15302: 00807094 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15303: 00d65c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15304: 00cd6624 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15305: 00d70498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15306: 005742a8 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15307: 00d6a4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15308: 00db106c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15309: 00db0948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15310: 00cd5628 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15311: 00db1a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15312: 006a3254 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15313: 00991f88 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15314: 00822860 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15312: 006a3284 52 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15313: 00991fb8 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15314: 00822890 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 15315: 00444068 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15316: 00750560 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15317: 007e1b64 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15316: 00750590 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15317: 007e1b94 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15318: 00d77f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15319: 00d74208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15320: 0055eb14 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15321: 00db1648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15322: 00cd56ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15323: 0063498c 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15324: 00dafeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15325: 00db03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15326: 00d73328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15327: 00d64e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15328: 00db051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15329: 00287898 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15330: 00944458 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15330: 00944488 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15331: 00d75480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15332: 002cf554 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15333: 004441a8 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15334: 0074dfa8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15334: 0074dfd8 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15335: 0058f0d0 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15336: 00d72cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15337: 009591b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15338: 0093c87c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15337: 009591e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15338: 0093c8ac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15339: 00db219c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15340: 009845a4 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15340: 009845d4 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15341: 00293a8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15342: 00cd2634 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwuz │ │ │ │ 15343: 00d66894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15344: 00ccb548 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15345: 0094de7c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15345: 0094deac 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15346: 00cbe33c 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15347: 00d64b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15348: 006eb688 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15349: 007a13e8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15348: 006eb6b8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15349: 007a1418 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15350: 00d785fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15351: 00323e54 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15352: 00404070 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15353: 00d76fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15354: 0096d0f8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15355: 007e5cb0 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15354: 0096d128 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15355: 007e5ce0 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15356: 00cd6498 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15357: 005cfe88 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15358: 00d79ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15359: 009b8538 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15359: 009b8568 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15360: 00d74bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15361: 00db13a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15362: 00d76fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15363: 00d6bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15364: 00db17dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15365: 005aaa84 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15366: 0081d914 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15366: 0081d944 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15367: 00db2948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15368: 008e2840 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15369: 0091e498 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15370: 008c71b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15371: 0090c700 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15372: 009071d0 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15368: 008e2870 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15369: 0091e4c8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15370: 008c71e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15371: 0090c730 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15372: 00907200 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15373: 004fa9c0 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 15374: 00625e94 460 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15375: 00cd6288 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15376: 00d67850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15377: 00db03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15378: 00db05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15379: 00d690fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 15380: 0070e374 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 15380: 0070e3a4 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15381: 002f3404 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15382: 00d72bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15383: 00d772b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15384: 00444764 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15385: 008101f4 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15386: 008c3834 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15385: 00810224 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15386: 008c3864 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15387: 00d66478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15388: 00930bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15388: 00930bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15389: 00db078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15390: 00988fd4 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15390: 00989004 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15391: 00d6e744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15392: 00d64270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15393: 00751bc0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15393: 00751bf0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15394: 00d6fadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15395: 00d6896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15396: 007f084c 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15396: 007f087c 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15397: 0061c198 324 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15398: 0030e010 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15399: 00c7db18 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15400: 00db18d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15401: 00db12f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15402: 00dafd6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15403: 008c1be8 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15403: 008c1c18 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15404: 00641234 76 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15405: 0030ea84 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15406: 00522bdc 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15407: 00db0ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15408: 00984a40 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15408: 00984a70 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15409: 00db150e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15410: 00d6ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15411: 00d73698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15412: 002cd308 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15413: 009074f0 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15413: 00907520 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15414: 00db011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15415: 008ffffc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15415: 0090002c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15416: 00db1256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15417: 00ccd120 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15418: 00d63a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15419: 00d76b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15420: 006412cc 76 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15421: 003313f4 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15422: 0055e7c0 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15423: 0093d3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15423: 0093d3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15424: 00db0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 15425: 005e1f28 432 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15426: 00db295e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15427: 00db08c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15428: 00d6d794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15429: 00d75e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15430: 00288ed4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15431: 00d744f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15432: 00d6de24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15433: 0025645c 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15434: 008cb6dc 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15434: 008cb70c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15435: 00db08d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15436: 00d789ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15437: 00db047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15438: 00db0fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15439: 00cb77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15440: 00814830 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15440: 00814860 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15441: 002902ac 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15442: 00641364 68 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15443: 00da76c1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15444: 00d5dccc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15445: 00db2122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15446: 00db1186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15447: 009bded4 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15447: 009bdf04 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15448: 00db0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15449: 00745cf0 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15449: 00745d20 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15450: 00db1046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15451: 004b3904 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15452: 00d65914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15453: 00db1458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 15454: 0078f758 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 15454: 0078f788 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15455: 00d73858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15456: 00db1d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15457: 00db0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15458: 008d8f74 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15458: 008d8fa4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15459: 00d70258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15460: 00376c74 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15461: 007f3908 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15461: 007f3938 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15462: 004027c8 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15463: 0095f878 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15463: 0095f8a8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15464: 00d68c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15465: 00980a84 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15465: 00980ab4 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15466: 00dafeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15467: 00635790 212 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15468: 0055e820 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15469: 00cd5208 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15470: 008c720c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15470: 008c723c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15471: 00db0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15472: 005b9e28 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15473: 00dafd6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15474: 008f8c30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15474: 008f8c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15475: 00d75b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15476: 004aaac8 104 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15477: 00c7e084 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15478: 008be57c 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15479: 009cbdec 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15478: 008be5ac 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15479: 009cbe1c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15480: 00db10dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15481: 00d66618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15482: 00db0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15483: 00916828 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15483: 00916858 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15484: 00c7d73c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15485: 00d713ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15486: 0098e9dc 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15486: 0098ea0c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15487: 00c7db6c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15488: 0096d818 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15489: 007e4c98 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15488: 0096d848 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15489: 007e4cc8 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15490: 00d68bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15491: 00966678 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15492: 009cad6c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15491: 009666a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15492: 009cad9c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15493: 00db18aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15494: 009b0014 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15494: 009b0044 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15495: 00d71cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15496: 00d75530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 15497: 006ccdb0 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 15497: 006ccde0 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 15498: 00db1c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15499: 0093e4cc 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15499: 0093e4fc 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15500: 00dafefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 15501: 007202f8 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 15501: 00720328 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15502: 00db2114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15503: 00db0a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15504: 0074389c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 15504: 007438cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15505: 00380ac4 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 15506: 007910f8 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 15506: 00791128 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 15507: 00cc4a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 15508: 0090472c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15508: 0090475c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ 15509: 00cd2ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_frsp │ │ │ │ - 15510: 007bc1c4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15511: 007e66cc 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15510: 007bc1f4 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15511: 007e66fc 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15512: 00db2202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15513: 006413ec 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 15514: 00d79628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15515: 00d7a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15516: 00db00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15517: 00d7927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15518: 00d6d174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15519: 008c8b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 15520: 00720760 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 15519: 008c8bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15520: 00720790 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 15521: 00641484 76 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ 15522: 005adc0c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15523: 00c7e994 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15524: 0044a1e4 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15525: 002ebc40 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15526: 00db035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15527: 009aa278 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15527: 009aa2a8 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15528: 00582f24 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15529: 00dafe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15530: 00d6d544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15531: 0081f490 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15531: 0081f4c0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15532: 00d65b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15533: 00403b74 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 15534: 00dafd86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15535: 00d7a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15536: 00db0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15537: 00c78ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15538: 00d6dda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15539: 005d2e48 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 15540: 0062d65c 340 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 15541: 00978b50 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15541: 00978b80 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15542: 002ec5cc 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15543: 00d6f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 15544: 0064151c 68 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 15545: 0074b9a8 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15545: 0074b9d8 276 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15546: 00440920 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15547: 00d6b4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15548: 00296ae8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15549: 00851cfc 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15550: 009a38f0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15549: 00851d2c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15550: 009a3920 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15551: 00d64400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 15552: 00901108 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15553: 007ece08 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15554: 0081ee54 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 15555: 007435a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 15552: 00901138 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15553: 007ece38 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15554: 0081ee84 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15555: 007435d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15556: 00cb66ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 15557: 0073ccc8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 15557: 0073ccf8 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 15558: 00d66844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15559: 00d75590 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15560: 00953074 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15560: 009530a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15561: 0053464c 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15562: 00906530 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15562: 00906560 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15563: 00d712ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15564: 00db1d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15565: 00db0a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15566: 0091b83c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15566: 0091b86c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15567: 00d7844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15568: 00d63d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15569: 00c7d60c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15570: 00d645f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15571: 005839b4 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15572: 00db1c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 15573: 00d6ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15574: 00865e48 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15574: 00865e78 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15575: 00db172a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15576: 0057b860 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15577: 00db21a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15578: 00473788 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15579: 00c718c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 15580: 00d6d054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15581: 0094c070 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15581: 0094c0a0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15582: 00db136c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15583: 006e7a10 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15583: 006e7a40 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15584: 00d6d714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15585: 004b6e58 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15586: 00db1734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 15587: 0077c0f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 15587: 0077c120 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15588: 00d78b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15589: 00d759f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15590: 00911b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15590: 00911b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15591: 0039fbd4 460 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 15592: 009ae32c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15592: 009ae35c 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15593: 00cc6244 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 15594: 00daffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15595: 00db0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15596: 00d6c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15597: 00d7a8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15598: 00cb3844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15599: 00d6901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15600: 00db022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 15601: 0078877c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 15601: 007887ac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15602: 00d69be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15603: 00db22f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15604: 00b87e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15604: 00b87e60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15605: 00db1c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15606: 00545594 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15607: 00db1cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15608: 00db0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15609: 007da394 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15609: 007da3c4 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15610: 00db05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15611: 00c76c3c 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15612: 00568ec8 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 15613: 0069f7cc 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 15613: 0069f7fc 708 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 15614: 00534230 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15615: 00daff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15616: 008e9a4c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15616: 008e9a7c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15617: 00db15a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15618: 007ae7d8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 15619: 006a4284 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 15618: 007ae808 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15619: 006a42b4 780 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 15620: 00d6ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15621: 00db0b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15622: 00d7884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15623: 00db0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15624: 00536340 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 15625: 00d70a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15626: 00db2126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15627: 0062a278 24 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ - 15628: 0070c988 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 15628: 0070c9b8 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15629: 00d68be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15630: 0039fda0 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 15631: 00cc4c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 15632: 00814094 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 15633: 0071b908 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15634: 007f4e50 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15632: 008140c4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15633: 0071b938 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 15634: 007f4e80 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15635: 00d7ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 15636: 0073d310 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 15636: 0073d340 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 15637: 0061c0d8 92 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 15638: 00d719cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15639: 005924b4 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15640: 00db1b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15641: 008d0d10 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15641: 008d0d40 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15642: 00cc7348 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ - 15643: 0071ba10 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15644: 00930df0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15643: 0071ba40 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 15644: 00930e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15645: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15646: 00d689bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15647: 00963e7c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15647: 00963eac 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15648: 00db23c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15649: 002ce17c 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15650: 007506d0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15650: 00750700 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15651: 002a9860 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15652: 00db17e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15653: 0056eda8 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15654: 005ab14c 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15655: 00db1af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15656: 00d6d644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15657: 0090c044 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15658: 008e4978 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15659: 009d1f20 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15657: 0090c074 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15658: 008e49a8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15659: 009d1f50 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15660: 00cb6bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 15661: 0070ff28 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15662: 009af048 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15661: 0070ff58 152 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ + 15662: 009af078 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15663: 00d6fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15664: 00327614 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15665: 00db004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15666: 00d6f860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15667: 00db15ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15668: 00cc4144 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 15669: 00d66d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15670: 00db034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15671: 00db0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15672: 00cc3d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ - 15673: 0071f160 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15674: 007256d0 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15673: 0071f190 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 15674: 00725700 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15675: 0029a4d0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15676: 00db0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15677: 00d757b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15678: 00db1cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15679: 00db1e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15680: 00db0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 15681: 00db0c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -15696,710 +15696,710 @@ │ │ │ │ 15692: 00db02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 15693: 00cb5e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 15694: 00d7a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 15695: 0062b2e4 296 FUNC GLOBAL DEFAULT 12 helper_XVADDSP │ │ │ │ 15696: 0027e42c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 15697: 00db0bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REPLY_DSTATE │ │ │ │ 15698: 00db07f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 15699: 00788abc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 15699: 00788aec 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 15700: 00d66f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 15701: 002ec978 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 15702: 00c78f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 15703: 00cb70fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 15704: 00db0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 15705: 005d15e0 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15706: 00d69d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15707: 004b6528 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15708: 00d6eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15709: 00d6c588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 15710: 00d68c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15711: 0063b0c4 1084 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 15712: 00db13d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15713: 009069b4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15713: 009069e4 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15714: 00db1ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15715: 00948e24 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15715: 00948e54 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15716: 00583a0c 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15717: 0098d944 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15717: 0098d974 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15718: 00db1b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15719: 00c7d2bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15720: 00db01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15721: 00436750 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 15722: 0061fe60 588 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 15723: 008fc6dc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15724: 008c7c78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15725: 007b9704 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15723: 008fc70c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15724: 008c7ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15725: 007b9734 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15726: 00db01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15727: 008ed55c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15727: 008ed58c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15728: 00db19de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 15729: 00777be8 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 15729: 00777c18 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15730: 00db20bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15731: 00cc4774 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 15732: 00d6e384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 15733: 00780f4c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15734: 007f31f4 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15733: 00780f7c 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 15734: 007f3224 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15735: 00d788bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15736: 00806414 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15736: 00806444 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15737: 002b862c 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15738: 00db0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15739: 00db1a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15740: 00d7bcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15741: 008c0fdc 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15741: 008c100c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15742: 002a358c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15743: 00db0e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15744: 007c2aac 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15744: 007c2adc 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15745: 00d70868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 15746: 00db22e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15747: 00b87c50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15747: 00b87c80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15748: 00d67cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15749: 00dafd8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15750: 008cc6bc 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15751: 007ba864 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15750: 008cc6ec 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15751: 007ba894 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15752: 00db18dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15753: 00d6b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15754: 00545e20 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15755: 005c263c 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15756: 00db16d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15757: 00db1474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15758: 0044c544 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15759: 00d7217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15760: 00db035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15761: 005af51c 192 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15762: 008f67f0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15762: 008f6820 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15763: 00d7b340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15764: 00db0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15765: 00648e4c 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 15766: 00db0da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15767: 00d7871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15768: 00db1b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15769: 00910a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15769: 00910a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15770: 00db1f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15771: 00d7922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15772: 00cc0fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 15773: 00db06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15774: 00d79c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15775: 00d65eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15776: 0053dae0 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15777: 008d8d74 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15777: 008d8da4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15778: 00db0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15779: 00db2394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15780: 00dafe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15781: 008ae44c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15781: 008ae47c 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15782: 00cc3f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 15783: 00db1a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15784: 00cc3b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 15785: 00db21f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15786: 00d686a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15787: 00d7169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15788: 0062dd6c 276 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 15789: 00d73648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15790: 0084bec8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 15791: 00743bb8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 15790: 0084bef8 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15791: 00743be8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15792: 00d6f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15793: 00db2208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15794: 00d6923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15795: 00d65784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15796: 00927344 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15796: 00927374 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15797: 00db01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15798: 0099b888 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15799: 008e7b1c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15798: 0099b8b8 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15799: 008e7b4c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15800: 00db04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15801: 0030dcb8 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15802: 00db0af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15803: 00db117e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15804: 00745d98 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15804: 00745dc8 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15805: 00db04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 15806: 0098a54c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 15807: 0079cbd0 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15806: 0098a57c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15807: 0079cc00 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15808: 00db1776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15809: 0045036c 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15810: 00329b3c 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15811: 005d9eb4 184 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 15812: 00646e4c 252 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 15813: 00da76b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15814: 00db0b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15815: 00d674f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15816: 00814d68 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15816: 00814d98 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15817: 004b46a0 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15818: 00755c3c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15819: 007f5d30 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15818: 00755c6c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15819: 007f5d60 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15820: 00db1af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 15821: 005d9bf4 704 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 15822: 008fae8c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15822: 008faebc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15823: 00d73e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15824: 00511c4c 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 15825: 006a27f8 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ - 15826: 00742a68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 15825: 006a2828 316 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 15826: 00742a98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15827: 00537114 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15828: 005d2e30 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15829: 002b8018 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15830: 005cc078 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 15831: 00335160 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15832: 002a17fc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15833: 00d8e794 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15834: 008c81dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15835: 00b0ce80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15834: 008c820c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15835: 00b0ceb0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15836: 0052ffb0 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15837: 00db0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15838: 00dafd8f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15839: 0055e598 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15840: 00db0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15841: 00c7b338 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15842: 00db1fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15843: 00d723dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 15844: 0061e8b8 4 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 15845: 0061e8bc 144 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 15846: 007d631c 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15846: 007d634c 260 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15847: 00db202c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 15848: 00d7ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15849: 003cb4a8 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15850: 003fd51c 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15851: 00d7b14c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15852: 00db189c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15853: 00d77db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15854: 0099d5bc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15854: 0099d5ec 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15855: 00db1214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 15856: 00dafe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15857: 00d6a170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15858: 00cd108c 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 15859: 00d70a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 15860: 00db0e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15861: 00d77618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15862: 0028ce7c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15863: 00b9eca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15863: 00b9ecd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15864: 00daff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15865: 0061e384 836 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 15866: 00db20a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 15867: 00cd1008 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 15868: 009b42a8 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15868: 009b42d8 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15869: 00d75400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15870: 00db1eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15871: 008d1820 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15871: 008d1850 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15872: 00db1424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15873: 00257fbc 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15874: 0099bc38 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15874: 0099bc68 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15875: 00db0ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15876: 005403b8 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 15877: 006ae5dc 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 15877: 006ae60c 236 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 15878: 00db0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15879: 00d777c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 15880: 0073d6bc 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 15880: 0073d6ec 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 15881: 005a11bc 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15882: 0032cef4 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 15883: 00742528 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 15883: 00742558 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 15884: 004fd0d8 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 15885: 006a6884 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 15885: 006a68b4 224 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 15886: 00db1658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 15887: 00d76b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15888: 00d76d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15889: 00cb3e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15890: 00db1064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15891: 00db1114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15892: 00db1526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 15893: 007194ac 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15894: 008aab84 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15893: 007194dc 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 15894: 008aabb4 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15895: 005d7484 204 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ - 15896: 0071b868 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 15896: 0071b898 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15897: 00cd5e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 15898: 00628adc 280 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 15899: 00db17ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15900: 00958d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15900: 00958d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15901: 00daff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 15902: 0070f1b4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15903: 00b9ecc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 15904: 0077326c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 15902: 0070f1e4 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 15903: 00b9ecf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15904: 0077329c 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15905: 00db22ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15906: 00db1e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15907: 008e10f8 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15907: 008e1128 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15908: 00d70438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 15909: 00d77fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15910: 00d7acdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15911: 00d63c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15912: 00913894 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15913: 009284bc 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15912: 009138c4 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15913: 009284ec 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15914: 00d65dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15915: 005819d4 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 15916: 0069dca8 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 15916: 0069dcd8 204 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 15917: 00db1d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15918: 00db07fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15919: 008aa52c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15919: 008aa55c 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15920: 00d63bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 15921: 0071a300 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 15921: 0071a330 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 15922: 002aaad0 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 15923: 00950e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 15923: 00950e5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 15924: 00db0b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 15925: 00db0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 15926: 0053dbc0 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 15927: 00db1dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 15928: 00d7867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 15929: 0075f4f8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 15929: 0075f528 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 15930: 00d75450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 15931: 008ad8dc 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 15932: 00999768 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 15931: 008ad90c 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 15932: 00999798 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 15933: 00d75470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 15934: 00808fb0 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 15934: 00808fe0 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 15935: 00cd5100 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 15936: 00db1c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 15937: 009064d4 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 15937: 00906504 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 15938: 003a4c54 484 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ - 15939: 0073c0a0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 15939: 0073c0d0 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 15940: 00532790 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 15941: 0081241c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 15941: 0081244c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 15942: 00d68280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 15943: 00cb2740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 15944: 00ccb020 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 15945: 00525054 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 15946: 00382014 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 15947: 00db0950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 15948: 00555d4c 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 15949: 00d6d564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 15950: 0073e834 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 15951: 008e2bc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 15950: 0073e864 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 15951: 008e2bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 15952: 00572e18 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 15953: 00984ac0 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 15954: 0093ddb4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 15953: 00984af0 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 15954: 0093dde4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 15955: 00cc5e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 15956: 00cb1f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 15957: 0029a11c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 15958: 00d79060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 15959: 00d64300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 15960: 00db0898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 15961: 00cd2d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ 15962: 00c7d654 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 15963: 005ab46c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 15964: 0058e67c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 15965: 00d64ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 15966: 0073e54c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 15966: 0073e57c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 15967: 005ab400 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 15968: 00d76fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 15969: 00550d58 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 15970: 00d66fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 15971: 00d6b2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 15972: 007077b0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 15972: 007077e0 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 15973: 00d7175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 15974: 00db0934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 15975: 006294f4 196 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 15976: 00d693fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 15977: 00d74628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 15978: 00d665f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 15979: 00d64de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15980: 00930e4c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 15980: 00930e7c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 15981: 005d1d00 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 15982: 00441c28 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 15983: 00d6929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 15984: 009422c8 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 15984: 009422f8 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 15985: 00d6f7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 15986: 00d73b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 15987: 009519b4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 15987: 009519e4 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 15988: 00d6c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 15989: 00db13fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 15990: 00db021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 15991: 00cc34e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 15992: 007dd32c 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 15992: 007dd35c 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 15993: 00578080 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 15994: 002ed73c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 15995: 00d662a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 15996: 00448200 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 15997: 002a7350 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 15998: 00d66258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 15999: 002956d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16000: 00900954 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16001: 0081f274 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16000: 00900984 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16001: 0081f2a4 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16002: 00295f2c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16003: 00d789dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16004: 00d6cd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 16005: 00d68610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16006: 00920998 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16006: 009209c8 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16007: 004fcba0 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16008: 00386dcc 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16009: 00d6d964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16010: 00568a24 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16011: 00db05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16012: 00d65640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16013: 005ab2bc 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16014: 00cb57b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16015: 00d7aba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16016: 007c0d0c 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16016: 007c0d3c 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16017: 00d79a94 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16018: 0053cd54 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16019: 00db03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16020: 009112c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16021: 00754420 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16022: 007e1f88 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16020: 009112f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16021: 00754450 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16022: 007e1fb8 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16023: 00d73c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16024: 002c5b68 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16025: 008c9208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16025: 008c9238 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16026: 00cc613c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ - 16027: 0077a354 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 16027: 0077a384 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16028: 00d68020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16029: 00d7afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16030: 0062a248 24 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ - 16031: 00794fd0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 16031: 00795000 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16032: 0064b024 12 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ 16033: 00492a90 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16034: 00d68190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 16035: 0043554c 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 16036: 0029a30c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 16037: 007695e8 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 16037: 00769618 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 16038: 00d77bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 16039: 0079531c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 16039: 0079534c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16040: 00db0f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16041: 00d759b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16042: 00d65e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 16043: 0077b114 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 16043: 0077b144 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16044: 00db151e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16045: 009818d8 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16045: 00981908 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16046: 0053d794 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16047: 003a4e38 16 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16048: 00d67780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16049: 00d6bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16050: 00646990 68 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16051: 00db23be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16052: 00db13da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16053: 00d6a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 16054: 00795298 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 16054: 007952c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16055: 00d74d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16056: 006469d4 68 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16057: 004503b8 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16058: 00db294c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16059: 007a1568 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16059: 007a1598 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16060: 00d68220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 16061: 00788634 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 16061: 00788664 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16062: 00d64e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16063: 003fe7d4 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16064: 00db0d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16065: 007acba8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16065: 007acbd8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 16066: 004f31b0 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16067: 008cbb40 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16067: 008cbb70 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16068: 00d7a8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16069: 00327564 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16070: 0059f714 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16071: 00984708 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16071: 00984738 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16072: 0029635c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 16073: 004f5134 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16074: 008dc030 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16074: 008dc060 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16075: 003c37b4 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16076: 00d6db54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16077: 00db1f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16078: 00d6a490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16079: 00d66904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16080: 007ae338 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16080: 007ae368 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16081: 00db0904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16082: 00d8d868 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16083: 00db1508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16084: 0044110c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16085: 00d6b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16086: 00cc4da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16087: 00d72710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16088: 00db06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16089: 00db1b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16090: 009557a8 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16090: 009557d8 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16091: 00440c90 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16092: 0061ed20 1428 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16093: 005cc738 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16094: 00758284 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16094: 007582b4 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16095: 00d70808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16096: 00255d88 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16097: 00d63908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16098: 00d761a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16099: 002e6a58 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 16100: 00795eac 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 16100: 00795edc 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16101: 0054530c 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 16102: 00d74068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 16103: 00db0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16104: 00db053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16105: 00db0e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16106: 00d704e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16107: 00db151a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 16108: 00797b8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 16109: 0070829c 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16110: 0072bf04 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16108: 00797bbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 16109: 007082cc 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 16110: 0072bf34 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16111: 00cb8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16112: 00db1104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16113: 00d6a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16114: 00db121e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16115: 00db150c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16116: 00cb5ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 16117: 009b1164 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16117: 009b1194 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16118: 00db0bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16119: 00db0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16120: 0082a418 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16120: 0082a448 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16121: 00d6d7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16122: 00d63858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16123: 005c3378 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 16124: 00798344 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16125: 008c3634 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16124: 00798374 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 16125: 008c3664 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16126: 00db1ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16127: 008bf620 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16127: 008bf650 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16128: 0050f834 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16129: 0064a514 4 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16130: 00cd35ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16131: 00d67c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16132: 005ae7e4 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16133: 00daff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16134: 00d65430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 16135: 0070a75c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 16136: 00745cb4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 16135: 0070a78c 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 16136: 00745ce4 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16137: 00cd5940 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbl │ │ │ │ 16138: 005cdef8 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 16139: 00db0e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16140: 00cc8b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16141: 00db1d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16142: 0044245c 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16143: 003e9474 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 16144: 0077dbc4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 16144: 0077dbf4 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16145: 00db0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16146: 00d6b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16147: 008db034 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16147: 008db064 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16148: 00627104 312 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16149: 008ad748 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16150: 009b9da0 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16149: 008ad778 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16150: 009b9dd0 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16151: 00d66e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16152: 00d68e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16153: 00cd59c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16154: 00b2ed58 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16154: 00b2ed88 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16155: 00d6bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16156: 003a5198 280 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16157: 008eb818 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16158: 0069e9d8 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16157: 008eb848 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16158: 0069ea08 4 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16159: 00db0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16160: 00521244 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16161: 008a9cd0 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16162: 00b2ed50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16161: 008a9d00 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16162: 00b2ed80 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16163: 004b04f0 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16164: 00daff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16165: 00db1796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16166: 00d5de84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16167: 0093a8f8 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16167: 0093a928 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16168: 00d77268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16169: 00d68030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16170: 00d64850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16171: 00db1e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 16172: 0077f3b8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 16172: 0077f3e8 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16173: 00cc4900 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16174: 008d39bc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16174: 008d39ec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16175: 00cc8b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16176: 00db158e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16177: 008d24b0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16178: 00978b98 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16177: 008d24e0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16178: 00978bc8 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16179: 00d73758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16180: 00db119a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16181: 008d088c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16181: 008d08bc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16182: 00db200a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16183: 00db0f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16184: 00d751e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16185: 00db077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16186: 00db084e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16187: 0052b140 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16188: 00db05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 16189: 00db1f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16190: 00634abc 336 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16191: 00d7a8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16192: 00db20c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16193: 00d63d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16194: 00d5de90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 16195: 00717744 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 16195: 00717774 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16196: 00db28d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16197: 002967e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16198: 0062d7b0 312 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16199: 00dafd8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16200: 009478f0 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16201: 009cba5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16202: 009485e8 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16200: 00947920 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16201: 009cba8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16202: 00948618 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16203: 00db1ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16204: 00d7ac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16205: 00db1bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16206: 00db06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16207: 00d66b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16208: 00339d50 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16209: 0074013c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 16209: 0074016c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16210: 00db1e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16211: 00d75858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16212: 00d68c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16213: 00d69bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16214: 005ad32c 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16215: 00db00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16216: 004f3768 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16217: 00958a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16218: 00822a04 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16217: 00958ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16218: 00822a34 248 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16219: 00cb8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16220: 00d665d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16221: 00daffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16222: 002871dc 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16223: 00d7875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16224: 00db1696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16225: 00db0ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16226: 00d733f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16227: 00dafd70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16228: 00db00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16229: 00dafda4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 16230: 0073ff3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16231: 00758288 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16232: 0072c0e4 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16230: 0073ff6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 16231: 007582b8 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16232: 0072c114 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16233: 00c7d27c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16234: 002d93a8 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16235: 00db11f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16236: 00d77cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16237: 00930ab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16238: 00b9ed14 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16239: 009abdd0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16237: 00930ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16238: 00b9ed44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16239: 009abe00 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16240: 00d6ac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16241: 0093b7d8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16241: 0093b808 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16242: 00d6fb0c 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16243: 007ba700 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16243: 007ba730 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16244: 00db0a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16245: 00d75090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16246: 00db054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16247: 00d6c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16248: 00db064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16249: 008f4768 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16249: 008f4798 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16250: 00d74368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16251: 00838274 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16251: 008382a4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16252: 00d713ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16253: 00db054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16254: 00444078 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16255: 009cc3c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16255: 009cc3f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16256: 00db1ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16257: 00959210 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16257: 00959240 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16258: 0064828c 204 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16259: 00dafdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16260: 00950f40 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16260: 00950f70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16261: 00db1246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16262: 00951f30 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16263: 008dc464 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16262: 00951f60 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16263: 008dc494 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16264: 00d68edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16265: 00d649b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16266: 005a5e8c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16267: 00db1d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16268: 00d77748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16269: 00d79c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16270: 004039c4 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 16271: 00723808 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16271: 00723838 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16272: 00d637b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16273: 00db15e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16274: 005521a8 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16275: 0096cfb8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16275: 0096cfe8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16276: 00db00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16277: 00db102e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16278: 00db0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16279: 00db2052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 16280: 0079724c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16281: 0099d098 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16280: 0079727c 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 16281: 0099d0c8 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16282: 0062551c 332 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16283: 009ae700 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16284: 008a94fc 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16283: 009ae730 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16284: 008a952c 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16285: 00d6ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16286: 00db1d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16287: 00d7179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16288: 009654e8 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16288: 00965518 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16289: 0057d3e0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16290: 002f337c 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16291: 00b87e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16291: 00b87e78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16292: 00cc72c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16293: 00c7e454 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16294: 00926dbc 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16294: 00926dec 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16295: 00d7232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16296: 00d6919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16297: 00d72780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 16298: 0071ad08 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 16298: 0071ad38 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16299: 00db16f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16300: 009756c4 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16300: 009756f4 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16301: 00d6b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 16302: 0077d1cc 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 16302: 0077d1fc 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16303: 00db0da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16304: 00d6b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16305: 00db0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16306: 00aec580 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16307: 009531e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16306: 00aec5b0 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16307: 00953214 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16308: 002a3c08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16309: 00d639f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16310: 005cd6dc 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16311: 0058dd3c 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16312: 00db1fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16313: 002a390c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16314: 00db1546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16315: 00d6dbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16316: 00d7171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16317: 00cb6acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16318: 00d79698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16319: 008d15c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16320: 00938944 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16319: 008d15f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16320: 00938974 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16321: 00db153e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16322: 005d2ef0 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16323: 00db149e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16324: 00db15a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16325: 004b3590 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16326: 0081ff14 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16326: 0081ff44 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16327: 00d733d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16328: 00db0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16329: 00daff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16330: 00745cfc 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16330: 00745d2c 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16331: 00d75220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16332: 00d7aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16333: 00d6b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16334: 00988758 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16334: 00988788 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16335: 00db0b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16336: 00db0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16337: 00db2086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16338: 00829d70 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16338: 00829da0 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16339: 0028ddcc 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16340: 008bf0f4 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16340: 008bf124 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16341: 00dafd34 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16342: 00728874 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16343: 008c8ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16342: 007288a4 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16343: 008c8cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16344: 00db047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16345: 00824b8c 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 16346: 00b8ae9c 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 16345: 00824bbc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16346: 00b8aecc 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 16347: 00db042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16348: 005898c8 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16349: 00db0f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 16350: 00923c34 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16351: 00991148 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16350: 00923c64 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16351: 00991178 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16352: 00db00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16353: 00d5dcb4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16354: 00621998 268 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16355: 006e3f5c 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16356: 00938a84 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16357: 009805f8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16355: 006e3f8c 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16356: 00938ab4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16357: 00980628 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16358: 00d6f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16359: 00d6ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16360: 00d6abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ 16361: 00cd24a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcfidus │ │ │ │ - 16362: 00922c48 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16363: 006d4d60 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16362: 00922c78 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16363: 006d4d90 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16364: 00db1d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16365: 00dafd59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16366: 005adeb4 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16367: 007dc370 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16367: 007dc3a0 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16368: 00d769e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16369: 0029421c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16370: 00d77838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16371: 00d7a720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16372: 00d64930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16373: 00db2192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16374: 00d6f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16375: 00d6c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16376: 00625814 352 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16377: 009612ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16377: 0096131c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16378: 00db1ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16379: 0062aa34 84 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16380: 004b58b0 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16381: 00db0f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16382: 00db164a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16383: 00294d5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16384: 00dafe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16385: 00d6fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16386: 00db0f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16387: 0081f760 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16387: 0081f790 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16388: 0055f0a4 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16389: 00dafe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16390: 00d7bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16391: 00db1528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16392: 00919b74 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16392: 00919ba4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16393: 00d65490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16394: 006af334 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16394: 006af364 1504 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16395: 00d7250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16396: 00d68560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16397: 00db1aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16398: 00cc63d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16399: 00db0916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16400: 00db0820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16401: 00db1236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16408,488 +16408,488 @@ │ │ │ │ 16404: 00257db0 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16405: 00d6a7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16406: 00db123a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16407: 00492a8c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16408: 0062de80 184 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16409: 0044dfb4 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16410: 003c8428 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16411: 009a8c04 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16411: 009a8c34 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16412: 00c7e240 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16413: 0051bc10 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16414: 00db09ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16415: 00db06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16416: 00723790 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16416: 007237c0 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16417: 00db0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16418: 007c19b0 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16419: 008beff4 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16420: 008f9ee0 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16421: 00932d0c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16418: 007c19e0 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16419: 008bf024 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16420: 008f9f10 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16421: 00932d3c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16422: 00cb2638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16423: 00db0968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16424: 0090aab0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16424: 0090aae0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16425: 00d66f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16426: 00db17f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16427: 00d64ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16428: 0041f454 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16429: 00db218a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16430: 00d6efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 16431: 007822f8 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 16431: 00782328 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16432: 00db225c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16433: 00dafdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16434: 007fea94 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16434: 007feac4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16435: 00d64750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16436: 00404298 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16437: 00daff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16438: 00cb583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16439: 008744cc 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16439: 008744fc 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16440: 0051cef8 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16441: 00d66ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16442: 00d73e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16443: 00464214 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16444: 00d6d4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16445: 00cb1df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16446: 00db1ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16447: 00d72d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16448: 00db000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16449: 008d96e0 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16449: 008d9710 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16450: 00634e74 212 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16451: 00d770f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16452: 00cd1740 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16453: 0064806c 544 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16454: 00286a18 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 16455: 007884ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 16455: 0078851c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16456: 00db1576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16457: 0074c2b8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16458: 006eb608 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16459: 008c9e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16457: 0074c2e8 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16458: 006eb638 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16459: 008c9ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 16460: 0063c1c0 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 16461: 00911c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16462: 008743e0 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16461: 00911c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16462: 00874410 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16463: 0063bd80 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 16464: 00db17cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16465: 00285a80 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16466: 008c87f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16466: 008c8828 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16467: 00db0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16468: 005e0b58 48 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 16469: 00db1420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16470: 00d77f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16471: 008b89ec 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16472: 008c8518 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16471: 008b8a1c 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16472: 008c8548 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16473: 0060c520 64 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 16474: 00db1cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16475: 00d64250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 16476: 00b87da0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16477: 009a0690 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16476: 00b87dd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16477: 009a06c0 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16478: 002dab98 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16479: 00389604 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16480: 00cd5acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 16481: 00d70768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 16482: 0025769c 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16483: 00580908 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16484: 00db042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16485: 0092d834 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16485: 0092d864 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16486: 00d78cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16487: 008c9f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16487: 008c9f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16488: 00cced7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 16489: 00db080c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16490: 006489b0 644 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 16491: 00db0b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16492: 00324570 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 16493: 00432040 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 16494: 00331330 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 16495: 007196c8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 16495: 007196f8 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16496: 00d7142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16497: 00d7b310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16498: 00db1674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16499: 002882cc 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16500: 00cd5a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 16501: 003313bc 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16502: 00c7e68c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16503: 0094ed60 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16503: 0094ed90 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16504: 00db134e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16505: 0043822c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 16506: 002cf178 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16507: 00d64120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16508: 002fb32c 28 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16509: 00db1c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16510: 00d65380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16511: 00631c7c 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 16512: 00db2084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16513: 0094153c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16514: 00b9ec90 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16513: 0094156c 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16514: 00b9ecc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16515: 004f4700 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16516: 007e6520 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16516: 007e6550 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16517: 00d715ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16518: 009113d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16518: 00911408 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16519: 00db1522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16520: 00db1b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16521: 0095c4e4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16521: 0095c514 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16522: 005ae36c 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16523: 00daffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16524: 00db0b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16525: 00d67760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16526: 00d6d524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16527: 005cdb84 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16528: 00d76ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16529: 00d77c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16530: 007fe7d8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16530: 007fe808 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16531: 00db14c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16532: 00db0f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16533: 00d6936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16534: 008fb358 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16535: 00998260 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16536: 008c149c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16534: 008fb388 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16535: 00998290 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16536: 008c14cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16537: 0058fffc 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 16538: 00701170 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 16539: 00954bf8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16538: 007011a0 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16539: 00954c28 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16540: 0064add8 72 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 16541: 00db0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16542: 00d74618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16543: 00d6c668 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16544: 00c77278 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16545: 00d7ac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16546: 00cc2a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 16547: 00db17b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16548: 008cda00 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16548: 008cda30 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16549: 00d6fa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16550: 00db2190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16551: 00820530 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16551: 00820560 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 16552: 00d68ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 16553: 0090de84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16553: 0090deb4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16554: 00d7b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16555: 00cd5520 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 16556: 0053d274 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16557: 00db04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16558: 00285b80 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16559: 00d79608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16560: 0063b940 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 16561: 002be7e8 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16562: 008eab84 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16562: 008eabb4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16563: 00d70308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 16564: 00cba7e0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 16565: 0073d1a8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 16565: 0073d1d8 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 16566: 0063b500 1088 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 16567: 00407994 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 16568: 00db0c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16569: 0099a924 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16569: 0099a954 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16570: 00db1b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16571: 00d6882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16572: 0075470c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16573: 0096b684 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16574: 0091c3f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16572: 0075473c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16573: 0096b6b4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16574: 0091c420 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16575: 00d67310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16576: 004b6ad8 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16577: 00b9ecbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16577: 00b9ecec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16578: 00d7b854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16579: 005e1ef8 48 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 16580: 00d760c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16581: 0026de1c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16582: 00bc6204 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16583: 00db1fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16584: 0057d1a8 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 16585: 0070ea94 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 16585: 0070eac4 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16586: 00db1158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16587: 00cb4420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16588: 00daff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16589: 00d6bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16590: 00db0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16591: 00d6cfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16592: 00d73d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16593: 007dd29c 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16593: 007dd2cc 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16594: 0053764c 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16595: 00d70458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 16596: 00298f00 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16597: 00847ac8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16597: 00847af8 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16598: 0044216c 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16599: 00d7ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16600: 00c7d768 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16601: 0090f580 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16601: 0090f5b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16602: 00d65d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16603: 00d73458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16604: 00db020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16605: 00d6a0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 16606: 00965014 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 16607: 0069fa90 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 16606: 00965044 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16607: 0069fac0 28 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 16608: 00465c28 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16609: 008acd30 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 16610: 0094f8dc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16609: 008acd60 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16610: 0094f90c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16611: 00d695c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16612: 0052555c 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16613: 00d7c5e0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16614: 00db1d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16615: 00955340 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16615: 00955370 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16616: 00db0e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16617: 0099061c 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16617: 0099064c 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16618: 00555be0 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16619: 00db28a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 16620: 007457d8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 16620: 00745808 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16621: 00631a3c 576 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 16622: 00d79668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16623: 0073e0fc 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 16623: 0073e12c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16624: 00db0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 16625: 007232d8 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16625: 00723308 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16626: 00db07f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16627: 009a28a0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16627: 009a28d0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16628: 00db1bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16629: 0085f458 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16630: 0088eac8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16629: 0085f488 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16630: 0088eaf8 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16631: 00d77f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16632: 00c77120 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 16633: 008ca17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16634: 007bbcb0 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16633: 008ca1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16634: 007bbce0 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16635: 00d7b23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16636: 00db0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 16637: 00649230 256 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 16638: 00759858 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16638: 00759888 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16639: 00d65ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16640: 0075963c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16640: 0075966c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16641: 00db1026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16642: 00cb0010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16643: 008d95a0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 16644: 0078919c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16645: 007b2390 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16643: 008d95d0 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16644: 007891cc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 16645: 007b23c0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16646: 0029a6cc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16647: 00d7b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16648: 004a3194 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 16649: 0071d560 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 16649: 0071d590 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16650: 00d6bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16651: 003ea44c 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 16652: 0032d660 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16653: 008c3fdc 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16653: 008c400c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16654: 0032d790 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16655: 00db23b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16656: 00db1020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 16657: 00732378 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 16657: 007323a8 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16658: 00db2336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16659: 00d723ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16660: 00d6e1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16661: 00db23bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16662: 00db0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 16663: 007082e4 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 16663: 00708314 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16664: 00cc9fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 16665: 00d73578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16666: 00d74ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16667: 00db153a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16668: 007a3dd8 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16668: 007a3e08 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16669: 0043966c 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16670: 0053d9dc 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16671: 00d6bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16672: 0096db54 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16672: 0096db84 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16673: 00db2354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16674: 00d76738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16675: 00cb439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16676: 00db0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16677: 00ccc01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 16678: 00db0b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16679: 0064a1b8 28 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 16680: 00db0dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 16681: 0094cb84 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16682: 0099ffd8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16681: 0094cbb4 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16682: 009a0008 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16683: 00c7e2ac 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16684: 00db0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16685: 002558dc 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16686: 00db0da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16687: 008d0b04 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16688: 00911320 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16687: 008d0b34 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16688: 00911350 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16689: 004f97d8 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16690: 00d655a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16691: 002a7618 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16692: 005c75e8 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16693: 0074a224 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16693: 0074a254 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16694: 00db135e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16695: 00441f6c 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16696: 00d77978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16697: 00d7186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16698: 00d642b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 16699: 006cb768 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 16699: 006cb798 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 16700: 00d6a5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16701: 00d70688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 16702: 0031b84c 244 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16703: 00d74358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16704: 007de62c 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16704: 007de65c 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16705: 00db0ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16706: 007f2bac 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16706: 007f2bdc 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16707: 00d78c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 16708: 00788114 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16709: 009beaa4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16710: 00952f60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16708: 00788144 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 16709: 009bead4 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16710: 00952f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16711: 00db15ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16712: 00d7866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16713: 00db1aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16714: 0098fe14 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16714: 0098fe44 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16715: 00d6bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16716: 00d677a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16717: 00951834 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16717: 00951864 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16718: 00285c74 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16719: 00cd17c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 16720: 00d7bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16721: 0095f69c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16721: 0095f6cc 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16722: 00d7b26c 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16723: 002f139c 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16724: 00db0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16725: 005cb934 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16726: 00db01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16727: 00b2de14 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16727: 00b2de44 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16728: 00d7bcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16729: 009aef50 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16729: 009aef80 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16730: 00d66724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16731: 00db0ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16732: 008185d0 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 16733: 0095f4d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16732: 00818600 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16733: 0095f500 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16734: 00db17e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16735: 00997cec 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16736: 00962510 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16735: 00997d1c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16736: 00962540 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 16737: 00db2034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 16738: 00db1a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ 16739: 0060c464 96 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 16740: 0081f488 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16740: 0081f4b8 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16741: 00cd1638 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 16742: 00db10c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16743: 00db10d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16744: 00d7853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16745: 00db1c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 16746: 00cd1218 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 16747: 008f88f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16747: 008f8924 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16748: 00db28c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16749: 00934134 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16749: 00934164 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16750: 00db1be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16751: 009715ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16751: 009715dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16752: 00db0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16753: 00d75bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16754: 0093f03c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 16755: 0073c63c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 16754: 0093f06c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16755: 0073c66c 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16756: 00db0d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16757: 009bc62c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16757: 009bc65c 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16758: 00db0b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16759: 00db1d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16760: 00d723fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16761: 00db1ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16762: 00d641a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16763: 0091137c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16764: 007b1084 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16763: 009113ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16764: 007b10b4 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16765: 005289ec 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16766: 00323a98 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16767: 00957d2c 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16767: 00957d5c 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16768: 004a3d70 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16769: 00db0f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16770: 00db1fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16771: 00d7bd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16772: 00db1434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16773: 008f941c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16774: 00810eec 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16773: 008f944c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16774: 00810f1c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16775: 0056e2d0 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16776: 00d66358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16777: 00874524 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 16778: 00797a4c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16779: 007579fc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16777: 00874554 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16778: 00797a7c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 16779: 00757a2c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16780: 00db0bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 16781: 0036f9a8 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16782: 00751ff4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16782: 00752024 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16783: 00d78e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16784: 002d92fc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16785: 00db0f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16786: 005d2ef8 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16787: 00996d5c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 16788: 007b95d0 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16787: 00996d8c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16788: 007b9600 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16789: 00310e68 336 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16790: 00285284 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16791: 00db01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16792: 004b87d8 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16793: 002b7cf0 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16794: 00db171a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 16795: 00d7b300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16796: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16797: 00db0b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16798: 00ccdf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 16799: 00d77c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16800: 0027c434 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16801: 006e5ae4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16802: 00980888 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16803: 008dbe4c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16801: 006e5b14 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16802: 009808b8 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16803: 008dbe7c 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16804: 00d6fe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16805: 00d65c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16806: 00d64acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16807: 00329ab4 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16808: 007e8680 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16809: 008d89cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16808: 007e86b0 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16809: 008d89fc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16810: 00d6dcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 16811: 00889d7c 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16811: 00889dac 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16812: 00dafd77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16813: 00d6d1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16814: 00db0848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16815: 00d63838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16816: 00629b50 84 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ - 16817: 00795628 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 16817: 00795658 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16818: 00cb4318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16819: 002903e0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16820: 00d69708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16821: 00db1e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16822: 0081e074 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16822: 0081e0a4 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16823: 00db139c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16824: 00db1854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16825: 00cd4ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 16826: 00623c8c 292 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 16827: 00db1f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 16828: 00717dcc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 16828: 00717dfc 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 16829: 00db055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 16830: 00d65fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 16831: 00d6c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 16832: 00db08fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 16833: 00795b58 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 16833: 00795b88 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16834: 00db0f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16835: 00db1f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 16836: 00795d6c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 16836: 00795d9c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16837: 00d66d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16838: 008ab70c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16838: 008ab73c 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16839: 0029bd48 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16840: 00d75050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16841: 00d6de94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16842: 00d65300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16843: 00380888 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16844: 00db0b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16845: 00db0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16846: 00db1660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16847: 008125c8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16847: 008125f8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16848: 00d7b2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16849: 00db11e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 16850: 0028a330 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16851: 00d79ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16852: 00d7150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16853: 00d70168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 16854: 00db10f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16855: 00cb751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16856: 007514d8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16856: 00751508 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16857: 00d66648 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16858: 00c84aa8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16859: 00db1876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16860: 00d73c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16861: 00db193c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16862: 00db16e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16863: 00c7de30 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16864: 00db07e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16865: 00db0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16866: 00d72790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16867: 00d75fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16868: 009abf60 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16868: 009abf90 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16869: 00d6e584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16870: 00d71e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16871: 00d65540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16872: 00db0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16873: 00587028 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16874: 00cc2800 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 16875: 00d640f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16876: 0028febc 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16877: 0072311c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16877: 0072314c 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 16878: 006289c4 280 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 16879: 008e7edc 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16879: 008e7f0c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16880: 00db1e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16881: 00db0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 16882: 00db04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 16883: 00db15d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 16884: 009810f4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 16884: 00981124 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 16885: 00dafdbe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 16886: 00d68b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 16887: 00d6ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 16888: 00556100 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 16889: 00db13e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 16890: 00dafd7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 16891: 005e294c 212 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -16898,32 +16898,32 @@ │ │ │ │ 16894: 00cbe4f4 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 16895: 00d6928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 16896: 00d6a030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 16897: 00d6b55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 16898: 00dafeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 16899: 00d6f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 16900: 00db22d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 16901: 007da8d4 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 16901: 007da904 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 16902: 00331340 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 16903: 007a0414 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 16904: 007546bc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 16905: 008e1fc0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 16903: 007a0444 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 16904: 007546ec 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 16905: 008e1ff0 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 16906: 005e10f8 252 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 16907: 00810748 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 16907: 00810778 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 16908: 00d6ab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 16909: 00d7b5cc 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 16910: 00ccee84 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 16911: 00db098a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 16912: 00db0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16913: 006e7d48 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 16913: 006e7d78 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 16914: 00db20d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 16915: 00d5dca0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 16916: 002e601c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 16917: 008f85b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 16918: 009671f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 16917: 008f85e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 16918: 00967228 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 16919: 00db234c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 16920: 00ccfe80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 16921: 002e6454 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 16922: 002977ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 16923: 00db18c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 16924: 00db22f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 16925: 00db080e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -16939,273 +16939,273 @@ │ │ │ │ 16935: 00640f00 264 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 16936: 005c99f0 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 16937: 00d76c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 16938: 00d76768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 16939: 00db2934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 16940: 00db0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 16941: 00535c08 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 16942: 009b272c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 16942: 009b275c 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 16943: 0028388c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 16944: 00932028 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 16945: 00707d54 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 16944: 00932058 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 16945: 00707d84 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 16946: 00d78e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 16947: 00d78e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 16948: 002ed2e0 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 16949: 00d6ded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 16950: 00db221c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 16951: 002888b8 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 16952: 00c84b20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 16953: 008a90cc 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 16954: 007e19e0 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 16953: 008a90fc 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 16954: 007e1a10 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 16955: 0064a150 76 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 16956: 008ea754 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 16957: 00914970 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 16956: 008ea784 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 16957: 009149a0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 16958: 00db0edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 16959: 00d77d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 16960: 005e56c0 428 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ - 16961: 00740dc4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 16961: 00740df4 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 16962: 00dafe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 16963: 00cb16c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 16964: 008c9c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 16964: 008c9c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 16965: 00d736a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 16966: 0099a240 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 16966: 0099a270 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 16967: 00db1590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 16968: 008f8f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 16969: 0071afb0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 16968: 008f8f9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 16969: 0071afe0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 16970: 00cb9bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 16971: 00c7deb4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 16972: 008f4bb4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 16972: 008f4be4 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 16973: 00cb44a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 16974: 00db0ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 16975: 00d64360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 16976: 0029a58c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 16977: 00db0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 16978: 00db23a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 16979: 00db101e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 16980: 00980b14 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 16980: 00980b44 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 16981: 0063535c 108 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 16982: 0053d0e4 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 16983: 002e788c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 16984: 00370614 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 16985: 005cf0d4 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 16986: 00762330 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 16987: 008c9880 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 16988: 009bdec0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 16986: 00762360 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 16987: 008c98b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 16988: 009bdef0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 16989: 00d6d284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 16990: 009a721c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 16990: 009a724c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 16991: 00d79908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 16992: 007581c0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 16992: 007581f0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 16993: 00db172e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 16994: 004b5cdc 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 16995: 00337d54 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 16996: 003bc330 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 16997: 00931504 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 16997: 00931534 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 16998: 00d6e784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 16999: 00d6d464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17000: 0075801c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17000: 0075804c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17001: 00d6d154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17002: 006ac53c 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 17002: 006ac56c 268 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 17003: 00d7bdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17004: 00db128c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ - 17005: 0070e310 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 17005: 0070e340 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17006: 00db056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17007: 007ec418 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17008: 00949154 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17007: 007ec448 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17008: 00949184 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17009: 003e99a0 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17010: 00d6d674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17011: 0069d10c 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17011: 0069d13c 164 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17012: 002f33a0 4 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17013: 00db1c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17014: 00287984 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17015: 007232bc 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 17016: 00741dd8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 17015: 007232ec 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17016: 00741e08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17017: 00d654b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17018: 007ad330 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17018: 007ad360 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17019: 00d751d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17020: 00d67ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17021: 0069d1b0 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17022: 009888ec 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 17023: 007323f8 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 17021: 0069d1e0 168 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17022: 0098891c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17023: 00732428 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17024: 00cd0954 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17025: 00829958 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17025: 00829988 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17026: 00db289e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17027: 009583e4 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17027: 00958414 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17028: 00db0d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17029: 00d65510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17030: 00db0852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17031: 00d77548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17032: 00db20da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17033: 008107f8 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17033: 00810828 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17034: 00d77328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17035: 008c7490 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17035: 008c74c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17036: 00db232c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17037: 00294428 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17038: 00d74e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17039: 005e1c2c 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17040: 00db1302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17041: 00db0832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17042: 00d7c594 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17043: 00db1d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 17044: 0075ee2c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 17044: 0075ee5c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 17045: 00d6fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_SET_IRQ_EVENT │ │ │ │ 17046: 00627264 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_setbit │ │ │ │ 17047: 00db175e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17048: 00d648c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17049: 00db0a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17050: 00d75410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17051: 00cb2be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17052: 00591828 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17053: 00db072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17054: 00980890 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17055: 00936480 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17054: 009808c0 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17055: 009364b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17056: 00d6f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17057: 00d768d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17058: 00db0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17059: 00daff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17060: 00294f80 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 17061: 00741a40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 17061: 00741a70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17062: 00daffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17063: 00cb6730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17064: 00d7a7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17065: 007dc5e0 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 17066: 00719758 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 17065: 007dc610 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17066: 00719788 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17067: 00d752e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17068: 00d71efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17069: 00d6c3bc 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17070: 006e8154 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17070: 006e8184 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17071: 00db05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17072: 00334cac 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17073: 00d69f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 17074: 0079574c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 17074: 0079577c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17075: 00db05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17076: 007d73f4 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17076: 007d7424 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17077: 00db125c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17078: 00db0d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17079: 0095b4d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 17080: 0072f0f0 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 17079: 0095b508 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17080: 0072f120 988 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17081: 00d68090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17082: 00cb24ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17083: 00d6707c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17084: 00d724ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17085: 00db15f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17086: 00cc81b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ - 17087: 00795bb8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 17087: 00795be8 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17088: 00dafe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17089: 00cd3948 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17090: 0029a568 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 17091: 00795dac 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 17091: 00795ddc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17092: 00d6c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17093: 009b2440 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17093: 009b2470 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17094: 00d681a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17095: 00db22aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17096: 00db1aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17097: 00db18ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17098: 008e7374 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17098: 008e73a4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17099: 00d66398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17100: 0095a3b4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17100: 0095a3e4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17101: 00d6cf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 17102: 0071ae14 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 17102: 0071ae44 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17103: 00cb1c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17104: 00db0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17105: 00d684b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17106: 00d7a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 17107: 00742ebc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 17107: 00742eec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17108: 00d7a414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17109: 009231c8 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 17110: 009bb80c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17109: 009231f8 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17110: 009bb83c 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17111: 00d75e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17112: 00942640 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17113: 008c9378 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17112: 00942670 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17113: 008c93a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17114: 00c7cdf4 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17115: 00d721dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17116: 00db10fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17117: 00d6a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17118: 0029e1e8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17119: 0096e99c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17119: 0096e9cc 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17120: 00d78b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17121: 00d72c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17122: 008c9d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17122: 008c9d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17123: 00db0ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17124: 002ea86c 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17125: 00299f7c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17126: 00d6b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17127: 002f33f0 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17128: 00cce6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17129: 00db15c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17130: 00db217a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17131: 00db21de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17132: 00d693bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17133: 0081407c 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17133: 008140ac 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17134: 00d6fa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17135: 008c2388 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17135: 008c23b8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17136: 00d6fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17137: 00db20c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17138: 00935ec8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17138: 00935ef8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17139: 005382f4 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17140: 007ba670 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17140: 007ba6a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17141: 00d72c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17142: 00db1310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17143: 0063501c 308 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17144: 00d68530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17145: 00db21ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17146: 0069dae8 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17146: 0069db18 160 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17147: 00d7b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17148: 00d76c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17149: 003c9a54 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17150: 00db0eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17151: 00dafed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17152: 003cc8bc 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17153: 00ccd648 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17154: 00957cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17154: 00957d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17155: 00322358 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17156: 00d6c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17157: 0029d15c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17158: 00cb6c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17159: 005cf39c 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 17160: 00718ce8 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 17160: 00718d18 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17161: 0053679c 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17162: 00d73a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17163: 00988274 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17163: 009882a4 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17164: 0064077c 156 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17165: 00db0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17166: 00d74c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17167: 005275d8 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17168: 00db187e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17169: 00925eb4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 17170: 00794b20 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17171: 008c8e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17172: 007f1de4 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17169: 00925ee4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17170: 00794b50 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 17171: 008c8ea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17172: 007f1e14 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17173: 00db222e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 17174: 0073c9d8 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 17174: 0073ca08 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 17175: 003c7b18 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17176: 00db16de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17177: 0069e9dc 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17178: 00921eb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17179: 008d3dfc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17177: 0069ea0c 68 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17178: 00921ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17179: 008d3e2c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17180: 00d77148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17181: 00db1fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17182: 00632464 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17183: 00d65098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17184: 00812e64 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17184: 00812e94 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17185: 0026defc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17186: 006424ac 240 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17187: 00d71a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17188: 004f329c 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17189: 008c21a0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17189: 008c21d0 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17190: 00d63928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17191: 00d75c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17192: 008f63b0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17192: 008f63e0 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17193: 00d76ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17194: 00dafea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17195: 007b2348 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17195: 007b2378 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17196: 00db068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17197: 0057d850 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17198: 0069da28 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17198: 0069da58 192 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17199: 00cb7180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17200: 00922020 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17200: 00922050 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17201: 00db022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17202: 00db02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17203: 00db12f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17204: 0057b5a0 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17205: 00ccfa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17206: 002a91d0 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17207: 00641008 248 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17213,18 +17213,18 @@ │ │ │ │ 17209: 00d716cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17210: 00339220 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17211: 00db160c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17212: 00cd5ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17213: 00d663c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17214: 00cb6d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17215: 00bc9404 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ - 17216: 00804000 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17216: 00804030 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17217: 00641100 308 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17218: 00d78df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17219: 009d4eb8 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17219: 009d4ee8 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17220: 00d74448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17221: 00440a20 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17222: 00db0c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17223: 00db0bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17224: 00db1398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17225: 00dafe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17226: 00db1274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17233,2435 +17233,2435 @@ │ │ │ │ 17229: 0038e218 168 FUNC GLOBAL DEFAULT 12 macio_ide_register_dma │ │ │ │ 17230: 00d6d314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 17231: 00d687cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 17232: 0053f004 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17233: 003dbab8 780 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17234: 00645470 372 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17235: 00cd5d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ - 17236: 0073b1f4 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 17236: 0073b224 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17237: 00db01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17238: 00d75a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17239: 00db17ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17240: 00966a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17241: 008f8448 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17242: 0098fdcc 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17243: 009309fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17240: 00966a9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17241: 008f8478 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17242: 0098fdfc 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17243: 00930a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17244: 00d77928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17245: 0043dce8 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17246: 00db1348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17247: 008cf390 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17248: 008c9aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17247: 008cf3c0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17248: 008c9ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17249: 00d6d3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17250: 00db0b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17251: 00916144 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17252: 00901408 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17251: 00916174 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17252: 00901438 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17253: 00324ab8 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17254: 00db0e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17255: 00db1204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17256: 00db23c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17257: 00cc6d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17258: 006e72b4 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17258: 006e72e4 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17259: 005ce1c0 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17260: 00ccc7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17261: 0062a290 92 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17262: 003ae998 180 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17263: 00db0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17264: 00db0aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17265: 00d76134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17266: 0044de08 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17267: 008fcf30 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 17268: 0077534c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 17267: 008fcf60 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17268: 0077537c 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17269: 00dafe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 17270: 00775354 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 17270: 00775384 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17271: 00db12b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17272: 00d71edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17273: 004640e8 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 17274: 00775394 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 17274: 007753c4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17275: 002842a0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17276: 00db16ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 17277: 00775428 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 17278: 007754c4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17279: 0091234c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17277: 00775458 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 17278: 007754f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 17279: 0091237c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17280: 00db1178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17281: 00db1af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 17282: 00775568 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 17282: 00775598 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17283: 00db0e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 17284: 00775614 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 17285: 0077a228 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17286: 0090e6c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 17287: 007756c8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 17284: 00775644 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 17285: 0077a258 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 17286: 0090e6f4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17287: 007756f8 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17288: 0044f9fc 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 17289: 00777b7c 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 17289: 00777bac 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17290: 00d6a050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17291: 0063226c 504 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17292: 00581cec 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17293: 0057b150 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17294: 00cc9e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17295: 00d6f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17296: 0028aaa8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17297: 0058ab68 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 17298: 00740f78 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17299: 0093a484 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17298: 00740fa8 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 17299: 0093a4b4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17300: 00db212e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 17301: 007956d4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 17301: 00795704 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17302: 00dafe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17303: 0039375c 444 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17304: 007e67c8 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17304: 007e67f8 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17305: 00db0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 17306: 00786f30 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 17306: 00786f60 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17307: 00db037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17308: 0056daa4 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17309: 00533ae4 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17310: 00db08c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17311: 00376554 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17312: 00d76e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17313: 00db0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17314: 008c7268 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17314: 008c7298 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17315: 0051b9bc 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17316: 00db00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17317: 00d77038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17318: 00d65924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17319: 00d7832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17320: 0095380c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17321: 007a1390 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17322: 0096b2fc 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17323: 009899ec 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17320: 0095383c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17321: 007a13c0 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17322: 0096b32c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17323: 00989a1c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17324: 00daffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17325: 00814778 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17325: 008147a8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17326: 00db1fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17327: 0093d1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17327: 0093d218 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17328: 00441a10 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17329: 00d65794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17330: 008bcf94 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17331: 009937a8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17332: 00989140 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17330: 008bcfc4 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17331: 009937d8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17332: 00989170 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17333: 00d767d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17334: 00d692bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17335: 0098949c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17335: 009894cc 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17336: 00cbea7c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17337: 00d737d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17338: 0090c9a4 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 17339: 0077e320 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 17338: 0090c9d4 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17339: 0077e350 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17340: 00296eac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17341: 00d68c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17342: 00403dd8 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17343: 00815b5c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17343: 00815b8c 180 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17344: 00d69fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17345: 008c8404 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 17346: 0075f65c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 17345: 008c8434 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17346: 0075f68c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17347: 00d7abd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17348: 00db09c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17349: 00db0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17350: 0062926c 216 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17351: 00d77168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17352: 00d67730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17353: 00cce644 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17354: 002be484 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17355: 00324b50 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17356: 008f1afc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17356: 008f1b2c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17357: 00d6fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17358: 00d6b3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17359: 003aa744 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17360: 00d774f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17361: 00db0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17362: 008c2570 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17362: 008c25a0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17363: 00629344 100 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17364: 00db11dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17365: 00289ba0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17366: 004b3284 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17367: 0079dca0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17367: 0079dcd0 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17368: 00db0a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17369: 00903488 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17369: 009034b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17370: 00ccc964 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17371: 00db0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 17372: 00793da4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 17372: 00793dd4 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17373: 00cb09dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17374: 0063f420 164 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17375: 00db1cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17376: 00404068 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17377: 00591adc 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17378: 00d70678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17379: 002843b0 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17380: 00d723ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17381: 006c87fc 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17381: 006c882c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17382: 00d70888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17383: 00813a64 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17383: 00813a94 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17384: 00db0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17385: 00db1202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17386: 00db0a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17387: 009817a4 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17387: 009817d4 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17388: 00db1dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17389: 00d7ab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17390: 00db07fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17391: 00cb03ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17392: 005d3030 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17393: 007b067c 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 17394: 00774794 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 17393: 007b06ac 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17394: 007747c4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 17395: 00d74f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 17396: 00b2ed78 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17396: 00b2eda8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17397: 002d9170 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17398: 00cc42d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17399: 00dafdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17400: 00d656ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17401: 007460ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17401: 0074611c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17402: 00d798f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17403: 009aa3bc 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17404: 009acf40 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17403: 009aa3ec 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17404: 009acf70 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17405: 00db07d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17406: 00d7a234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17407: 00986be0 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17407: 00986c10 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17408: 00db19be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17409: 00967b8c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17409: 00967bbc 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17410: 00db00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17411: 00db03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17412: 008c8b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17412: 008c8b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17413: 00c7e594 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17414: 00d7241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17415: 007ad168 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17416: 0081ef20 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17415: 007ad198 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17416: 0081ef50 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17417: 00d77ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17418: 00d6b3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17419: 00d6cd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17420: 0043d02c 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 17421: 0071cec8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 17421: 0071cef8 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17422: 00db1f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17423: 00db08aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 17424: 0062ad50 20 FUNC GLOBAL DEFAULT 12 helper_efdcfs │ │ │ │ 17425: 00d68200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 17426: 00d7156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17427: 00d6945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17428: 005887cc 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17429: 00d71e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17430: 00dafe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17431: 0026f064 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17432: 0029725c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17433: 009cb70c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 17434: 00930d38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17433: 009cb73c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17434: 00930d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17435: 00db0b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17436: 00978bac 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17436: 00978bdc 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17437: 00d799c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17438: 00db0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17439: 00db154c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17440: 00c7dc20 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 17441: 005d6210 288 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 17442: 00cc5140 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 17443: 008de898 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17444: 007fe87c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17445: 008378a4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17443: 008de8c8 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17444: 007fe8ac 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17445: 008378d4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17446: 00d65f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17447: 002872d4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 17448: 0078fb28 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17449: 0084ccc8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17450: 00938658 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17448: 0078fb58 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 17449: 0084ccf8 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17450: 00938688 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17451: 00d69e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17452: 00c7dc3c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17453: 0029bbe0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17454: 00888c74 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17455: 0079943c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17454: 00888ca4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17455: 0079946c 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 17456: 00cd4314 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 17457: 006e5a80 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17457: 006e5ab0 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17458: 00d6f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17459: 00cb0958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17460: 00db0db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17461: 00dafe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17462: 00d75040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17463: 00db08c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17464: 00d64e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17465: 00d79d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17466: 004dcebc 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17467: 00d66b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 17468: 00717574 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 17469: 0072c260 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17468: 007175a4 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 17469: 0072c290 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17470: 00db0942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17471: 00db13ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17472: 00db2228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17473: 0086e330 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17473: 0086e360 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17474: 00d73db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17475: 005348ec 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17476: 00d6f640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17477: 00d71d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17478: 00cc8c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 17479: 00db0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17480: 0027b1f0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 17481: 00855b78 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17482: 009ae250 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17481: 00855ba8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17482: 009ae280 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17483: 00cb0328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17484: 00d6c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17485: 0057b744 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17486: 00997eb8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17486: 00997ee8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17487: 002e9b8c 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17488: 00806bb8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17488: 00806be8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17489: 00cc1eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 17490: 0094342c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17490: 0094345c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17491: 00439c34 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 17492: 007406fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 17492: 0074072c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17493: 00db1a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 17494: 00761ba8 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 17494: 00761bd8 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17495: 00daff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17496: 00cc6034 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 17497: 00db1c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17498: 00db0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17499: 00cc1f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 17500: 00db1f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17501: 00d69578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17502: 00d75230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17503: 00903da8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17503: 00903dd8 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17504: 003aa5c4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17505: 00db07c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17506: 00d7a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17507: 00db13a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17508: 00d6c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17509: 00db0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 17510: 00db0ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 17511: 00db28b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 17512: 00d67560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17513: 00d77ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17514: 00d64df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17515: 00d691ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17516: 00cc62c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 17517: 00cc3778 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 17518: 00911e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17518: 00911e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17519: 00ccba70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 17520: 0069d034 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ - 17521: 00793df8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 17520: 0069d064 108 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 17521: 00793e28 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17522: 005e313c 292 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 17523: 00db0b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17524: 002a992c 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17525: 00daffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17526: 0063375c 8 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 17527: 00625668 428 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 17528: 00db0b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17529: 00d6c618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 17530: 00d6a3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17531: 006ccf2c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17532: 00912ab4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17531: 006ccf5c 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17532: 00912ae4 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17533: 002844b0 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 17534: 0075fe30 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 17534: 0075fe60 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17535: 00ccbaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 17536: 00d78c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 17537: 007403b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17538: 008e5eec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17539: 00951afc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 17540: 0069d0a0 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 17537: 007403e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 17538: 008e5f1c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17539: 00951b2c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17540: 0069d0d0 108 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 17541: 0044bf3c 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17542: 00d797b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17543: 00cb67b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17544: 00d75570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 17545: 00db0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17546: 009cc3dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17546: 009cc40c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17547: 00daff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17548: 008c16c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17548: 008c16f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17549: 00288044 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17550: 0093d6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17550: 0093d720 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17551: 003b24c8 1440 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 17552: 00d76928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17553: 002873d4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17554: 00db23aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17555: 0090402c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17555: 0090405c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17556: 00db090e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17557: 00d79f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17558: 00db09fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17559: 0029b890 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 17560: 003fef50 112 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 17561: 00911770 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17561: 009117a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17562: 006463c0 156 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 17563: 00437afc 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 17564: 004d0a20 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17565: 00db14f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17566: 008e50b8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17566: 008e50e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17567: 00db1c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17568: 00db02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17569: 00d6e594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17570: 00d66c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 17571: 0073d424 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 17571: 0073d454 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 17572: 00cc40c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 17573: 00db0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17574: 00db0a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 17575: 00916e74 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17575: 00916ea4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17576: 00db0926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17577: 00cc3ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 17578: 00db01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17579: 00642064 224 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 17580: 004f2580 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17581: 00db035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17582: 00db10fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17583: 0036f414 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17584: 00db2206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17585: 0090d15c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17585: 0090d18c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17586: 00d6dab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17587: 00db06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 17588: 00633764 284 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 17589: 00901a14 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17590: 00938bac 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17589: 00901a44 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17590: 00938bdc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17591: 00d6cf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17592: 00d643e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17593: 00433a54 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17594: 009474b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17595: 00986ef8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17594: 009474e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17595: 00986f28 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17596: 0029764c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17597: 0074d62c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17597: 0074d65c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17598: 00d6ee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17599: 0099eb6c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17599: 0099eb9c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17600: 0063fafc 328 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 17601: 0056adcc 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17602: 002e76d0 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17603: 00db179c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17604: 00d73f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17605: 00d77b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17606: 00d780c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17607: 00db17b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17608: 00db2252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17609: 00d6c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 17610: 00db0944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17611: 00d6f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17612: 00d77988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17613: 008c160c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17613: 008c163c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17614: 00d70388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 17615: 005c415c 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 17616: 0040377c 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 17617: 008a2c58 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17618: 008f65e0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17617: 008a2c88 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17618: 008f6610 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17619: 00cb08d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17620: 00d79a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17621: 00d79a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17622: 00d6c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17623: 00d6ab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17624: 00db0aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17625: 00751870 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17626: 0079841c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 17625: 007518a0 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17626: 0079844c 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17627: 00471918 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17628: 00db094e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17629: 002a7f20 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17630: 00cb02a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17631: 004fbaec 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17632: 008c862c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17632: 008c865c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 17633: 004078fc 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 17634: 007dd3a4 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17634: 007dd3d4 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17635: 00288750 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17636: 00db0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 17637: 00db198a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ 17638: 00ccfc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 17639: 00db11b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 17640: 009819c8 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 17641: 009ab904 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17640: 009819f8 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17641: 009ab934 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17642: 00492a70 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17643: 00d6e074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17644: 00d738b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17645: 002ebf00 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17646: 00cb6cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 17647: 00aec728 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17648: 009a1214 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17647: 00aec758 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17648: 009a1244 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17649: 00403880 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 17650: 00d73cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17651: 00d67d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17652: 00d66d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17653: 00d72820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17654: 00d685b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17655: 00d76074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17656: 00d72880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 17657: 00cc3eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 17658: 0063f670 196 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 17659: 009d4db0 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17659: 009d4de0 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17660: 00d79b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17661: 00cc3a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 17662: 00ccad8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 17663: 0096719c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17663: 009671cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17664: 00d75390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17665: 00d71c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17666: 00db1b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17667: 00dafe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17668: 00db02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17669: 00cb5f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17670: 00936818 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17671: 008cfb1c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17670: 00936848 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17671: 008cfb4c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17672: 00d78bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17673: 00c7d95c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17674: 00629194 216 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 17675: 00d6a880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17676: 00911fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17676: 00911fe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17677: 00cb7204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17678: 00376518 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 17679: 0095d638 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17679: 0095d668 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17680: 00db0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17681: 0063543c 216 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 17682: 00623048 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 17683: 0069faac 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 17683: 0069fadc 540 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 17684: 00d6eeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17685: 00649228 8 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 17686: 002874c8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17687: 00cbf4c0 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17688: 00db1040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17689: 00db008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17690: 008fc844 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17690: 008fc874 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17691: 005c852c 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17692: 00d65f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17693: 00db1584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17694: 008c4148 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17694: 008c4178 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17695: 00db12ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17696: 007f5528 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17697: 00961a1c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17696: 007f5558 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17697: 00961a4c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17698: 0061db8c 692 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 17699: 00cc77ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 17700: 00d67cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17701: 008ffee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 17702: 0075f2d0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 17701: 008fff10 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17702: 0075f300 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17703: 00cd4b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 17704: 00ccbf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 17705: 006a3220 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 17705: 006a3250 52 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 17706: 00d68140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17707: 00d76bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17708: 0053dd2c 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17709: 00d67590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17710: 00dafe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17711: 00db0896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17712: 00cdf780 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17713: 00dafec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17714: 003c7760 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17715: 00db0f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17716: 009c023c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17716: 009c026c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17717: 00d720ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 17718: 00795710 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17719: 008206dc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17718: 00795740 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 17719: 0082070c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17720: 00db091e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17721: 0062fd5c 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 17722: 002f2cd0 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17723: 006a52fc 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 17724: 00759a7c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17725: 006ac078 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 17726: 008c9cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17723: 006a532c 584 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 17724: 00759aac 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17725: 006ac0a8 264 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 17726: 008c9d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17727: 00d71bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17728: 00d6fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 17729: 007e7a90 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17729: 007e7ac0 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17730: 00db1620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17731: 00d69ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17732: 009bc4b0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17732: 009bc4e0 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17733: 00d722cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17734: 0099b118 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 17735: 00774d88 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 17734: 0099b148 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17735: 00774db8 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17736: 00d7bd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17737: 00db1b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17738: 00d6e224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17739: 0096e014 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17739: 0096e044 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17740: 0057a524 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17741: 008fb944 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 17742: 0072ce34 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 17741: 008fb974 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17742: 0072ce64 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17743: 00db1952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17744: 00db0ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17745: 00db192e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17746: 008f5328 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17746: 008f5358 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17747: 0052ad4c 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17748: 00d63c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17749: 00d773f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17750: 0071772c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 17750: 0071775c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17751: 00cc1360 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 17752: 00d65310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17753: 00db2216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17754: 0074dcec 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17754: 0074dd1c 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17755: 0057ae18 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17756: 00db1092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 17757: 00743094 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 17757: 007430c4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17758: 00db0a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17759: 00d7b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17760: 00db1e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17761: 00d63cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17762: 009d2c84 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17763: 008e93d0 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17762: 009d2cb4 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17763: 008e9400 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17764: 00d68c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17765: 00d74038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17766: 00db05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17767: 00d681b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17768: 009a1428 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17768: 009a1458 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 17769: 00cc1fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 17770: 008139bc 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17770: 008139ec 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17771: 00db1c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17772: 0028903c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17773: 0055fa84 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17774: 00402b14 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 17775: 00dafed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17776: 00db1670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17777: 0058d480 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17778: 00b9ed0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17778: 00b9ed3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17779: 00d7848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17780: 00d74f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17781: 00cc2044 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ - 17782: 0077bd94 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 17782: 0077bdc4 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17783: 00567c70 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17784: 00db28f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17785: 0080fee4 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17785: 0080ff14 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17786: 00db031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17787: 00d69d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17788: 008c37d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 17789: 009188e0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 17790: 006a2c04 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 17788: 008c3808 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17789: 00918910 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17790: 006a2c34 348 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 17791: 00d6a510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17792: 00758f2c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17792: 00758f5c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17793: 00d6ec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17794: 00db0dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17795: 00cd39cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 17796: 0058ac18 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17797: 009bee1c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17797: 009bee4c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17798: 00cd4944 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 17799: 00644de0 228 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 17800: 00d77ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17801: 00d77d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17802: 00d8d7d4 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17803: 00d7125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17804: 002968ac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 17805: 00759ecc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17806: 00915058 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17805: 00759efc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17806: 00915088 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17807: 00db098e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17808: 004b5b4c 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17809: 00447168 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 17810: 00ccb9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 17811: 00954984 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17811: 009549b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17812: 00db0a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17813: 007c23ac 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17813: 007c23dc 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17814: 00d779f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17815: 00cd4f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 17816: 00c7df5c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17817: 009b2648 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17817: 009b2678 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 17818: 00cc0c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 17819: 008cb3ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17819: 008cb41c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17820: 00c7e6a0 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17821: 00ccbb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 17822: 00d6e254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17823: 00daff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 17824: 00630744 80 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 17825: 0096fa98 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17825: 0096fac8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17826: 00d79130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 17827: 0051f59c 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17828: 00cd3e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 17829: 00d6f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 17830: 00db0c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 17831: 00814c08 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 17832: 008c948c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17831: 00814c38 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17832: 008c94bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17833: 002ea6cc 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17834: 00d675d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17835: 00db191e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 17836: 0093e234 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17836: 0093e264 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17837: 00db0a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17838: 00db0e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17839: 00d6d3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17840: 00db14e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17841: 00cd48c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 17842: 00d6bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17843: 00db0e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17844: 003ccfc4 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17845: 009d2df8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17846: 008159e0 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17847: 008a8eac 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17845: 009d2e28 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17846: 00815a10 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17847: 008a8edc 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17848: 00daff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17849: 00d74148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17850: 00d685a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17851: 00d647a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17852: 00970d04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 17853: 007979cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 17852: 00970d34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17853: 007979fc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17854: 00db09ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17855: 00db28ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17856: 009279f8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 17857: 00745628 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 17856: 00927a28 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17857: 00745658 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17858: 0064645c 144 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 17859: 00d7185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17860: 00d72d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17861: 00db01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17862: 007a01c0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17862: 007a01f0 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17863: 00d6942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17864: 00d734c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 17865: 007e5a64 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17865: 007e5a94 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17866: 0025607c 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17867: 00d6f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17868: 00db02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17869: 007b9640 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17870: 008c6ca8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17869: 007b9670 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17870: 008c6cd8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17871: 00db07c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 17872: 00788070 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17873: 009b89ac 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17872: 007880a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 17873: 009b89dc 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17874: 00db0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17875: 00324148 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17876: 00db0a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17877: 00db02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 17878: 0078fbb0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 17878: 0078fbe0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17879: 00db11de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ - 17880: 007e395c 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17880: 007e398c 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17881: 00d72cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17882: 00d683c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 17883: 0079493c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 17883: 0079496c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17884: 00db083a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17885: 00294014 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 17886: 00cd69c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 17887: 00db12b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 17888: 007dd058 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17888: 007dd088 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17889: 00db1124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17890: 00d784fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17891: 00d7893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 17892: 0070c788 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 17892: 0070c7b8 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17893: 004b515c 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17894: 00db0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17895: 00d643b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 17896: 00db064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 17897: 00d64bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 17898: 00db119e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17899: 00db10fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17900: 00db0ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17901: 00294b3c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17902: 002845ac 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17903: 00523bc0 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17904: 008d605c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17905: 009cca90 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17904: 008d608c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17905: 009ccac0 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17906: 00cc7b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 17907: 00db091a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17908: 009413fc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17908: 0094142c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17909: 00c7ed04 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17910: 008dd624 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17911: 008d78e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17910: 008dd654 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17911: 008d7914 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 17912: 00db0a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 17913: 00db191c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 17914: 00761c00 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 17914: 00761c30 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 17915: 00bc62cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 17916: 002f2c88 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 17917: 0077b2f4 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 17917: 0077b324 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 17918: 0044f0dc 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 17919: 00762544 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 17920: 0098454c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 17921: 00990988 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 17919: 00762574 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 17920: 0098457c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 17921: 009909b8 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 17922: 0026d590 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 17923: 00d6ce04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 17924: 009480a0 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 17925: 0073f4bc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 17924: 009480d0 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 17925: 0073f4ec 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 17926: 00db0ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 17927: 00cb27c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 17928: 00393320 316 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 17929: 00db0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 17930: 00db06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 17931: 00d78bcc 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 17932: 00db0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 17933: 00780ba8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 17934: 00964668 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 17933: 00780bd8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 17934: 00964698 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 17935: 00db0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 17936: 00db07d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 17937: 00cc298c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 17938: 00db1450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 17939: 002e4c98 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 17940: 00d7837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 17941: 009b43f8 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 17942: 0098cf48 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 17943: 009990b8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 17941: 009b4428 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 17942: 0098cf78 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 17943: 009990e8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 17944: 002f2444 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 17945: 009bef04 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 17945: 009bef34 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 17946: 00db1f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 17947: 003cc9ac 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 17948: 008ca068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 17948: 008ca098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 17949: 00d69f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 17950: 00645cf4 232 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 17951: 00cb1f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 17952: 008e4abc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 17953: 009cbca8 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 17952: 008e4aec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 17953: 009cbcd8 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 17954: 00db1c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 17955: 0092cc28 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 17956: 009986f4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 17955: 0092cc58 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 17956: 00998724 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 17957: 00d68a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 17958: 00db062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 17959: 00db08dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 17960: 008e5128 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 17961: 0086008c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 17960: 008e5158 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 17961: 008600bc 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 17962: 00db1324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 17963: 00db1b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 17964: 0057759c 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 17965: 00d73798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 17966: 004a3838 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 17967: 0082f368 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 17967: 0082f398 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 17968: 00d6c5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 17969: 00d69f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 17970: 00db22fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 17971: 00db1228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 17972: 00574300 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 17973: 00db1d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 17974: 009c57dc 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 17975: 00903038 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 17976: 00828580 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 17974: 009c580c 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 17975: 00903068 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 17976: 008285b0 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 17977: 00d6ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 17978: 00d77678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 17979: 00d64d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 17980: 00db23ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 17981: 004fa118 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 17982: 00da7700 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 17983: 00db1c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 17984: 00db10a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 17985: 0095add4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 17986: 009159f8 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 17985: 0095ae04 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 17986: 00915a28 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 17987: 00db0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 17988: 003257cc 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 17989: 008ccab4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 17989: 008ccae4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 17990: 002ebf78 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 17991: 00282234 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 17992: 00cd49c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 17993: 00db0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17994: 00c848f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 17995: 00db12fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 17996: 00404290 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 17997: 0057c678 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 17998: 00d64450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 17999: 008c72c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 18000: 00746b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 17999: 008c72f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18000: 00746b68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 18001: 00db2366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18002: 00865c04 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18003: 0092871c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 18004: 0073b698 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 18002: 00865c34 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18003: 0092874c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18004: 0073b6c8 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18005: 00cca6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ - 18006: 00769134 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18007: 009a01e8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18006: 00769164 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 18007: 009a0218 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18008: 00d6fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18009: 00ccd330 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18010: 00db1d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18011: 00db0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18012: 009c4104 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18012: 009c4134 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18013: 00dafedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18014: 00d6c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18015: 00759b9c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18015: 00759bcc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18016: 00db1190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18017: 00db155e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18018: 00808ec4 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18018: 00808ef4 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18019: 00d6bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18020: 00d6d614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18021: 00db210a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18022: 00d68690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18023: 008ca1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18023: 008ca208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18024: 00467504 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18025: 00d69f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18026: 00d6a1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18027: 00db05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18028: 002a24e4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18029: 00d65f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18030: 00d73428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18031: 005c8864 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 18032: 00797164 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18033: 009929e0 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18032: 00797194 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 18033: 00992a10 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18034: 00d6e324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 18035: 007196e0 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 18035: 00719710 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18036: 00db0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18037: 00d75a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18038: 00cc3250 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18039: 00967140 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18039: 00967170 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18040: 00d72c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18041: 00339568 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18042: 005b454c 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18043: 00db1704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18044: 00d7b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 18045: 00d664d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 18046: 0077f744 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 18046: 0077f774 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18047: 00d7a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18048: 00db1314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18049: 00db0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18050: 00d7254c 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18051: 00db02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18052: 00918f58 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18052: 00918f88 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18053: 005e5638 136 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18054: 00db1aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18055: 002a7fb4 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18056: 00d7b814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18057: 008dbb6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18057: 008dbb9c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18058: 00464ff8 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18059: 00cd23a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidu │ │ │ │ 18060: 005b0cf4 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18061: 00db0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18062: 00921954 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18062: 00921984 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18063: 00d9efb0 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18064: 005d30e4 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18065: 00db148a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18066: 00db0850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18067: 00db04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18068: 00512978 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18069: 00cd231c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctidz │ │ │ │ 18070: 00285794 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18071: 00d72b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18072: 0086e66c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18072: 0086e69c 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18073: 0029f04c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18074: 00d73c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18075: 00991c58 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18076: 00aec018 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18077: 00996f80 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18078: 007e67f8 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18075: 00991c88 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18076: 00aec048 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18077: 00996fb0 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18078: 007e6828 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18079: 002815a0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18080: 00db1076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18081: 0058357c 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18082: 009b30d4 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18082: 009b3104 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18083: 00d72740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18084: 00d70a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18085: 0028bd50 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18086: 00284b8c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18087: 0040b6d8 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18088: 00d6d7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18089: 00d8d7c8 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 18090: 00d77198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18091: 00cc0cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18092: 00daffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18093: 002a1078 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18094: 00535fe4 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18095: 00d6b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18096: 00991be0 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18097: 006ec460 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18096: 00991c10 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18097: 006ec490 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18098: 00d72960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18099: 00db17fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18100: 00d771d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18101: 004fca08 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18102: 00d66448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18103: 00d735b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18104: 005533cc 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18105: 0055b740 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18106: 00647d5c 784 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18107: 008261dc 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18107: 0082620c 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18108: 00dafdb3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18109: 00628f14 160 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18110: 00db04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18111: 00d7222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18112: 0050611c 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18113: 00533cbc 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18114: 00619edc 8700 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18115: 007dd264 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18115: 007dd294 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18116: 00db1ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18117: 00d6bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18118: 00d66994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 18119: 00717784 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18120: 008af310 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18119: 007177b4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 18120: 008af340 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18121: 0032bca4 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18122: 007d849c 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18122: 007d84cc 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18123: 00383750 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18124: 00db112a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18125: 005313fc 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18126: 005560d8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18127: 00d74218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18128: 009291d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18128: 00929208 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 18129: 004f3248 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18130: 00953468 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18130: 00953498 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18131: 00d65b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 18132: 00950d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18133: 008e22a0 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18132: 00950d48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18133: 008e22d0 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18134: 00370340 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18135: 00293784 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18136: 00d6a140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18137: 0094cd0c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18137: 0094cd3c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18138: 00648e54 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18139: 00db225e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18140: 004b72e8 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18141: 00383c18 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18142: 00c7daa0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18143: 006c8284 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18143: 006c82b4 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18144: 00db092a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18145: 00db1e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18146: 00d77048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18147: 00db08bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18148: 00d7212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18149: 00d6905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18150: 00cb5ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18151: 0043acec 364 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18152: 00db192c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18153: 00404124 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18154: 002a3ba8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18155: 008ca570 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18155: 008ca5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18156: 00db0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18157: 00d746e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18158: 00d7855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18159: 0093cdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18159: 0093ce24 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18160: 00db00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18161: 00293b50 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18162: 0095ca90 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18163: 008a4e4c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18162: 0095cac0 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18163: 008a4e7c 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18164: 00d68670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18165: 00d78bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18166: 00982554 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18166: 00982584 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18167: 00d71f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18168: 00d6bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18169: 00966730 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18169: 00966760 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18170: 00528e50 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18171: 0038f714 288 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18172: 0099ab94 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 18173: 0073c0c8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18174: 009cbf50 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18175: 008d1e10 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18172: 0099abc4 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18173: 0073c0f8 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 18174: 009cbf80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18175: 008d1e40 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18176: 002e8dcc 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18177: 00d706f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18178: 00db142e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18179: 0046734c 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18180: 00db1722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18181: 00d74178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18182: 007fcfc8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18182: 007fcff8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18183: 00c7dd14 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18184: 00869610 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18184: 00869640 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18185: 005d31a8 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18186: 00996e90 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18186: 00996ec0 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18187: 00cb35b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18188: 00cd37bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18189: 00db2108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18190: 003ea3b4 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18191: 002e8ab8 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18192: 00d6bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18193: 007aecd4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18193: 007aed04 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18194: 00db1ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18195: 002fef74 116 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18196: 00db04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18197: 002e4ee4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18198: 007bab38 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18199: 00811684 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18200: 0075789c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18201: 008fa3ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18198: 007bab68 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18199: 008116b4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18200: 007578cc 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18201: 008fa41c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18202: 00cc9d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18203: 007ad024 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18203: 007ad054 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18204: 00337bbc 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18205: 00db010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18206: 00257454 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18207: 00db0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18208: 00db0f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18209: 00d654d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18210: 00cc7c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18211: 00623284 280 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18212: 008fb214 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18213: 00811a9c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18212: 008fb244 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18213: 00811acc 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18214: 00d64f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18215: 00904d58 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18215: 00904d88 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18216: 00d6d8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18217: 00d7aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18218: 009516ec 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18218: 0095171c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18219: 0052adfc 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18220: 00d77f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18221: 00db1934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 18222: 004f5424 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18223: 00d7b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18224: 006e59d8 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18224: 006e5a08 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18225: 00db04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18226: 00d6fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18227: 006d375c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18228: 008fbc2c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18227: 006d378c 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18228: 008fbc5c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18229: 00d6f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18230: 00d772c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18231: 0096fec0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18231: 0096fef0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18232: 00d78dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18233: 00d66308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18234: 00db01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18235: 00d79a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 18236: 00790ce4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 18236: 00790d14 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18237: 00db1e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18238: 00d65038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18239: 0028b980 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18240: 002e5290 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18241: 00930b10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18241: 00930b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18242: 004b716c 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18243: 00d7aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18244: 006a61f0 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18245: 009abfcc 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18244: 006a6220 224 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18245: 009abffc 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18246: 00ccd1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18247: 008f4a8c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18248: 0091e090 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18247: 008f4abc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18248: 0091e0c0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18249: 00db04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18250: 00996ba8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18250: 00996bd8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18251: 00db032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18252: 00d7ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18253: 008e1c1c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18254: 008c8f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18255: 00922e68 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18253: 008e1c4c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18254: 008c8fb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18255: 00922e98 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18256: 003ff518 56 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18257: 005daf10 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18258: 00464be8 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18259: 00c7ec38 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18260: 0079f6b0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18260: 0079f6e0 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18261: 00d71f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18262: 00572ea8 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18263: 00cb48c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18264: 005fbaa0 9592 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18265: 004aa0bc 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18266: 00db076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 18267: 0073bdfc 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 18267: 0073be2c 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18268: 00cc9238 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18269: 00d6a9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18270: 005522e8 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18271: 006e73a4 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18271: 006e73d4 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18272: 002ae8b0 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18273: 00db07e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18274: 005232b8 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18275: 002c5ae4 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18276: 00d66e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18277: 00757274 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18278: 008db6ec 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18277: 007572a4 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18278: 008db71c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18279: 00d76194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18280: 00db1ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18281: 00cb352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18282: 00d74668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18283: 002ebbc8 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18284: 00c7de00 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18285: 00370428 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 18286: 00dafd8e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18287: 0057c558 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18288: 00545264 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18289: 00d64d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18290: 0058118c 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18291: 00291be8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18292: 00db0f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18293: 0069e4a8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18293: 0069e4d8 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18294: 00d66dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18295: 00db180e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18296: 0069e514 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18296: 0069e544 108 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18297: 00db03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18298: 00db05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18299: 008ba7a8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18300: 0081f26c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18299: 008ba7d8 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18300: 0081f29c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18301: 00db20fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18302: 00d6e704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18303: 00db1a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18304: 00db1dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18305: 00db0802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18306: 004d0cb8 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18307: 0044ff98 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18308: 00d77c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18309: 0094c31c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 18310: 0074403c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 18309: 0094c34c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18310: 0074406c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18311: 00d66d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18312: 00471d7c 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18313: 00543f8c 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18314: 00d67510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18315: 00d78fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18316: 00d6911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18317: 00d6f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18318: 00cc32d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18319: 0093e440 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18319: 0093e470 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18320: 00d5dcf8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18321: 005dad7c 372 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18322: 00db1ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18323: 00805ee0 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 18324: 0070fd50 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 18323: 00805f10 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18324: 0070fd80 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18325: 00d68e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18326: 00d785ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 18327: 0098d8c0 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18327: 0098d8f0 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18328: 00544640 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18329: 003fd508 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18330: 0095515c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18330: 0095518c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18331: 00cb229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18332: 00d6f910 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18333: 0081044c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18334: 00888ff4 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18335: 008f22f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18333: 0081047c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18334: 00889024 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18335: 008f2324 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18336: 0032bb08 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18337: 00d7a800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18338: 00b87d88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18338: 00b87db8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18339: 00d6f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18340: 00d6f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18341: 00523704 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18342: 00db0acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18343: 00d71c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18344: 007b23a4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18344: 007b23d4 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18345: 0055b2ec 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18346: 00db0838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18347: 00296f70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18348: 00d64130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18349: 00cb1a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18350: 009ca8e0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18351: 00811098 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 18352: 00788e2c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 18350: 009ca910 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18351: 008110c8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18352: 00788e5c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18353: 00d5de60 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18354: 00463e80 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18355: 00d69eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18356: 0093d2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18356: 0093d32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18357: 003ff704 984 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18358: 008fcc60 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 18359: 006efa8c 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 18360: 0070d1e8 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 18358: 008fcc90 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18359: 006efabc 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 18360: 0070d218 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18361: 00db0a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18362: 00cc9afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18363: 00b2c4ec 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18363: 00b2c51c 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18364: 0046238c 28 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18365: 00d6d2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18366: 00d75070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18367: 00d6e4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18368: 00634c0c 304 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18369: 00db2380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18370: 008a4630 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18370: 008a4660 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18371: 00d6ed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18372: 00d7bc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18373: 00905988 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18374: 00949c80 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18373: 009059b8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18374: 00949cb0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18375: 00d6fa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18376: 0099d5dc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18376: 0099d60c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18377: 00cc86e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18378: 00512afc 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18379: 00da8854 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18380: 00d8d7d0 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18381: 002ecfa0 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18382: 00db0a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18383: 00d65d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18384: 007dc440 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18384: 007dc470 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18385: 00db1286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 18386: 00d6cfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18387: 00db04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18388: 00dafd74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18389: 00754c18 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18390: 008e75b0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18389: 00754c48 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18390: 008e75e0 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18391: 00c7d4d0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18392: 00535150 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18393: 00907110 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18394: 0097866c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18393: 00907140 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18394: 0097869c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18395: 00d77ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18396: 00d6c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ - 18397: 008068c4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18398: 00979404 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18399: 009a3328 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18397: 008068f4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18398: 00979434 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18399: 009a3358 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18400: 005652c8 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18401: 00db04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18402: 0031661c 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18403: 00db14ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 18404: 005daef0 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 18405: 008e84f8 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18405: 008e8528 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18406: 00439d98 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18407: 00d6d914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18408: 004b5a90 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18409: 00901164 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18409: 00901194 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18410: 00cb019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18411: 00d65dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18412: 007512e4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18412: 00751314 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18413: 00db1874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18414: 009bf83c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18415: 00936f74 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18414: 009bf86c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18415: 00936fa4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18416: 00cc7870 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 18417: 00db0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18418: 00db15d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18419: 00cb34a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18420: 00db0a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18421: 00db12ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 18422: 00d70408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 18423: 0082a5a8 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18423: 0082a5d8 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18424: 00db1d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18425: 00d6d0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18426: 0081f768 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18427: 008d5138 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18426: 0081f798 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18427: 008d5168 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18428: 00d75958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18429: 00370080 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18430: 006307e4 80 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ - 18431: 007ae428 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18432: 008ab4b4 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18431: 007ae458 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18432: 008ab4e4 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18433: 00db12da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18434: 009936e4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18434: 00993714 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18435: 00d7b824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18436: 00d67ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18437: 005ca1f4 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18438: 00291c28 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18439: 00d6c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18440: 00c7dfa4 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18441: 00db1ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18442: 003fd828 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18443: 005254a0 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18444: 00db0ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18445: 006db6a4 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18445: 006db6d4 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18446: 00db14dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18447: 00db0e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18448: 0090314c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18448: 0090317c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18449: 00db1550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 18450: 00cc23e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 18451: 007e22f0 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18451: 007e2320 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18452: 00db1e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18453: 007218f4 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18453: 00721924 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18454: 00db002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18455: 00db288c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18456: 00db136a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18457: 0043e2b0 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18458: 00297314 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18459: 00d7ab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18460: 00da87e0 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18461: 00d71d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18462: 0098eff4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18462: 0098f024 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18463: 00d67db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18464: 006b6044 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 18465: 006ae6c8 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 18466: 006ad56c 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 18464: 006b6074 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18465: 006ae6f8 748 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 18466: 006ad59c 16 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 18467: 00d6f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18468: 00cc2254 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 18469: 00db1062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18470: 005cee88 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18471: 00db1370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18472: 008d7e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18472: 008d7ebc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18473: 00db140e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18474: 00db1a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18475: 004f9f0c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 18476: 0073f80c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 18476: 0073f83c 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 18477: 00634474 268 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 18478: 007a8e08 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18478: 007a8e38 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18479: 0044b568 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18480: 005235f4 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18481: 00649db8 36 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 18482: 00cb142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 18483: 0061ebb0 68 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 18484: 009bc22c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18485: 00811bb0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 18486: 00718af8 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 18484: 009bc25c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18485: 00811be0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18486: 00718b28 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18487: 00d8d5c0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18488: 00db13b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18489: 00d77c98 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18490: 00db0ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18491: 00b87cb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18492: 009132e4 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 18493: 00947f18 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18491: 00b87ce0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18492: 00913314 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 18493: 00947f48 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18494: 00d6be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18495: 00d6a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 18496: 0077d320 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18497: 009984bc 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18496: 0077d350 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 18497: 009984ec 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18498: 00db21ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18499: 0095340c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18499: 0095343c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18500: 00581114 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18501: 00db11ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 18502: 00d74678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18503: 00d79150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 18504: 00d7abf0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18505: 00db15aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18506: 00cb0118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18507: 00d743d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18508: 007e340c 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18508: 007e343c 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18509: 00376528 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18510: 00d74168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18511: 00d6ab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18512: 004b5bc8 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18513: 0098fc30 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18513: 0098fc60 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18514: 00d6c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18515: 007dd0d8 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18515: 007dd108 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18516: 00545fb4 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18517: 00db21f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18518: 00d796d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18519: 00db0f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18520: 00db19b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18521: 00db0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18522: 00337cf0 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18523: 00d77a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18524: 00b9a268 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18524: 00b9a298 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18525: 00431c30 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18526: 00d6d184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 18527: 006a4590 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 18527: 006a45c0 240 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 18528: 00d6de84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18529: 003c7970 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18530: 00db11ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 18531: 00db1594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18532: 0064af2c 132 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 18533: 0063e568 100 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ - 18534: 00797acc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 18534: 00797afc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18535: 00407a40 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18536: 0028ba68 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18537: 00db0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18538: 00cbea80 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18539: 00db08b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18540: 007a0500 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18540: 007a0530 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18541: 00db1688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18542: 00db0ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18543: 0091321c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 18544: 00969250 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18545: 007a83a0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18546: 0095023c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18543: 0091324c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 18544: 00969280 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18545: 007a83d0 624 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18546: 0095026c 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18547: 0043df50 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18548: 00db2242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18549: 00db19f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18550: 0029b5c8 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18551: 009b6e7c 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18552: 007597b0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18551: 009b6eac 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18552: 007597e0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18553: 002c59cc 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18554: 007c27d4 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18555: 009015dc 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18554: 007c2804 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18555: 0090160c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18556: 00d79b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 18557: 0073e924 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 18558: 00aec940 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18559: 009a2710 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18557: 0073e954 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 18558: 00aec970 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18559: 009a2740 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18560: 00cc9b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 18561: 00db0e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18562: 00d7230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18563: 008c1834 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18563: 008c1864 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18564: 00d6703c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18565: 00d7868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18566: 0090eb7c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18566: 0090ebac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18567: 00d7bce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18568: 0056bf20 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18569: 008f1704 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18569: 008f1734 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18570: 00db0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18571: 00db0b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18572: 002816a8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18573: 00d71f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18574: 00d75e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18575: 005daafc 640 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 18576: 00cb13a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18577: 00db08a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18578: 0051c694 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18579: 0028de94 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18580: 00db0fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18581: 0055ddbc 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18582: 00d66bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 18583: 00cc0784 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 18584: 00923b24 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18584: 00923b54 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18585: 00d6f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18586: 00d7a3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18587: 009030f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18587: 00903120 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18588: 00db07dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18589: 00db1b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18590: 00db0c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18591: 008e3bb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18591: 008e3be0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18592: 00d6bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18593: 005daf30 32 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ - 18594: 00762158 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 18594: 00762188 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18595: 00d67ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 18596: 0074218c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 18596: 007421bc 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 18597: 00624eb8 504 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 18598: 00838cb0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18599: 008d9750 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18598: 00838ce0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18599: 008d9780 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18600: 00da76b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 18601: 00d64da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18602: 00439f0c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18603: 00d637e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18604: 0029771c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18605: 00db0fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18606: 00d72d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18607: 00d74108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18608: 00925164 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18609: 006ccf64 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18608: 00925194 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18609: 006ccf94 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18610: 00db2002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 18611: 00731878 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 18611: 007318a8 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18612: 00d74278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18613: 00d74788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18614: 00d662b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18615: 005ab1a8 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 18616: 00d73de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 18617: 00d72db0 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18618: 00d6ddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18619: 00db1eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18620: 002f33b0 4 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18621: 00d7a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18622: 0028568c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 18623: 008c177c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18623: 008c17ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18624: 005cf294 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18625: 00daff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18626: 00537c00 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18627: 007ddddc 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18627: 007dde0c 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18628: 00db2896 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18629: 00db0b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18630: 003ea31c 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 18631: 00281488 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18632: 00db2894 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18633: 009932ec 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18633: 0099331c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18634: 00d75d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18635: 00d67270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18636: 005379f4 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18637: 00d66f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18638: 00db061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18639: 0029819c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 18640: 0072cf34 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 18640: 0072cf64 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 18641: 00d9e998 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 18642: 00291844 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18643: 00db042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 18644: 0077a524 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 18644: 0077a554 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18645: 00284028 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18646: 00db1e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 18647: 0077fd74 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 18647: 0077fda4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18648: 0063e1d8 52 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 18649: 00d7252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18650: 009033d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18650: 00903400 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18651: 00d76ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18652: 00db2910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18653: 00cc47f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 18654: 00daff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18655: 009a2154 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18655: 009a2184 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18656: 00cb0094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18657: 00d778d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18658: 00db0b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18659: 005a0b7c 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18660: 00d682a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18661: 0029abc0 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18662: 0098859c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18662: 009885cc 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18663: 00437ba8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 18664: 00d64ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18665: 0043b8d0 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18666: 00db11e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 18667: 009c8608 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 18667: 009c8638 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 18668: 0027f6cc 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18669: 0033ae2c 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18670: 00dafe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 18671: 009a31f4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18671: 009a3224 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18672: 00db0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18673: 00d6a940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18674: 009ae2ac 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18674: 009ae2dc 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18675: 00db23a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18676: 008d5608 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18676: 008d5638 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18677: 00d75d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18678: 0082025c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18678: 0082028c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18679: 0043ddb4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18680: 00846f88 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18680: 00846fb8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18681: 00d6e2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18682: 0029a574 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18683: 008c9544 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 18684: 0077d8f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 18685: 00732844 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 18683: 008c9574 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18684: 0077d920 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 18685: 00732874 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18686: 00c7d260 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18687: 00db026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18688: 00c7de44 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18689: 00db0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18690: 00db00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18691: 008b9fc8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18692: 0090551c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18691: 008b9ff8 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18692: 0090554c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18693: 00d68fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18694: 002fef28 76 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18695: 00db1f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18696: 008abfcc 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18696: 008abffc 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18697: 00db1e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18698: 005102f8 2236 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18699: 00daff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18700: 00db14d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18701: 00db22c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18702: 00d72bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18703: 00938ce8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18703: 00938d18 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18704: 0032d71c 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18705: 00db1a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18706: 00db06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 18707: 005d66f0 360 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 18708: 007f195c 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18708: 007f198c 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18709: 00db0f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 18710: 0070804c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 18710: 0070807c 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18711: 00cc0a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 18712: 00d63828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18713: 00db1e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18714: 00d6f320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18715: 0056e9fc 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18716: 00dafd94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18717: 0092a088 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18717: 0092a0b8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 18718: 00cca1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 18719: 008e0640 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18719: 008e0670 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18720: 00cb1324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18721: 00db07e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18722: 00298248 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18723: 0056309c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18724: 007c1af8 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18724: 007c1b28 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18725: 00cc5c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 18726: 00db1172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18727: 00d742d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18728: 00cc0a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 18729: 00db1bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18730: 00d7164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18731: 00db2076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18732: 0053106c 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18733: 00325c14 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18734: 00db13e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18735: 00539f68 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18736: 007b62d8 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18736: 007b6308 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18737: 002ea644 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18738: 00db1a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18739: 00db0e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18740: 00d7193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18741: 00cd6414 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 18742: 00db158c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18743: 0056b51c 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18744: 00526fcc 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 18745: 00745b24 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 18745: 00745b54 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 18746: 00642210 228 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ - 18747: 007f4fbc 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18748: 009453b8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18747: 007f4fec 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18748: 009453e8 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18749: 004b94fc 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 18750: 005da6c0 568 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 18751: 00913494 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18751: 009134c4 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18752: 00cbffc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 18753: 00c7ec68 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18754: 00d6cea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18755: 004075f8 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18756: 005d19b8 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18757: 00d73808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18758: 00725dc4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18758: 00725df4 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18759: 00d79ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18760: 0043d314 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18761: 00d5dea8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18762: 00d68100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18763: 00951de4 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18763: 00951e14 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18764: 00c7d920 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18765: 00d7879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18766: 00b9ecf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18766: 00b9ed24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18767: 00db1ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18768: 00db0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18769: 00d6d124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 18770: 0073dbec 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 18770: 0073dc1c 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 18771: 00d74f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18772: 00db1960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18773: 00966b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18773: 00966b54 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18774: 0064071c 48 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ - 18775: 0076904c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 18775: 0076907c 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18776: 00d79508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18777: 00d77778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18778: 00d721bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18779: 009cc3f8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18780: 0084efc8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18779: 009cc428 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18780: 0084eff8 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18781: 00db1e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 18782: 00762b6c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 18782: 00762b9c 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18783: 00d73ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18784: 00db1bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 18785: 0077e4b8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 18785: 0077e4e8 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18786: 00d73438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18787: 00d77608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18788: 00db1538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 18789: 0096730c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18789: 0096733c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18790: 00db1738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18791: 00d796c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18792: 00d65fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18793: 00d73728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18794: 00d70ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 18795: 00d6cff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18796: 00d65480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 18797: 006f7934 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 18797: 006f7964 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18798: 002f26f0 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18799: 0058a840 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18800: 005aae80 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18801: 0038863c 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18802: 00db0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18803: 005bdb98 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18804: 009cac78 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18804: 009caca8 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18805: 00d783dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18806: 00db1d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18807: 009224cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18808: 0069db88 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 18809: 009a8a24 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18807: 009224fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18808: 0069dbb8 124 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 18809: 009a8a54 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18810: 00d777e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 18811: 00cc0994 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 18812: 00806648 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 18813: 0073d9dc 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 18812: 00806678 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18813: 0073da0c 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 18814: 00db018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18815: 00cc0d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 18816: 00db146e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18817: 00d6607c 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 18818: 00d5dc70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18819: 00c7d4e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18820: 00d74fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18821: 00531b28 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18822: 003ca000 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18823: 00d7190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 18824: 0077df08 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 18824: 0077df38 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 18825: 00cc0910 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ - 18826: 007240b8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18826: 007240e8 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18827: 00d72c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18828: 00914954 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18828: 00914984 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18829: 00dafdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18830: 007f067c 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 18831: 008ee554 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18830: 007f06ac 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18831: 008ee584 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18832: 002a3968 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18833: 008da038 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18833: 008da068 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18834: 005a709c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18835: 00628e74 160 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ - 18836: 0077d9c0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 18836: 0077d9f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18837: 00db1706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18838: 0096b0bc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18838: 0096b0ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18839: 005a0ab0 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18840: 00d741e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18841: 00db078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18842: 00628bf4 240 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 18843: 0026cf18 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18844: 00db1de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18845: 00d70248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 18846: 00d7bc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18847: 00db0b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 18848: 009c5ab0 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 18848: 009c5ae0 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 18849: 00d646e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 18850: 00745640 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 18850: 00745670 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18851: 00db07c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18852: 00d68f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18853: 00d78dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18854: 003824fc 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18855: 0058e330 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18856: 00d7840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 18857: 00db1294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 18858: 009c4de8 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18858: 009c4e18 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18859: 004b55e8 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18860: 00d67630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18861: 00d7863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18862: 00d74248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18863: 009cdd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18863: 009cdd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18864: 00d6f370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18865: 00d6e6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18866: 00d79cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 18867: 00732f4c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18868: 009363c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18867: 00732f7c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 18868: 009363f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18869: 002982f8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18870: 00ccea64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 18871: 005461c8 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18872: 00d7145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18873: 009956f0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18874: 00815cd4 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18875: 009ac45c 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18873: 00995720 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18874: 00815d04 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18875: 009ac48c 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18876: 00d6e164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18877: 00dafec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18878: 00537318 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18879: 0093d358 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18879: 0093d388 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18880: 00535b70 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18881: 00403888 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 18882: 00d77788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18883: 0099b0c4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18883: 0099b0f4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18884: 00db1650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 18885: 00b93684 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 18885: 00b936b4 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 18886: 0032aed0 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18887: 002a9620 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18888: 0096bc4c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18889: 00b9ecac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 18890: 00733034 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 18888: 0096bc7c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18889: 00b9ecdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18890: 00733064 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 18891: 00db0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18892: 00d66cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18893: 00d67330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 18894: 00797c8c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18895: 00922190 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18896: 008c8460 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18897: 0094c4a0 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18894: 00797cbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 18895: 009221c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18896: 008c8490 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18897: 0094c4d0 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18898: 00d638e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18899: 00d66408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18900: 00d74d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18901: 00db21b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18902: 0056e5a8 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18903: 00d6d4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 18904: 00d78048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 18905: 002f57bc 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 18906: 0099f310 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 18906: 0099f340 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 18907: 00db1aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 18908: 00d650d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 18909: 00c7e964 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 18910: 0053a528 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 18911: 003390b0 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 18912: 00d6e184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 18913: 0069e1b8 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ - 18914: 00719198 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 18915: 007f12ac 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 18913: 0069e1e8 96 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 18914: 007191c8 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 18915: 007f12dc 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 18916: 00db009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 18917: 00db143e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 18918: 00d696c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 18919: 00d6b58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 18920: 00d716fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 18921: 005913b0 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 18922: 0027f16c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 18923: 00d7854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 18924: 00db1338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 18925: 00991b04 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 18926: 00737c18 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 18925: 00991b34 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 18926: 00737c48 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 18927: 00540668 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 18928: 005da8f8 504 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 18929: 00d6d2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 18930: 008c1fb8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 18930: 008c1fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 18931: 00563edc 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 18932: 00db03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 18933: 00db0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 18934: 00d656bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 18935: 00d68340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 18936: 00bc61b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 18937: 00d77728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 18938: 00d6906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 18939: 00d75af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 18940: 008660a8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 18940: 008660d8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 18941: 00d6a9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 18942: 00db144a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 18943: 0071d2b8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 18943: 0071d2e8 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 18944: 005a5d58 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 18945: 008d0c48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 18946: 00836c5c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 18945: 008d0c78 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 18946: 00836c8c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 18947: 0032c444 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 18948: 00c77628 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 18949: 00978b84 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 18950: 009a4048 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 18949: 00978bb4 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 18950: 009a4078 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 18951: 00492a58 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 18952: 00cd273c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwu │ │ │ │ 18953: 00cd66a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 18954: 0093d8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 18954: 0093d8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 18955: 00d5e0c4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 18956: 00d67da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 18957: 002546fc 52 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 18958: 00db1758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 18959: 00c7e624 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 18960: 00db0b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 18961: 00d67b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 18962: 00702c48 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 18962: 00702c78 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 18963: 00d6e724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 18964: 008c88b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 18964: 008c88e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 18965: 00d6913c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 18966: 00762b58 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 18966: 00762b88 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 18967: 005374e8 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 18968: 00d6f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ 18969: 00cd26b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fctiwz │ │ │ │ - 18970: 00997444 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 18970: 00997474 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 18971: 00d737c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 18972: 00c654f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 18973: 00db1500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 18974: 00d7833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 18975: 00d6abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 18976: 0074a930 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 18977: 0077e1b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 18978: 0099f780 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 18979: 009010ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 18976: 0074a960 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 18977: 0077e1e0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 18978: 0099f7b0 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 18979: 009010dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 18980: 00d73bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 18981: 0052bba8 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 18982: 00d6f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 18983: 00db0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 18984: 00d67d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 18985: 00911cd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 18985: 00911d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 18986: 00db01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 18987: 00db0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 18988: 00db1460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 18989: 00dafe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 18990: 008c9de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 18990: 008c9e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 18991: 00d74e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 18992: 00d64350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 18993: 00db0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 18994: 00281cf8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 18995: 00db0afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 18996: 00d6dcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 18997: 005ccddc 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 18998: 00db1990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 18999: 009c65c0 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 18999: 009c65f0 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19000: 00cc5da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 19001: 002e3e1c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19002: 00c7e3d4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19003: 00822220 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19003: 00822250 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19004: 00d63988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19005: 00d78b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19006: 00d790a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19007: 008c1dd0 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19007: 008c1e00 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19008: 0053897c 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19009: 008a8634 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19009: 008a8664 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19010: 00cd2ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19011: 009d47ec 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19011: 009d481c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19012: 00d73358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19013: 007d0734 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 19014: 0077cf04 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 19013: 007d0764 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19014: 0077cf34 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19015: 0027f2e0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19016: 00daffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19017: 00812794 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19017: 008127c4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19018: 00d6890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19019: 005892fc 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19020: 00d5dd78 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19021: 00d6f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19022: 00860df8 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19022: 00860e28 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19023: 00d6b44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19024: 009606a8 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19024: 009606d8 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19025: 00323d68 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19026: 00d728d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19027: 00dafd76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19028: 00db0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 19029: 0078924c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19030: 009b82d4 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 19031: 0073c6d0 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 19032: 007872c4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 19029: 0078927c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 19030: 009b8304 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19031: 0073c700 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 19032: 007872f4 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19033: 00cc3358 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19034: 00d7af4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19035: 00db1c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 19036: 00720a18 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 19036: 00720a48 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19037: 00d76758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19038: 00db2358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19039: 009c4c00 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19039: 009c4c30 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19040: 00db0c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 19041: 0073e90c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 19041: 0073e93c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19042: 00d6b5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19043: 004b7bd8 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19044: 00d7b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19045: 00dafd82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19046: 00d65edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19047: 00d73b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19048: 00db1fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19049: 00c7d984 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19050: 00d6f880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19051: 00296ba4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19052: 00d7883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19053: 00403e90 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19054: 00958b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19054: 00958bc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19055: 00d6bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19056: 00ccd540 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19057: 005c745c 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19058: 00b87d40 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 19059: 00744f80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19060: 00b0d8f0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19058: 00b87d70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19059: 00744fb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 19060: 00b0d920 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19061: 00dafe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19062: 007e2310 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19063: 008c91ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19062: 007e2340 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19063: 008c91dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19064: 00d696f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19065: 0032a850 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19066: 00b0d8ec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19066: 00b0d91c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19067: 00db0db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19068: 00d761b4 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19069: 0090badc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19069: 0090bb0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19070: 004164f8 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19071: 00db1494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19072: 00825030 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19072: 00825060 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19073: 00db2364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19074: 0058e44c 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19075: 008e7de8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19076: 0099fe28 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19075: 008e7e18 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19076: 0099fe58 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19077: 0062d37c 312 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19078: 00d6d694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19079: 00db1940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19080: 009d2f20 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19080: 009d2f50 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19081: 002e3e28 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19082: 0093dea8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19082: 0093ded8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19083: 005cf16c 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 19084: 00da7673 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19085: 00d7b604 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19086: 00b0d7a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19086: 00b0d7d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19087: 0058a6c8 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19088: 00db18de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19089: 00cc2884 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19090: 00d67300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 19091: 0073c408 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 19091: 0073c438 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19092: 0057d4dc 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19093: 00db0e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19094: 006e69c4 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19094: 006e69f4 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19095: 0039fbac 40 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19096: 009a1f88 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19097: 00921f0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19096: 009a1fb8 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19097: 00921f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19098: 002a3234 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19099: 00d7bbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 19100: 00744c3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 19100: 00744c6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19101: 00db1e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19102: 008a6c04 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19102: 008a6c34 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19103: 00375a6c 764 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19104: 00d6c5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19105: 003c3ab0 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19106: 00d76124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19107: 00d68c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19108: 009d228c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19108: 009d22bc 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19109: 00d7ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19110: 00db0ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19111: 008c7e44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 19112: 0098766c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 19113: 0073e244 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 19114: 00707be8 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19115: 008fd8a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19111: 008c7e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19112: 0098769c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19113: 0073e274 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 19114: 00707c18 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 19115: 008fd8d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19116: 00db20f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19117: 00d7b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19118: 003c38e8 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19119: 006a8930 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19120: 008f8b78 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19121: 00723620 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19119: 006a8960 224 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19120: 008f8ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19121: 00723650 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19122: 00db0982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19123: 00d64230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19124: 0057c69c 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19125: 00db0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19126: 0062adb8 28 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19127: 009aef58 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19128: 0095fafc 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19127: 009aef88 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19128: 0095fb2c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19129: 00c79128 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19130: 006216fc 412 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19131: 00925024 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 19132: 0095eeb0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19133: 008adf34 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19131: 00925054 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19132: 0095eee0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19133: 008adf64 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19134: 00d68120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19135: 008122ec 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19135: 0081231c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19136: 00db182a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19137: 00906be4 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19137: 00906c14 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19138: 00dafdb0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19139: 0029a9cc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19140: 00db2750 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19141: 00cc8c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19142: 003268f0 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 19143: 00762c00 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 19143: 00762c30 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19144: 00d7a7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19145: 00db12b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19146: 008f8ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19146: 008f8af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19147: 00db0fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 19148: 00781ec8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 19148: 00781ef8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19149: 00d6d1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19150: 00755cf4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19150: 00755d24 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19151: 00db1a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 19152: 0083ece0 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19152: 0083ed10 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19153: 00db1686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19154: 00db123e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19155: 00db21aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19156: 005fe1e8 388 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19157: 007baff8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 19158: 0073eb04 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19159: 00942808 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19157: 007bb028 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19158: 0073eb34 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 19159: 00942838 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19160: 00d791fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19161: 008f0314 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19161: 008f0344 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19162: 00d6ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19163: 00db1c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19164: 002818c4 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19165: 002e4758 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19166: 00db0914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19167: 00d67d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19168: 0079f978 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19168: 0079f9a8 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19169: 00d6c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19170: 00db0ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19171: 00d71a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19172: 004b9eec 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 19173: 007877b4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 19173: 007877e4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19174: 00db162a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19175: 00d6fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19176: 00d63a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19177: 008c8a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19177: 008c8a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19178: 00db029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19179: 009344e4 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19179: 00934514 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19180: 005ab644 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19181: 00dafdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19182: 0099c5d0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19182: 0099c600 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19183: 00db1ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19184: 00d7154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19185: 00dafe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19186: 0092d030 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19186: 0092d060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19187: 00d796b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19188: 00d79748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19189: 007ba55c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19189: 007ba58c 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19190: 002a5fc0 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19191: 008b8750 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19192: 00958250 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19191: 008b8780 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19192: 00958280 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19193: 00cd672c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ - 19194: 00788448 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 19194: 00788478 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19195: 00d753a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19196: 00d6d924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19197: 007dafa4 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19198: 009225e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19197: 007dafd4 444 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19198: 00922610 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19199: 00db030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19200: 00c7e1e0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19201: 0095a7dc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19201: 0095a80c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19202: 005c3c18 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19203: 00d6ed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19204: 00d7130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19205: 00941540 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19205: 00941570 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19206: 00cbff44 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19207: 00995460 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19208: 00903e80 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19207: 00995490 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19208: 00903eb0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19209: 00db1444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 19210: 00706a30 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 19210: 00706a60 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19211: 00db0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19212: 00db203e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ - 19213: 008c7828 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19214: 0075b3d0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19213: 008c7858 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19214: 0075b400 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19215: 00db1fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19216: 00d7bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19217: 00d6bebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19218: 00dafff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19219: 002fb3bc 336 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19220: 00c7d294 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19221: 009d4710 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19221: 009d4740 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19222: 00db0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19223: 00db09da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19224: 00287008 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19225: 00d791a0 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19226: 00d6e644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19227: 00751620 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19227: 00751650 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19228: 00538ff8 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 19229: 006ef7a8 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19230: 00869564 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19229: 006ef7d8 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 19230: 00869594 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19231: 00db232a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19232: 00723880 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19232: 007238b0 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19233: 00d73a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19234: 00d78e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19235: 007a6198 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19235: 007a61c8 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19236: 00c673f8 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19237: 00858400 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19237: 00858430 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19238: 003848ec 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19239: 00976b90 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19239: 00976bc0 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19240: 002906b0 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19241: 00936cd8 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19241: 00936d08 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19242: 00d74598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19243: 00cc4b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19244: 008d535c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19244: 008d538c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19245: 00cc92bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19246: 00db14ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19247: 00829b34 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19247: 00829b64 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19248: 00db1bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19249: 00d67890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19250: 00953c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19251: 00964ad0 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19252: 0084d0e8 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19250: 00953cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19251: 00964b00 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19252: 0084d118 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19253: 00db02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19254: 00d7111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19255: 008b889c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 19256: 00733904 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 19255: 008b88cc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19256: 00733934 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19257: 00d6f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19258: 0096b804 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19258: 0096b834 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19259: 00d767a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19260: 00634d3c 312 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19261: 00d7be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19262: 005ad858 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19263: 00d76f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19264: 008caf5c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19265: 0094b924 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19264: 008caf8c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19265: 0094b954 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19266: 00db010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19267: 007b659c 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19268: 009ad368 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19267: 007b65cc 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19268: 009ad398 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19269: 00d67800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19270: 00db15c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19271: 00db0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19272: 00d7166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19273: 0039345c 120 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19274: 0070ecd4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19275: 009069b8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19274: 0070ed04 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 19275: 009069e8 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19276: 00d75190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19277: 00d78e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19278: 00950dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19278: 00950e00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19279: 00d68040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19280: 00daff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19281: 005a5ad8 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19282: 008db86c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19283: 009a641c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19282: 008db89c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19283: 009a644c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19284: 00db1e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19285: 006e6e50 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19286: 009b216c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19285: 006e6e80 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19286: 009b219c 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19287: 0057d284 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19288: 00db0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19289: 00d6b65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 19290: 00d76c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 19291: 0094eb28 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19291: 0094eb58 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19292: 00cd1194 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19293: 00404354 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19294: 00db0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19295: 00976700 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19295: 00976730 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19296: 00d72af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19297: 00580b14 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 19298: 00db14a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19299: 00905d14 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19299: 00905d44 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19300: 00cb5bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19301: 00552964 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19302: 00d6f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19303: 00d650c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19304: 002a4670 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19305: 00825198 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19305: 008251c8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19306: 00d79a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19307: 002aa940 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19308: 00d63bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19309: 00ccc6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19310: 00d67f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19311: 00db0890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19312: 00d77ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19313: 00d74b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19314: 00ccd4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19315: 00db06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19316: 00289340 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19317: 00d6f3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19318: 0098c16c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19319: 0095d39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 19320: 007082c4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19321: 009d42c8 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19318: 0098c19c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19319: 0095d3cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19320: 007082f4 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 19321: 009d42f8 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19322: 00dafd5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19323: 00db1188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19324: 006e7d38 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19324: 006e7d68 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19325: 00d74ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19326: 00d7b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19327: 00cc46f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19328: 00d7a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19329: 00db0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19330: 00811d10 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19331: 008c903c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19330: 00811d40 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19331: 008c906c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19332: 00d6e1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19333: 0057c4c8 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19334: 0060c664 212 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19335: 008fd3e0 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 19336: 00737b78 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 19335: 008fd410 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19336: 00737ba8 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19337: 00d6d934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19338: 005a6e28 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19339: 005b0a7c 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19340: 00758c40 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 19341: 0079798c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19342: 009a35bc 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19343: 00984870 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19344: 007fe8bc 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 19345: 007951f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19346: 00962734 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19340: 00758c70 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19341: 007979bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 19342: 009a35ec 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19343: 009848a0 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19344: 007fe8ec 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19345: 00795224 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 19346: 00962764 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19347: 00cca12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 19348: 00d64f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19349: 00d661e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19350: 00d6d684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19351: 002999b0 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19352: 008c82f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19352: 008c8320 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19353: 00d718ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 19354: 0061e060 788 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 19355: 008fd910 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19356: 006e6ddc 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19355: 008fd940 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19356: 006e6e0c 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19357: 003243c0 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19358: 0096a1d0 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19358: 0096a200 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19359: 003c39f4 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19360: 00d76998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19361: 00db118a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19362: 005ca4e8 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19363: 00db0980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19364: 00db12c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19365: 00d74718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19366: 0029ac68 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 19367: 009c87e4 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 19367: 009c8814 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 19368: 00d6c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19369: 007f7870 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19369: 007f78a0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19370: 004f3db0 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 19371: 003c3844 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19372: 00db2010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 19373: 00511e58 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19374: 00d6efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19375: 00d6a2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19376: 00d641d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19377: 00db09de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19378: 00db0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19379: 00951f4c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19379: 00951f7c 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 19380: 00d70748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 19381: 0090d718 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19381: 0090d748 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 19382: 0063fd9c 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 19383: 0074a1e4 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19383: 0074a214 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19384: 00c66b54 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 19385: 0093923c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19385: 0093926c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19386: 00475514 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19387: 008d8190 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 19388: 00773fc4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 19387: 008d81c0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19388: 00773ff4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19389: 002dab10 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19390: 00db1728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19391: 0056b060 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19392: 008065b0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19392: 008065e0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19393: 00db1b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19394: 003c2928 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19395: 00db155a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19396: 00293490 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19397: 005c86d8 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19398: 00db069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19399: 00d8dccc 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19400: 00d7210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19401: 0028b21c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19402: 0099f8d8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19402: 0099f908 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19403: 00db1fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19404: 00d6df14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 19405: 00779de4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 19405: 00779e14 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19406: 00d6a680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 19407: 00779e24 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19408: 0095f9c0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19407: 00779e54 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 19408: 0095f9f0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19409: 00db1bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 19410: 00779e6c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 19411: 00779fd4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 19412: 0077a02c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 19410: 00779e9c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 19411: 0077a004 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 19412: 0077a05c 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19413: 00d74508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19414: 00d77918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 19415: 0077a08c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 19415: 0077a0bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19416: 00db1dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 19417: 00d77218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 19418: 007082a4 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 19418: 007082d4 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19419: 00db17e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19420: 007bb870 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19420: 007bb8a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19421: 00d74588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19422: 00db101c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19423: 00d777a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19424: 00d7211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19425: 0095cba8 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19425: 0095cbd8 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 19426: 00db05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19427: 002e7210 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19428: 00909b2c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19428: 00909b5c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19429: 00cc802c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 19430: 00d6b4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19431: 00db225a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 19432: 00737c24 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 19432: 00737c54 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19433: 00d72d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19434: 008a8840 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19435: 007288bc 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19434: 008a8870 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19435: 007288ec 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19436: 00db11f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 19437: 005e2ebc 76 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 19438: 00dafdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19439: 0090e450 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19440: 007e5894 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19439: 0090e480 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19440: 007e58c4 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19441: 00d7206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19442: 00d69fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19443: 00d741d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19444: 0093a650 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19444: 0093a680 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19445: 00d6e5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19446: 00d77d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19447: 00572ed8 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19448: 00db2166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19449: 00338fb0 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19450: 00cd3ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 19451: 00d669e4 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19452: 0094c5ec 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19453: 007a89d4 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19452: 0094c61c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19453: 007a8a04 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19454: 00d74ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19455: 0057d2fc 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19456: 0094d6ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19456: 0094d6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 19457: 00cd3f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 19458: 00815c10 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19458: 00815c40 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19459: 00d77d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19460: 00d6e144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19461: 00c7df8c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19462: 00521168 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 19463: 007751c0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 19463: 007751f0 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19464: 00db092c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19465: 00d6f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19466: 00d721ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 19467: 009c5cd8 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 19468: 006d8144 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19467: 009c5d08 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 19468: 006d8174 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19469: 00dafe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 19470: 0071f034 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 19470: 0071f064 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19471: 00db0b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 19472: 0078f714 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 19472: 0078f744 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19473: 00db09fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19474: 005c26a4 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19475: 0057ad8c 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19476: 00451340 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19477: 00646578 232 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 19478: 0057c72c 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19479: 0093ce50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19479: 0093ce80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19480: 00db2038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 19481: 00db0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19482: 00dafd87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19483: 00db05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19484: 007ba4f0 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19485: 007d59e0 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19486: 00960950 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19484: 007ba520 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19485: 007d5a10 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19486: 00960980 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19487: 00db0be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 19488: 00618b14 536 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 19489: 007e55e4 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19489: 007e5614 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19490: 00d69ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 19491: 00743a14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19492: 0074a2c4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19493: 00984a80 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19491: 00743a44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 19492: 0074a2f4 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19493: 00984ab0 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19494: 00db2891 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19495: 002be750 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19496: 00d7b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19497: 00d658f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19498: 00d77dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19499: 00d66458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19500: 00911828 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19500: 00911858 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19501: 00db1c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19502: 00824f28 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 19503: 0073d91c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 19502: 00824f58 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19503: 0073d94c 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 19504: 00cc85d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpo │ │ │ │ 19505: 00db0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19506: 008f26f0 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19506: 008f2720 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19507: 002ef060 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19508: 0099812c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19509: 0098acec 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19508: 0099815c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19509: 0098ad1c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19510: 00cc84d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_fcmpu │ │ │ │ 19511: 0062ad80 28 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 19512: 00db173c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19513: 00d6c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 19514: 0074512c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 19514: 0074515c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19515: 00db100a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19516: 00db0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19517: 005ad0d4 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19518: 00cd3d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 19519: 00563c90 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19520: 007bb868 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 19521: 007cc5b0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19520: 007bb898 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19521: 007cc5e0 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19522: 00d77358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 19523: 00743720 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 19523: 00743750 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19524: 00499638 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19525: 00d74d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19526: 00d72ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19527: 00d7bc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19528: 00d78de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19529: 009ad568 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19530: 0074e0ec 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19529: 009ad598 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19530: 0074e11c 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19531: 00d75c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19532: 002a316c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19533: 00d63a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19534: 00cccf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 19535: 00db1ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19536: 00d70838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 19537: 00824c80 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19537: 00824cb0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19538: 00db157c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19539: 00cc36f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 19540: 00db177a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19541: 005b9e24 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 19542: 00707714 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 19542: 00707744 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19543: 002f9b88 3504 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19544: 00942258 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19544: 00942288 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19545: 00db0b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19546: 00db00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19547: 00db1d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 19548: 0077d354 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 19548: 0077d384 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19549: 00d64e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19550: 00583a54 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19551: 00db085c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19552: 00db06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19553: 008c8bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19553: 008c8c1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19554: 00282f90 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19555: 00810920 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19555: 00810950 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19556: 00db0f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19557: 00db18a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19558: 00d6d2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19559: 00ccc64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 19560: 00db0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19561: 00d745b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19562: 00db039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19563: 00d776f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19564: 009825fc 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 19565: 007176f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 19564: 0098262c 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19565: 00717728 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19566: 0053b19c 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19567: 009311cc 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19567: 009311fc 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19568: 00d70588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 19569: 00d706c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 19570: 00db1bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19571: 00db0e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19572: 00db175c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19573: 007dc21c 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19573: 007dc24c 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19574: 00d7c0a8 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19575: 00db1112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19576: 0064766c 396 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 19577: 00631688 440 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 19578: 00d727d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19579: 00d67e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19580: 002f33a8 4 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19581: 008891d0 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19581: 00889200 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 19582: 0064686c 192 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 19583: 0091d3cc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19583: 0091d3fc 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19584: 005129a0 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19585: 0094269c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19585: 009426cc 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19586: 00d78a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19587: 00d77518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19588: 00931640 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19589: 0074c198 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19588: 00931670 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19589: 0074c1c8 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19590: 00c7b3a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19591: 00d6a520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19592: 0064692c 48 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 19593: 0058797c 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19594: 00647998 484 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 19595: 00d6da44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19596: 00d69588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19597: 00db1f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19598: 00cce53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ - 19599: 0077994c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 19599: 0077997c 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19600: 00d644d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19601: 009d2208 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19601: 009d2238 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19602: 00d722ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19603: 00397344 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19604: 0063c600 1168 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 19605: 00d67be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19606: 00d6f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19607: 007230cc 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19607: 007230fc 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19608: 00db17f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19609: 00db1078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 19610: 00d75370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 19611: 0064695c 52 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ - 19612: 009673c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 19613: 0077feb4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 19612: 009673f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19613: 0077fee4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19614: 00d63ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19615: 00db1e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 19616: 008100dc 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19616: 0081010c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19617: 00c63a1c 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 19618: 009b0338 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19618: 009b0368 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19619: 00db0884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19620: 00db12a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 19621: 0028b71c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19622: 00d7124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19623: 00dafdb6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19624: 007d5b10 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19624: 007d5b40 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19625: 00c6662c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19626: 00407d60 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19627: 00db0c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19628: 00cb3190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19629: 009a7c78 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 19630: 0073e474 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19631: 00724534 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19632: 00926628 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19629: 009a7ca8 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19630: 0073e4a4 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 19631: 00724564 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19632: 00926658 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19633: 00256298 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19634: 00cd08d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ - 19635: 0071ce74 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 19635: 0071cea4 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19636: 00db0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19637: 00d6e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19638: 003c7e84 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19639: 00d70238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 19640: 006ad218 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 19640: 006ad248 236 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 19641: 00d6ee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19642: 00376ea4 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 19643: 006f7b40 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 19643: 006f7b70 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19644: 00d6e544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19645: 00919438 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19645: 00919468 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19646: 00d7b4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19647: 00838aa4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19647: 00838ad4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19648: 00d797e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19649: 00d6bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19650: 00c84ad0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19651: 003266e4 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19652: 00db1fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19653: 0029b7d4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19654: 0093a744 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19654: 0093a774 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19655: 00d7b330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19656: 008e34bc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19656: 008e34ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19657: 00db0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19658: 00253394 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19659: 0036f92c 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19660: 00db097a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19661: 00dafd6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19662: 00db01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19663: 00daffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19670,444 +19670,444 @@ │ │ │ │ 19666: 00db057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 19667: 00d64190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 19668: 002817ac 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 19669: 00db1a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19670: 00db12a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_RETRY_DSTATE │ │ │ │ 19671: 00d70728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 19672: 00d67bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 19673: 007172e4 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 19673: 00717314 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19674: 00d719ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19675: 00d7a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19676: 0029a074 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19677: 00db22fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19678: 0085e848 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19678: 0085e878 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19679: 002ab260 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19680: 00db0c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 19681: 0098792c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19681: 0098795c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19682: 00db21b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19683: 00db12f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19684: 0099f94c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19685: 0094e148 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19684: 0099f97c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19685: 0094e178 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19686: 002f2458 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19687: 003c9fbc 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19688: 00d6a760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19689: 008fab08 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19689: 008fab38 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19690: 00daff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19691: 008da698 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19691: 008da6c8 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19692: 00d63d68 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19693: 00db1c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19694: 008ca628 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19694: 008ca658 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19695: 00daff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19696: 00db0920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19697: 00db1598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19698: 00db0d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19699: 002a61b8 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19700: 0084cd20 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19700: 0084cd50 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19701: 002aec9c 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19702: 0096ac1c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19702: 0096ac4c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19703: 00d68650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19704: 00291cfc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19705: 0090b9c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19705: 0090b9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19706: 0030d5a8 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19707: 00d6cdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19708: 0056da3c 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19709: 00cce7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 19710: 00db0856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19711: 00917e9c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 19712: 0077fe14 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 19711: 00917ecc 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19712: 0077fe44 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19713: 0056d6f4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19714: 00dafeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19715: 00d71b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19716: 0074e9ac 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19716: 0074e9dc 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19717: 00da766d 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19718: 009573cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19718: 009573fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19719: 00d7a5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19720: 00283110 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19721: 00cd1950 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 19722: 00db06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19723: 00db2260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19724: 009bd760 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19724: 009bd790 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19725: 00daffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19726: 00db1d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19727: 0090dd3c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19727: 0090dd6c 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19728: 002fb390 44 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19729: 00d72940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19730: 004b6370 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 19731: 00740a64 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 19731: 00740a94 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19732: 00db0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 19733: 006a4d30 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 19733: 006a4d60 224 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 19734: 0064bf50 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 19735: 00d627fc 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19736: 00db1630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 19737: 005d4fbc 72 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19738: 002f11d8 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19739: 00cb310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19740: 0090611c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19740: 0090614c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19741: 00d6bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19742: 00db1b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19743: 005a3c80 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19744: 00cc30c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 19745: 008be408 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19745: 008be438 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19746: 00db20f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19747: 00db0c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19748: 00d73e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19749: 0094e054 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 19750: 00914abc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19749: 0094e084 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19750: 00914aec 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19751: 00db063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19752: 00db0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 19753: 008f702c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19753: 008f705c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19754: 00db013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19755: 0084d214 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 19756: 00707a80 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 19755: 0084d244 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19756: 00707ab0 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19757: 00bc5fe0 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19758: 00db204c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19759: 00db036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19760: 00db0bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 19761: 00d78cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19762: 00d66e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19763: 00d6edd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19764: 00d6fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19765: 007f50b0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19765: 007f50e0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19766: 0062d4b4 424 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 19767: 00db2022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 19768: 00db1ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19769: 00d6f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19770: 00d6917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19771: 008126fc 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19771: 0081272c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19772: 00d77b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 19773: 0073d248 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 19773: 0073d278 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 19774: 00d77b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19775: 00581308 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19776: 00cb5c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19777: 00966ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19777: 00966eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19778: 00db0dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19779: 00db0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19780: 0083ebb4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 19781: 00707934 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 19780: 0083ebe4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19781: 00707964 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19782: 00db111c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19783: 007bc920 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19783: 007bc950 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19784: 00db1cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19785: 00db00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19786: 00db1fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19787: 00db1c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19788: 0061f9c8 1176 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 19789: 00db0e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 19790: 0072ef18 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 19790: 0072ef48 472 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19791: 00d672c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19792: 00814034 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19792: 00814064 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19793: 0026d288 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19794: 00d6f7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19795: 0081f780 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 19796: 00922134 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19795: 0081f7b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19796: 00922164 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19797: 00db0dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19798: 00db04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19799: 00d71afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19800: 00dafe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19801: 00d701e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 19802: 00db1074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19803: 00db08e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19804: 00d6918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19805: 009974c4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 19806: 00936424 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 19807: 00733a48 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 19805: 009974f4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19806: 00936454 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19807: 00733a78 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19808: 0038c070 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19809: 00db17da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19810: 0097e56c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19810: 0097e59c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19811: 00291aa0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19812: 00db0ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19813: 008e480c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19814: 006f6aa8 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19815: 009b4848 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19813: 008e483c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19814: 006f6ad8 196 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19815: 009b4878 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19816: 00db1800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19817: 00db04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19818: 00918cfc 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 19819: 007441b4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 19818: 00918d2c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19819: 007441e4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19820: 00d75180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19821: 00db2386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19822: 002a1b28 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19823: 00d78098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19824: 008f8614 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19825: 00925c58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19824: 008f8644 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19825: 00925c88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19826: 00db09f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19827: 00d73ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19828: 00db02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19829: 00dafdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19830: 00db0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19831: 007b6068 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19831: 007b6098 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19832: 00db0b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 19833: 00b2ed08 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 19833: 00b2ed38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 19834: 00db22be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 19835: 00d77f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19836: 009bb76c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 19837: 00916a94 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19838: 00953240 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19836: 009bb79c 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19837: 00916ac4 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19838: 00953270 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19839: 0063f170 100 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 19840: 00bc7900 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19841: 00c7e5a4 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19842: 009109b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19842: 009109e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19843: 00db0bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 19844: 00d649e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19845: 00db0a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19846: 0095ff70 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19847: 00966110 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19846: 0095ffa0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19847: 00966140 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19848: 00db1e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19849: 00db1536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19850: 00d7b564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19851: 0063f1d4 112 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 19852: 00d7882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19853: 00d8d5a1 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19854: 00d685e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19855: 00db1340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19856: 00d7895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19857: 00d7c090 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19858: 00291d1c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19859: 007ac338 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19859: 007ac368 560 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19860: 00cce014 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 19861: 009b1ec8 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19862: 008d98d8 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19861: 009b1ef8 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19862: 008d9908 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19863: 00db147a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19864: 00db08cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19865: 00964440 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19866: 006f6268 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19865: 00964470 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19866: 006f6298 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19867: 0063f244 96 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 19868: 00db0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19869: 008f7ff4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19869: 008f8024 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19870: 00d74348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 19871: 00911490 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 19871: 009114c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 19872: 00db009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19873: 0080a0ec 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19873: 0080a11c 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19874: 00db0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19875: 00cb3088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19876: 005adb48 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 19877: 007426d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 19877: 00742708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19878: 00446754 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19879: 0050fdb0 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19880: 00d76bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19881: 00d68fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19882: 00991664 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19882: 00991694 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19883: 002a1b90 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 19884: 00d74d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 19885: 00cd084c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 19886: 00951c80 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 19887: 00980554 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 19886: 00951cb0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 19887: 00980584 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 19888: 00db18e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 19889: 00db224c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 19890: 00d6a5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 19891: 00d73e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 19892: 0090e76c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 19892: 0090e79c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 19893: 00d6e5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 19894: 00d75f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 19895: 00dafe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 19896: 00db166a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 19897: 00d661d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 19898: 00da7682 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 19899: 00407a28 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 19900: 005ce04c 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 19901: 00b0d3cc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 19902: 00799e20 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 19901: 00b0d3fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 19902: 00799e50 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 19903: 00d6f390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 19904: 005ceb90 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 19905: 00d76c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 19906: 00db02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 19907: 00557be0 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 19908: 00db20b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 19909: 0039979c 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 19910: 00d652b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 19911: 00db0be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 19912: 00d65904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 19913: 00534cb8 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 19914: 008ee150 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 19914: 008ee180 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 19915: 00d75848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 19916: 00db195e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 19917: 008f40e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 19917: 008f4118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 19918: 00d64600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 19919: 00db1b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 19920: 00db1c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 19921: 0074d20c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 19921: 0074d23c 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 19922: 00d70208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 19923: 0038448c 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 19924: 0077acd4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 19924: 0077ad04 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 19925: 00db22ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 19926: 00c7e050 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 19927: 00d76a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 19928: 0039b8dc 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 19929: 002e5c44 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 19930: 00db1056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 19931: 00d68b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 19932: 007bc808 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 19932: 007bc838 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 19933: 00db0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 19934: 00db052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 19935: 0099c6e0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 19935: 0099c710 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 19936: 00d6c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 19937: 008ce64c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 19937: 008ce67c 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 19938: 00cd4ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 19939: 00db0d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 19940: 002944cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 19941: 00d6ce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 19942: 004f2c28 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 19943: 002a46a0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 19944: 00daff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 19945: 00db10a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 19946: 00d6e2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 19947: 00d66598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 19948: 00cce74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 19949: 006e62c8 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 19949: 006e62f8 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 19950: 00629ba4 116 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 19951: 00d6c648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 19952: 00629a54 84 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 19953: 00db034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 19954: 00324408 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 19955: 00531b6c 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 19956: 007624a0 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 19956: 007624d0 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 19957: 00db19b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 19958: 0029502c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 19959: 007f47a0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 19959: 007f47d0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 19960: 00d5e1ac 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 19961: 0063edb8 80 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ - 19962: 0071beac 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 19962: 0071bedc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 19963: 00d76054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 19964: 009bf0e4 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 19964: 009bf114 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 19965: 00d67eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 19966: 008e6ddc 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 19966: 008e6e0c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 19967: 00505f5c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 19968: 008f5c9c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 19968: 008f5ccc 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 19969: 005a4550 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 19970: 0086e6c8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 19970: 0086e6f8 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 19971: 0063ee54 76 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 19972: 00d79e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 19973: 00d6fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 19974: 0051d108 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 19975: 009c5308 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 19975: 009c5338 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 19976: 00db26cc 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 19977: 00bca8ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 19978: 00537208 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 19979: 00329f18 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 19980: 00742ce4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 19980: 00742d14 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 19981: 00d672b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 19982: 0074134c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 19982: 0074137c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 19983: 00db0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 19984: 0095d22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 19984: 0095d25c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 19985: 00db2384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19986: 002e7810 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 19987: 004a2f20 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 19988: 00d745c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 19989: 00d77c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 19990: 00d6d594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 19991: 00db1086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 19992: 00cb2428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 19993: 00d6879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 19994: 00d70108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 19995: 0063eeec 92 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 19996: 0029360c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 19997: 00db1bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 19998: 0029f8d8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 19999: 009b3244 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 19999: 009b3274 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20000: 002a0ab4 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20001: 00db0adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20002: 00745fb4 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20002: 00745fe4 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20003: 00d6a9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20004: 00db22bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20005: 00d77638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20006: 00812840 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20006: 00812870 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20007: 00d6f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20008: 00d7a770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 20009: 00790fd0 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 20009: 00791000 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20010: 0029b4a4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20011: 00db0b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20012: 00cb1be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 20013: 00743ba0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 20013: 00743bd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20014: 00db1000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20015: 008fcc7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20015: 008fccac 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20016: 00d6b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20017: 008deb50 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20017: 008deb80 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20018: 00db0e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20019: 00cc088c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20020: 00ccb5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ - 20021: 0073f314 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 20021: 0073f344 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20022: 00db21f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20023: 00c7d720 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20024: 00cc3148 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20025: 00db1cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20026: 00d67720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20027: 00d68bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20028: 003aa5bc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20029: 0063e564 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20030: 00756c9c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20031: 007baebc 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20032: 0092e080 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20030: 00756ccc 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20031: 007baeec 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20032: 0092e0b0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20033: 00db1d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20034: 0096acdc 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20034: 0096ad0c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20035: 00646ba0 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20036: 00d77ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20037: 00d69df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20038: 00646c6c 84 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ - 20039: 007975b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 20039: 007975e8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20040: 00d65efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 20041: 00792120 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 20042: 00792d0c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 20041: 00792150 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 20042: 00792d3c 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20043: 00dafd9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20044: 008f99a0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20044: 008f99d0 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20045: 00cd3318 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20046: 008650c8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 20047: 00793500 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 20046: 008650f8 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20047: 00793530 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20048: 00646be4 68 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20049: 00db116a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20050: 00d77fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20051: 00629c18 116 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20052: 003dbf80 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20053: 00629aa8 84 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20054: 00d7b8b4 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20055: 00db0bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20056: 00cc9868 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20057: 0063ee08 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20058: 009cb21c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20058: 009cb24c 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20059: 00d6faac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20060: 00858384 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20060: 008583b4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20061: 004b59d8 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20062: 00db1a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20063: 00646c28 68 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20064: 00c6aae8 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20065: 00d7b3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20066: 00db0b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20067: 00d788fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20068: 0063eea0 76 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20069: 004a3e38 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20070: 002f06ec 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 20071: 0077e7d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 20071: 0077e800 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20072: 0043a4f0 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20073: 00db1740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20074: 008db360 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20074: 008db390 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20075: 00d64f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20076: 00646d28 140 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20077: 007a6754 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20077: 007a6784 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20078: 0028f4f4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20079: 009838e4 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20079: 00983914 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20080: 00d6935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20081: 00947c10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20081: 00947c40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20082: 00d6db64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20083: 00d72870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20084: 00d6c598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20085: 00d769b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20086: 007a001c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20086: 007a004c 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20087: 00d72c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20088: 005cb7b0 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20089: 0064ac60 48 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20090: 00d73988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20091: 00db1f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20092: 0063ef48 92 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20093: 00db1ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20094: 0033901c 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20095: 0055b9ec 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20096: 003378c8 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20097: 004b4340 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20098: 00d6b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20099: 00750458 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20100: 009bc960 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20099: 00750488 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20100: 009bc990 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20101: 00db1fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20102: 00960070 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20102: 009600a0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20103: 00db062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20104: 0064ac34 44 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20105: 002b7d08 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20106: 002a0df0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20107: 00647054 220 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20108: 00db0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20109: 005adb28 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ @@ -20118,218 +20118,218 @@ │ │ │ │ 20114: 0051f138 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20115: 00445828 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 20116: 00dafeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20117: 0028328c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20118: 00d690dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20119: 00db2210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20120: 00cc0808 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20121: 009c98d8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20122: 007d104c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20121: 009c9908 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20122: 007d107c 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20123: 00db13ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20124: 008d1108 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20125: 008c1a00 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20124: 008d1138 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20125: 008c1a30 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20126: 00db1f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20127: 00d647d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20128: 007b2398 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20129: 00912dc8 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20130: 009ae398 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20128: 007b23c8 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20129: 00912df8 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20130: 009ae3c8 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20131: 00db12ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20132: 006a420c 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20132: 006a423c 120 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20133: 00d6e474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20134: 007e9904 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20134: 007e9934 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20135: 002ecc14 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20136: 00d64f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20137: 00db02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20138: 00d75f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20139: 006d0508 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20139: 006d0538 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20140: 005a755c 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20141: 00db0bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20142: 0038d2a8 356 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ - 20143: 0077a408 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 20143: 0077a438 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20144: 0044088c 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20145: 0094f240 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20146: 007e6fb4 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20145: 0094f270 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20146: 007e6fe4 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20147: 00da766f 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20148: 00cc5a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20149: 00889ed8 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20149: 00889f08 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20150: 00c78d70 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20151: 0095ba58 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20151: 0095ba88 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20152: 00d66fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20153: 005f2c1c 5012 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20154: 00db0810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20155: 00d7a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20156: 007c1e90 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20156: 007c1ec0 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20157: 0029869c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20158: 00db1ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20159: 00db104a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20160: 00d75270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20161: 00dafec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20162: 00b92c50 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20162: 00b92c80 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20163: 00c7dedc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20164: 005e8a1c 464 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ - 20165: 00744500 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 20165: 00744530 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20166: 00db1694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20167: 00c6e9d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20168: 00914f98 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20168: 00914fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20169: 00409944 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20170: 007570fc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20170: 0075712c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20171: 0053dabc 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20172: 0028ce20 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20173: 00d6bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20174: 0055e204 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20175: 00db223c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 20176: 007943c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 20176: 007943f4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20177: 00db2170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20178: 0069e73c 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20178: 0069e76c 160 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20179: 00db16c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20180: 005a3d00 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20181: 00ccb0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20182: 00d745d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20183: 00cd3dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20184: 0029c0e4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20185: 0081ab60 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20186: 007d9f44 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20187: 007e1d88 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20185: 0081ab90 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20186: 007d9f74 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20187: 007e1db8 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20188: 00d6dde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20189: 00808afc 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20189: 00808b2c 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20190: 00d6c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20191: 00d66c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20192: 006b053c 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20192: 006b056c 240 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20193: 00cdf6d4 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20194: 007520bc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20194: 007520ec 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20195: 00db236a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20196: 00499218 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 20197: 00773650 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20198: 006eb488 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20199: 0099fe9c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20200: 0069c570 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20197: 00773680 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 20198: 006eb4b8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20199: 0099fecc 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20200: 0069c5a0 68 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20201: 0064877c 564 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20202: 00d663b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20203: 002a9244 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20204: 00db21da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20205: 00d65260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20206: 002a90e0 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20207: 00d796e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20208: 00db0906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20209: 00db23b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20210: 00d68ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20211: 007a14a8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20211: 007a14d8 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20212: 00d750a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20213: 008c8ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 20214: 009285b8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20213: 008c8b08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20214: 009285e8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20215: 00d76868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20216: 00938134 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20217: 009b53f4 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20216: 00938164 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20217: 009b5424 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20218: 00db094a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20219: 00db0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20220: 00db0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20221: 00d77b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20222: 00d63c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20223: 00809634 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20224: 0094773c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20225: 00949adc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20223: 00809664 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20224: 0094776c 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20225: 00949b0c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20226: 00dafd89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20227: 00db197a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20228: 008d4254 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20228: 008d4284 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20229: 00db16f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20230: 00c7dba4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20231: 00dafdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20232: 00d727e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20233: 00d66378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20234: 00d64d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20235: 00db1e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20236: 008ddb48 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20236: 008ddb78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20237: 00db28aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 20238: 00794590 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 20238: 007945c0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20239: 00db07d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20240: 00d77298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20241: 0058e2b4 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20242: 00d79030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20243: 00db0fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20244: 00d6f3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20245: 003a58b0 196 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20246: 00d65570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 20247: 006c8be8 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 20247: 006c8c18 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 20248: 00db205a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20249: 008f5468 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20249: 008f5498 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20250: 00db0de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20251: 0090806c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20251: 0090809c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20252: 00db05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20253: 008f9bf4 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20254: 0099a9e0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20253: 008f9c24 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20254: 0099aa10 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20255: 0058397c 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 20256: 0077b708 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20257: 00996888 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20258: 008fcaf8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20259: 00930c24 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20256: 0077b738 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 20257: 009968b8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20258: 008fcb28 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20259: 00930c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20260: 00d66e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20261: 00d6605c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20262: 00d5de6c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20263: 00db0bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20264: 00b92bb0 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20264: 00b92be0 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20265: 00d6e6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20266: 00d6c548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20267: 00d703b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20268: 00d718dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20269: 0090c858 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20269: 0090c888 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20270: 00db171c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20271: 005453c4 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20272: 00db00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20273: 00323e2c 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20274: 00d784bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20275: 00db1d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20276: 006477f8 416 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20277: 005da094 488 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20278: 00d7195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20279: 00525414 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20280: 0057d3b4 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20281: 008c4c08 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20281: 008c4c38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20282: 00c65234 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20283: 00daffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20284: 00851c74 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20284: 00851ca4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20285: 00647b7c 480 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20286: 0099dc54 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20286: 0099dc84 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20287: 0029043c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20288: 00628438 176 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ - 20289: 007626dc 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 20290: 0077e428 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 20289: 0076270c 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 20290: 0077e458 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20291: 00bc96a4 52 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20292: 00925c74 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20292: 00925ca4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20293: 00db01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20294: 00d6c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20295: 003ff3e4 308 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20296: 004a8634 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20297: 009a0714 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20298: 009c7fc4 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20297: 009a0744 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20298: 009c7ff4 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20299: 00dafda7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20300: 00d65dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20301: 00d67370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20302: 008fc828 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20303: 0093d2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20304: 00967534 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20305: 0095b03c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20306: 007d60e4 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20302: 008fc858 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20303: 0093d2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20304: 00967564 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20305: 0095b06c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20306: 007d6114 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20307: 00d7ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20308: 003ffff0 292 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ - 20309: 00742bb8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 20309: 00742be8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20310: 00d798c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20311: 009bca0c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20311: 009bca3c 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20312: 002f2a8c 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20313: 00648618 356 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 20314: 003fd824 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20315: 00922528 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20315: 00922558 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20316: 00d75100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20317: 0093a344 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20317: 0093a374 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20318: 003312b4 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 20319: 0069df5c 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 20319: 0069df8c 176 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 20320: 00d795a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20321: 00919b58 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20321: 00919b88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20322: 004392e8 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ 20323: 00310fb8 1768 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ - 20324: 0071bab8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 20324: 0071bae8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20325: 00d73e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20326: 005ab048 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20327: 00db149a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20328: 00d79938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 20329: 00cc60b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBEUQM │ │ │ │ 20330: 004680cc 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 20331: 00db0f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -20339,297 +20339,297 @@ │ │ │ │ 20335: 00db0e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20336: 00d6bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20337: 00db211e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20338: 00db0e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20339: 00db127c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 20340: 00cd483c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 20341: 00dafe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20342: 00951288 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 20343: 0069dc04 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 20342: 009512b8 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20343: 0069dc34 164 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 20344: 00db1632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20345: 0098b53c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 20346: 009a05b8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20345: 0098b56c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 20346: 009a05e8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20347: 00d7136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20348: 0096747c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20348: 009674ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20349: 00d683b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20350: 0074c128 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20350: 0074c158 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20351: 00dafdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 20352: 009a36a8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20352: 009a36d8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20353: 00db1c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20354: 00d6ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20355: 002f15f8 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 20356: 0062f7cc 360 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 20357: 009c1d08 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20357: 009c1d38 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20358: 00d7929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20359: 00d72bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20360: 0064a19c 28 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 20361: 00d709f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20362: 005cc9c8 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20363: 00537818 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20364: 009683e0 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 20365: 006d5540 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20364: 00968410 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20365: 006d5570 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20366: 00d7a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20367: 00d64e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20368: 00cba820 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20369: 008e5fb4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20369: 008e5fe4 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20370: 00d71a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20371: 0032b1b0 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20372: 00d653d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20373: 00db145e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20374: 00d71c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20375: 00d74238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20376: 00c7d6d4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 20377: 00db21ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 20378: 002a31f0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 20379: 00d71ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 20380: 00740f60 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 20380: 00740f90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20381: 00d6cfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20382: 00db0f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20383: 00d73738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20384: 00db1bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20385: 008f8a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20385: 008f8a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20386: 002a451c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20387: 008ca290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20387: 008ca2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20388: 00db178e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20389: 00db1c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20390: 00d6a850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20391: 00d7236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20392: 00d77d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20393: 00d797f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 20394: 00cd2004 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 20395: 00cd2088 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 20396: 009b6ea0 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20396: 009b6ed0 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20397: 00db22d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 20398: 00cd210c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 20399: 008df47c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20399: 008df4ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20400: 00d717ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20401: 005af5dc 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20402: 00dafe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20403: 00728e80 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20404: 009618c4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20403: 00728eb0 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20404: 009618f4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20405: 00db1c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20406: 00db1014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 20407: 0077fbe8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 20407: 0077fc18 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20408: 00db1068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20409: 00926560 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20409: 00926590 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20410: 00d64550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20411: 009bbe30 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20411: 009bbe60 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20412: 00db1eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20413: 00d6df74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20414: 009c61b4 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 20415: 0085fda8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20416: 0092155c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20414: 009c61e4 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 20415: 0085fdd8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20416: 0092158c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20417: 00dafefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20418: 00cd1f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ 20419: 00c7de9c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20420: 00282028 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20421: 00db219a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20422: 0028558c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20423: 00d6ec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20424: 00db20d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20425: 005d16d8 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20426: 00db17d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 20427: 00db075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 20428: 00b2ed40 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20429: 009b22a8 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20430: 009aa6dc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20431: 009444a4 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20432: 008f8dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20433: 009157c4 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20428: 00b2ed70 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20429: 009b22d8 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20430: 009aa70c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20431: 009444d4 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20432: 008f8e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20433: 009157f4 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20434: 00d7bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20435: 0093d5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20435: 0093d60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20436: 00289320 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20437: 00d6dbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20438: 00b2ed38 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20439: 00822484 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20438: 00b2ed68 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20439: 008224b4 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20440: 00403654 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 20441: 00d743a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20442: 00cd0090 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 20443: 00278830 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20444: 00db144e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20445: 00db10a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20446: 00d71fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20447: 00918020 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20447: 00918050 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20448: 00d72970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20449: 0093d46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20450: 008cf574 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20449: 0093d49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20450: 008cf5a4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20451: 00db1120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20452: 00d746f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20453: 007cf984 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20453: 007cf9b4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20454: 0029c27c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20455: 0032bc00 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20456: 00d76898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 20457: 0071be54 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 20457: 0071be84 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20458: 00dafe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20459: 00d77fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20460: 00d728e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20461: 00745d24 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20461: 00745d54 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20462: 0043a0cc 340 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20463: 008180e0 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20463: 00818110 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20464: 00db04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20465: 0026cdf0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20466: 00db0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20467: 00d7881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20468: 00db0fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20469: 00db228a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20470: 0092b3f4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 20471: 0071a4d4 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 20470: 0092b424 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20471: 0071a504 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20472: 00db01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20473: 005ad910 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20474: 00dafd58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20475: 00d6e354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 20476: 006cd194 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 20476: 006cd1c4 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 20477: 00db19d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20478: 00d7852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20479: 00d7b884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20480: 00d695d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20481: 007a8e78 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20481: 007a8ea8 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20482: 00568b18 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20483: 0062744c 24 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 20484: 00dafe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20485: 00db1f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20486: 009a347c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20486: 009a34ac 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20487: 00d66efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20488: 00d6edc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20489: 00ccd438 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 20490: 00d798b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20491: 00c6ef60 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 20492: 00d719ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20493: 002918e0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20494: 00db1058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20495: 008ba00c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20495: 008ba03c 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20496: 00316614 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20497: 00cd5418 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 20498: 00db07a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20499: 00db025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20500: 002aa204 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20501: 00c78f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20502: 00d64d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ - 20503: 007970ec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 20503: 0079711c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20504: 00d6aa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 20505: 00731128 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 20505: 00731158 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20506: 00d75ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20507: 0095c7a4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20508: 009974e4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20507: 0095c7d4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20508: 00997514 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20509: 002a3e54 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20510: 0028b960 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20511: 0053a548 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20512: 00db0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20513: 00db211c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 20514: 00773a98 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 20514: 00773ac8 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 20515: 00545554 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20516: 00d71f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20517: 00d7a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20518: 0064bf54 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ - 20519: 0070ffc0 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 20519: 0070fff0 860 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20520: 00d743e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20521: 0098d934 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20522: 007b1f30 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20521: 0098d964 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20522: 007b1f60 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20523: 005404c0 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20524: 00d771f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20525: 009537f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20525: 00953820 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20526: 00db02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20527: 00db1de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20528: 00d7a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20529: 00d6e6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20530: 00d67470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 20531: 007972c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 20532: 009bb344 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20533: 0074ea3c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 20534: 0069e7dc 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 20531: 007972f8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 20532: 009bb374 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20533: 0074ea6c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20534: 0069e80c 160 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 20535: 005ae550 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20536: 00cceae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ - 20537: 00716db8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 20537: 00716de8 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20538: 00db074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20539: 009cda24 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20540: 00b2f458 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20539: 009cda54 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20540: 00b2f488 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20541: 00db018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 20542: 00802808 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20542: 00802838 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20543: 00db1160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20544: 00799ba8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20544: 00799bd8 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20545: 00d5e36c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20546: 00db1266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 20547: 002e4e30 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20548: 008d394c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 20549: 00701c9c 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20550: 007f669c 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20548: 008d397c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20549: 00701ccc 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 20550: 007f66cc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20551: 0057ae50 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20552: 00db2258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20553: 00980a34 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20553: 00980a64 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20554: 00cb163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20555: 00d66f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20556: 00db28c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20557: 0053cd98 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 20558: 00723b88 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20559: 00967590 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20558: 00723bb8 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20559: 009675c0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20560: 00db0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 20561: 00702030 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 20561: 00702060 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20562: 00db1bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 20563: 005df9f8 312 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 20564: 0092207c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20564: 009220ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20565: 00db00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20566: 007f2098 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20566: 007f20c8 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20567: 00d79478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20568: 00db209e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20569: 00db2300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20570: 009b1424 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 20571: 0073be4c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20572: 00746e68 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 20573: 00701e58 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 20570: 009b1454 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20571: 0073be7c 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 20572: 00746e98 10136 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20573: 00701e88 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20574: 00d7a870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20575: 00d74b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20576: 00d6db04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20577: 00db0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20578: 00db03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20579: 00d76728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20580: 00dafd6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20581: 00948504 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20582: 009d2868 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20581: 00948534 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20582: 009d2898 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20583: 00db1e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20584: 0090c374 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20585: 00969964 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20584: 0090c3a4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20585: 00969994 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20586: 0053cdf8 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 20587: 0074bae4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20588: 007e6cb8 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20589: 00953188 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20590: 007c1c60 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20587: 0074bb14 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20588: 007e6ce8 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20589: 009531b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20590: 007c1c90 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20591: 002e9dc8 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 20592: 00761b94 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20593: 008f4928 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 20594: 0073dd68 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 20592: 00761bc4 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 20593: 008f4958 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20594: 0073dd98 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 20595: 00db166e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 20596: 0093cf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20596: 0093cf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 20597: 00d70188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 20598: 0096eaec 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20598: 0096eb1c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20599: 00d6ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20600: 00d74698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20601: 007f5b88 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20601: 007f5bb8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20602: 00d776c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20603: 00cbe534 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20604: 00407a18 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 20605: 0056bb98 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 20606: 0093994c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20606: 0093997c 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20607: 00db0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20608: 00db119c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20609: 00db188e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 20610: 00991700 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20610: 00991730 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20611: 00583b04 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20612: 008f6c24 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20613: 008acf58 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20614: 007e99f0 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20612: 008f6c54 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20613: 008acf88 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20614: 007e9a20 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20615: 0044ba28 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20616: 00756030 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20616: 00756060 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20617: 003c8014 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20618: 00db1784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20619: 00db1554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 20620: 00ccff04 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 20621: 007e374c 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20621: 007e377c 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20622: 00db28a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20623: 002919f0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 20624: 008ebc20 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20624: 008ebc50 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20625: 00bc93d4 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20626: 00db0d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20627: 00cb15b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20628: 004b74f4 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20629: 00db21b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 20630: 0055e9b8 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 20631: 00db06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -20638,329 +20638,329 @@ │ │ │ │ 20634: 00db13d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20635: 00db0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20636: 00d68e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20637: 00db0d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20638: 00dafd5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20639: 00db0b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20640: 00db1c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20641: 00951998 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20641: 009519c8 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20642: 00d75f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20643: 006282d8 176 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 20644: 00db2016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 20645: 00db1be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 20646: 007428b4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 20646: 007428e4 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20647: 00d79c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20648: 00db2116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20649: 005a4d40 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20650: 008d78c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 20651: 009adc7c 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20650: 008d78f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20651: 009adcac 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20652: 00d65520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20653: 0043e484 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20654: 00db2956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20655: 00445194 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20656: 005c249c 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20657: 00982074 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20657: 009820a4 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20658: 00c7e1f4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20659: 002548b8 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20660: 00d688dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20661: 00865040 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20661: 00865070 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20662: 006464ec 140 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 20663: 0063e8b8 124 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 20664: 008f91d4 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20664: 008f9204 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20665: 00db02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20666: 00d66328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20667: 0090d9b0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 20668: 00709080 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 20667: 0090d9e0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20668: 007090b0 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20669: 0029bae8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20670: 00db17f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 20671: 00d64fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20672: 00db1354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20673: 00db1c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20674: 00d758f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20675: 00d76e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20676: 00d74be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20677: 009d2278 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20677: 009d22a8 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20678: 00d650e8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20679: 00d65944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20680: 00376c7c 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20681: 00d69dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20682: 00d777d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 20683: 00720bc0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 20683: 00720bf0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 20684: 00d69608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20685: 00755e0c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20685: 00755e3c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20686: 00db02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20687: 00d7aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20688: 00db1786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 20689: 0073da38 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 20690: 008c7bc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20689: 0073da68 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 20690: 008c7bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20691: 00d75d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20692: 00db15a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20693: 00cc214c 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 20694: 0044af9c 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20695: 00d65610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20696: 0094169c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20696: 009416cc 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20697: 00db209c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20698: 00d6e3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20699: 00db0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20700: 00db1a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20701: 006e6a60 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20701: 006e6a90 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20702: 00588974 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20703: 00392610 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20704: 0025411c 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20705: 00d735d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20706: 00db025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20707: 00d6d3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20708: 007f3860 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20708: 007f3890 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20709: 00d79598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 20710: 00751efc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20710: 00751f2c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20711: 00d68160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20712: 002e77ac 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20713: 00db0c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20714: 00db1ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20715: 00d68fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20716: 00286830 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20717: 00db1084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20718: 00db05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20719: 00d73eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20720: 009b1980 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20721: 009bc4f8 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20722: 008f8d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20720: 009b19b0 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20721: 009bc528 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20722: 008f8d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20723: 00db02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20724: 00db0f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20725: 00d74268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20726: 0063f310 156 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 20727: 00cc31cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 20728: 00d644b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20729: 00d75fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20730: 00db184c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20731: 007f69c0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20731: 007f69f0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20732: 00d74528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20733: 00db1446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20734: 0044d410 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20735: 00cd09d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 20736: 00db19f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20737: 00d75e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20738: 00d77e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20739: 00941a94 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20739: 00941ac4 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20740: 005d1978 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20741: 0064c0b0 252 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 20742: 00d71b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20743: 00d65670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20744: 0032ca8c 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20745: 00db1376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20746: 008af048 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20746: 008af078 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20747: 00db0a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20748: 00d6d754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20749: 00386d38 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20750: 008c31a8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20750: 008c31d8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20751: 00649064 212 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 20752: 00db0ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20753: 00ccae10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 20754: 00cb1534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20755: 00d6d4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20756: 00db0952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20757: 0074d710 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20757: 0074d740 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20758: 00d7bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 20759: 007728f4 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 20760: 0076285c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 20759: 00772924 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 20760: 0076288c 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20761: 00d6d854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20762: 00db22b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20763: 00d68520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 20764: 00d652e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20765: 00db1924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20766: 00280868 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20767: 00db0fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 20768: 009497a4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20768: 009497d4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20769: 00d718ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20770: 00d8d870 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20771: 00b85a34 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20771: 00b85a64 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20772: 00d7b874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20773: 007c2a98 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20774: 007e198c 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 20775: 0071ba64 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20776: 0099a940 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20773: 007c2ac8 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20774: 007e19bc 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20775: 0071ba94 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 20776: 0099a970 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20777: 00db1d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20778: 00d71f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20779: 009598ac 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20780: 008dcaa4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20779: 009598dc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20780: 008dcad4 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20781: 0056e664 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20782: 00db0860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20783: 00d735f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20784: 00d7158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20785: 0074fcc8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20786: 00913f44 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20787: 0093c3d8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20785: 0074fcf8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20786: 00913f74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20787: 0093c408 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20788: 00db0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20789: 00d63ab8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20790: 00d681d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20791: 009695a8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20791: 009695d8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20792: 00db17c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20793: 00db1754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20794: 00db0dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 20795: 004042f8 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 20796: 008fbd08 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20796: 008fbd38 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20797: 002f2d10 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20798: 00da767f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 20799: 00d6a640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20800: 0095f640 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20800: 0095f670 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20801: 00daffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20802: 00db09d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20803: 0055e7b8 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20804: 00daffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 20805: 009811c4 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20806: 00967088 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20805: 009811f4 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20806: 009670b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20807: 00daff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20808: 00d73418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20809: 00db1b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 20810: 006ad4a4 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 20810: 006ad4d4 200 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 20811: 00d64870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20812: 00d65650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20813: 00db02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 20814: 0077bbac 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 20814: 0077bbdc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20815: 00db1a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20816: 00db0fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20817: 00db0ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20818: 00cce8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 20819: 00ccd5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 20820: 009bbac0 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20820: 009bbaf0 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20821: 00cc1258 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 20822: 00db0da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20823: 00d6e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20824: 00581804 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20825: 009b21e0 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20825: 009b2210 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20826: 00d6bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20827: 00d6d724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20828: 00db2164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20829: 00db13d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20830: 00db236e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20831: 00db0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20832: 008ad4fc 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20832: 008ad52c 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20833: 00291828 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 20834: 00db11b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 20835: 00948a98 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20835: 00948ac8 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20836: 005a4dbc 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20837: 00d74db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20838: 002c5b5c 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20839: 0074d994 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20839: 0074d9c4 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20840: 00524d2c 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20841: 00db0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20842: 00d726d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20843: 0029f240 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20844: 005742f8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20845: 007c0524 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20845: 007c0554 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20846: 00db1176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ - 20847: 006eca7c 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 20847: 006ecaac 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20848: 00db0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20849: 00d648b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20850: 00d7157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 20851: 007a0690 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20852: 008fbe70 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 20853: 0073ee38 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 20851: 007a06c0 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20852: 008fbea0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20853: 0073ee68 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20854: 002cf7b4 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20855: 00db19f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20856: 00d69fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20857: 00d76d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20858: 009a36a0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 20859: 006ecc0c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 20858: 009a36d0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20859: 006ecc3c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20860: 00d6ec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20861: 00d6b2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20862: 00d6a2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20863: 009c98ec 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20863: 009c991c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20864: 005e0fe8 36 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 20865: 00996514 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20865: 00996544 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20866: 00d7aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20867: 00282130 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20868: 00444070 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20869: 00db1482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20870: 002a3a88 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20871: 00947cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20871: 00947d08 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20872: 00d759d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20873: 00b87e60 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20873: 00b87e90 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20874: 00db120c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 20875: 00d6badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20876: 00d72b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 20877: 008044d8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 20877: 00804508 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 20878: 00d6befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 20879: 006ecb14 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 20879: 006ecb44 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 20880: 004b5ce8 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 20881: 0070e198 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 20882: 00987a50 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 20883: 0071776c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 20881: 0070e1c8 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 20882: 00987a80 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 20883: 0071779c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 20884: 00d69558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 20885: 002fefe8 612 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 20886: 00db19d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 20887: 00db18a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 20888: 00d77578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 20889: 005ba01c 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 20890: 002ea4e8 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 20891: 00db1ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 20892: 005a0298 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 20893: 00cca864 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 20894: 00d7155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 20895: 007013e0 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 20895: 00701410 4 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 20896: 00db1c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 20897: 00dafe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 20898: 00db0b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 20899: 008da958 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 20899: 008da988 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 20900: 00db0b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 20901: 00d693ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 20902: 00d6aac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 20903: 00d7a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 20904: 002dafa4 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 20905: 002d9408 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 20906: 00d6d204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 20907: 0032bd48 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 20908: 00818da8 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 20908: 00818dd8 2104 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 20909: 00d71f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 20910: 00d6a440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 20911: 0094bd38 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 20911: 0094bd68 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 20912: 00daff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 20913: 00754c28 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 20914: 008c7a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 20913: 00754c58 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 20914: 008c7a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 20915: 00d71d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 20916: 00db141c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 20917: 00db1fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 20918: 002f3380 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 20919: 00d6d5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 20920: 00db153c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 20921: 00db003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 20922: 00809074 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 20922: 008090a4 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 20923: 00db1a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 20924: 00d6b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 20925: 003766ac 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 20926: 0063e9bc 136 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 20927: 00d67e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 20928: 00720810 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 20928: 00720840 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 20929: 00db1770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 20930: 00db078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 20931: 00d64320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 20932: 00d75f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 20933: 009a120c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 20934: 007decb4 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 20933: 009a123c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 20934: 007dece4 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 20935: 00d6897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 20936: 00619e3c 160 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 20937: 00281f10 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 20938: 00d6b48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 20939: 00d654f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 20940: 00d63b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 20941: 00797ccc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 20941: 00797cfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 20942: 00d65b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 20943: 00d7a424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 20944: 00d6b52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 20945: 00d78d10 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 20946: 00d7181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 20947: 00d6ee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 20948: 0069f28c 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 20948: 0069f2bc 264 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 20949: 00db1be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20950: 005baa0c 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 20951: 00d652a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 20952: 009643e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 20953: 008a92e4 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 20952: 00964414 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 20953: 008a9314 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 20954: 00db0dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 20955: 0070a724 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 20955: 0070a754 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 20956: 00d7b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 20957: 00cb8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 20958: 00cd5394 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 20959: 0062ac10 148 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 20960: 00d7a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 20961: 00d6d904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 20962: 0062a938 84 FUNC GLOBAL DEFAULT 12 helper_efdctsi │ │ │ │ @@ -20968,23 +20968,23 @@ │ │ │ │ 20964: 00d6a560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 20965: 004f7e34 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 20966: 004b34f8 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 20967: 00db1d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 20968: 00c7dccc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 20969: 00d7224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 20970: 00d74cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 20971: 007808a8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 20971: 007808d8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 20972: 00528834 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 20973: 006a4680 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 20973: 006a46b0 252 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 20974: 00286ef0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 20975: 008c8740 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 20975: 008c8770 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 20976: 00db0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 20977: 00da8851 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 20978: 00d6704c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 20979: 0093f438 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 20979: 0093f468 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 20980: 00d7a650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 20981: 00db1268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 20982: 00407a20 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 20983: 00cc1a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 20984: 0042e394 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 20985: 00db2924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 20986: 00db1afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -20999,32 +20999,32 @@ │ │ │ │ 20995: 00db1d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 20996: 006375fc 548 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 20997: 00cb3424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 20998: 00327460 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 20999: 00d72770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21000: 00d68410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21001: 00d79000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 21002: 00916004 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21002: 00916034 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21003: 00d6fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21004: 00dafee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21005: 00db00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21006: 00db1e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21007: 00d750f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21008: 00d7a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21009: 00db18f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21010: 00d7a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21011: 00d6d7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21012: 00cb4ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21013: 008f8950 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21014: 009996b8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21013: 008f8980 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21014: 009996e8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21015: 00db027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21016: 00811dd8 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21016: 00811e08 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21017: 00d6f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21018: 0028845c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21019: 006e7ba8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21019: 006e7bd8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21020: 00d77a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21021: 00da7672 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 21022: 00d79a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21023: 00d64200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21024: 00db2198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21025: 00db0ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21026: 00d741c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21033,837 +21033,837 @@ │ │ │ │ 21029: 00298968 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21030: 00403dc8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21031: 00db10b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21032: 00d64e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21033: 002e87b8 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21034: 00439dd4 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21035: 00323c88 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21036: 00821964 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21037: 00921170 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21038: 007dece0 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21036: 00821994 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21037: 009211a0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21038: 007ded10 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21039: 00d77708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21040: 002eca30 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21041: 00db0ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21042: 00db2388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21043: 00cd318c 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21044: 0062aca4 148 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21045: 0062a98c 84 FUNC GLOBAL DEFAULT 12 helper_efdctui │ │ │ │ 21046: 00db1ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21047: 00d6d1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21048: 00db0936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21049: 00db0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21050: 00d735a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21051: 008c93d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 21052: 0071bb0c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 21051: 008c9404 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21052: 0071bb3c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21053: 00d648e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21054: 00cce854 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21055: 00d65590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21056: 00cbeb04 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21057: 008e6298 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21057: 008e62c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21058: 00db0dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21059: 00d7a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21060: 00db1adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21061: 00db2408 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21062: 008e8728 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21063: 009a23c4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21064: 009cbc8c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21062: 008e8758 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21063: 009a23f4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21064: 009cbcbc 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21065: 00db2096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21066: 00d77ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21067: 00cc1b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21068: 00625974 372 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21069: 00253628 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 21070: 0079474c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 21070: 0079477c 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21071: 00d75d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21072: 00cc1c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctui │ │ │ │ 21073: 00d64210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 21074: 00d79ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 21075: 0071bdfc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 21075: 0071be2c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 21076: 00db1e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 21077: 005adfb8 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 21078: 00741fa0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 21078: 00741fd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21079: 00d7b12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21080: 00402f18 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 21081: 00db052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21082: 00db0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21083: 002942c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21084: 00330918 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21085: 00d70368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21086: 00623b64 296 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21087: 00cc445c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21088: 00cc7240 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21089: 008e630c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21090: 007507e8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21089: 008e633c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21090: 00750818 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21091: 00db233c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21092: 00d69de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21093: 0044fe04 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21094: 00d7bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21095: 00c7d970 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21096: 00d77288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 21097: 0073efbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 21097: 0073efec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 21098: 006272d8 352 FUNC GLOBAL DEFAULT 12 helper_fpscr_check_status │ │ │ │ 21099: 00db05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 21100: 00d744a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 21101: 00d673c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 21102: 00d71dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21103: 00db185a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21104: 00d7ae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21105: 00294e0c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21106: 002a9400 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21107: 0029d040 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21108: 00db1f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21109: 00b2ed18 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21109: 00b2ed48 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21110: 005741d8 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21111: 00db0964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21112: 00db21a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 21113: 00702cdc 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 21113: 00702d0c 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21114: 005349d0 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21115: 003a55a4 144 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21116: 004668b4 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 21117: 0071fb78 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 21117: 0071fba8 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21118: 00d6d834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21119: 00db1b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 21120: 00741c08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21121: 009b0890 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21122: 00b92e04 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ - 21123: 0073fc78 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21124: 008a7b78 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21120: 00741c38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 21121: 009b08c0 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21122: 00b92e34 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21123: 0073fca8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 21124: 008a7ba8 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21125: 005ca5f0 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21126: 00d7b0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21127: 00447aa0 248 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21128: 009c6be8 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21128: 009c6c18 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21129: 00db2060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21130: 00d7248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21131: 005b9f94 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21132: 00db1566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21133: 00db017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21134: 00d639c4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21135: 007599c8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21135: 007599f8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21136: 00cb25b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21137: 00d6bdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21138: 00db003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21139: 00d655e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21140: 0053393c 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21141: 00545458 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21142: 00db0a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21143: 006af24c 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21143: 006af27c 232 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21144: 00db193a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21145: 003fd420 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21146: 00cb1d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21147: 007ec38c 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21147: 007ec3bc 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21148: 00d70878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21149: 00db1dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21150: 008acf74 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21150: 008acfa4 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21151: 00db00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21152: 00db0e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21153: 008fd948 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21153: 008fd978 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21154: 00d6ac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21155: 00db1fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21156: 00d69778 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21157: 008c646c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21157: 008c649c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21158: 00335110 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 21159: 00797778 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21160: 0080729c 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21159: 007977a8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 21160: 008072cc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21161: 00db0fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21162: 002a384c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 21163: 00db2050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21164: 005b0b0c 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21165: 00db1822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21166: 00d6e014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21167: 009021b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21168: 006edac4 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21167: 009021e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21168: 006edaf4 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 21169: 00d77d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21170: 009970d0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21170: 00997100 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21171: 00d67bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21172: 00d65370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21173: 006a6490 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21173: 006a64c0 224 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21174: 00db1744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 21175: 007441d8 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 21176: 0070c2fc 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21177: 00939e6c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21175: 00744208 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 21176: 0070c32c 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 21177: 00939e9c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21178: 00d67f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21179: 00d68400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21180: 0096117c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21181: 00813cc4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21180: 009611ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21181: 00813cf4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21182: 0053b698 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21183: 00db00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21184: 00dafff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21185: 00db212a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21186: 0081f74c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21186: 0081f77c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21187: 00d73b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 21188: 007c19a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21188: 007c19d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21189: 00db0ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21190: 0029a3f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21191: 0032acac 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21192: 008216fc 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21192: 0082172c 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21193: 00d650b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21194: 0053fe10 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21195: 00510ef8 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21196: 00d740f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 21197: 0071771c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 21197: 0071774c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21198: 00db0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21199: 00d6f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21200: 00db1838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21201: 007553d4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21201: 00755404 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21202: 00dafe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21203: 00992810 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21203: 00992840 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21204: 00db1004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21205: 0058a9ec 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21206: 00d70218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21207: 002ec3a8 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21208: 005aebc4 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21209: 009ba21c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21209: 009ba24c 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21210: 00daffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21211: 00d65754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 21212: 0078f8ac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 21212: 0078f8dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21213: 00d6f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21214: 00d7b844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21215: 005a56fc 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21216: 00d6fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ 21217: 0062dcb0 188 FUNC GLOBAL DEFAULT 12 helper_xstsqrtdp │ │ │ │ 21218: 00d75928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21219: 00d74018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21220: 00cb2218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21221: 00db1858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21222: 00db170c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21223: 00537b28 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21224: 00d65360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21225: 007d6420 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21226: 009b151c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21227: 00992268 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21225: 007d6450 160 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21226: 009b154c 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21227: 00992298 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21228: 00db1f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21229: 00db154a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21230: 0081383c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21230: 0081386c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21231: 002d93a4 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 21232: 00744df8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21233: 0098d63c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21232: 00744e28 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 21233: 0098d66c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21234: 00cb19d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21235: 00db1ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21236: 008f58c0 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21236: 008f58f0 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21237: 00db1c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21238: 0079ebc0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21238: 0079ebf0 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21239: 0044db04 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21240: 00d74c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21241: 00d6df24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21242: 0056654c 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21243: 00db215a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21244: 002936c8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21245: 00d67dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21246: 00981aa8 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21247: 007e70ac 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21248: 0095c924 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21246: 00981ad8 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21247: 007e70dc 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21248: 0095c954 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21249: 00d65b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 21250: 00745abc 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 21250: 00745aec 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 21251: 00d74d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21252: 00464940 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21253: 00d65abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21254: 00d6e524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21255: 00d750e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21256: 0038c5e0 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21257: 00db0bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21258: 00914720 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 21259: 0077a720 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 21258: 00914750 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21259: 0077a750 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21260: 00db041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21261: 00d7a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21262: 00db1e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21263: 00866a00 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21264: 007d0288 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21263: 00866a30 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21264: 007d02b8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21265: 00daff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21266: 0044e41c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21267: 006e4264 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21268: 00986538 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21267: 006e4294 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21268: 00986568 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21269: 00ccfcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 21270: 00db0f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21271: 002aa7c4 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 21272: 009c5e80 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 21273: 007a53c0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21274: 0093cf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21272: 009c5eb0 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 21273: 007a53f0 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21274: 0093cf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21275: 0053bcec 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21276: 00cc56ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ - 21277: 00742fa8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21278: 0098371c 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21277: 00742fd8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 21278: 0098374c 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21279: 00db22cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21280: 00db0822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21281: 00d75e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21282: 00d71d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21283: 00db1cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21284: 00db0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21285: 005bc840 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21286: 005cf0a8 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21287: 00d647f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21288: 008cb098 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21288: 008cb0c8 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21289: 00642874 248 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 21290: 004b33ac 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21291: 00db0c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21292: 0043b1bc 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21293: 00d6e1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21294: 0033846c 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21295: 009d42a0 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21295: 009d42d0 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21296: 00db0bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21297: 007b2388 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21297: 007b23b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21298: 00db1768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21299: 005642e4 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21300: 005d40dc 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21301: 008d1970 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21301: 008d19a0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21302: 00d701b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 21303: 00d5de08 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21304: 00d69768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21305: 00db1e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21306: 00745d90 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21306: 00745dc0 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21307: 00d6c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21308: 00d73c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21309: 0029bf60 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21310: 00545e60 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21311: 00c7d8c8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21312: 00cb5ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21313: 00998680 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21314: 007ac138 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21315: 009cbb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21313: 009986b0 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21314: 007ac168 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21315: 009cbba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21316: 00db109a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21317: 00530fbc 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 21318: 0070c878 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 21318: 0070c8a8 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21319: 00db04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 21320: 007457c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 21320: 007457f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21321: 002be958 220 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 21322: 0056e0b8 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 21323: 00db0ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21324: 00d76aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21325: 00db16e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21326: 00db01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21327: 00db1652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21328: 00437dd0 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 21329: 00cc57f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 21330: 00d64ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21331: 00cc7e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 21332: 006e47a4 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21332: 006e47d4 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21333: 00537428 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21334: 00db0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21335: 0026db8c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21336: 00d6a950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21337: 00db0bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21338: 00d649d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21339: 00552850 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 21340: 00d6b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21341: 00d7253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21342: 00db1818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21343: 007b0308 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21343: 007b0338 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21344: 00cc44e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 21345: 00d787bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21346: 009b6550 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21346: 009b6580 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21347: 0064a510 4 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ - 21348: 007447f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 21348: 00744824 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21349: 00d64560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21350: 002940d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21351: 00db1b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21352: 0096d9c8 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21352: 0096d9f8 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21353: 00d65a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21354: 002a25a0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21355: 00916de0 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21355: 00916e10 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21356: 00db1bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21357: 00db1e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21358: 00d74dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21359: 00db0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 21360: 0071f494 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 21360: 0071f4c4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21361: 00db14b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21362: 008e7250 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21362: 008e7280 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21363: 00299658 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21364: 00931024 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21364: 00931054 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21365: 00294c08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21366: 00db2968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21367: 007f1ddc 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 21368: 006e7f24 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21367: 007f1e0c 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21368: 006e7f54 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21369: 00daff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21370: 00db034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21371: 00db0c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21372: 009325e8 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21372: 00932618 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21373: 00db0fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21374: 00951424 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21374: 00951454 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21375: 00d74548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21376: 009527f4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21377: 00944604 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21376: 00952824 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21377: 00944634 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21378: 00d754a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21379: 00d6f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 21380: 0077a58c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21381: 00984500 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21380: 0077a5bc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 21381: 00984530 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21382: 00db2066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21383: 009301ec 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 21384: 0077e548 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21385: 0096a7f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 21386: 00797bcc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 21383: 0093021c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21384: 0077e578 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 21385: 0096a828 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21386: 00797bfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21387: 00d708e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 21388: 00db19a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21389: 00db1440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21390: 00d73998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21391: 0050f748 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 21392: 007957f8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 21392: 00795828 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21393: 0056dcb4 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21394: 00955658 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21395: 008e95f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21394: 00955688 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21395: 008e9628 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21396: 004319c0 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21397: 00db1518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21398: 0059e104 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21399: 00988a34 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21399: 00988a64 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21400: 00db08ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21401: 00db1978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21402: 00cd38c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 21403: 00d6babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21404: 00868c84 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21405: 00812a44 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21404: 00868cb4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21405: 00812a74 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21406: 00d79468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21407: 00949bf4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21408: 0091cfa4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21407: 00949c24 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21408: 0091cfd4 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21409: 00d6b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21410: 00980ba0 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21410: 00980bd0 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21411: 00d79ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21412: 00db0fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 21413: 0077adf0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 21413: 0077ae20 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21414: 00dafe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21415: 00c7e1ac 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21416: 00d6dcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21417: 00db20a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21418: 009969c4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21419: 008d0e8c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21418: 009969f4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21419: 008d0ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21420: 00daff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21421: 00d6ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21422: 0027b6a4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21423: 00db052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21424: 00824e20 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21425: 00b87e00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21424: 00824e50 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21425: 00b87e30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21426: 00d6ecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21427: 00982bd0 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21428: 0081dfd0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21427: 00982c00 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21428: 0081e000 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21429: 00db0b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21430: 007d5f48 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21430: 007d5f78 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21431: 00db1e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21432: 008fbe54 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21433: 00868ee8 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21432: 008fbe84 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21433: 00868f18 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21434: 00c6effc 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21435: 00d78b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21436: 00950148 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 21437: 0073d730 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 21436: 00950178 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21437: 0073d760 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 21438: 00d795d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 21439: 009277c4 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21439: 009277f4 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21440: 00d65fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21441: 00db0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21442: 0096f224 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21442: 0096f254 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21443: 00db1342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21444: 008e3164 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21444: 008e3194 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 21445: 005aef18 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21446: 00db0f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21447: 00db088e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21448: 00d7baf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21449: 00d789ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21450: 00db2970 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21451: 00db087e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21452: 003225bc 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 21453: 0052b60c 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21454: 00536208 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21455: 00db1c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21456: 006e76e4 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21456: 006e7714 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21457: 00298a10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21458: 00dafebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21459: 0081ef4c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21459: 0081ef7c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21460: 00d7201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21461: 00db1612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21462: 00db14f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21463: 0084980c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 21464: 009cbe08 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21463: 0084983c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21464: 009cbe38 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21465: 00d64180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 21466: 0071b9b8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 21466: 0071b9e8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21467: 00d63bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21468: 00db15f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21469: 004f4934 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21470: 0091b3e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 21471: 00737b84 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21472: 007574d4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21470: 0091b418 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21471: 00737bb4 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 21472: 00757504 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21473: 00d70558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 21474: 00c71e04 52 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 21475: 00db13fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21476: 00db1a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21477: 00db1a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 21478: 005e2a20 24 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 21479: 00853848 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21479: 00853878 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21480: 00626378 364 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 21481: 009ccb30 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21481: 009ccb60 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21482: 005aed1c 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21483: 00d6ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21484: 004b834c 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21485: 0051d0f4 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21486: 00d76e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21487: 00db1750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21488: 00d6e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 21489: 00d8d59c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 21490: 00d69bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 21491: 0058e41c 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21492: 00555fc4 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21493: 00d6efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 21494: 00737fec 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 21494: 0073801c 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21495: 00db1bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21496: 002bfeb4 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21497: 008ca0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21497: 008ca0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21498: 00db1406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21499: 00db15d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21500: 00d7a610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21501: 0026cbd4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21502: 00d69d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 21503: 0069cbc0 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 21503: 0069cbf0 272 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 21504: 004446f8 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 21505: 0077d888 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 21505: 0077d8b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21506: 00db1930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21507: 00d7842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21508: 007e9238 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21509: 007dd60c 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21508: 007e9268 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21509: 007dd63c 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21510: 00d75a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21511: 00db101a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21512: 007bb010 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21512: 007bb040 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21513: 00db15b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21514: 00db0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21515: 00db0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21516: 00564d48 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21517: 0098f004 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 21518: 0073e9fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21519: 007a0a3c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21517: 0098f034 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21518: 0073ea2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 21519: 007a0a6c 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21520: 00536744 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 21521: 006acc8c 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 21521: 006accbc 804 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 21522: 00dafdbf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21523: 00db1222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 21524: 00376654 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21525: 0098159c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21525: 009815cc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21526: 00db070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21527: 006a62d0 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 21528: 007f4674 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21527: 006a6300 224 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 21528: 007f46a4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21529: 00d69ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21530: 00cb99b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21531: 00db1730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21532: 00db08fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21533: 00c7d3b4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21534: 00d7a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 21535: 007408a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 21535: 007408d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21536: 005adfb0 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21537: 00287ae8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21538: 00db0d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21539: 00db0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21540: 006e83a0 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21540: 006e83d0 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21541: 00db0924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21542: 006238f0 344 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 21543: 00db1e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 21544: 0077eadc 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 21544: 0077eb0c 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21545: 002dab54 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21546: 00d6d034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21547: 00db17ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21548: 00298abc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21549: 00d6f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21550: 00db1e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 21551: 0078fc28 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21552: 008078c4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21551: 0078fc58 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 21552: 008078f4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21553: 00cc1150 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 21554: 00d776a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21555: 00db1352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21556: 002db004 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21557: 0081843c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21557: 0081846c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21558: 00daff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21559: 00cb184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21560: 008f9718 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21560: 008f9748 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21561: 00db07a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21562: 008a35b8 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21562: 008a35e8 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21563: 00db0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 21564: 0077e854 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 21564: 0077e884 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21565: 00d68270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21566: 009ad14c 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 21567: 00742174 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 21568: 007e6a7c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21569: 0091427c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21570: 006ad150 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 21566: 009ad17c 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21567: 007421a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 21568: 007e6aac 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21569: 009142ac 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21570: 006ad180 200 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 21571: 00db12a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 21572: 0099c568 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21573: 008d78ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21572: 0099c598 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21573: 008d78dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21574: 00db0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21575: 00645a0c 60 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 21576: 00daff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21577: 00db03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21578: 00cc5a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 21579: 00db1928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21580: 00d76f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21581: 00d7a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21582: 00d6b31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21583: 004b3dd8 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21584: 00805c78 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 21585: 0075dbe0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 21586: 0074055c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 21587: 00737984 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 21584: 00805ca8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21585: 0075dc10 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 21586: 0074058c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 21587: 007379b4 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21588: 0028b618 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21589: 0075a860 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21589: 0075a890 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21590: 00629a08 76 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 21591: 0090c83c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21591: 0090c86c 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 21592: 00cc5980 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 21593: 00629994 20 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 21594: 0093d974 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21594: 0093d9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21595: 00d7a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21596: 00d69e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 21597: 0063f9b0 332 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 21598: 00d75150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21599: 00cb5b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21600: 00db1984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21601: 00d68b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21602: 00db1284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 21603: 005cd814 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21604: 00db0fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21605: 00931d00 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21605: 00931d30 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21606: 0064b9e8 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 21607: 00d64910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21608: 00d76e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21609: 00cc58fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 21610: 0063eac8 132 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 21611: 00d5dd88 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21612: 00648eec 376 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 21613: 00d6aa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21614: 00d6e0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21615: 0081dd38 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21616: 00757fbc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21615: 0081dd68 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21616: 00757fec 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21617: 00d77968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21618: 00d75b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21619: 00db2360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ - 21620: 0069ce90 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 21620: 0069cec0 168 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 21621: 0064b9ec 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 21622: 00d75560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 21623: 007971d8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 21623: 00797208 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21624: 00cb9bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21625: 00db2230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21626: 004fc7f0 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21627: 00d7b370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 21628: 006f738c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 21628: 006f73bc 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21629: 00d7a6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 21630: 00716a48 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21631: 009406bc 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21630: 00716a78 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 21631: 009406ec 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21632: 0056eae0 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21633: 00db1884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 21634: 00774ce0 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 21634: 00774d10 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 21635: 00db0814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21636: 00db0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21637: 00db0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21638: 00289de0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21639: 009c2c18 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21639: 009c2c48 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21640: 005ae680 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21641: 00b9ecec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21641: 00b9ed1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21642: 00443db0 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21643: 009821b4 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21643: 009821e4 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21644: 00d7b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21645: 00648e5c 144 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 21646: 0096661c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 21647: 00730bd4 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 21646: 0096664c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21647: 00730c04 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21648: 00d6e134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21649: 00daff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21650: 00d711ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21651: 00d79ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21652: 00d717fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21653: 00db122e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 21654: 00d799d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21655: 00b87d28 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 21656: 0073d2a8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 21657: 0077de60 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 21655: 00b87d58 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21656: 0073d2d8 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 21657: 0077de90 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21658: 00db081c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 21659: 00db1264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 21660: 007e22b8 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21660: 007e22e8 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21661: 00d78d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21662: 00db1ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21663: 005a0afc 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 21664: 00744c54 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 21664: 00744c84 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21665: 00441b94 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21666: 0094c054 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 21667: 00990ddc 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21666: 0094c084 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21667: 00990e0c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21668: 00db160a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21669: 0096e8d4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21669: 0096e904 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21670: 00d7bca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21671: 009b2104 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21671: 009b2134 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21672: 00d65058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21673: 0057d2d4 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21674: 008ccfc8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21674: 008ccff8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21675: 00db0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21676: 008f8da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21676: 008f8dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21677: 00d7898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21678: 00d6d164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21679: 00918184 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21679: 009181b4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21680: 00524340 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21681: 00db0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21682: 0053a034 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21683: 005a00c4 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21684: 006299bc 76 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 21685: 00d6f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21686: 00db027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21687: 00db164c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21688: 006299a8 20 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 21689: 00d6c608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 21690: 00db21ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 21691: 00cc78f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 21692: 009c54bc 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21692: 009c54ec 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21693: 00d68300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21694: 00403dd0 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 21695: 00d677f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 21696: 0077a638 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 21696: 0077a668 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21697: 006395a8 1368 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 21698: 00db0a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21699: 00472428 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21700: 00298b6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21701: 002e6c9c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21702: 00b2c46c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21702: 00b2c49c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21703: 00db2194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21704: 00db14d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21705: 00647588 228 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 21706: 00d6a460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21707: 00917eb8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21707: 00917ee8 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21708: 00daff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21709: 00db1dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21710: 00db0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 21711: 008ac1f0 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 21712: 00733378 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21713: 0074bbec 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21711: 008ac220 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21712: 007333a8 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 21713: 0074bc1c 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21714: 004fcd34 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 21715: 009cc750 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21715: 009cc780 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21716: 00d686f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21717: 0095d9d8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21717: 0095da08 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21718: 00d7ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21719: 009af2dc 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21719: 009af30c 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21720: 0028a5d0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21721: 0069c5b4 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 21722: 009b6eac 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21721: 0069c5e4 64 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 21722: 009b6edc 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21723: 005e520c 676 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 21724: 00d73308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21725: 00d77648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21726: 002f3388 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21727: 006ba4b4 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21727: 006ba4e4 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21728: 00db07ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21729: 00db125a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 21730: 00546324 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21731: 00db0fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21732: 00988594 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21732: 009885c4 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21733: 00d78e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21734: 00d6a090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21735: 00d7850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21736: 00db032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21737: 00db1698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21738: 007a55a4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21739: 007b6638 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21738: 007a55d4 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21739: 007b6668 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21740: 0029ba6c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21741: 00745d78 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21741: 00745da8 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21742: 002eea10 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21743: 008c15b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21743: 008c15e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21744: 005918a4 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21745: 00db1600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21746: 00d79d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21747: 00d78b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21748: 00db226c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21749: 009c6318 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 21750: 0099dad4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21749: 009c6348 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 21750: 0099db04 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21751: 00db09c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21752: 00961068 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 21753: 0073fe60 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 21754: 00788f8c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 21752: 00961098 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21753: 0073fe90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 21754: 00788fbc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21755: 00db17c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 21756: 0069e308 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 21756: 0069e338 272 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 21757: 00569bcc 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21758: 005a7480 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21759: 008229a8 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21759: 008229d8 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21760: 00cca7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 21761: 00db1e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21762: 004b623c 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21763: 00cd0f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 21764: 00db2070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21765: 00db1c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21766: 00d6604c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21767: 0093b1a4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21767: 0093b1d4 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21768: 00cd0f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 21769: 00d73718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21770: 00db1fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21771: 00db1570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21772: 00d77c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21773: 0081f358 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21773: 0081f388 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21774: 00db1a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 21775: 00535360 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21776: 00cd0df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 21777: 00d7bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21778: 00b9ece8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21779: 007f2ba4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21778: 00b9ed18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21779: 007f2bd4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21780: 00588bd4 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21781: 00db05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21782: 00d7b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21783: 00db13ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21784: 008d44ac 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21784: 008d44dc 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21785: 00d6efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21786: 00d72670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21787: 00323d38 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21788: 00db02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21789: 00d7aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 21790: 00db1920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21791: 00db1dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21792: 00db0fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 21793: 0069f394 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 21793: 0069f3c4 8 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 21794: 00db1ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21795: 00cb5d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21796: 00cd07c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 21797: 00d667e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21798: 0056e718 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21799: 00d6f8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21800: 00db2112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 21801: 009c5ba4 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 21802: 00742db8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21803: 008a8a64 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21801: 009c5bd4 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 21802: 00742de8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 21803: 008a8a94 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21804: 00d74798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21805: 002ec7b8 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21806: 00cc5fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 21807: 00db02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21808: 005d9f6c 296 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 21809: 0043d638 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21810: 00291778 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 21811: 007016bc 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 21811: 007016ec 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 21812: 00d6bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21813: 0097fa10 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21813: 0097fa40 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21814: 00577528 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21815: 00284aa0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21816: 00db1ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21817: 00572c48 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21818: 00914e58 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21818: 00914e88 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21819: 00d79bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21820: 00cc9658 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 21821: 00d6b33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21822: 0099f5c0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21822: 0099f5f0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21823: 00db000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21824: 00d66208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21825: 00d71e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21826: 00d7121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21827: 00db0eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21828: 00d64e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 21829: 0069ea24 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 21829: 0069ea54 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 21830: 003861ec 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21831: 00dafd67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21832: 0081ee24 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21832: 0081ee54 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21833: 00c66500 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21834: 00cd1848 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ - 21835: 00743340 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 21835: 00743370 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21836: 00d78058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21837: 0055eab0 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21838: 007e4800 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21839: 00999698 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21838: 007e4830 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21839: 009996c8 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21840: 00c7b374 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21841: 00d7ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 21842: 0077ebfc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21843: 008cc1a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21842: 0077ec2c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 21843: 008cc1d4 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21844: 00d6a740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21845: 0029d218 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21846: 00961e5c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21847: 0074a5b8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21846: 00961e8c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21847: 0074a5e8 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21848: 00d70548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 21849: 00d6d3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21850: 00329bfc 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21851: 00952160 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 21852: 007410ec 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 21853: 0070116c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 21851: 00952190 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21852: 0074111c 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 21853: 0070119c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 21854: 00d6f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 21855: 008e5408 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 21855: 008e5438 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 21856: 00dafe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 21857: 009c1d7c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 21858: 0096d740 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 21857: 009c1dac 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 21858: 0096d770 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 21859: 00d662d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 21860: 00d711dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 21861: 00db18ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 21862: 003caf98 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 21863: 00d681e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 21864: 00d79140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ 21865: 005c9638 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -21873,365 +21873,365 @@ │ │ │ │ 21869: 002848b8 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 21870: 00db05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 21871: 00d7b5b8 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 21872: 00dafece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 21873: 0028ad48 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 21874: 00db22de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 21875: 00db07cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 21876: 0077b3dc 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 21876: 0077b40c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 21877: 00dafdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 21878: 00d6db94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 21879: 007b6360 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 21879: 007b6390 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 21880: 00ccc334 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 21881: 002f3384 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 21882: 00db1892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 21883: 00dafe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 21884: 00db0d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 21885: 00755244 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 21885: 00755274 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 21886: 00db25ac 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 21887: 00967254 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 21887: 00967284 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 21888: 0040993c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 21889: 00291978 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 21890: 0058fa5c 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 21891: 00d7aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 21892: 009120c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 21892: 009120f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 21893: 00db1162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 21894: 00db0a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 21895: 00d64bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 21896: 0095c3a8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 21896: 0095c3d8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 21897: 00db0e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 21898: 00982b30 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 21899: 00b9eccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 21898: 00982b60 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 21899: 00b9ecfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 21900: 0062a498 76 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 21901: 002a1aa0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 21902: 00d73608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 21903: 00db1ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 21904: 00d6db24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 21905: 002a111c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 21906: 0086df3c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 21906: 0086df6c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 21907: 0056646c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 21908: 00626e74 212 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 21909: 00d8d5ac 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 21910: 00d791ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 21911: 00db0f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 21912: 00d76d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 21913: 008f6240 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 21913: 008f6270 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 21914: 002d0124 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 21915: 008e3a14 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 21916: 009bd338 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 21915: 008e3a44 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 21916: 009bd368 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 21917: 00db012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 21918: 0055272c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 21919: 00d65018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 21920: 00d7a404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 21921: 00b9ecb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 21921: 00b9ece4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 21922: 00d6b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 21923: 00d6cd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 21924: 00332c34 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 21925: 00d72d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 21926: 008de58c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 21927: 00b87e18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 21926: 008de5bc 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 21927: 00b87e48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 21928: 00d74f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 21929: 00d64060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 21930: 0028358c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 21931: 00db1b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 21932: 00c78db0 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 21933: 00d74658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 21934: 007552c8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 21935: 0096ed5c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 21936: 008ba9a8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 21934: 007552f8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 21935: 0096ed8c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 21936: 008ba9d8 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 21937: 00db1e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 21938: 0097f8e8 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 21938: 0097f918 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 21939: 0064a560 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ - 21940: 0094b688 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 21940: 0094b6b8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 21941: 00d6bc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21942: 00db06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 21943: 00d67f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 21944: 00cba830 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 21945: 00db1022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 21946: 00d7865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 21947: 0069d508 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 21947: 0069d538 188 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 21948: 00d74338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 21949: 00d6a210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 21950: 008dd0ec 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 21951: 0071b960 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 21950: 008dd11c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 21951: 0071b990 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 21952: 00dafe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 21953: 00d60afc 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 21954: 00d754b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 21955: 0077a6ec 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 21955: 0077a71c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 21956: 00db0b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 21957: 00db21d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 21958: 007e61d4 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 21958: 007e6204 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 21959: 005192dc 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 21960: 00db0fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 21961: 00c7e9d8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 21962: 00db1904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 21963: 00d78a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 21964: 00d7aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 21965: 00d67ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 21966: 0043a45c 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 21967: 008dc174 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 21967: 008dc1a4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 21968: 00db0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 21969: 00db290e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 21970: 005a6d10 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 21971: 0057764c 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 21972: 0086544c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 21973: 009bb2a0 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 21974: 008665b8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 21975: 007ba450 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 21976: 00779950 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 21977: 009921f0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 21972: 0086547c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 21973: 009bb2d0 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 21974: 008665e8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 21975: 007ba480 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 21976: 00779980 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 21977: 00992220 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 21978: 00d69538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 21979: 0042cea8 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 21980: 003c9954 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 21981: 008e0a40 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 21981: 008e0a70 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 21982: 00db2220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 21983: 007ea8b4 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 21983: 007ea8e4 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 21984: 00db0938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 21985: 008cca18 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 21985: 008cca48 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 21986: 00ccdc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 21987: 00ccdd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 21988: 00626f48 208 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 21989: 00db0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 21990: 00d74708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 21991: 00db03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 21992: 0062a448 80 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 21993: 0081dc44 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 21993: 0081dc74 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 21994: 00d7bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 21995: 0073ee20 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 21995: 0073ee50 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 21996: 002cf48c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 21997: 006e4364 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 21997: 006e4394 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 21998: 00db0e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 21999: 00db09be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22000: 00db059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22001: 00d6891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22002: 00db19aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22003: 00d72680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22004: 005531a8 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22005: 007232d4 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22006: 00951588 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22005: 00723304 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22006: 009515b8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22007: 00db0e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22008: 008d9810 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22008: 008d9840 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22009: 006300b0 276 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ - 22010: 0077f914 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 22010: 0077f944 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22011: 00db1e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 22012: 0070cb48 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 22012: 0070cb78 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22013: 00db1cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22014: 002d2444 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22015: 00db208c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22016: 00db291c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 22017: 00aece7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22017: 00aeceac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22018: 00c84a30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22019: 00db017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22020: 00d6f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22021: 0039973c 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22022: 00db0b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22023: 00d71a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22024: 00524a5c 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 22025: 00d720dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 22026: 00d7176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22027: 00d74fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22028: 0055b31c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22029: 002bfc44 148 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22030: 00d7bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22031: 00db0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22032: 009a7a6c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22032: 009a7a9c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22033: 00d7188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22034: 00d747c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 22035: 00db0bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22036: 00db1fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22037: 00db1790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22038: 00991198 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22038: 009911c8 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22039: 00db070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22040: 00d6ab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22041: 007e20c0 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22041: 007e20f0 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22042: 00364874 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22043: 00db1048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 22044: 00715dc4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22045: 009acf70 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22044: 00715df4 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 22045: 009acfa0 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22046: 00d6a3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22047: 00db10d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22048: 0090b858 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22048: 0090b888 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22049: 00d758a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22050: 009c9458 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 22051: 00740a4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 22050: 009c9488 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22051: 00740a7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22052: 00d772a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22053: 00290100 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22054: 00dafe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22055: 008fc558 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22055: 008fc588 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22056: 00627f3c 108 FUNC GLOBAL DEFAULT 12 helper_fcfidus │ │ │ │ 22057: 00db1e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22058: 00d65c7c 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22059: 00d73fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22060: 00d66638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22061: 00433874 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22062: 00db0858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22063: 00966c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22064: 0098080c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22063: 00966c68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22064: 0098083c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22065: 00db0ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22066: 00d6b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22067: 00db0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22068: 00565698 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22069: 0095bf80 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 22070: 009119f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22071: 008af2cc 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22072: 0093f6a4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22073: 009639c8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22069: 0095bfb0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22070: 00911a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22071: 008af2fc 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22072: 0093f6d4 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22073: 009639f8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22074: 00db2090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22075: 00db1c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22076: 008ad434 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22077: 009b1d2c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22076: 008ad464 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22077: 009b1d5c 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22078: 00d6a110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22079: 00db0a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22080: 0098082c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22080: 0098085c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22081: 00d79638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22082: 009aa264 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22082: 009aa294 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22083: 00db0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22084: 00ccdcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22085: 00db09a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22086: 00d67500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22087: 00c67628 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22088: 00d73968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22089: 00db06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 22090: 00ccde04 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctui │ │ │ │ 22091: 00d6e264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 22092: 00db09d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 22093: 0057a074 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22094: 00db1d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22095: 00d74308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22096: 006287a8 176 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ - 22097: 0078825c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 22097: 0078828c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22098: 005790a8 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22099: 00d6a020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22100: 00d7878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 22101: 00d9ef58 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22102: 00d7a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22103: 00441330 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22104: 00db05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 22105: 0077ecac 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 22105: 0077ecdc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22106: 00d75350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 22107: 0042cf60 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22108: 00745da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22108: 00745dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22109: 00db0a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22110: 00814cf8 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22111: 0094deec 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22110: 00814d28 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22111: 0094df1c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22112: 00db1130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22113: 00db0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22114: 00288188 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22115: 00d66588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22116: 00db1fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22117: 00806e0c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22117: 00806e3c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22118: 00d63774 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22119: 00d6a1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22120: 0064b670 444 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22121: 00db096e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22122: 008e2a5c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 22123: 007827b0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22124: 008c7b64 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22122: 008e2a8c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22123: 007827e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 22124: 008c7b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22125: 00d6938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22126: 009aca4c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 22127: 007179ec 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22128: 007e725c 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22126: 009aca7c 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22127: 00717a1c 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 22128: 007e728c 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22129: 00db17f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22130: 00d77da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22131: 00dafe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22132: 00db1b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22133: 00db0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22134: 0090bed8 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22134: 0090bf08 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22135: 0052112c 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22136: 00d72910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22137: 00d76fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22138: 0064b82c 444 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22139: 00917c9c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22139: 00917ccc 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22140: 0062ff94 284 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22141: 0026d164 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22142: 00db20e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22143: 00db22f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22144: 00db0e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22145: 009117cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22145: 009117fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22146: 0029b464 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22147: 009a6ad4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22147: 009a6b04 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22148: 00db1792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22149: 00db28ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22150: 0074c4fc 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22150: 0074c52c 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22151: 005cca1c 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22152: 00627018 236 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22153: 00d6dc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22154: 0028b20c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22155: 007994bc 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22155: 007994ec 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22156: 00d6f900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22157: 009ac964 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22157: 009ac994 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22158: 0062820c 204 FUNC GLOBAL DEFAULT 12 helper_frim │ │ │ │ 22159: 00db0dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22160: 00627fa8 204 FUNC GLOBAL DEFAULT 12 helper_frin │ │ │ │ 22161: 00628140 204 FUNC GLOBAL DEFAULT 12 helper_frip │ │ │ │ 22162: 00d79120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22163: 008281ec 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22163: 0082821c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22164: 00db2146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22165: 00d7b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22166: 00d6b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22167: 004e2964 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22168: 00b0d7a4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22168: 00b0d7d4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22169: 0029f1fc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22170: 00b0d65c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22170: 00b0d68c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22171: 002a9718 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22172: 00759e38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22172: 00759e68 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22173: 00db1b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22174: 00b0d514 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22174: 00b0d544 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22175: 00d8d874 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22176: 00d6a260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22177: 00db1624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22178: 00956a64 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22178: 00956a94 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22179: 00492a60 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22180: 00d715fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22181: 00628074 204 FUNC GLOBAL DEFAULT 12 helper_friz │ │ │ │ 22182: 00d6f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22183: 009c6020 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22184: 0079f728 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22183: 009c6050 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22184: 0079f758 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22185: 00db0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 22186: 00d76cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22187: 00d75968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22188: 00d6ed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22189: 0062a3a4 92 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22190: 00564acc 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 22191: 007893ac 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22192: 007f2aac 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22191: 007893dc 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 22192: 007f2adc 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22193: 00db20ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22194: 00db23a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22195: 00db1a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22196: 00d79010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22197: 00958630 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22197: 00958660 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22198: 002e7980 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22199: 00d77208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22200: 0043dc84 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22201: 00953bb4 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22201: 00953be4 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22202: 00dafea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22203: 008c834c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22203: 008c837c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22204: 002a45dc 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22205: 007507a0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22205: 007507d0 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22206: 0057d1f0 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22207: 005bac74 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22208: 00d6fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22209: 009134b0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22209: 009134e0 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22210: 00d7b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22211: 00db0dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22212: 007de2ac 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22212: 007de2dc 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22213: 00433c1c 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22214: 00d680c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22215: 00ccde88 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22216: 00cd0198 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22217: 00437e6c 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22218: 00d6b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22219: 00552f6c 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22220: 00d6b34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22221: 00d73918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22222: 00d79bd8 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22223: 00d6a2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22224: 00d6f7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22225: 009c02d8 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22226: 009ba584 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22225: 009c0308 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22226: 009ba5b4 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22227: 00437688 360 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22228: 00d6b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22229: 00db2928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22230: 002f339c 4 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22231: 00d76df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22232: 00d71e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22233: 00db0b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22239,79 +22239,79 @@ │ │ │ │ 22235: 00db05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22236: 00db12fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22237: 00db15e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22238: 002a7530 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22239: 00db122c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 22240: 00d6a9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22241: 00d7bd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22242: 0093cd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22242: 0093cd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22243: 00db235e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22244: 008e5a5c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22244: 008e5a8c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22245: 00d70788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 22246: 00d664f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22247: 00759c18 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22248: 009ab6d4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22249: 007e553c 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22247: 00759c48 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22248: 009ab704 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22249: 007e556c 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22250: 003e9e34 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 22251: 0058fd6c 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22252: 007de1f4 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22252: 007de224 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22253: 00d67c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22254: 005510e8 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22255: 008186d0 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 22256: 006cce98 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 22255: 00818700 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22256: 006ccec8 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 22257: 00db0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22258: 00db0ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22259: 00cb8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22260: 00d6f820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22261: 0036c89c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22262: 00db2110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 22263: 00d703f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 22264: 005da52c 104 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ 22265: 00db075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 22266: 0079938c 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 22266: 007993bc 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22267: 0057c45c 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22268: 0062a400 72 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 22269: 002ffe48 536 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22270: 008f86cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22271: 008d2110 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22272: 0074dac0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22270: 008f86fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22271: 008d2140 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22272: 0074daf0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22273: 003c9b30 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22274: 00d6f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22275: 00d721cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22276: 00cd65a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 22277: 00d6dbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22278: 00da76b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 22279: 00d67530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22280: 00811998 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22281: 00915434 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22282: 007e63ec 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22280: 008119c8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22281: 00915464 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22282: 007e641c 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22283: 00db0efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22284: 00db0f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22285: 0070daa0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 22285: 0070dad0 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22286: 00db0aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22287: 00d6b2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 22288: 0077b1f8 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 22289: 0077405c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 22288: 0077b228 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 22289: 0077408c 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22290: 00dafdc0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22291: 00b2ed64 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22292: 008f3b24 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22293: 008c2968 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22291: 00b2ed94 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22292: 008f3b54 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22293: 008c2998 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22294: 00db05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22295: 00db1bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22296: 00311d78 272 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22297: 00b2ed5c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22298: 008601a4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22297: 00b2ed8c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22298: 008601d4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22299: 00cd3528 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 22300: 00d72b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22301: 00d5e0bc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22302: 008c9a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22303: 00b2ed54 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22302: 008c9a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22303: 00b2ed84 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22304: 00db220a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22305: 00db0d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22306: 0072bf3c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22306: 0072bf6c 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22307: 00db120a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 22308: 00d6d4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22309: 00db1816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22310: 00297eac 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 22311: 00d767f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22312: 00cc20c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 22313: 00db04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ @@ -22319,978 +22319,978 @@ │ │ │ │ 22315: 00db0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22316: 0044f1e4 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22317: 002a095c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22318: 0043de58 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22319: 00d6a250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22320: 00db0daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22321: 00db0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22322: 0086e2d4 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22322: 0086e304 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22323: 00cb5de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22324: 00d708d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 22325: 0099f580 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22325: 0099f5b0 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22326: 004fcdbc 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22327: 0093eefc 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 22328: 009152f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 22329: 0075c574 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22330: 0084d1a0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22327: 0093ef2c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22328: 00915324 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22329: 0075c5a4 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 22330: 0084d1d0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22331: 00db2306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22332: 00db2890 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22333: 00db134c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22334: 00910e20 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22334: 00910e50 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22335: 005ca7bc 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22336: 00532540 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22337: 009545d4 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 22338: 007103c4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 22337: 00954604 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22338: 007103f4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22339: 00db02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22340: 002d9230 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22341: 00d78fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 22342: 00db0aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 22343: 00db1270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 22344: 00537290 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 22345: 0073f954 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 22345: 0073f984 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22346: 00db0ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22347: 00db14fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22348: 00db2186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22349: 0044d794 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22350: 007e24f0 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22350: 007e2520 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22351: 00d6e504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22352: 00d78e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22353: 00d6ecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22354: 00db0fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22355: 00db0b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22356: 00daff5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22357: 002ee1c8 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22358: 00db0808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 22359: 00742bdc 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 22359: 00742c0c 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22360: 00d7abe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22361: 00db21c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22362: 00964d4c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22362: 00964d7c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22363: 00db19da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22364: 00cb9908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22365: 0029efbc 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22366: 00dafd65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22367: 00d6eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22368: 00d6d9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22369: 008e29ec 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 22370: 0071779c 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 22369: 008e2a1c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22370: 007177cc 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 22371: 002a3634 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 22372: 009038f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22372: 00903928 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22373: 00d690ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22374: 00d6f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22375: 00db1f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22376: 00db0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22377: 002a6150 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22378: 00db01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22379: 00db1eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22380: 00d79d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22381: 00db147e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22382: 00297f6c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22383: 00cb7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 22384: 009cff00 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22385: 008c8294 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22384: 009cff30 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22385: 008c82c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22386: 005a5cf0 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22387: 005c8810 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22388: 00728780 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22388: 007287b0 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22389: 00dafe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22390: 00db15f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22391: 00db18ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22392: 00d6a9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22393: 00db1212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 22394: 00d65410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22395: 00d77408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22396: 0033ae28 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22397: 00d75e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22398: 00806780 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22398: 008067b0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22399: 00cc865c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 22400: 00d6f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22401: 00537af0 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22402: 00988870 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22403: 008fee14 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22402: 009888a0 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22403: 008fee44 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22404: 00db2142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22405: 009072e8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22405: 00907318 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22406: 00db13a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22407: 004b3c54 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22408: 002daf4c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22409: 00ccc754 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 22410: 00d69728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22411: 004b8a10 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22412: 0029bc98 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 22413: 007438b4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 22413: 007438e4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22414: 00db03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22415: 0029f0b0 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 22416: 0077f570 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22417: 0093692c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22418: 008d4ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22416: 0077f5a0 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 22417: 0093695c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22418: 008d5028 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22419: 0027efa0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22420: 00d73d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22421: 005da27c 16 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 22422: 00d6de34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22423: 0090dd20 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22423: 0090dd50 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22424: 00d6df84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22425: 009cf62c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22425: 009cf65c 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22426: 00d76948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22427: 00cc277c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 22428: 00d79838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22429: 004f4b64 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22430: 008e5da8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22430: 008e5dd8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22431: 00db0f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22432: 005cc034 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22433: 0057d13c 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22434: 0069ef90 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 22434: 0069efc0 296 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 22435: 00d6de14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 22436: 0077daf8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 22436: 0077db28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22437: 00d783ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22438: 00d6cd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22439: 00627bc0 148 FUNC GLOBAL DEFAULT 12 helper_fctid │ │ │ │ 22440: 005c9768 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22441: 003ccb84 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22442: 00db1cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22443: 00932310 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22443: 00932340 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22444: 0053be3c 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22445: 00d6c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22446: 00db0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22447: 00db0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 22448: 00806ec0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22448: 00806ef0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22449: 00d6f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22450: 008aa73c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22450: 008aa76c 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22451: 00db1360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22452: 00d6d554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22453: 009a1fd8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22453: 009a2008 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22454: 004f3e58 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22455: 00db029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22456: 00860d0c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22456: 00860d3c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22457: 00db1760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22458: 00db0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22459: 007dd330 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22459: 007dd360 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22460: 00627950 172 FUNC GLOBAL DEFAULT 12 helper_fctiw │ │ │ │ 22461: 00d770c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22462: 00492a5c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22463: 00cb8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22464: 00db05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22465: 0036573c 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22466: 009cdbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22467: 0072bf70 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22466: 009cdbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22467: 0072bfa0 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 22468: 003de798 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 22469: 0093fe48 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22470: 007baf5c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22469: 0093fe78 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22470: 007baf8c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22471: 00d7b8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22472: 00db05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22473: 00bc58dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22474: 00db07be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22475: 00d64500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22476: 00db0e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22477: 00d753e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22478: 009bcd98 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22479: 006cb920 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 22480: 009bc274 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22478: 009bcdc8 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22479: 006cb950 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 22480: 009bc2a4 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22481: 00d64a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22482: 00d6930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22483: 002f2998 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 22484: 007203bc 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 22484: 007203ec 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22485: 005af73c 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22486: 003a4fe8 116 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22487: 00d6d764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22488: 00db1a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22489: 00db1382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22490: 006aeb44 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 22491: 009bc99c 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22492: 0093aac4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22490: 006aeb74 180 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 22491: 009bc9cc 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22492: 0093aaf4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22493: 00db1426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22494: 00d66eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 22495: 0062e2f4 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 22496: 0095db68 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22496: 0095db98 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22497: 00d674b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22498: 00837388 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 22499: 007a8880 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22498: 008373b8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22499: 007a88b0 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22500: 00d739f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22501: 007a02f0 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22501: 007a0320 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22502: 00544198 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22503: 004f3808 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22504: 00cd1428 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 22505: 00502cf4 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22506: 00949438 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22506: 00949468 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22507: 005e2838 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 22508: 00cd3738 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ - 22509: 007443e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 22509: 00744414 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22510: 005894b0 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22511: 0074e05c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 22512: 0090d65c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22511: 0074e08c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22512: 0090d68c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22513: 002980f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22514: 0062fa94 360 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 22515: 00d67e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22516: 00d6a3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22517: 00d6a6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22518: 007a1c00 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22518: 007a1c30 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22519: 0029801c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 22520: 00744604 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 22520: 00744634 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22521: 00d75cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22522: 00db0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22523: 005fe184 100 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 22524: 00330ba8 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 22525: 004f5264 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 22526: 008cdde0 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22526: 008cde10 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22527: 00d67f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22528: 00db0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22529: 00d6f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22530: 005a0210 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22531: 00944fb4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22531: 00944fe4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22532: 00d739c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22533: 0053337c 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22534: 00d79738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 22535: 00443d7c 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22536: 00d729d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22537: 0057cf84 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22538: 00d6becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22539: 00d65e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 22540: 00d709c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 22541: 0095c864 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22541: 0095c894 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22542: 00db1662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22543: 00db02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22544: 0032596c 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22545: 00d73d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 22546: 00717794 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 22546: 007177c4 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22547: 0053ff38 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22548: 00db126e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 22549: 00537e84 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22550: 00db11fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 22551: 00983790 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22551: 009837c0 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22552: 00d76cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22553: 00db221a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22554: 005cafec 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22555: 00db074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22556: 008c9264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22556: 008c9294 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22557: 00d6fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22558: 009819d0 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22558: 00981a00 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22559: 00db064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 22560: 0077e388 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 22560: 0077e3b8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22561: 00d795b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22562: 00745d70 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 22563: 0069c634 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 22562: 00745da0 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22563: 0069c664 356 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 22564: 003c8264 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22565: 00db01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22566: 0095be58 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22566: 0095be88 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22567: 005baa18 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22568: 00db1e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22569: 00641ec8 208 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 22570: 00db13fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22571: 00db0d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22572: 00806900 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22572: 00806930 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22573: 00db0fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22574: 00db0d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22575: 00db2280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22576: 005d2610 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22577: 00981070 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22577: 009810a0 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22578: 00db1f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 22579: 00d70994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 22580: 00cd4734 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 22581: 0094b238 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22581: 0094b268 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22582: 00db0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 22583: 00744910 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22584: 008e38d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22583: 00744940 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 22584: 008e3900 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22585: 00d6acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22586: 002e9b10 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22587: 0055c2ec 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22588: 008e4350 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22588: 008e4380 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22589: 0062a2ec 92 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 22590: 00289950 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22591: 00db28b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 22592: 00927244 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22593: 00907bbc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22594: 0092802c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22592: 00927274 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22593: 00907bec 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22594: 0092805c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22595: 00cc16fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 22596: 0062ab30 112 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 22597: 00db134a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22598: 00d6d824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22599: 009bbd88 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22600: 008facc8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22601: 00977b64 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22599: 009bbdb8 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22600: 008facf8 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22601: 00977b94 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22602: 0029a684 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22603: 00d69c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 22604: 0062a8e0 20 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ 22605: 00cd3840 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 22606: 009339d4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22607: 00997f4c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22606: 00933a04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22607: 00997f7c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ 22608: 00628858 132 FUNC GLOBAL DEFAULT 12 helper_frsp │ │ │ │ - 22609: 008c9fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22610: 009ad608 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22609: 008c9fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22610: 009ad638 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22611: 00db0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22612: 00d63c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22613: 00853004 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22614: 0095079c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22613: 00853034 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22614: 009507cc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22615: 00d6aa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22616: 00d73878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22617: 002aed98 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22618: 005693e4 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 22619: 006303d0 288 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 22620: 00aece80 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22620: 00aeceb0 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22621: 003ffadc 1300 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 22622: 00d745a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22623: 0091206c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22623: 0091209c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22624: 00cc1ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 22625: 00db13f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 22626: 0027f110 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22627: 00d79458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22628: 00cc1db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 22629: 00db19c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22630: 00db0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22631: 00dafef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22632: 007d98a4 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22633: 0095f5e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22634: 008b86e0 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22632: 007d98d4 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22633: 0095f614 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22634: 008b8710 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22635: 00db1b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22636: 00d74088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22637: 008cda1c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22638: 009d51dc 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 22639: 0070ba30 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 22637: 008cda4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22638: 009d520c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22639: 0070ba60 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22640: 00db08ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22641: 00511d50 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22642: 006e5d94 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22642: 006e5dc4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22643: 00db0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22644: 00db12aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 22645: 002ae8c0 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22646: 00d6abc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22647: 00d7864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22648: 007ad088 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22648: 007ad0b8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22649: 00db2368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22650: 005baa1c 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22651: 00db1c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22652: 00d6ed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22653: 00d75ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22654: 00d6cf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22655: 00d66914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22656: 0056b3d8 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22657: 00db2256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22658: 00d68240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22659: 00b9ecc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 22660: 00707e54 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 22659: 00b9ecf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22660: 00707e84 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22661: 00db0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22662: 00db28b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22663: 005cf4e8 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22664: 00db0eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 22665: 0075fd50 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 22665: 0075fd80 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22666: 00d68310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22667: 00db1034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 22668: 00d64630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22669: 00d7a660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22670: 00997d34 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22670: 00997d64 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22671: 00d7aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22672: 00db012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22673: 00d72900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22674: 0028b9a8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22675: 00db1850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22676: 00d70848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 22677: 00db11d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 22678: 00daff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22679: 00623db0 392 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 22680: 00537d98 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22681: 00d6dae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 22682: 00746b94 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 22682: 00746bc4 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 22683: 00d6de64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22684: 00db13c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22685: 00535fc4 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22686: 00903c00 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22686: 00903c30 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22687: 00d64460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22688: 00da7681 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 22689: 00787c3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 22689: 00787c6c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22690: 00db03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22691: 00964bf8 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22691: 00964c28 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22692: 00d68b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22693: 0062aba0 112 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 22694: 00d767b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22695: 00db1060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22696: 00db148c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22697: 00db06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22698: 0062a90c 20 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 22699: 00db1ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 22700: 0070fd94 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 22700: 0070fdc4 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 22701: 00db049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 22702: 006a6a44 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 22702: 006a6a74 224 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 22703: 00d75460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 22704: 00db0ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 22705: 00378d88 112 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22706: 00db1826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22707: 00d79c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22708: 00574400 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22709: 0032d5c0 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22710: 00db018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22711: 0093a55c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22711: 0093a58c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22712: 00d6e304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22713: 00db0806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22714: 00cc95d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 22715: 00db239c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22716: 00db2304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22717: 00d6a310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22718: 00d653b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22719: 00cc1d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 22720: 006444a4 100 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 22721: 00d6ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22722: 00db09f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22723: 009c5958 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22723: 009c5988 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22724: 00cc1e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 22725: 00d73c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22726: 00db1448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22727: 002a791c 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 22728: 006302a8 296 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 22729: 0072bf0c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22729: 0072bf3c 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22730: 00d6d774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22731: 0095d288 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22731: 0095d2b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22732: 00d68450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22733: 0028b8e8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22734: 008c7770 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22734: 008c77a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22735: 00511c3c 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22736: 0099db88 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22736: 0099dbb8 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22737: 00d66edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22738: 00d7a890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22739: 00db0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22740: 00907754 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22740: 00907784 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22741: 00db0a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 22742: 0073dc34 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 22742: 0073dc64 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 22743: 00d75170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22744: 0038f6dc 56 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22745: 00db0c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22746: 003fd538 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22747: 00db22b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22748: 009cc65c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22748: 009cc68c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22749: 00d65e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22750: 00db17a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22751: 00db0efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22752: 0051f028 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22753: 00d6e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22754: 0075b264 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22754: 0075b294 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22755: 00db20e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22756: 0081eca8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22756: 0081ecd8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22757: 003c9c9c 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22758: 00dafc6c 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22759: 00db09fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 22760: 00b0d07c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22761: 008f9024 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22762: 00814b34 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22763: 0096eec8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22760: 00b0d0ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22761: 008f9054 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22762: 00814b64 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22763: 0096eef8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22764: 00d7a820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22765: 00d7bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22766: 0029a3ec 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22767: 00d695f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22768: 00d6c5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 22769: 00db0db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22770: 00935190 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22770: 009351c0 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22771: 00d6d1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22772: 007d5e58 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 22773: 008aadcc 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22772: 007d5e88 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22773: 008aadfc 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 22774: 004f3108 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22775: 0074babc 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22775: 0074baec 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22776: 00d65008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22777: 00d704d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 22778: 008118dc 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 22779: 008e0088 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22780: 00948cfc 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22781: 009532f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22778: 0081190c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22779: 008e00b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22780: 00948d2c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22781: 00953328 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 22782: 00d7b4a0 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 22783: 008559e4 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22783: 00855a14 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22784: 002d23c4 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22785: 00633b18 388 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 22786: 00db1234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 22787: 00db18be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22788: 008d4eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22788: 008d4ee8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22789: 00db133e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 22790: 0094fd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22790: 0094fdb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22791: 00db1b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 22792: 00787c38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 22792: 00787c68 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22793: 005e0098 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 22794: 00db1736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22795: 00d7ae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22796: 00daff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22797: 00db11be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 22798: 00d6a5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22799: 00d638b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22800: 00cc2f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 22801: 00d73818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22802: 00971158 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22802: 00971188 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22803: 00db08b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22804: 007f5cc0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22804: 007f5cf0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22805: 00db22b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22806: 0069ea68 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 22807: 007a2828 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22806: 0069ea98 68 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 22807: 007a2858 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22808: 00d6c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 22809: 00743738 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 22809: 00743768 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22810: 00db0a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22811: 0057c510 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 22812: 0071f0fc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 22812: 0071f12c 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22813: 00dafe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22814: 00338a6c 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 22815: 005e0268 464 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 22816: 0069f39c 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 22817: 008c7de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22816: 0069f3cc 8 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 22817: 008c7e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22818: 00cba8a4 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 22819: 00d72d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 22820: 003934d4 104 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 22821: 00991a74 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22822: 008fb498 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22821: 00991aa4 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22822: 008fb4c8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22823: 00dafdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22824: 008f3318 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22824: 008f3348 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22825: 00d76ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 22826: 006e7240 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22826: 006e7270 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22827: 00db1834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22828: 00d669b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22829: 008e6b58 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22829: 008e6b88 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22830: 0029e0e0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22831: 00db141e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 22832: 007426f0 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 22832: 00742720 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22833: 00d65500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22834: 00939fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22835: 009c5178 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22834: 00939ff8 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22835: 009c51a8 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22836: 00323ad0 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22837: 00910168 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22837: 00910198 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22838: 005e2248 572 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 22839: 0063796c 348 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 22840: 00db1350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 22841: 00794a60 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 22841: 00794a90 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22842: 005ae104 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22843: 00db06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22844: 00d726e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 22845: 00536c00 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ 22846: 00cc256c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_exp │ │ │ │ - 22847: 0077a2f0 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 22847: 0077a320 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 22848: 00db1dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 22849: 00db093a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 22850: 00d702f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_PIT_EVENT │ │ │ │ 22851: 00c7b3e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 22852: 00cd47b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 22853: 00c7df74 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 22854: 00db10bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 22855: 00588544 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 22856: 00db0e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 22857: 00db1f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 22858: 00d691dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 22859: 006c3394 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 22859: 006c33c4 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 22860: 00db16a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 22861: 00d775b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 22862: 0096a4c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 22862: 0096a4f8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 22863: 00296c60 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 22864: 00db15f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 22865: 00d696a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 22866: 00db156e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 22867: 00297bac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 22868: 00323f14 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 22869: 0063fc44 344 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ - 22870: 007b96b0 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 22870: 007b96e0 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 22871: 00d73ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 22872: 00d67c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 22873: 00db0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 22874: 00642144 204 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 22875: 00cd3a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 22876: 006a2a84 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 22876: 006a2ab4 192 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 22877: 00d739b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 22878: 00982fc0 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 22878: 00982ff0 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 22879: 00db16c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 22880: 0075ef5c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 22880: 0075ef8c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 22881: 00d75f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 22882: 00db006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 22883: 004a3660 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 22884: 00db0b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 22885: 00d68380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 22886: 00c6b228 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 22887: 00c78fe8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 22888: 00d66774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 22889: 00d67620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 22890: 00918668 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 22890: 00918698 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 22891: 00522ff0 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 22892: 00965224 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 22892: 00965254 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 22893: 00d723cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 22894: 008dec94 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 22895: 00966e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 22896: 0098c100 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 22894: 008decc4 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 22895: 00966e34 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 22896: 0098c130 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 22897: 00644960 84 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 22898: 009012d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 22898: 00901308 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 22899: 0059242c 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 22900: 00db22b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 22901: 00db13b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 22902: 00db0a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 22903: 00d6d494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 22904: 00718dcc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 22904: 00718dfc 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 22905: 00db06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 22906: 00db0efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 22907: 00db01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 22908: 00dafee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 22909: 007e2d9c 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 22909: 007e2dcc 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 22910: 005b03a0 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 22911: 0074d920 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 22911: 0074d950 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 22912: 00d6e374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 22913: 00702208 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 22913: 00702238 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 22914: 00db0ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 22915: 0073dfc8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 22916: 00821940 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 22917: 0071051c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 22915: 0073dff8 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 22916: 00821970 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 22917: 0071054c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 22918: 00db10f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 22919: 0029a530 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 22920: 00db0bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 22921: 00d64fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 22922: 00db0f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 22923: 00d742b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 22924: 00901db8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 22925: 006e5db8 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 22926: 007028d8 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 22927: 007179c0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 22928: 0077d434 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 22929: 0078950c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 22924: 00901de8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 22925: 006e5de8 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 22926: 00702908 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 22927: 007179f0 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 22928: 0077d464 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 22929: 0078953c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 22930: 00285390 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 22931: 00db1842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 22932: 00d778f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 22933: 00635930 204 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 22934: 00d7b524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 22935: 002a3ae8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 22936: 00d78e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 22937: 007dc698 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 22937: 007dc6c8 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 22938: 00d729f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 22939: 00d7899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 22940: 0099c8f4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 22940: 0099c924 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 22941: 00d64480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 22942: 00702568 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 22942: 00702598 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 22943: 00db16e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 22944: 002ec86c 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 22945: 00742ea4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 22945: 00742ed4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 22946: 00db109c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 22947: 00737e70 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 22947: 00737ea0 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 22948: 00db107c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 22949: 0038f4f4 488 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 22950: 00297034 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 22951: 00297c74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 22952: 005affa0 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 22953: 0077e108 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 22954: 00961578 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 22955: 00803cc0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 22953: 0077e138 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 22954: 009615a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 22955: 00803cf0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 22956: 00643a18 312 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 22957: 00db14d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 22958: 00db01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 22959: 00d75300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 22960: 00da87dc 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 22961: 0071ae9c 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 22961: 0071aecc 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 22962: 0029da50 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 22963: 00db1d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 22964: 00c7dd34 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 22965: 0098a4c4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 22965: 0098a4f4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 22966: 00544c0c 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 22967: 00d674c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 22968: 00759b08 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 22969: 00939568 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 22968: 00759b38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 22969: 00939598 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 22970: 005809d8 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 22971: 00cd693c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 22972: 00d74b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 22973: 0051bce8 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 22974: 006e5620 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 22975: 00790a78 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 22974: 006e5650 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 22975: 00790aa8 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 22976: 00db01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 22977: 002a6938 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 22978: 0028c3f0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 22979: 008c39b4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 22979: 008c39e4 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 22980: 00db1d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 22981: 00cc5f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 22982: 00d6ce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 22983: 0073ce98 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 22983: 0073cec8 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 22984: 00db0e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 22985: 00d6b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 22986: 008ea348 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 22986: 008ea378 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 22987: 00d68b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 22988: 00db09d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 22989: 0069d3f4 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 22989: 0069d424 92 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 22990: 00cb2e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 22991: 009464ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 22991: 009464dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 22992: 00db10e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 22993: 00566964 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 22994: 00d645c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 22995: 00db0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 22996: 00db2140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 22997: 0078032c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 22997: 0078035c 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 22998: 004f2e50 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 22999: 004dce98 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23000: 0028baa8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23001: 00d76b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 23002: 0077aa98 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23003: 008df6ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23002: 0077aac8 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 23003: 008df6dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23004: 00db0a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 23005: 00773dfc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 23005: 00773e2c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23006: 002555f4 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23007: 00d7aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23008: 00d6f330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23009: 00db1e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23010: 00d6e0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23011: 009abcc4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23011: 009abcf4 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23012: 00db041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23013: 00562bd0 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23014: 00283cd4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23015: 0079f92c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23015: 0079f95c 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23016: 00d64390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23017: 008daad8 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23017: 008dab08 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23018: 005d05f8 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23019: 0038998c 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23020: 00db0dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23021: 00836cec 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23021: 00836d1c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23022: 00db21c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 23023: 00dafdbb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23024: 0095b1ac 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23024: 0095b1dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23025: 00d64520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23026: 00538b30 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23027: 00959cc8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23027: 00959cf8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23028: 0026cc58 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23029: 00643b50 256 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23030: 0099231c 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23031: 00992524 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23032: 007575a4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23030: 0099234c 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23031: 00992554 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23032: 007575d4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23033: 00d6cee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 23034: 007909d8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23035: 006e5164 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23034: 00790a08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 23035: 006e5194 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23036: 00d79568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23037: 007ecb68 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23038: 0099397c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23039: 009bef60 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23037: 007ecb98 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23038: 009939ac 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23039: 009bef90 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23040: 00db0f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23041: 00db0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23042: 00913ea8 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23042: 00913ed8 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23043: 00db1ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23044: 00c7d5f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23045: 00dafe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23046: 008c2a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23047: 0098d8a0 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23046: 008c2a50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23047: 0098d8d0 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23048: 00db1a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23049: 00db066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23050: 00d6c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23051: 00cc466c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23052: 005e1d40 84 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23053: 00d68250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23054: 00d66338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23055: 00db0f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23056: 00db09e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 23057: 0078014c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23058: 0099f3b8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23057: 0078017c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 23058: 0099f3e8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23059: 00db2200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23060: 00db1506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23061: 00d5d8bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23062: 00962904 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23062: 00962934 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23063: 00db043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23064: 00d65230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23065: 00d6bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23066: 0062fbfc 352 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23067: 00d6a570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23068: 00d64b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23069: 00d7180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23070: 0028b908 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23071: 004a2878 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23072: 009558e8 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23072: 00955918 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23073: 00d67430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23074: 00cc2fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23075: 00d7238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23076: 00db089c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23077: 00d769a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23078: 00c7dd6c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23079: 00db1466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23080: 00db0b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23081: 008e8b60 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23082: 00951850 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23081: 008e8b90 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23082: 00951880 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23083: 00db1082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23084: 00d6bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23085: 00d6e0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23086: 002973cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23087: 008e0f7c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23088: 00982c80 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23087: 008e0fac 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23088: 00982cb0 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23089: 00297d28 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23090: 00db0a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23091: 002e6704 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23092: 00db023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23093: 003cb3f4 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23094: 00db1c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23095: 00db0bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23096: 00538e18 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23097: 0092c034 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23098: 00969824 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23097: 0092c064 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23098: 00969854 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23099: 0053a760 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23100: 00808ecc 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23101: 00b2f1e4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23100: 00808efc 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23101: 00b2f214 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23102: 004b4140 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23103: 00d7a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23104: 007eb45c 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23104: 007eb48c 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23105: 00d6c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23106: 004f3bd0 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23107: 00cd5eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23108: 00db17d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23109: 0072c688 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23109: 0072c6b8 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23110: 0057c57c 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23111: 00cc6e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23112: 006200ac 332 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23113: 00db0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23114: 0093d0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23114: 0093d104 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23115: 00545b6c 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23116: 009b8dc0 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23116: 009b8df0 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23117: 00d71c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23118: 007e65c8 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23118: 007e65f8 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23119: 00db12c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23120: 005d9b3c 184 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23121: 00d707c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23122: 00538460 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23123: 00d68cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23124: 00db1a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23125: 008c8124 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23125: 008c8154 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23126: 00d79588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23127: 00db289c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23128: 00d738a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23129: 00d79bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23130: 0096797c 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23130: 009679ac 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23131: 00d67c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23132: 00d63d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23133: 0074a430 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23133: 0074a460 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23134: 005d987c 704 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23135: 00904104 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23135: 00904134 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23136: 00d66508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23137: 00d71b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23138: 00d64860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23139: 00db0840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23140: 00d6e3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23141: 0086e5b4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23141: 0086e5e4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23142: 00db1470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23143: 008f9658 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23144: 008c9d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23143: 008f9688 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23144: 008c9db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23145: 00527754 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 23146: 007805c4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 23146: 007805f4 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23147: 00db04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23148: 00d7a860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23149: 00d6ee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23150: 00c6f8fc 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23151: 00942074 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23151: 009420a4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23152: 00d6944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23153: 00bc6e00 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23154: 00d73df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23155: 00d6b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23156: 00d6b2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23157: 0032b890 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23158: 007eabc4 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23158: 007eabf4 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23159: 00645a48 116 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ - 23160: 00786f44 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 23160: 00786f74 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23161: 00d78eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 23162: 0077eda4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23163: 0081e4b4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23162: 0077edd4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 23163: 0081e4e4 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23164: 00d6e2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 23165: 00773e94 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 23165: 00773ec4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23166: 002e7740 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23167: 006352f0 108 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23168: 00d68e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23169: 0073cb98 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 23169: 0073cbc8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ 23170: 00645abc 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ - 23171: 00723e50 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23171: 00723e80 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23172: 00324814 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23173: 00d6fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23174: 00d7ac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23175: 0062e7f0 320 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23176: 009bd5bc 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23176: 009bd5ec 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23177: 005e5538 256 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23178: 008f8c8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23178: 008f8cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23179: 00d772e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23180: 00db03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23181: 00db2218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23182: 00756c1c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23183: 008f9d48 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23182: 00756c4c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23183: 008f9d78 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23184: 0028d648 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23185: 00db1012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23186: 0055f224 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23187: 00948f64 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23187: 00948f94 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23188: 00cca654 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23189: 00580934 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23190: 009a32f8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23190: 009a3328 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23191: 00d640e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23192: 00c66440 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23193: 00d6b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23194: 0057c414 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23195: 007b5ec8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23195: 007b5ef8 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23196: 00db1f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23197: 00cd67b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23198: 00db0ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23199: 00db1e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 23200: 007452d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 23200: 00745304 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23201: 00cc5c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 23202: 006b0438 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 23202: 006b0468 260 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 23203: 00da7683 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 23204: 00db0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23205: 00cd4188 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 23206: 00d76094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23207: 00d64800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23208: 00919078 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23208: 009190a8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23209: 00db21d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23210: 00d75fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23211: 00d65f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23212: 00d7146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23213: 008f77e4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23214: 0099003c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23213: 008f7814 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23214: 0099006c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23215: 00d6946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 23216: 00db02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23217: 00d75240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23218: 00dafd62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23219: 0063f4c4 108 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 23220: 002e6d6c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23221: 00db0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23222: 00d658d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23223: 0057c4a4 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23224: 005d3080 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23225: 00d6dd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23226: 00812ef8 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23227: 00749fbc 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23226: 00812f28 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23227: 00749fec 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23228: 00db083c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23229: 00d7a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23230: 008bcee0 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23230: 008bcf10 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23231: 00d69ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23232: 00db03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23233: 00810064 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 23234: 00986d00 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23233: 00810094 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23234: 00986d30 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23235: 00d73938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23236: 0064a59c 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 23237: 00d7ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23238: 002e6b70 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23239: 00d7b078 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23240: 00d9f3a0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23241: 0094dd40 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23242: 007b2380 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23241: 0094dd70 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23242: 007b23b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23243: 00629f80 144 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 23244: 00db07b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23245: 0081f348 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23245: 0081f378 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23246: 00d78e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23247: 00db154e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23248: 00db0d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23249: 00db0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23250: 008c7aac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23250: 008c7adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23251: 00db0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23252: 00d7a7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23253: 00256180 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 23254: 00d79548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23255: 00db12c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 23256: 0064a50c 4 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 23257: 00906398 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 23258: 006ab058 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 23257: 009063c8 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23258: 006ab088 1324 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 23259: 00d74228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 23260: 006aebf8 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 23260: 006aec28 1036 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 23261: 00579a60 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23262: 00db0ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23263: 00db0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23264: 002a6db4 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23265: 00db1dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23266: 00917720 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23266: 00917750 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23267: 00621898 256 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 23268: 00d6940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23269: 00db1a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23270: 00db1b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23271: 009af364 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23271: 009af394 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23272: 00db1e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23273: 00d71d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23274: 00d772d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23275: 006a8850 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 23276: 0094a2b8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23275: 006a8880 224 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 23276: 0094a2e8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23277: 00d73d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23278: 00d6bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23279: 0090565c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23279: 0090568c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23280: 00d77668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 23281: 007337f8 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 23281: 00733828 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23282: 00492a80 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23283: 007b09e4 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23283: 007b0a14 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23284: 00d66288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23285: 009a28f0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23285: 009a2920 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23286: 00d75918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23287: 00db0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23288: 00d7887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23289: 003214d8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 23290: 00d6bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23291: 002a7d14 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 23292: 0060c59c 68 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -23298,100 +23298,100 @@ │ │ │ │ 23294: 00d6bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 23295: 00d7134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 23296: 003c90f4 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 23297: 00d67e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 23298: 00d73af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23299: 00522c18 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23300: 00d6a810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 23301: 00732dc8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 23301: 00732df8 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23302: 00d75818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23303: 00db1710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23304: 007f0bcc 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23304: 007f0bfc 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23305: 00db1df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23306: 007b66b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23306: 007b66e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23307: 002f2f58 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23308: 00db2226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23309: 0099fde4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 23310: 00720a58 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 23309: 0099fe14 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23310: 00720a88 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 23311: 00cd0a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 23312: 00d7b25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23313: 0093f2fc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23313: 0093f32c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23314: 00db04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23315: 00db1bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23316: 002ebb40 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23317: 005fe018 364 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 23318: 00db062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23319: 008e8f98 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23319: 008e8fc8 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23320: 002b6164 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23321: 00d79f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23322: 00d788ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23323: 0069ccd0 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 23324: 008c2664 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23323: 0069cd00 156 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 23324: 008c2694 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23325: 00db02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23326: 004362f4 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23327: 00d7160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23328: 00db0e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23329: 0094ef90 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23329: 0094efc0 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23330: 00db2904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23331: 00db1e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23332: 002eb5bc 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23333: 00626ddc 152 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ - 23334: 009a759c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 23334: 009a75cc 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 23335: 00435e90 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23336: 00db0aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23337: 0063f3ac 116 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 23338: 00ccc85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 23339: 00c790d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 23340: 00941680 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23340: 009416b0 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23341: 00db0ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 23342: 009222a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23342: 009222d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23343: 00d72ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23344: 00d71c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23345: 00447730 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23346: 0028070c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23347: 007f5fa8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23347: 007f5fd8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23348: 005cbeb8 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23349: 003c9a44 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23350: 00d6f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23351: 005407a8 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23352: 00922fa4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23352: 00922fd4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23353: 00d67e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23354: 00c7b6b4 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23355: 00982d14 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23355: 00982d44 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23356: 004078ac 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 23357: 00797c0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 23357: 00797c3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23358: 00db0ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23359: 0029ab24 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23360: 0098a480 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23360: 0098a4b0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23361: 00db0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23362: 008a3470 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23362: 008a34a0 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23363: 0029a32c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23364: 009327b4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23365: 00aec72c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23364: 009327e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23365: 00aec75c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23366: 00db0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23367: 004b3684 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23368: 00db1290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 23369: 00db2932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 23370: 00ccc43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 23371: 006e7308 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23371: 006e7338 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23372: 005588f4 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23373: 0028c8e8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23374: 00daffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23375: 00d6de54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23376: 00db1ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23377: 0028935c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 23378: 00db2892 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23379: 00d6d324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23380: 00db207a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 23381: 009c6a90 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 23381: 009c6ac0 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 23382: 005878c8 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23383: 0056d958 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 23384: 0074289c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23385: 008a1e40 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23386: 00984b00 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23384: 007428cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 23385: 008a1e70 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23386: 00984b30 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23387: 00d6fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23388: 006248c4 560 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 23389: 00db0d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23390: 0029e048 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23391: 00d6ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23392: 00d676c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23393: 00c7bde4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -23399,69 +23399,69 @@ │ │ │ │ 23395: 00292b74 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23396: 00db1414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23397: 00d754f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23398: 00d668b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23399: 00db2374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23400: 004aab30 160 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23401: 0052ce00 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23402: 008fd9b8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23402: 008fd9e8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 23403: 0024cb1c 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 23404: 00967f60 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 23405: 00999ddc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23406: 007ace10 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23404: 00967f90 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23405: 00999e0c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23406: 007ace40 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23407: 00d6a550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23408: 00d673d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23409: 0085f538 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23409: 0085f568 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23410: 00cce9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 23411: 00db0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23412: 0059c884 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23413: 00903a78 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23414: 0072c4ac 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 23415: 00741764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 23413: 00903aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23414: 0072c4dc 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23415: 00741794 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23416: 00db2316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23417: 00db09e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23418: 007af53c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23419: 00821ddc 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23418: 007af56c 128 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23419: 00821e0c 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23420: 002d9410 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23421: 00285490 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23422: 00c790b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23423: 00d60cdc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23424: 00db0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23425: 00283aac 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23426: 00ccc9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 23427: 00db20f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23428: 007ef508 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23428: 007ef538 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23429: 00312bac 112 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23430: 00db1cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23431: 00db1e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23432: 00db0fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23433: 008c4164 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23434: 009892c8 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23433: 008c4194 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23434: 009892f8 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23435: 00db0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23436: 009000bc 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23436: 009000ec 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23437: 002e8850 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23438: 0075071c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23439: 007b66a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23438: 0075074c 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23439: 007b66d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23440: 002bfebc 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23441: 00dafd85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23442: 005d2d98 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23443: 00d76828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23444: 009895dc 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23444: 0098960c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23445: 0053d14c 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23446: 00915904 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23446: 00915934 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23447: 00dafe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23448: 00cb4630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23449: 00db0ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23450: 00d6a0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 23451: 00cc9d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 23452: 00ccc8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 23453: 00923c18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23454: 009cd810 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23453: 00923c48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23454: 009cd840 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23455: 00d74ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23456: 007e78c0 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23456: 007e78f0 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23457: 00db149c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23458: 0052768c 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23459: 00280400 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23460: 00db1b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23461: 00db06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23462: 00645b34 120 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ 23463: 00db0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23470,214 +23470,214 @@ │ │ │ │ 23466: 00d7162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 23467: 00d71b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 23468: 00db0b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 23469: 00d6abf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 23470: 002e484c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 23471: 00645bac 124 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 23472: 00d6dd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 23473: 0069c918 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 23473: 0069c948 92 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 23474: 00382724 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 23475: 00719024 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 23475: 00719054 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 23476: 00d66dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 23477: 00d7ab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23478: 00d79558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23479: 00cba874 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23480: 00284d94 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23481: 00db05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23482: 00db044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ 23483: 00622300 440 FUNC GLOBAL DEFAULT 12 helper_DTSTDCQ │ │ │ │ 23484: 005d909c 16 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23485: 00db01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23486: 00d7a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23487: 00d75a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 23488: 00762400 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 23488: 00762430 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23489: 00292c20 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23490: 00db028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23491: 00d7bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23492: 00936594 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23493: 007ad928 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23492: 009365c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23493: 007ad958 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23494: 00c76bc8 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23495: 00d6d664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23496: 00dafd92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23497: 0029300c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23498: 00db0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23499: 00d768c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23500: 00d6fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23501: 00db1a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23502: 00d74738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23503: 00d6ee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 23504: 0069e5ec 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 23504: 0069e61c 160 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 23505: 00db01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23506: 00d65068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23507: 00622f18 304 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 23508: 00527004 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23509: 00d6b4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23510: 009121dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23510: 0091220c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23511: 00dafdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 23512: 009a7860 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 23512: 009a7890 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 23513: 0059a718 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23514: 00d67540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23515: 005b1074 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23516: 00db0e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23517: 006f6194 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23518: 007e6390 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23517: 006f61c4 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23518: 007e63c0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 23519: 00622de4 308 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 23520: 00cbfec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 23521: 0092404c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23522: 008e6fd8 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23521: 0092407c 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23522: 008e7008 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23523: 00d6fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23524: 00d65210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 23525: 00db11bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 23526: 008ca45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23526: 008ca48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23527: 00db0f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23528: 0094cf38 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23529: 00950c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23528: 0094cf68 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23529: 00950c34 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23530: 00d75c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23531: 009c0c00 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23531: 009c0c30 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23532: 0055e8c8 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23533: 00d67670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23534: 005cefd0 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23535: 00db1e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23536: 0059fc10 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23537: 0029132c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23538: 009828d8 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23538: 00982908 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23539: 00db196e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23540: 00524584 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23541: 00d6c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23542: 00533f40 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23543: 009530d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23543: 00953100 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23544: 00db00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23545: 00b2ed20 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23545: 00b2ed50 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23546: 00db1a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23547: 00d6d5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23548: 00cb45ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23549: 00d775d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23550: 00d79f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23551: 00db231e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23552: 00d6a4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23553: 00db1634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23554: 00c77ee0 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23555: 00ccca6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 23556: 00d65804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23557: 00d7242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23558: 008cc0dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23558: 008cc10c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23559: 0046461c 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23560: 00db296d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23561: 005cacd0 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23562: 00864ce8 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23563: 00939e20 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23562: 00864d18 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23563: 00939e50 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 23564: 00d76da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23565: 00db1a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23566: 00aec378 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23566: 00aec3a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23567: 00d6aaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23568: 00db07fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23569: 00db21d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23570: 00db1198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23571: 0082f584 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23571: 0082f5b4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23572: 00db16d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23573: 006b01fc 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 23573: 006b022c 384 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 23574: 006400dc 344 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 23575: 00905140 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23575: 00905170 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23576: 00cd0e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 23577: 00db1b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23578: 00cc2674 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 23579: 006a5b8c 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 23579: 006a5bbc 344 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 23580: 00d67820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23581: 00db059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23582: 00cd0d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 23583: 00db1718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23584: 00d79b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23585: 00db1968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23586: 00c79060 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23587: 00db2036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 23588: 00d67c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23589: 0074db60 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23590: 0099d9ac 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 23591: 007203cc 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 23589: 0074db90 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23590: 0099d9dc 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23591: 007203fc 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23592: 0057b6b4 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23593: 00d7bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23594: 00d6ceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 23595: 00926414 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23595: 00926444 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23596: 0055b1a4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23597: 00d738d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23598: 00db15de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23599: 00d77758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23600: 00db05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23601: 0057336c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23602: 0026ee50 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23603: 0091bc90 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23604: 008055f0 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23603: 0091bcc0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23604: 00805620 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23605: 00db183c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23606: 0054585c 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 23607: 008c1890 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23607: 008c18c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23608: 00cb0a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23609: 00db236c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23610: 00db1f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 23611: 0077c754 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23612: 006db540 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23611: 0077c784 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 23612: 006db570 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23613: 00d75ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23614: 0062a9e0 84 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 23615: 00db1514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23616: 00cb6100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23617: 0093664c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23617: 0093667c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23618: 00db071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23619: 00db18ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 23620: 00738048 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 23621: 0099360c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 23622: 00949a50 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23620: 00738078 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 23621: 0099363c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23622: 00949a80 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23623: 00534d9c 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23624: 00db0b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23625: 009784d0 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23625: 00978500 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23626: 0043860c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 23627: 00404184 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 23628: 0096b5c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23629: 00754e18 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23628: 0096b5f4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23629: 00754e48 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23630: 002ea29c 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23631: 0029a680 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23632: 00928fc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23633: 0081dc80 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23632: 00928ff4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23633: 0081dcb0 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23634: 002847bc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23635: 00db0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23636: 00292cc8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23637: 00d68370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23638: 00d6a450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23639: 00d7a374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23640: 00d66d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23641: 00db19c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23642: 0098cfb0 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23642: 0098cfe0 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23643: 00db06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23644: 00cd462c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ - 23645: 0077da28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 23645: 0077da58 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23646: 00db21d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23647: 0074db88 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23647: 0074dbb8 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23648: 00cc88f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 23649: 008dc2fc 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23649: 008dc32c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23650: 00db1488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23651: 004361b0 136 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ - 23652: 00794c74 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 23652: 00794ca4 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23653: 00cc89f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 23654: 002a7cf0 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23655: 004b3a10 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23656: 00438d20 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 23657: 009ba62c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23657: 009ba65c 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23658: 00cce95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 23659: 00db0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23660: 00db14a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 23661: 0073c250 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 23661: 0073c280 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23662: 00d6ec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23663: 0095bd18 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23663: 0095bd48 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23664: 00d7be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23665: 0090cd44 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23665: 0090cd74 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23666: 00db11c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 23667: 0059cb84 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23668: 0026e15c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 23669: 00743180 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 23669: 007431b0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23670: 004b5c78 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23671: 00d75080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23672: 00820630 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23672: 00820660 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23673: 00db0dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23674: 00d6b24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23675: 00d6f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23676: 00622730 632 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 23677: 00db1668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23678: 003cb394 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 23679: 00d678a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -23685,400 +23685,400 @@ │ │ │ │ 23681: 00cb4528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23682: 004f8538 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 23683: 00db2222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23684: 00d79708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23685: 00db1374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23686: 00db2088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23687: 004ba1bc 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 23688: 00743d28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23689: 007e7958 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23688: 00743d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 23689: 007e7988 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23690: 00d7b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23691: 00913618 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 23692: 00797424 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 23691: 00913648 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23692: 00797454 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23693: 00db1f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23694: 00d7167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23695: 00d728f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23696: 00db0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23697: 00d6df34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23698: 00db022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23699: 00536adc 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23700: 009b5d70 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23700: 009b5da0 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23701: 004f460c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 23702: 00db1f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23703: 00db07d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23704: 0074dafc 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23705: 009b4cc0 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23706: 007c33dc 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 23707: 0071e7d0 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 23704: 0074db2c 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23705: 009b4cf0 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23706: 007c340c 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23707: 0071e800 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23708: 0063480c 384 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 23709: 009941f8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23709: 00994228 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23710: 00db0e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23711: 00d71a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23712: 00d759e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23713: 00db172c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23714: 00db1684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23715: 0063e7c4 120 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 23716: 00294638 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23717: 008c3c84 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23718: 00812aac 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23717: 008c3cb4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23718: 00812adc 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23719: 00d71ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23720: 00814a54 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23720: 00814a84 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23721: 00d72c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23722: 00db1b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23723: 0061d874 344 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 23724: 005aba18 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23725: 00c7dc78 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23726: 0063ebb0 96 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 23727: 002951a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 23728: 007197c8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23729: 008a9e0c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 23730: 0073e45c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23731: 0094c484 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23728: 007197f8 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 23729: 008a9e3c 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23730: 0073e48c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 23731: 0094c4b4 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 23732: 00cc8974 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 23733: 009881d8 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23734: 008c8db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23735: 00930b6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23733: 00988208 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23734: 008c8de8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23735: 00930b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23736: 00db0f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23737: 00cd34a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 23738: 00cc8a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 23739: 00d7173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23740: 00d73a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23741: 00d6d8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23742: 00d71c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23743: 0039c03c 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 23744: 00d6e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 23745: 00d74388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 23746: 00cb75a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 23747: 00db07b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23748: 002dab80 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23749: 00db129a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ - 23750: 00781a74 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 23750: 00781aa4 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23751: 0040acdc 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 23752: 0070d9d0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 23752: 0070da00 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23753: 00db00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23754: 00db11c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 23755: 00db16ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23756: 006ed2ac 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23756: 006ed2dc 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23757: 00626060 480 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 23758: 00cb2320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23759: 00d6b39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23760: 0055fa48 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23761: 0099b154 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23762: 009604d8 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23761: 0099b184 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23762: 00960508 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23763: 002877a8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23764: 00922248 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 23765: 009031a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23764: 00922278 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23765: 009031d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23766: 00d6bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23767: 00d66bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23768: 00db0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23769: 0062728c 76 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 23770: 00db0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23771: 00953a74 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23771: 00953aa4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23772: 00528d94 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23773: 00cb1ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23774: 00d7aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23775: 00d792bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 23776: 0077e250 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23777: 008c32e4 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23776: 0077e280 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 23777: 008c3314 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23778: 00d67250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23779: 00572f7c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23780: 00d6600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 23781: 0075a280 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23781: 0075a2b0 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23782: 00d779b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 23783: 009ae82c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23784: 00909d34 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23783: 009ae85c 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23784: 00909d64 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23785: 0043a0a0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23786: 00d9f05c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23787: 00d7bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 23788: 0073cb04 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 23788: 0073cb34 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 23789: 00d656cc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23790: 00925d34 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23790: 00925d64 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23791: 00db13ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23792: 00572c7c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23793: 004bc0f4 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23794: 00d7856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 23795: 0073d978 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 23795: 0073d9a8 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 23796: 00db0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23797: 00cb9e7c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 23798: 00cb9ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 23799: 00d7bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23800: 00cb9f1c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23801: 0094ea34 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23801: 0094ea64 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23802: 005cb654 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23803: 00d77088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23804: 00cc3040 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 23805: 00cb9f4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23806: 00d7886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23807: 009ab0dc 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23808: 0086df94 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23807: 009ab10c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23808: 0086dfc4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23809: 00cb9f9c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23810: 00cba03c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23811: 00d653a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23812: 00db1e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23813: 00db1962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ 23814: 00db0bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 23815: 009d2860 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 23816: 007946a8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 23815: 009d2890 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23816: 007946d8 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23817: 0029d5b4 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 23818: 0075825c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 23819: 0069cd6c 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 23818: 0075828c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23819: 0069cd9c 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 23820: 00db1672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 23821: 004a2c38 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23822: 00db105c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23823: 00db04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23824: 00db1bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23825: 00d6d244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23826: 00923804 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23827: 007daaa4 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23826: 00923834 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23827: 007daad4 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23828: 00d72c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23829: 00383e8c 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23830: 00db124c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ - 23831: 00794668 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23832: 00928ba0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23831: 00794698 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 23832: 00928bd0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23833: 002eba40 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23834: 00cd528c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 23835: 0064ae7c 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 23836: 00daff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23837: 007b22cc 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23837: 007b22fc 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23838: 0029b6f4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 23839: 0079671c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 23839: 0079674c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23840: 00d67dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23841: 00759314 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23842: 009cbbcc 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23841: 00759344 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23842: 009cbbfc 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23843: 00d68aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23844: 007e67d0 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23844: 007e6800 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23845: 00d74e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ 23846: 005df9a0 88 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 23847: 008f855c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23847: 008f858c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23848: 00467824 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23849: 009034e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23849: 00903514 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23850: 00d7839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 23851: 0079631c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 23851: 0079634c 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23852: 00db0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23853: 00d734a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23854: 00947568 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23854: 00947598 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23855: 00db0d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23856: 00d705b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 23857: 00434470 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 23858: 00d6c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 23859: 00797b0c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 23859: 00797b3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23860: 00db18cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23861: 00db17c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 23862: 00796d10 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23863: 0081a8f8 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 23864: 00796d64 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 23865: 00796dc0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 23862: 00796d40 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 23863: 0081a928 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23864: 00796d94 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 23865: 00796df0 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23866: 00dafe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23867: 00db08da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23868: 00c7dc90 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 23869: 0073fb6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 23869: 0073fb9c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23870: 00db17ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 23871: 00796e24 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 23871: 00796e54 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 23872: 00db00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 23873: 00db2398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 23874: 006a5544 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 23875: 006e3728 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 23874: 006a5574 412 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 23875: 006e3758 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 23876: 00d6f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 23877: 007db370 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 23877: 007db3a0 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 23878: 00d744b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 23879: 008f3fd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 23879: 008f4004 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 23880: 00627438 20 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 23881: 00d6dd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 23882: 00d5e464 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 23883: 00db0f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 23884: 00db1fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 23885: 00d6b32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 23886: 0094c1d4 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 23886: 0094c204 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 23887: 00db0e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 23888: 00d6de74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 23889: 008de590 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 23890: 0094e8f8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 23889: 008de5c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 23890: 0094e928 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 23891: 00d77908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 23892: 00d70778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 23893: 00d66874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 23894: 00cc13e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ - 23895: 0073d110 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 23895: 0073d140 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 23896: 00d68b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 23897: 00db0aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 23898: 005743d0 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 23899: 005c89f4 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 23900: 00645fac 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 23901: 00635654 104 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 23902: 00cd5f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 23903: 0064608c 116 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 23904: 00dafdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 23905: 00740124 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 23906: 008fd5a8 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 23905: 00740154 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 23906: 008fd5d8 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 23907: 00d714bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 23908: 00db0e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 23909: 00756e58 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 23909: 00756e88 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 23910: 00d677c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 23911: 00db1540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 23912: 00645ff8 76 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 23913: 0056b334 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 23914: 00d66c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 23915: 007f05ac 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 23916: 006d4978 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 23915: 007f05dc 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 23916: 006d49a8 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 23917: 00daff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 23918: 0055f178 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 23919: 00db0d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 23920: 00db019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 23921: 00db1544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 23922: 00951408 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 23923: 00737df0 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 23922: 00951438 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 23923: 00737e20 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 23924: 00d715dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 23925: 0071c910 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 23925: 0071c940 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 23926: 00db16cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 23927: 007d050c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 23927: 007d053c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 23928: 00cd4524 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 23929: 00646044 72 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 23930: 00869014 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 23930: 00869044 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 23931: 00bc8758 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 23932: 00d6a0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 23933: 00db0f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 23934: 008bd4a4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 23935: 0073b908 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 23934: 008bd4d4 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 23935: 0073b938 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 23936: 00d7924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 23937: 00db0f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 23938: 008c9658 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 23938: 008c9688 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 23939: 0045048c 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 23940: 00968c60 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 23940: 00968c90 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 23941: 00d74f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 23942: 00d79090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 23943: 00db07bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 23944: 00d77b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 23945: 009ad474 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 23945: 009ad4a4 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 23946: 00cd4080 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ - 23947: 006ccfec 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 23947: 006cd01c 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 23948: 00cb2df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 23949: 008ab024 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 23950: 00774884 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 23949: 008ab054 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 23950: 007748b4 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 23951: 004f4a44 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 23952: 002a4008 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 23953: 006e42c4 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 23953: 006e42f4 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 23954: 00db067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 23955: 00d64adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 23956: 00788a0c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 23957: 0072368c 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 23958: 006b0110 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ - 23959: 0070f1c0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 23956: 00788a3c 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 23957: 007236bc 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 23958: 006b0140 236 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 23959: 0070f1f0 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 23960: 00d79f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 23961: 00922414 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 23962: 0093d01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 23963: 008c114c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 23964: 00869554 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 23961: 00922444 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 23962: 0093d04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 23963: 008c117c 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 23964: 00869584 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 23965: 00cb2b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 23966: 0094f428 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 23966: 0094f458 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 23967: 00db11ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 23968: 002571f0 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 23969: 00db084a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 23970: 00d6f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 23971: 00d7207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 23972: 00db1d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 23973: 009a41cc 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 23973: 009a41fc 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 23974: 00d77098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 23975: 0079f920 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 23975: 0079f950 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 23976: 00dafd60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 23977: 003c3734 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 23978: 00dafebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 23979: 00284e90 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 23980: 00d66ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 23981: 00d71ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 23982: 00db16a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 23983: 00db090a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 23984: 00d729e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 23985: 00732508 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 23985: 00732538 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 23986: 00db28d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 23987: 00db0fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 23988: 005e6a6c 152 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 23989: 0096cafc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 23989: 0096cb2c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 23990: 00d64f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 23991: 00d6e084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 23992: 00d6e674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 23993: 008be240 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 23993: 008be270 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 23994: 00d7aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 23995: 009a64ac 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 23995: 009a64dc 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 23996: 00db03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 23997: 008be16c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 23997: 008be19c 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 23998: 00dafd9f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 23999: 008038dc 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 23999: 0080390c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24000: 00d6dd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24001: 0064410c 88 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 24002: 00d75030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24003: 008cd17c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24003: 008cd1ac 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 24004: 0063e118 192 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 24005: 009cfe6c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24005: 009cfe9c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24006: 00dafec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24007: 00d6c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24008: 00d6f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24009: 00d6bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24010: 00d73828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 24011: 0073fa90 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 24011: 0073fac0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24012: 00db1a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24013: 00d6ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24014: 0056853c 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24015: 00db139a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24016: 00849f6c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24016: 00849f9c 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24017: 00511bbc 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24018: 00db2912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24019: 00db0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24020: 00d6d3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24021: 0063ec80 100 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24022: 00d6aa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24023: 0075a11c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24023: 0075a14c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24024: 00db1b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24025: 00d6f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24026: 00d66e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24027: 003276ac 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24028: 00cd6078 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24029: 00832318 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24029: 00832348 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24030: 00cc2464 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ - 24031: 00794bec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 24031: 00794c1c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24032: 00d75e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24033: 00d673b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24034: 00d7b03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24035: 00d7a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24036: 00284c8c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24037: 002e4658 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24038: 00d68700 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24039: 00db106a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24040: 002e9fd0 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24041: 00922698 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24042: 0084b83c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24041: 009226c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24042: 0084b86c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24043: 003cb1a0 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24044: 009286ac 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24045: 0091ab40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24046: 008c74ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24044: 009286dc 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24045: 0091ab70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24046: 008c751c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24047: 005698f4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24048: 008bdf2c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24048: 008bdf5c 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24049: 00d674e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 24050: 0070e328 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 24050: 0070e358 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24051: 00d78a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24052: 00dafffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24053: 009a9a4c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24054: 0081e604 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24053: 009a9a7c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24054: 0081e634 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24055: 00d724fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24056: 003a505c 204 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24057: 0099c8ec 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24057: 0099c91c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24058: 00282ed0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24059: 0033adc4 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24060: 00d70298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24061: 00db0fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24062: 00db0d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24063: 00d6c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24064: 002a177c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24065: 005378a4 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24066: 00d7af9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24067: 005c7654 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24068: 00924584 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24068: 009245b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24069: 00db00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 24070: 006f7d70 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 24070: 006f7da0 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24071: 00cd4290 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24072: 0069f3a4 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24073: 00996a70 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24072: 0069f3d4 40 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24073: 00996aa0 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24074: 00d6f800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24075: 00db259c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24076: 00bc8860 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24077: 00448118 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24078: 00db2152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24079: 005739f0 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24080: 003fd8cc 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x248638 │ │ │ │ - 0x0000000d (FINI) 0x9d8684 │ │ │ │ + 0x0000000d (FINI) 0x9d86b4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xbbc528 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3316 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xbbd21c │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x88b2c │ │ │ │ 0x00000006 (SYMTAB) 0x2aa0c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 9567e04cc8be0e9336060a3662acc504cb260c78 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3c095c860b37a47ee89727ec2557e9c6bbea7d16 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -x/lib/ld-linux.so.3 │ │ │ │ +/lib/ld-linux.so.3 │ │ │ │ =D"tBR %B │ │ │ │ !*C._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ t1k,e*F2v │ │ │ │ 5Q`X~.Or2Z │ │ │ │ @@ -23750,23 +23750,23 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR$ │ │ │ │ +ERSTSTORT │ │ │ │ UUUUUUE@ │ │ │ │ -GFC UMEQT │ │ │ │ +GFC UMEQ │ │ │ │ DD@@"" │ │ │ │ UUUU3333 │ │ │ │ >VUUUx+5 │ │ │ │ IHAVEOPT │ │ │ │ TPOEVAHIP │ │ │ │ -IHAVEOPTD │ │ │ │ +IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc`53 │ │ │ │ desczero │ │ │ │ vhdxfile │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1325 +12,1325 @@ │ │ │ │ ldr r1, [pc, #24] @ 24b584 │ │ │ │ ldr r0, [pc, #24] @ 24b588 │ │ │ │ ldr r2, [pc, #24] @ 24b58c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sp, r9, r0, lsr #27 │ │ │ │ - rsbseq sp, r8, ip, lsl #6 │ │ │ │ - rsbseq sp, r8, r0, lsr #6 │ │ │ │ + ldrdeq sp, [r9], r0 │ │ │ │ + rsbseq sp, r8, ip, lsr r3 │ │ │ │ + rsbseq sp, r8, r0, asr r3 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b5c0 │ │ │ │ ldr r1, [pc, #24] @ 24b5c4 │ │ │ │ ldr r0, [pc, #24] @ 24b5c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq lr, r9, r8, lsr sl │ │ │ │ - @ instruction: 0x0078f290 │ │ │ │ - rsbseq pc, r8, r8, lsr #5 │ │ │ │ + addeq lr, r9, r8, ror #20 │ │ │ │ + rsbseq pc, r8, r0, asr #5 │ │ │ │ + ldrsbeq pc, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b5fc │ │ │ │ ldr r1, [pc, #24] @ 24b600 │ │ │ │ ldr r0, [pc, #24] @ 24b604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq lr, r9, ip, lsr #22 │ │ │ │ - rsbseq pc, r8, r0, lsr r6 @ │ │ │ │ - rsbseq pc, r8, ip, lsr r6 @ │ │ │ │ + addeq lr, r9, ip, asr fp │ │ │ │ + rsbseq pc, r8, r0, ror #12 │ │ │ │ + rsbseq pc, r8, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b638 │ │ │ │ ldr r1, [pc, #24] @ 24b63c │ │ │ │ ldr r0, [pc, #24] @ 24b640 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008a05b0 │ │ │ │ - rsbseq r0, r9, r8, lsl r3 │ │ │ │ - rsbseq r0, r9, r8, lsr #6 │ │ │ │ + addeq r0, sl, r0, ror #11 │ │ │ │ + rsbseq r0, r9, r8, asr #6 │ │ │ │ + rsbseq r0, r9, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b678 │ │ │ │ ldr r1, [pc, #28] @ 24b67c │ │ │ │ ldr r0, [pc, #28] @ 24b680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq lr, sp, r4, ror r8 │ │ │ │ - rsbseq r2, r9, r0, asr lr │ │ │ │ - rsbseq r2, r9, ip, asr lr │ │ │ │ + addeq lr, sp, r4, lsr #17 │ │ │ │ + rsbseq r2, r9, r0, lsl #29 │ │ │ │ + rsbseq r2, r9, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b6b8 │ │ │ │ ldr r1, [pc, #28] @ 24b6bc │ │ │ │ ldr r0, [pc, #28] @ 24b6c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r0, lr, r0, lsl r9 │ │ │ │ - rsbseq r6, r9, r8, ror #17 │ │ │ │ - ldrsheq r6, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r0, lr, r0, asr #18 │ │ │ │ + rsbseq r6, r9, r8, lsl r9 │ │ │ │ + rsbseq r6, r9, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b6f4 │ │ │ │ ldr r1, [pc, #24] @ 24b6f8 │ │ │ │ ldr r0, [pc, #24] @ 24b6fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r0, lr, r0, ror #18 │ │ │ │ - rsbseq r6, r9, r8, asr #21 │ │ │ │ - ldrsbeq r6, [r9], #-172 @ 0xffffff54 @ │ │ │ │ + umulleq r0, lr, r0, r9 │ │ │ │ + ldrsheq r6, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r6, r9, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b734 │ │ │ │ ldr r1, [pc, #28] @ 24b738 │ │ │ │ ldr r0, [pc, #28] @ 24b73c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r8, lsr #20 │ │ │ │ - rsbseq sp, r9, r0, lsl #19 │ │ │ │ - @ instruction: 0x0079d994 │ │ │ │ + addeq r2, lr, r8, asr sl │ │ │ │ + ldrheq sp, [r9], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r9, r4, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b778 │ │ │ │ ldr r1, [pc, #28] @ 24b77c │ │ │ │ ldr r0, [pc, #28] @ 24b780 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r4, ror #19 │ │ │ │ - rsbseq sp, r9, ip, lsr r9 │ │ │ │ - rsbseq sp, r9, r0, asr r9 │ │ │ │ + addeq r2, lr, r4, lsl sl │ │ │ │ + rsbseq sp, r9, ip, ror #18 │ │ │ │ + rsbseq sp, r9, r0, lsl #19 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b7bc │ │ │ │ ldr r1, [pc, #28] @ 24b7c0 │ │ │ │ ldr r0, [pc, #28] @ 24b7c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, ip, asr #24 │ │ │ │ - ldrsheq sp, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sp, r9, ip, lsl #18 │ │ │ │ + addeq r2, lr, ip, ror ip │ │ │ │ + rsbseq sp, r9, r8, lsr #18 │ │ │ │ + rsbseq sp, r9, ip, lsr r9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b800 │ │ │ │ ldr r1, [pc, #28] @ 24b804 │ │ │ │ ldr r0, [pc, #28] @ 24b808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b80c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, lr, r8, lsl #24 │ │ │ │ - ldrheq sp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq pc, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r2, lr, r8, lsr ip │ │ │ │ + rsbseq sp, r9, r4, ror #17 │ │ │ │ + rsbseq pc, r9, ip, lsr #4 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b840 │ │ │ │ ldr r1, [pc, #24] @ 24b844 │ │ │ │ ldr r0, [pc, #24] @ 24b848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umulleq r2, lr, r8, pc @ │ │ │ │ - rsbseq pc, r9, r8, ror #29 │ │ │ │ - ldrsheq pc, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r2, lr, r8, asr #31 │ │ │ │ + rsbseq pc, r9, r8, lsl pc @ │ │ │ │ + rsbseq pc, r9, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b87c │ │ │ │ ldr r1, [pc, #24] @ 24b880 │ │ │ │ ldr r0, [pc, #24] @ 24b884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r3, lr, ip, lsr #2 │ │ │ │ - rsbseq r0, sl, ip, lsl #10 │ │ │ │ - rsbseq r0, sl, r8, lsl r5 │ │ │ │ + addeq r3, lr, ip, asr r1 │ │ │ │ + rsbseq r0, sl, ip, lsr r5 │ │ │ │ + rsbseq r0, sl, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b8bc │ │ │ │ ldr r1, [pc, #28] @ 24b8c0 │ │ │ │ ldr r0, [pc, #28] @ 24b8c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [lr], r8 │ │ │ │ - ldrheq r3, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r3, sl, r0, lsl #26 │ │ │ │ + addeq r3, lr, r8, lsl #14 │ │ │ │ + rsbseq r3, sl, r4, ror #17 │ │ │ │ + rsbseq r3, sl, r0, lsr sp │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24b8fc │ │ │ │ ldr r1, [pc, #24] @ 24b900 │ │ │ │ ldr r0, [pc, #24] @ 24b904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r5, lr, r8, lsr #14 │ │ │ │ - rsbseq fp, sl, ip, ror r2 │ │ │ │ - rsbseq fp, sl, r8, lsl #5 │ │ │ │ + addeq r5, lr, r8, asr r7 │ │ │ │ + rsbseq fp, sl, ip, lsr #5 │ │ │ │ + ldrheq fp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b93c │ │ │ │ ldr r1, [pc, #28] @ 24b940 │ │ │ │ ldr r0, [pc, #28] @ 24b944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, r4, lsl #7 │ │ │ │ - rsbseq sp, sl, r4, ror #19 │ │ │ │ - ldrsheq sp, [sl], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x008e63b4 │ │ │ │ + rsbseq sp, sl, r4, lsl sl │ │ │ │ + rsbseq sp, sl, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b97c │ │ │ │ ldr r1, [pc, #28] @ 24b980 │ │ │ │ ldr r0, [pc, #28] @ 24b984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r6, lr, ip, lsr #26 │ │ │ │ - rsbseq r0, fp, r4, lsr #7 │ │ │ │ - rsbseq r0, fp, r4, lsr r4 │ │ │ │ + addeq r6, lr, ip, asr sp │ │ │ │ + ldrsbeq r0, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r0, fp, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24b9bc │ │ │ │ ldr r1, [pc, #28] @ 24b9c0 │ │ │ │ ldr r0, [pc, #28] @ 24b9c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24b9c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, lr, r4, lsl r2 │ │ │ │ - rsbseq r1, fp, ip, lsr #9 │ │ │ │ - ldrheq r1, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r7, lr, r4, asr #4 │ │ │ │ + ldrsbeq r1, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r1, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba00 │ │ │ │ ldr r1, [pc, #28] @ 24ba04 │ │ │ │ ldr r0, [pc, #28] @ 24ba08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrdeq r7, [lr], r0 │ │ │ │ - rsbseq r1, fp, r8, ror #8 │ │ │ │ - rsbseq r1, fp, r8, ror r4 │ │ │ │ + addeq r7, lr, r0, lsl #4 │ │ │ │ + @ instruction: 0x007b1498 │ │ │ │ + rsbseq r1, fp, r8, lsr #9 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba44 │ │ │ │ ldr r1, [pc, #28] @ 24ba48 │ │ │ │ ldr r0, [pc, #28] @ 24ba4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, lr, ip, lsl #3 │ │ │ │ - rsbseq r1, fp, r8, lsr #8 │ │ │ │ + @ instruction: 0x008e71bc │ │ │ │ rsbseq r1, fp, r8, asr r4 │ │ │ │ + rsbseq r1, fp, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ba84 │ │ │ │ ldr r1, [pc, #28] @ 24ba88 │ │ │ │ ldr r0, [pc, #28] @ 24ba8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ba90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, lr, ip, asr #2 │ │ │ │ - rsbseq r1, fp, r4, ror #7 │ │ │ │ - rsbseq r1, fp, r4, lsr r4 │ │ │ │ + addeq r7, lr, ip, ror r1 │ │ │ │ + rsbseq r1, fp, r4, lsl r4 │ │ │ │ + rsbseq r1, fp, r4, ror #8 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bac4 │ │ │ │ ldr r1, [pc, #24] @ 24bac8 │ │ │ │ ldr r0, [pc, #24] @ 24bacc │ │ │ │ ldr r2, [pc, #24] @ 24bad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r5, pc, ip, ror #1 │ │ │ │ - rsbseq r2, fp, r0, ror #31 │ │ │ │ - addeq sl, r8, r4, lsr r0 │ │ │ │ + addeq r5, pc, ip, lsl r1 @ │ │ │ │ + rsbseq r3, fp, r0, lsl r0 │ │ │ │ + addeq sl, r8, r4, rrx │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24bb04 │ │ │ │ ldr r1, [pc, #24] @ 24bb08 │ │ │ │ ldr r0, [pc, #24] @ 24bb0c │ │ │ │ ldr r2, [pc, #24] @ 24bb10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r5, pc, ip, lsl r5 @ │ │ │ │ - rsbseq r5, fp, r0, lsr r9 │ │ │ │ - rsbseq r5, fp, r4, asr #18 │ │ │ │ + addeq r5, pc, ip, asr #10 │ │ │ │ + rsbseq r5, fp, r0, ror #18 │ │ │ │ + rsbseq r5, fp, r4, ror r9 │ │ │ │ andeq r0, r0, r3, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb48 │ │ │ │ ldr r1, [pc, #28] @ 24bb4c │ │ │ │ ldr r0, [pc, #28] @ 24bb50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, asr #31 │ │ │ │ - rsbseq r0, sl, ip, lsr sl │ │ │ │ - rsbseq r0, sl, r0, asr sl │ │ │ │ + @ instruction: 0x00930ff4 │ │ │ │ + rsbseq r0, sl, ip, ror #20 │ │ │ │ + rsbseq r0, sl, r0, lsl #21 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bb8c │ │ │ │ ldr r1, [pc, #28] @ 24bb90 │ │ │ │ ldr r0, [pc, #28] @ 24bb94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bb98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r0, lsl #31 │ │ │ │ - rsbseq r0, ip, r8, lsr #3 │ │ │ │ - ldrheq r0, [ip], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x00930fb0 │ │ │ │ + ldrsbeq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r0, ip, r4, ror #3 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bbd0 │ │ │ │ ldr r1, [pc, #28] @ 24bbd4 │ │ │ │ ldr r0, [pc, #28] @ 24bbd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, ip, lsr pc │ │ │ │ - rsbseq r0, ip, r8, ror #2 │ │ │ │ - rsbseq r0, ip, ip, lsl #3 │ │ │ │ + addseq r0, r3, ip, ror #30 │ │ │ │ + @ instruction: 0x007c0198 │ │ │ │ + ldrheq r0, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc10 │ │ │ │ ldr r1, [pc, #28] @ 24bc14 │ │ │ │ ldr r0, [pc, #28] @ 24bc18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00930efc │ │ │ │ - rsbseq r0, ip, r4, lsr #2 │ │ │ │ - rsbseq r0, ip, r4, ror #2 │ │ │ │ + addseq r0, r3, ip, lsr #30 │ │ │ │ + rsbseq r0, ip, r4, asr r1 │ │ │ │ + @ instruction: 0x007c0194 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc54 │ │ │ │ ldr r1, [pc, #28] @ 24bc58 │ │ │ │ ldr r0, [pc, #28] @ 24bc5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bc60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00930eb8 │ │ │ │ - rsbseq pc, fp, r0, lsl fp @ │ │ │ │ - rsbseq r0, ip, r4, asr r1 │ │ │ │ + addseq r0, r3, r8, ror #29 │ │ │ │ + rsbseq pc, fp, r0, asr #22 │ │ │ │ + rsbseq r0, ip, r4, lsl #3 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bc98 │ │ │ │ ldr r1, [pc, #28] @ 24bc9c │ │ │ │ ldr r0, [pc, #28] @ 24bca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r4, ror lr │ │ │ │ - rsbseq pc, fp, ip, asr #21 │ │ │ │ - rsbseq r0, ip, r0, lsl r1 │ │ │ │ + addseq r0, r3, r4, lsr #29 │ │ │ │ + ldrsheq pc, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r0, ip, r0, asr #2 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bcdc │ │ │ │ ldr r1, [pc, #28] @ 24bce0 │ │ │ │ ldr r0, [pc, #28] @ 24bce4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bce8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r3, r0, lsr lr │ │ │ │ - rsbseq pc, fp, r8, lsl #21 │ │ │ │ - rsbseq r0, ip, ip, ror #1 │ │ │ │ + addseq r0, r3, r0, ror #28 │ │ │ │ + ldrheq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r0, ip, ip, lsl r1 │ │ │ │ strdeq r2, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd20 │ │ │ │ ldr r1, [pc, #28] @ 24bd24 │ │ │ │ ldr r0, [pc, #28] @ 24bd28 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bd2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r3, r3, r8, lsr r2 │ │ │ │ - rsbseq r0, ip, r4, lsl r0 │ │ │ │ - rsbseq r0, ip, r0, lsr #32 │ │ │ │ + addseq r3, r3, r8, ror #4 │ │ │ │ + rsbseq r0, ip, r4, asr #32 │ │ │ │ + rsbseq r0, ip, r0, asr r0 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bd64 │ │ │ │ ldr r1, [pc, #28] @ 24bd68 │ │ │ │ ldr r0, [pc, #28] @ 24bd6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009331f4 │ │ │ │ - ldrsbeq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsheq pc, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + addseq r3, r3, r4, lsr #4 │ │ │ │ + rsbseq r0, ip, r4 │ │ │ │ + rsbseq r0, ip, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bda4 │ │ │ │ ldr r1, [pc, #28] @ 24bda8 │ │ │ │ ldr r0, [pc, #28] @ 24bdac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r3, r3, r0, lsl r8 │ │ │ │ - ldrsbeq r3, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r3, sl, ip, ror #13 │ │ │ │ + addseq r3, r3, r0, asr #16 │ │ │ │ + rsbseq r3, sl, r8, lsl #14 │ │ │ │ + rsbseq r3, sl, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bde4 │ │ │ │ ldr r1, [pc, #28] @ 24bde8 │ │ │ │ ldr r0, [pc, #28] @ 24bdec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bdf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009337d0 │ │ │ │ - rsbseq r9, ip, r0, lsl #15 │ │ │ │ - rsbseq r9, ip, ip, lsr #16 │ │ │ │ + addseq r3, r3, r0, lsl #16 │ │ │ │ + ldrheq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r9, ip, ip, asr r8 │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be28 │ │ │ │ ldr r1, [pc, #28] @ 24be2c │ │ │ │ ldr r0, [pc, #28] @ 24be30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24be34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r5, r3, ip, lsr #5 │ │ │ │ - rsbseq sp, ip, ip, lsl #9 │ │ │ │ - @ instruction: 0x007cd49c │ │ │ │ + @ instruction: 0x009352dc │ │ │ │ + ldrheq sp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, ip, ip, asr #9 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24be6c │ │ │ │ ldr r1, [pc, #28] @ 24be70 │ │ │ │ ldr r0, [pc, #28] @ 24be74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r6, r3, r0, asr #20 │ │ │ │ - rsbseq r8, sp, ip, ror #30 │ │ │ │ - rsbseq r8, sp, r4, ror pc │ │ │ │ + addseq r6, r3, r0, ror sl │ │ │ │ + @ instruction: 0x007d8f9c │ │ │ │ + rsbseq r8, sp, r4, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24beac │ │ │ │ ldr r1, [pc, #28] @ 24beb0 │ │ │ │ ldr r0, [pc, #28] @ 24beb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, ip, lsl fp │ │ │ │ - ldrsheq r5, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, lr, r0, lsl #24 │ │ │ │ + addseq r8, r3, ip, asr #22 │ │ │ │ + rsbseq r5, lr, r0, lsr #24 │ │ │ │ + rsbseq r5, lr, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24beec │ │ │ │ ldr r1, [pc, #28] @ 24bef0 │ │ │ │ ldr r0, [pc, #28] @ 24bef4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009397d4 │ │ │ │ - rsbseq fp, r9, r0, lsr #25 │ │ │ │ - rsbseq r9, lr, r0, lsr sp │ │ │ │ + addseq r9, r3, r4, lsl #16 │ │ │ │ + ldrsbeq fp, [r9], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r9, lr, r0, ror #26 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf30 │ │ │ │ ldr r1, [pc, #28] @ 24bf34 │ │ │ │ ldr r0, [pc, #28] @ 24bf38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24bf3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r9, r3, r0, r7 │ │ │ │ - ldrsheq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrheq r6, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r9, r3, r0, asr #15 │ │ │ │ + rsbseq r9, lr, r0, lsr #24 │ │ │ │ + rsbseq r6, r9, r8, ror #3 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bf74 │ │ │ │ ldr r1, [pc, #28] @ 24bf78 │ │ │ │ ldr r0, [pc, #28] @ 24bf7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, ror fp │ │ │ │ - rsbseq r3, sl, r8, lsl #10 │ │ │ │ - rsbseq r3, sl, r8, asr r5 │ │ │ │ + addseq r9, r3, r8, lsr #23 │ │ │ │ + rsbseq r3, sl, r8, lsr r5 │ │ │ │ + rsbseq r3, sl, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bfb4 │ │ │ │ ldr r1, [pc, #28] @ 24bfb8 │ │ │ │ ldr r0, [pc, #28] @ 24bfbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, lsr fp │ │ │ │ - rsbseq r3, sl, r8, asr #9 │ │ │ │ - rsbseq r3, sl, r8, lsl r5 │ │ │ │ + addseq r9, r3, r8, ror #22 │ │ │ │ + ldrsheq r3, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r3, sl, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24bff4 │ │ │ │ ldr r1, [pc, #28] @ 24bff8 │ │ │ │ ldr r0, [pc, #28] @ 24bffc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r8, lsl lr │ │ │ │ - @ instruction: 0x0079bb98 │ │ │ │ - rsbseq r9, lr, r8, lsr #24 │ │ │ │ + addseq r9, r3, r8, asr #28 │ │ │ │ + rsbseq fp, r9, r8, asr #23 │ │ │ │ + rsbseq r9, lr, r8, asr ip │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c038 │ │ │ │ ldr r1, [pc, #28] @ 24c03c │ │ │ │ ldr r0, [pc, #28] @ 24c040 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c044 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00939dd4 │ │ │ │ - rsbseq r0, sl, ip, asr #10 │ │ │ │ - rsbseq r0, sl, r0, ror #10 │ │ │ │ + addseq r9, r3, r4, lsl #28 │ │ │ │ + rsbseq r0, sl, ip, ror r5 │ │ │ │ + @ instruction: 0x007a0590 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c07c │ │ │ │ ldr r1, [pc, #28] @ 24c080 │ │ │ │ ldr r0, [pc, #28] @ 24c084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r9, r3, r0, sp │ │ │ │ - ldrsheq ip, [lr], #-12 @ │ │ │ │ - rsbseq ip, lr, r0, lsr #10 │ │ │ │ + addseq r9, r3, r0, asr #27 │ │ │ │ + rsbseq ip, lr, ip, lsr #2 │ │ │ │ + rsbseq ip, lr, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0bc │ │ │ │ ldr r1, [pc, #28] @ 24c0c0 │ │ │ │ ldr r0, [pc, #28] @ 24c0c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r3, r0, asr sp │ │ │ │ - rsbseq r6, r9, r4, lsl #2 │ │ │ │ - rsbseq r6, r9, r8, lsl r1 │ │ │ │ + addseq r9, r3, r0, lsl #27 │ │ │ │ + rsbseq r6, r9, r4, lsr r1 │ │ │ │ + rsbseq r6, r9, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c0fc │ │ │ │ ldr r1, [pc, #28] @ 24c100 │ │ │ │ ldr r0, [pc, #28] @ 24c104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c108 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq sl, r3, ip, r4 │ │ │ │ - rsbseq r0, sl, r8, lsl #9 │ │ │ │ - @ instruction: 0x007a049c │ │ │ │ + addseq sl, r3, ip, asr #9 │ │ │ │ + ldrheq r0, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r0, sl, ip, asr #9 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c140 │ │ │ │ ldr r1, [pc, #28] @ 24c144 │ │ │ │ ldr r0, [pc, #28] @ 24c148 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, asr r2 │ │ │ │ - ldrheq lr, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq lr, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + addseq fp, r3, r8, lsl #5 │ │ │ │ + rsbseq lr, r8, ip, ror #15 │ │ │ │ + rsbseq lr, r8, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c180 │ │ │ │ ldr r1, [pc, #28] @ 24c184 │ │ │ │ ldr r0, [pc, #28] @ 24c188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, ror #17 │ │ │ │ - rsbseq lr, r8, ip, ror r7 │ │ │ │ - ldrsbeq r4, [pc], #-36 @ │ │ │ │ + addseq fp, r3, r8, lsl r9 │ │ │ │ + rsbseq lr, r8, ip, lsr #15 │ │ │ │ + rsbseq r4, pc, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c1c0 │ │ │ │ ldr r1, [pc, #28] @ 24c1c4 │ │ │ │ ldr r0, [pc, #28] @ 24c1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r3, r8, lsr #17 │ │ │ │ - rsbseq lr, r8, ip, lsr r7 │ │ │ │ - rsbseq lr, r8, r4, asr r7 │ │ │ │ + @ instruction: 0x0093b8d8 │ │ │ │ + rsbseq lr, r8, ip, ror #14 │ │ │ │ + rsbseq lr, r8, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c1fc │ │ │ │ ldr r1, [pc, #24] @ 24c200 │ │ │ │ ldr r0, [pc, #24] @ 24c204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093c9f0 │ │ │ │ - rsbseq r5, r9, r0, asr #31 │ │ │ │ - ldrsbeq r5, [r9], #-244 @ 0xffffff0c @ │ │ │ │ + addseq ip, r3, r0, lsr #20 │ │ │ │ + ldrsheq r5, [r9], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r6, r9, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c23c │ │ │ │ ldr r1, [pc, #28] @ 24c240 │ │ │ │ ldr r0, [pc, #28] @ 24c244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r3, r0, asr #22 │ │ │ │ - @ instruction: 0x008025b0 │ │ │ │ - addeq r2, r0, r4, asr #11 │ │ │ │ + addseq ip, r3, r0, ror fp │ │ │ │ + addeq r2, r0, r0, ror #11 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c280 │ │ │ │ ldr r1, [pc, #28] @ 24c284 │ │ │ │ ldr r0, [pc, #28] @ 24c288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0093cafc │ │ │ │ - addeq r2, r0, r0, ror r5 │ │ │ │ - umulleq r2, r0, r8, r5 │ │ │ │ + addseq ip, r3, ip, lsr #22 │ │ │ │ + addeq r2, r0, r0, lsr #11 │ │ │ │ + addeq r2, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c2bc │ │ │ │ ldr r1, [pc, #24] @ 24c2c0 │ │ │ │ ldr r0, [pc, #24] @ 24c2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r0, lsr #5 │ │ │ │ - rsbseq lr, r8, ip, lsr r6 │ │ │ │ - rsbseq lr, r8, r4, asr r6 │ │ │ │ + @ instruction: 0x0093d2d0 │ │ │ │ + rsbseq lr, r8, ip, ror #12 │ │ │ │ + rsbseq lr, r8, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c2fc │ │ │ │ ldr r1, [pc, #28] @ 24c300 │ │ │ │ ldr r0, [pc, #28] @ 24c304 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r4, ror #4 │ │ │ │ - addeq r5, r0, r0, ror #11 │ │ │ │ - strdeq r5, [r0], r0 │ │ │ │ + umullseq sp, r3, r4, r2 │ │ │ │ + addeq r5, r0, r0, lsl r6 │ │ │ │ + addeq r5, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c33c │ │ │ │ ldr r1, [pc, #24] @ 24c340 │ │ │ │ ldr r0, [pc, #24] @ 24c344 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, ip, ror #28 │ │ │ │ - addeq sp, r0, ip, lsr #26 │ │ │ │ - addeq sp, r0, ip, ror #26 │ │ │ │ + umullseq sp, r3, ip, lr │ │ │ │ + addeq sp, r0, ip, asr sp │ │ │ │ + umulleq sp, r0, ip, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c37c │ │ │ │ ldr r1, [pc, #28] @ 24c380 │ │ │ │ ldr r0, [pc, #28] @ 24c384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sp, r3, r0, lsr lr │ │ │ │ - rsbseq lr, r8, r0, lsl #11 │ │ │ │ - @ instruction: 0x0078e598 │ │ │ │ + addseq sp, r3, r0, ror #28 │ │ │ │ + ldrheq lr, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r8, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c3bc │ │ │ │ ldr r1, [pc, #28] @ 24c3c0 │ │ │ │ ldr r0, [pc, #28] @ 24c3c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq lr, r3, r4, r7 │ │ │ │ - addeq r1, r1, r0, lsr r0 │ │ │ │ - addeq r1, r1, r4, lsl #1 │ │ │ │ + addseq lr, r3, r4, asr #15 │ │ │ │ + addeq r1, r1, r0, rrx │ │ │ │ + strheq r1, [r1], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c3f8 │ │ │ │ ldr r1, [pc, #24] @ 24c3fc │ │ │ │ ldr r0, [pc, #24] @ 24c400 │ │ │ │ ldr r2, [pc, #24] @ 24c404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r0, lsr r5 │ │ │ │ - ldrheq ip, [r9], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r7, ip, r8, ror #31 │ │ │ │ + addseq r4, r4, r0, ror #10 │ │ │ │ + rsbseq ip, r9, r8, ror #25 │ │ │ │ + rsbseq r8, ip, r8, lsl r0 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c43c │ │ │ │ ldr r1, [pc, #28] @ 24c440 │ │ │ │ ldr r0, [pc, #28] @ 24c444 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c448 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009444f4 │ │ │ │ - rsbseq ip, r9, r8, ror ip │ │ │ │ - rsbseq r7, ip, r8, lsr #31 │ │ │ │ + addseq r4, r4, r4, lsr #10 │ │ │ │ + rsbseq ip, r9, r8, lsr #25 │ │ │ │ + ldrsbeq r7, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c480 │ │ │ │ ldr r1, [pc, #28] @ 24c484 │ │ │ │ ldr r0, [pc, #28] @ 24c488 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c48c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, r4, asr #14 │ │ │ │ - addeq r5, r1, r0, ror #10 │ │ │ │ - addeq r5, r1, r4, ror r5 │ │ │ │ + addseq r4, r4, r4, ror r7 │ │ │ │ + umulleq r5, r1, r0, r5 │ │ │ │ + addeq r5, r1, r4, lsr #11 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c4c4 │ │ │ │ ldr r1, [pc, #28] @ 24c4c8 │ │ │ │ ldr r0, [pc, #28] @ 24c4cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r5, r4, r0, r1 │ │ │ │ - rsbseq lr, r8, r8, lsr r4 │ │ │ │ - rsbseq lr, r8, r0, asr r4 │ │ │ │ + addseq r5, r4, r0, asr #3 │ │ │ │ + rsbseq lr, r8, r8, ror #8 │ │ │ │ + rsbseq lr, r8, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c504 │ │ │ │ ldr r1, [pc, #28] @ 24c508 │ │ │ │ ldr r0, [pc, #28] @ 24c50c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, asr r9 │ │ │ │ - addeq ip, r1, ip, lsl #29 │ │ │ │ - addeq r3, r1, r4, ror #2 │ │ │ │ + addseq r5, r4, ip, lsl #19 │ │ │ │ + @ instruction: 0x0081cebc │ │ │ │ + umulleq r3, r1, r4, r1 │ │ │ │ muleq r0, r3, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c544 │ │ │ │ ldr r1, [pc, #24] @ 24c548 │ │ │ │ ldr r0, [pc, #24] @ 24c54c │ │ │ │ ldr r2, [pc, #24] @ 24c550 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r5, r4, ip, lsl #22 │ │ │ │ - rsbseq ip, r9, ip, ror #22 │ │ │ │ - rsbseq ip, r9, r0, lsl #23 │ │ │ │ + addseq r5, r4, ip, lsr fp │ │ │ │ + @ instruction: 0x0079cb9c │ │ │ │ + ldrheq ip, [r9], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c584 │ │ │ │ ldr r1, [pc, #24] @ 24c588 │ │ │ │ ldr r0, [pc, #24] @ 24c58c │ │ │ │ ldr r2, [pc, #24] @ 24c590 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00945af8 │ │ │ │ - rsbseq ip, r9, ip, lsr #22 │ │ │ │ - rsbseq ip, r9, r0, asr #22 │ │ │ │ + addseq r5, r4, r8, lsr #22 │ │ │ │ + rsbseq ip, r9, ip, asr fp │ │ │ │ + rsbseq ip, r9, r0, ror fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c5c4 │ │ │ │ ldr r1, [pc, #24] @ 24c5c8 │ │ │ │ ldr r0, [pc, #24] @ 24c5cc │ │ │ │ ldr r2, [pc, #24] @ 24c5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r6, r4, r4, lsr #5 │ │ │ │ - rsbseq ip, r9, ip, ror #21 │ │ │ │ - rsbseq ip, r9, r0, lsl #22 │ │ │ │ + @ instruction: 0x009462d4 │ │ │ │ + rsbseq ip, r9, ip, lsl fp │ │ │ │ + rsbseq ip, r9, r0, lsr fp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c608 │ │ │ │ ldr r1, [pc, #28] @ 24c60c │ │ │ │ ldr r0, [pc, #28] @ 24c610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r8, asr #27 │ │ │ │ - rsbseq fp, r9, r4, lsl #11 │ │ │ │ - rsbseq r9, lr, r4, lsl r6 │ │ │ │ + @ instruction: 0x00948df8 │ │ │ │ + ldrheq fp, [r9], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r9, lr, r4, asr #12 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c64c │ │ │ │ ldr r1, [pc, #28] @ 24c650 │ │ │ │ ldr r0, [pc, #28] @ 24c654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, lsl #27 │ │ │ │ - ldrdeq r1, [r2], ip │ │ │ │ - addeq r1, r2, r4, lsr #29 │ │ │ │ + @ instruction: 0x00948db4 │ │ │ │ + addeq r1, r2, ip, lsl #28 │ │ │ │ + ldrdeq r1, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c68c │ │ │ │ ldr r1, [pc, #28] @ 24c690 │ │ │ │ ldr r0, [pc, #28] @ 24c694 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r4, r4, asr #26 │ │ │ │ - rsbseq lr, r8, r0, ror r2 │ │ │ │ - rsbseq lr, r8, r8, lsl #5 │ │ │ │ + addseq r8, r4, r4, ror sp │ │ │ │ + rsbseq lr, r8, r0, lsr #5 │ │ │ │ + ldrheq lr, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24c6c8 │ │ │ │ ldr r1, [pc, #24] @ 24c6cc │ │ │ │ ldr r0, [pc, #24] @ 24c6d0 │ │ │ │ ldr r2, [pc, #24] @ 24c6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r8, asr #6 │ │ │ │ - ldrheq pc, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq pc, r9, ip, asr #29 │ │ │ │ + addseq r9, r4, r8, ror r3 │ │ │ │ + rsbseq pc, r9, r8, ror #29 │ │ │ │ + ldrsheq pc, [r9], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c70c │ │ │ │ ldr r1, [pc, #28] @ 24c710 │ │ │ │ ldr r0, [pc, #28] @ 24c714 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, ip, lsl #6 │ │ │ │ - ldrheq r5, [r9], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r5, r9, r8, asr #21 │ │ │ │ + addseq r9, r4, ip, lsr r3 │ │ │ │ + rsbseq r5, r9, r4, ror #21 │ │ │ │ + ldrsheq r5, [r9], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c74c │ │ │ │ ldr r1, [pc, #28] @ 24c750 │ │ │ │ ldr r0, [pc, #28] @ 24c754 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c758 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r4, ror #14 │ │ │ │ - addeq r6, r2, r8, lsr #23 │ │ │ │ - @ instruction: 0x00826bb4 │ │ │ │ + umullseq r9, r4, r4, r7 │ │ │ │ + ldrdeq r6, [r2], r8 │ │ │ │ + addeq r6, r2, r4, ror #23 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c790 │ │ │ │ ldr r1, [pc, #28] @ 24c794 │ │ │ │ ldr r0, [pc, #28] @ 24c798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c79c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsl #20 │ │ │ │ - @ instruction: 0x007e749c │ │ │ │ - strdeq r8, [r2], r4 │ │ │ │ + addseq r9, r4, r0, lsr sl │ │ │ │ + rsbseq r7, lr, ip, asr #9 │ │ │ │ + addeq r8, r2, r4, lsr #26 │ │ │ │ andeq r0, r0, lr, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c7d4 │ │ │ │ ldr r1, [pc, #28] @ 24c7d8 │ │ │ │ ldr r0, [pc, #28] @ 24c7dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c7e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009499bc │ │ │ │ - rsbseq r7, lr, r8, asr r4 │ │ │ │ - @ instruction: 0x00828cb0 │ │ │ │ + addseq r9, r4, ip, ror #19 │ │ │ │ + rsbseq r7, lr, r8, lsl #9 │ │ │ │ + addeq r8, r2, r0, ror #25 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c818 │ │ │ │ ldr r1, [pc, #28] @ 24c81c │ │ │ │ ldr r0, [pc, #28] @ 24c820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r4, r0, lsr #28 │ │ │ │ - addeq fp, r2, r0, lsl #15 │ │ │ │ - addeq fp, r2, r0, lsl #22 │ │ │ │ + addseq r9, r4, r0, asr lr │ │ │ │ + @ instruction: 0x0082b7b0 │ │ │ │ + addeq fp, r2, r0, lsr fp │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c85c │ │ │ │ ldr r1, [pc, #28] @ 24c860 │ │ │ │ ldr r0, [pc, #28] @ 24c864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00949ddc │ │ │ │ - addeq fp, r2, ip, lsr r7 │ │ │ │ - ldrdeq fp, [r2], r8 │ │ │ │ + addseq r9, r4, ip, lsl #28 │ │ │ │ + addeq fp, r2, ip, ror #14 │ │ │ │ + addeq fp, r2, r8, lsl #22 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8a0 │ │ │ │ ldr r1, [pc, #28] @ 24c8a4 │ │ │ │ ldr r0, [pc, #28] @ 24c8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, ip, lsl #20 │ │ │ │ - rsbseq pc, r9, r4, ror #25 │ │ │ │ - ldrsheq pc, [r9], #-200 @ 0xffffff38 @ │ │ │ │ + addseq sl, r4, ip, lsr sl │ │ │ │ + rsbseq pc, r9, r4, lsl sp @ │ │ │ │ + rsbseq pc, r9, r8, lsr #26 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c8e4 │ │ │ │ ldr r1, [pc, #28] @ 24c8e8 │ │ │ │ ldr r0, [pc, #28] @ 24c8ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c8f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r8, asr #19 │ │ │ │ - addeq lr, r2, r0, asr #10 │ │ │ │ - addeq lr, r2, r0, ror #10 │ │ │ │ + @ instruction: 0x0094a9f8 │ │ │ │ + addeq lr, r2, r0, ror r5 │ │ │ │ + umulleq lr, r2, r0, r5 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c928 │ │ │ │ ldr r1, [pc, #28] @ 24c92c │ │ │ │ ldr r0, [pc, #28] @ 24c930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094aef8 │ │ │ │ - rsbseq pc, r9, ip, asr ip @ │ │ │ │ - rsbseq pc, r9, r0, ror ip @ │ │ │ │ + addseq sl, r4, r8, lsr #30 │ │ │ │ + rsbseq pc, r9, ip, lsl #25 │ │ │ │ + rsbseq pc, r9, r0, lsr #25 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c96c │ │ │ │ ldr r1, [pc, #28] @ 24c970 │ │ │ │ ldr r0, [pc, #28] @ 24c974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094aeb4 │ │ │ │ - addeq pc, r2, r8, asr #2 │ │ │ │ - addeq pc, r2, r0, ror #2 │ │ │ │ + addseq sl, r4, r4, ror #29 │ │ │ │ + addeq pc, r2, r8, ror r1 @ │ │ │ │ + umulleq pc, r2, r0, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9ac │ │ │ │ ldr r1, [pc, #28] @ 24c9b0 │ │ │ │ ldr r0, [pc, #28] @ 24c9b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24c9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r4, ror lr │ │ │ │ - addeq pc, r2, r0 │ │ │ │ - addeq pc, r2, r0, asr #2 │ │ │ │ + addseq sl, r4, r4, lsr #29 │ │ │ │ + addeq pc, r2, r0, lsr r0 @ │ │ │ │ + addeq pc, r2, r0, ror r1 @ │ │ │ │ andeq r0, r0, r5, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24c9f0 │ │ │ │ ldr r1, [pc, #28] @ 24c9f4 │ │ │ │ ldr r0, [pc, #28] @ 24c9f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r4, r0, lsr lr │ │ │ │ - ldrsbeq r5, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r5, r9, r4, ror #15 │ │ │ │ + addseq sl, r4, r0, ror #28 │ │ │ │ + rsbseq r5, r9, r0, lsl #16 │ │ │ │ + rsbseq r5, r9, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 24ca44 │ │ │ │ ldr r4, [pc, #48] @ 24ca48 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1341,67 +1341,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 24ca50 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 248760 │ │ │ │ - ldrdeq pc, [r2], r8 │ │ │ │ + addeq pc, r2, r8, lsl #2 │ │ │ │ strdeq lr, [r5], r4 @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - addeq pc, r2, r8, asr #1 │ │ │ │ + strdeq pc, [r2], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ca84 │ │ │ │ ldr r1, [pc, #24] @ 24ca88 │ │ │ │ ldr r0, [pc, #24] @ 24ca8c │ │ │ │ ldr r2, [pc, #24] @ 24ca90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, ip, lsl #4 │ │ │ │ - ldrsheq pc, [r9], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq pc, r9, r0, lsl fp @ │ │ │ │ + addseq fp, r4, ip, lsr r2 │ │ │ │ + rsbseq pc, r9, ip, lsr #22 │ │ │ │ + rsbseq pc, r9, r0, asr #22 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cac8 │ │ │ │ ldr r1, [pc, #28] @ 24cacc │ │ │ │ ldr r0, [pc, #28] @ 24cad0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b1d0 │ │ │ │ - addeq r0, r3, r8, lsl r0 │ │ │ │ - addeq r0, r3, r4, lsr #32 │ │ │ │ + addseq fp, r4, r0, lsl #4 │ │ │ │ + addeq r0, r3, r8, asr #32 │ │ │ │ + addeq r0, r3, r4, asr r0 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cb0c │ │ │ │ ldr r1, [pc, #28] @ 24cb10 │ │ │ │ ldr r0, [pc, #28] @ 24cb14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cb18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, ror r5 │ │ │ │ - addeq r5, r3, ip, lsl #15 │ │ │ │ - addeq r5, r3, ip, ror #15 │ │ │ │ + addseq fp, r4, r8, lsr #11 │ │ │ │ + @ instruction: 0x008357bc │ │ │ │ + addeq r5, r3, ip, lsl r8 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 0024cb1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1415,622 +1415,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 24cb6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094b9d0 │ │ │ │ - addeq lr, r3, ip, lsl #1 │ │ │ │ - @ instruction: 0x0083e1b4 │ │ │ │ + addseq fp, r4, r0, lsl #20 │ │ │ │ + strheq lr, [r3], ip │ │ │ │ + addeq lr, r3, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cba4 │ │ │ │ ldr r1, [pc, #28] @ 24cba8 │ │ │ │ ldr r0, [pc, #28] @ 24cbac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq fp, r4, r0, r9 │ │ │ │ - addeq lr, r3, ip, asr #32 │ │ │ │ - umulleq lr, r3, r4, r1 │ │ │ │ + addseq fp, r4, r0, asr #19 │ │ │ │ + addeq lr, r3, ip, ror r0 │ │ │ │ + addeq lr, r3, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cbe4 │ │ │ │ ldr r1, [pc, #28] @ 24cbe8 │ │ │ │ ldr r0, [pc, #28] @ 24cbec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsl #21 │ │ │ │ - addeq lr, r3, r4, lsr #6 │ │ │ │ - addeq r6, r5, r0, lsl r6 │ │ │ │ + @ instruction: 0x0094bab8 │ │ │ │ + addeq lr, r3, r4, asr r3 │ │ │ │ + addeq r6, r5, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc20 │ │ │ │ ldr r1, [pc, #24] @ 24cc24 │ │ │ │ ldr r0, [pc, #24] @ 24cc28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bcfc │ │ │ │ - addeq lr, r3, r8, lsr #25 │ │ │ │ - @ instruction: 0x0083ecb4 │ │ │ │ + addseq fp, r4, ip, lsr #26 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + addeq lr, r3, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cc5c │ │ │ │ ldr r1, [pc, #24] @ 24cc60 │ │ │ │ ldr r0, [pc, #24] @ 24cc64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r4, ror sp │ │ │ │ - @ instruction: 0x0078dc9c │ │ │ │ - ldrheq sp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ + addseq fp, r4, r4, lsr #27 │ │ │ │ + rsbseq sp, r8, ip, asr #25 │ │ │ │ + rsbseq sp, r8, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cc9c │ │ │ │ ldr r1, [pc, #28] @ 24cca0 │ │ │ │ ldr r0, [pc, #28] @ 24cca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r4, r8, lsr sp │ │ │ │ - addeq lr, r3, r0, ror #30 │ │ │ │ - addeq lr, r3, r0, lsl #31 │ │ │ │ + addseq fp, r4, r8, ror #26 │ │ │ │ + umulleq lr, r3, r0, pc @ │ │ │ │ + @ instruction: 0x0083efb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ccdc │ │ │ │ ldr r1, [pc, #28] @ 24cce0 │ │ │ │ ldr r0, [pc, #28] @ 24cce4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cce8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094bcf8 │ │ │ │ - addeq lr, r3, ip, lsl pc │ │ │ │ - @ instruction: 0x0083e3b8 │ │ │ │ + addseq fp, r4, r8, lsr #26 │ │ │ │ + addeq lr, r3, ip, asr #30 │ │ │ │ + addeq lr, r3, r8, ror #7 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24cd1c │ │ │ │ ldr r1, [pc, #24] @ 24cd20 │ │ │ │ ldr r0, [pc, #24] @ 24cd24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r4, ror r0 │ │ │ │ - ldrsbeq sp, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r3, pc, r4, lsr r7 @ │ │ │ │ + addseq ip, r4, r4, lsr #1 │ │ │ │ + rsbseq sp, r8, ip, lsl #24 │ │ │ │ + rsbseq r3, pc, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd5c │ │ │ │ ldr r1, [pc, #28] @ 24cd60 │ │ │ │ ldr r0, [pc, #28] @ 24cd64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsr r0 │ │ │ │ - rsbseq sp, r8, r0, lsr #23 │ │ │ │ - ldrheq sp, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + addseq ip, r4, r8, rrx │ │ │ │ + ldrsbeq sp, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, r8, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cd9c │ │ │ │ ldr r1, [pc, #28] @ 24cda0 │ │ │ │ ldr r0, [pc, #28] @ 24cda4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cda8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, ip, asr #12 │ │ │ │ - rsbseq ip, r9, r8, lsl r3 │ │ │ │ - rsbseq r7, ip, r8, asr #12 │ │ │ │ + addseq ip, r4, ip, ror r6 │ │ │ │ + rsbseq ip, r9, r8, asr #6 │ │ │ │ + rsbseq r7, ip, r8, ror r6 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cde0 │ │ │ │ ldr r1, [pc, #28] @ 24cde4 │ │ │ │ ldr r0, [pc, #28] @ 24cde8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cdec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r8, lsl #12 │ │ │ │ - ldrsbeq ip, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r7, ip, r4, lsl #12 │ │ │ │ + addseq ip, r4, r8, lsr r6 │ │ │ │ + rsbseq ip, r9, r4, lsl #6 │ │ │ │ + rsbseq r7, ip, r4, lsr r6 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ce24 │ │ │ │ ldr r1, [pc, #28] @ 24ce28 │ │ │ │ ldr r0, [pc, #28] @ 24ce2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ce30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r4, r4, asr #11 │ │ │ │ - @ instruction: 0x0079c290 │ │ │ │ - rsbseq r7, ip, r0, asr #11 │ │ │ │ + @ instruction: 0x0094c5f4 │ │ │ │ + rsbseq ip, r9, r0, asr #5 │ │ │ │ + ldrsheq r7, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ce64 │ │ │ │ ldr r1, [pc, #24] @ 24ce68 │ │ │ │ ldr r0, [pc, #24] @ 24ce6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sp, r4, r4, ror #21 │ │ │ │ - addeq r2, r4, ip, ror r0 │ │ │ │ - addeq r2, r4, ip, lsl #1 │ │ │ │ + addseq sp, r4, r4, lsl fp │ │ │ │ + addeq r2, r4, ip, lsr #1 │ │ │ │ + strheq r2, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cea4 │ │ │ │ ldr r1, [pc, #28] @ 24cea8 │ │ │ │ ldr r0, [pc, #28] @ 24ceac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsl r9 @ │ │ │ │ - rsbseq sp, r8, r8, asr sl │ │ │ │ - ldrheq r3, [pc], #-80 @ │ │ │ │ + addseq pc, r4, r8, asr #18 │ │ │ │ + rsbseq sp, r8, r8, lsl #21 │ │ │ │ + rsbseq r3, pc, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cee4 │ │ │ │ ldr r1, [pc, #28] @ 24cee8 │ │ │ │ ldr r0, [pc, #28] @ 24ceec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094f8d8 │ │ │ │ - rsbseq sp, r8, r8, lsl sl │ │ │ │ - rsbseq sp, r8, r0, lsr sl │ │ │ │ + addseq pc, r4, r8, lsl #18 │ │ │ │ + rsbseq sp, r8, r8, asr #20 │ │ │ │ + rsbseq sp, r8, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf24 │ │ │ │ ldr r1, [pc, #28] @ 24cf28 │ │ │ │ ldr r0, [pc, #28] @ 24cf2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, r8, r8 @ │ │ │ │ - @ instruction: 0x0084bcb4 │ │ │ │ - rsbseq ip, ip, r8, lsl #9 │ │ │ │ + addseq pc, r4, r8, asr #17 │ │ │ │ + addeq fp, r4, r4, ror #25 │ │ │ │ + ldrheq ip, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cf64 │ │ │ │ ldr r1, [pc, #28] @ 24cf68 │ │ │ │ ldr r0, [pc, #28] @ 24cf6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, lsr #29 │ │ │ │ - @ instruction: 0x0078d998 │ │ │ │ - ldrsheq r3, [pc], #-64 @ │ │ │ │ + @ instruction: 0x0094fedc │ │ │ │ + rsbseq sp, r8, r8, asr #19 │ │ │ │ + rsbseq r3, pc, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfa4 │ │ │ │ ldr r1, [pc, #28] @ 24cfa8 │ │ │ │ ldr r0, [pc, #28] @ 24cfac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cfb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, ror #28 │ │ │ │ - umulleq fp, r6, r8, sl │ │ │ │ - rsbseq ip, ip, r4, lsl #8 │ │ │ │ + umullseq pc, r4, ip, lr @ │ │ │ │ + addeq fp, r6, r8, asr #21 │ │ │ │ + rsbseq ip, ip, r4, lsr r4 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24cfe8 │ │ │ │ ldr r1, [pc, #28] @ 24cfec │ │ │ │ ldr r0, [pc, #28] @ 24cff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24cff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsr #28 │ │ │ │ - addeq fp, r6, r4, asr sl │ │ │ │ - rsbseq ip, ip, r0, asr #7 │ │ │ │ + addseq pc, r4, r8, asr lr @ │ │ │ │ + addeq fp, r6, r4, lsl #21 │ │ │ │ + ldrsheq ip, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d02c │ │ │ │ ldr r1, [pc, #28] @ 24d030 │ │ │ │ ldr r0, [pc, #28] @ 24d034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, ror #27 │ │ │ │ - addeq fp, r6, r0, lsl sl │ │ │ │ - rsbseq ip, ip, ip, ror r3 │ │ │ │ + addseq pc, r4, r4, lsl lr @ │ │ │ │ + addeq fp, r6, r0, asr #20 │ │ │ │ + rsbseq ip, ip, ip, lsr #7 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d070 │ │ │ │ ldr r1, [pc, #28] @ 24d074 │ │ │ │ ldr r0, [pc, #28] @ 24d078 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d07c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, lsr #27 │ │ │ │ - addeq fp, r6, ip, asr #19 │ │ │ │ - rsbseq ip, ip, r8, lsr r3 │ │ │ │ + @ instruction: 0x0094fdd0 │ │ │ │ + strdeq fp, [r6], ip │ │ │ │ + rsbseq ip, ip, r8, ror #6 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0b4 │ │ │ │ ldr r1, [pc, #28] @ 24d0b8 │ │ │ │ ldr r0, [pc, #28] @ 24d0bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d0c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, asr sp @ │ │ │ │ - addeq fp, r6, r8, lsl #19 │ │ │ │ - ldrsheq ip, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + addseq pc, r4, ip, lsl #27 │ │ │ │ + @ instruction: 0x0086b9b8 │ │ │ │ + rsbseq ip, ip, r4, lsr #6 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d0f8 │ │ │ │ ldr r1, [pc, #28] @ 24d0fc │ │ │ │ ldr r0, [pc, #28] @ 24d100 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, lsl sp @ │ │ │ │ - rsbseq sp, r8, r4, lsl #16 │ │ │ │ - rsbseq sp, r8, ip, lsl r8 │ │ │ │ + addseq pc, r4, r8, asr #26 │ │ │ │ + rsbseq sp, r8, r4, lsr r8 │ │ │ │ + rsbseq sp, r8, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d138 │ │ │ │ ldr r1, [pc, #28] @ 24d13c │ │ │ │ ldr r0, [pc, #28] @ 24d140 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fcd8 │ │ │ │ - addeq fp, r6, r4, lsl #18 │ │ │ │ - rsbseq ip, ip, r0, ror r2 │ │ │ │ + addseq pc, r4, r8, lsl #26 │ │ │ │ + addeq fp, r6, r4, lsr r9 │ │ │ │ + rsbseq ip, ip, r0, lsr #5 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d17c │ │ │ │ ldr r1, [pc, #28] @ 24d180 │ │ │ │ ldr r0, [pc, #28] @ 24d184 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d188 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq pc, r4, r4, ip @ │ │ │ │ - addeq fp, r6, r0, asr #17 │ │ │ │ - rsbseq ip, ip, ip, lsr #4 │ │ │ │ + addseq pc, r4, r4, asr #25 │ │ │ │ + strdeq fp, [r6], r0 │ │ │ │ + rsbseq ip, ip, ip, asr r2 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d1c0 │ │ │ │ ldr r1, [pc, #28] @ 24d1c4 │ │ │ │ ldr r0, [pc, #28] @ 24d1c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d1cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, asr ip @ │ │ │ │ - addeq fp, r6, ip, ror r8 │ │ │ │ - rsbseq ip, ip, r8, ror #3 │ │ │ │ + addseq pc, r4, r0, lsl #25 │ │ │ │ + addeq fp, r6, ip, lsr #17 │ │ │ │ + rsbseq ip, ip, r8, lsl r2 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d204 │ │ │ │ ldr r1, [pc, #28] @ 24d208 │ │ │ │ ldr r0, [pc, #28] @ 24d20c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, ip, lsl #24 │ │ │ │ - addeq fp, r6, r8, lsr r8 │ │ │ │ - addeq sp, r4, r0, lsr #9 │ │ │ │ + addseq pc, r4, ip, lsr ip @ │ │ │ │ + addeq fp, r6, r8, ror #16 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d248 │ │ │ │ ldr r1, [pc, #28] @ 24d24c │ │ │ │ ldr r0, [pc, #28] @ 24d250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, asr #23 │ │ │ │ - strdeq fp, [r6], r4 │ │ │ │ - rsbseq ip, ip, r0, ror #2 │ │ │ │ + @ instruction: 0x0094fbf8 │ │ │ │ + addeq fp, r6, r4, lsr #16 │ │ │ │ + @ instruction: 0x007cc190 │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d28c │ │ │ │ ldr r1, [pc, #28] @ 24d290 │ │ │ │ ldr r0, [pc, #28] @ 24d294 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r4, lsl #23 │ │ │ │ - @ instruction: 0x0086b7b0 │ │ │ │ - addeq sp, r4, ip, ror #8 │ │ │ │ + @ instruction: 0x0094fbb4 │ │ │ │ + addeq fp, r6, r0, ror #15 │ │ │ │ + umulleq sp, r4, ip, r4 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d2d0 │ │ │ │ ldr r1, [pc, #28] @ 24d2d4 │ │ │ │ ldr r0, [pc, #28] @ 24d2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d2dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r0, asr #22 │ │ │ │ - addeq fp, r6, ip, ror #14 │ │ │ │ - addeq sp, r4, r8, asr #8 │ │ │ │ + addseq pc, r4, r0, ror fp @ │ │ │ │ + umulleq fp, r6, ip, r7 │ │ │ │ + addeq sp, r4, r8, ror r4 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d314 │ │ │ │ ldr r1, [pc, #28] @ 24d318 │ │ │ │ ldr r0, [pc, #28] @ 24d31c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fafc │ │ │ │ - addeq fp, r6, ip, lsr #14 │ │ │ │ - @ instruction: 0x007cc098 │ │ │ │ + addseq pc, r4, ip, lsr #22 │ │ │ │ + addeq fp, r6, ip, asr r7 │ │ │ │ + rsbseq ip, ip, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d354 │ │ │ │ ldr r1, [pc, #28] @ 24d358 │ │ │ │ ldr r0, [pc, #28] @ 24d35c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d360 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0094fabc │ │ │ │ - addeq fp, r6, r8, ror #13 │ │ │ │ - rsbseq ip, ip, r4, asr r0 │ │ │ │ + addseq pc, r4, ip, ror #21 │ │ │ │ + addeq fp, r6, r8, lsl r7 │ │ │ │ + rsbseq ip, ip, r4, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d398 │ │ │ │ ldr r1, [pc, #28] @ 24d39c │ │ │ │ ldr r0, [pc, #28] @ 24d3a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r4, r8, ror sl @ │ │ │ │ - addeq fp, r6, r4, lsr #13 │ │ │ │ - rsbseq ip, ip, r0, lsl r0 │ │ │ │ + addseq pc, r4, r8, lsr #21 │ │ │ │ + ldrdeq fp, [r6], r4 │ │ │ │ + rsbseq ip, ip, r0, asr #32 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d3d8 │ │ │ │ ldr r1, [pc, #24] @ 24d3dc │ │ │ │ ldr r0, [pc, #24] @ 24d3e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r0, lsl #29 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ - addeq pc, r4, ip, ror #5 │ │ │ │ + @ instruction: 0x00950eb0 │ │ │ │ + addeq pc, r4, r4, lsl #6 │ │ │ │ + addeq pc, r4, ip, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d418 │ │ │ │ ldr r1, [pc, #28] @ 24d41c │ │ │ │ ldr r0, [pc, #28] @ 24d420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r4, asr #28 │ │ │ │ - addeq pc, r4, r4, asr #5 │ │ │ │ - @ instruction: 0x007cbf94 │ │ │ │ + addseq r0, r5, r4, ror lr │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + rsbseq fp, ip, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d458 │ │ │ │ ldr r1, [pc, #28] @ 24d45c │ │ │ │ ldr r0, [pc, #28] @ 24d460 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00950fb8 │ │ │ │ - umulleq pc, r6, r4, r0 @ │ │ │ │ - umulleq pc, r4, r4, r4 @ │ │ │ │ + addseq r0, r5, r8, ror #31 │ │ │ │ + addeq pc, r6, r4, asr #1 │ │ │ │ + addeq pc, r4, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d498 │ │ │ │ ldr r1, [pc, #28] @ 24d49c │ │ │ │ ldr r0, [pc, #28] @ 24d4a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, ror pc │ │ │ │ - addeq pc, r6, r4, asr r0 @ │ │ │ │ - addeq pc, r4, r0, ror #8 │ │ │ │ + addseq r0, r5, r8, lsr #31 │ │ │ │ + addeq pc, r6, r4, lsl #1 │ │ │ │ + umulleq pc, r4, r0, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d4d8 │ │ │ │ ldr r1, [pc, #28] @ 24d4dc │ │ │ │ ldr r0, [pc, #28] @ 24d4e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsr pc │ │ │ │ - addeq pc, r6, r0, lsl r0 @ │ │ │ │ - addeq pc, r4, r4, asr #8 │ │ │ │ + addseq r0, r5, r8, ror #30 │ │ │ │ + addeq pc, r6, r0, asr #32 │ │ │ │ + addeq pc, r4, r4, ror r4 @ │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -2042,17 +2042,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r4, lsr #20 │ │ │ │ - rsbseq sp, r8, ip, asr #7 │ │ │ │ - rsbseq sp, r8, r4, ror #7 │ │ │ │ + addseq r1, r5, r4, asr sl │ │ │ │ + ldrsheq sp, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, r8, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2063,457 +2063,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 24d58c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d590 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, lsr fp │ │ │ │ - addeq r5, r5, r0, asr r7 │ │ │ │ - rsbseq fp, ip, r4, lsr #28 │ │ │ │ + addseq r1, r5, r8, ror #22 │ │ │ │ + addeq r5, r5, r0, lsl #15 │ │ │ │ + rsbseq fp, ip, r4, asr lr │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d5c8 │ │ │ │ ldr r1, [pc, #28] @ 24d5cc │ │ │ │ ldr r0, [pc, #28] @ 24d5d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d5d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00951af4 │ │ │ │ - addeq r5, r5, ip, lsl #14 │ │ │ │ - rsbseq fp, ip, r0, ror #27 │ │ │ │ + addseq r1, r5, r4, lsr #22 │ │ │ │ + addeq r5, r5, ip, lsr r7 │ │ │ │ + rsbseq fp, ip, r0, lsl lr │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d60c │ │ │ │ ldr r1, [pc, #28] @ 24d610 │ │ │ │ ldr r0, [pc, #28] @ 24d614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00951ab0 │ │ │ │ - addeq r5, r5, ip, asr #13 │ │ │ │ - rsbseq fp, ip, r0, lsr #27 │ │ │ │ + addseq r1, r5, r0, ror #21 │ │ │ │ + strdeq r5, [r5], ip │ │ │ │ + ldrsbeq fp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d64c │ │ │ │ ldr r1, [pc, #28] @ 24d650 │ │ │ │ ldr r0, [pc, #28] @ 24d654 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d658 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r0, ror sl │ │ │ │ - addeq r5, r5, r8, lsl #13 │ │ │ │ - rsbseq fp, ip, ip, asr sp │ │ │ │ + addseq r1, r5, r0, lsr #21 │ │ │ │ + @ instruction: 0x008556b8 │ │ │ │ + rsbseq fp, ip, ip, lsl #27 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d690 │ │ │ │ ldr r1, [pc, #28] @ 24d694 │ │ │ │ ldr r0, [pc, #28] @ 24d698 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d69c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, ip, lsr #20 │ │ │ │ - addeq r5, r5, r4, asr #12 │ │ │ │ - rsbseq fp, ip, r8, lsl sp │ │ │ │ + addseq r1, r5, ip, asr sl │ │ │ │ + addeq r5, r5, r4, ror r6 │ │ │ │ + rsbseq fp, ip, r8, asr #26 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d6d4 │ │ │ │ ldr r1, [pc, #28] @ 24d6d8 │ │ │ │ ldr r0, [pc, #28] @ 24d6dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r1, r5, r8, ror #19 │ │ │ │ - addeq r5, r5, r0, lsl #12 │ │ │ │ - ldrsbeq fp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + addseq r1, r5, r8, lsl sl │ │ │ │ + addeq r5, r5, r0, lsr r6 │ │ │ │ + rsbseq fp, ip, r4, lsl #26 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d714 │ │ │ │ ldr r1, [pc, #24] @ 24d718 │ │ │ │ ldr r0, [pc, #24] @ 24d71c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, ip, lsr r0 │ │ │ │ - umulleq lr, r4, r8, pc @ │ │ │ │ - @ instruction: 0x0084efb0 │ │ │ │ + addseq r2, r5, ip, rrx │ │ │ │ + addeq lr, r4, r8, asr #31 │ │ │ │ + addeq lr, r4, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d754 │ │ │ │ ldr r1, [pc, #28] @ 24d758 │ │ │ │ ldr r0, [pc, #28] @ 24d75c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsl #5 │ │ │ │ - rsbseq sp, r8, r8, lsr #3 │ │ │ │ - rsbseq sp, r8, r0, asr #3 │ │ │ │ + @ instruction: 0x009522b0 │ │ │ │ + ldrsbeq sp, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq sp, [r8], #-16 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d794 │ │ │ │ ldr r1, [pc, #28] @ 24d798 │ │ │ │ ldr r0, [pc, #28] @ 24d79c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d7a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r8, asr r4 │ │ │ │ - addeq r6, r5, r4, ror #18 │ │ │ │ - addeq r6, r5, r0, ror #19 │ │ │ │ + addseq r2, r5, r8, lsl #9 │ │ │ │ + umulleq r6, r5, r4, r9 │ │ │ │ + addeq r6, r5, r0, lsl sl │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d7d8 │ │ │ │ ldr r1, [pc, #28] @ 24d7dc │ │ │ │ ldr r0, [pc, #28] @ 24d7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d7e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r4, lsl r4 │ │ │ │ - addeq r6, r5, r0, lsr #18 │ │ │ │ - umulleq r6, r5, ip, r9 │ │ │ │ + addseq r2, r5, r4, asr #8 │ │ │ │ + addeq r6, r5, r0, asr r9 │ │ │ │ + addeq r6, r5, ip, asr #19 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d81c │ │ │ │ ldr r1, [pc, #28] @ 24d820 │ │ │ │ ldr r0, [pc, #28] @ 24d824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, lsl #14 │ │ │ │ - addeq r6, r5, r8, lsr lr │ │ │ │ - @ instruction: 0x007cbb90 │ │ │ │ + addseq r2, r5, r0, lsr r7 │ │ │ │ + addeq r6, r5, r8, ror #28 │ │ │ │ + rsbseq fp, ip, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d85c │ │ │ │ ldr r1, [pc, #28] @ 24d860 │ │ │ │ ldr r0, [pc, #28] @ 24d864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r2, r5, r0, asr #13 │ │ │ │ - strdeq r6, [r5], r4 │ │ │ │ - addeq r6, r5, ip, lsr #28 │ │ │ │ + @ instruction: 0x009526f0 │ │ │ │ + addeq r6, r5, r4, lsr #28 │ │ │ │ + addeq r6, r5, ip, asr lr │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d89c │ │ │ │ ldr r1, [pc, #24] @ 24d8a0 │ │ │ │ ldr r0, [pc, #24] @ 24d8a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r8, lsr #3 │ │ │ │ - rsbseq sp, r8, ip, asr r0 │ │ │ │ - ldrheq r2, [pc], #-180 @ │ │ │ │ + @ instruction: 0x009531d8 │ │ │ │ + rsbseq sp, r8, ip, lsl #1 │ │ │ │ + rsbseq r2, pc, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d8dc │ │ │ │ ldr r1, [pc, #28] @ 24d8e0 │ │ │ │ ldr r0, [pc, #28] @ 24d8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, ip, ror #3 │ │ │ │ - rsbseq sp, r8, r0, lsr #32 │ │ │ │ - rsbseq sp, r8, r8, lsr r0 │ │ │ │ + addseq r3, r5, ip, lsl r2 │ │ │ │ + rsbseq sp, r8, r0, asr r0 │ │ │ │ + rsbseq sp, r8, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24d918 │ │ │ │ ldr r1, [pc, #24] @ 24d91c │ │ │ │ ldr r0, [pc, #24] @ 24d920 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r3, r5, r4, lsr #18 │ │ │ │ - addeq sp, r5, r4, lsr r7 │ │ │ │ - addeq sp, r5, r4, asr #14 │ │ │ │ + addseq r3, r5, r4, asr r9 │ │ │ │ + addeq sp, r5, r4, ror #14 │ │ │ │ + addeq sp, r5, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d958 │ │ │ │ ldr r1, [pc, #28] @ 24d95c │ │ │ │ ldr r0, [pc, #28] @ 24d960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r3, r5, r8, r9 │ │ │ │ - addeq sp, r5, ip, asr #23 │ │ │ │ - ldrdeq sp, [r5], r8 │ │ │ │ + addseq r3, r5, r8, asr #19 │ │ │ │ + strdeq sp, [r5], ip │ │ │ │ + addeq sp, r5, r8, lsl #24 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d99c │ │ │ │ ldr r1, [pc, #28] @ 24d9a0 │ │ │ │ ldr r0, [pc, #28] @ 24d9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24d9a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r3, r5, r0, fp │ │ │ │ - addeq lr, r5, r8, lsl #22 │ │ │ │ - @ instruction: 0x0085ecb4 │ │ │ │ + addseq r3, r5, r0, asr #23 │ │ │ │ + addeq lr, r5, r8, lsr fp │ │ │ │ + addeq lr, r5, r4, ror #25 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24d9e0 │ │ │ │ ldr r1, [pc, #28] @ 24d9e4 │ │ │ │ ldr r0, [pc, #28] @ 24d9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r4, ror r0 │ │ │ │ - addeq r0, r6, r8, lsr ip │ │ │ │ - rsbseq fp, ip, ip, asr #19 │ │ │ │ + addseq r4, r5, r4, lsr #1 │ │ │ │ + addeq r0, r6, r8, ror #24 │ │ │ │ + ldrsheq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da20 │ │ │ │ ldr r1, [pc, #28] @ 24da24 │ │ │ │ ldr r0, [pc, #28] @ 24da28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r4, lsr r0 │ │ │ │ - ldrsbeq ip, [r8], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsheq ip, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r4, r5, r4, rrx │ │ │ │ + rsbseq ip, r8, ip, lsl #30 │ │ │ │ + rsbseq ip, r8, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24da60 │ │ │ │ ldr r1, [pc, #28] @ 24da64 │ │ │ │ ldr r0, [pc, #28] @ 24da68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, ror #8 │ │ │ │ - @ instruction: 0x0078ce9c │ │ │ │ - ldrheq ip, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + umullseq r4, r5, r8, r4 │ │ │ │ + rsbseq ip, r8, ip, asr #29 │ │ │ │ + rsbseq ip, r8, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24daa0 │ │ │ │ ldr r1, [pc, #28] @ 24daa4 │ │ │ │ ldr r0, [pc, #28] @ 24daa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r0, lsl ip │ │ │ │ - addeq r3, r6, ip, asr #17 │ │ │ │ - addeq r3, r6, r4, lsr r9 │ │ │ │ + addseq r4, r5, r0, asr #24 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dae0 │ │ │ │ ldr r1, [pc, #28] @ 24dae4 │ │ │ │ ldr r0, [pc, #28] @ 24dae8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24daec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00954bd0 │ │ │ │ - addeq r3, r6, r8, lsl #17 │ │ │ │ - addeq r3, r6, r0, lsl #18 │ │ │ │ + addseq r4, r5, r0, lsl #24 │ │ │ │ + @ instruction: 0x008638b8 │ │ │ │ + addeq r3, r6, r0, lsr r9 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24db24 │ │ │ │ ldr r1, [pc, #28] @ 24db28 │ │ │ │ ldr r0, [pc, #28] @ 24db2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24db30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, ip, lsl #23 │ │ │ │ - addeq r3, r6, r4, asr #16 │ │ │ │ - addeq r3, r6, ip, asr #17 │ │ │ │ + @ instruction: 0x00954bbc │ │ │ │ + addeq r3, r6, r4, ror r8 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24db68 │ │ │ │ ldr r1, [pc, #28] @ 24db6c │ │ │ │ ldr r0, [pc, #28] @ 24db70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, asr #22 │ │ │ │ - addeq r3, r6, r4, lsl #16 │ │ │ │ - addeq r3, r6, r4, asr #17 │ │ │ │ + addseq r4, r5, r8, ror fp │ │ │ │ + addeq r3, r6, r4, lsr r8 │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dba8 │ │ │ │ ldr r1, [pc, #28] @ 24dbac │ │ │ │ ldr r0, [pc, #28] @ 24dbb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, lsl #22 │ │ │ │ - addeq r3, r6, r4, asr #15 │ │ │ │ - addeq r3, r6, ip, lsr #16 │ │ │ │ + addseq r4, r5, r8, lsr fp │ │ │ │ + strdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dbe8 │ │ │ │ ldr r1, [pc, #28] @ 24dbec │ │ │ │ ldr r0, [pc, #28] @ 24dbf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r4, r5, r8, asr #21 │ │ │ │ - addeq r3, r6, r4, lsl #15 │ │ │ │ - addeq r3, r6, r4, lsl #17 │ │ │ │ + @ instruction: 0x00954af8 │ │ │ │ + @ instruction: 0x008637b4 │ │ │ │ + @ instruction: 0x008638b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dc28 │ │ │ │ ldr r1, [pc, #28] @ 24dc2c │ │ │ │ ldr r0, [pc, #28] @ 24dc30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00954cf0 │ │ │ │ - addeq r4, r6, r0, lsl #16 │ │ │ │ - @ instruction: 0x008648b8 │ │ │ │ + addseq r4, r5, r0, lsr #26 │ │ │ │ + addeq r4, r6, r0, lsr r8 │ │ │ │ + addeq r4, r6, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dc64 │ │ │ │ ldr r1, [pc, #24] @ 24dc68 │ │ │ │ ldr r0, [pc, #24] @ 24dc6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r0, asr #10 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ - rsbseq ip, ip, r8, lsr #2 │ │ │ │ + addseq r5, r5, r0, ror r5 │ │ │ │ + addeq r8, r6, ip, lsr #20 │ │ │ │ + rsbseq ip, ip, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24ac98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2524,912 +2524,912 @@ │ │ │ │ ldr r0, [pc, #28] @ 24dcc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r5, r5, r0, lsr lr │ │ │ │ - rsbseq ip, r8, r4, asr #24 │ │ │ │ - rsbseq ip, r8, ip, asr ip │ │ │ │ + addseq r5, r5, r0, ror #28 │ │ │ │ + rsbseq ip, r8, r4, ror ip │ │ │ │ + rsbseq ip, r8, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24dcf8 │ │ │ │ ldr r1, [pc, #28] @ 24dcfc │ │ │ │ ldr r0, [pc, #28] @ 24dd00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r4, lsr r0 │ │ │ │ - rsbseq ip, r8, r4, lsl #24 │ │ │ │ - rsbseq ip, r8, ip, lsl ip │ │ │ │ + addseq r6, r5, r4, rrx │ │ │ │ + rsbseq ip, r8, r4, lsr ip │ │ │ │ + rsbseq ip, r8, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd34 │ │ │ │ ldr r1, [pc, #24] @ 24dd38 │ │ │ │ ldr r0, [pc, #24] @ 24dd3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009561dc │ │ │ │ - rsbseq ip, r8, r4, asr #23 │ │ │ │ - ldrsbeq ip, [r8], #-188 @ 0xffffff44 @ │ │ │ │ + addseq r6, r5, ip, lsl #4 │ │ │ │ + ldrsheq ip, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq ip, r8, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dd70 │ │ │ │ ldr r1, [pc, #24] @ 24dd74 │ │ │ │ ldr r0, [pc, #24] @ 24dd78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, asr #10 │ │ │ │ - rsbseq ip, r8, r8, lsl #23 │ │ │ │ - rsbseq ip, r8, r0, lsr #23 │ │ │ │ + addseq r7, r5, r8, ror r5 │ │ │ │ + ldrheq ip, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq ip, [r8], #-176 @ 0xffffff50 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ddac │ │ │ │ ldr r1, [pc, #24] @ 24ddb0 │ │ │ │ ldr r0, [pc, #24] @ 24ddb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009576b4 │ │ │ │ - rsbseq ip, r8, ip, asr #22 │ │ │ │ - rsbseq ip, r8, r4, ror #22 │ │ │ │ + addseq r7, r5, r4, ror #13 │ │ │ │ + rsbseq ip, r8, ip, ror fp │ │ │ │ + @ instruction: 0x0078cb94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dde8 │ │ │ │ ldr r1, [pc, #24] @ 24ddec │ │ │ │ ldr r0, [pc, #24] @ 24ddf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r8, asr fp │ │ │ │ - rsbseq ip, r8, r0, lsl fp │ │ │ │ - rsbseq ip, r8, r8, lsr #22 │ │ │ │ + addseq r7, r5, r8, lsl #23 │ │ │ │ + rsbseq ip, r8, r0, asr #22 │ │ │ │ + rsbseq ip, r8, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de24 │ │ │ │ ldr r1, [pc, #24] @ 24de28 │ │ │ │ ldr r0, [pc, #24] @ 24de2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r7, r5, r0, asr #30 │ │ │ │ - ldrsbeq ip, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq ip, r8, ip, ror #21 │ │ │ │ + addseq r7, r5, r0, ror pc │ │ │ │ + rsbseq ip, r8, r4, lsl #22 │ │ │ │ + rsbseq ip, r8, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de60 │ │ │ │ ldr r1, [pc, #24] @ 24de64 │ │ │ │ ldr r0, [pc, #24] @ 24de68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq r8, [r5], ip │ │ │ │ - @ instruction: 0x0078ca98 │ │ │ │ - ldrheq ip, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + addseq r8, r5, ip, ror #1 │ │ │ │ + rsbseq ip, r8, r8, asr #21 │ │ │ │ + rsbseq ip, r8, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24de9c │ │ │ │ ldr r1, [pc, #24] @ 24dea0 │ │ │ │ ldr r0, [pc, #24] @ 24dea4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, lsr #11 │ │ │ │ - rsbseq ip, r8, ip, asr sl │ │ │ │ - rsbseq ip, r8, r4, ror sl │ │ │ │ + @ instruction: 0x009585d4 │ │ │ │ + rsbseq ip, r8, ip, lsl #21 │ │ │ │ + rsbseq ip, r8, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24ded8 │ │ │ │ ldr r1, [pc, #24] @ 24dedc │ │ │ │ ldr r0, [pc, #24] @ 24dee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009589b8 │ │ │ │ - rsbseq ip, r8, r0, lsr #20 │ │ │ │ - rsbseq ip, r8, r8, lsr sl │ │ │ │ + addseq r8, r5, r8, ror #19 │ │ │ │ + rsbseq ip, r8, r0, asr sl │ │ │ │ + rsbseq ip, r8, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df14 │ │ │ │ ldr r1, [pc, #24] @ 24df18 │ │ │ │ ldr r0, [pc, #24] @ 24df1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, ip, asr sl │ │ │ │ - rsbseq ip, r8, r4, ror #19 │ │ │ │ - ldrsheq ip, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + addseq r8, r5, ip, lsl #21 │ │ │ │ + rsbseq ip, r8, r4, lsl sl │ │ │ │ + rsbseq ip, r8, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df50 │ │ │ │ ldr r1, [pc, #24] @ 24df54 │ │ │ │ ldr r0, [pc, #24] @ 24df58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, r4, asr ip │ │ │ │ - rsbseq ip, r8, r8, lsr #19 │ │ │ │ - rsbseq ip, r8, r0, asr #19 │ │ │ │ + addseq r8, r5, r4, lsl #25 │ │ │ │ + ldrsbeq ip, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsheq ip, [r8], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24df8c │ │ │ │ ldr r1, [pc, #24] @ 24df90 │ │ │ │ ldr r0, [pc, #24] @ 24df94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsl r4 │ │ │ │ - rsbseq ip, r8, ip, ror #18 │ │ │ │ - rsbseq ip, r8, r4, lsl #19 │ │ │ │ + addseq r9, r5, r0, asr #8 │ │ │ │ + @ instruction: 0x0078c99c │ │ │ │ + ldrheq ip, [r8], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24dfc8 │ │ │ │ ldr r1, [pc, #24] @ 24dfcc │ │ │ │ ldr r0, [pc, #24] @ 24dfd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq r9, r5, r0, lsl #17 │ │ │ │ - rsbseq ip, r8, r0, lsr r9 │ │ │ │ - rsbseq ip, r8, r8, asr #18 │ │ │ │ + @ instruction: 0x009598b0 │ │ │ │ + rsbseq ip, r8, r0, ror #18 │ │ │ │ + rsbseq ip, r8, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e004 │ │ │ │ ldr r1, [pc, #24] @ 24e008 │ │ │ │ ldr r0, [pc, #24] @ 24e00c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq r9, r5, r0, sp │ │ │ │ - ldrsheq ip, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq ip, r8, ip, lsl #18 │ │ │ │ + addseq r9, r5, r0, asr #27 │ │ │ │ + rsbseq ip, r8, r4, lsr #18 │ │ │ │ + rsbseq ip, r8, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e040 │ │ │ │ ldr r1, [pc, #24] @ 24e044 │ │ │ │ ldr r0, [pc, #24] @ 24e048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsr #8 │ │ │ │ - ldrheq ip, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - ldrsbeq ip, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + addseq sl, r5, r8, asr r4 │ │ │ │ + rsbseq ip, r8, r8, ror #17 │ │ │ │ + rsbseq ip, r8, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e080 │ │ │ │ ldr r1, [pc, #28] @ 24e084 │ │ │ │ ldr r0, [pc, #28] @ 24e088 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsl r4 │ │ │ │ - addeq r1, r9, r8, ror r2 │ │ │ │ - umulleq r1, r9, ip, r3 │ │ │ │ + addseq sl, r5, r0, asr #8 │ │ │ │ + addeq r1, r9, r8, lsr #5 │ │ │ │ + addeq r1, r9, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e0c0 │ │ │ │ ldr r1, [pc, #28] @ 24e0c4 │ │ │ │ ldr r0, [pc, #28] @ 24e0c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a4d0 │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ - addeq r1, r9, ip, lsl #8 │ │ │ │ + addseq sl, r5, r0, lsl #10 │ │ │ │ + addeq r1, r9, r4, lsr #8 │ │ │ │ + addeq r1, r9, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e0fc │ │ │ │ ldr r1, [pc, #24] @ 24e100 │ │ │ │ ldr r0, [pc, #24] @ 24e104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr r5 │ │ │ │ - ldrsheq ip, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq ip, r8, r4, lsl r8 │ │ │ │ + addseq sl, r5, ip, lsl #11 │ │ │ │ + rsbseq ip, r8, ip, lsr #16 │ │ │ │ + rsbseq ip, r8, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e138 │ │ │ │ ldr r1, [pc, #24] @ 24e13c │ │ │ │ ldr r0, [pc, #24] @ 24e140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, ror r7 │ │ │ │ - rsbseq ip, r8, r0, asr #15 │ │ │ │ - rsbseq r2, pc, r8, lsl r3 @ │ │ │ │ + addseq sl, r5, r4, lsr #15 │ │ │ │ + ldrsheq ip, [r8], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, pc, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e178 │ │ │ │ ldr r1, [pc, #28] @ 24e17c │ │ │ │ ldr r0, [pc, #28] @ 24e180 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsr r7 │ │ │ │ - addeq r2, r9, r0, ror #1 │ │ │ │ - addeq r2, r9, r4, lsr r1 │ │ │ │ + addseq sl, r5, r8, ror #14 │ │ │ │ + addeq r2, r9, r0, lsl r1 │ │ │ │ + addeq r2, r9, r4, ror #2 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1bc │ │ │ │ ldr r1, [pc, #28] @ 24e1c0 │ │ │ │ ldr r0, [pc, #28] @ 24e1c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095a6f4 │ │ │ │ - rsbseq ip, r8, r0, asr #14 │ │ │ │ - rsbseq ip, r8, r8, asr r7 │ │ │ │ + addseq sl, r5, r4, lsr #14 │ │ │ │ + rsbseq ip, r8, r0, ror r7 │ │ │ │ + rsbseq ip, r8, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e1fc │ │ │ │ ldr r1, [pc, #28] @ 24e200 │ │ │ │ ldr r0, [pc, #28] @ 24e204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, ror #19 │ │ │ │ - rsbseq ip, r8, r0, lsl #14 │ │ │ │ - rsbseq r2, pc, r8, asr r2 @ │ │ │ │ + addseq sl, r5, r0, lsl sl │ │ │ │ + rsbseq ip, r8, r0, lsr r7 │ │ │ │ + rsbseq r2, pc, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e23c │ │ │ │ ldr r1, [pc, #28] @ 24e240 │ │ │ │ ldr r0, [pc, #28] @ 24e244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsr #19 │ │ │ │ - addeq r2, r9, ip, asr #5 │ │ │ │ - @ instruction: 0x008144bc │ │ │ │ + @ instruction: 0x0095a9d0 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + addeq r4, r1, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e27c │ │ │ │ ldr r1, [pc, #28] @ 24e280 │ │ │ │ ldr r0, [pc, #28] @ 24e284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, asr #23 │ │ │ │ - rsbseq ip, r8, r0, lsl #13 │ │ │ │ - ldrsbeq r2, [pc], #-24 @ │ │ │ │ + @ instruction: 0x0095abf0 │ │ │ │ + ldrheq ip, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r2, pc, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e2bc │ │ │ │ ldr r1, [pc, #28] @ 24e2c0 │ │ │ │ ldr r0, [pc, #28] @ 24e2c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsl #23 │ │ │ │ - rsbseq ip, r8, r0, asr #12 │ │ │ │ - rsbseq ip, r8, r8, asr r6 │ │ │ │ + @ instruction: 0x0095abb0 │ │ │ │ + rsbseq ip, r8, r0, ror r6 │ │ │ │ + rsbseq ip, r8, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e2f8 │ │ │ │ ldr r1, [pc, #24] @ 24e2fc │ │ │ │ ldr r0, [pc, #24] @ 24e300 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, ror ip │ │ │ │ - addeq r2, r9, r0, lsl r8 │ │ │ │ - addeq r2, r9, r0, lsr #16 │ │ │ │ + addseq sl, r5, ip, lsr #25 │ │ │ │ + addeq r2, r9, r0, asr #16 │ │ │ │ + addeq r2, r9, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e334 │ │ │ │ ldr r1, [pc, #24] @ 24e338 │ │ │ │ ldr r0, [pc, #24] @ 24e33c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, lsl #25 │ │ │ │ - rsbseq ip, r8, r4, asr #11 │ │ │ │ - ldrsbeq ip, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x0095acbc │ │ │ │ + ldrsheq ip, [r8], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq ip, r8, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e370 │ │ │ │ ldr r1, [pc, #24] @ 24e374 │ │ │ │ ldr r0, [pc, #24] @ 24e378 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq sl, r5, r8, ip │ │ │ │ - rsbseq ip, r8, r8, lsl #11 │ │ │ │ - rsbseq ip, r8, r0, lsr #11 │ │ │ │ + addseq sl, r5, r8, asr #25 │ │ │ │ + ldrheq ip, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrsbeq ip, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e3ac │ │ │ │ ldr r1, [pc, #24] @ 24e3b0 │ │ │ │ ldr r0, [pc, #24] @ 24e3b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095acd8 │ │ │ │ - rsbseq ip, r8, ip, asr #10 │ │ │ │ - rsbseq r2, pc, r4, lsr #1 │ │ │ │ + addseq sl, r5, r8, lsl #26 │ │ │ │ + rsbseq ip, r8, ip, ror r5 │ │ │ │ + ldrsbeq r2, [pc], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e3ec │ │ │ │ ldr r1, [pc, #28] @ 24e3f0 │ │ │ │ ldr r0, [pc, #28] @ 24e3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, asr #25 │ │ │ │ - rsbseq ip, r8, r0, lsl r5 │ │ │ │ - rsbseq r2, pc, r8, rrx │ │ │ │ + @ instruction: 0x0095acf8 │ │ │ │ + rsbseq ip, r8, r0, asr #10 │ │ │ │ + @ instruction: 0x007f2098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e42c │ │ │ │ ldr r1, [pc, #28] @ 24e430 │ │ │ │ ldr r0, [pc, #28] @ 24e434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsl #25 │ │ │ │ - ldrsbeq ip, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq ip, r8, r8, ror #9 │ │ │ │ + @ instruction: 0x0095acb8 │ │ │ │ + rsbseq ip, r8, r0, lsl #10 │ │ │ │ + rsbseq ip, r8, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e46c │ │ │ │ ldr r1, [pc, #28] @ 24e470 │ │ │ │ ldr r0, [pc, #28] @ 24e474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r4, lsr #27 │ │ │ │ - @ instruction: 0x0078c490 │ │ │ │ - rsbseq ip, r8, r8, lsr #9 │ │ │ │ + @ instruction: 0x0095add4 │ │ │ │ + rsbseq ip, r8, r0, asr #9 │ │ │ │ + ldrsbeq ip, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e4a8 │ │ │ │ ldr r1, [pc, #24] @ 24e4ac │ │ │ │ ldr r0, [pc, #24] @ 24e4b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r8, lsl #28 │ │ │ │ - rsbseq ip, r8, r0, asr r4 │ │ │ │ - rsbseq r1, pc, r8, lsr #31 │ │ │ │ + addseq sl, r5, r8, lsr lr │ │ │ │ + rsbseq ip, r8, r0, lsl #9 │ │ │ │ + ldrsbeq r1, [pc], #-248 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e4e8 │ │ │ │ ldr r1, [pc, #28] @ 24e4ec │ │ │ │ ldr r0, [pc, #28] @ 24e4f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr #27 │ │ │ │ - rsbseq ip, r8, r4, lsl r4 │ │ │ │ - rsbseq ip, r8, ip, lsr #8 │ │ │ │ + @ instruction: 0x0095adfc │ │ │ │ + rsbseq ip, r8, r4, asr #8 │ │ │ │ + rsbseq ip, r8, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e528 │ │ │ │ ldr r1, [pc, #28] @ 24e52c │ │ │ │ ldr r0, [pc, #28] @ 24e530 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, r0, lsr #29 │ │ │ │ - addeq r2, r9, r8, ror lr │ │ │ │ - umulleq r2, r9, r0, lr │ │ │ │ + @ instruction: 0x0095aed0 │ │ │ │ + addeq r2, r9, r8, lsr #29 │ │ │ │ + addeq r2, r9, r0, asr #29 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e56c │ │ │ │ ldr r1, [pc, #28] @ 24e570 │ │ │ │ ldr r0, [pc, #28] @ 24e574 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq sl, r5, ip, asr lr │ │ │ │ - addeq r2, r9, r4, lsr lr │ │ │ │ - addeq r2, r9, r0, lsl #29 │ │ │ │ + addseq sl, r5, ip, lsl #29 │ │ │ │ + addeq r2, r9, r4, ror #28 │ │ │ │ + @ instruction: 0x00892eb0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e5ac │ │ │ │ ldr r1, [pc, #24] @ 24e5b0 │ │ │ │ ldr r0, [pc, #24] @ 24e5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq fp, r5, r0, r0 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ - addeq r3, r9, r0, lsl r8 │ │ │ │ + addseq fp, r5, r0, asr #1 │ │ │ │ + addeq r3, r9, r8, lsr #16 │ │ │ │ + addeq r3, r9, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e5ec │ │ │ │ ldr r1, [pc, #28] @ 24e5f0 │ │ │ │ ldr r0, [pc, #28] @ 24e5f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r4, asr r0 │ │ │ │ - @ instruction: 0x008937bc │ │ │ │ - ldrdeq r3, [r9], r4 │ │ │ │ + addseq fp, r5, r4, lsl #1 │ │ │ │ + addeq r3, r9, ip, ror #15 │ │ │ │ + addeq r3, r9, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e62c │ │ │ │ ldr r1, [pc, #28] @ 24e630 │ │ │ │ ldr r0, [pc, #28] @ 24e634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r4, lsl r0 │ │ │ │ - addeq r3, r9, ip, ror r7 │ │ │ │ - addeq r3, r9, r8, lsr #15 │ │ │ │ + addseq fp, r5, r4, asr #32 │ │ │ │ + addeq r3, r9, ip, lsr #15 │ │ │ │ + ldrdeq r3, [r9], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e66c │ │ │ │ ldr r1, [pc, #28] @ 24e670 │ │ │ │ ldr r0, [pc, #28] @ 24e674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095afd4 │ │ │ │ - addeq r3, r9, ip, lsr r7 │ │ │ │ - addeq r3, r9, r8, ror #14 │ │ │ │ + addseq fp, r5, r4 │ │ │ │ + addeq r3, r9, ip, ror #14 │ │ │ │ + umulleq r3, r9, r8, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6ac │ │ │ │ ldr r1, [pc, #28] @ 24e6b0 │ │ │ │ ldr r0, [pc, #28] @ 24e6b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, lsl #9 │ │ │ │ - rsbseq ip, r8, r0, asr r2 │ │ │ │ - rsbseq ip, r8, r8, ror #4 │ │ │ │ + @ instruction: 0x0095b4bc │ │ │ │ + rsbseq ip, r8, r0, lsl #5 │ │ │ │ + @ instruction: 0x0078c298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e6ec │ │ │ │ ldr r1, [pc, #28] @ 24e6f0 │ │ │ │ ldr r0, [pc, #28] @ 24e6f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, ror #9 │ │ │ │ - rsbseq ip, r8, r0, lsl r2 │ │ │ │ - rsbseq r1, pc, r8, ror #26 │ │ │ │ + addseq fp, r5, r8, lsl r5 │ │ │ │ + rsbseq ip, r8, r0, asr #4 │ │ │ │ + @ instruction: 0x007f1d98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e728 │ │ │ │ ldr r1, [pc, #24] @ 24e72c │ │ │ │ ldr r0, [pc, #24] @ 24e730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, asr r6 │ │ │ │ - ldrsbeq ip, [r8], #-16 @ │ │ │ │ - rsbseq r1, pc, r8, lsr #26 │ │ │ │ + addseq fp, r5, r8, lsl #13 │ │ │ │ + rsbseq ip, r8, r0, lsl #4 │ │ │ │ + rsbseq r1, pc, r8, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e768 │ │ │ │ ldr r1, [pc, #28] @ 24e76c │ │ │ │ ldr r0, [pc, #28] @ 24e770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, ip, lsl r6 │ │ │ │ - @ instruction: 0x0078c194 │ │ │ │ - rsbseq ip, r8, ip, lsr #3 │ │ │ │ + addseq fp, r5, ip, asr #12 │ │ │ │ + rsbseq ip, r8, r4, asr #3 │ │ │ │ + ldrsbeq ip, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e7a8 │ │ │ │ ldr r1, [pc, #28] @ 24e7ac │ │ │ │ ldr r0, [pc, #28] @ 24e7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095bab8 │ │ │ │ - rsbseq r3, r9, r8, lsl sl │ │ │ │ - rsbseq r3, r9, ip, lsr #20 │ │ │ │ + addseq fp, r5, r8, ror #21 │ │ │ │ + rsbseq r3, r9, r8, asr #20 │ │ │ │ + rsbseq r3, r9, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e7e4 │ │ │ │ ldr r1, [pc, #24] @ 24e7e8 │ │ │ │ ldr r0, [pc, #24] @ 24e7ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r4, ror fp │ │ │ │ - @ instruction: 0x007a0c94 │ │ │ │ - rsbseq r0, sl, r8, lsr #25 │ │ │ │ + addseq fp, r5, r4, lsr #23 │ │ │ │ + rsbseq r0, sl, r4, asr #25 │ │ │ │ + ldrsbeq r0, [sl], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e824 │ │ │ │ ldr r1, [pc, #28] @ 24e828 │ │ │ │ ldr r0, [pc, #28] @ 24e82c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, lsr fp │ │ │ │ - rsbseq r0, sl, r8, asr ip │ │ │ │ - rsbseq r0, sl, r8, lsr #25 │ │ │ │ + addseq fp, r5, r8, ror #22 │ │ │ │ + rsbseq r0, sl, r8, lsl #25 │ │ │ │ + ldrsbeq r0, [sl], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e864 │ │ │ │ ldr r1, [pc, #28] @ 24e868 │ │ │ │ ldr r0, [pc, #28] @ 24e86c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095baf8 │ │ │ │ - rsbseq r0, sl, r8, lsl ip │ │ │ │ - rsbseq r0, sl, r8, ror #24 │ │ │ │ + addseq fp, r5, r8, lsr #22 │ │ │ │ + rsbseq r0, sl, r8, asr #24 │ │ │ │ + @ instruction: 0x007a0c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e8a0 │ │ │ │ ldr r1, [pc, #24] @ 24e8a4 │ │ │ │ ldr r0, [pc, #24] @ 24e8a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq fp, r5, r8, lsl fp │ │ │ │ - ldrsbeq r0, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r0, sl, r8, lsr #24 │ │ │ │ + addseq fp, r5, r8, asr #22 │ │ │ │ + rsbseq r0, sl, r8, lsl #24 │ │ │ │ + rsbseq r0, sl, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e8e0 │ │ │ │ ldr r1, [pc, #28] @ 24e8e4 │ │ │ │ ldr r0, [pc, #28] @ 24e8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095badc │ │ │ │ - @ instruction: 0x007a0b9c │ │ │ │ - rsbseq r0, sl, ip, ror #23 │ │ │ │ + addseq fp, r5, ip, lsl #22 │ │ │ │ + rsbseq r0, sl, ip, asr #23 │ │ │ │ + rsbseq r0, sl, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e920 │ │ │ │ ldr r1, [pc, #28] @ 24e924 │ │ │ │ ldr r0, [pc, #28] @ 24e928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq fp, r5, ip, sl │ │ │ │ - rsbseq r0, sl, ip, asr fp │ │ │ │ - rsbseq r0, sl, ip, lsr #23 │ │ │ │ + addseq fp, r5, ip, asr #21 │ │ │ │ + rsbseq r0, sl, ip, lsl #23 │ │ │ │ + ldrsbeq r0, [sl], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 24e95c │ │ │ │ ldr r1, [pc, #24] @ 24e960 │ │ │ │ ldr r0, [pc, #24] @ 24e964 │ │ │ │ ldr r2, [pc, #24] @ 24e968 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq fp, r5, r4, sp │ │ │ │ - addeq r5, r9, r4, ror #30 │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ + addseq fp, r5, r4, asr #27 │ │ │ │ + umulleq r5, r9, r4, pc @ │ │ │ │ + addeq r6, r9, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e9a0 │ │ │ │ ldr r1, [pc, #28] @ 24e9a4 │ │ │ │ ldr r0, [pc, #28] @ 24e9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq ip, r5, r4, lsl r0 │ │ │ │ - addeq r6, r9, r4, ror #17 │ │ │ │ - addeq r3, r3, r8, asr #23 │ │ │ │ + addseq ip, r5, r4, asr #32 │ │ │ │ + addeq r6, r9, r4, lsl r9 │ │ │ │ + strdeq r3, [r3], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24e9e0 │ │ │ │ ldr r1, [pc, #28] @ 24e9e4 │ │ │ │ ldr r0, [pc, #28] @ 24e9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24e9ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0095bfd4 │ │ │ │ - addeq r6, r9, r0, lsr #17 │ │ │ │ - addeq r3, r3, r4, lsl #23 │ │ │ │ + addseq ip, r5, r4 │ │ │ │ + ldrdeq r6, [r9], r0 │ │ │ │ + @ instruction: 0x00833bb4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ea24 │ │ │ │ ldr r1, [pc, #28] @ 24ea28 │ │ │ │ ldr r0, [pc, #28] @ 24ea2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 24ea30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umullseq fp, r5, r0, pc @ │ │ │ │ - addeq r6, r9, ip, asr r8 │ │ │ │ - addeq r6, r9, ip, ror #17 │ │ │ │ + addseq fp, r5, r0, asr #31 │ │ │ │ + addeq r6, r9, ip, lsl #17 │ │ │ │ + addeq r6, r9, ip, lsl r9 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 24ea68 │ │ │ │ ldr r1, [pc, #28] @ 24ea6c │ │ │ │ ldr r0, [pc, #28] @ 24ea70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addseq pc, r5, r8, ror r9 @ │ │ │ │ - addeq r8, r9, r8, lsr #20 │ │ │ │ - addeq r8, r9, r0, asr #20 │ │ │ │ + addseq pc, r5, r8, lsr #19 │ │ │ │ + addeq r8, r9, r8, asr sl │ │ │ │ + addeq r8, r9, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 24ea84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r4, r0, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 24eb54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 24a890 │ │ │ │ ldr r5, [pc, #156] @ 24eb58 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 990cf8 │ │ │ │ + bl 990d28 │ │ │ │ ldr r2, [pc, #148] @ 24eb5c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 24eb60 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3453,72 +3453,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 9a31f4 │ │ │ │ + bl 9a3224 │ │ │ │ ldr r0, [pc, #40] @ 24eb70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9d8658 │ │ │ │ + b 9d8688 │ │ │ │ adcseq sp, r2, r0, lsl #12 │ │ │ │ adceq ip, r5, r0, asr r0 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, asr #28 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq ip, r4, r4, asr r2 │ │ │ │ andeq ip, r4, r0, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24eb84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq lr, r4, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24eb98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq pc, [r4], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24ebac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq pc, r4, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 24ebc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r5, r5, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24ebd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sp, r5, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24ebe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sp, r5, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 24ebfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r0, r6, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24ec10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r2, r6, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24ec24 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r4, r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 24ed44 │ │ │ │ ldr r2, [pc, #260] @ 24ed48 │ │ │ │ @@ -3579,3257 +3579,3257 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 24ed60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [r5], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bge fecf9800 <__bss_end__@@Base+0xfdf46e90> │ │ │ │ bge fecf9800 <__bss_end__@@Base+0xfdf46e90> │ │ │ │ @ instruction: 0x00b2d8f0 │ │ │ │ @ instruction: 0x00b2d8d4 │ │ │ │ adceq fp, r5, r8, lsr #28 │ │ │ │ - ldrsbeq r5, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r5, r9, r0, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 24ed74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r8, r9, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24ed88 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r2, sl, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24ed9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ muleq sl, r4, fp │ │ │ │ ldr r0, [pc, #8] @ 24edb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strheq r8, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 24edc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq ip, sl, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24edd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq ip, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 24edec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sp, sl, r0, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24ee00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq pc, sl, r4, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 24ee14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r1, fp, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24ee28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r3, fp, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24ee3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r6, fp, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24ee50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq r6, [fp], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24ee64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ muleq fp, r4, sp │ │ │ │ ldr r0, [pc, #8] @ 24ee78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x000ba8bc │ │ │ │ ldr r0, [pc, #8] @ 24ee8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq lr, fp, r4, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 24eea0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r0, ip, r8, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24eeb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x000c31b0 │ │ │ │ ldr r0, [pc, #8] @ 24eec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq r3, [ip], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24eedc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r7, ip, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24eef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sl, ip, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24ef04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sl, ip, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24ef18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sp, ip, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 24ef2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq lr, ip, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24ef40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq lr, [ip], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24ef54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq pc, ip, r0, lsl r3 @ │ │ │ │ ldr r0, [pc, #8] @ 24ef68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq pc, ip, r4, lsr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24ef7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq pc, ip, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 24ef90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r0, sp, r0, ror ip │ │ │ │ ldr r0, [pc, #8] @ 24efa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r1, sp, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24efb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r1, sp, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24efcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r1, sp, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 24efe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r2, sp, r8, ror r2 │ │ │ │ ldr r0, [pc, #8] @ 24eff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r5, [sp], -r4 │ │ │ │ ldr r0, [pc, #8] @ 24f008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r5, sp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24f01c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq lr, sp, r4, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24f030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r3, lr, r8, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 24f044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r3, lr, r8, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24f058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r8, lr, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 24f06c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r9, [lr], -r8 │ │ │ │ ldr r0, [pc, #8] @ 24f080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sl, lr, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq sl, lr, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f0a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andeq r4, pc, r8, lsr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 24f0bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r1, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f0d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r6, r1, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f0e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001177d0 │ │ │ │ ldr r0, [pc, #8] @ 24f0f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r1, r2, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 24f10c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r2, r8, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r2, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r6, r2, r4, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 24f148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq r2, r0, r1 │ │ │ │ ldr r0, [pc, #8] @ 24f15c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r8, r2, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sl, r2, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0012a7fc │ │ │ │ ldr r0, [pc, #8] @ 24f198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r2, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f1ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r2, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24f1c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r2, r3, r8, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 24f1d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r2, r3, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 24f1e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x00132eb4 │ │ │ │ ldr r0, [pc, #8] @ 24f1fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sp, r3, r0, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 24f210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sp, r3, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24f224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq lr, r3, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 24f238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0013f5d8 │ │ │ │ ldr r0, [pc, #8] @ 24f24c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r0, r4, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 24f260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r1, r4, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 24f274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r3, r4, r0, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 24f288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r4, r4, r4, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 24f29c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r4, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 24f2b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq r4, r0, ip │ │ │ │ ldr r0, [pc, #8] @ 24f2c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r8, r4, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f2d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r4, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f2ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq ip, r4, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24f300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0014ded8 │ │ │ │ ldr r0, [pc, #8] @ 24f314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq lr, r4, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24f328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq lr, r4, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24f33c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq pc, r4, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq pc, r4, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 24f364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r0, r5, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 24f378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq r5, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 24f38c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r3, r5, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f3a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r3, r5, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24f3b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r5, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 24f3c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, r5, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 24f3dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq r5, r8, r5 │ │ │ │ ldr r0, [pc, #8] @ 24f3f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, r5, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 24f404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r8, r5, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24f418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r5, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f42c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0015c2b0 │ │ │ │ ldr r0, [pc, #8] @ 24f440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0015c7bc │ │ │ │ ldr r0, [pc, #8] @ 24f454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0015d1fc │ │ │ │ ldr r0, [pc, #8] @ 24f468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sp, r5, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 24f47c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0015f5d4 │ │ │ │ ldr r0, [pc, #8] @ 24f490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r1, r6, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f4a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r2, r6, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f4b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r3, r6, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f4cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r4, r6, r8, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 24f4e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, r6, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 24f4f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001698f4 │ │ │ │ ldr r0, [pc, #8] @ 24f508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r6, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 24f51c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0016b1f4 │ │ │ │ ldr r0, [pc, #8] @ 24f530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq ip, r6, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24f544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sp, r6, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r0, r7, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f56c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x00174ad8 │ │ │ │ ldr r0, [pc, #8] @ 24f580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq lr, r7, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 24f594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sp, r8, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24f5a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0018f1fc │ │ │ │ ldr r0, [pc, #8] @ 24f5bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq fp, r9, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 24f5d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq pc, r9, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f5e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq sl, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 24f5f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, sl, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24f60c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, sl, r8, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 24f620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq ip, sl, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 24f634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq pc, sl, r4, lsl r5 @ │ │ │ │ ldr r0, [pc, #8] @ 24f648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r0, fp, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 24f65c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sl, fp, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 24f670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001ba8fc │ │ │ │ ldr r0, [pc, #8] @ 24f684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq sl, fp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 24f698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq fp, r8, r0 │ │ │ │ ldr r0, [pc, #8] @ 24f6ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001bd7fc │ │ │ │ ldr r0, [pc, #8] @ 24f6c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq pc, sp, r8, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 24f6d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r1, lr, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 24f6e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq lr, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 24f6fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001e2bb0 │ │ │ │ ldr r0, [pc, #8] @ 24f710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, lr, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 24f724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r7, lr, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 24f738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r8, lr, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24f74c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mulseq lr, ip, r7 │ │ │ │ ldr r0, [pc, #8] @ 24f760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x001ec2dc │ │ │ │ ldr r0, [pc, #8] @ 24f774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r4, pc, r4, asr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 24f788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ andseq r5, pc, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f79c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, r0, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f7b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, r0, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 24f7c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq r1, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f7d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r0, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 24f7ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r0, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 24f800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r0, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24f814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, r0, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 24f828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r3, [r0], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24f83c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, r0, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 24f850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq r4, [r0], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r5, [r0], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24f878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq r0, r0, sp, r6 │ │ │ │ ldr r0, [pc, #8] @ 24f88c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r7, r0, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 24f8a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq r0, r4, r4, r9 │ │ │ │ ldr r0, [pc, #8] @ 24f8b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r9, r0, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24f8c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sl, r0, r8, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24f8dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq r0, r4, r9, sl │ │ │ │ ldr r0, [pc, #8] @ 24f8f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq sp, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24f904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, r0, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, r0, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 24f92c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq pc, r0, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 24f940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, r1, r8, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 24f954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, r1, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 24f968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r8, [r1], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24f97c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, r2, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 24f990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r2, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 24f9a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r8, r2, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 24f9b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sl, r2, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 24f9cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r3, r4, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 24f9e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sp, r3, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 24f9f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, r4, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 24fa08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r9, r4, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 24fa1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sl, r4, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 24fa30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq r4, r8, sp, fp │ │ │ │ ldr r0, [pc, #8] @ 24fa44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r5, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 24fa58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, r5, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24fa6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq sl, [r5], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 24fa80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0025a9b8 │ │ │ │ ldr r0, [pc, #8] @ 24fa94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq fp, r5, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 24faa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq fp, r5, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 24fabc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq ip, r5, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 24fad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r6, r4, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 24fae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r2, [r6], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 24faf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq fp, r6, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 24fb0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, r7, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 24fb20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r6, r7, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 24fb34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, r8, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24fb48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq r1, [r8], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fb5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r8, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 24fb70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sp, r8, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 24fb84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ strdeq lr, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fb98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, r8, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 24fbac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq lr, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 24fbc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, r8, r8, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 24fbd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, r9, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 24fbe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, r9, r4, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 24fbfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, r9, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 24fc10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r2, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, r9, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 24fc38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, r9, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 24fc4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, r9, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24fc60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r6, r9, r4, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 24fc74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r7, [r9], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fc88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r9, r9, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 24fc9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, r9, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 24fcb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, sl, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 24fcc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, sl, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 24fcd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r2, sl, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 24fcec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrdeq r2, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 24fd00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 24fd14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq ip, sl, r8, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 24fd28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sp, sl, r0, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 24fd3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, fp, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 24fd50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, fp, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 24fd64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r6, fp, ip, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 24fd78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq fp, fp, r8, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 24fd8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r3, ip, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 24fda0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r4, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 24fdb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r4, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 24fdc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq ip, ip, r6, r4 │ │ │ │ ldr r0, [pc, #8] @ 24fddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 24fdf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 24fe04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 24fe18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 24fe2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r4, ip, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 24fe40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, ip, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 24fe54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, ip, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 24fe68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r5, ip, r4, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 24fe7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq ip, r8, r8, r5 │ │ │ │ ldr r0, [pc, #8] @ 24fe90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sp, ip, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 24fea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq lr, ip, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 24feb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r7, sp, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 24fecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r7, sp, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 24fee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r9, sp, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 24fef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaeq sp, r0, r9, r9 │ │ │ │ ldr r0, [pc, #8] @ 24ff08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sl, sp, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 24ff1c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq sl, sp, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 24ff30 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r1, lr, ip, lsr #12 │ │ │ │ ldr r0, [pc, #4] @ 24ff40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq sp, r3, r0, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 24ff54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eoreq r0, pc, ip, ror lr @ │ │ │ │ ldr r0, [pc, #8] @ 24ff68 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r1, r0, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 24ff7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r3, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 24ff90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq r0, r0, sl, r4 │ │ │ │ ldr r0, [pc, #8] @ 24ffa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r6, r0, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 24ffb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r6, r0, r0, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 24ffcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r7, r0, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 24ffe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x00307ed8 │ │ │ │ ldr r0, [pc, #8] @ 24fff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r8, r0, r0, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 250008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r8, r0, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 25001c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r8, r0, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 250030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r9, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 250044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r9, r0, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, r0, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 25006c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, r0, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 250080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, r0, r0, asr sl │ │ │ │ ldr r0, [pc, #8] @ 250094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq fp, r0, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2500a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0030c4f8 │ │ │ │ ldr r0, [pc, #8] @ 2500bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq r0, ip, r2, lr │ │ │ │ ldr r0, [pc, #8] @ 2500d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r3, r1, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 2500e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq ip, r1, r0, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 2500f8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, r2, ip, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 25010c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0032b7bc │ │ │ │ ldr r0, [pc, #4] @ 25011c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq lr, r3, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 250130 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003428bc │ │ │ │ ldr r0, [pc, #8] @ 250144 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0034e3d8 │ │ │ │ ldr r0, [pc, #4] @ 250154 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq lr, r4, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 250204 │ │ │ │ ldr r3, [pc, #148] @ 250208 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 746e68 │ │ │ │ + bl 746e98 │ │ │ │ ldr r2, [pc, #128] @ 25020c │ │ │ │ ldr r1, [pc, #128] @ 250210 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9805f8 │ │ │ │ + bl 980628 │ │ │ │ ldr r0, [pc, #92] @ 250214 │ │ │ │ ldr r2, [pc, #92] @ 250218 │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 25021c │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9805f8 │ │ │ │ + bl 980628 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r5, r4, lsr #19 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, asr #14 │ │ │ │ - addeq sl, r0, r4, asr #9 │ │ │ │ + strdeq sl, [r0], r4 │ │ │ │ andeq r1, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r4, asr #10 │ │ │ │ - addeq sl, r0, r0, lsr #9 │ │ │ │ + ldrdeq sl, [r0], r0 │ │ │ │ ldr r0, [pc, #8] @ 250230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r6, r5, r8 │ │ │ │ ldr r0, [pc, #8] @ 250244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x00357dd4 │ │ │ │ ldr r0, [pc, #8] @ 250258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r8, r5, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 25026c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r9, r5, r0, lsl #18 │ │ │ │ ldr r3, [pc, #16] @ 250288 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq lr, r4, r0, asr ip │ │ │ │ ldr r0, [pc, #8] @ 25029c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r5, r6, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 2502b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, r6, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2502c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq fp, r6, r4, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 2502d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r7, r7, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2502ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r7, r7, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 250300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r7, r7, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 250314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, r7, ip, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 250328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r0, r8, r8, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25033c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r0, r8, r4, ror lr │ │ │ │ ldr r1, [pc, #12] @ 250354 │ │ │ │ ldr r2, [pc, #12] @ 250358 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 5d3080 │ │ │ │ - addseq fp, r3, r0, ror r4 │ │ │ │ + addseq fp, r3, r0, lsr #9 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 25036c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r2, r9, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r4, r9, r8, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 250394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r5, r9, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2503a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r6, r9, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 2503bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r8, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2503d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x00399bd8 │ │ │ │ ldr r0, [pc, #8] @ 2503e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0039adbc │ │ │ │ ldr r0, [pc, #8] @ 2503f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq ip, r9, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 25040c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq ip, r9, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq r9, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 250434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0039f9d0 │ │ │ │ ldr r0, [pc, #8] @ 250448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x0039fef0 │ │ │ │ ldr r0, [pc, #8] @ 25045c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r0, sl, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 250470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r3, sl, r0, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 250484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r3, sl, ip, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 250498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r0, r5, r4 │ │ │ │ ldr r0, [pc, #8] @ 2504ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq r4, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2504c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq r5, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2504d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003a5fb8 │ │ │ │ ldr r0, [pc, #8] @ 2504e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, sl, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 2504fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 250510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25054c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25059c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2505b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2505c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2505d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2505ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25063c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 250678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 25068c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2506a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2506b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2506c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2506dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2506f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 250704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 250718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25072c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 250740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 250754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 250768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 25077c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r0, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 250790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r0, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2507a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r4, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2507b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r8, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2507cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, ip, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2507e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, ip, lr, sp │ │ │ │ ldr r0, [pc, #8] @ 2507f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 250808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 25081c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 250830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 250844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 250858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adeb0 │ │ │ │ ldr r0, [pc, #8] @ 25086c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adeb4 │ │ │ │ ldr r0, [pc, #8] @ 250880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adeb4 │ │ │ │ ldr r0, [pc, #8] @ 250894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adeb8 │ │ │ │ ldr r0, [pc, #8] @ 2508a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adebc │ │ │ │ ldr r0, [pc, #8] @ 2508bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2508d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2508e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 2508f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 25090c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 250920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 250934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003aded0 │ │ │ │ ldr r0, [pc, #8] @ 250948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003aded4 │ │ │ │ ldr r0, [pc, #8] @ 25095c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003aded8 │ │ │ │ ldr r0, [pc, #8] @ 250970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003aded8 │ │ │ │ ldr r0, [pc, #8] @ 250984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adedc │ │ │ │ ldr r0, [pc, #8] @ 250998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2509ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2509c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2509d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2509e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 2509fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adef0 │ │ │ │ ldr r0, [pc, #8] @ 250a10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adef0 │ │ │ │ ldr r0, [pc, #8] @ 250a24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adef4 │ │ │ │ ldr r0, [pc, #8] @ 250a38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adef8 │ │ │ │ ldr r0, [pc, #8] @ 250a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adefc │ │ │ │ ldr r0, [pc, #8] @ 250a60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adefc │ │ │ │ ldr r0, [pc, #8] @ 250a74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 250a88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 250a9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 250ab0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 250ac4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 250ad8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 250aec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 250b00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 250b14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 250b28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 250b3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 250b50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 250b64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 250b78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 250b8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 250ba0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250bb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250bc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250bdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250bf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 250c04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 250c7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250c90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250ca4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250cb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250ccc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr pc │ │ │ │ ldr r0, [pc, #8] @ 250ce0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250cf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250d1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250d30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 250d44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250d58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250d6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250d80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250d94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250da8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror pc │ │ │ │ ldr r0, [pc, #8] @ 250dbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250dd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250de4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250df8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250e0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 250e20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r0, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250e34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r4, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250e48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r4, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250e5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r8, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250e70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, ip, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 250e84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250e98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250eac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250ec0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250ed4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250ee8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 250efc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfb0 │ │ │ │ ldr r0, [pc, #8] @ 250f10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfb4 │ │ │ │ ldr r0, [pc, #8] @ 250f24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfb8 │ │ │ │ ldr r0, [pc, #8] @ 250f38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfb8 │ │ │ │ ldr r0, [pc, #8] @ 250f4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfbc │ │ │ │ ldr r0, [pc, #8] @ 250f60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250f74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250f88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250f9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250fb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 250fc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 250fd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 250fec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251000 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251014 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251028 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25103c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251050 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251064 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251078 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25108c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2510a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2510b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2510c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2510dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2510f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251104 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251118 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25112c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251140 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251154 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251168 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25117c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251190 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2511a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2511b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2511cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2511e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2511f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251208 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25121c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251230 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251244 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251258 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25126c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251280 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 251294 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2512a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2512bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2512d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2512e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 2512f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd0 │ │ │ │ ldr r0, [pc, #8] @ 25130c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd4 │ │ │ │ ldr r0, [pc, #8] @ 251320 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfd8 │ │ │ │ ldr r0, [pc, #8] @ 251334 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfdc │ │ │ │ ldr r0, [pc, #8] @ 251348 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adfdc │ │ │ │ ldr r0, [pc, #8] @ 25135c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 251370 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r4, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 251384 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 251398 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2513ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sp, sl, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2513c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adff0 │ │ │ │ ldr r0, [pc, #8] @ 2513d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adff4 │ │ │ │ ldr r0, [pc, #8] @ 2513e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adff4 │ │ │ │ ldr r0, [pc, #8] @ 2513fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adff8 │ │ │ │ ldr r0, [pc, #8] @ 251410 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003adffc │ │ │ │ ldr r0, [pc, #8] @ 251424 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 251438 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0 │ │ │ │ ldr r0, [pc, #8] @ 25144c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4 │ │ │ │ ldr r0, [pc, #8] @ 251460 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8 │ │ │ │ ldr r0, [pc, #8] @ 251474 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 251488 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 25149c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2514b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2514c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2514d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2514ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 251500 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251514 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251528 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 25153c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251550 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 251564 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 251578 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 25158c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2515a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2515b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2515c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 2515dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 2515f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 251604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 251618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 25162c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 251640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 25167c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 251690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2516a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 2516b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 2516cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 2516e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 2516f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 251708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 25171c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 251730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 251744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 251758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 25176c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 251780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 251794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2517a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2517bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2517d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2517e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r0, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 2517f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r4, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 25180c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r8, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 251820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, r8, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 251834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ mlaseq sl, ip, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 251848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 25185c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 251870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 251884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 251898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2518ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2518c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2518d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2518e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2518fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 251910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrheq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 251924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 25194c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 251988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq lr, [sl], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 25199c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2519b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq lr, [sl], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2519c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq lr, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 2519d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ ldrsbeq lr, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2519ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 251a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 251a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 251a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq lr, sl, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 251a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd8 │ │ │ │ ldr r0, [pc, #8] @ 251a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd4 │ │ │ │ ldr r0, [pc, #8] @ 251bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badd8 │ │ │ │ ldr r0, [pc, #8] @ 251c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003baddc │ │ │ │ ldr r0, [pc, #8] @ 251c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 251c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badf0 │ │ │ │ ldr r0, [pc, #8] @ 251ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badf4 │ │ │ │ ldr r0, [pc, #8] @ 251cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badf8 │ │ │ │ ldr r0, [pc, #8] @ 251cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badf8 │ │ │ │ ldr r0, [pc, #8] @ 251ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ @ instruction: 0x003badfc │ │ │ │ ldr r0, [pc, #8] @ 251cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ + b 993714 │ │ │ │ eorseq sl, fp, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 251d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, r5, r4, lsr r9 │ │ │ │ + b 993714 │ │ │ │ + subeq lr, r5, r4, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 251d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq pc, r5, r4, lsr #9 │ │ │ │ + b 993714 │ │ │ │ + ldrdeq pc, [r5], #-68 @ 0xffffffbc │ │ │ │ ldr r0, [pc, #8] @ 251d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq r4, [r6], #-76 @ 0xffffffb4 │ │ │ │ + b 993714 │ │ │ │ + subeq r4, r6, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 251d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r5, r6, r4, asr lr │ │ │ │ + b 993714 │ │ │ │ + subeq r5, r6, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 251d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r9, r6, r8, ror r0 │ │ │ │ + b 993714 │ │ │ │ + subeq r9, r6, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 251d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r9, r6, r0, asr r9 │ │ │ │ + b 993714 │ │ │ │ + subeq r9, r6, r0, lsl #19 │ │ │ │ ldr r0, [pc, #8] @ 251d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r2, r7, r8, ror #10 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00472598 │ │ │ │ ldr r0, [pc, #8] @ 251d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r6, r7, ip, ror #12 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x0047669c │ │ │ │ ldr r0, [pc, #8] @ 251dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq fp, r7, r4, ror r4 │ │ │ │ + b 993714 │ │ │ │ + subeq fp, r7, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 251dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r4, r8, r8, ror #1 │ │ │ │ + b 993714 │ │ │ │ + subeq r4, r8, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 251dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq ip, [r8], #-112 @ 0xffffff90 │ │ │ │ + b 993714 │ │ │ │ + subeq ip, r8, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 251de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, r8, ip, ror #4 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x0048e29c │ │ │ │ ldr r0, [pc, #8] @ 251dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r6, sl, r0, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + subeq r6, sl, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 251e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r8, sl, r8, asr #29 │ │ │ │ + b 993714 │ │ │ │ + strdeq r8, [sl], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 251e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r9, sl, r0, lsl #31 │ │ │ │ + b 993714 │ │ │ │ + strheq r9, [sl], #-240 @ 0xffffff10 │ │ │ │ ldr r0, [pc, #8] @ 251e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sl, sl, r8, asr r8 │ │ │ │ + b 993714 │ │ │ │ + subeq sl, sl, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 251e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strheq sl, [sl], #-232 @ 0xffffff18 │ │ │ │ + b 993714 │ │ │ │ + subeq sl, sl, r8, ror #29 │ │ │ │ ldr r0, [pc, #8] @ 251e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq fp, [sl], #-236 @ 0xffffff14 │ │ │ │ + b 993714 │ │ │ │ + subeq fp, sl, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 251e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x004ac19c │ │ │ │ + b 993714 │ │ │ │ + subeq ip, sl, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, sl, r0, lsl #8 │ │ │ │ + b 993714 │ │ │ │ + subeq ip, sl, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 251e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, sl, ip, asr #13 │ │ │ │ + b 993714 │ │ │ │ + strdeq ip, [sl], #-108 @ 0xffffff94 │ │ │ │ ldr r0, [pc, #8] @ 251eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, sl, r8, lsl #19 │ │ │ │ + b 993714 │ │ │ │ + strheq ip, [sl], #-152 @ 0xffffff68 │ │ │ │ ldr r0, [pc, #8] @ 251ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, sl, r4, asr #24 │ │ │ │ + b 993714 │ │ │ │ + subeq ip, sl, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 251ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, sl, r4, ror #29 │ │ │ │ + b 993714 │ │ │ │ + subeq ip, sl, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 251eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x004ad194 │ │ │ │ + b 993714 │ │ │ │ + subeq sp, sl, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 251f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sp, sl, r0, lsl #4 │ │ │ │ + b 993714 │ │ │ │ + subeq sp, sl, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 251f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sp, sl, r8, asr #13 │ │ │ │ + b 993714 │ │ │ │ + strdeq sp, [sl], #-104 @ 0xffffff98 │ │ │ │ ldr r0, [pc, #8] @ 251f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sp, sl, r4, lsr #18 │ │ │ │ + b 993714 │ │ │ │ + subeq sp, sl, r4, asr r9 │ │ │ │ ldr r0, [pc, #8] @ 251f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sp, sl, r8, asr #23 │ │ │ │ + b 993714 │ │ │ │ + strdeq sp, [sl], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 251f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sp, sl, r0, lsl #28 │ │ │ │ + b 993714 │ │ │ │ + subeq sp, sl, r0, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 251f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, sl, ip, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + subeq lr, sl, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 251f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq lr, [sl], #-60 @ 0xffffffc4 │ │ │ │ + b 993714 │ │ │ │ + subeq lr, sl, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 251f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, sl, ip, lsr #14 │ │ │ │ + b 993714 │ │ │ │ + subeq lr, sl, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 251fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, sl, r0, asr sl │ │ │ │ + b 993714 │ │ │ │ + subeq lr, sl, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 251fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, sl, ip, lsl pc │ │ │ │ + b 993714 │ │ │ │ + subeq lr, sl, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 251fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq pc, sl, r8, lsl #18 │ │ │ │ + b 993714 │ │ │ │ + subeq pc, sl, r8, lsr r9 @ │ │ │ │ ldr r0, [pc, #8] @ 251fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r2, fp, ip, asr #32 │ │ │ │ + b 993714 │ │ │ │ + subeq r2, fp, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 25202c │ │ │ │ ldr r0, [pc, #52] @ 252030 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -6841,514 +6841,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 252034 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ b 248c40 │ │ │ │ - subeq sl, sp, r8, asr r9 │ │ │ │ + subeq sl, sp, r8, lsl #19 │ │ │ │ adceq lr, r8, r8, lsl #4 │ │ │ │ strdeq sp, [r8], r0 @ │ │ │ │ ldr r0, [pc, #8] @ 252048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strheq sl, [sp], #-220 @ 0xffffff24 │ │ │ │ + b 993714 │ │ │ │ + subeq sl, sp, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 25205c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq fp, [sp], #-20 @ 0xffffffec │ │ │ │ + b 993714 │ │ │ │ + subeq fp, sp, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 252070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq r7, pc, r0, ror #16 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x004f7890 │ │ │ │ ldr r0, [pc, #8] @ 252084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq sl, pc, r4, asr #14 │ │ │ │ + b 993714 │ │ │ │ + subeq sl, pc, r4, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 252098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq ip, pc, r4, lsr #20 │ │ │ │ + b 993714 │ │ │ │ + subeq ip, pc, r4, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 2520ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrdeq ip, [pc], #-192 @ │ │ │ │ + b 993714 │ │ │ │ + subeq ip, pc, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2520c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, pc, r4, ror #7 │ │ │ │ + b 993714 │ │ │ │ + subeq lr, pc, r4, lsl r4 @ │ │ │ │ ldr r0, [pc, #8] @ 2520d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq lr, [pc], #-56 @ │ │ │ │ + b 993714 │ │ │ │ + subeq lr, pc, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 2520e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subeq lr, pc, ip, asr r8 @ │ │ │ │ + b 993714 │ │ │ │ + subeq lr, pc, ip, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 2520fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r0, r0, r0, lsr #32 │ │ │ │ + b 993714 │ │ │ │ + subseq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 252110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r1, r0, r4, ror #12 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00501694 │ │ │ │ ldr r0, [pc, #8] @ 252124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r8, [r0], #-12 │ │ │ │ + b 993714 │ │ │ │ + subseq r8, r0, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 252138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsbeq r9, [r0], #-52 @ 0xffffffcc │ │ │ │ + b 993714 │ │ │ │ + subseq r9, r0, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 25214c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq lr, r0, ip, ror #29 │ │ │ │ + b 993714 │ │ │ │ + subseq lr, r0, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 252160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq pc, r4, r8, ror r5 @ │ │ │ │ + b 993714 │ │ │ │ + subseq pc, r4, r8, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 252174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq pc, r4, r0, asr #22 │ │ │ │ + b 993714 │ │ │ │ + subseq pc, r4, r0, ror fp @ │ │ │ │ ldr r0, [pc, #8] @ 252188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r0, r5, ip, lsr r9 │ │ │ │ + b 993714 │ │ │ │ + subseq r0, r5, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 25219c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r1, [r5], #-132 @ 0xffffff7c │ │ │ │ + b 993714 │ │ │ │ + subseq r1, r5, r4, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 2521b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r1, r5, r0, lsl lr │ │ │ │ + b 993714 │ │ │ │ + subseq r1, r5, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2521c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r5, r5, r4, ror r3 │ │ │ │ + b 993714 │ │ │ │ + subseq r5, r5, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2521d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r6, r5, r4, lsl pc │ │ │ │ + b 993714 │ │ │ │ + subseq r6, r5, r4, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2521ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, r5, r8, lsr #7 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq sl, [r5], #-56 @ 0xffffffc8 │ │ │ │ ldr r0, [pc, #8] @ 252200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq ip, [r5], #-72 @ 0xffffffb8 │ │ │ │ + b 993714 │ │ │ │ + subseq ip, r5, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 252214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq ip, r5, r0, asr sp │ │ │ │ + b 993714 │ │ │ │ + subseq ip, r5, r0, lsl #27 │ │ │ │ ldr r0, [pc, #8] @ 252228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r9, r6, r8, ror fp │ │ │ │ + b 993714 │ │ │ │ + subseq r9, r6, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 25223c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, r6, r4, lsr #15 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq sl, [r6], #-116 @ 0xffffff8c │ │ │ │ ldr r0, [pc, #8] @ 252250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, r6, ip, asr #24 │ │ │ │ + b 993714 │ │ │ │ + subseq sl, r6, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 252264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq fp, r6, r4, asr #17 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq fp, [r6], #-132 @ 0xffffff7c │ │ │ │ ldr r0, [pc, #8] @ 252278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq fp, [r6], #-192 @ 0xffffff40 │ │ │ │ + b 993714 │ │ │ │ + subseq fp, r6, r0, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 25228c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq ip, r6, r0, ror r4 │ │ │ │ + b 993714 │ │ │ │ + subseq ip, r6, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2522a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r0, r7, ip, lsl fp │ │ │ │ + b 993714 │ │ │ │ + subseq r0, r7, ip, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 2522b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r0, r7, ip, ror #30 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00570f9c │ │ │ │ ldr r0, [pc, #8] @ 2522c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r1, r7, r0, ror #4 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00571290 │ │ │ │ ldr r0, [pc, #8] @ 2522dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r1, r7, ip, asr #24 │ │ │ │ + b 993714 │ │ │ │ + subseq r1, r7, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 2522f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r2, r7, r8, asr #16 │ │ │ │ + b 993714 │ │ │ │ + subseq r2, r7, r8, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 252304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, r8, ip, lsl #9 │ │ │ │ + b 993714 │ │ │ │ + ldrheq sl, [r8], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #4] @ 252314 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ @ instruction: 0x00b5d8f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 25241c │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 7fcef0 │ │ │ │ + bl 7fcf20 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7fcef0 │ │ │ │ + b 7fcf20 │ │ │ │ adceq r9, r2, ip, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 252430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r5, fp, ip, asr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq r5, [fp], #-28 @ 0xffffffe4 │ │ │ │ ldr r0, [pc, #8] @ 252444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r5, fp, r8, lsl r6 │ │ │ │ + b 993714 │ │ │ │ + subseq r5, fp, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 252458 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r8, fp, ip, asr #12 │ │ │ │ + b 993714 │ │ │ │ + subseq r8, fp, ip, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 25246c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, fp, r8, asr ip │ │ │ │ + b 993714 │ │ │ │ + subseq sl, fp, r8, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 252480 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq fp, fp, r8, lsr #29 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq fp, [fp], #-232 @ 0xffffff18 │ │ │ │ ldr r0, [pc, #8] @ 252494 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r7, ip, r0, lsr #12 │ │ │ │ + b 993714 │ │ │ │ + subseq r7, ip, r0, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 2524a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r8, ip, r8, asr #14 │ │ │ │ + b 993714 │ │ │ │ + subseq r8, ip, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 2524bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r9, [ip], #-4 │ │ │ │ + b 993714 │ │ │ │ + subseq r9, ip, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 2524d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq sp, [ip], #-100 @ 0xffffff9c │ │ │ │ + b 993714 │ │ │ │ + subseq sp, ip, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 252500 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9af048 │ │ │ │ + b 9af078 │ │ │ │ adcseq sp, r5, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 252514 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sp, sp, r4, ror #8 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x005dd494 │ │ │ │ ldr r0, [pc, #8] @ 252528 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq r2, lr, r0, lsr ip │ │ │ │ + b 993714 │ │ │ │ + subseq r2, lr, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 25253c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r3, [lr], #-84 @ 0xffffffac │ │ │ │ + b 993714 │ │ │ │ + subseq r3, lr, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 252550 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - subseq sl, lr, r8, ror r6 │ │ │ │ + b 993714 │ │ │ │ + subseq sl, lr, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 252564 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq pc, r0, r8, lsr #20 │ │ │ │ + b 993714 │ │ │ │ + rsbeq pc, r0, r8, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 252578 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r1, r1, r4, ror #17 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r1, r1, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 25258c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r4, r1, r0, asr #22 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r4, r1, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 2525a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r4, r1, r4, ror #24 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00614c94 │ │ │ │ ldr r0, [pc, #8] @ 2525b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r5, r1, r0, lsr r8 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r5, r1, r0, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2525c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r7, r1, r4, asr #3 │ │ │ │ + b 993714 │ │ │ │ + strdeq r7, [r1], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 2525dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq r9, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + b 993714 │ │ │ │ + rsbeq r9, r1, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2525f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq lr, r1, r0, lsl #2 │ │ │ │ + b 993714 │ │ │ │ + rsbeq lr, r1, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 252604 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r2, r2, r0, lsr r0 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r2, r2, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 252618 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r8, r2, r4, ror sp │ │ │ │ + b 993714 │ │ │ │ + rsbeq r8, r2, r4, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 25262c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq fp, r2, ip, lsr #6 │ │ │ │ + b 993714 │ │ │ │ + rsbeq fp, r2, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 252640 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq fp, r2, ip, ror #24 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x0062bc9c │ │ │ │ ldr r0, [pc, #8] @ 252654 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq ip, r2, r4, lsr r6 │ │ │ │ + b 993714 │ │ │ │ + rsbeq ip, r2, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 252668 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r4, r3, ip, lsr r7 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r4, r3, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 25267c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r7, r3, r8, asr #20 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r7, r3, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 252690 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq ip, r3, r8, ror #11 │ │ │ │ + b 993714 │ │ │ │ + rsbeq ip, r3, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 2526a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r2, r4, r8, asr #15 │ │ │ │ + b 993714 │ │ │ │ + strdeq r2, [r4], #-120 @ 0xffffff88 @ │ │ │ │ ldr r0, [pc, #8] @ 2526b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrdeq r7, [r4], #-172 @ 0xffffff54 @ │ │ │ │ + b 993714 │ │ │ │ + rsbeq r7, r4, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2526cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r7, r4, ip, lsr ip │ │ │ │ + b 993714 │ │ │ │ + rsbeq r7, r4, ip, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 2526e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq sp, r4, r8, lsr r7 │ │ │ │ + b 993714 │ │ │ │ + rsbeq sp, r4, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2526f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strdeq fp, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + b 993714 │ │ │ │ + rsbeq fp, r5, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 252708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq fp, r5, r8, ror pc │ │ │ │ + b 993714 │ │ │ │ + rsbeq fp, r5, r8, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25271c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strheq sp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + b 993714 │ │ │ │ + rsbeq sp, r5, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 252730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq sp, r5, ip, ror #23 │ │ │ │ + b 993714 │ │ │ │ + rsbeq sp, r5, ip, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 252744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq sp, r5, ip, asr ip │ │ │ │ + b 993714 │ │ │ │ + rsbeq sp, r5, ip, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 252758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq sp, r5, ip, ror pc │ │ │ │ + b 993714 │ │ │ │ + rsbeq sp, r5, ip, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 25276c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq lr, r5, r0, asr #15 │ │ │ │ + b 993714 │ │ │ │ + strdeq lr, [r5], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #8] @ 252780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - strheq pc, [r5], #-4 @ │ │ │ │ + b 993714 │ │ │ │ + rsbeq pc, r5, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 252794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r4, r6, r8, asr r0 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r4, r6, r8, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2527a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r4, r6, r4, lsl r6 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r4, r6, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2527bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r5, r6, ip, lsr #4 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r5, r6, ip, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2527d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r8, r6, ip, lsl #11 │ │ │ │ + b 993714 │ │ │ │ + strheq r8, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ ldr r0, [pc, #8] @ 2527e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r8, r6, r0, lsr pc │ │ │ │ + b 993714 │ │ │ │ + rsbeq r8, r6, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 2527f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbeq r9, r6, r8, lsr r5 │ │ │ │ + b 993714 │ │ │ │ + rsbeq r9, r6, r8, ror #10 │ │ │ │ │ │ │ │ 002527fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 2528b0 │ │ │ │ @@ -7372,441 +7372,441 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 991dd0 │ │ │ │ + bl 991e00 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 2528c4 │ │ │ │ ldr r3, [pc, #44] @ 2528b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2528ac │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 8c1458 │ │ │ │ + bl 8c1488 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r5, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adcseq sp, r5, r4, lsr #10 │ │ │ │ - strdeq lr, [r6], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x00865db4 │ │ │ │ + rsbeq lr, r6, r4, lsr #24 │ │ │ │ + addeq r5, r6, r4, ror #27 │ │ │ │ umlaleq r8, r5, r0, r2 │ │ │ │ ldr r0, [pc, #8] @ 2528d8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsr #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 2528ec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsr #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252900 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsr #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 252914 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsl r2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252928 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsl r2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 25293c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsl r2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252950 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsl r2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 252964 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsl #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 252978 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsl #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 25298c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsl #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2529a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsl #4 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 2529b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2529c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2529dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 2529f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-16 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 252a04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, ror #3 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 252a18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, ror #3 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 252a2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, ror #3 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 252a40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, ror #3 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 252a54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsbeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 252a68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsbeq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 252a7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsbeq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 252a90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsbeq r1, [r2], #-16 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 252aa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, asr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 252ab8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, asr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 252acc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, asr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 252ae0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, asr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsheq r1, [r2], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 252af4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 252b08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 252b1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 252b30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrheq r1, [r2], #-16 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 252b44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 252b58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 252b6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 252b80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsr #3 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq r1, [r2], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 252b94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x0072119c │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 252ba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x00721198 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 252bbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x00721194 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 252bd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - @ instruction: 0x00721190 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 252be4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsl #3 │ │ │ │ + b 993714 │ │ │ │ + ldrheq r1, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ ldr r0, [pc, #8] @ 252bf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsl #3 │ │ │ │ + b 993714 │ │ │ │ + ldrheq r1, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 252c0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsl #3 │ │ │ │ + b 993714 │ │ │ │ + ldrheq r1, [r2], #-20 @ 0xffffffec @ │ │ │ │ ldr r0, [pc, #8] @ 252c20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsl #3 │ │ │ │ + b 993714 │ │ │ │ + ldrheq r1, [r2], #-16 @ │ │ │ │ ldr r0, [pc, #8] @ 252c34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, ror r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252c48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, ror r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252c5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, ror r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252c70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, ror r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 252c84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, ror #2 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x0072119c │ │ │ │ ldr r0, [pc, #8] @ 252c98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, ror #2 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00721198 │ │ │ │ ldr r0, [pc, #8] @ 252cac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, ror #2 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00721194 │ │ │ │ ldr r0, [pc, #8] @ 252cc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, ror #2 │ │ │ │ + b 993714 │ │ │ │ + @ instruction: 0x00721190 │ │ │ │ ldr r0, [pc, #8] @ 252cd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, asr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 252ce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, asr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 252cfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, asr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 252d10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, asr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 252d24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, asr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252d38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, asr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252d4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, asr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252d60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, asr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 252d74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 252d88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 252d9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 252db0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsr r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 252dc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 252dd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 252dec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 252e00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsr #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 252e14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsl r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 252e28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsl r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 252e3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsl r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 252e50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsl r1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 252e64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, lsl #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 252e78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, lsl #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 252e8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r4, lsl #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 252ea0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r0, lsl #2 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 252eb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-12 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 252ec8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-8 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 252edc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-4 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 252ef0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - ldrsheq r1, [r2], #-0 @ │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 252f04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, ip, ror #1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 252f18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r1, r2, r8, ror #1 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r1, r2, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 253070 │ │ │ │ ldr r2, [pc, #316] @ 253074 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -7924,15 +7924,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 98b53c │ │ │ │ + b 98b56c │ │ │ │ bl 24a050 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 2530d4 │ │ │ │ mov r1, r4 │ │ │ │ b 2530bc │ │ │ │ @@ -7949,61 +7949,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 253188 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adcseq pc, r5, r0, lsr #9 │ │ │ │ - addseq r6, r5, r0, lsl #18 │ │ │ │ - addeq pc, r8, r8, lsl r3 @ │ │ │ │ - addeq pc, r8, r4, asr #6 │ │ │ │ - addseq r6, r5, r0, ror #17 │ │ │ │ - strdeq pc, [r8], r8 │ │ │ │ - addeq pc, r8, r8, lsl #6 │ │ │ │ + addseq r6, r5, r0, lsr r9 │ │ │ │ + addeq pc, r8, r8, asr #6 │ │ │ │ + addeq pc, r8, r4, ror r3 @ │ │ │ │ + addseq r6, r5, r0, lsl r9 │ │ │ │ + addeq pc, r8, r8, lsr #6 │ │ │ │ + addeq pc, r8, r8, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 2531c0 │ │ │ │ ldr r1, [pc, #28] @ 2531c4 │ │ │ │ ldr r0, [pc, #28] @ 2531c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9d8670 │ │ │ │ + bl 9d86a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a02dc │ │ │ │ - rsbseq sp, r4, ip, lsl r2 │ │ │ │ - rsbseq ip, r4, ip, lsr #20 │ │ │ │ - rsbseq ip, r4, r8, lsr #21 │ │ │ │ + b 9a030c │ │ │ │ + rsbseq sp, r4, ip, asr #4 │ │ │ │ + rsbseq ip, r4, ip, asr sl │ │ │ │ + ldrsbeq ip, [r4], #-168 @ 0xffffff58 @ │ │ │ │ ldr r0, [pc, #8] @ 2531dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq pc, r5, r0, asr r5 @ │ │ │ │ ldr r0, [pc, #8] @ 2531f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq sl, r5, r4, lsr #15 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq sl, [r5], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 2532f4 │ │ │ │ ldr r3, [pc, #232] @ 2532f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 2532fc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r0, [pc, #200] @ 253300 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -8034,29 +8034,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 25325c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 25330c │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 253260 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r8, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adcseq pc, r5, r4, asr #11 │ │ │ │ - umulleq r1, r9, ip, r3 │ │ │ │ + addeq r1, r9, ip, asr #7 │ │ │ │ adcseq pc, r5, r0, ror r5 @ │ │ │ │ umlaleq r7, r5, r8, r8 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 25333c │ │ │ │ ldr r2, [pc, #36] @ 253340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -8064,35 +8064,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ adcseq pc, r5, r4, lsr r5 @ │ │ │ │ - rsbseq r4, r6, ip, lsl #4 │ │ │ │ + rsbseq r4, r6, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 253354 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 990638 │ │ │ │ + b 990668 │ │ │ │ adcseq pc, r5, ip, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 253368 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r9, r7, r4, lsl #8 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r9, r7, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 25337c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r9, r7, r0, lsl #8 │ │ │ │ + b 993714 │ │ │ │ + rsbseq r9, r7, r0, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 253390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9936e4 │ │ │ │ - rsbseq r9, r7, ip, lsr #15 │ │ │ │ + b 993714 │ │ │ │ + ldrsbeq r9, [r7], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 00253394 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -8271,15 +8271,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 75cba4 │ │ │ │ + bl 75cbd4 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adcseq r8, r2, r0, lsl #17 │ │ │ │ │ │ │ │ @@ -8342,24 +8342,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 2537d8 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25372c │ │ │ │ ldr r0, [pc, #392] @ 253908 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 761bc4 │ │ │ │ + bl 761bf4 │ │ │ │ ldr r2, [pc, #372] @ 25390c │ │ │ │ ldr r3, [pc, #344] @ 2538f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -8445,23 +8445,23 @@ │ │ │ │ b 253778 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r5, r8, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r5, r4, ror #8 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ adcseq r8, r2, ip, asr #15 │ │ │ │ - rsbseq r5, r8, ip, lsl r0 │ │ │ │ + rsbseq r5, r8, ip, asr #32 │ │ │ │ adcseq r8, r2, ip, lsr #14 │ │ │ │ adceq r7, r5, ip, ror r3 │ │ │ │ adcseq r8, r2, r4, lsr #13 │ │ │ │ - umulleq r8, r2, r0, r0 │ │ │ │ + addeq r8, r2, r0, asr #1 │ │ │ │ adcseq r8, r2, r4, asr r6 │ │ │ │ - ldrsbeq ip, [pc], #-252 @ │ │ │ │ + rsbseq sp, pc, ip │ │ │ │ adcseq r8, r2, r8, lsl #12 │ │ │ │ - rsbseq r4, r8, r0, ror lr │ │ │ │ + rsbseq r4, r8, r0, lsr #29 │ │ │ │ │ │ │ │ 00253928 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 253a18 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 2539f0 │ │ │ │ @@ -8505,39 +8505,39 @@ │ │ │ │ bls 2539e4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 2539f4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7626dc │ │ │ │ - b 7626dc │ │ │ │ + b 76270c │ │ │ │ + b 76270c │ │ │ │ ldr r0, [pc, #48] @ 253a2c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 75cba4 │ │ │ │ + b 75cbd4 │ │ │ │ mov r0, #22 │ │ │ │ b 25399c │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 25399c │ │ │ │ adceq r7, r5, r0, ror #3 │ │ │ │ adcseq r8, r2, r8, asr r5 │ │ │ │ - addeq r5, r9, sl, lsl #17 │ │ │ │ + @ instruction: 0x008958ba │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ adcseq r8, r2, ip, ror #9 │ │ │ │ - rsbseq r4, r8, r4, asr sp │ │ │ │ + rsbseq r4, r8, r4, lsl #27 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 253a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x009697d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 253ba0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -8572,15 +8572,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24b034 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74beac │ │ │ │ + bl 74bedc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 24b220 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253b54 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -8594,15 +8594,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -8615,22 +8615,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 253bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adcseq r8, r2, r8, asr #10 │ │ │ │ - addeq r9, r3, r4, lsl #11 │ │ │ │ - addeq r9, r3, ip, asr r5 │ │ │ │ - addeq r5, r9, r8, lsr r7 │ │ │ │ - rsbseq r4, r8, r0, asr ip │ │ │ │ - rsbseq r4, r8, r8, lsl ip │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - rsbseq r4, r8, r0, asr #23 │ │ │ │ - ldrsbeq r4, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x008395b4 │ │ │ │ + addeq r9, r3, ip, lsl #11 │ │ │ │ + addeq r5, r9, r8, ror #14 │ │ │ │ + rsbseq r4, r8, r0, lsl #25 │ │ │ │ + rsbseq r4, r8, r8, asr #24 │ │ │ │ + addeq r5, r9, ip, lsl #14 │ │ │ │ + ldrsheq r4, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r4, r8, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 253c48 │ │ │ │ ldr r2, [pc, #108] @ 253c4c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8643,19 +8643,19 @@ │ │ │ │ bl 256298 │ │ │ │ ldr r0, [r4, #616] @ 0x268 │ │ │ │ cmp r0, #0 │ │ │ │ beq 253c10 │ │ │ │ mov r1, #1 │ │ │ │ bl 2487e4 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9aa278 │ │ │ │ + bl 9aa2a8 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 9910ec │ │ │ │ + bl 99111c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 248d18 │ │ │ │ @@ -8664,33 +8664,33 @@ │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr r6, [pc, #144] @ 253d04 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 253cc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #112] @ 253d08 │ │ │ │ ldr r2, [pc, #112] @ 253d0c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 253cec │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -8703,17 +8703,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 537470 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537f64 │ │ │ │ - addeq lr, r0, r0, ror r9 │ │ │ │ - ldrdeq r5, [r9], r0 │ │ │ │ - rsbseq r4, r8, r8, lsl #22 │ │ │ │ + addeq lr, r0, r0, lsr #19 │ │ │ │ + addeq r5, r9, r0, lsl #12 │ │ │ │ + rsbseq r4, r8, r8, lsr fp │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 253e38 │ │ │ │ @@ -8723,35 +8723,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 253e3c │ │ │ │ ldr r1, [pc, #248] @ 253e40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #228] @ 253e44 │ │ │ │ ldr r1, [pc, #228] @ 253e48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #196] @ 253e4c │ │ │ │ ldr r1, [pc, #196] @ 253e50 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #164] @ 253e54 │ │ │ │ ldr r3, [pc, #164] @ 253e58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 253e5c │ │ │ │ @@ -8780,21 +8780,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r9, r8, lsr r5 │ │ │ │ - rsbseq r4, r8, r0, lsl #21 │ │ │ │ - addeq r2, r2, r0, lsr r0 │ │ │ │ - rsbseq r4, r8, r0, lsl #21 │ │ │ │ - @ instruction: 0x00784a98 │ │ │ │ - rsbseq r4, r8, ip, ror sl │ │ │ │ - strdeq r2, [r1], r8 │ │ │ │ + addeq r5, r9, r8, ror #10 │ │ │ │ + ldrheq r4, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r2, r2, r0, rrx │ │ │ │ + ldrheq r4, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r8, r8, asr #21 │ │ │ │ + rsbseq r4, r8, ip, lsr #21 │ │ │ │ + addeq r2, r1, r8, lsr #26 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @@ -8807,54 +8807,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 253fc4 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ bl 323eac │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 253fc8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75f4f8 │ │ │ │ + bl 75f528 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r5, [r4, #600] @ 0x258 │ │ │ │ bl 248a0c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 248a0c │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 990fe4 │ │ │ │ + bl 991014 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 9aa264 │ │ │ │ + bl 9aa294 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #636]! @ 0x27c │ │ │ │ str r3, [r4, #640] @ 0x280 │ │ │ │ mov r3, r4 │ │ │ │ @@ -8877,17 +8877,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 29b4a8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29b4b0 │ │ │ │ - ldrdeq r5, [r9], ip │ │ │ │ - rsbseq r4, r8, ip, ror #18 │ │ │ │ - strdeq r2, [r1], r8 │ │ │ │ + addeq r5, r9, ip, lsl #8 │ │ │ │ + @ instruction: 0x0078499c │ │ │ │ + addeq r2, r1, r8, lsr #24 │ │ │ │ adceq r6, r5, r8, lsr #24 │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #68] @ 25402c │ │ │ │ @@ -8899,18 +8899,18 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 254024 │ │ │ │ mov r0, r4 │ │ │ │ bl 324010 │ │ │ │ mov r0, r4 │ │ │ │ bl 255acc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d108 │ │ │ │ + bl 72d138 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7164e4 │ │ │ │ + b 716514 │ │ │ │ bl 29b4c4 │ │ │ │ b 254000 │ │ │ │ adceq r6, r5, ip, lsr #22 │ │ │ │ andeq r4, r0, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -8941,18 +8941,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 5374e8 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 254118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 9a120c │ │ │ │ + bl 9a123c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 254064 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254104 │ │ │ │ mov r0, r4 │ │ │ │ @@ -8960,19 +8960,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9a1214 │ │ │ │ + bl 9a1244 │ │ │ │ b 254064 │ │ │ │ adceq r6, r5, r8, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq r4, r8, r8, ror #14 │ │ │ │ + @ instruction: 0x00784798 │ │ │ │ │ │ │ │ 0025411c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 2541b4 │ │ │ │ @@ -9036,29 +9036,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr ip, [pc, #160] @ 2542cc │ │ │ │ ldr r2, [pc, #160] @ 2542d0 │ │ │ │ ldr r1, [pc, #160] @ 2542d4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2542a8 │ │ │ │ ldr r2, [pc, #108] @ 2542d8 │ │ │ │ ldr r3, [pc, #88] @ 2542c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -9071,25 +9071,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r5, r4, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r9, r8, lsr r0 │ │ │ │ - rsbseq r4, r8, ip, lsl #11 │ │ │ │ - addeq r1, r2, ip, lsr fp │ │ │ │ + addeq r5, r9, r8, rrx │ │ │ │ + ldrheq r4, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r1, r2, ip, ror #22 │ │ │ │ adceq r6, r5, r8, lsr #17 │ │ │ │ │ │ │ │ 002542dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9113,25 +9113,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537c24 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 537cc8 │ │ │ │ - rsbseq r4, r8, r0, lsr #8 │ │ │ │ + rsbseq r4, r8, r0, asr r4 │ │ │ │ │ │ │ │ 00254350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -9180,16 +9180,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 254574 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ - bl 74d98c │ │ │ │ + bl 75473c │ │ │ │ + bl 74d9bc │ │ │ │ ldr r3, [pc, #296] @ 254578 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2544a0 │ │ │ │ ldr r2, [pc, #276] @ 25457c │ │ │ │ @@ -9227,22 +9227,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 25458c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 254460 │ │ │ │ ldr r2, [pc, #104] @ 254590 │ │ │ │ ldr r3, [pc, #60] @ 254568 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -9250,64 +9250,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 25455c │ │ │ │ ldr r0, [pc, #72] @ 254594 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r9, ip, ror #28 │ │ │ │ + umulleq r4, r9, ip, lr │ │ │ │ adceq r6, r5, r4, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r4, r8, r0, lsr #7 │ │ │ │ - addeq r1, r2, r4, asr r9 │ │ │ │ + ldrsbeq r4, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq r1, r2, r4, lsl #19 │ │ │ │ adceq r6, r5, r8, asr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r6, r5, ip, lsr #13 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r4, r8, r0, lsr #6 │ │ │ │ + rsbseq r4, r8, r0, asr r3 │ │ │ │ adceq r6, r5, ip, ror #11 │ │ │ │ - rsbseq r4, r8, r4, lsl #6 │ │ │ │ + rsbseq r4, r8, r4, lsr r3 │ │ │ │ │ │ │ │ 00254598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 25469c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754c68 │ │ │ │ ldr r2, [pc, #216] @ 2546a0 │ │ │ │ ldr r1, [pc, #216] @ 2546a4 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254664 │ │ │ │ cmp r4, #0 │ │ │ │ beq 254680 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754420 │ │ │ │ + bl 754450 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254640 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c18 │ │ │ │ + bl 754c48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254640 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -9333,29 +9333,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 2546b0 │ │ │ │ ldr r0, [pc, #40] @ 2546b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00894cb0 │ │ │ │ - rsbseq r4, r8, r8, lsr r2 │ │ │ │ - @ instruction: 0x008124b8 │ │ │ │ - rsbseq r4, r8, r4, ror #1 │ │ │ │ - ldrsheq r4, [r8], #-16 @ │ │ │ │ - rsbseq r4, r8, r8, asr #1 │ │ │ │ - rsbseq r4, r8, r8, ror #3 │ │ │ │ + addeq r4, r9, r0, ror #25 │ │ │ │ + rsbseq r4, r8, r8, ror #4 │ │ │ │ + addeq r2, r1, r8, ror #9 │ │ │ │ + rsbseq r4, r8, r4, lsl r1 │ │ │ │ + rsbseq r4, r8, r0, lsr #4 │ │ │ │ + ldrsheq r4, [r8], #-8 @ │ │ │ │ + rsbseq r4, r8, r8, lsl r2 │ │ │ │ │ │ │ │ 002546b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72d03c │ │ │ │ + bl 72d06c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2546e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 255968 │ │ │ │ mov r0, r5 │ │ │ │ bl 323f38 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9370,35 +9370,35 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 324010 │ │ │ │ mov r0, r4 │ │ │ │ bl 255acc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72d108 │ │ │ │ + bl 72d138 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7164e4 │ │ │ │ + b 716514 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #312] @ 25488c │ │ │ │ ldr r2, [pc, #312] @ 254890 │ │ │ │ ldr r1, [pc, #312] @ 254894 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2491c8 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 254810 │ │ │ │ @@ -9461,46 +9461,46 @@ │ │ │ │ b 2547c8 │ │ │ │ ldr r1, [pc, #56] @ 2548b4 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2494bc │ │ │ │ b 2547bc │ │ │ │ - @ instruction: 0x00894bb8 │ │ │ │ - rsbseq r4, r8, r8, asr #32 │ │ │ │ - addeq sp, r0, r8, ror lr │ │ │ │ - rsbseq r4, r8, r4, asr r1 │ │ │ │ - rsbseq r4, r8, ip, asr r1 │ │ │ │ - rsbseq r4, r8, r8, asr r1 │ │ │ │ - rsbseq r4, r8, r0, asr #1 │ │ │ │ - ldrheq r4, [r8], #-4 @ │ │ │ │ - rsbseq r4, r8, r0, ror #1 │ │ │ │ - ldrheq r4, [r8], #-4 @ │ │ │ │ - rsbseq r4, r8, ip, lsl #1 │ │ │ │ + addeq r4, r9, r8, ror #23 │ │ │ │ + rsbseq r4, r8, r8, ror r0 │ │ │ │ + addeq sp, r0, r8, lsr #29 │ │ │ │ + rsbseq r4, r8, r4, lsl #3 │ │ │ │ + rsbseq r4, r8, ip, lsl #3 │ │ │ │ + rsbseq r4, r8, r8, lsl #3 │ │ │ │ + ldrsheq r4, [r8], #-0 @ │ │ │ │ + rsbseq r4, r8, r4, ror #1 │ │ │ │ + rsbseq r4, r8, r0, lsl r1 │ │ │ │ + rsbseq r4, r8, r4, ror #1 │ │ │ │ + ldrheq r4, [r8], #-12 @ │ │ │ │ │ │ │ │ 002548b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #2164] @ 255158 │ │ │ │ ldr r2, [pc, #2164] @ 25515c │ │ │ │ ldr r1, [pc, #2164] @ 255160 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -9695,15 +9695,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 254a20 │ │ │ │ ldr r3, [pc, #1316] @ 255170 │ │ │ │ ldr ip, [pc, #1316] @ 255174 │ │ │ │ @@ -9711,15 +9711,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9758,15 +9758,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -9808,15 +9808,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 255070 │ │ │ │ @@ -9827,15 +9827,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254d30 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 255188 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 25518c │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -9844,15 +9844,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254ab0 │ │ │ │ ldr r3, [pc, #752] @ 255194 │ │ │ │ @@ -9861,15 +9861,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 254ad0 │ │ │ │ ldr r3, [pc, #696] @ 2551a0 │ │ │ │ @@ -9878,15 +9878,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -9915,15 +9915,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254df4 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 254af0 │ │ │ │ ldr r3, [pc, #504] @ 2551b8 │ │ │ │ @@ -9932,15 +9932,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 254b10 │ │ │ │ ldr r3, [pc, #448] @ 2551c4 │ │ │ │ @@ -9949,15 +9949,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 254b30 │ │ │ │ ldr r3, [pc, #392] @ 2551d0 │ │ │ │ @@ -9966,15 +9966,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 254c70 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2550bc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 254cf4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -9984,15 +9984,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ str r0, [sp, #32] │ │ │ │ b 254d30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 254d30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10001,15 +10001,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 254d30 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 254f10 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -10026,47 +10026,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 254da8 │ │ │ │ - addeq r4, r9, r8, lsr #20 │ │ │ │ - ldrheq r3, [r8], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq sp, [r0], r0 │ │ │ │ - addeq r4, r9, r0, lsl #14 │ │ │ │ - rsbseq r3, r8, r0, asr #31 │ │ │ │ - rsbseq r3, r8, r0, ror #24 │ │ │ │ - addeq r4, r9, r0, asr #13 │ │ │ │ - rsbseq r3, r8, r8, lsl #26 │ │ │ │ - rsbseq r3, r8, r4, lsr #24 │ │ │ │ - addeq r4, r9, r4, asr #10 │ │ │ │ + addeq r4, r9, r8, asr sl │ │ │ │ + rsbseq r3, r8, r8, ror #29 │ │ │ │ + addeq sp, r0, r0, lsr #26 │ │ │ │ + addeq r4, r9, r0, lsr r7 │ │ │ │ + ldrsheq r3, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + @ instruction: 0x00783c90 │ │ │ │ + strdeq r4, [r9], r0 │ │ │ │ + rsbseq r3, r8, r8, lsr sp │ │ │ │ + rsbseq r3, r8, r4, asr ip │ │ │ │ + addeq r4, r9, r4, ror r5 │ │ │ │ + rsbseq r3, r8, r8, lsl #27 │ │ │ │ + ldrsbeq r3, [r8], #-168 @ 0xffffff58 @ │ │ │ │ + ldrdeq r4, [r9], ip │ │ │ │ rsbseq r3, r8, r8, asr sp │ │ │ │ - rsbseq r3, r8, r8, lsr #21 │ │ │ │ - addeq r4, r9, ip, lsr #9 │ │ │ │ - rsbseq r3, r8, r8, lsr #26 │ │ │ │ - rsbseq r3, r8, ip, lsl #20 │ │ │ │ - addeq r4, r9, r4, ror #8 │ │ │ │ - ldrsheq r3, [r8], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r3, r8, ip, asr #19 │ │ │ │ - addeq r4, r9, r0, lsr #8 │ │ │ │ - ldrsheq r3, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r3, r8, r8, lsl #19 │ │ │ │ - umulleq r4, r9, r8, r3 │ │ │ │ - rsbseq r3, r8, r4, asr fp │ │ │ │ - rsbseq r3, r8, r0, lsl #18 │ │ │ │ - addeq r4, r9, r8, asr #6 │ │ │ │ - rsbseq r3, r8, r8, asr sl │ │ │ │ - ldrheq r3, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - addeq r4, r9, r4, lsl #6 │ │ │ │ - rsbseq r3, r8, ip, asr #20 │ │ │ │ - rsbseq r3, r8, ip, ror #16 │ │ │ │ - addeq r4, r9, r0, asr #5 │ │ │ │ - rsbseq r3, r8, r0, asr #20 │ │ │ │ - rsbseq r3, r8, r8, lsr #16 │ │ │ │ + rsbseq r3, r8, ip, lsr sl │ │ │ │ + umulleq r4, r9, r4, r4 │ │ │ │ + rsbseq r3, r8, ip, lsr #22 │ │ │ │ + ldrsheq r3, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r4, r9, r0, asr r4 │ │ │ │ + rsbseq r3, r8, r4, lsr #22 │ │ │ │ + ldrheq r3, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r4, r9, r8, asr #7 │ │ │ │ + rsbseq r3, r8, r4, lsl #23 │ │ │ │ + rsbseq r3, r8, r0, lsr r9 │ │ │ │ + addeq r4, r9, r8, ror r3 │ │ │ │ + rsbseq r3, r8, r8, lsl #21 │ │ │ │ + rsbseq r3, r8, r0, ror #17 │ │ │ │ + addeq r4, r9, r4, lsr r3 │ │ │ │ + rsbseq r3, r8, ip, ror sl │ │ │ │ + @ instruction: 0x0078389c │ │ │ │ + strdeq r4, [r9], r0 │ │ │ │ + rsbseq r3, r8, r0, ror sl │ │ │ │ + rsbseq r3, r8, r8, asr r8 │ │ │ │ │ │ │ │ 002551dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10076,25 +10076,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #860] @ 255580 │ │ │ │ ldr r2, [pc, #860] @ 255584 │ │ │ │ ldr r1, [pc, #860] @ 255588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r7, [pc, #832] @ 25558c │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 25530c │ │ │ │ @@ -10123,27 +10123,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 25526c │ │ │ │ ldr r3, [pc, #708] @ 255590 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #692] @ 255594 │ │ │ │ ldr ip, [pc, #692] @ 255598 │ │ │ │ ldr r1, [pc, #692] @ 25559c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 2555a0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 255410 │ │ │ │ ldr r9, [pc, #656] @ 2555a4 │ │ │ │ ldr r3, [pc, #656] @ 2555a8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -10156,21 +10156,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2554f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2554ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #584] @ 2555ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ cmp r4, #2 │ │ │ │ beq 2553bc │ │ │ │ cmp r4, #3 │ │ │ │ beq 25546c │ │ │ │ cmp r4, #4 │ │ │ │ beq 255450 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -10189,27 +10189,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2553a0 │ │ │ │ ldr r3, [pc, #480] @ 2555b0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #460] @ 2555b4 │ │ │ │ ldr ip, [pc, #460] @ 2555b8 │ │ │ │ ldr r1, [pc, #460] @ 2555bc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 2555c0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 2555c4 │ │ │ │ ldr r3, [pc, #348] @ 25557c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -10246,91 +10246,91 @@ │ │ │ │ bne 25532c │ │ │ │ b 2553ac │ │ │ │ ldr r3, [pc, #252] @ 2555b0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #252] @ 2555c8 │ │ │ │ ldr ip, [pc, #252] @ 2555cc │ │ │ │ ldr r1, [pc, #252] @ 2555d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2555d4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 255410 │ │ │ │ ldr r3, [pc, #144] @ 255590 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #196] @ 2555d8 │ │ │ │ ldr ip, [pc, #196] @ 2555dc │ │ │ │ ldr r1, [pc, #196] @ 2555e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2555e4 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 255410 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #148] @ 2555e8 │ │ │ │ ldr r2, [pc, #148] @ 2555ec │ │ │ │ ldr r1, [pc, #148] @ 2555f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ b 2553a0 │ │ │ │ adceq r5, r5, ip, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r9, r8, ror #1 │ │ │ │ - rsbseq r3, r8, r8, ror r5 │ │ │ │ - addeq sp, r0, r4, lsr #7 │ │ │ │ + addeq r4, r9, r8, lsl r1 │ │ │ │ + rsbseq r3, r8, r8, lsr #11 │ │ │ │ + ldrdeq sp, [r0], r4 │ │ │ │ adceq r5, r5, r4, asr #17 │ │ │ │ muleq r0, ip, ip │ │ │ │ - addeq r4, r9, r8, lsr #32 │ │ │ │ - rsbseq r3, r8, ip, lsr #18 │ │ │ │ - rsbseq r3, r8, ip, lsl #11 │ │ │ │ + addeq r4, r9, r8, asr r0 │ │ │ │ + rsbseq r3, r8, ip, asr r9 │ │ │ │ + ldrheq r3, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - strdeq r3, [r9], ip │ │ │ │ - @ instruction: 0x00783494 │ │ │ │ - addeq sp, r0, ip, ror r2 │ │ │ │ + addeq r4, r9, ip, lsr #32 │ │ │ │ + rsbseq r3, r8, r4, asr #9 │ │ │ │ + addeq sp, r0, ip, lsr #5 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ - addeq r3, r9, r4, lsr #30 │ │ │ │ - rsbseq r3, r8, r4, asr #17 │ │ │ │ - rsbseq r3, r8, r4, lsl #9 │ │ │ │ + addeq r3, r9, r4, asr pc │ │ │ │ + ldrsheq r3, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + ldrheq r3, [r8], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ strdeq r5, [r5], r8 @ │ │ │ │ - addeq r3, r9, ip, lsr lr │ │ │ │ - ldrheq r3, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, r8, r0, lsr #7 │ │ │ │ + addeq r3, r9, ip, ror #28 │ │ │ │ + rsbseq r3, r8, r4, ror #15 │ │ │ │ + ldrsbeq r3, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ - rsbseq r3, r8, ip, lsr r7 │ │ │ │ - rsbseq r3, r8, r8, asr r3 │ │ │ │ + addeq r3, r9, r4, lsr #28 │ │ │ │ + rsbseq r3, r8, ip, ror #14 │ │ │ │ + rsbseq r3, r8, r8, lsl #7 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - @ instruction: 0x00893db8 │ │ │ │ - rsbseq r3, r8, r8, asr #4 │ │ │ │ - addeq sp, r0, r8, ror r0 │ │ │ │ + addeq r3, r9, r8, ror #27 │ │ │ │ + rsbseq r3, r8, r8, ror r2 │ │ │ │ + addeq sp, r0, r8, lsr #1 │ │ │ │ │ │ │ │ 002555f4 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -10405,15 +10405,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 255770 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 255774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10423,42 +10423,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 255780 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 255784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 255718 │ │ │ │ bl 24b550 │ │ │ │ - addeq r3, r9, r4, lsl ip │ │ │ │ - rsbseq r3, r8, r4, lsl #12 │ │ │ │ - rsbseq r3, r8, r8, ror r1 │ │ │ │ + addeq r3, r9, r4, asr #24 │ │ │ │ + rsbseq r3, r8, r4, lsr r6 │ │ │ │ + rsbseq r3, r8, r8, lsr #3 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - addeq r3, r9, r8, asr #23 │ │ │ │ - rsbseq r3, r8, r8, lsl r6 │ │ │ │ - rsbseq r3, r8, r0, lsr r1 │ │ │ │ + strdeq r3, [r9], r8 │ │ │ │ + rsbseq r3, r8, r8, asr #12 │ │ │ │ + rsbseq r3, r8, r0, ror #2 │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 2557ac │ │ │ │ ldr r2, [pc, #28] @ 2557b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2557b4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, r4, lsl #7 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r3, r8, r0, lsl r6 │ │ │ │ + rsbseq r3, r8, r0, asr #12 │ │ │ │ ldr r1, [pc, #8] @ 2557c8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990b2c │ │ │ │ - ldrsheq r3, [r8], #-84 @ 0xffffffac @ │ │ │ │ + b 990b5c │ │ │ │ + rsbseq r3, r8, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 255848 │ │ │ │ ldr r2, [pc, #100] @ 25584c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10478,40 +10478,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5379f4 │ │ │ │ adceq r5, r5, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, r8, asr pc │ │ │ │ + rsbseq r2, r8, r8, lsl #31 │ │ │ │ │ │ │ │ 00255854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 255898 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 990fe4 │ │ │ │ + bl 991014 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 990fe4 │ │ │ │ + bl 991014 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 990fe4 │ │ │ │ + b 991014 │ │ │ │ adcseq r6, r2, ip, asr #14 │ │ │ │ │ │ │ │ 0025589c : │ │ │ │ ldr r3, [pc, #40] @ 2558cc │ │ │ │ ldr r2, [pc, #40] @ 2558d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -10522,26 +10522,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ adceq r5, r5, r0, ror r2 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adcseq r6, r2, r0, lsl #14 │ │ │ │ - @ instruction: 0x00782e9c │ │ │ │ + rsbseq r2, r8, ip, asr #29 │ │ │ │ │ │ │ │ 002558dc : │ │ │ │ ldr r0, [pc, #20] @ 2558f8 │ │ │ │ ldr r1, [pc, #20] @ 2558fc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ @ instruction: 0x00b266d4 │ │ │ │ - rsbseq r2, r8, r0, ror lr │ │ │ │ + rsbseq r2, r8, r0, lsr #29 │ │ │ │ │ │ │ │ 00255900 : │ │ │ │ ldr r3, [pc, #68] @ 25594c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25593c │ │ │ │ @@ -10595,15 +10595,15 @@ │ │ │ │ bne 255a78 │ │ │ │ ldr r5, [pc, #220] @ 255aa8 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #628] @ 0x274 │ │ │ │ str r6, [r4, #632] @ 0x278 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 255aac │ │ │ │ add r4, r4, #628 @ 0x274 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -10645,24 +10645,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umlaleq r5, r5, r4, r1 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adcseq r6, r2, r0, lsr #12 │ │ │ │ - rsbseq r3, r8, r8, lsl r4 │ │ │ │ + rsbseq r3, r8, r8, asr #8 │ │ │ │ adceq sl, r5, r4, lsr r6 │ │ │ │ adcseq r6, r2, ip, asr #11 │ │ │ │ adceq sl, r5, ip, ror #11 │ │ │ │ - addeq r3, r9, r4, asr #18 │ │ │ │ - ldrsheq r2, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r3, r8, ip, ror #6 │ │ │ │ - addeq r3, r9, ip, lsl r9 │ │ │ │ - ldrsbeq r2, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r3, r8, ip, ror #6 │ │ │ │ + addeq r3, r9, r4, ror r9 │ │ │ │ + rsbseq r2, r8, r8, lsr #26 │ │ │ │ + @ instruction: 0x0078339c │ │ │ │ + addeq r3, r9, ip, asr #18 │ │ │ │ + rsbseq r2, r8, r0, lsl #26 │ │ │ │ + @ instruction: 0x0078339c │ │ │ │ │ │ │ │ 00255acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 255b84 │ │ │ │ @@ -10706,15 +10706,15 @@ │ │ │ │ b 255b34 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2557b8 │ │ │ │ adceq r5, r5, r0, lsr r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x00b264bc │ │ │ │ - rsbseq r3, r8, ip, lsr #5 │ │ │ │ + ldrsbeq r3, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ adcseq r6, r2, r8, ror r4 │ │ │ │ umlaleq sl, r5, r4, r4 │ │ │ │ │ │ │ │ 00255b9c : │ │ │ │ ldr r3, [pc, #60] @ 255be0 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -10792,41 +10792,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 255d38 │ │ │ │ bl 2557cc │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 255d08 │ │ │ │ ldr r3, [pc, #96] @ 255d3c │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 255d40 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 255cd4 │ │ │ │ b 255c58 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, r0, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r4, [r5], r4 @ │ │ │ │ @ instruction: 0x00a54eb4 │ │ │ │ adcseq r6, r2, r8, lsl #6 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r2, r8, r4, ror #20 │ │ │ │ + @ instruction: 0x00782a94 │ │ │ │ │ │ │ │ 00255d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -10845,15 +10845,15 @@ │ │ │ │ │ │ │ │ 00255d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 255f8c │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 255f90 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 255f60 │ │ │ │ @@ -10896,15 +10896,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255e34 │ │ │ │ ldr r3, [pc, #324] @ 255fa4 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [pc, #308] @ 255fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 255e94 │ │ │ │ b 255ec4 │ │ │ │ @@ -10945,16 +10945,16 @@ │ │ │ │ bgt 255ef0 │ │ │ │ ldr r0, [pc, #152] @ 255fb4 │ │ │ │ ldr r1, [pc, #152] @ 255fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 990b2c │ │ │ │ - bl 9d8650 │ │ │ │ + bl 990b5c │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -10973,33 +10973,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r8, ror #26 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x00b261b4 │ │ │ │ - rsbseq r2, r8, r0, asr r9 │ │ │ │ + rsbseq r2, r8, r0, lsl #19 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ adcseq r6, r2, r8, asr r1 │ │ │ │ umlaleq sl, r5, r0, r1 │ │ │ │ ldrsheq r6, [r2], r0 @ │ │ │ │ - rsbseq r2, r8, r0, ror r8 │ │ │ │ + rsbseq r2, r8, r0, lsr #17 │ │ │ │ umlalseq r6, r2, ip, r0 │ │ │ │ - rsbseq r2, r8, r8, lsr r8 │ │ │ │ - addeq r3, r9, r4, lsr r4 │ │ │ │ - rsbseq r2, r8, r4, lsr #29 │ │ │ │ - rsbseq r2, r8, r4, ror #15 │ │ │ │ + rsbseq r2, r8, r8, ror #16 │ │ │ │ + addeq r3, r9, r4, ror #8 │ │ │ │ + ldrsbeq r2, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r2, r8, r4, lsl r8 │ │ │ │ │ │ │ │ 00255fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 256068 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 25606c │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -11020,37 +11020,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 991198 │ │ │ │ + bl 9911c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ andeq r0, r0, r8 │ │ │ │ adceq r4, r5, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ umlalseq r5, r2, r0, pc @ │ │ │ │ - rsbseq r2, r8, ip, lsr #14 │ │ │ │ + rsbseq r2, r8, ip, asr r7 │ │ │ │ │ │ │ │ 0025607c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 256164 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r5, [pc, #188] @ 256168 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11094,30 +11094,30 @@ │ │ │ │ bne 256134 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 256100 │ │ │ │ adceq r4, r5, r0, lsl #21 │ │ │ │ adcseq r5, r2, r0, lsl pc │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r2, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, r8, r0, lsl #26 │ │ │ │ @ instruction: 0x00b25eb0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r2, r8, r8, lsr #12 │ │ │ │ + rsbseq r2, r8, r8, asr r6 │ │ │ │ │ │ │ │ 00256180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 25623c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r5, [pc, #144] @ 256240 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11145,20 +11145,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 256200 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 991148 │ │ │ │ + bl 991178 │ │ │ │ b 256200 │ │ │ │ adceq r4, r5, ip, ror r9 │ │ │ │ adcseq r5, r2, ip, lsl #28 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, ip, asr #23 │ │ │ │ + ldrsheq r2, [r8], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x00b25db0 │ │ │ │ │ │ │ │ 00256250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11233,15 +11233,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256400 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -11250,30 +11250,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256348 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 256358 │ │ │ │ ldr r1, [pc, #108] @ 25644c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 256450 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r0, [pc, #96] @ 256454 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 991198 │ │ │ │ + b 9911c8 │ │ │ │ bl 537cc8 │ │ │ │ bl 255d88 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 255fc8 │ │ │ │ @@ -11281,19 +11281,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 537c24 │ │ │ │ b 25639c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 256458 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ adceq r4, r5, ip, lsl #16 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r8, r8, lsr r4 │ │ │ │ - rsbseq r2, r8, r4, ror r3 │ │ │ │ + rsbseq r2, r8, r8, ror #8 │ │ │ │ + rsbseq r2, r8, r4, lsr #7 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ adcseq r5, r2, r4, asr #23 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0025645c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -11385,44 +11385,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 256644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 256514 │ │ │ │ ldr r0, [pc, #60] @ 256648 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 256514 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r5, r8, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r4, r5, r4, ror r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r4, [r5], r8 @ │ │ │ │ andeq r2, r0, ip, lsr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r8, r4, lsr r8 │ │ │ │ - rsbseq r2, r8, ip, asr r8 │ │ │ │ + rsbseq r2, r8, r4, ror #16 │ │ │ │ + rsbseq r2, r8, ip, lsl #17 │ │ │ │ │ │ │ │ 0025664c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 2567b0 │ │ │ │ @@ -11486,44 +11486,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2567d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2566c8 │ │ │ │ ldr r0, [pc, #60] @ 2567d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2566c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r5, ip, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r4, r5, r8, ror #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r4, r5, r4, asr #8 │ │ │ │ andeq r2, r0, r8, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r8, r4, lsl r7 │ │ │ │ - rsbseq r2, r8, r8, lsr r7 │ │ │ │ + rsbseq r2, r8, r4, asr #14 │ │ │ │ + rsbseq r2, r8, r8, ror #14 │ │ │ │ │ │ │ │ 002567d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -11802,20 +11802,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 256bf4 │ │ │ │ b 256a8c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r5], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r8, r4, lsr #9 │ │ │ │ + ldrsbeq r2, [r8], #-68 @ 0xffffffbc @ │ │ │ │ adceq r4, r5, r0, lsl #1 │ │ │ │ - rsbseq r2, r8, ip, lsl r4 │ │ │ │ - rsbseq r2, r8, r0, asr #7 │ │ │ │ - rsbseq r2, r8, r8, ror #6 │ │ │ │ - rsbseq r2, r8, r8, lsl r3 │ │ │ │ + rsbseq r2, r8, ip, asr #8 │ │ │ │ + ldrsheq r2, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x00782398 │ │ │ │ + rsbseq r2, r8, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 256dac │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -11838,15 +11838,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 256a00 │ │ │ │ cmp r6, fp │ │ │ │ bge 256d0c │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 256db0 │ │ │ │ ldr r1, [pc, #224] @ 256db4 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -11897,20 +11897,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq r2, [r8], #-36 @ 0xffffffdc @ │ │ │ │ - addeq r9, r2, r8, ror #9 │ │ │ │ - rsbseq r2, r8, r0, asr r2 │ │ │ │ - rsbseq r2, r8, ip, lsr r2 │ │ │ │ - rsbseq r2, r8, r8, lsl r2 │ │ │ │ - addeq ip, r8, r0, asr #3 │ │ │ │ + rsbseq r2, r8, r4, ror #5 │ │ │ │ + addeq r9, r2, r8, lsl r5 │ │ │ │ + rsbseq r2, r8, r0, lsl #5 │ │ │ │ + rsbseq r2, r8, ip, ror #4 │ │ │ │ + rsbseq r2, r8, r8, asr #4 │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -11936,15 +11936,15 @@ │ │ │ │ bl 24a314 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 256e94 │ │ │ │ cmp r1, #6 │ │ │ │ beq 256e80 │ │ │ │ ldr r7, [pc, #92] @ 256ea8 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 256e04 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248940 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -11997,15 +11997,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 256dc4 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 256ff4 │ │ │ │ ldr r3, [pc, #356] @ 257098 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -12088,16 +12088,16 @@ │ │ │ │ blx r4 │ │ │ │ b 256fe8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, r0, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, r8, lsl fp │ │ │ │ - ldrsheq r1, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r1, r8, r8, lsr #30 │ │ │ │ + rsbseq r1, r8, r4, lsr #30 │ │ │ │ + rsbseq r1, r8, r8, asr pc │ │ │ │ │ │ │ │ 002570a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -12122,15 +12122,15 @@ │ │ │ │ bl 256dc4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 257180 │ │ │ │ ldr r3, [pc, #200] @ 2571e4 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 257148 │ │ │ │ mov r1, r4 │ │ │ │ @@ -12173,15 +12173,15 @@ │ │ │ │ blx r3 │ │ │ │ b 257174 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, ip, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, ip, lsl #19 │ │ │ │ - rsbseq r1, r8, r0, lsl #28 │ │ │ │ + rsbseq r1, r8, r0, lsr lr │ │ │ │ │ │ │ │ 002571f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 257430 │ │ │ │ @@ -12208,15 +12208,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 256dc4 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2573fc │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -12323,19 +12323,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r3, r5, r4, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ - rsbseq r1, r8, r4, lsl #24 │ │ │ │ + rsbseq r1, r8, r4, lsr ip │ │ │ │ adceq r3, r5, r0, asr r7 │ │ │ │ - addeq r1, r9, r0, lsr #31 │ │ │ │ - rsbseq r1, r8, r0, lsl ip │ │ │ │ - rsbseq r1, r8, r0, lsr #24 │ │ │ │ + ldrdeq r1, [r9], r0 │ │ │ │ + rsbseq r1, r8, r0, asr #24 │ │ │ │ + rsbseq r1, r8, r0, asr ip │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 00257454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -12368,15 +12368,15 @@ │ │ │ │ bhi 257590 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 2575bc │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -12423,30 +12423,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r3, r5, r0, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip │ │ │ │ adceq r3, r5, ip, ror #11 │ │ │ │ - ldrsheq r1, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - addeq r1, r9, r4, lsr #28 │ │ │ │ - @ instruction: 0x00781a90 │ │ │ │ - rsbseq r1, r8, ip, lsr #21 │ │ │ │ + rsbseq r1, r8, r4, lsr #22 │ │ │ │ + addeq r1, r9, r4, asr lr │ │ │ │ + rsbseq r1, r8, r0, asr #21 │ │ │ │ + ldrsbeq r1, [r8], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 257600 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - addeq fp, r5, ip, asr pc │ │ │ │ + addeq fp, r5, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -12584,28 +12584,28 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, ip, asr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ adceq r3, r5, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ - rsbseq r1, r8, r0, lsl #18 │ │ │ │ + rsbseq r1, r8, r0, lsr r9 │ │ │ │ adceq r3, r5, ip, lsr r3 │ │ │ │ muleq r0, r8, lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 732de4 │ │ │ │ + bl 732e14 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -12625,15 +12625,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 732dc8 │ │ │ │ + bl 732df8 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 257a6c │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -12728,18 +12728,18 @@ │ │ │ │ b 2579c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r5, ip, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r5, r0, lsr #4 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - rsbseq r1, r8, r0, lsr #14 │ │ │ │ + rsbseq r1, r8, r0, asr r7 │ │ │ │ adceq r3, r5, r4, asr #2 │ │ │ │ andeq r3, r0, r4, lsr #8 │ │ │ │ - rsbseq r1, r8, r4, ror #9 │ │ │ │ + rsbseq r1, r8, r4, lsl r5 │ │ │ │ │ │ │ │ 00257a88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -12889,42 +12889,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 257cfc │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 257cb4 │ │ │ │ - rsbseq r9, sp, r0, ror #22 │ │ │ │ - rsbseq r1, r8, r8, lsr #8 │ │ │ │ - ldrheq r1, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x007d9b90 │ │ │ │ + rsbseq r1, r8, r8, asr r4 │ │ │ │ + rsbseq r1, r8, r4, ror #7 │ │ │ │ │ │ │ │ 00257d00 : │ │ │ │ ldr r3, [pc, #4] @ 257d0c │ │ │ │ add r3, pc, r3 │ │ │ │ b 257bec │ │ │ │ - ldrheq r1, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r1, r8, r0, ror #7 │ │ │ │ │ │ │ │ 00257d10 : │ │ │ │ ldr r3, [pc, #4] @ 257d1c │ │ │ │ add r3, pc, r3 │ │ │ │ b 257bec │ │ │ │ - rsbseq r1, r8, r8, lsr #7 │ │ │ │ + ldrsbeq r1, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 257d50 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - ldrdeq r7, [r4], r0 │ │ │ │ + addeq r8, r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 257d8c │ │ │ │ @@ -12938,16 +12938,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 257dac │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbseq r1, r8, r4, asr #6 │ │ │ │ - rsbseq r1, r8, r8, lsr r3 │ │ │ │ + rsbseq r1, r8, r4, ror r3 │ │ │ │ + rsbseq r1, r8, r8, ror #6 │ │ │ │ │ │ │ │ 00257db0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -13030,17 +13030,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbseq r1, r8, r4, lsr r2 │ │ │ │ - addeq r1, r9, r4, lsl #10 │ │ │ │ - rsbseq r1, r8, r4, lsl r2 │ │ │ │ + rsbseq r1, r8, r4, ror #4 │ │ │ │ + addeq r1, r9, r4, lsr r5 │ │ │ │ + rsbseq r1, r8, r4, asr #4 │ │ │ │ │ │ │ │ 00257f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -13119,15 +13119,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adcseq r4, r2, r8, asr #1 │ │ │ │ - addeq r8, r2, ip, ror r1 │ │ │ │ + addeq r8, r2, ip, lsr #3 │ │ │ │ │ │ │ │ 00258060 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -13669,21 +13669,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 258904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r1, r9, r4, lsl r2 │ │ │ │ - addeq r0, r9, r0, lsr #27 │ │ │ │ - rsbseq r0, r8, r0, lsl #17 │ │ │ │ + addeq r1, r9, r4, asr #4 │ │ │ │ + ldrdeq r0, [r9], r0 @ │ │ │ │ + ldrheq r0, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r0, r9, r4, lsl #27 │ │ │ │ - rsbseq r0, r8, r4, ror #16 │ │ │ │ - rsbseq r0, r8, ip, ror r8 │ │ │ │ + @ instruction: 0x00890db4 │ │ │ │ + @ instruction: 0x00780894 │ │ │ │ + rsbseq r0, r8, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -13767,24 +13767,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 258a9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r0, r9, r8, asr ip │ │ │ │ - rsbseq r0, r8, r0, lsr r7 │ │ │ │ + addeq r0, r9, r8, lsl #25 │ │ │ │ + rsbseq r0, r8, r0, ror #14 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r0, r9, r0, lsr ip │ │ │ │ - rsbseq r0, r8, ip, asr r7 │ │ │ │ - rsbseq r0, r8, r8, lsl #14 │ │ │ │ + addeq r0, r9, r0, ror #24 │ │ │ │ + rsbseq r0, r8, ip, lsl #15 │ │ │ │ + rsbseq r0, r8, r8, lsr r7 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - addeq r0, r9, r4, lsl #24 │ │ │ │ - rsbseq r0, r8, r0, lsr r7 │ │ │ │ - ldrsbeq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r0, r9, r4, lsr ip │ │ │ │ + rsbseq r0, r8, r0, ror #14 │ │ │ │ + rsbseq r0, r8, ip, lsl #14 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 2598f4 │ │ │ │ ldr ip, [pc, #3644] @ 2598f8 │ │ │ │ @@ -14698,46 +14698,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r2, r5, ip, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r5, r0, asr #29 │ │ │ │ - addeq r0, r9, ip, asr r6 │ │ │ │ + addeq r0, r9, ip, lsl #13 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r0, r9, r0, asr #9 │ │ │ │ - rsbseq pc, r7, r0, lsr #31 │ │ │ │ - ldrheq pc, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + strdeq r0, [r9], r0 @ │ │ │ │ + ldrsbeq pc, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq pc, r7, r8, ror #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq pc, r8, r0, lsl #30 │ │ │ │ - addeq pc, r8, r8, lsl #30 │ │ │ │ - rsbseq pc, r7, r4, asr #20 │ │ │ │ - rsbseq pc, r7, r0, ror #20 │ │ │ │ - addeq pc, r8, r4, ror lr @ │ │ │ │ - ldrsheq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq pc, r7, ip, asr #18 │ │ │ │ + addeq pc, r8, r0, lsr pc @ │ │ │ │ + addeq pc, r8, r8, lsr pc @ │ │ │ │ + rsbseq pc, r7, r4, ror sl @ │ │ │ │ + @ instruction: 0x0077fa90 │ │ │ │ + addeq pc, r8, r4, lsr #29 │ │ │ │ + rsbseq pc, r7, r8, lsr #20 │ │ │ │ + rsbseq pc, r7, ip, ror r9 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq pc, r8, r8, asr #28 │ │ │ │ - ldrsheq pc, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq pc, r7, r0, lsl #19 │ │ │ │ + addeq pc, r8, r8, ror lr @ │ │ │ │ + rsbseq pc, r7, ip, lsr #20 │ │ │ │ + ldrheq pc, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + addeq pc, r8, ip, asr #28 │ │ │ │ + rsbseq pc, r7, ip, ror #19 │ │ │ │ + rsbseq pc, r7, r4, lsr #18 │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ addeq pc, r8, ip, lsl lr @ │ │ │ │ - ldrheq pc, [r7], #-156 @ 0xffffff64 @ │ │ │ │ ldrsheq pc, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq pc, r8, ip, ror #27 │ │ │ │ - rsbseq pc, r7, r4, asr #17 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq pc, r8, r4, asr #27 │ │ │ │ - rsbseq pc, r7, r4, lsr r9 @ │ │ │ │ - @ instruction: 0x0077f89c │ │ │ │ + strdeq pc, [r8], r4 │ │ │ │ + rsbseq pc, r7, r4, ror #18 │ │ │ │ + rsbseq pc, r7, ip, asr #17 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq pc, r8, r0, lsr #27 │ │ │ │ - rsbseq pc, r7, ip, ror r8 @ │ │ │ │ - addeq pc, r8, r4, ror sp @ │ │ │ │ - rsbseq pc, r7, r4, asr r8 @ │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + rsbseq pc, r7, ip, lsr #17 │ │ │ │ + addeq pc, r8, r4, lsr #27 │ │ │ │ + rsbseq pc, r7, r4, lsl #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 25a7c4 │ │ │ │ ldr ip, [pc, #3624] @ 25a7c8 │ │ │ │ @@ -15647,44 +15647,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r1, r5, r8, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r0, [r5], r4 @ │ │ │ │ - addeq pc, r8, r5, lsl #15 │ │ │ │ - addeq pc, r8, r4, lsr #9 │ │ │ │ - rsbseq lr, r7, r4, lsl #31 │ │ │ │ - @ instruction: 0x0077ef9c │ │ │ │ - addeq pc, r8, r1, asr #32 │ │ │ │ - addeq pc, r8, r4, lsr r0 @ │ │ │ │ - rsbseq lr, r7, r0, ror fp │ │ │ │ - rsbseq lr, r7, ip, lsl #23 │ │ │ │ - addeq lr, r8, r4, lsr #31 │ │ │ │ - rsbseq lr, r7, r8, lsr #22 │ │ │ │ - rsbseq lr, r7, ip, ror sl │ │ │ │ + @ instruction: 0x0088f7b5 │ │ │ │ + ldrdeq pc, [r8], r4 │ │ │ │ + ldrheq lr, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq lr, r7, ip, asr #31 │ │ │ │ + addeq pc, r8, r1, ror r0 @ │ │ │ │ + addeq pc, r8, r4, rrx │ │ │ │ + rsbseq lr, r7, r0, lsr #23 │ │ │ │ + ldrheq lr, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq lr, [r8], r4 │ │ │ │ + rsbseq lr, r7, r8, asr fp │ │ │ │ + rsbseq lr, r7, ip, lsr #21 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq lr, r8, r8, ror pc │ │ │ │ - rsbseq lr, r7, ip, lsr #22 │ │ │ │ - ldrheq lr, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + addeq lr, r8, r8, lsr #31 │ │ │ │ + rsbseq lr, r7, ip, asr fp │ │ │ │ + rsbseq lr, r7, r0, ror #21 │ │ │ │ + addeq lr, r8, ip, ror pc │ │ │ │ + rsbseq lr, r7, ip, lsl fp │ │ │ │ + rsbseq lr, r7, r4, asr sl │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ addeq lr, r8, ip, asr #30 │ │ │ │ - rsbseq lr, r7, ip, ror #21 │ │ │ │ rsbseq lr, r7, r4, lsr #20 │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq lr, r8, ip, lsl pc │ │ │ │ - ldrsheq lr, [r7], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq lr, [r8], r4 │ │ │ │ - rsbseq lr, r7, r4, ror #20 │ │ │ │ - rsbseq lr, r7, ip, asr #19 │ │ │ │ + addeq lr, r8, r4, lsr #30 │ │ │ │ + @ instruction: 0x0077ea94 │ │ │ │ + ldrsheq lr, [r7], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrdeq lr, [r8], r0 │ │ │ │ - rsbseq lr, r7, ip, lsr #19 │ │ │ │ - addeq lr, r8, r4, lsr #29 │ │ │ │ - rsbseq lr, r7, r4, lsl #19 │ │ │ │ + addeq lr, r8, r0, lsl #30 │ │ │ │ + ldrsbeq lr, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq lr, [r8], r4 │ │ │ │ + ldrheq lr, [r7], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 25b75c │ │ │ │ ldr ip, [pc, #3828] @ 25b760 │ │ │ │ @@ -16646,48 +16646,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r0, r5, ip, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r0, r5, r4, ror #1 │ │ │ │ - addeq lr, r8, r6, lsr #17 │ │ │ │ + ldrdeq lr, [r8], r6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - ldrdeq lr, [r8], ip │ │ │ │ - ldrheq lr, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq lr, [r7], #-20 @ 0xffffffec @ │ │ │ │ + addeq lr, r8, ip, lsl #14 │ │ │ │ + rsbseq lr, r7, ip, ror #3 │ │ │ │ + rsbseq lr, r7, r4, lsl #4 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq lr, r8, r2, lsl #2 │ │ │ │ + addeq lr, r8, r2, lsr r1 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq lr, r8, r0, lsr #1 │ │ │ │ - ldrsbeq sp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - addeq lr, r8, ip │ │ │ │ - @ instruction: 0x0077db90 │ │ │ │ - rsbseq sp, r7, r4, ror #21 │ │ │ │ + ldrdeq lr, [r8], r0 │ │ │ │ + rsbseq sp, r7, ip, lsl #24 │ │ │ │ + rsbseq sp, r7, r8, lsr #24 │ │ │ │ + addeq lr, r8, ip, lsr r0 │ │ │ │ + rsbseq sp, r7, r0, asr #23 │ │ │ │ + rsbseq sp, r7, r4, lsl fp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r8, r0, ror #31 │ │ │ │ - @ instruction: 0x0077db94 │ │ │ │ - rsbseq sp, r7, r8, lsl fp │ │ │ │ + addeq lr, r8, r0, lsl r0 │ │ │ │ + rsbseq sp, r7, r4, asr #23 │ │ │ │ + rsbseq sp, r7, r8, asr #22 │ │ │ │ + addeq sp, r8, r4, ror #31 │ │ │ │ + rsbseq sp, r7, r4, lsl #23 │ │ │ │ + ldrheq sp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ @ instruction: 0x0088dfb4 │ │ │ │ - rsbseq sp, r7, r4, asr fp │ │ │ │ rsbseq sp, r7, ip, lsl #21 │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq sp, r8, r4, lsl #31 │ │ │ │ - rsbseq sp, r7, ip, asr sl │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r8, ip, asr pc │ │ │ │ - rsbseq sp, r7, ip, asr #21 │ │ │ │ - rsbseq sp, r7, r4, lsr sl │ │ │ │ + addeq sp, r8, ip, lsl #31 │ │ │ │ + ldrsheq sp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, r7, r4, ror #20 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sp, r8, r8, lsr pc │ │ │ │ - rsbseq sp, r7, r4, lsl sl │ │ │ │ - addeq sp, r8, ip, lsl #30 │ │ │ │ - rsbseq sp, r7, ip, ror #19 │ │ │ │ + addeq sp, r8, r8, ror #30 │ │ │ │ + rsbseq sp, r7, r4, asr #20 │ │ │ │ + addeq sp, r8, ip, lsr pc │ │ │ │ + rsbseq sp, r7, ip, lsl sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 25c62c │ │ │ │ ldr ip, [pc, #3608] @ 25c630 │ │ │ │ @@ -17593,44 +17593,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq pc, r4, r0, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r4, r8, ror #2 │ │ │ │ - addeq sp, r8, fp, lsr #18 │ │ │ │ - addeq sp, r8, r8, lsr r6 │ │ │ │ - rsbseq sp, r7, r8, lsl r1 │ │ │ │ - rsbseq sp, r7, r0, lsr r1 │ │ │ │ - strdeq sp, [r8], r3 │ │ │ │ - addeq sp, r8, ip, asr #3 │ │ │ │ - rsbseq ip, r7, r8, lsl #26 │ │ │ │ - rsbseq ip, r7, r4, lsr #26 │ │ │ │ - addeq sp, r8, ip, lsr r1 │ │ │ │ - rsbseq ip, r7, r0, asr #25 │ │ │ │ - rsbseq ip, r7, r4, lsl ip │ │ │ │ + addeq sp, r8, fp, asr r9 │ │ │ │ + addeq sp, r8, r8, ror #12 │ │ │ │ + rsbseq sp, r7, r8, asr #2 │ │ │ │ + rsbseq sp, r7, r0, ror #2 │ │ │ │ + addeq sp, r8, r3, lsr #4 │ │ │ │ + strdeq sp, [r8], ip │ │ │ │ + rsbseq ip, r7, r8, lsr sp │ │ │ │ + rsbseq ip, r7, r4, asr sp │ │ │ │ + addeq sp, r8, ip, ror #2 │ │ │ │ + ldrsheq ip, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, r7, r4, asr #24 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq sp, r8, r0, lsl r1 │ │ │ │ - rsbseq ip, r7, r4, asr #25 │ │ │ │ - rsbseq ip, r7, r8, asr #24 │ │ │ │ + addeq sp, r8, r0, asr #2 │ │ │ │ + ldrsheq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r7, r8, ror ip │ │ │ │ + addeq sp, r8, r4, lsl r1 │ │ │ │ + ldrheq ip, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq ip, r7, ip, ror #23 │ │ │ │ + andeq r0, r0, r7, lsl r2 │ │ │ │ addeq sp, r8, r4, ror #1 │ │ │ │ - rsbseq ip, r7, r4, lsl #25 │ │ │ │ ldrheq ip, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - andeq r0, r0, r7, lsl r2 │ │ │ │ - strheq sp, [r8], r4 │ │ │ │ - rsbseq ip, r7, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sp, r8, ip, lsl #1 │ │ │ │ - ldrsheq ip, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq ip, r7, r4, ror #22 │ │ │ │ + strheq sp, [r8], ip │ │ │ │ + rsbseq ip, r7, ip, lsr #24 │ │ │ │ + @ instruction: 0x0077cb94 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq sp, r8, r8, rrx │ │ │ │ - rsbseq ip, r7, r4, asr #22 │ │ │ │ - addeq sp, r8, ip, lsr r0 │ │ │ │ - rsbseq ip, r7, ip, lsl fp │ │ │ │ + umulleq sp, r8, r8, r0 │ │ │ │ + rsbseq ip, r7, r4, ror fp │ │ │ │ + addeq sp, r8, ip, rrx │ │ │ │ + rsbseq ip, r7, ip, asr #22 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 25c84c │ │ │ │ mov r4, r0 │ │ │ │ @@ -17725,22 +17725,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 25c86c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq ip, r8, r8, lsl #31 │ │ │ │ - addeq ip, r8, ip, asr sp │ │ │ │ + @ instruction: 0x0088cfb8 │ │ │ │ + addeq ip, r8, ip, lsl #27 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - addeq ip, r8, r8, lsr #28 │ │ │ │ - ldrsheq ip, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + addeq ip, r8, r8, asr lr │ │ │ │ + rsbseq ip, r7, r0, lsr #20 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -18759,51 +18759,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 25ce04 │ │ │ │ adceq lr, r4, r4, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ ldrdeq sp, [r4], ip @ │ │ │ │ - addeq ip, r8, lr, lsr r6 │ │ │ │ + addeq ip, r8, lr, ror #12 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - @ instruction: 0x0088b8b2 │ │ │ │ + addeq fp, r8, r2, ror #17 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - umulleq fp, r8, r0, r7 │ │ │ │ - rsbseq fp, r7, ip, asr #5 │ │ │ │ - rsbseq fp, r7, r8, ror #5 │ │ │ │ + addeq fp, r8, r0, asr #15 │ │ │ │ + ldrsheq fp, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, r7, r8, lsl r3 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq fp, r8, r8, ror #10 │ │ │ │ - rsbseq fp, r7, r0, asr #32 │ │ │ │ + umulleq fp, r8, r8, r5 │ │ │ │ + rsbseq fp, r7, r0, ror r0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r8, r0, asr #10 │ │ │ │ - ldrheq fp, [r7], #-0 @ │ │ │ │ - rsbseq fp, r7, r8, lsl r0 │ │ │ │ + addeq fp, r8, r0, ror r5 │ │ │ │ + rsbseq fp, r7, r0, ror #1 │ │ │ │ + rsbseq fp, r7, r8, asr #32 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq fp, r8, r8, lsl r5 │ │ │ │ - rsbseq fp, r7, ip, asr #1 │ │ │ │ - rsbseq fp, r7, r0, asr r0 │ │ │ │ - addeq fp, r8, ip, ror #9 │ │ │ │ - rsbseq fp, r7, ip, lsl #1 │ │ │ │ - rsbseq sl, r7, r4, asr #31 │ │ │ │ + addeq fp, r8, r8, asr #10 │ │ │ │ + ldrsheq fp, [r7], #-12 @ │ │ │ │ + rsbseq fp, r7, r0, lsl #1 │ │ │ │ + addeq fp, r8, ip, lsl r5 │ │ │ │ + ldrheq fp, [r7], #-12 @ │ │ │ │ + ldrsheq sl, [r7], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq fp, r8, r4, asr #9 │ │ │ │ - rsbseq fp, r7, r8, asr #32 │ │ │ │ - @ instruction: 0x0077af9c │ │ │ │ + strdeq fp, [r8], r4 │ │ │ │ + rsbseq fp, r7, r8, ror r0 │ │ │ │ + rsbseq sl, r7, ip, asr #31 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umulleq fp, r8, ip, r4 │ │ │ │ - rsbseq sl, r7, r4, ror pc │ │ │ │ + addeq fp, r8, ip, asr #9 │ │ │ │ + rsbseq sl, r7, r4, lsr #31 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq fp, r8, r8, ror r4 │ │ │ │ - rsbseq sl, r7, r4, asr pc │ │ │ │ - addeq fp, r8, r0, asr r4 │ │ │ │ - rsbseq sl, r7, r0, lsr pc │ │ │ │ - rsbseq sl, r7, r8, asr #30 │ │ │ │ + addeq fp, r8, r8, lsr #9 │ │ │ │ + rsbseq sl, r7, r4, lsl #31 │ │ │ │ + addeq fp, r8, r0, lsl #9 │ │ │ │ + rsbseq sl, r7, r0, ror #30 │ │ │ │ + rsbseq sl, r7, r8, ror pc │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 25dee0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 25dd04 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -19470,15 +19470,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -19498,15 +19498,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25e4f4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -20225,38 +20225,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 25efbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq ip, r4, r8, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r8, r3, ror #31 │ │ │ │ + addeq fp, r8, r3, lsl r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r4, r8, asr #10 │ │ │ │ - addeq sl, r8, ip, ror sp │ │ │ │ - rsbseq sl, r7, ip, asr r9 │ │ │ │ - rsbseq sl, r7, r4, asr r8 │ │ │ │ + addeq sl, r8, ip, lsr #27 │ │ │ │ + rsbseq sl, r7, ip, lsl #19 │ │ │ │ + rsbseq sl, r7, r4, lsl #17 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ + addeq sl, r8, r4, lsl #26 │ │ │ │ + rsbseq sl, r7, r4, ror #15 │ │ │ │ + ldrsheq sl, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + addeq sl, r8, r3, lsl r9 │ │ │ │ + addeq sl, r8, ip, lsr #17 │ │ │ │ + rsbseq sl, r7, r8, ror #7 │ │ │ │ + rsbseq sl, r7, r4, lsl #8 │ │ │ │ ldrdeq sl, [r8], r4 │ │ │ │ - ldrheq sl, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sl, r7, ip, asr #15 │ │ │ │ - addeq sl, r8, r3, ror #17 │ │ │ │ - addeq sl, r8, ip, ror r8 │ │ │ │ - ldrheq sl, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrsbeq sl, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - addeq sl, r8, r4, lsr #15 │ │ │ │ - rsbseq sl, r7, ip, ror r2 │ │ │ │ + rsbseq sl, r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r8, r8, ror #14 │ │ │ │ - rsbseq sl, r7, ip, lsl r3 │ │ │ │ - rsbseq sl, r7, r0, lsr #5 │ │ │ │ - addeq sl, r8, r0, asr #14 │ │ │ │ - rsbseq sl, r7, ip, lsl r2 │ │ │ │ - addeq sl, r8, r4, lsl r7 │ │ │ │ - ldrsheq sl, [r7], #-20 @ 0xffffffec @ │ │ │ │ + umulleq sl, r8, r8, r7 │ │ │ │ + rsbseq sl, r7, ip, asr #6 │ │ │ │ + ldrsbeq sl, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + addeq sl, r8, r0, ror r7 │ │ │ │ + rsbseq sl, r7, ip, asr #4 │ │ │ │ + addeq sl, r8, r4, asr #14 │ │ │ │ + rsbseq sl, r7, r4, lsr #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 25fddc │ │ │ │ ldr ip, [pc, #3588] @ 25fde0 │ │ │ │ @@ -20351,15 +20351,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20379,15 +20379,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 25f2b8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21156,42 +21156,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq fp, r4, ip, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq sl, r8, ip, lsr #4 │ │ │ │ + addeq sl, r8, ip, asr r2 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq fp, r4, r0, ror r7 │ │ │ │ - addeq sl, r8, r0, asr r0 │ │ │ │ - rsbseq r9, r7, r0, lsr fp │ │ │ │ - rsbseq r9, r7, r8, asr #22 │ │ │ │ + addeq sl, r8, r0, lsl #1 │ │ │ │ + rsbseq r9, r7, r0, ror #22 │ │ │ │ + rsbseq r9, r7, r8, ror fp │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r9, r8, r8, lsr #30 │ │ │ │ - rsbseq r9, r7, r8, lsl #22 │ │ │ │ - rsbseq r9, r7, r0, lsl #20 │ │ │ │ + addeq r9, r8, r8, asr pc │ │ │ │ + rsbseq r9, r7, r8, lsr fp │ │ │ │ + rsbseq r9, r7, r0, lsr sl │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x00889ab4 │ │ │ │ + addeq r9, r8, r4, ror #21 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - strdeq r9, [r8], r8 │ │ │ │ - rsbseq r9, r7, r4, lsr r5 │ │ │ │ - rsbseq r9, r7, r0, asr r5 │ │ │ │ - addeq r9, r8, r0, lsr #18 │ │ │ │ - ldrsheq r9, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r9, r8, r8, lsr #20 │ │ │ │ + rsbseq r9, r7, r4, ror #10 │ │ │ │ + rsbseq r9, r7, r0, lsl #11 │ │ │ │ + addeq r9, r8, r0, asr r9 │ │ │ │ + rsbseq r9, r7, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r8, r0, ror #17 │ │ │ │ - @ instruction: 0x00779494 │ │ │ │ - rsbseq r9, r7, r8, lsl r4 │ │ │ │ - @ instruction: 0x008898b8 │ │ │ │ - @ instruction: 0x00779394 │ │ │ │ - addeq r9, r8, ip, lsl #17 │ │ │ │ - rsbseq r9, r7, ip, ror #6 │ │ │ │ + addeq r9, r8, r0, lsl r9 │ │ │ │ + rsbseq r9, r7, r4, asr #9 │ │ │ │ + rsbseq r9, r7, r8, asr #8 │ │ │ │ + addeq r9, r8, r8, ror #17 │ │ │ │ + rsbseq r9, r7, r4, asr #7 │ │ │ │ + @ instruction: 0x008898bc │ │ │ │ + @ instruction: 0x0077939c │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -21372,23 +21372,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 260168 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r8, r5, asr #11 │ │ │ │ + strdeq r9, [r8], r5 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - addeq r9, r8, r4, asr #10 │ │ │ │ - rsbseq r9, r7, r4, lsr #32 │ │ │ │ + addeq r9, r8, r4, ror r5 │ │ │ │ + rsbseq r9, r7, r4, asr r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r9, r8, r8, lsr #10 │ │ │ │ - rsbseq r9, r7, r4, rrx │ │ │ │ - rsbseq r9, r7, r0, lsl #1 │ │ │ │ + addeq r9, r8, r8, asr r5 │ │ │ │ + @ instruction: 0x00779094 │ │ │ │ + ldrheq r9, [r7], #-0 @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 26027c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 260244 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -21449,18 +21449,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 26028c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r9, r8, r1, lsl #6 │ │ │ │ + addeq r9, r8, r1, lsr r3 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - strdeq r9, [r8], r8 │ │ │ │ - rsbseq r8, r7, r0, asr #31 │ │ │ │ + addeq r9, r8, r8, lsr #8 │ │ │ │ + ldrsheq r8, [r7], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 260524 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -21620,21 +21620,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 260544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r9, r8, r7, ror #2 │ │ │ │ - addeq r9, r8, sp, lsr #2 │ │ │ │ - addeq r9, r8, r4, ror r1 │ │ │ │ - rsbseq r8, r7, ip, asr #24 │ │ │ │ + umulleq r9, r8, r7, r1 │ │ │ │ + addeq r9, r8, sp, asr r1 │ │ │ │ + addeq r9, r8, r4, lsr #3 │ │ │ │ + rsbseq r8, r7, ip, ror ip │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - addeq r9, r8, r0, asr r1 │ │ │ │ - rsbseq r8, r7, r8, lsr #24 │ │ │ │ + addeq r9, r8, r0, lsl #3 │ │ │ │ + rsbseq r8, r7, r8, asr ip │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21730,19 +21730,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r8, r8, fp, lsl pc │ │ │ │ + addeq r8, r8, fp, asr #30 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - umulleq r8, r8, r4, pc @ │ │ │ │ - rsbseq r8, r7, r0, ror sl │ │ │ │ + addeq r8, r8, r4, asr #31 │ │ │ │ + rsbseq r8, r7, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2608c8 │ │ │ │ @@ -21852,19 +21852,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2608dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r8, r8, sp, ror sp │ │ │ │ + addeq r8, r8, sp, lsr #27 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r8, r8, ip, lsr #27 │ │ │ │ - rsbseq r8, r7, r4, lsl #17 │ │ │ │ + ldrdeq r8, [r8], ip │ │ │ │ + ldrheq r8, [r7], #-132 @ 0xffffff7c @ │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21946,19 +21946,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 260a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - umulleq r8, r8, r3, fp @ │ │ │ │ + addeq r8, r8, r3, asr #23 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r8, r8, r4, lsr ip │ │ │ │ - rsbseq r8, r7, ip, lsl #14 │ │ │ │ + addeq r8, r8, r4, ror #24 │ │ │ │ + rsbseq r8, r7, ip, lsr r7 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -22180,17 +22180,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 260aa0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260c2c │ │ │ │ - addeq r8, r8, r4, ror r9 │ │ │ │ - rsbseq r8, r7, r0, ror r5 │ │ │ │ - rsbseq r8, r7, ip, asr #8 │ │ │ │ + addeq r8, r8, r4, lsr #19 │ │ │ │ + rsbseq r8, r7, r0, lsr #11 │ │ │ │ + rsbseq r8, r7, ip, ror r4 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -22414,17 +22414,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 260e40 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 260fcc │ │ │ │ - ldrdeq r8, [r8], r4 │ │ │ │ - ldrsbeq r8, [r7], #-16 @ │ │ │ │ - rsbseq r8, r7, ip, lsr #1 │ │ │ │ + addeq r8, r8, r4, lsl #12 │ │ │ │ + rsbseq r8, r7, r0, lsl #4 │ │ │ │ + ldrsbeq r8, [r7], #-12 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -22672,17 +22672,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 261208 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 2613b0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq r8, [r8], r0 │ │ │ │ - rsbseq r7, r7, ip, ror #27 │ │ │ │ - rsbseq r7, r7, r8, asr #25 │ │ │ │ + addeq r8, r8, r0, lsr #4 │ │ │ │ + rsbseq r7, r7, ip, lsl lr │ │ │ │ + ldrsheq r7, [r7], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -22905,17 +22905,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2615f0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 261778 │ │ │ │ - addeq r7, r8, r8, lsr #28 │ │ │ │ - rsbseq r7, r7, r4, lsr #20 │ │ │ │ - rsbseq r7, r7, r0, lsl #18 │ │ │ │ + addeq r7, r8, r8, asr lr │ │ │ │ + rsbseq r7, r7, r4, asr sl │ │ │ │ + rsbseq r7, r7, r0, lsr r9 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -23324,17 +23324,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 261e78 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 261bd0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r7, r8, ip, ror r9 │ │ │ │ - rsbseq r7, r7, r8, ror r5 │ │ │ │ - rsbseq r7, r7, r4, asr r4 │ │ │ │ + addeq r7, r8, ip, lsr #19 │ │ │ │ + rsbseq r7, r7, r8, lsr #11 │ │ │ │ + rsbseq r7, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -23553,22 +23553,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 262378 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26237c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r7, r8, ip, lsl #12 │ │ │ │ - addeq r7, r8, r9, lsr #7 │ │ │ │ + addeq r7, r8, ip, lsr r6 │ │ │ │ + ldrdeq r7, [r8], r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ - addeq r7, r8, r0, ror #6 │ │ │ │ - @ instruction: 0x00776e9c │ │ │ │ - ldrheq r6, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - addeq r7, r8, ip, lsl #6 │ │ │ │ - rsbseq r6, r7, ip, ror #27 │ │ │ │ + umulleq r7, r8, r0, r3 │ │ │ │ + rsbseq r6, r7, ip, asr #29 │ │ │ │ + rsbseq r6, r7, r8, ror #29 │ │ │ │ + addeq r7, r8, ip, lsr r3 │ │ │ │ + rsbseq r6, r7, ip, lsl lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 262e60 │ │ │ │ @@ -23642,15 +23642,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2625a4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -24260,38 +24260,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 262ec8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r8, r4, r0, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r8, r9, ror pc │ │ │ │ + addeq r6, r8, r9, lsr #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ umlaleq r8, r4, r8, r4 │ │ │ │ - addeq r6, r8, ip, ror ip │ │ │ │ - rsbseq r6, r7, ip, asr r7 │ │ │ │ - rsbseq r6, r7, r4, ror r7 │ │ │ │ - addeq r6, r8, r1, lsr #18 │ │ │ │ - addeq r6, r8, r0, lsr #19 │ │ │ │ - rsbseq r6, r7, ip, ror r4 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r6, r8, r0, lsr r9 │ │ │ │ - rsbseq r6, r7, ip, ror #8 │ │ │ │ - rsbseq r6, r7, r8, lsl #9 │ │ │ │ - umulleq r6, r8, r4, r8 │ │ │ │ + addeq r6, r8, ip, lsr #25 │ │ │ │ + rsbseq r6, r7, ip, lsl #15 │ │ │ │ + rsbseq r6, r7, r4, lsr #15 │ │ │ │ + addeq r6, r8, r1, asr r9 │ │ │ │ + ldrdeq r6, [r8], r0 │ │ │ │ rsbseq r6, r7, ip, lsr #9 │ │ │ │ - rsbseq r6, r7, ip, ror #6 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + addeq r6, r8, r0, ror #18 │ │ │ │ + @ instruction: 0x0077649c │ │ │ │ + ldrheq r6, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r6, r8, r4, asr #17 │ │ │ │ + ldrsbeq r6, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0077639c │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r6, r8, ip, ror #16 │ │ │ │ - rsbseq r6, r7, r0, lsr #8 │ │ │ │ - rsbseq r6, r7, r4, lsr #7 │ │ │ │ - addeq r6, r8, r4, lsr r8 │ │ │ │ - rsbseq r6, r7, r0, lsl r3 │ │ │ │ - addeq r6, r8, r8, lsl #16 │ │ │ │ - rsbseq r6, r7, r8, ror #5 │ │ │ │ + umulleq r6, r8, ip, r8 │ │ │ │ + rsbseq r6, r7, r0, asr r4 │ │ │ │ + ldrsbeq r6, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r6, r8, r4, ror #16 │ │ │ │ + rsbseq r6, r7, r0, asr #6 │ │ │ │ + addeq r6, r8, r8, lsr r8 │ │ │ │ + rsbseq r6, r7, r8, lsl r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 263aa8 │ │ │ │ ldr ip, [pc, #3012] @ 263aac │ │ │ │ @@ -24374,15 +24374,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 263124 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25047,42 +25047,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r7, r4, r0, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r8, r6, lsl r4 │ │ │ │ + addeq r6, r8, r6, asr #8 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r7, r4, r4, lsl #18 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r6, r8, ip, lsl #1 │ │ │ │ - rsbseq r5, r7, ip, ror #22 │ │ │ │ - rsbseq r5, r7, r4, lsl #23 │ │ │ │ - addeq r5, r8, lr, lsl #26 │ │ │ │ - addeq r5, r8, r0, ror sp │ │ │ │ - rsbseq r5, r7, ip, asr #16 │ │ │ │ + strheq r6, [r8], ip │ │ │ │ + @ instruction: 0x00775b9c │ │ │ │ + ldrheq r5, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r5, r8, lr, lsr sp │ │ │ │ + addeq r5, r8, r0, lsr #27 │ │ │ │ + rsbseq r5, r7, ip, ror r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq r5, [r8], r0 │ │ │ │ - rsbseq r5, r7, ip, lsr #16 │ │ │ │ - rsbseq r5, r7, r8, asr #16 │ │ │ │ - addeq r5, r8, ip, asr #24 │ │ │ │ - rsbseq r5, r7, r4, ror #16 │ │ │ │ - rsbseq r5, r7, r4, lsr #14 │ │ │ │ + addeq r5, r8, r0, lsr #26 │ │ │ │ + rsbseq r5, r7, ip, asr r8 │ │ │ │ + rsbseq r5, r7, r8, ror r8 │ │ │ │ + addeq r5, r8, ip, ror ip │ │ │ │ + @ instruction: 0x00775894 │ │ │ │ + rsbseq r5, r7, r4, asr r7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r5, r8, r4, lsr #24 │ │ │ │ - ldrsbeq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r5, r7, ip, asr r7 │ │ │ │ - addeq r5, r8, ip, ror #23 │ │ │ │ - rsbseq r5, r7, r8, asr #13 │ │ │ │ - addeq r5, r8, r0, asr #23 │ │ │ │ - rsbseq r5, r7, r0, lsr #13 │ │ │ │ + addeq r5, r8, r4, asr ip │ │ │ │ + rsbseq r5, r7, r8, lsl #16 │ │ │ │ + rsbseq r5, r7, ip, lsl #15 │ │ │ │ + addeq r5, r8, ip, lsl ip │ │ │ │ + ldrsheq r5, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ + ldrsbeq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -25147,30 +25147,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -25409,24 +25409,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r6, r4, r4, asr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r5, r8, r8, ror sl │ │ │ │ - umulleq r5, r8, pc, r7 @ │ │ │ │ + addeq r5, r8, r8, lsr #21 │ │ │ │ + addeq r5, r8, pc, asr #15 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r6, r4, r4, asr #26 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - addeq r5, r8, r4, lsl #13 │ │ │ │ - rsbseq r5, r7, r0, asr #3 │ │ │ │ - ldrsbeq r5, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r5, r8, r8, lsl r6 │ │ │ │ - ldrsheq r5, [r7], #-8 @ │ │ │ │ + @ instruction: 0x008856b4 │ │ │ │ + ldrsheq r5, [r7], #-16 @ │ │ │ │ + rsbseq r5, r7, ip, lsl #4 │ │ │ │ + addeq r5, r8, r8, asr #12 │ │ │ │ + rsbseq r5, r7, r8, lsr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2640c8 │ │ │ │ ldr ip, [pc, #40] @ 2640cc │ │ │ │ @@ -25436,17 +25436,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - @ instruction: 0x008855b0 │ │ │ │ - rsbseq r5, r7, r4, ror #2 │ │ │ │ - rsbseq r5, r7, r8, ror #1 │ │ │ │ + addeq r5, r8, r0, ror #11 │ │ │ │ + @ instruction: 0x00775194 │ │ │ │ + rsbseq r5, r7, r8, lsl r1 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -25907,20 +25907,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 26483c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, r8, lsr pc │ │ │ │ - rsbseq r4, r7, r4, lsr fp │ │ │ │ - rsbseq r4, r7, r0, lsl sl │ │ │ │ + addeq r4, r8, r8, ror #30 │ │ │ │ + rsbseq r4, r7, r4, ror #22 │ │ │ │ + rsbseq r4, r7, r0, asr #20 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - addeq r4, r8, r4, asr lr │ │ │ │ - rsbseq r4, r7, ip, lsl sl │ │ │ │ + addeq r4, r8, r4, lsl #29 │ │ │ │ + rsbseq r4, r7, ip, asr #20 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -26876,64 +26876,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 264fc4 │ │ │ │ @ instruction: 0x00a462b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r4, r0, rrx │ │ │ │ - addeq r4, r8, r8, asr #21 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r4, r8, ip, asr #13 │ │ │ │ - addeq r4, r8, r0, lsl r8 │ │ │ │ - addeq r4, r8, ip, ror #15 │ │ │ │ - addeq r4, r8, r4, ror r6 │ │ │ │ - addeq r4, r8, r4, lsl #9 │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ + addeq r4, r8, r0, lsr #14 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ + addeq r4, r8, r0, asr #16 │ │ │ │ + addeq r4, r8, ip, lsl r8 │ │ │ │ + addeq r4, r8, r4, lsr #13 │ │ │ │ + @ instruction: 0x008844b4 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r4, r8, r8, ror #4 │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ - strdeq r3, [r8], ip │ │ │ │ - addeq r3, r8, ip, lsl sp │ │ │ │ - ldrsheq r3, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r3, r7, r4, lsl r8 │ │ │ │ + umulleq r4, r8, r8, r2 │ │ │ │ + addeq r4, r8, r4, lsr #4 │ │ │ │ + addeq r3, r8, ip, lsr #28 │ │ │ │ + addeq r3, r8, ip, asr #26 │ │ │ │ + rsbseq r3, r7, ip, lsr #16 │ │ │ │ + rsbseq r3, r7, r4, asr #16 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r3, r8, ip, lsl #18 │ │ │ │ + addeq r3, r8, ip, lsr r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r3, r8, r4, lsr #9 │ │ │ │ - rsbseq r2, r7, r0, ror #31 │ │ │ │ - ldrsheq r2, [r7], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r3, r8, r4, lsl r2 │ │ │ │ - rsbseq r2, r7, r0, ror #27 │ │ │ │ + ldrdeq r3, [r8], r4 │ │ │ │ + rsbseq r3, r7, r0, lsl r0 │ │ │ │ + rsbseq r3, r7, ip, lsr #32 │ │ │ │ + addeq r3, r8, r4, asr #4 │ │ │ │ + rsbseq r2, r7, r0, lsl lr │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r3, r8, r8, ror #1 │ │ │ │ - rsbseq r2, r7, r8, asr ip │ │ │ │ - rsbseq r2, r7, r0, asr #23 │ │ │ │ + addeq r3, r8, r8, lsl r1 │ │ │ │ + rsbseq r2, r7, r8, lsl #25 │ │ │ │ + ldrsheq r2, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq r3, r8, r0, asr #1 │ │ │ │ - rsbseq r2, r7, r4, ror ip │ │ │ │ - ldrsheq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - umulleq r3, r8, r4, r0 │ │ │ │ - rsbseq r2, r7, r4, lsr ip │ │ │ │ - rsbseq r2, r7, ip, ror #22 │ │ │ │ + strdeq r3, [r8], r0 │ │ │ │ + rsbseq r2, r7, r4, lsr #25 │ │ │ │ + rsbseq r2, r7, r8, lsr #24 │ │ │ │ + addeq r3, r8, r4, asr #1 │ │ │ │ + rsbseq r2, r7, r4, ror #24 │ │ │ │ + @ instruction: 0x00772b9c │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq r3, r8, ip, rrx │ │ │ │ - ldrsheq r2, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, r7, r4, asr #22 │ │ │ │ + umulleq r3, r8, ip, r0 │ │ │ │ + rsbseq r2, r7, r0, lsr #24 │ │ │ │ + rsbseq r2, r7, r4, ror fp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r3, r8, r4, lsr #32 │ │ │ │ - rsbseq r2, r7, r4, lsl #22 │ │ │ │ - rsbseq r2, r7, ip, lsl fp │ │ │ │ - addeq r3, r8, r4 │ │ │ │ - ldrsbeq r2, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - addeq r2, r8, r0, ror #31 │ │ │ │ - rsbseq r2, r7, r8, lsr #23 │ │ │ │ + addeq r3, r8, r4, asr r0 │ │ │ │ + rsbseq r2, r7, r4, lsr fp │ │ │ │ + rsbseq r2, r7, ip, asr #22 │ │ │ │ + addeq r3, r8, r4, lsr r0 │ │ │ │ + rsbseq r2, r7, ip, lsl #22 │ │ │ │ + addeq r3, r8, r0, lsl r0 │ │ │ │ + ldrsbeq r2, [r7], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - @ instruction: 0x00882fbc │ │ │ │ - @ instruction: 0x00772a98 │ │ │ │ - umulleq r2, r8, r0, pc @ │ │ │ │ - rsbseq r2, r7, r0, ror sl │ │ │ │ + addeq r2, r8, ip, ror #31 │ │ │ │ + rsbseq r2, r7, r8, asr #21 │ │ │ │ + addeq r2, r8, r0, asr #31 │ │ │ │ + rsbseq r2, r7, r0, lsr #21 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 266238 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -28192,17 +28192,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 266be4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r2, r8, ip, asr #22 │ │ │ │ - addeq r2, r8, r0, lsr #21 │ │ │ │ - rsbseq r2, r7, r8, ror #12 │ │ │ │ + addeq r2, r8, ip, ror fp │ │ │ │ + ldrdeq r2, [r8], r0 │ │ │ │ + @ instruction: 0x00772698 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 266c90 │ │ │ │ @@ -28466,17 +28466,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 267028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, r8, r0, asr r6 │ │ │ │ - rsbseq r2, r7, ip, lsl #3 │ │ │ │ - rsbseq r2, r7, r8, lsr #3 │ │ │ │ + addeq r2, r8, r0, lsl #13 │ │ │ │ + ldrheq r2, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r2, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 267080 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -28530,16 +28530,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 264088 │ │ │ │ - addeq r2, r8, r8, asr r5 │ │ │ │ - rsbseq r2, r7, r4, lsr r0 │ │ │ │ + addeq r2, r8, r8, lsl #11 │ │ │ │ + rsbseq r2, r7, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -28672,17 +28672,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r2, r8, r5, lsl #7 │ │ │ │ - addeq r2, r8, ip, lsl r3 │ │ │ │ - ldrsheq r1, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x008823b5 │ │ │ │ + addeq r2, r8, ip, asr #6 │ │ │ │ + rsbseq r1, r7, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -28858,21 +28858,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 26765c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ - ldrheq r1, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + addeq r2, r8, r8, lsl #2 │ │ │ │ + rsbseq r1, r7, r4, ror #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq r2, r8, r8, lsr r0 │ │ │ │ - rsbseq r1, r7, r0, lsl fp │ │ │ │ + addeq r2, r8, r8, rrx │ │ │ │ + rsbseq r1, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -28966,23 +28966,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2677f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29007,15 +29007,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 26789c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -29026,21 +29026,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -29141,23 +29141,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 267ab4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -29186,15 +29186,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 267f70 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 267f68 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -29215,24 +29215,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -29675,17 +29675,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 267f14 │ │ │ │ adceq r3, r4, ip, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r2, [r4], r8 @ │ │ │ │ - addeq r1, r8, r0, ror #10 │ │ │ │ - @ instruction: 0x00771194 │ │ │ │ - rsbseq r1, r7, r8, lsr r0 │ │ │ │ + umulleq r1, r8, r0, r5 │ │ │ │ + rsbseq r1, r7, r4, asr #3 │ │ │ │ + rsbseq r1, r7, r8, rrx │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ ldrdeq r2, [r4], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -29981,21 +29981,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 2687e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r1, r8, r2, asr r1 │ │ │ │ - addeq r1, r8, r0, lsl r1 │ │ │ │ - addeq r0, r8, ip, asr #29 │ │ │ │ - rsbseq r0, r7, r4, lsr #19 │ │ │ │ + addeq r1, r8, r2, lsl #3 │ │ │ │ + addeq r1, r8, r0, asr #2 │ │ │ │ + strdeq r0, [r8], ip │ │ │ │ + ldrsbeq r0, [r7], #-148 @ 0xffffff6c @ │ │ │ │ muleq r0, r5, r4 │ │ │ │ - addeq r0, r8, r8, lsr #29 │ │ │ │ - rsbseq r0, r7, r0, lsl #19 │ │ │ │ + ldrdeq r0, [r8], r8 │ │ │ │ + ldrheq r0, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 268988 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -30092,19 +30092,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - strdeq r0, [r8], lr │ │ │ │ + addeq r0, r8, lr, lsr #26 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ - rsbseq r0, r7, r8, asr #15 │ │ │ │ + addeq r0, r8, r0, lsr #26 │ │ │ │ + ldrsheq r0, [r7], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 268b08 │ │ │ │ @@ -30188,19 +30188,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 268b1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r0, r8, r0, asr fp │ │ │ │ + addeq r0, r8, r0, lsl #23 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r0, r8, r0, ror fp │ │ │ │ - rsbseq r0, r7, r4, asr #12 │ │ │ │ + addeq r0, r8, r0, lsr #23 │ │ │ │ + rsbseq r0, r7, r4, ror r6 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -30383,21 +30383,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0x00a41fbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r8, ip, asr #21 │ │ │ │ - addeq r0, r8, r2, asr #18 │ │ │ │ + strdeq r0, [r8], ip │ │ │ │ + addeq r0, r8, r2, ror r9 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ adceq r1, r4, r8, lsr lr │ │ │ │ - addeq r0, r8, r8, ror #16 │ │ │ │ - rsbseq r0, r7, r4, lsr r4 │ │ │ │ + umulleq r0, r8, r8, r8 │ │ │ │ + rsbseq r0, r7, r4, ror #8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -30562,21 +30562,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2690fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r1, r4, ip, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008807bc │ │ │ │ - addeq r0, r8, r8, lsr r6 │ │ │ │ + addeq r0, r8, ip, ror #15 │ │ │ │ + addeq r0, r8, r8, ror #12 │ │ │ │ andeq r1, r0, r1 │ │ │ │ adceq r1, r4, r8, lsr #22 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - addeq r0, r8, r0, lsr #11 │ │ │ │ - rsbseq r0, r7, r4, ror #2 │ │ │ │ + ldrdeq r0, [r8], r0 @ │ │ │ │ + @ instruction: 0x00770194 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31107,20 +31107,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 26997c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r0, r8, r6, asr #7 │ │ │ │ - addeq pc, r7, r0, lsr sp @ │ │ │ │ - rsbseq pc, r6, r0, lsl r8 @ │ │ │ │ - rsbseq pc, r6, r8, lsr #16 │ │ │ │ - addeq pc, r7, r0, lsl sp @ │ │ │ │ - rsbseq pc, r6, r8, ror #15 │ │ │ │ + strdeq r0, [r8], r6 │ │ │ │ + addeq pc, r7, r0, ror #26 │ │ │ │ + rsbseq pc, r6, r0, asr #16 │ │ │ │ + rsbseq pc, r6, r8, asr r8 @ │ │ │ │ + addeq pc, r7, r0, asr #26 │ │ │ │ + rsbseq pc, r6, r8, lsl r8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 269b98 │ │ │ │ @@ -31250,22 +31250,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 269bc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r1, r4, ip, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r7, lr, ror #22 │ │ │ │ - addeq pc, r7, ip, ror #24 │ │ │ │ + umulleq pc, r7, lr, fp @ │ │ │ │ + umulleq pc, r7, ip, ip @ │ │ │ │ ldrdeq r1, [r4], r8 @ │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - addeq pc, r7, ip, ror #22 │ │ │ │ - addeq pc, r7, r4, asr #22 │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - rsbseq pc, r6, r4, lsr #13 │ │ │ │ + addeq pc, r7, ip, lsl #24 │ │ │ │ + umulleq pc, r7, ip, fp @ │ │ │ │ + addeq pc, r7, r4, ror fp @ │ │ │ │ + addeq pc, r7, ip, lsl #22 │ │ │ │ + ldrsbeq pc, [r6], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -31359,19 +31359,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 269d68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r7, r8, asr sl @ │ │ │ │ + addeq pc, r7, r8, lsl #21 │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq pc, r7, r0, lsr #18 │ │ │ │ - ldrsheq pc, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq pc, r7, r0, asr r9 @ │ │ │ │ + rsbseq pc, r6, r8, lsr #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -31474,19 +31474,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 269f30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ + @ instruction: 0x0087f7b0 │ │ │ │ + rsbseq pc, r6, r8, lsl #5 │ │ │ │ addeq pc, r7, r0, lsl #15 │ │ │ │ - rsbseq pc, r6, r8, asr r2 @ │ │ │ │ - addeq pc, r7, r0, asr r7 @ │ │ │ │ - rsbseq pc, r6, ip, lsl #5 │ │ │ │ - rsbseq pc, r6, r8, lsr #5 │ │ │ │ + ldrheq pc, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq pc, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -31637,20 +31637,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - @ instruction: 0x0087f5b4 │ │ │ │ - addeq pc, r7, r8, ror #9 │ │ │ │ - rsbseq pc, r6, r4, lsr #32 │ │ │ │ - rsbseq pc, r6, r0, asr #32 │ │ │ │ - addeq pc, r7, r8, asr #9 │ │ │ │ - rsbseq lr, r6, r4, lsr #31 │ │ │ │ + addeq pc, r7, r4, ror #11 │ │ │ │ + addeq pc, r7, r8, lsl r5 @ │ │ │ │ + rsbseq pc, r6, r4, asr r0 @ │ │ │ │ + rsbseq pc, r6, r0, ror r0 @ │ │ │ │ + strdeq pc, [r7], r8 │ │ │ │ + ldrsbeq lr, [r6], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -31801,29 +31801,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 26a474 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0087f2b0 │ │ │ │ - rsbseq lr, r6, r0, lsr #28 │ │ │ │ - rsbseq lr, r6, r8, lsl #27 │ │ │ │ + addeq pc, r7, r0, ror #5 │ │ │ │ + rsbseq lr, r6, r0, asr lr │ │ │ │ + ldrheq lr, [r6], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - addeq pc, r7, r8, lsl #5 │ │ │ │ - rsbseq lr, r6, ip, lsl #28 │ │ │ │ - rsbseq lr, r6, r0, ror #26 │ │ │ │ + @ instruction: 0x0087f2b8 │ │ │ │ + rsbseq lr, r6, ip, lsr lr │ │ │ │ + @ instruction: 0x0076ed90 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq pc, r7, ip, asr r2 @ │ │ │ │ - ldrsheq lr, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq lr, r6, r4, lsr sp │ │ │ │ + addeq pc, r7, ip, lsl #5 │ │ │ │ + rsbseq lr, r6, ip, lsr #28 │ │ │ │ + rsbseq lr, r6, r4, ror #26 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - addeq pc, r7, r4, lsr r2 @ │ │ │ │ - rsbseq lr, r6, r0, ror sp │ │ │ │ - rsbseq lr, r6, ip, lsl #27 │ │ │ │ + addeq pc, r7, r4, ror #4 │ │ │ │ + rsbseq lr, r6, r0, lsr #27 │ │ │ │ + ldrheq lr, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -31991,21 +31991,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 26a750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - addeq lr, r7, r4, ror #31 │ │ │ │ - ldrheq lr, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + addeq pc, r7, r4, lsl r0 @ │ │ │ │ + rsbseq lr, r6, ip, ror #21 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - addeq lr, r7, r8, asr #30 │ │ │ │ - rsbseq lr, r6, ip, lsl sl │ │ │ │ + addeq lr, r7, r8, ror pc │ │ │ │ + rsbseq lr, r6, ip, asr #20 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 26a8b8 │ │ │ │ @@ -32090,15 +32090,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r0, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0087eebc │ │ │ │ + addeq lr, r7, ip, ror #29 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq r0, r4, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -32184,15 +32184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r4, r8, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r7, r0, asr sp │ │ │ │ + addeq lr, r7, r0, lsl #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r0, r4, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -32277,15 +32277,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [r4], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r7, ip, asr #23 │ │ │ │ + strdeq lr, [r7], ip │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq pc, r3, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -32374,15 +32374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r3, r4, lsr pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r7, ip, asr #20 │ │ │ │ + addeq lr, r7, ip, ror sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq pc, r3, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -32558,35 +32558,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -32634,15 +32634,15 @@ │ │ │ │ b 26aeb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 26aeb0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -32801,21 +32801,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a3fdbc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r3, r8, ror fp @ │ │ │ │ - umulleq lr, r7, sp, r2 │ │ │ │ - addeq lr, r7, r4, ror #5 │ │ │ │ - ldrheq sp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + addeq lr, r7, sp, asr #5 │ │ │ │ + addeq lr, r7, r4, lsl r3 │ │ │ │ + rsbseq sp, r6, r8, ror #27 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - addeq lr, r7, r0, lsr #5 │ │ │ │ - ldrsbeq sp, [r6], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsheq sp, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq lr, [r7], r0 │ │ │ │ + rsbseq sp, r6, ip, lsl #28 │ │ │ │ + rsbseq sp, r6, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 26bc30 │ │ │ │ ldr r3, [pc, #2080] @ 26bc34 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -32882,23 +32882,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 26b528 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -32923,29 +32923,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 26b5cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -33076,23 +33076,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 26b830 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33120,15 +33120,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 26ba24 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 26ba1c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -33140,15 +33140,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33337,22 +33337,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq pc, r3, r0, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r3, ip, ror r3 @ │ │ │ │ - addeq sp, r7, r0, lsl #23 │ │ │ │ - ldrheq sp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq sp, r6, r4, asr r6 │ │ │ │ + @ instruction: 0x0087dbb0 │ │ │ │ + rsbseq sp, r6, r4, ror #15 │ │ │ │ + rsbseq sp, r6, r4, lsl #13 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ adceq lr, r3, ip, ror pc │ │ │ │ - addeq sp, r7, r0, asr #20 │ │ │ │ - rsbseq sp, r6, ip, ror r5 │ │ │ │ - @ instruction: 0x0076d598 │ │ │ │ + addeq sp, r7, r0, ror sl │ │ │ │ + rsbseq sp, r6, ip, lsr #11 │ │ │ │ + rsbseq sp, r6, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -33386,15 +33386,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -33414,15 +33414,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 26be30 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -33554,21 +33554,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 26bfb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ - ldrsbeq sp, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq sp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + addeq sp, r7, ip, lsr #14 │ │ │ │ + rsbseq sp, r6, ip, lsl #6 │ │ │ │ + rsbseq sp, r6, r4, lsl #4 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ - rsbseq sp, r6, ip, lsl #4 │ │ │ │ - rsbseq sp, r6, r8, lsr #4 │ │ │ │ + addeq sp, r7, r0, lsl #14 │ │ │ │ + rsbseq sp, r6, ip, lsr r2 │ │ │ │ + rsbseq sp, r6, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 26c214 │ │ │ │ ldr r3, [pc, #576] @ 26c218 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -33601,15 +33601,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -33714,22 +33714,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq lr, r3, r0, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r3, r8, asr sl │ │ │ │ - addeq sp, r7, r4, lsl r5 │ │ │ │ - rsbseq sp, r6, ip, lsr #2 │ │ │ │ - rsbseq ip, r6, ip, ror #31 │ │ │ │ + addeq sp, r7, r4, asr #10 │ │ │ │ + rsbseq sp, r6, ip, asr r1 │ │ │ │ + rsbseq sp, r6, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ adceq lr, r3, r0, asr r9 │ │ │ │ - addeq sp, r7, ip, asr r4 │ │ │ │ - @ instruction: 0x0076cf98 │ │ │ │ - ldrheq ip, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + addeq sp, r7, ip, lsl #9 │ │ │ │ + rsbseq ip, r6, r8, asr #31 │ │ │ │ + rsbseq ip, r6, r4, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 26ca90 │ │ │ │ mov r7, r3 │ │ │ │ @@ -33789,15 +33789,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 26c3a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -34257,29 +34257,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a3e8b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r3, r8, lsr #12 │ │ │ │ - addeq ip, r7, ip, lsr sp │ │ │ │ - rsbseq ip, r6, r8, asr #19 │ │ │ │ - rsbseq ip, r6, r0, lsl r8 │ │ │ │ + addeq ip, r7, ip, ror #26 │ │ │ │ + ldrsheq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq ip, r6, r0, asr #16 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - strdeq ip, [r7], ip @ │ │ │ │ - rsbseq ip, r6, r8, lsr r8 │ │ │ │ - rsbseq ip, r6, r4, asr r8 │ │ │ │ - umulleq ip, r7, r4, ip │ │ │ │ - rsbseq ip, r6, ip, ror #14 │ │ │ │ + addeq ip, r7, ip, lsr #26 │ │ │ │ + rsbseq ip, r6, r8, ror #16 │ │ │ │ + rsbseq ip, r6, r4, lsl #17 │ │ │ │ + addeq ip, r7, r4, asr #25 │ │ │ │ + @ instruction: 0x0076c79c │ │ │ │ + addeq ip, r7, r0, asr #24 │ │ │ │ + rsbseq ip, r6, r8, asr r8 │ │ │ │ + rsbseq ip, r6, r8, lsl r7 │ │ │ │ addeq ip, r7, r0, lsl ip │ │ │ │ - rsbseq ip, r6, r8, lsr #16 │ │ │ │ - rsbseq ip, r6, r8, ror #13 │ │ │ │ - addeq ip, r7, r0, ror #23 │ │ │ │ - rsbseq ip, r6, r0, asr #13 │ │ │ │ - rsbseq ip, r6, r8, asr #16 │ │ │ │ + ldrsheq ip, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, r6, r8, ror r8 │ │ │ │ │ │ │ │ 0026cad8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 26cb34 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -34311,17 +34311,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, r7, r8, lsl #22 │ │ │ │ - rsbseq ip, r6, r4, asr #12 │ │ │ │ - rsbseq ip, r6, r0, ror #12 │ │ │ │ + addeq ip, r7, r8, lsr fp │ │ │ │ + rsbseq ip, r6, r4, ror r6 │ │ │ │ + @ instruction: 0x0076c690 │ │ │ │ │ │ │ │ 0026cb78 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -34786,17 +34786,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26d280 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26d284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r7], r8 │ │ │ │ - rsbseq fp, r6, r0, lsr pc │ │ │ │ - @ instruction: 0x0076c098 │ │ │ │ + addeq ip, r7, r8, lsr #8 │ │ │ │ + rsbseq fp, r6, r0, ror #30 │ │ │ │ + rsbseq ip, r6, r8, asr #1 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 0026d288 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -34923,23 +34923,23 @@ │ │ │ │ beq 26d4bc │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d4e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6bd8 │ │ │ │ + bl 9d6c08 │ │ │ │ ldr r3, [pc, #268] @ 26d58c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d518 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d528 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35022,23 +35022,23 @@ │ │ │ │ beq 26d640 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26d664 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6bd4 │ │ │ │ + bl 9d6c04 │ │ │ │ ldr r3, [pc, #268] @ 26d710 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26d69c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d6ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -35130,29 +35130,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26d858 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26d94c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26d8a0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26d8b0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35275,29 +35275,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26da94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d60f0 │ │ │ │ + bl 9d6120 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 26db88 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26dadc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26daec │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -35465,15 +35465,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r3, r4, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r7, ip, ror sl │ │ │ │ + addeq fp, r7, ip, lsr #21 │ │ │ │ adceq ip, r3, r8, lsl #29 │ │ │ │ │ │ │ │ 0026dcd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -35549,15 +35549,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r3, ip, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r7, r4, lsr r9 │ │ │ │ + addeq fp, r7, r4, ror #18 │ │ │ │ adceq ip, r3, r0, asr #26 │ │ │ │ │ │ │ │ 0026de1c : │ │ │ │ mov r3, #0 │ │ │ │ b 25b7fc │ │ │ │ │ │ │ │ 0026de24 : │ │ │ │ @@ -35853,15 +35853,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26e378 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -36480,39 +36480,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 26eccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ umlaleq ip, r3, r4, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r7, r3, lsr r2 │ │ │ │ + addeq fp, r7, r3, ror #4 │ │ │ │ @ instruction: 0x00a3c6bc │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq sl, r7, r4, lsl #29 │ │ │ │ - rsbseq sl, r6, r4, ror #18 │ │ │ │ - rsbseq sl, r6, ip, ror r9 │ │ │ │ - @ instruction: 0x0087abb7 │ │ │ │ - umulleq sl, r7, ip, fp │ │ │ │ - rsbseq sl, r6, r8, ror r6 │ │ │ │ + @ instruction: 0x0087aeb4 │ │ │ │ + @ instruction: 0x0076a994 │ │ │ │ + rsbseq sl, r6, ip, lsr #19 │ │ │ │ + addeq sl, r7, r7, ror #23 │ │ │ │ + addeq sl, r7, ip, asr #23 │ │ │ │ + rsbseq sl, r6, r8, lsr #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq sl, r7, r0, lsr fp │ │ │ │ - rsbseq sl, r6, ip, ror #12 │ │ │ │ - rsbseq sl, r6, r8, lsl #13 │ │ │ │ - umulleq sl, r7, r4, sl │ │ │ │ - rsbseq sl, r6, ip, lsr #13 │ │ │ │ - rsbseq sl, r6, ip, ror #10 │ │ │ │ + addeq sl, r7, r0, ror #22 │ │ │ │ + @ instruction: 0x0076a69c │ │ │ │ + ldrheq sl, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + addeq sl, r7, r4, asr #21 │ │ │ │ + ldrsbeq sl, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0076a59c │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq sl, r7, ip, ror #20 │ │ │ │ - rsbseq sl, r6, r0, lsr #12 │ │ │ │ - rsbseq sl, r6, r4, lsr #11 │ │ │ │ - addeq sl, r7, r4, lsr sl │ │ │ │ - rsbseq sl, r6, r0, lsl r5 │ │ │ │ - addeq sl, r7, r8, lsl #20 │ │ │ │ - rsbseq sl, r6, r8, ror #9 │ │ │ │ + umulleq sl, r7, ip, sl │ │ │ │ + rsbseq sl, r6, r0, asr r6 │ │ │ │ + ldrsbeq sl, [r6], #-84 @ 0xffffffac @ │ │ │ │ + addeq sl, r7, r4, ror #20 │ │ │ │ + rsbseq sl, r6, r0, asr #10 │ │ │ │ + addeq sl, r7, r8, lsr sl │ │ │ │ + rsbseq sl, r6, r8, lsl r5 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026ecd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -36534,23 +36534,23 @@ │ │ │ │ beq 26ed80 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 26eda0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6e1c │ │ │ │ + bl 9d6e4c │ │ │ │ ldr r3, [pc, #264] @ 26ee4c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 26edd8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26ede8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36641,29 +36641,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 26ef6c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 26f060 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 26efb4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26efc4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36820,15 +36820,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r3, ip, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r7, r4, lsr #11 │ │ │ │ + ldrdeq sl, [r7], r4 │ │ │ │ @ instruction: 0x00a3b9b4 │ │ │ │ │ │ │ │ 0026f1a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -36902,15 +36902,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 26f3c4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37522,38 +37522,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26fcf0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq fp, r3, r8, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ + addeq sl, r7, ip, lsr #4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r3, ip, lsl #13 │ │ │ │ - addeq r9, r7, ip, asr lr │ │ │ │ - rsbseq r9, r6, ip, lsr r9 │ │ │ │ - rsbseq r9, r6, r4, asr r9 │ │ │ │ - addeq r9, r7, r4, lsr #23 │ │ │ │ - addeq r9, r7, ip, ror fp │ │ │ │ - rsbseq r9, r6, r8, asr r6 │ │ │ │ + addeq r9, r7, ip, lsl #29 │ │ │ │ + rsbseq r9, r6, ip, ror #18 │ │ │ │ + rsbseq r9, r6, r4, lsl #19 │ │ │ │ + ldrdeq r9, [r7], r4 │ │ │ │ + addeq r9, r7, ip, lsr #23 │ │ │ │ + rsbseq r9, r6, r8, lsl #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r9, r7, ip, lsl #22 │ │ │ │ - rsbseq r9, r6, r8, asr #12 │ │ │ │ - rsbseq r9, r6, r4, ror #12 │ │ │ │ - addeq r9, r7, ip, ror #20 │ │ │ │ - rsbseq r9, r6, r4, lsl #13 │ │ │ │ - rsbseq r9, r6, r4, asr #10 │ │ │ │ + addeq r9, r7, ip, lsr fp │ │ │ │ + rsbseq r9, r6, r8, ror r6 │ │ │ │ + @ instruction: 0x00769694 │ │ │ │ + umulleq r9, r7, ip, sl │ │ │ │ + ldrheq r9, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r9, r6, r4, ror r5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r9, r7, r4, asr #20 │ │ │ │ - ldrsheq r9, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r9, r6, ip, ror r5 │ │ │ │ - addeq r9, r7, ip, lsl #20 │ │ │ │ - rsbseq r9, r6, r8, ror #9 │ │ │ │ - addeq r9, r7, r0, ror #19 │ │ │ │ - rsbseq r9, r6, r0, asr #9 │ │ │ │ + addeq r9, r7, r4, ror sl │ │ │ │ + rsbseq r9, r6, r8, lsr #12 │ │ │ │ + rsbseq r9, r6, ip, lsr #11 │ │ │ │ + addeq r9, r7, ip, lsr sl │ │ │ │ + rsbseq r9, r6, r8, lsl r5 │ │ │ │ + addeq r9, r7, r0, lsl sl │ │ │ │ + ldrsheq r9, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0026fcf4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -37683,30 +37683,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -38531,45 +38531,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sl, r3, r4, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r9, r7, sp, lsr #9 │ │ │ │ + ldrdeq r9, [r7], sp │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq sl, r3, r8, lsl #17 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq r8, r7, r9, ror #22 │ │ │ │ - strdeq r8, [r7], r4 │ │ │ │ - ldrsbeq r8, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + umulleq r8, r7, r9, fp │ │ │ │ + addeq r8, r7, r4, lsr #22 │ │ │ │ + rsbseq r8, r6, r0, lsl #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r8, r7, r0, lsr sl │ │ │ │ - rsbseq r8, r6, ip, ror #10 │ │ │ │ - rsbseq r8, r6, r8, lsl #11 │ │ │ │ + addeq r8, r7, r0, ror #20 │ │ │ │ + @ instruction: 0x0076859c │ │ │ │ + ldrheq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq r8, r7, r4, asr #15 │ │ │ │ - ldrsbeq r8, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x00768298 │ │ │ │ + strdeq r8, [r7], r4 │ │ │ │ + rsbseq r8, r6, ip, lsl #8 │ │ │ │ + rsbseq r8, r6, r8, asr #5 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - addeq r8, r7, r8, lsl #15 │ │ │ │ - rsbseq r8, r6, ip, lsr r3 │ │ │ │ - rsbseq r8, r6, r0, asr #5 │ │ │ │ - addeq r8, r7, r0, ror #14 │ │ │ │ - rsbseq r8, r6, r8, lsr r2 │ │ │ │ + @ instruction: 0x008787b8 │ │ │ │ + rsbseq r8, r6, ip, ror #6 │ │ │ │ + ldrsheq r8, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + umulleq r8, r7, r0, r7 │ │ │ │ + rsbseq r8, r6, r8, ror #4 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r8, r7, ip, lsr r7 │ │ │ │ - rsbseq r8, r6, r8, lsl r2 │ │ │ │ - addeq r8, r7, r4, lsl r7 │ │ │ │ - ldrsheq r8, [r6], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r8, r6, ip, lsl #4 │ │ │ │ + addeq r8, r7, ip, ror #14 │ │ │ │ + rsbseq r8, r6, r8, asr #4 │ │ │ │ + addeq r8, r7, r4, asr #14 │ │ │ │ + rsbseq r8, r6, r4, lsr #4 │ │ │ │ + rsbseq r8, r6, ip, lsr r2 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -38870,34 +38870,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39677,58 +39677,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 27195c │ │ │ │ adceq r9, r3, ip, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r7, sl, lsr #4 │ │ │ │ - addeq r8, r7, r4, lsl #4 │ │ │ │ - addeq r8, r7, ip, ror #4 │ │ │ │ + addeq r8, r7, sl, asr r2 │ │ │ │ + addeq r8, r7, r4, lsr r2 │ │ │ │ + umulleq r8, r7, ip, r2 │ │ │ │ ldrdeq r9, [r3], ip @ │ │ │ │ - addeq r8, r7, r4, lsl #3 │ │ │ │ - addeq r8, r7, r0, lsl #1 │ │ │ │ - @ instruction: 0x00767c98 │ │ │ │ - rsbseq r7, r6, r4, asr fp │ │ │ │ + @ instruction: 0x008781b4 │ │ │ │ + strheq r8, [r7], r0 │ │ │ │ + rsbseq r7, r6, r8, asr #25 │ │ │ │ + rsbseq r7, r6, r4, lsl #23 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - ldrdeq r7, [r7], r8 │ │ │ │ - addeq r7, r7, ip, ror lr │ │ │ │ - addeq r7, r7, r0, lsr sp │ │ │ │ + addeq r8, r7, r8 │ │ │ │ + addeq r7, r7, ip, lsr #29 │ │ │ │ + addeq r7, r7, r0, ror #26 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - addeq r7, r7, ip, asr #25 │ │ │ │ - addeq r7, r7, r8, asr ip │ │ │ │ - strdeq r7, [r7], r4 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, r8, lsl #25 │ │ │ │ + addeq r7, r7, r4, lsr #20 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - addeq r7, r7, r4, lsr r7 │ │ │ │ - addeq r7, r7, r0, asr r6 │ │ │ │ - rsbseq r7, r6, r0, lsr r1 │ │ │ │ - rsbseq r7, r6, r8, asr #2 │ │ │ │ + addeq r7, r7, r4, ror #14 │ │ │ │ + addeq r7, r7, r0, lsl #13 │ │ │ │ + rsbseq r7, r6, r0, ror #2 │ │ │ │ + rsbseq r7, r6, r8, ror r1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r7, r7, r4, lsl #4 │ │ │ │ - rsbseq r6, r6, r0, asr #26 │ │ │ │ - rsbseq r6, r6, ip, asr sp │ │ │ │ - addeq r6, r7, r4, ror pc │ │ │ │ - rsbseq r6, r6, r0, asr #22 │ │ │ │ + addeq r7, r7, r4, lsr r2 │ │ │ │ + rsbseq r6, r6, r0, ror sp │ │ │ │ + rsbseq r6, r6, ip, lsl #27 │ │ │ │ + addeq r6, r7, r4, lsr #31 │ │ │ │ + rsbseq r6, r6, r0, ror fp │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - addeq r6, r7, r4, lsl #28 │ │ │ │ - ldrheq r6, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r6, r6, ip, lsr r9 │ │ │ │ - @ instruction: 0x00876db8 │ │ │ │ - @ instruction: 0x00766890 │ │ │ │ - umulleq r6, r7, r4, sp │ │ │ │ - rsbseq r6, r6, ip, asr r9 │ │ │ │ + addeq r6, r7, r4, lsr lr │ │ │ │ + rsbseq r6, r6, r8, ror #19 │ │ │ │ + rsbseq r6, r6, ip, ror #18 │ │ │ │ + addeq r6, r7, r8, ror #27 │ │ │ │ + rsbseq r6, r6, r0, asr #17 │ │ │ │ + addeq r6, r7, r4, asr #27 │ │ │ │ + rsbseq r6, r6, ip, lsl #19 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - addeq r6, r7, r8, ror #26 │ │ │ │ - rsbseq r6, r6, r8, asr #16 │ │ │ │ + umulleq r6, r7, r8, sp │ │ │ │ + rsbseq r6, r6, r8, ror r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r6, r7, ip, asr #26 │ │ │ │ - rsbseq r6, r6, ip, lsr #16 │ │ │ │ - rsbseq r6, r6, r4, asr #16 │ │ │ │ - addeq r6, r7, ip, lsr #26 │ │ │ │ - rsbseq r6, r6, r8, lsl #16 │ │ │ │ + addeq r6, r7, ip, ror sp │ │ │ │ + rsbseq r6, r6, ip, asr r8 │ │ │ │ + rsbseq r6, r6, r4, ror r8 │ │ │ │ + addeq r6, r7, ip, asr sp │ │ │ │ + rsbseq r6, r6, r8, lsr r8 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 272570 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 271f04 │ │ │ │ @@ -40518,15 +40518,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 272b94 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41409,45 +41409,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 273688 │ │ │ │ adceq r8, r3, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r7, r2, asr #17 │ │ │ │ + strdeq r6, [r7], r2 │ │ │ │ adceq r7, r3, r8, ror #23 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r6, r7, r0, lsr r3 │ │ │ │ - rsbseq r5, r6, r0, lsl lr │ │ │ │ - rsbseq r5, r6, r8, lsr #28 │ │ │ │ - addeq r6, r7, r0, lsl #1 │ │ │ │ - rsbseq r5, r6, r8, asr fp │ │ │ │ + addeq r6, r7, r0, ror #6 │ │ │ │ + rsbseq r5, r6, r0, asr #28 │ │ │ │ + rsbseq r5, r6, r8, asr lr │ │ │ │ + strheq r6, [r7], r0 │ │ │ │ + rsbseq r5, r6, r8, lsl #23 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r7, ip, lsl r0 │ │ │ │ - rsbseq r5, r6, r8, lsr #25 │ │ │ │ - ldrsheq r5, [r6], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r6, r7, ip, asr #32 │ │ │ │ + ldrsbeq r5, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r5, r6, r0, lsr #22 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r5, r7, ip, lsl #31 │ │ │ │ - rsbseq r5, r6, r8, asr #21 │ │ │ │ - rsbseq r5, r6, r4, ror #21 │ │ │ │ - addeq r5, r7, r0, lsr r8 │ │ │ │ - rsbseq r5, r6, r4, ror #7 │ │ │ │ - rsbseq r5, r6, r8, ror #6 │ │ │ │ - addeq r5, r7, r4, lsl #16 │ │ │ │ - rsbseq r5, r6, ip, lsl r4 │ │ │ │ - ldrsbeq r5, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x00875fbc │ │ │ │ + ldrsheq r5, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r5, r6, r4, lsl fp │ │ │ │ + addeq r5, r7, r0, ror #16 │ │ │ │ + rsbseq r5, r6, r4, lsl r4 │ │ │ │ + @ instruction: 0x00765398 │ │ │ │ + addeq r5, r7, r4, lsr r8 │ │ │ │ + rsbseq r5, r6, ip, asr #8 │ │ │ │ + rsbseq r5, r6, ip, lsl #6 │ │ │ │ + addeq r5, r7, r8, lsl #16 │ │ │ │ + rsbseq r5, r6, r0, ror #5 │ │ │ │ ldrdeq r5, [r7], r8 │ │ │ │ - ldrheq r5, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r5, r7, r8, lsr #15 │ │ │ │ - rsbseq r5, r6, r8, lsl #5 │ │ │ │ + ldrheq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r5, r7, ip, lsl #15 │ │ │ │ - rsbseq r5, r6, ip, ror #4 │ │ │ │ - ldrsheq r5, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x008757bc │ │ │ │ + @ instruction: 0x0076529c │ │ │ │ + rsbseq r5, r6, r4, lsr #8 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 273688 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2730d4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -41923,15 +41923,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 274178 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42810,44 +42810,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 274c1c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 274c1c │ │ │ │ adceq r6, r3, r8, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r7, r6, ror #5 │ │ │ │ + addeq r5, r7, r6, lsl r3 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq r6, r3, r8, lsl r6 │ │ │ │ - addeq r4, r7, r8, ror #21 │ │ │ │ - rsbseq r4, r6, r0, asr #11 │ │ │ │ + addeq r4, r7, r8, lsl fp │ │ │ │ + ldrsheq r4, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r4, r7, r4, lsl #21 │ │ │ │ - rsbseq r4, r6, r0, lsl r7 │ │ │ │ - rsbseq r4, r6, r8, asr r5 │ │ │ │ + @ instruction: 0x00874ab4 │ │ │ │ + rsbseq r4, r6, r0, asr #14 │ │ │ │ + rsbseq r4, r6, r8, lsl #11 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq r4, r7, r4, asr #19 │ │ │ │ - rsbseq r4, r6, r4, lsr #9 │ │ │ │ - ldrheq r4, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r4, r7, ip, lsl #19 │ │ │ │ - rsbseq r4, r6, r8, asr #9 │ │ │ │ - rsbseq r4, r6, r4, ror #9 │ │ │ │ - addeq r4, r7, ip, ror #4 │ │ │ │ - rsbseq r3, r6, r0, lsr #28 │ │ │ │ - rsbseq r3, r6, r4, lsr #27 │ │ │ │ - addeq r4, r7, r0, asr #4 │ │ │ │ - rsbseq r3, r6, r8, asr lr │ │ │ │ - rsbseq r3, r6, r8, lsl sp │ │ │ │ + strdeq r4, [r7], r4 @ │ │ │ │ + ldrsbeq r4, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r4, r6, ip, ror #9 │ │ │ │ + @ instruction: 0x008749bc │ │ │ │ + ldrsheq r4, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r4, r6, r4, lsl r5 │ │ │ │ + umulleq r4, r7, ip, r2 │ │ │ │ + rsbseq r3, r6, r0, asr lr │ │ │ │ + ldrsbeq r3, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r4, r7, r0, ror r2 │ │ │ │ + rsbseq r3, r6, r8, lsl #29 │ │ │ │ + rsbseq r3, r6, r8, asr #26 │ │ │ │ + addeq r4, r7, r4, asr #4 │ │ │ │ + rsbseq r3, r6, ip, lsl sp │ │ │ │ addeq r4, r7, r4, lsl r2 │ │ │ │ - rsbseq r3, r6, ip, ror #25 │ │ │ │ - addeq r4, r7, r4, ror #3 │ │ │ │ - rsbseq r3, r6, r4, asr #25 │ │ │ │ + ldrsheq r3, [r6], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r4, r7, r8, asr #3 │ │ │ │ - rsbseq r3, r6, r8, lsr #25 │ │ │ │ - rsbseq r3, r6, r0, lsr lr │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + ldrsbeq r3, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r6, r0, ror #28 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2746a8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -43314,15 +43314,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 27572c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -44189,48 +44189,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 275eb8 │ │ │ │ mov r2, #0 │ │ │ │ b 275eb8 │ │ │ │ adceq r5, r3, r4, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r3, r7, sl, lsr sp │ │ │ │ + addeq r3, r7, sl, ror #26 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r5, r3, r0, asr #32 │ │ │ │ - ldrdeq r3, [r7], r4 │ │ │ │ - rsbseq r2, r6, ip, lsr #31 │ │ │ │ + addeq r3, r7, r4, lsl #10 │ │ │ │ + ldrsbeq r2, [r6], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - addeq r3, r7, r8, ror #8 │ │ │ │ - ldrsheq r3, [r6], #-4 @ │ │ │ │ - rsbseq r2, r6, ip, lsr pc │ │ │ │ + umulleq r3, r7, r8, r4 │ │ │ │ + rsbseq r3, r6, r4, lsr #2 │ │ │ │ + rsbseq r2, r6, ip, ror #30 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umulleq r3, r7, r8, r3 │ │ │ │ - rsbseq r2, r6, r8, ror lr │ │ │ │ - @ instruction: 0x00762e90 │ │ │ │ - addeq r3, r7, r0, ror #6 │ │ │ │ - @ instruction: 0x00762e9c │ │ │ │ - ldrheq r2, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r3, r7, r8, asr #7 │ │ │ │ + rsbseq r2, r6, r8, lsr #29 │ │ │ │ + rsbseq r2, r6, r0, asr #29 │ │ │ │ + umulleq r3, r7, r0, r3 │ │ │ │ + rsbseq r2, r6, ip, asr #29 │ │ │ │ + rsbseq r2, r6, r8, ror #29 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - @ instruction: 0x00872bbc │ │ │ │ - rsbseq r2, r6, r0, ror r7 │ │ │ │ - ldrsheq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - umulleq r2, r7, r0, fp │ │ │ │ - rsbseq r2, r6, r8, lsr #15 │ │ │ │ - rsbseq r2, r6, r8, ror #12 │ │ │ │ + addeq r2, r7, ip, ror #23 │ │ │ │ + rsbseq r2, r6, r0, lsr #15 │ │ │ │ + rsbseq r2, r6, r4, lsr #14 │ │ │ │ + addeq r2, r7, r0, asr #23 │ │ │ │ + ldrsbeq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00762698 │ │ │ │ + umulleq r2, r7, r8, fp │ │ │ │ + rsbseq r2, r6, r0, ror r6 │ │ │ │ addeq r2, r7, r8, ror #22 │ │ │ │ - rsbseq r2, r6, r0, asr #12 │ │ │ │ - addeq r2, r7, r8, lsr fp │ │ │ │ - rsbseq r2, r6, r8, lsl r6 │ │ │ │ + rsbseq r2, r6, r8, asr #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r2, r7, ip, lsl fp │ │ │ │ - ldrsheq r2, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, r6, r4, lsl #15 │ │ │ │ + addeq r2, r7, ip, asr #22 │ │ │ │ + rsbseq r2, r6, ip, lsr #12 │ │ │ │ + ldrheq r2, [r6], #-116 @ 0xffffff8c @ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -44708,26 +44708,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 276d78 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 276d68 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276cd4 │ │ │ │ b 276be0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 9d6bd8 │ │ │ │ + bl 9d6c08 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -44876,15 +44876,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 27707c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 277094 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 276f8c │ │ │ │ b 276e2c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -44894,15 +44894,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -45070,15 +45070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r3, r8, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r7, r4, ror r5 │ │ │ │ + addeq r2, r7, r4, lsr #11 │ │ │ │ adceq r3, r3, ip, lsl r9 │ │ │ │ │ │ │ │ 00277240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -45197,15 +45197,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 277480 │ │ │ │ @@ -46090,44 +46090,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2776a0 │ │ │ │ @ instruction: 0x00a338b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r7], r2 │ │ │ │ + addeq r2, r7, r2, lsr #32 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r3, r3, ip, lsl #6 │ │ │ │ - @ instruction: 0x008717bc │ │ │ │ - @ instruction: 0x00761294 │ │ │ │ + addeq r1, r7, ip, ror #15 │ │ │ │ + rsbseq r1, r6, r4, asr #5 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq r1, r7, r8, asr r7 │ │ │ │ - rsbseq r1, r6, r4, ror #7 │ │ │ │ - rsbseq r1, r6, ip, lsr #4 │ │ │ │ + addeq r1, r7, r8, lsl #15 │ │ │ │ + rsbseq r1, r6, r4, lsl r4 │ │ │ │ + rsbseq r1, r6, ip, asr r2 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - umulleq r1, r7, ip, r6 │ │ │ │ - rsbseq r1, r6, ip, ror r1 │ │ │ │ - @ instruction: 0x00761194 │ │ │ │ - addeq r1, r7, r4, ror #12 │ │ │ │ - rsbseq r1, r6, r0, lsr #3 │ │ │ │ - ldrheq r1, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r0, r7, r0, ror #29 │ │ │ │ - @ instruction: 0x00760a94 │ │ │ │ - rsbseq r0, r6, r8, lsl sl │ │ │ │ - @ instruction: 0x00870eb4 │ │ │ │ - rsbseq r0, r6, ip, asr #21 │ │ │ │ - rsbseq r0, r6, ip, lsl #19 │ │ │ │ + addeq r1, r7, ip, asr #13 │ │ │ │ + rsbseq r1, r6, ip, lsr #3 │ │ │ │ + rsbseq r1, r6, r4, asr #3 │ │ │ │ + umulleq r1, r7, r4, r6 │ │ │ │ + ldrsbeq r1, [r6], #-16 @ │ │ │ │ + rsbseq r1, r6, ip, ror #3 │ │ │ │ + addeq r0, r7, r0, lsl pc │ │ │ │ + rsbseq r0, r6, r4, asr #21 │ │ │ │ + rsbseq r0, r6, r8, asr #20 │ │ │ │ + addeq r0, r7, r4, ror #29 │ │ │ │ + ldrsheq r0, [r6], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r0, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x00870ebc │ │ │ │ + @ instruction: 0x00760994 │ │ │ │ addeq r0, r7, ip, lsl #29 │ │ │ │ - rsbseq r0, r6, r4, ror #18 │ │ │ │ - addeq r0, r7, ip, asr lr │ │ │ │ - rsbseq r0, r6, ip, lsr r9 │ │ │ │ + rsbseq r0, r6, ip, ror #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq r0, r7, r0, asr #28 │ │ │ │ - rsbseq r0, r6, r0, lsr #18 │ │ │ │ - rsbseq r0, r6, r8, lsr #21 │ │ │ │ + addeq r0, r7, r0, ror lr │ │ │ │ + rsbseq r0, r6, r0, asr r9 │ │ │ │ + ldrsbeq r0, [r6], #-168 @ 0xffffff58 @ │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -46679,31 +46679,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -47462,30 +47462,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 279974 │ │ │ │ adceq r2, r3, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r7, sl, ror r4 │ │ │ │ + addeq r0, r7, sl, lsr #9 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ adceq r1, r3, r8, lsl #14 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq pc, r6, r0, lsl #15 │ │ │ │ - rsbseq pc, r5, ip, lsl #8 │ │ │ │ - rsbseq pc, r5, r8, asr r2 @ │ │ │ │ + @ instruction: 0x0086f7b0 │ │ │ │ + rsbseq pc, r5, ip, lsr r4 @ │ │ │ │ + rsbseq pc, r5, r8, lsl #5 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - addeq pc, r6, r4, lsr r7 @ │ │ │ │ - rsbseq pc, r5, r0, ror r2 @ │ │ │ │ - rsbseq pc, r5, ip, lsl #5 │ │ │ │ - addeq pc, r6, r0, lsl #14 │ │ │ │ - ldrsbeq pc, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + addeq pc, r6, r4, ror #14 │ │ │ │ + rsbseq pc, r5, r0, lsr #5 │ │ │ │ + ldrheq pc, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq pc, r6, r0, lsr r7 @ │ │ │ │ + rsbseq pc, r5, r8, lsl #4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -49043,31 +49043,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - addeq lr, r6, r0, lsl r7 │ │ │ │ - rsbseq lr, r5, r8, ror #3 │ │ │ │ - addeq lr, r6, r4, ror #13 │ │ │ │ - ldrsheq lr, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq lr, r5, r0, asr #3 │ │ │ │ - @ instruction: 0x0086e6b8 │ │ │ │ - rsbseq lr, r5, ip, ror #4 │ │ │ │ + addeq lr, r6, r0, asr #14 │ │ │ │ + rsbseq lr, r5, r8, lsl r2 │ │ │ │ + addeq lr, r6, r4, lsl r7 │ │ │ │ + rsbseq lr, r5, ip, lsr #6 │ │ │ │ ldrsheq lr, [r5], #-16 @ │ │ │ │ - umulleq lr, r6, r0, r6 │ │ │ │ - rsbseq lr, r5, r8, ror #2 │ │ │ │ + addeq lr, r6, r8, ror #13 │ │ │ │ + @ instruction: 0x0075e29c │ │ │ │ + rsbseq lr, r5, r0, lsr #4 │ │ │ │ + addeq lr, r6, r0, asr #13 │ │ │ │ + @ instruction: 0x0075e198 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - addeq lr, r6, r8, ror #12 │ │ │ │ - rsbseq lr, r5, r4, asr #2 │ │ │ │ - rsbseq lr, r5, ip, asr #5 │ │ │ │ - addeq lr, r6, r0, asr #12 │ │ │ │ - rsbseq lr, r5, r0, lsr #2 │ │ │ │ - rsbseq lr, r5, r8, lsr r1 │ │ │ │ + umulleq lr, r6, r8, r6 │ │ │ │ + rsbseq lr, r5, r4, ror r1 │ │ │ │ + ldrsheq lr, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq lr, r6, r0, ror r6 │ │ │ │ + rsbseq lr, r5, r0, asr r1 │ │ │ │ + rsbseq lr, r5, r8, ror #2 │ │ │ │ │ │ │ │ 0027b080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49151,15 +49151,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r2, r0, ror sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r6, ip, lsl #11 │ │ │ │ + @ instruction: 0x0086e5bc │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ adceq pc, r2, ip, ror r9 @ │ │ │ │ │ │ │ │ 0027b1f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -49182,23 +49182,23 @@ │ │ │ │ beq 27b2a0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 27b2ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d6fb4 │ │ │ │ + bl 9d6fe4 │ │ │ │ ldr r3, [pc, #248] @ 27b35c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 27b2ec │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b2fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -49286,29 +49286,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 27b460 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 27b55c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 27b4b8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 27b4c8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -49459,15 +49459,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq pc, r2, r0, r5 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r6, r8, lsr #1 │ │ │ │ + ldrdeq lr, [r6], r8 │ │ │ │ @ instruction: 0x00a2f4b8 │ │ │ │ │ │ │ │ 0027b6a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -49553,15 +49553,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -49581,15 +49581,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 27b970 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -50306,38 +50306,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 27c430 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq pc, r2, r4, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r6, sl, asr #25 │ │ │ │ + strdeq sp, [r6], sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq pc, [r2], r8 @ │ │ │ │ - addeq sp, r6, r8, lsl #18 │ │ │ │ - rsbseq sp, r5, r8, ror #9 │ │ │ │ - rsbseq sp, r5, r0, ror #7 │ │ │ │ + addeq sp, r6, r8, lsr r9 │ │ │ │ + rsbseq sp, r5, r8, lsl r5 │ │ │ │ + rsbseq sp, r5, r0, lsl r4 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq sp, r6, r0, ror #16 │ │ │ │ - rsbseq sp, r5, r0, asr #6 │ │ │ │ - rsbseq sp, r5, r8, asr r3 │ │ │ │ - ldrdeq sp, [r6], r6 │ │ │ │ - addeq sp, r6, ip, lsl #8 │ │ │ │ - rsbseq ip, r5, r8, asr #30 │ │ │ │ - rsbseq ip, r5, r4, ror #30 │ │ │ │ - addeq sp, r6, r4, lsr r3 │ │ │ │ - rsbseq ip, r5, ip, lsl #28 │ │ │ │ + umulleq sp, r6, r0, r8 │ │ │ │ + rsbseq sp, r5, r0, ror r3 │ │ │ │ + rsbseq sp, r5, r8, lsl #7 │ │ │ │ + addeq sp, r6, r6, lsl #12 │ │ │ │ + addeq sp, r6, ip, lsr r4 │ │ │ │ + rsbseq ip, r5, r8, ror pc │ │ │ │ + @ instruction: 0x0075cf94 │ │ │ │ + addeq sp, r6, r4, ror #6 │ │ │ │ + rsbseq ip, r5, ip, lsr lr │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq sp, [r6], r4 │ │ │ │ - rsbseq ip, r5, r8, lsr #29 │ │ │ │ - rsbseq ip, r5, ip, lsr #28 │ │ │ │ - addeq sp, r6, ip, asr #5 │ │ │ │ - rsbseq ip, r5, r8, lsr #27 │ │ │ │ - addeq sp, r6, r0, lsr #5 │ │ │ │ - rsbseq ip, r5, r0, lsl #27 │ │ │ │ + addeq sp, r6, r4, lsr #6 │ │ │ │ + ldrsbeq ip, [r5], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq ip, r5, ip, asr lr │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ + ldrsbeq ip, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + ldrheq ip, [r5], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0027c434 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50478,26 +50478,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27c680 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -50526,15 +50526,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27c73c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -50543,26 +50543,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -50630,23 +50630,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27c8e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -50675,35 +50675,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27c994 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -51334,44 +51334,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 27d080 │ │ │ │ adceq lr, r2, r0, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, r6, r3, lsr #21 │ │ │ │ + ldrdeq ip, [r6], r3 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq sp, [r2], r0 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - addeq ip, r6, r0, asr r4 │ │ │ │ - rsbseq ip, r5, r0, lsr r0 │ │ │ │ - rsbseq fp, r5, r4, lsr #30 │ │ │ │ + addeq ip, r6, r0, lsl #9 │ │ │ │ + rsbseq ip, r5, r0, rrx │ │ │ │ + rsbseq fp, r5, r4, asr pc │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - addeq ip, r6, r3 │ │ │ │ + addeq ip, r6, r3, lsr r0 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - addeq fp, r6, r8, lsr #26 │ │ │ │ - rsbseq fp, r5, r4, ror #16 │ │ │ │ - rsbseq fp, r5, r0, lsl #17 │ │ │ │ + addeq fp, r6, r8, asr sp │ │ │ │ + @ instruction: 0x0075b894 │ │ │ │ + ldrheq fp, [r5], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - ldrdeq fp, [r6], ip │ │ │ │ - ldrheq fp, [r5], #-100 @ 0xffffff9c @ │ │ │ │ + addeq fp, r6, ip, lsl #24 │ │ │ │ + rsbseq fp, r5, r4, ror #13 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - addeq fp, r6, r8, asr #22 │ │ │ │ - ldrsheq fp, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq fp, r5, r0, lsl #13 │ │ │ │ - addeq fp, r6, r4, lsl #22 │ │ │ │ - rsbseq fp, r5, r4, ror #11 │ │ │ │ - ldrsheq fp, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - addeq fp, r6, r4, ror #21 │ │ │ │ - rsbseq fp, r5, r0, asr #11 │ │ │ │ - addeq fp, r6, r0, asr #21 │ │ │ │ - @ instruction: 0x0075b598 │ │ │ │ + addeq fp, r6, r8, ror fp │ │ │ │ + rsbseq fp, r5, ip, lsr #14 │ │ │ │ + ldrheq fp, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + addeq fp, r6, r4, lsr fp │ │ │ │ + rsbseq fp, r5, r4, lsl r6 │ │ │ │ + rsbseq fp, r5, ip, lsr #12 │ │ │ │ + addeq fp, r6, r4, lsl fp │ │ │ │ + ldrsheq fp, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq fp, [r6], r0 │ │ │ │ + rsbseq fp, r5, r8, asr #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -51978,26 +51978,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 27dde8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -52026,15 +52026,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 27dea4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -52043,26 +52043,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -52130,23 +52130,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 27e048 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -52175,35 +52175,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 27e0fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -52377,17 +52377,17 @@ │ │ │ │ bl 267128 │ │ │ │ mov r1, r0 │ │ │ │ b 27e274 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r0, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r2, r4, lsl #29 │ │ │ │ - addeq fp, r6, r4, lsr #6 │ │ │ │ - rsbseq sl, r5, r4, lsl #30 │ │ │ │ - ldrsheq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + addeq fp, r6, r4, asr r3 │ │ │ │ + rsbseq sl, r5, r4, lsr pc │ │ │ │ + rsbseq sl, r5, r8, lsr #28 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 0027e42c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52471,15 +52471,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r4, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r6, r0, ror #3 │ │ │ │ + addeq fp, r6, r0, lsl r2 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq ip, r2, ip, asr #11 │ │ │ │ │ │ │ │ 0027e59c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -52569,15 +52569,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r2, r4, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r6, ip, rrx │ │ │ │ + umulleq fp, r6, ip, r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq ip, r2, ip, asr #8 │ │ │ │ │ │ │ │ 0027e718 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -52672,15 +52672,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq ip, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ + addeq sl, r6, r4, lsr #30 │ │ │ │ adceq ip, r2, r0, asr #5 │ │ │ │ │ │ │ │ 0027e8a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53031,19 +53031,19 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27ed5c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r0, asr r9 │ │ │ │ - addeq sl, r6, ip, ror #17 │ │ │ │ + addeq sl, r6, r0, lsl #19 │ │ │ │ + addeq sl, r6, ip, lsl r9 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r8, ror #26 │ │ │ │ - addeq sl, r6, r0, ror r8 │ │ │ │ + addeq sl, r6, r0, lsr #17 │ │ │ │ │ │ │ │ 0027ee30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -53125,19 +53125,19 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27eec8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r4, ror #15 │ │ │ │ - addeq sl, r6, r0, lsl #15 │ │ │ │ + addeq sl, r6, r4, lsl r8 │ │ │ │ + @ instruction: 0x0086a7b0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq fp, [r2], r8 @ │ │ │ │ - addeq sl, r6, r0, lsl #14 │ │ │ │ + addeq sl, r6, r0, lsr r7 │ │ │ │ │ │ │ │ 0027efa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -53221,28 +53221,28 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27f03c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r4, asr r6 │ │ │ │ - addeq sl, r6, r8, lsl #12 │ │ │ │ + addeq sl, r6, r4, lsl #13 │ │ │ │ + addeq sl, r6, r8, lsr r6 │ │ │ │ adceq fp, r2, ip, lsl #21 │ │ │ │ │ │ │ │ 0027f110 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 27f148 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d63ec │ │ │ │ + bl 9d641c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 27f168 │ │ │ │ @@ -53341,16 +53341,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 27f208 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq sl, r6, r8, r4 │ │ │ │ - addeq sl, r6, r4, asr #8 │ │ │ │ + addeq sl, r6, r8, asr #9 │ │ │ │ + addeq sl, r6, r4, ror r4 │ │ │ │ ldrdeq fp, [r2], r0 @ │ │ │ │ │ │ │ │ 0027f2e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -53427,16 +53427,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f374 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, lsl #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r4, lsl r3 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ + addeq sl, r6, r4, asr #6 │ │ │ │ + addeq sl, r6, r4, lsl #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, ip, asr #14 │ │ │ │ │ │ │ │ 0027f434 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53512,16 +53512,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f4c0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a2b6bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - addeq sl, r6, r8, lsl #3 │ │ │ │ + addeq sl, r6, r4, lsl #4 │ │ │ │ + @ instruction: 0x0086a1b8 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, lsl #12 │ │ │ │ │ │ │ │ 0027f580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53597,16 +53597,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f60c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r0, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r6, r8, lsl #1 │ │ │ │ - addeq sl, r6, ip, lsr r0 │ │ │ │ + strheq sl, [r6], r8 │ │ │ │ + addeq sl, r6, ip, rrx │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x00a2b4b4 │ │ │ │ │ │ │ │ 0027f6cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53684,16 +53684,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f758 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r4, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r8, lsr pc │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ + addeq r9, r6, r8, ror #30 │ │ │ │ + addeq r9, r6, r4, lsr #30 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, r8, ror #6 │ │ │ │ │ │ │ │ 0027f820 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53773,16 +53773,16 @@ │ │ │ │ bl 269d6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 27f8b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, asr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - umulleq r9, r6, r8, sp │ │ │ │ + addeq r9, r6, r4, lsl #28 │ │ │ │ + addeq r9, r6, r8, asr #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq fp, r2, ip, lsl #4 │ │ │ │ │ │ │ │ 0027f97c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -53888,17 +53888,17 @@ │ │ │ │ b 27fa70 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27faf4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r2, r8, asr #2 │ │ │ │ - addeq r9, r6, r4, ror ip │ │ │ │ + addeq r9, r6, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, ror #23 │ │ │ │ + addeq r9, r6, r0, lsl ip │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq fp, r2, r0, rrx │ │ │ │ │ │ │ │ 0027fb44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54004,17 +54004,17 @@ │ │ │ │ b 27fc38 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 27fcbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, lsl #31 │ │ │ │ - addeq r9, r6, ip, lsr #21 │ │ │ │ + ldrdeq r9, [r6], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r8, lsl sl │ │ │ │ + addeq r9, r6, r8, asr #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umlaleq sl, r2, r8, lr │ │ │ │ │ │ │ │ 0027fd0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54095,15 +54095,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 26702c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 27fdd8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r0, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r9, [r6], r8 │ │ │ │ + addeq r9, r6, r8, lsl #18 │ │ │ │ adceq sl, r2, r4, lsl sp │ │ │ │ │ │ │ │ 0027fe64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54184,15 +54184,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 26702c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 27ff34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, ip, lsl #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r9, r6, ip, r7 │ │ │ │ + addeq r9, r6, ip, asr #15 │ │ │ │ @ instruction: 0x00a2abb8 │ │ │ │ │ │ │ │ 0027ffc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -54318,20 +54318,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, lsr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, ip, ror #10 │ │ │ │ + umulleq r9, r6, ip, r5 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r2, ip, ror #19 │ │ │ │ - @ instruction: 0x008694b0 │ │ │ │ - rsbseq r8, r5, ip, ror #31 │ │ │ │ - rsbseq r9, r5, r8 │ │ │ │ + addeq r9, r6, r0, ror #9 │ │ │ │ + rsbseq r9, r5, ip, lsl r0 │ │ │ │ + rsbseq r9, r5, r8, lsr r0 │ │ │ │ │ │ │ │ 002801e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -54456,20 +54456,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sl, r2, r4, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, ip, asr #6 │ │ │ │ + addeq r9, r6, ip, ror r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r2, ip, asr #15 │ │ │ │ - umulleq r9, r6, r0, r2 │ │ │ │ - rsbseq r8, r5, ip, asr #27 │ │ │ │ - rsbseq r8, r5, r8, ror #27 │ │ │ │ + addeq r9, r6, r0, asr #5 │ │ │ │ + ldrsheq r8, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r8, r5, r8, lsl lr │ │ │ │ │ │ │ │ 00280400 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -54570,17 +54570,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sl, r2, ip, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sl, r2, r4, ror #12 │ │ │ │ - ldrdeq r9, [r6], r4 │ │ │ │ - rsbseq r8, r5, r0, lsl ip │ │ │ │ - rsbseq r8, r5, ip, lsr #24 │ │ │ │ + addeq r9, r6, r4, lsl #2 │ │ │ │ + rsbseq r8, r5, r0, asr #24 │ │ │ │ + rsbseq r8, r5, ip, asr ip │ │ │ │ │ │ │ │ 002805b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -54659,15 +54659,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 26702c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 280680 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r8, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r6, r0, lsr r0 │ │ │ │ + addeq r9, r6, r0, rrx │ │ │ │ adceq sl, r2, ip, ror #8 │ │ │ │ │ │ │ │ 0028070c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54748,15 +54748,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 26702c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2807dc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r4, lsr #30 │ │ │ │ adceq sl, r2, r0, lsl r3 │ │ │ │ │ │ │ │ 00280868 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54831,15 +54831,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 26702c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 28091c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r2, r4, ror r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r8, r6, r4, sp │ │ │ │ + addeq r8, r6, r4, asr #27 │ │ │ │ ldrdeq sl, [r2], r0 @ │ │ │ │ │ │ │ │ 002809ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54933,20 +54933,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq sl, r2, r8, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r8, asr ip │ │ │ │ - addeq r8, r6, r4, lsr #23 │ │ │ │ - strdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r8, lsl #25 │ │ │ │ + ldrdeq r8, [r6], r4 │ │ │ │ + addeq r8, r6, r4, lsr #24 │ │ │ │ adceq sl, r2, r8, ror r0 │ │ │ │ - addeq r8, r6, r8, asr #22 │ │ │ │ - rsbseq r8, r5, r4, lsr #12 │ │ │ │ + addeq r8, r6, r8, ror fp │ │ │ │ + rsbseq r8, r5, r4, asr r6 │ │ │ │ │ │ │ │ 00280b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 280cc8 │ │ │ │ @@ -55038,21 +55038,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r9, r2, r8, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00868ab8 │ │ │ │ - addeq r8, r6, sl, lsl #20 │ │ │ │ - addeq r8, r6, r4, asr sl │ │ │ │ + addeq r8, r6, r8, ror #21 │ │ │ │ + addeq r8, r6, sl, lsr sl │ │ │ │ + addeq r8, r6, r4, lsl #21 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r9, [r2], r4 @ │ │ │ │ - addeq r8, r6, ip, lsr #19 │ │ │ │ - rsbseq r8, r5, r8, lsl #9 │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ + ldrheq r8, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 00280cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -55147,21 +55147,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ strdeq r9, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r4, lsl #18 │ │ │ │ - addeq r8, r6, r4, ror #16 │ │ │ │ - addeq r8, r6, r8, lsr #17 │ │ │ │ + addeq r8, r6, r4, lsr r9 │ │ │ │ + umulleq r8, r6, r4, r8 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq r9, r2, r8, lsr #26 │ │ │ │ - addeq r8, r6, r0, lsl #16 │ │ │ │ - ldrsbeq r8, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r8, r6, r0, lsr r8 │ │ │ │ + rsbseq r8, r5, ip, lsl #6 │ │ │ │ │ │ │ │ 00280e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 28101c │ │ │ │ @@ -55255,21 +55255,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r9, r2, ip, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, ip, ror r7 │ │ │ │ - addeq r8, r6, sl, asr #13 │ │ │ │ - addeq r8, r6, r8, lsl #14 │ │ │ │ + addeq r8, r6, ip, lsr #15 │ │ │ │ + strdeq r8, [r6], sl │ │ │ │ + addeq r8, r6, r8, lsr r7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r9, r2, r8, lsl #23 │ │ │ │ - addeq r8, r6, r8, asr r6 │ │ │ │ - rsbseq r8, r5, r4, lsr r1 │ │ │ │ + addeq r8, r6, r8, lsl #13 │ │ │ │ + rsbseq r8, r5, r4, ror #2 │ │ │ │ │ │ │ │ 00281040 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -55362,19 +55362,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ umlaleq r9, r2, ip, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008685b0 │ │ │ │ - strdeq r8, [r6], ip │ │ │ │ + addeq r8, r6, r0, ror #11 │ │ │ │ + addeq r8, r6, ip, lsr #10 │ │ │ │ adceq r9, r2, r4, ror #19 │ │ │ │ - @ instruction: 0x008684b8 │ │ │ │ - @ instruction: 0x00757f90 │ │ │ │ + addeq r8, r6, r8, ror #9 │ │ │ │ + rsbseq r7, r5, r0, asr #31 │ │ │ │ │ │ │ │ 002811dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55467,19 +55467,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r9, r2, r0, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r6, lsl #7 │ │ │ │ + @ instruction: 0x008683b6 │ │ │ │ adceq r9, r2, ip, ror #16 │ │ │ │ - addeq r8, r6, r4, ror #6 │ │ │ │ - addeq r8, r6, ip, lsl r3 │ │ │ │ - ldrsheq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + umulleq r8, r6, r4, r3 │ │ │ │ + addeq r8, r6, ip, asr #6 │ │ │ │ + rsbseq r7, r5, r4, lsr #28 │ │ │ │ │ │ │ │ 00281378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -55540,15 +55540,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0x008682b4 │ │ │ │ adceq r9, r2, r0, ror #13 │ │ │ │ │ │ │ │ 00281488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55610,15 +55610,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r4, ror r1 │ │ │ │ + addeq r8, r6, r4, lsr #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r9, [r2], r0 @ │ │ │ │ │ │ │ │ 002815a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55680,15 +55680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r4, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, ip, asr r0 │ │ │ │ + addeq r8, r6, ip, lsl #1 │ │ │ │ @ instruction: 0x00a294b8 │ │ │ │ │ │ │ │ 002816a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55747,15 +55747,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, ip, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r4, asr pc │ │ │ │ + addeq r7, r6, r4, lsl #31 │ │ │ │ @ instruction: 0x00a293b0 │ │ │ │ │ │ │ │ 002817ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55817,15 +55817,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, asr lr │ │ │ │ + addeq r7, r6, r0, lsl #29 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r9, r2, ip, lsr #5 │ │ │ │ │ │ │ │ 002818c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -55887,15 +55887,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r0, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r8, lsr sp │ │ │ │ + addeq r7, r6, r8, ror #26 │ │ │ │ umlaleq r9, r2, r4, r1 │ │ │ │ │ │ │ │ 002819cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55954,15 +55954,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r9, r2, r8, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, lsr ip │ │ │ │ + addeq r7, r6, r0, ror #24 │ │ │ │ adceq r9, r2, ip, lsl #1 │ │ │ │ │ │ │ │ 00281ad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56023,15 +56023,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r6, r8, ror #22 │ │ │ │ + umulleq r7, r6, r8, fp │ │ │ │ adceq r9, r2, r0, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r4, lsl #31 │ │ │ │ │ │ │ │ 00281bec : │ │ │ │ @@ -56094,15 +56094,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r6, ip, asr #20 │ │ │ │ + addeq r7, r6, ip, ror sl │ │ │ │ strdeq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r2, r8, ror #28 │ │ │ │ │ │ │ │ 00281cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56162,15 +56162,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r7, r6, r0, asr #18 │ │ │ │ + addeq r7, r6, r0, ror r9 │ │ │ │ adceq r8, r2, r8, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r2, ip, asr sp │ │ │ │ │ │ │ │ 00281e00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56234,15 +56234,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [r2], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, lsl r8 │ │ │ │ + addeq r7, r6, r0, asr #16 │ │ │ │ adceq r8, r2, r8, asr ip │ │ │ │ │ │ │ │ 00281f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56304,15 +56304,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, lsl #14 │ │ │ │ + addeq r7, r6, r0, lsr r7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, asr #22 │ │ │ │ │ │ │ │ 00282028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56374,15 +56374,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r8, ror #11 │ │ │ │ + addeq r7, r6, r8, lsl r6 │ │ │ │ adceq r8, r2, r0, lsr sl │ │ │ │ │ │ │ │ 00282130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56441,15 +56441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, asr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, ror #9 │ │ │ │ + addeq r7, r6, r0, lsl r5 │ │ │ │ adceq r8, r2, r8, lsr #18 │ │ │ │ │ │ │ │ 00282234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56509,15 +56509,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r7, [r6], r8 │ │ │ │ + addeq r7, r6, r8, lsl #8 │ │ │ │ adceq r8, r2, ip, lsr #16 │ │ │ │ │ │ │ │ 0028233c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56577,15 +56577,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a287b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r7, [r6], r0 │ │ │ │ + addeq r7, r6, r0, lsl #6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r4, lsr #14 │ │ │ │ │ │ │ │ 0028244c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56645,15 +56645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, asr #3 │ │ │ │ + strdeq r7, [r6], r0 │ │ │ │ adceq r8, r2, r4, lsl r6 │ │ │ │ │ │ │ │ 0028254c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56710,15 +56710,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r8, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r6, r0, asr #1 │ │ │ │ + strdeq r7, [r6], r0 │ │ │ │ adceq r8, r2, r4, lsl r5 │ │ │ │ │ │ │ │ 00282648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56778,15 +56778,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, ip, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r4, asr #31 │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r8, lsl r4 │ │ │ │ │ │ │ │ 00282758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56846,15 +56846,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r8, r2, ip, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00866eb4 │ │ │ │ + addeq r6, r6, r4, ror #29 │ │ │ │ adceq r8, r2, r8, lsl #6 │ │ │ │ │ │ │ │ 00282858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56911,15 +56911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r8, r2, ip, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00866db4 │ │ │ │ + addeq r6, r6, r4, ror #27 │ │ │ │ adceq r8, r2, r8, lsl #4 │ │ │ │ │ │ │ │ 00282954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56982,15 +56982,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r0, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r0, lsr #25 │ │ │ │ + ldrdeq r6, [r6], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r8, r2, r0, lsl #2 │ │ │ │ │ │ │ │ 00282a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57053,15 +57053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r2, r4, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r4, lsl #23 │ │ │ │ + @ instruction: 0x00866bb4 │ │ │ │ adceq r7, r2, r4, ror #31 │ │ │ │ │ │ │ │ 00282b7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57121,15 +57121,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, ror sl │ │ │ │ + addeq r6, r6, r8, lsr #21 │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ │ │ │ │ 00282c84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57197,15 +57197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, asr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, ip, asr r9 │ │ │ │ + addeq r6, r6, ip, lsl #19 │ │ │ │ @ instruction: 0x00a27db4 │ │ │ │ │ │ │ │ 00282dac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -57272,15 +57272,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r4, lsr r8 │ │ │ │ + addeq r6, r6, r4, ror #16 │ │ │ │ adceq r7, r2, ip, lsl #25 │ │ │ │ │ │ │ │ 00282ed0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57419,17 +57419,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r7, r2, r8, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r7, [r2], ip @ │ │ │ │ - addeq r6, r6, r8, ror r5 │ │ │ │ - ldrheq r6, [r5], #-4 @ │ │ │ │ - ldrsbeq r6, [r5], #-0 @ │ │ │ │ + addeq r6, r6, r8, lsr #11 │ │ │ │ + rsbseq r6, r5, r4, ror #1 │ │ │ │ + rsbseq r6, r5, r0, lsl #2 │ │ │ │ │ │ │ │ 00283110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -57516,17 +57516,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r2, ip, asr r9 │ │ │ │ - strdeq r6, [r6], ip │ │ │ │ - rsbseq r5, r5, r8, lsr pc │ │ │ │ - rsbseq r5, r5, r4, asr pc │ │ │ │ + addeq r6, r6, ip, lsr #8 │ │ │ │ + rsbseq r5, r5, r8, ror #30 │ │ │ │ + rsbseq r5, r5, r4, lsl #31 │ │ │ │ │ │ │ │ 0028328c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 283380 │ │ │ │ @@ -57584,15 +57584,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r0, lsl #7 │ │ │ │ + @ instruction: 0x008663b0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ │ │ │ │ 00283398 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57651,15 +57651,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r4, ror r2 │ │ │ │ + addeq r6, r6, r4, lsr #5 │ │ │ │ adceq r7, r2, ip, asr #13 │ │ │ │ │ │ │ │ 00283494 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57715,15 +57715,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r8, ror r1 │ │ │ │ + addeq r6, r6, r8, lsr #3 │ │ │ │ ldrdeq r7, [r2], r0 @ │ │ │ │ │ │ │ │ 0028358c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57782,15 +57782,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r6, r6, r0, lsl #1 │ │ │ │ + strheq r6, [r6], r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrdeq r7, [r2], r8 @ │ │ │ │ │ │ │ │ 00283698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -57849,15 +57849,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, ip, asr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r4, ror pc │ │ │ │ + addeq r5, r6, r4, lsr #31 │ │ │ │ adceq r7, r2, ip, asr #7 │ │ │ │ │ │ │ │ 00283794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57913,15 +57913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r8, ror lr │ │ │ │ + addeq r5, r6, r8, lsr #29 │ │ │ │ ldrdeq r7, [r2], r0 @ │ │ │ │ │ │ │ │ 0028388c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57983,15 +57983,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r8, ror #26 │ │ │ │ + umulleq r5, r6, r8, sp │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r7, r2, ip, asr #3 │ │ │ │ │ │ │ │ 002839a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58053,15 +58053,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r0, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r0, asr ip │ │ │ │ + addeq r5, r6, r0, lsl #25 │ │ │ │ strheq r7, [r2], r4 @ │ │ │ │ │ │ │ │ 00283aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58120,15 +58120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r7, r2, r8, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r8, asr #22 │ │ │ │ + addeq r5, r6, r8, ror fp │ │ │ │ adceq r6, r2, ip, lsr #31 │ │ │ │ │ │ │ │ 00283bb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58195,15 +58195,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r0, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r0, lsr sl │ │ │ │ + addeq r5, r6, r0, ror #20 │ │ │ │ adceq r6, r2, ip, lsl #29 │ │ │ │ │ │ │ │ 00283cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -58269,15 +58269,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, ip, lsl #18 │ │ │ │ + addeq r5, r6, ip, lsr r9 │ │ │ │ adceq r6, r2, r8, ror #26 │ │ │ │ │ │ │ │ 00283df4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58413,17 +58413,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r6, r2, r4, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a26bbc │ │ │ │ - addeq r5, r6, r0, ror #12 │ │ │ │ - @ instruction: 0x0075519c │ │ │ │ - ldrheq r5, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ + umulleq r5, r6, r0, r6 │ │ │ │ + rsbseq r5, r5, ip, asr #3 │ │ │ │ + rsbseq r5, r5, r8, ror #3 │ │ │ │ │ │ │ │ 00284028 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -58507,17 +58507,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r6, r2, r0, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r2, r8, asr #20 │ │ │ │ - strdeq r5, [r6], r0 │ │ │ │ - rsbseq r5, r5, ip, lsr #32 │ │ │ │ - rsbseq r5, r5, r8, asr #32 │ │ │ │ + addeq r5, r6, r0, lsr #10 │ │ │ │ + rsbseq r5, r5, ip, asr r0 │ │ │ │ + rsbseq r5, r5, r8, ror r0 │ │ │ │ │ │ │ │ 00284198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 284290 │ │ │ │ @@ -58576,15 +58576,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, ip, ror r4 │ │ │ │ + addeq r5, r6, ip, lsr #9 │ │ │ │ adceq r6, r2, r8, asr #17 │ │ │ │ │ │ │ │ 002842a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58644,15 +58644,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r4, ror r3 │ │ │ │ + addeq r5, r6, r4, lsr #7 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ adceq r6, r2, r0, asr #15 │ │ │ │ │ │ │ │ 002843b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58712,15 +58712,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r4, ror #4 │ │ │ │ + umulleq r5, r6, r4, r2 │ │ │ │ @ instruction: 0x00a266b0 │ │ │ │ │ │ │ │ 002844b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58777,15 +58777,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r4, ror #2 │ │ │ │ + umulleq r5, r6, r4, r1 │ │ │ │ @ instruction: 0x00a265b0 │ │ │ │ │ │ │ │ 002845ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58844,15 +58844,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r8, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r5, r6, r8, rrx │ │ │ │ + umulleq r5, r6, r8, r0 │ │ │ │ @ instruction: 0x00a264b8 │ │ │ │ │ │ │ │ 002846b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58911,15 +58911,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r4, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r4, ror #30 │ │ │ │ + umulleq r4, r6, r4, pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x00a263b4 │ │ │ │ │ │ │ │ 002847bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58978,15 +58978,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, r8, lsr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r8, asr lr │ │ │ │ + addeq r4, r6, r8, lsl #29 │ │ │ │ adceq r6, r2, r8, lsr #5 │ │ │ │ │ │ │ │ 002848b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59042,15 +59042,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r6, r2, ip, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, asr sp │ │ │ │ + addeq r4, r6, ip, lsl #27 │ │ │ │ adceq r6, r2, ip, lsr #3 │ │ │ │ │ │ │ │ 002849b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59102,15 +59102,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, ip, lsl #25 │ │ │ │ + @ instruction: 0x00864cbc │ │ │ │ adceq r6, r2, r0, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r6, r2, r0, asr #1 │ │ │ │ │ │ │ │ 00284aa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -59163,15 +59163,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - umulleq r4, r6, ip, fp │ │ │ │ + addeq r4, r6, ip, asr #23 │ │ │ │ adceq r6, r2, r0, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ │ │ │ │ 00284b8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59231,15 +59231,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r0, ror sl │ │ │ │ + addeq r4, r6, r0, lsr #21 │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00284c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59298,15 +59298,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r0, ror r9 │ │ │ │ + addeq r4, r6, r0, lsr #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00284d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59364,15 +59364,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r8, ror #16 │ │ │ │ + umulleq r4, r6, r8, r8 │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ │ │ │ │ 00284e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59428,15 +59428,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, ror #14 │ │ │ │ + umulleq r4, r6, ip, r7 │ │ │ │ ldrdeq r5, [r2], r4 @ │ │ │ │ │ │ │ │ 00284f88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59495,15 +59495,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r4, ror r6 │ │ │ │ + addeq r4, r6, r4, lsr #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ │ │ │ │ 00285090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59561,15 +59561,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, ip, ror #10 │ │ │ │ + umulleq r4, r6, ip, r5 │ │ │ │ ldrdeq r5, [r2], r4 @ │ │ │ │ │ │ │ │ 0028518c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59625,15 +59625,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r0, ror r4 │ │ │ │ + addeq r4, r6, r0, lsr #9 │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00285284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59691,15 +59691,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x008643b4 │ │ │ │ + addeq r4, r6, r4, ror #7 │ │ │ │ adceq r5, r2, ip, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r5, [r2], ip @ │ │ │ │ │ │ │ │ 00285390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -59758,15 +59758,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, r8, lsr #5 │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ adceq r5, r2, r0, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ │ │ │ │ 00285490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59823,15 +59823,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r6, r8, lsr #3 │ │ │ │ + ldrdeq r4, [r6], r8 │ │ │ │ adceq r5, r2, r0, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ │ │ │ │ 0028558c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59891,15 +59891,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r4, lsl #1 │ │ │ │ + strheq r4, [r6], r4 @ │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 0028568c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59958,15 +59958,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r8, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsl #31 │ │ │ │ + @ instruction: 0x00863fb4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r5, [r2], r8 @ │ │ │ │ │ │ │ │ 00285794 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60024,15 +60024,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r0, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, ror lr │ │ │ │ + addeq r3, r6, ip, lsr #29 │ │ │ │ ldrdeq r5, [r2], r0 @ │ │ │ │ │ │ │ │ 00285890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60088,15 +60088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsl #27 │ │ │ │ + @ instruction: 0x00863db0 │ │ │ │ ldrdeq r5, [r2], r4 @ │ │ │ │ │ │ │ │ 00285988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60152,15 +60152,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, ip, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsl #25 │ │ │ │ + @ instruction: 0x00863cb4 │ │ │ │ adceq r5, r2, r4, ror #1 │ │ │ │ │ │ │ │ 00285a80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60217,15 +60217,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r5, r2, r4, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #23 │ │ │ │ + @ instruction: 0x00863bbc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, ip, ror #31 │ │ │ │ │ │ │ │ 00285b80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60281,15 +60281,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsl #21 │ │ │ │ + @ instruction: 0x00863abc │ │ │ │ adceq r4, r2, ip, ror #29 │ │ │ │ │ │ │ │ 00285c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60343,15 +60343,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r3, r6, r8, r9 │ │ │ │ + addeq r3, r6, r8, asr #19 │ │ │ │ strdeq r4, [r2], r8 @ │ │ │ │ │ │ │ │ 00285d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60408,15 +60408,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, r0, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r8, lsr #17 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, lsl #26 │ │ │ │ │ │ │ │ 00285e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60472,15 +60472,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, r0, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r8, lsr #15 │ │ │ │ + ldrdeq r3, [r6], r8 │ │ │ │ adceq r4, r2, r8, lsl #24 │ │ │ │ │ │ │ │ 00285f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60534,15 +60534,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r4, r2, ip, fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x008636b4 │ │ │ │ + addeq r3, r6, r4, ror #13 │ │ │ │ adceq r4, r2, r4, lsl fp │ │ │ │ │ │ │ │ 00286048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60602,15 +60602,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, ip, lsr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, ip, lsr #11 │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r8, lsl sl │ │ │ │ │ │ │ │ 00286154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60669,15 +60669,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsr #9 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ adceq r4, r2, ip, lsl #18 │ │ │ │ │ │ │ │ 00286254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60734,15 +60734,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r0, lsr #7 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ adceq r4, r2, ip, lsl #16 │ │ │ │ │ │ │ │ 00286350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60807,15 +60807,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq r3, r6, r0, r2 │ │ │ │ + addeq r3, r6, r0, asr #5 │ │ │ │ strdeq r4, [r2], r4 @ │ │ │ │ │ │ │ │ 0028646c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -60879,15 +60879,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, ror r1 │ │ │ │ + addeq r3, r6, r4, lsr #3 │ │ │ │ ldrdeq r4, [r2], r8 @ │ │ │ │ │ │ │ │ 00286584 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60993,15 +60993,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a244b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, asr #31 │ │ │ │ + strdeq r2, [r6], r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, ip, lsr #8 │ │ │ │ │ │ │ │ 00286740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61056,15 +61056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a243b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, ip, asr #29 │ │ │ │ + strdeq r2, [r6], ip │ │ │ │ adceq r4, r2, r0, lsr r3 │ │ │ │ │ │ │ │ 00286830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61117,15 +61117,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r2, r4, asr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsl #28 │ │ │ │ adceq r4, r2, r0, asr #4 │ │ │ │ │ │ │ │ 0028691c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61181,15 +61181,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, ror #25 │ │ │ │ + addeq r2, r6, r8, lsl sp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r4, r2, r4, asr r1 │ │ │ │ │ │ │ │ 00286a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61244,15 +61244,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], r4 │ │ │ │ + addeq r2, r6, r4, lsr #24 │ │ │ │ adceq r4, r2, r8, asr r0 │ │ │ │ │ │ │ │ 00286b08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61305,15 +61305,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, ror #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r4, lsl #22 │ │ │ │ + addeq r2, r6, r4, lsr fp │ │ │ │ adceq r3, r2, r8, ror #30 │ │ │ │ │ │ │ │ 00286bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61372,15 +61372,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsl #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsr #20 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, r0, ror lr │ │ │ │ │ │ │ │ 00286cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61438,15 +61438,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r2], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], r8 │ │ │ │ + addeq r2, r6, r8, lsr #18 │ │ │ │ adceq r3, r2, r8, ror #26 │ │ │ │ │ │ │ │ 00286df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61502,15 +61502,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], ip │ │ │ │ + addeq r2, r6, ip, lsr #16 │ │ │ │ adceq r3, r2, ip, ror #24 │ │ │ │ │ │ │ │ 00286ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61574,15 +61574,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ + addeq r2, r6, r0, lsr #14 │ │ │ │ adceq r3, r2, r8, asr fp │ │ │ │ │ │ │ │ 00287008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61645,15 +61645,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ + addeq r2, r6, r8, lsl #12 │ │ │ │ adceq r3, r2, r0, asr #20 │ │ │ │ │ │ │ │ 0028711c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61759,15 +61759,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r8, lsr r4 │ │ │ │ + addeq r2, r6, r8, ror #8 │ │ │ │ umlaleq r3, r2, r0, r8 │ │ │ │ │ │ │ │ 002872d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61824,15 +61824,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, asr #6 │ │ │ │ + addeq r2, r6, r0, ror r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ umlaleq r3, r2, r8, r7 │ │ │ │ │ │ │ │ 002873d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61888,15 +61888,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r0, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, asr #4 │ │ │ │ + addeq r2, r6, r0, ror r2 │ │ │ │ umlaleq r3, r2, r8, r6 │ │ │ │ │ │ │ │ 002874c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61950,15 +61950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, lsr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, ip, asr #2 │ │ │ │ + addeq r2, r6, ip, ror r1 │ │ │ │ adceq r3, r2, r4, lsr #11 │ │ │ │ │ │ │ │ 002875b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62013,15 +62013,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, ip, asr r0 │ │ │ │ + addeq r2, r6, ip, lsl #1 │ │ │ │ @ instruction: 0x00a234b8 │ │ │ │ │ │ │ │ 002876ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62077,15 +62077,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, ror #30 │ │ │ │ + umulleq r1, r6, r8, pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ adceq r3, r2, r4, asr #7 │ │ │ │ │ │ │ │ 002877a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62140,15 +62140,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, ip, ror #28 │ │ │ │ + umulleq r1, r6, ip, lr │ │ │ │ adceq r3, r2, r8, asr #5 │ │ │ │ │ │ │ │ 00287898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62201,15 +62201,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, ip, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, ip, ror sp │ │ │ │ + addeq r1, r6, ip, lsr #27 │ │ │ │ ldrdeq r3, [r2], r8 @ │ │ │ │ │ │ │ │ 00287984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62292,15 +62292,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2879f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, ip, lsl #24 │ │ │ │ + addeq r1, r6, ip, lsr ip │ │ │ │ umlaleq r3, r2, r4, r0 │ │ │ │ │ │ │ │ 00287ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62384,15 +62384,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287b60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r2, r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, r4, lsr #21 │ │ │ │ + ldrdeq r1, [r6], r4 │ │ │ │ adceq r2, r2, ip, lsr #30 │ │ │ │ │ │ │ │ 00287c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62476,15 +62476,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287cc8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, ip, lsr r9 │ │ │ │ + addeq r1, r6, ip, ror #18 │ │ │ │ adceq r2, r2, r4, asr #27 │ │ │ │ │ │ │ │ 00287db8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62560,15 +62560,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 287e2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ + addeq r1, r6, r0, lsr #16 │ │ │ │ adceq r2, r2, r8, ror ip │ │ │ │ │ │ │ │ 00287f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62643,15 +62643,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 287f70 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [r2], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, ip, lsr #13 │ │ │ │ + ldrdeq r1, [r6], ip │ │ │ │ adceq r2, r2, r4, lsr fp │ │ │ │ │ │ │ │ 00288044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62726,15 +62726,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2880b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a22ab8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r8, ror #10 │ │ │ │ + umulleq r1, r6, r8, r5 │ │ │ │ strdeq r2, [r2], r0 @ │ │ │ │ │ │ │ │ 00288188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62809,15 +62809,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2881f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, ror r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r1, r6, r4, lsr #8 │ │ │ │ + addeq r1, r6, r4, asr r4 │ │ │ │ adceq r2, r2, ip, lsr #17 │ │ │ │ │ │ │ │ 002882cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -62835,15 +62835,15 @@ │ │ │ │ bne 288368 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288368 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288368 │ │ │ │ - bl 9d6da0 │ │ │ │ + bl 9d6dd0 │ │ │ │ ldr r2, [pc, #284] @ 28844c │ │ │ │ ldr r3, [pc, #276] @ 288448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62911,15 +62911,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288328 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r4, ror #15 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r1, r6, ip, asr #4 │ │ │ │ + addeq r1, r6, ip, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028845c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2882cc │ │ │ │ @@ -62947,15 +62947,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288510 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288510 │ │ │ │ - bl 9d6da0 │ │ │ │ + bl 9d6dd0 │ │ │ │ ldr r2, [pc, #260] @ 2885dc │ │ │ │ ldr r3, [pc, #252] @ 2885d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63016,15 +63016,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2884d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, ip, lsr r6 │ │ │ │ - strheq r1, [r6], ip │ │ │ │ + addeq r1, r6, ip, ror #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002885e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63039,15 +63039,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288678 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288678 │ │ │ │ - bl 9d6d70 │ │ │ │ + bl 9d6da0 │ │ │ │ ldr r2, [pc, #260] @ 288744 │ │ │ │ ldr r3, [pc, #252] @ 288740 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63108,15 +63108,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 288638 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r0, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r2], r4 @ │ │ │ │ - addeq r0, r6, r4, asr pc │ │ │ │ + addeq r0, r6, r4, lsl #31 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 00288750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63131,15 +63131,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2887e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2887e0 │ │ │ │ - bl 9d6d70 │ │ │ │ + bl 9d6da0 │ │ │ │ ldr r2, [pc, #260] @ 2888ac │ │ │ │ ldr r3, [pc, #252] @ 2888a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63200,15 +63200,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2887a0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r8, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, ip, ror #6 │ │ │ │ - addeq r0, r6, ip, ror #27 │ │ │ │ + addeq r0, r6, ip, lsl lr │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002888b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63226,15 +63226,15 @@ │ │ │ │ bne 288950 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 288950 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 288950 │ │ │ │ - bl 9d6448 │ │ │ │ + bl 9d6478 │ │ │ │ ldr r2, [pc, #284] @ 288a38 │ │ │ │ ldr r3, [pc, #276] @ 288a34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63302,15 +63302,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288914 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, r4, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r2, [r2], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, ror #24 │ │ │ │ + umulleq r0, r6, r4, ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63328,15 +63328,15 @@ │ │ │ │ bne 288ae0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288ae0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288ae0 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r2, [pc, #284] @ 288bc8 │ │ │ │ ldr r3, [pc, #276] @ 288bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63404,15 +63404,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288aa4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r2, ip, lsr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r2, r8, rrx │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, lsl #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63430,15 +63430,15 @@ │ │ │ │ bne 288c70 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 288c70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288c70 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r2, [pc, #284] @ 288d58 │ │ │ │ ldr r3, [pc, #276] @ 288d54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63506,15 +63506,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288c34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r1, [r2], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, r4, asr #18 │ │ │ │ + addeq r0, r6, r4, ror r9 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63530,15 +63530,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 288df8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 288df8 │ │ │ │ - bl 9d6448 │ │ │ │ + bl 9d6478 │ │ │ │ ldr r2, [pc, #260] @ 288ec8 │ │ │ │ ldr r3, [pc, #252] @ 288ec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63599,15 +63599,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288dbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r2, r4, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r0, asr sp │ │ │ │ - ldrdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, lsl #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00288ed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63622,15 +63622,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 288f60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 288f60 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r2, [pc, #260] @ 289030 │ │ │ │ ldr r3, [pc, #252] @ 28902c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63691,15 +63691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 288f24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r4, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r8, ror #23 │ │ │ │ - addeq r0, r6, ip, ror #12 │ │ │ │ + umulleq r0, r6, ip, r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028903c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63714,15 +63714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2890c8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2890c8 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r2, [pc, #260] @ 289198 │ │ │ │ ldr r3, [pc, #252] @ 289194 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63783,15 +63783,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 28908c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a21abc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r2, r0, lsl #21 │ │ │ │ - addeq r0, r6, r4, lsl #10 │ │ │ │ + addeq r0, r6, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002891a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63875,15 +63875,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 289218 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, r8, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq r0, r6, ip, ror #7 │ │ │ │ + addeq r0, r6, ip, lsl r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq r1, r2, r0, ror r8 │ │ │ │ │ │ │ │ 00289310 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -64450,15 +64450,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r2, ip, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r4, asr #22 │ │ │ │ + addeq pc, r5, r4, ror fp @ │ │ │ │ adceq r0, r2, r4, asr #31 │ │ │ │ │ │ │ │ 00289ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64524,15 +64524,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r8, lsr #20 │ │ │ │ + addeq pc, r5, r8, asr sl @ │ │ │ │ adceq r0, r2, r4, lsr #29 │ │ │ │ │ │ │ │ 00289cc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64598,15 +64598,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq pc, r5, r8, lsl #18 │ │ │ │ + addeq pc, r5, r8, lsr r9 @ │ │ │ │ adceq r0, r2, r4, lsl #27 │ │ │ │ │ │ │ │ 00289de0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64668,15 +64668,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsl sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ + addeq pc, r5, r0, lsr #16 │ │ │ │ adceq r0, r2, r0, ror ip │ │ │ │ │ │ │ │ 00289ef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64731,15 +64731,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r0, lsl #14 │ │ │ │ + addeq pc, r5, r0, lsr r7 @ │ │ │ │ adceq r0, r2, r8, ror fp │ │ │ │ │ │ │ │ 00289fe4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64794,15 +64794,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r8, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, ip, lsl #12 │ │ │ │ + addeq pc, r5, ip, lsr r6 @ │ │ │ │ adceq r0, r2, r4, lsl #21 │ │ │ │ │ │ │ │ 0028a0d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64857,15 +64857,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r8, lsl r5 @ │ │ │ │ + addeq pc, r5, r8, asr #10 │ │ │ │ umlaleq r0, r2, r0, r9 │ │ │ │ │ │ │ │ 0028a1cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64883,15 +64883,15 @@ │ │ │ │ bne 28a268 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a268 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a268 │ │ │ │ - bl 9d6d90 │ │ │ │ + bl 9d6dc0 │ │ │ │ ldr r2, [pc, #240] @ 28a320 │ │ │ │ ldr r3, [pc, #232] @ 28a31c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64947,15 +64947,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a280 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r0, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r4, ror #17 │ │ │ │ - addeq pc, r5, ip, asr #7 │ │ │ │ + strdeq pc, [r5], ip │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64974,15 +64974,15 @@ │ │ │ │ bne 28a3cc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a3cc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a3cc │ │ │ │ - bl 9d6d68 │ │ │ │ + bl 9d6d98 │ │ │ │ ldr r2, [pc, #220] @ 28a470 │ │ │ │ ldr r3, [pc, #212] @ 28a46c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65033,15 +65033,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a3e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r0, lsl #15 │ │ │ │ - addeq pc, r5, ip, ror #4 │ │ │ │ + umulleq pc, r5, ip, r2 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65060,15 +65060,15 @@ │ │ │ │ bne 28a51c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28a51c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a51c │ │ │ │ - bl 9d6d68 │ │ │ │ + bl 9d6d98 │ │ │ │ ldr r2, [pc, #220] @ 28a5c0 │ │ │ │ ldr r3, [pc, #212] @ 28a5bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65119,15 +65119,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28a534 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, r4, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r0, lsr r6 │ │ │ │ - addeq pc, r5, ip, lsl r1 @ │ │ │ │ + addeq pc, r5, ip, asr #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028a5d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65144,15 +65144,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28a664 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a664 │ │ │ │ - bl 9d6d90 │ │ │ │ + bl 9d6dc0 │ │ │ │ ldr r2, [pc, #212] @ 28a700 │ │ │ │ ldr r3, [pc, #204] @ 28a6fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65201,15 +65201,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a624 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r8, ror #9 │ │ │ │ - addeq lr, r5, r0, lsr #31 │ │ │ │ + ldrdeq lr, [r5], r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a70c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65224,15 +65224,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a798 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a798 │ │ │ │ - bl 9d6d68 │ │ │ │ + bl 9d6d98 │ │ │ │ ldr r2, [pc, #184] @ 28a81c │ │ │ │ ldr r3, [pc, #176] @ 28a818 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65274,15 +65274,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a75c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a203b0 │ │ │ │ - umulleq lr, r5, r0, lr │ │ │ │ + addeq lr, r5, r0, asr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65297,15 +65297,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28a8b4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a8b4 │ │ │ │ - bl 9d6d68 │ │ │ │ + bl 9d6d98 │ │ │ │ ldr r2, [pc, #184] @ 28a938 │ │ │ │ ldr r3, [pc, #176] @ 28a934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65347,15 +65347,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 28a878 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r2], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r0, r2, r4, r2 │ │ │ │ - addeq lr, r5, r4, ror sp │ │ │ │ + addeq lr, r5, r4, lsr #27 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0028a944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65373,15 +65373,15 @@ │ │ │ │ bne 28a9dc │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 28a9dc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 28a9dc │ │ │ │ - bl 9d6434 │ │ │ │ + bl 9d6464 │ │ │ │ ldr r2, [pc, #240] @ 28aa98 │ │ │ │ ldr r3, [pc, #232] @ 28aa94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65437,15 +65437,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 28a9f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a201b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, ip, ror #2 │ │ │ │ - addeq lr, r5, r8, asr ip │ │ │ │ + addeq lr, r5, r8, lsl #25 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028aaa8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65464,15 +65464,15 @@ │ │ │ │ bne 28ab40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28ab40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ab40 │ │ │ │ - bl 9d63a0 │ │ │ │ + bl 9d63d0 │ │ │ │ ldr r2, [pc, #220] @ 28abe8 │ │ │ │ ldr r3, [pc, #212] @ 28abe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65523,15 +65523,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28ab58 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r2, ip, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r2, r8 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ + addeq lr, r5, r8, lsr #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028abf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65550,15 +65550,15 @@ │ │ │ │ bne 28ac90 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 28ac90 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28ac90 │ │ │ │ - bl 9d63a0 │ │ │ │ + bl 9d63d0 │ │ │ │ ldr r2, [pc, #220] @ 28ad38 │ │ │ │ ldr r3, [pc, #212] @ 28ad34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65609,15 +65609,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 28aca8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a1feb8 │ │ │ │ - addeq lr, r5, r8, lsr #19 │ │ │ │ + ldrdeq lr, [r5], r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 0028ad48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65634,15 +65634,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 28add8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28add8 │ │ │ │ - bl 9d6434 │ │ │ │ + bl 9d6464 │ │ │ │ ldr r2, [pc, #212] @ 28ae78 │ │ │ │ ldr r3, [pc, #204] @ 28ae74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65691,15 +65691,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28ad9c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1fdb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r1, r0, ror sp @ │ │ │ │ - addeq lr, r5, ip, lsr #16 │ │ │ │ + addeq lr, r5, ip, asr r8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028ae84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65714,15 +65714,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28af0c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28af0c │ │ │ │ - bl 9d63a0 │ │ │ │ + bl 9d63d0 │ │ │ │ ldr r2, [pc, #184] @ 28af94 │ │ │ │ ldr r3, [pc, #176] @ 28af90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65764,15 +65764,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28aed4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, ror ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r1, r8, lsr ip @ │ │ │ │ - addeq lr, r5, ip, lsl r7 │ │ │ │ + addeq lr, r5, ip, asr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028afa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65787,15 +65787,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 28b028 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28b028 │ │ │ │ - bl 9d63a0 │ │ │ │ + bl 9d63d0 │ │ │ │ ldr r2, [pc, #184] @ 28b0b0 │ │ │ │ ldr r3, [pc, #176] @ 28b0ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65837,15 +65837,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 28aff0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r8, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r1, ip, lsl fp @ │ │ │ │ - addeq lr, r5, r0, lsl #12 │ │ │ │ + addeq lr, r5, r0, lsr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0028b0bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65914,15 +65914,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, r4, lsr sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq lr, [r5], ip │ │ │ │ + addeq lr, r5, ip, lsr #10 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, ip, ror r9 @ │ │ │ │ │ │ │ │ 0028b1ec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66003,15 +66003,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0085e3b4 │ │ │ │ + addeq lr, r5, r4, ror #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r4, lsr r8 @ │ │ │ │ │ │ │ │ 0028b330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66067,15 +66067,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r1, ip, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r5, r0, asr #5 │ │ │ │ + strdeq lr, [r5], r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, lsr r7 @ │ │ │ │ │ │ │ │ 0028b428 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66131,15 +66131,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r5, r8, asr #3 │ │ │ │ + strdeq lr, [r5], r8 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r0, asr #12 │ │ │ │ │ │ │ │ 0028b520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66195,15 +66195,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq lr, [r5], r0 │ │ │ │ + addeq lr, r5, r0, lsl #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq pc, r1, r8, asr #10 │ │ │ │ │ │ │ │ 0028b618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66728,15 +66728,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, asr #20 │ │ │ │ + addeq sp, r5, r8, ror sl │ │ │ │ adceq lr, r1, r8, lsl lr │ │ │ │ │ │ │ │ 0028bd50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66836,15 +66836,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq lr, r1, ip, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, lsr #17 │ │ │ │ + ldrdeq sp, [r5], r0 │ │ │ │ adceq lr, r1, r0, ror ip │ │ │ │ │ │ │ │ 0028bef8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66944,15 +66944,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq sp, [r5], r8 │ │ │ │ + addeq sp, r5, r8, lsr #14 │ │ │ │ adceq lr, r1, r8, asr #21 │ │ │ │ │ │ │ │ 0028c0a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67052,15 +67052,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, asr r5 │ │ │ │ + addeq sp, r5, r0, lsl #11 │ │ │ │ adceq lr, r1, r0, lsr #18 │ │ │ │ │ │ │ │ 0028c248 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67160,15 +67160,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, lsr #7 │ │ │ │ + ldrdeq sp, [r5], r8 │ │ │ │ adceq lr, r1, r8, ror r7 │ │ │ │ │ │ │ │ 0028c3f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67268,15 +67268,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r0, lsl #4 │ │ │ │ + addeq sp, r5, r0, lsr r2 │ │ │ │ ldrdeq lr, [r1], r0 @ │ │ │ │ │ │ │ │ 0028c598 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67376,15 +67376,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, r4, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r5, r8, asr r0 │ │ │ │ + addeq sp, r5, r8, lsl #1 │ │ │ │ adceq lr, r1, r8, lsr #8 │ │ │ │ │ │ │ │ 0028c740 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67484,15 +67484,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r1, ip, lsr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0085ceb0 │ │ │ │ + addeq ip, r5, r0, ror #29 │ │ │ │ adceq lr, r1, r0, lsl #5 │ │ │ │ │ │ │ │ 0028c8e8 : │ │ │ │ mov r3, #0 │ │ │ │ b 260a58 │ │ │ │ │ │ │ │ 0028c8f0 : │ │ │ │ @@ -67521,46 +67521,46 @@ │ │ │ │ b 260df8 │ │ │ │ ldr r3, [pc, #180] @ 28ca00 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28c9b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7210 │ │ │ │ + bl 9d7240 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d71c0 │ │ │ │ + bl 9d71f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c9bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28c92c │ │ │ │ b 28c954 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d7210 │ │ │ │ + bl 9d7240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c92c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d71e8 │ │ │ │ + bl 9d7218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c92c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67590,46 +67590,46 @@ │ │ │ │ b 260df8 │ │ │ │ ldr r3, [pc, #180] @ 28cb0c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28cabc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7210 │ │ │ │ + bl 9d7240 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cac8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d71c0 │ │ │ │ + bl 9d71f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cac8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d71d4 │ │ │ │ + bl 9d7204 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 28ca38 │ │ │ │ b 28ca60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d7210 │ │ │ │ + bl 9d7240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d71e8 │ │ │ │ + bl 9d7218 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ca38 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67676,33 +67676,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cc28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6a44 │ │ │ │ + bl 9d6a74 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cc38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d69f4 │ │ │ │ + bl 9d6a24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cc38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67712,22 +67712,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28cb54 │ │ │ │ b 28cba8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6a44 │ │ │ │ + bl 9d6a74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cb54 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6a1c │ │ │ │ + bl 9d6a4c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28cb54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -67774,33 +67774,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 28cda8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6a44 │ │ │ │ + bl 9d6a74 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cdb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d69f4 │ │ │ │ + bl 9d6a24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28cdb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -67810,22 +67810,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 28ccd4 │ │ │ │ b 28cd28 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6a44 │ │ │ │ + bl 9d6a74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ccd4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 9d6a1c │ │ │ │ + bl 9d6a4c │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 28ccd4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68024,21 +68024,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 28d104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ umlaleq sp, r1, ip, fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, ip, lsr #13 │ │ │ │ - addeq ip, r5, ip, lsl r6 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + addeq ip, r5, ip, asr #12 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r5, ip, lsr #12 │ │ │ │ + addeq ip, r5, ip, asr r6 │ │ │ │ @ instruction: 0x00a1dab0 │ │ │ │ - umulleq ip, r5, r4, r5 │ │ │ │ - rsbseq ip, r4, ip, rrx │ │ │ │ + addeq ip, r5, r4, asr #11 │ │ │ │ + @ instruction: 0x0074c09c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68136,22 +68136,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d2c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq sp, r1, r8, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, r8, ror #9 │ │ │ │ - addeq ip, r5, r6, ror #8 │ │ │ │ + addeq ip, r5, r8, lsl r5 │ │ │ │ + umulleq ip, r5, r6, r4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - addeq ip, r5, r0, ror r4 │ │ │ │ + addeq ip, r5, r0, lsr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ strdeq sp, [r1], r0 @ │ │ │ │ - ldrdeq ip, [r5], ip @ │ │ │ │ - ldrheq fp, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + addeq ip, r5, ip, lsl #8 │ │ │ │ + rsbseq fp, r4, r4, ror #29 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68248,24 +68248,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 28d480 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq ip, r5, r8, ror r3 │ │ │ │ + addeq ip, r5, r8, lsr #7 │ │ │ │ adceq sp, r1, ip, lsl r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, ip, lsr #5 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x0085c2b0 │ │ │ │ + addeq ip, r5, r0, ror #5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sp, r1, r0, lsr r7 │ │ │ │ - addeq ip, r5, ip, lsl r2 │ │ │ │ - ldrsheq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + addeq ip, r5, ip, asr #4 │ │ │ │ + rsbseq fp, r4, r4, lsr #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -68365,22 +68365,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 28d644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq sp, r1, ip, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r5, ip, ror r1 │ │ │ │ - strdeq ip, [r5], r6 │ │ │ │ + addeq ip, r5, ip, lsr #3 │ │ │ │ + addeq ip, r5, r6, lsr #2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq ip, [r5], r4 │ │ │ │ + addeq ip, r5, r4, lsr #2 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ adceq sp, r1, r4, ror r5 │ │ │ │ - addeq ip, r5, r8, asr r0 │ │ │ │ - rsbseq fp, r4, r0, lsr fp │ │ │ │ + addeq ip, r5, r8, lsl #1 │ │ │ │ + rsbseq fp, r4, r0, ror #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d648 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68477,20 +68477,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 28d7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ umlaleq sp, r1, r4, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, r8, lsr #31 │ │ │ │ - addeq fp, r5, r8, lsl pc │ │ │ │ + ldrdeq fp, [r5], r8 │ │ │ │ + addeq fp, r5, r8, asr #30 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x00a1d3b8 │ │ │ │ - addeq fp, r5, r0, lsr #29 │ │ │ │ - rsbseq fp, r4, r8, ror r9 │ │ │ │ + ldrdeq fp, [r5], r0 │ │ │ │ + rsbseq fp, r4, r8, lsr #19 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d7f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68583,19 +68583,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 28d990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ strdeq sp, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, lr, lsl #27 │ │ │ │ + @ instruction: 0x0085bdbe │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ adceq sp, r1, ip, lsr #4 │ │ │ │ - addeq fp, r5, r0, lsl #26 │ │ │ │ - ldrsbeq fp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + addeq fp, r5, r0, lsr sp │ │ │ │ + rsbseq fp, r4, r8, lsl #16 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 0028d994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -68813,22 +68813,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28dd28 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28dd2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq fp, r5, ip, asr ip │ │ │ │ - addeq fp, r5, r8, ror fp │ │ │ │ + addeq fp, r5, ip, lsl #25 │ │ │ │ + addeq fp, r5, r8, lsr #23 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x0085b9b0 │ │ │ │ - rsbseq fp, r4, ip, ror #9 │ │ │ │ - rsbseq fp, r4, r8, lsl #10 │ │ │ │ - addeq fp, r5, ip, asr r9 │ │ │ │ - rsbseq fp, r4, ip, lsr r4 │ │ │ │ + addeq fp, r5, r0, ror #19 │ │ │ │ + rsbseq fp, r4, ip, lsl r5 │ │ │ │ + rsbseq fp, r4, r8, lsr r5 │ │ │ │ + addeq fp, r5, ip, lsl #19 │ │ │ │ + rsbseq fp, r4, ip, ror #8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028dd30 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 28dda0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -68998,31 +68998,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -69148,23 +69148,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq ip, r1, r4, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r5, ip, asr r7 │ │ │ │ - addeq fp, r5, ip, ror #13 │ │ │ │ + addeq fp, r5, ip, lsl #15 │ │ │ │ + addeq fp, r5, ip, lsl r7 │ │ │ │ adceq ip, r1, r4, asr #20 │ │ │ │ - strdeq fp, [r5], r0 │ │ │ │ - addeq fp, r5, r4, ror r4 │ │ │ │ - rsbseq sl, r4, r0, asr pc │ │ │ │ - addeq fp, r5, r8, asr #8 │ │ │ │ - rsbseq sl, r4, r4, lsl #31 │ │ │ │ - rsbseq sl, r4, r0, lsr #31 │ │ │ │ + addeq fp, r5, r0, lsr #10 │ │ │ │ + addeq fp, r5, r4, lsr #9 │ │ │ │ + rsbseq sl, r4, r0, lsl #31 │ │ │ │ + addeq fp, r5, r8, ror r4 │ │ │ │ + ldrheq sl, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq sl, [r4], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 0028e254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -69379,22 +69379,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 28e5e0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 28e5e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq fp, r5, r0, lsr #7 │ │ │ │ - addeq fp, r5, sl, asr #5 │ │ │ │ + ldrdeq fp, [r5], r0 │ │ │ │ + strdeq fp, [r5], sl │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - strdeq fp, [r5], r8 │ │ │ │ - rsbseq sl, r4, r4, lsr ip │ │ │ │ - rsbseq sl, r4, r0, asr ip │ │ │ │ - addeq fp, r5, r4, lsr #1 │ │ │ │ - rsbseq sl, r4, r4, lsl #23 │ │ │ │ + addeq fp, r5, r8, lsr #2 │ │ │ │ + rsbseq sl, r4, r4, ror #24 │ │ │ │ + rsbseq sl, r4, r0, lsl #25 │ │ │ │ + ldrdeq fp, [r5], r4 │ │ │ │ + ldrheq sl, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028e5e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69494,59 +69494,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -69574,43 +69574,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -69666,33 +69666,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -69752,37 +69752,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -69838,15 +69838,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -70331,35 +70331,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ strdeq ip, [r1], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq sl, r5, r4, lsr #30 │ │ │ │ - addeq sl, r5, r6, ror #15 │ │ │ │ + addeq sl, r5, r4, asr pc │ │ │ │ + addeq sl, r5, r6, lsl r8 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ adceq fp, r1, r0, asr #23 │ │ │ │ - addeq sl, r5, r2, lsr #11 │ │ │ │ + ldrdeq sl, [r5], r2 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - strdeq sl, [r5], r0 │ │ │ │ - rsbseq r9, r4, ip, lsr #30 │ │ │ │ - rsbseq r9, r4, r8, asr #30 │ │ │ │ - addeq sl, r5, ip, ror r3 │ │ │ │ - rsbseq r9, r4, r8, asr lr │ │ │ │ + addeq sl, r5, r0, lsr #8 │ │ │ │ + rsbseq r9, r4, ip, asr pc │ │ │ │ + rsbseq r9, r4, r8, ror pc │ │ │ │ + addeq sl, r5, ip, lsr #7 │ │ │ │ + rsbseq r9, r4, r8, lsl #29 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - addeq sl, r5, r8, lsl #4 │ │ │ │ - ldrheq r9, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r9, r4, r0, asr #26 │ │ │ │ - addeq sl, r5, r4, ror #3 │ │ │ │ - ldrheq r9, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + addeq sl, r5, r8, lsr r2 │ │ │ │ + rsbseq r9, r4, ip, ror #27 │ │ │ │ + rsbseq r9, r4, r0, ror sp │ │ │ │ + addeq sl, r5, r4, lsl r2 │ │ │ │ + rsbseq r9, r4, ip, ror #25 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 0028f4f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70455,59 +70455,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70533,39 +70533,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70622,33 +70622,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -70708,35 +70708,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -70794,15 +70794,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -70976,19 +70976,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq fp, [r1], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r5, r8, lsr #32 │ │ │ │ + addeq sl, r5, r8, asr r0 │ │ │ │ adceq sl, r1, ip, lsl #27 │ │ │ │ - addeq r9, r5, r0, asr #16 │ │ │ │ - ldrdeq r9, [r5], r8 │ │ │ │ - ldrheq r9, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r9, r5, r0, ror r8 │ │ │ │ + addeq r9, r5, r8, lsl #16 │ │ │ │ + rsbseq r9, r4, r4, ror #5 │ │ │ │ │ │ │ │ 0028febc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 28ffc4 │ │ │ │ @@ -71051,15 +71051,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r5, r0, asr r7 │ │ │ │ + addeq r9, r5, r0, lsl #15 │ │ │ │ svcvc 0x00800000 │ │ │ │ adceq sl, r1, ip, lsl #23 │ │ │ │ │ │ │ │ 0028ffd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71127,15 +71127,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r1, ip, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r9, r5, r8, lsr #12 │ │ │ │ + addeq r9, r5, r8, asr r6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ adceq sl, r1, r4, ror #20 │ │ │ │ │ │ │ │ 00290100 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290148 │ │ │ │ @@ -71163,17 +71163,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290184 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq r9, [r5], r4 │ │ │ │ - rsbseq r9, r4, r0, lsr r0 │ │ │ │ - rsbseq r9, r4, ip, asr #32 │ │ │ │ + addeq r9, r5, r4, lsr #10 │ │ │ │ + rsbseq r9, r4, r0, rrx │ │ │ │ + rsbseq r9, r4, ip, ror r0 │ │ │ │ │ │ │ │ 00290188 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2901d4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -71200,17 +71200,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r5, r8, ror #8 │ │ │ │ - rsbseq r8, r4, r4, lsr #31 │ │ │ │ - rsbseq r8, r4, r0, asr #31 │ │ │ │ + umulleq r9, r5, r8, r4 │ │ │ │ + ldrsbeq r8, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsheq r8, [r4], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 00290214 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29026c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -71240,17 +71240,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2902a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [r5], r0 │ │ │ │ - rsbseq r8, r4, ip, lsl #30 │ │ │ │ - rsbseq r8, r4, r8, lsr #30 │ │ │ │ + addeq r9, r5, r0, lsl #8 │ │ │ │ + rsbseq r8, r4, ip, lsr pc │ │ │ │ + rsbseq r8, r4, r8, asr pc │ │ │ │ │ │ │ │ 002902ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -71289,17 +71289,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 290364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r5, r4, lsl r3 │ │ │ │ - rsbseq r8, r4, r0, asr lr │ │ │ │ - rsbseq r8, r4, ip, ror #28 │ │ │ │ + addeq r9, r5, r4, asr #6 │ │ │ │ + rsbseq r8, r4, r0, lsl #29 │ │ │ │ + @ instruction: 0x00748e9c │ │ │ │ │ │ │ │ 00290368 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2903a0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -71321,17 +71321,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2903dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umulleq r9, r5, ip, r2 │ │ │ │ - ldrsbeq r8, [r4], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsheq r8, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + addeq r9, r5, ip, asr #5 │ │ │ │ + rsbseq r8, r4, r8, lsl #28 │ │ │ │ + rsbseq r8, r4, r4, lsr #28 │ │ │ │ │ │ │ │ 002903e0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 290428 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -72232,21 +72232,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 290fa4 │ │ │ │ b 290e9c │ │ │ │ bl 24ac98 │ │ │ │ - addeq r8, r5, lr, asr #25 │ │ │ │ - umulleq r8, r5, pc, ip @ │ │ │ │ + strdeq r8, [r5], lr │ │ │ │ + addeq r8, r5, pc, asr #25 │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r8, r5, r0, ror #9 │ │ │ │ - rsbseq r8, r4, r8, lsr #1 │ │ │ │ + addeq r8, r5, r0, lsl r5 │ │ │ │ + ldrsbeq r8, [r4], #-8 @ │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002911d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72520,22 +72520,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ adceq r9, r1, r4, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r5, r4, lsr #5 │ │ │ │ - addeq r8, r5, r4, lsr #4 │ │ │ │ + ldrdeq r8, [r5], r4 │ │ │ │ + addeq r8, r5, r4, asr r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrdeq r9, [r1], r8 @ │ │ │ │ - ldrdeq r8, [r5], r4 │ │ │ │ - strheq r8, [r5], r0 │ │ │ │ - addeq r8, r5, ip, rrx │ │ │ │ - rsbseq r7, r4, r0, lsr ip │ │ │ │ + addeq r8, r5, r4, lsl #2 │ │ │ │ + addeq r8, r5, r0, ror #1 │ │ │ │ + umulleq r8, r5, ip, r0 │ │ │ │ + rsbseq r7, r4, r0, ror #24 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 00291644 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72680,15 +72680,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 291868 │ │ │ │ mov r0, r4 │ │ │ │ bl 2917fc │ │ │ │ - bl 731878 │ │ │ │ + bl 7318a8 │ │ │ │ b 291860 │ │ │ │ │ │ │ │ 00291870 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -72708,59 +72708,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ ldr r2, [pc, #16] @ 2918dc │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 291844 │ │ │ │ - @ instruction: 0x00747a94 │ │ │ │ - addeq r8, r5, ip, lsl #10 │ │ │ │ - rsbseq r7, r4, r0, ror sl │ │ │ │ + rsbseq r7, r4, r4, asr #21 │ │ │ │ + addeq r8, r5, ip, lsr r5 │ │ │ │ + rsbseq r7, r4, r0, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002918e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0029192c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291978 : │ │ │ │ @@ -72800,53 +72800,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002919f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -72869,15 +72869,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 994d34 │ │ │ │ + bl 994d64 │ │ │ │ ldr r2, [pc, #64] @ 291b40 │ │ │ │ ldr r3, [pc, #56] @ 291b3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72912,15 +72912,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 994da4 │ │ │ │ + bl 994dd4 │ │ │ │ ldr r2, [pc, #64] @ 291be4 │ │ │ │ ldr r3, [pc, #56] @ 291be0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -72982,15 +72982,15 @@ │ │ │ │ 00291c78 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 291cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d73e0 │ │ │ │ + bl 9d7410 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73008,36 +73008,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d74b0 │ │ │ │ + bl 9d74e0 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291cfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d7408 │ │ │ │ + bl 9d7438 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291d1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9d744c │ │ │ │ + bl 9d747c │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00291d40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80707,20 +80707,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 299004 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq r1, r1, r4, lsr fp │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq pc, r3, r0, asr #27 │ │ │ │ + ldrsheq pc, [r3], #-208 @ 0xffffff30 @ │ │ │ │ ldr r1, [pc, #8] @ 299018 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990fe0 │ │ │ │ - rsbseq pc, r3, r4, lsr #27 │ │ │ │ + b 991010 │ │ │ │ + ldrsbeq pc, [r3], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 299224 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -80797,26 +80797,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 248d18 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a8c98 │ │ │ │ + bl 9a8cc8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248d18 │ │ │ │ bl 249834 │ │ │ │ ldr r1, [pc, #160] @ 29922c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 299230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ b 299120 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2990ec │ │ │ │ ldr ip, [pc, #132] @ 299234 │ │ │ │ ldr r3, [pc, #132] @ 299238 │ │ │ │ ldr r1, [pc, #132] @ 29923c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -80841,32 +80841,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 29925c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ ldr r0, [pc, #68] @ 299260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ bl 24ac98 │ │ │ │ ldrdeq r1, [r1], r4 @ │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ + addeq r0, r5, r8, ror ip │ │ │ │ + rsbseq ip, pc, ip, asr r6 @ │ │ │ │ + addeq fp, r2, r0, lsl #3 │ │ │ │ addeq r0, r5, r8, asr #24 │ │ │ │ - rsbseq ip, pc, ip, lsr #12 │ │ │ │ - addeq fp, r2, r0, asr r1 │ │ │ │ - addeq r0, r5, r8, lsl ip │ │ │ │ - rsbseq r1, r4, r8, ror r2 │ │ │ │ - rsbseq r1, r4, r0, ror r2 │ │ │ │ - strdeq r0, [r5], r0 @ │ │ │ │ - rsbseq r1, r4, r0, asr r2 │ │ │ │ + rsbseq r1, r4, r8, lsr #5 │ │ │ │ + rsbseq r1, r4, r0, lsr #5 │ │ │ │ + addeq r0, r5, r0, lsr #24 │ │ │ │ + rsbseq r1, r4, r0, lsl #5 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ + rsbseq r1, r4, ip, lsl #5 │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ rsbseq r1, r4, ip, asr r2 │ │ │ │ - addeq r0, r5, ip, asr #23 │ │ │ │ - rsbseq r1, r4, ip, lsr #4 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - rsbseq r1, r4, r4, asr r2 │ │ │ │ + rsbseq r1, r4, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 299538 │ │ │ │ mov r7, r3 │ │ │ │ @@ -80970,58 +80970,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 976b90 │ │ │ │ + bl 976bc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29938c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 24930c │ │ │ │ cmp r0, #0 │ │ │ │ beq 299514 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 299560 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r0, [pc, #256] @ 299564 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9990b8 │ │ │ │ + bl 9990e8 │ │ │ │ b 2993a4 │ │ │ │ ldr r3, [pc, #240] @ 299568 │ │ │ │ ldr ip, [pc, #240] @ 29956c │ │ │ │ ldr r1, [pc, #240] @ 299570 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #1 │ │ │ │ b 2993d4 │ │ │ │ ldr r3, [pc, #200] @ 299574 │ │ │ │ ldr ip, [pc, #200] @ 299578 │ │ │ │ ldr r1, [pc, #200] @ 29957c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 29949c │ │ │ │ mov r0, #20 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -81042,44 +81042,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 248a84 │ │ │ │ mov r7, r0 │ │ │ │ b 29944c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, r0, r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r4, ip, lsl r2 │ │ │ │ - rsbseq r1, r4, r0, lsr #4 │ │ │ │ - rsbseq r1, r4, r0, lsr r2 │ │ │ │ - rsbseq r1, r4, r4, ror #3 │ │ │ │ - addeq r5, r0, r0, ror #29 │ │ │ │ - ldrsheq r1, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r1, r4, r4, ror #3 │ │ │ │ + rsbseq r1, r4, ip, asr #4 │ │ │ │ + rsbseq r1, r4, r0, asr r2 │ │ │ │ + rsbseq r1, r4, r0, ror #4 │ │ │ │ + rsbseq r1, r4, r4, lsl r2 │ │ │ │ + addeq r5, r0, r0, lsl pc │ │ │ │ + rsbseq r1, r4, r8, lsr #4 │ │ │ │ + rsbseq r1, r4, r4, lsl r2 │ │ │ │ adceq r1, r1, r8, lsr r7 │ │ │ │ - rsbseq r1, r4, ip, lsr #2 │ │ │ │ - rsbseq r1, r4, ip, lsr r1 │ │ │ │ - addeq r0, r5, r4, asr r9 │ │ │ │ - rsbseq r1, r4, ip, lsr #1 │ │ │ │ - ldrheq r0, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r0, r5, ip, lsl r9 │ │ │ │ - @ instruction: 0x0074109c │ │ │ │ - rsbseq r0, r4, ip, ror pc │ │ │ │ - rsbseq pc, sp, ip, lsl #16 │ │ │ │ - rsbseq r1, r4, r8, asr r0 │ │ │ │ + rsbseq r1, r4, ip, asr r1 │ │ │ │ + rsbseq r1, r4, ip, ror #2 │ │ │ │ + addeq r0, r5, r4, lsl #19 │ │ │ │ + ldrsbeq r1, [r4], #-12 @ │ │ │ │ + rsbseq r0, r4, r0, ror #31 │ │ │ │ + addeq r0, r5, ip, asr #18 │ │ │ │ + rsbseq r1, r4, ip, asr #1 │ │ │ │ + rsbseq r0, r4, ip, lsr #31 │ │ │ │ + rsbseq pc, sp, ip, lsr r8 @ │ │ │ │ + rsbseq r1, r4, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 299634 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 299608 │ │ │ │ mov r6, r1 │ │ │ │ - bl 730ed0 │ │ │ │ + bl 730f00 │ │ │ │ ldr r3, [pc, #120] @ 299638 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 29963c │ │ │ │ ldr r5, [pc, #112] @ 299640 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -81091,35 +81091,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 29901c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 299648 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 990fe0 │ │ │ │ + b 991010 │ │ │ │ ldr r3, [pc, #60] @ 29964c │ │ │ │ ldr lr, [pc, #60] @ 299650 │ │ │ │ ldr r1, [pc, #60] @ 299654 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r1, r1, ip, ror #10 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - rsbseq r0, r4, r4, ror #28 │ │ │ │ + @ instruction: 0x00740e94 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - @ instruction: 0x008507bc │ │ │ │ - rsbseq r0, r4, r4, lsr #31 │ │ │ │ - rsbseq r0, r4, r8, lsl lr │ │ │ │ + addeq r0, r5, ip, ror #15 │ │ │ │ + ldrsbeq r0, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r0, r4, r8, asr #28 │ │ │ │ │ │ │ │ 00299658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 299734 │ │ │ │ @@ -81149,15 +81149,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 299750 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 9a36a8 │ │ │ │ + bl 9a36d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29970c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -81172,22 +81172,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 97ca00 │ │ │ │ + blhi 97ca00 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adceq r1, r1, r4, ror #8 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - @ instruction: 0x008506b8 │ │ │ │ - rsbseq r4, sl, ip, asr #11 │ │ │ │ - rsbseq r0, r4, r4, lsl sp │ │ │ │ + addeq r0, r5, r8, ror #13 │ │ │ │ + ldrsheq r4, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r0, r4, r4, asr #26 │ │ │ │ │ │ │ │ 00299760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 29984c │ │ │ │ @@ -81201,34 +81201,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 99a718 │ │ │ │ + bl 99a748 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 99d9ac │ │ │ │ + bl 99d9dc │ │ │ │ ldr r6, [pc, #148] @ 299858 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 299840 │ │ │ │ ldr r3, [pc, #136] @ 29985c │ │ │ │ ldr r1, [pc, #136] @ 299860 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 99cfdc │ │ │ │ + bl 99d00c │ │ │ │ mov r0, r4 │ │ │ │ - bl 99d5cc │ │ │ │ + bl 99d5fc │ │ │ │ ldr r2, [pc, #96] @ 299864 │ │ │ │ ldr r3, [pc, #72] @ 299850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81243,15 +81243,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq r1, r1, ip, r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r4, ip, asr #28 │ │ │ │ + rsbseq r0, r4, ip, ror lr │ │ │ │ adceq r1, r1, r4, asr r3 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ adceq r1, r1, r0, lsl r3 │ │ │ │ │ │ │ │ 00299868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81297,15 +81297,15 @@ │ │ │ │ bl 24b244 │ │ │ │ ldr r1, [pc, #136] @ 29999c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 299954 │ │ │ │ ldr r1, [pc, #100] @ 2999a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -81322,22 +81322,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 29901c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2999ac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 990fe0 │ │ │ │ + b 991010 │ │ │ │ umlaleq r1, r1, r4, r2 @ │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - rsbseq pc, r3, r8, lsl #10 │ │ │ │ + rsbseq pc, r3, r8, lsr r5 @ │ │ │ │ adceq r4, r1, r4, lsr #15 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - ldrsbeq r0, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r0, r4, r4, lsl #22 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002999b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81356,15 +81356,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 248a0c │ │ │ │ ldr fp, [pc, #1248] @ 299ee0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 7016c4 │ │ │ │ + bl 7016f4 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 5d2d98 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -81383,15 +81383,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 299e78 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 9a8c04 │ │ │ │ + bl 9a8c34 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a890 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -81491,15 +81491,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 299dd8 │ │ │ │ ldr r1, [pc, #744] @ 299f04 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 299a40 │ │ │ │ @@ -81513,17 +81513,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a8c98 │ │ │ │ + bl 9a8cc8 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #632] @ 299f14 │ │ │ │ ldr r3, [pc, #572] @ 299edc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -81550,15 +81550,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 24aaa0 │ │ │ │ b 299c80 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 299f24 │ │ │ │ @@ -81569,44 +81569,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 299d14 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 299f30 │ │ │ │ ldr r2, [pc, #448] @ 299f34 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 299f38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 299d14 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 249834 │ │ │ │ ldr r3, [pc, #400] @ 299f3c │ │ │ │ ldr r1, [pc, #400] @ 299f40 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 299f44 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 299d14 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 299f48 │ │ │ │ ldr r3, [pc, #348] @ 299f4c │ │ │ │ ldr r2, [pc, #348] @ 299f50 │ │ │ │ @@ -81614,22 +81614,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299e80 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ b 299c8c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 299f54 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 299f58 │ │ │ │ @@ -81638,25 +81638,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 299d14 │ │ │ │ mov r7, #0 │ │ │ │ b 299c8c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 299868 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ b 299c8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 299b3c │ │ │ │ ldr r3, [pc, #172] @ 299f60 │ │ │ │ ldr ip, [pc, #172] @ 299f64 │ │ │ │ ldr r1, [pc, #172] @ 299f68 │ │ │ │ @@ -81668,47 +81668,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r1, ip, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r1, r8, lsl r1 │ │ │ │ andeq r2, r0, r0, lsr #27 │ │ │ │ - rsbseq r0, r4, r8, asr fp │ │ │ │ - rsbseq r0, r4, r8, ror fp │ │ │ │ + rsbseq r0, r4, r8, lsl #23 │ │ │ │ + rsbseq r0, r4, r8, lsr #23 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000052b4 │ │ │ │ - rsbseq r0, r4, ip, lsl r9 │ │ │ │ + rsbseq r0, r4, ip, asr #18 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - rsbseq r0, r4, r8, lsl r8 │ │ │ │ - addeq r0, r5, r8, ror r1 │ │ │ │ - rsbseq r0, r4, r8, lsl #19 │ │ │ │ - ldrsbeq r0, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r0, r4, r8, asr #16 │ │ │ │ + addeq r0, r5, r8, lsr #3 │ │ │ │ + ldrheq r0, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r0, r4, r4, lsl #16 │ │ │ │ adceq r0, r1, r8, ror lr │ │ │ │ - addeq r0, r5, r4, ror #1 │ │ │ │ - ldrsheq r0, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r0, r4, r0, asr #14 │ │ │ │ - addeq r0, r5, ip, lsl #1 │ │ │ │ - ldrsbeq r0, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbseq r0, r4, r0, ror #13 │ │ │ │ - addeq r0, r5, r4, asr r0 │ │ │ │ - rsbseq r0, r4, r0, lsr #17 │ │ │ │ - rsbseq r0, r4, r8, lsr #13 │ │ │ │ - ldrheq r0, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r0, r4, r4, ror r6 │ │ │ │ - addeq r0, r5, r4, lsl r0 │ │ │ │ - rsbseq r0, r4, ip, lsr r6 │ │ │ │ - addeq pc, r4, r0, ror #31 │ │ │ │ - rsbseq r0, r4, ip, lsl #19 │ │ │ │ - rsbseq r0, r4, r4, asr r8 │ │ │ │ - addeq pc, r4, r8, ror pc @ │ │ │ │ - rsbseq r0, r4, r8, asr #11 │ │ │ │ - addeq pc, r4, r8, lsl pc @ │ │ │ │ - addeq sl, r2, r8, asr #8 │ │ │ │ - rsbseq r0, r4, r4, ror r5 │ │ │ │ + addeq r0, r5, r4, lsl r1 │ │ │ │ + rsbseq r0, r4, r4, lsr #18 │ │ │ │ + rsbseq r0, r4, r0, ror r7 │ │ │ │ + strheq r0, [r5], ip │ │ │ │ + rsbseq r0, r4, r8, lsl #20 │ │ │ │ + rsbseq r0, r4, r0, lsl r7 │ │ │ │ + addeq r0, r5, r4, lsl #1 │ │ │ │ + ldrsbeq r0, [r4], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsbeq r0, [r4], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r4, r8, ror #17 │ │ │ │ + rsbseq r0, r4, r4, lsr #13 │ │ │ │ + addeq r0, r5, r4, asr #32 │ │ │ │ + rsbseq r0, r4, ip, ror #12 │ │ │ │ + addeq r0, r5, r0, lsl r0 │ │ │ │ + ldrheq r0, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r0, r4, r4, lsl #17 │ │ │ │ + addeq pc, r4, r8, lsr #31 │ │ │ │ + ldrsheq r0, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq pc, r4, r8, asr #30 │ │ │ │ + addeq sl, r2, r8, ror r4 │ │ │ │ + rsbseq r0, r4, r4, lsr #11 │ │ │ │ │ │ │ │ 00299f6c : │ │ │ │ mov r3, #0 │ │ │ │ b 299868 │ │ │ │ │ │ │ │ 00299f74 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -81725,15 +81725,15 @@ │ │ │ │ b 29b464 │ │ │ │ │ │ │ │ 00299f94 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 299fd4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81748,15 +81748,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 29a06c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81791,15 +81791,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a118 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a0dc │ │ │ │ @@ -81829,15 +81829,15 @@ │ │ │ │ @ instruction: 0x00a148b4 │ │ │ │ │ │ │ │ 0029a11c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 29a15c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81852,15 +81852,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 29a1f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -81895,15 +81895,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 29a2a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 29a264 │ │ │ │ @@ -81977,15 +81977,15 @@ │ │ │ │ 0029a324 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029a32c : │ │ │ │ ldr r3, [pc, #40] @ 29a35c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82010,21 +82010,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 29a3e8 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 732de4 │ │ │ │ + bl 732e14 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82042,15 +82042,15 @@ │ │ │ │ │ │ │ │ 0029a3fc : │ │ │ │ ldr r3, [pc, #192] @ 29a4c4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 29a4c8 │ │ │ │ mov r1, r0 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 29a4cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -82099,15 +82099,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 29a52c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -82161,15 +82161,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 29a66c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 29a670 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82208,17 +82208,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29a67c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r3, r1, r4, lsl fp │ │ │ │ - addeq pc, r4, ip, ror #16 │ │ │ │ - addeq pc, r4, r8, ror #15 │ │ │ │ - rsbseq r0, r4, r8, ror #2 │ │ │ │ + umulleq pc, r4, ip, r8 @ │ │ │ │ + addeq pc, r4, r8, lsl r8 @ │ │ │ │ + @ instruction: 0x00740198 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 0029a680 : │ │ │ │ b 29c27c │ │ │ │ │ │ │ │ 0029a684 : │ │ │ │ ldr r3, [pc, #52] @ 29a6c0 │ │ │ │ @@ -82231,33 +82231,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 29a6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ adceq r0, r1, r8, lsl #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq pc, pc, r4, asr #26 │ │ │ │ + rsbseq pc, pc, r4, ror sp @ │ │ │ │ │ │ │ │ 0029a6cc : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 29a6f8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 976b90 │ │ │ │ + b 976bc0 │ │ │ │ │ │ │ │ 0029a700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 29a864 │ │ │ │ @@ -82266,19 +82266,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 29a86c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a838 │ │ │ │ - bl 75f1a8 │ │ │ │ + bl 75f1d8 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 24aefc │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -82345,27 +82345,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r1], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r3, r1, r0, r9 │ │ │ │ adceq r0, r1, r8, lsl r3 │ │ │ │ - addeq pc, r4, r0, lsl #12 │ │ │ │ - @ instruction: 0x0073ff90 │ │ │ │ - rsbseq pc, r3, ip, ror pc @ │ │ │ │ + addeq pc, r4, r0, lsr r6 @ │ │ │ │ + rsbseq pc, r3, r0, asr #31 │ │ │ │ + rsbseq pc, r3, ip, lsr #31 │ │ │ │ │ │ │ │ 0029a880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 29a93c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a914 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -82377,15 +82377,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 29a940 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 71f688 │ │ │ │ + bl 71f6b8 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82399,49 +82399,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r3, r1, ip, lsr #16 │ │ │ │ adceq r3, r1, ip, ror #15 │ │ │ │ - addeq pc, r4, r4, lsr #10 │ │ │ │ - ldrheq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq pc, r3, r0, lsr #29 │ │ │ │ + addeq pc, r4, r4, asr r5 @ │ │ │ │ + rsbseq pc, r3, r4, ror #29 │ │ │ │ + ldrsbeq pc, [r3], #-224 @ 0xffffff20 @ │ │ │ │ │ │ │ │ 0029a950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 29a9b8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29a990 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 75f2d0 │ │ │ │ + b 75f300 │ │ │ │ ldr r3, [pc, #36] @ 29a9bc │ │ │ │ ldr ip, [pc, #36] @ 29a9c0 │ │ │ │ ldr r1, [pc, #36] @ 29a9c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r3, r1, ip, asr r7 │ │ │ │ - addeq pc, r4, r8, lsr #9 │ │ │ │ - rsbseq pc, r3, r8, lsr lr @ │ │ │ │ - rsbseq pc, r3, r4, lsr #28 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + rsbseq pc, r3, r8, ror #28 │ │ │ │ + rsbseq pc, r3, r4, asr lr @ │ │ │ │ │ │ │ │ 0029a9c8 : │ │ │ │ b 29c294 │ │ │ │ │ │ │ │ 0029a9cc : │ │ │ │ b 29c374 │ │ │ │ │ │ │ │ @@ -82474,17 +82474,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29aa5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r4, r4, lsl r4 @ │ │ │ │ - ldrheq pc, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq pc, r3, ip, lsl #27 │ │ │ │ + addeq pc, r4, r4, asr #8 │ │ │ │ + rsbseq pc, r3, r0, ror #27 │ │ │ │ + ldrheq pc, [r3], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029aa60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -82525,17 +82525,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ab20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r4, r0, asr r3 @ │ │ │ │ - rsbseq pc, r3, ip, ror #25 │ │ │ │ - rsbseq pc, r3, r8, asr #25 │ │ │ │ + addeq pc, r4, r0, lsl #7 │ │ │ │ + rsbseq pc, r3, ip, lsl sp @ │ │ │ │ + ldrsheq pc, [r3], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029ab24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82566,17 +82566,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29abbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - @ instruction: 0x0084f2b4 │ │ │ │ - rsbseq pc, r3, r0, asr ip @ │ │ │ │ - rsbseq pc, r3, ip, lsr #24 │ │ │ │ + addeq pc, r4, r4, ror #5 │ │ │ │ + rsbseq pc, r3, r0, lsl #25 │ │ │ │ + rsbseq pc, r3, ip, asr ip @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029abc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82610,17 +82610,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ac64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r4, ip, lsl #4 │ │ │ │ - rsbseq pc, r3, r8, lsr #23 │ │ │ │ - rsbseq pc, r3, r4, lsl #23 │ │ │ │ + addeq pc, r4, ip, lsr r2 @ │ │ │ │ + ldrsbeq pc, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq pc, [r3], #-180 @ 0xffffff4c @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 0029ac68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82677,17 +82677,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 29ad68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r4, r8, lsl #2 │ │ │ │ - rsbseq pc, r3, r4, lsr #21 │ │ │ │ - rsbseq pc, r3, r0, lsl #21 │ │ │ │ + addeq pc, r4, r8, lsr r1 @ │ │ │ │ + ldrsbeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq pc, [r3], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -82701,32 +82701,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 29adbc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ adceq pc, r0, ip, ror sp @ │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq lr, r3, r8 │ │ │ │ + rsbseq lr, r3, r8, lsr r0 │ │ │ │ ldr r3, [pc, #20] @ 29addc │ │ │ │ ldr r1, [pc, #20] @ 29ade0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 255d44 │ │ │ │ ldrdeq r1, [lr], r8 @ │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 732508 │ │ │ │ + b 732538 │ │ │ │ ldr r1, [pc, #8] @ 29ae00 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990fe0 │ │ │ │ - ldrheq sp, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + b 991010 │ │ │ │ + rsbseq sp, r3, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 29ae80 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -82809,15 +82809,15 @@ │ │ │ │ beq 29afd0 │ │ │ │ ldr r9, [pc, #256] @ 29b05c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ bl 255d88 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -82832,23 +82832,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 29afa0 │ │ │ │ ldr r3, [pc, #160] @ 29b060 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 730ed0 │ │ │ │ + bl 730f00 │ │ │ │ bl 255fc8 │ │ │ │ ldr r0, [pc, #140] @ 29b064 │ │ │ │ ldr r1, [pc, #140] @ 29b068 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 29b06c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 29ae04 │ │ │ │ ldr r3, [pc, #104] @ 29b070 │ │ │ │ ldr ip, [pc, #104] @ 29b074 │ │ │ │ @@ -82865,29 +82865,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq pc, r0, r0, ror ip @ │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq pc, r3, r8, asr #18 │ │ │ │ + rsbseq pc, r3, r8, ror r9 @ │ │ │ │ ldrdeq r1, [lr], r8 @ │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ adceq r1, lr, r0, ror #2 │ │ │ │ - ldrheq pc, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq pc, r3, r0, ror #17 │ │ │ │ adceq r1, lr, r0, ror #1 │ │ │ │ adceq r1, lr, r8, asr #1 │ │ │ │ - rsbseq pc, r3, ip, lsr #16 │ │ │ │ + rsbseq pc, r3, ip, asr r8 @ │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - addeq lr, r4, ip, asr #29 │ │ │ │ - strdeq r9, [r2], r8 │ │ │ │ + strdeq lr, [r4], ip │ │ │ │ + addeq r9, r2, r8, lsr #6 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq lr, r4, r4, lsr #29 │ │ │ │ - ldrsbeq pc, [r3], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x0073dd94 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ + rsbseq pc, r3, r4, lsl #16 │ │ │ │ + rsbseq sp, r3, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29b0e0 │ │ │ │ @@ -83099,15 +83099,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 29b45c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -83128,15 +83128,15 @@ │ │ │ │ b 29b364 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, r4, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r0, r4, lsr #16 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ umlaleq r0, lr, r0, sp │ │ │ │ - rsbseq sp, r3, r0, lsr #21 │ │ │ │ + ldrsbeq sp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ adceq pc, r0, r8, lsr #15 │ │ │ │ adceq r0, lr, r4, lsl sp │ │ │ │ @ instruction: 0x00ae0cb4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 0029b464 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -83202,15 +83202,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b554 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 990fe0 │ │ │ │ + b 991010 │ │ │ │ ldr r3, [pc, #84] @ 29b5b0 │ │ │ │ ldr ip, [pc, #84] @ 29b5b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 29b5b8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -83224,22 +83224,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq pc, r0, r4, lsr #12 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ umlaleq r0, lr, r4, fp │ │ │ │ - ldrsheq pc, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, r3, ip, lsr #6 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq lr, r4, r8, ror r9 │ │ │ │ - addeq r8, r2, r4, lsr #27 │ │ │ │ + addeq lr, r4, r8, lsr #19 │ │ │ │ + ldrdeq r8, [r2], r4 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq lr, r4, r0, asr r9 │ │ │ │ - rsbseq pc, r3, r4, lsl #5 │ │ │ │ - rsbseq sp, r3, r4, asr #16 │ │ │ │ + addeq lr, r4, r0, lsl #19 │ │ │ │ + ldrheq pc, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sp, r3, r4, ror r8 │ │ │ │ │ │ │ │ 0029b5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -83283,15 +83283,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 2487c0 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ ldr r2, [pc, #88] @ 29b6f0 │ │ │ │ ldr r3, [pc, #60] @ 29b6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83306,15 +83306,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq pc, r0, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r0, r4, lsl #10 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq r0, lr, ip, ror #20 │ │ │ │ - ldrsbeq pc, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq pc, r3, r4, lsl #4 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ adceq pc, r0, ip, ror r4 @ │ │ │ │ │ │ │ │ 0029b6f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -83364,16 +83364,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 29b7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq lr, r4, r8, lsr #14 │ │ │ │ - rsbseq pc, r3, r8, asr r0 @ │ │ │ │ + addeq lr, r4, r8, asr r7 │ │ │ │ + rsbseq pc, r3, r8, lsl #1 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 0029b7d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83412,17 +83412,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b88c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sp, r1, r4, lsl #17 │ │ │ │ - addeq lr, r4, r0, ror r6 │ │ │ │ - rsbseq lr, r3, r0, lsr #31 │ │ │ │ - rsbseq lr, r3, ip, lsr #31 │ │ │ │ + addeq lr, r4, r0, lsr #13 │ │ │ │ + ldrsbeq lr, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq lr, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 0029b890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83470,17 +83470,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29b96c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a1d7b4 │ │ │ │ - umulleq lr, r4, r0, r5 │ │ │ │ - rsbseq lr, r3, r0, asr #29 │ │ │ │ - rsbseq lr, r3, ip, asr #29 │ │ │ │ + addeq lr, r4, r0, asr #11 │ │ │ │ + ldrsheq lr, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrsheq lr, [r3], #-236 @ 0xffffff14 @ │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 0029b970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83535,17 +83535,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 29ba68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq sp, [r1], r0 @ │ │ │ │ - umulleq lr, r4, r4, r4 │ │ │ │ - rsbseq lr, r3, r4, asr #27 │ │ │ │ - ldrsbeq lr, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + addeq lr, r4, r4, asr #9 │ │ │ │ + ldrsheq lr, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, r3, r0, lsl #28 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 0029ba6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83787,17 +83787,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 29be70 │ │ │ │ ldr r1, [pc, #128] @ 29be74 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a3ce0 │ │ │ │ + bl 9a3d10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a3328 │ │ │ │ + bl 9a3358 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83874,16 +83874,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - umulleq sp, r4, r8, pc @ │ │ │ │ - rsbseq lr, r3, r8, asr #17 │ │ │ │ + addeq sp, r4, r8, asr #31 │ │ │ │ + ldrsheq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 0029bf60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -83954,16 +83954,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 29c098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq sp, r4, r0, ror #28 │ │ │ │ - rsbseq lr, r3, ip, lsl #15 │ │ │ │ + umulleq sp, r4, r0, lr │ │ │ │ + ldrheq lr, [r3], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0029c09c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84030,31 +84030,31 @@ │ │ │ │ bne 29c184 │ │ │ │ ldr r0, [pc, #76] @ 29c1ec │ │ │ │ ldr r1, [pc, #76] @ 29c1f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ ldr r3, [pc, #56] @ 29c1f4 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 730ed0 │ │ │ │ + bl 730f00 │ │ │ │ bl 255fc8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29b130 │ │ │ │ adceq lr, r0, r4, lsl sl │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq pc, sp, ip, lsl #31 │ │ │ │ - rsbseq lr, r3, ip, ror #13 │ │ │ │ + rsbseq lr, r3, ip, lsl r7 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ adceq pc, sp, r0, lsl #30 │ │ │ │ - rsbseq lr, r3, r8, ror #12 │ │ │ │ + @ instruction: 0x0073e698 │ │ │ │ adceq r1, r1, r8, lsl #30 │ │ │ │ │ │ │ │ 0029c1f8 : │ │ │ │ ldr r3, [pc, #40] @ 29c228 │ │ │ │ ldr r2, [pc, #40] @ 29c22c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -84065,34 +84065,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 29c238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ adceq lr, r0, r4, lsl r9 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ adceq pc, sp, ip, lsl #29 │ │ │ │ - ldrsheq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, r3, r0, lsr #12 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 0029c23c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c254 │ │ │ │ ldr r0, [pc, #36] @ 29c270 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 990cf8 │ │ │ │ + b 990d28 │ │ │ │ ldr r0, [pc, #24] @ 29c274 │ │ │ │ ldr r1, [pc, #24] @ 29c278 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 990fe0 │ │ │ │ + b 991010 │ │ │ │ adceq pc, sp, r8, asr lr @ │ │ │ │ adceq pc, sp, r4, asr #28 │ │ │ │ - rsbseq lr, r3, ip, lsr #11 │ │ │ │ + ldrsbeq lr, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 0029c27c : │ │ │ │ ldr r3, [pc, #12] @ 29c290 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -84135,28 +84135,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 29c36c │ │ │ │ ldr r2, [pc, #72] @ 29c370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq pc, sp, r0, ror #27 │ │ │ │ adceq lr, r0, r0, asr r8 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ - rsbseq lr, r3, r4, lsl r5 │ │ │ │ + rsbseq lr, r3, r4, asr #10 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - ldrsheq lr, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq lr, r3, r8, lsr #10 │ │ │ │ adceq pc, sp, ip, ror sp @ │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 0029c374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84186,27 +84186,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 29c428 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 29c42c │ │ │ │ - bl 990fe0 │ │ │ │ + bl 991010 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 2487e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 248d18 │ │ │ │ adceq lr, r0, r8, lsl #15 │ │ │ │ andeq r3, r0, ip, lsl #11 │ │ │ │ strdeq pc, [sp], ip @ │ │ │ │ - rsbseq lr, r3, r0, ror #8 │ │ │ │ + @ instruction: 0x0073e490 │ │ │ │ ldrdeq pc, [sp], r8 @ │ │ │ │ - rsbseq lr, r3, ip, lsl r4 │ │ │ │ + rsbseq lr, r3, ip, asr #8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 0029c430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84248,17 +84248,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq lr, r0, ip, asr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq sp, r4, ip, lsl fp │ │ │ │ - @ instruction: 0x0073e39c │ │ │ │ - ldrheq lr, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + addeq sp, r4, ip, asr #22 │ │ │ │ + rsbseq lr, r3, ip, asr #7 │ │ │ │ + rsbseq lr, r3, r0, ror #7 │ │ │ │ │ │ │ │ 0029c4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 29c5a4 │ │ │ │ @@ -84299,17 +84299,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq lr, r0, r8, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq sp, r4, r8, asr sl │ │ │ │ - ldrsbeq lr, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq lr, r3, ip, ror #5 │ │ │ │ + addeq sp, r4, r8, lsl #21 │ │ │ │ + rsbseq lr, r3, r8, lsl #6 │ │ │ │ + rsbseq lr, r3, ip, lsl r3 │ │ │ │ │ │ │ │ 0029c5b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 29c68c │ │ │ │ @@ -84320,33 +84320,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #148] @ 29c698 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981aa8 │ │ │ │ + bl 981ad8 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c97b4 │ │ │ │ + bl 9c97e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c644 │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ ldr r2, [pc, #80] @ 29c69c │ │ │ │ ldr r3, [pc, #64] @ 29c690 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84359,16 +84359,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, lr, r0, asr #8 │ │ │ │ - rsbseq sp, r3, ip, ror #30 │ │ │ │ + rsbseq r5, lr, r0, ror r4 │ │ │ │ + @ instruction: 0x0073df9c │ │ │ │ adceq lr, r0, r8, asr #9 │ │ │ │ │ │ │ │ 0029c6a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84381,21 +84381,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 29c7bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c7a4 │ │ │ │ mov r1, sp │ │ │ │ - bl 9c9640 │ │ │ │ + bl 9c9670 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29c79c │ │ │ │ cmp r7, #0 │ │ │ │ beq 29c750 │ │ │ │ ldr r6, [pc, #160] @ 29c7c0 │ │ │ │ @@ -84404,20 +84404,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29c724 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94fde4 │ │ │ │ + bl 94fe14 │ │ │ │ ldr r2, [pc, #100] @ 29c7c4 │ │ │ │ ldr r3, [pc, #84] @ 29c7b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84427,26 +84427,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ b 29c758 │ │ │ │ ldr r0, [pc, #28] @ 29c7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 29c6f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, asr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, lr, r0, asr r3 │ │ │ │ - rsbseq lr, r3, r4, lsl #3 │ │ │ │ + rsbseq r5, lr, r0, lsl #7 │ │ │ │ + ldrheq lr, [r3], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x00a0e3b4 │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ + addeq r4, r0, r4, lsr #30 │ │ │ │ │ │ │ │ 0029c7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84460,15 +84460,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 24a0bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdec0 │ │ │ │ + bl 9bdef0 │ │ │ │ cmp r6, #2 │ │ │ │ beq 29c868 │ │ │ │ ldr r2, [pc, #172] @ 29c8d8 │ │ │ │ ldr r3, [pc, #164] @ 29c8d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -84493,31 +84493,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248a84 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8c20 │ │ │ │ + bl 9c8c50 │ │ │ │ b 29c8b0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bddb8 │ │ │ │ + bl 9bdde8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8c70 │ │ │ │ + bl 9c8ca0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c8a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ b 29c824 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r4, lsr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r0, r8, ror #5 │ │ │ │ - rsbseq lr, r3, r0, asr #32 │ │ │ │ + rsbseq lr, r3, r0, ror r0 │ │ │ │ │ │ │ │ 0029c8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -84531,15 +84531,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 24a0bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bdec0 │ │ │ │ + bl 9bdef0 │ │ │ │ cmp r5, #2 │ │ │ │ beq 29c984 │ │ │ │ cmp r5, #3 │ │ │ │ beq 29c9e8 │ │ │ │ ldr r2, [pc, #256] @ 29ca48 │ │ │ │ ldr r3, [pc, #248] @ 29ca44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -84566,31 +84566,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 248a84 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8c20 │ │ │ │ + bl 9c8c50 │ │ │ │ b 29c9cc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bddb8 │ │ │ │ + bl 9bdde8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9c8c70 │ │ │ │ + bl 9c8ca0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 29c9c0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ b 29c940 │ │ │ │ ldr r2, [pc, #96] @ 29ca50 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bde60 │ │ │ │ + bl 9bde90 │ │ │ │ ldr r2, [pc, #80] @ 29ca54 │ │ │ │ ldr r3, [pc, #60] @ 29ca44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84598,58 +84598,58 @@ │ │ │ │ bne 29ca3c │ │ │ │ ldr r2, [pc, #48] @ 29ca58 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9bde60 │ │ │ │ + b 9bde90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq lr, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, r0, ip, asr #3 │ │ │ │ - rsbseq sp, r3, r0, lsr #30 │ │ │ │ - rsbseq ip, sp, r8, lsr r3 │ │ │ │ + rsbseq sp, r3, r0, asr pc │ │ │ │ + rsbseq ip, sp, r8, ror #6 │ │ │ │ adceq lr, r0, r0, lsl r1 │ │ │ │ - rsbseq lr, r9, r4, lsl #31 │ │ │ │ + ldrheq lr, [r9], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 24aefc │ │ │ │ mov r5, r0 │ │ │ │ - bl 757bac │ │ │ │ + bl 757bdc │ │ │ │ cmp r4, r0 │ │ │ │ beq 29cb44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [pc, #152] @ 29cb50 │ │ │ │ ldr r1, [pc, #152] @ 29cb54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #124] @ 29cb58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ ldr r1, [pc, #108] @ 29cb5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249b7c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -84668,29 +84668,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2487e4 │ │ │ │ ldr r8, [pc, #20] @ 29cb60 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29caa8 │ │ │ │ - rsbseq r3, lr, r4, lsl #14 │ │ │ │ - ldrsheq sp, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, lr, r4, lsr r7 │ │ │ │ + rsbseq sp, r3, r8, lsr #28 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbseq r3, lr, r4, ror r6 │ │ │ │ + rsbseq r3, lr, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 24a4b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -84725,21 +84725,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 29cd08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29cce8 │ │ │ │ mov r1, sp │ │ │ │ - bl 8bcbe4 │ │ │ │ + bl 8bcc14 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 29cca4 │ │ │ │ mov r0, r5 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #164] @ 29cd0c │ │ │ │ @@ -84764,34 +84764,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 29cd10 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29ccb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93cce0 │ │ │ │ + bl 93cd10 │ │ │ │ ldr r1, [sp] │ │ │ │ b 29cc58 │ │ │ │ ldr r1, [pc, #36] @ 29cd14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 29cc60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r8, lsl #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, fp, r0, asr r3 │ │ │ │ + rsbseq r8, fp, r0, lsl #7 │ │ │ │ adceq sp, r0, ip, lsr #29 │ │ │ │ + rsbseq sp, r3, r8, lsr ip │ │ │ │ rsbseq sp, r3, r8, lsl #24 │ │ │ │ - ldrsbeq sp, [r3], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 0029cd18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 29ce98 │ │ │ │ @@ -84804,44 +84804,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981da0 │ │ │ │ + bl 981dd0 │ │ │ │ ldr r1, [pc, #312] @ 29cea4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #296] @ 29cea8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #280] @ 29ceac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 29ce28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759300 │ │ │ │ + bl 759330 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ce5c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 757998 │ │ │ │ + bl 7579c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #196] @ 29ceb0 │ │ │ │ ldr r3, [pc, #172] @ 29ce9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -84856,50 +84856,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 98359c │ │ │ │ + bl 9835cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 29cddc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8bcd90 │ │ │ │ + bl 8bcdc0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cddc │ │ │ │ ldr r2, [pc, #80] @ 29ceb4 │ │ │ │ ldr r3, [pc, #80] @ 29ceb8 │ │ │ │ ldr r1, [pc, #80] @ 29cebc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 29cddc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, r4, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r3, r4, lsl #23 │ │ │ │ - rsbseq r8, fp, r4, lsl #4 │ │ │ │ - ldrheq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r5, ip, r8, asr r9 │ │ │ │ + ldrheq sp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, fp, r4, lsr r2 │ │ │ │ + rsbseq ip, sp, r4, ror #27 │ │ │ │ + rsbseq r5, ip, r8, lsl #19 │ │ │ │ adceq sp, r0, r8, lsr #26 │ │ │ │ - rsbseq sp, fp, ip, lsr #23 │ │ │ │ - addeq sp, r4, ip, asr #3 │ │ │ │ - rsbseq sp, r3, r4, ror #20 │ │ │ │ + ldrsbeq sp, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sp, [r4], ip │ │ │ │ + @ instruction: 0x0073da94 │ │ │ │ │ │ │ │ 0029cec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 29d01c │ │ │ │ @@ -84911,26 +84911,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #280] @ 29d028 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8bce3c │ │ │ │ + bl 8bce6c │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29cfc4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29cf68 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -84957,24 +84957,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838e4 │ │ │ │ + bl 983914 │ │ │ │ b 29cf68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 983874 │ │ │ │ + bl 9838a4 │ │ │ │ ldr r1, [pc, #92] @ 29d030 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2488bc │ │ │ │ b 29cf44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 29d034 │ │ │ │ ldr r1, [pc, #52] @ 29d038 │ │ │ │ @@ -84983,21 +84983,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sp, r0, ip, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, fp, r0, lsl #1 │ │ │ │ - rsbseq ip, sp, r4, lsr #24 │ │ │ │ + ldrheq r8, [fp], #-0 @ │ │ │ │ + rsbseq ip, sp, r4, asr ip │ │ │ │ umlaleq sp, r0, r8, fp │ │ │ │ - rsbseq lr, r9, ip, ror #9 │ │ │ │ - addeq sp, r4, r4, asr #32 │ │ │ │ - rsbseq sp, r3, r0, ror #17 │ │ │ │ - ldrsheq sp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq lr, r9, ip, lsl r5 │ │ │ │ + addeq sp, r4, r4, ror r0 │ │ │ │ + rsbseq sp, r3, r0, lsl r9 │ │ │ │ + rsbseq sp, r3, r8, lsr #18 │ │ │ │ │ │ │ │ 0029d040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85009,21 +85009,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 29d14c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29d104 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 759300 │ │ │ │ + bl 759330 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 29d128 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29d110 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -85041,36 +85041,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ mov r1, r0 │ │ │ │ b 29d0b4 │ │ │ │ ldr r1, [pc, #60] @ 29d154 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 29d0c0 │ │ │ │ ldr r1, [pc, #40] @ 29d158 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 29d0c0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a0dab0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r7, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r7, fp, r8, lsr #30 │ │ │ │ adceq sp, r0, ip, asr #20 │ │ │ │ - rsbseq sp, r3, ip, lsr #16 │ │ │ │ - ldrsheq sp, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq sp, r3, ip, asr r8 │ │ │ │ + rsbseq sp, r3, r0, lsr #16 │ │ │ │ │ │ │ │ 0029d15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 29d208 │ │ │ │ @@ -85082,19 +85082,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d210 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b114 │ │ │ │ + bl 75b144 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #76] @ 29d214 │ │ │ │ ldr r3, [pc, #64] @ 29d20c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85110,15 +85110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq sp, r0, r4, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, lr, r4, ror r6 │ │ │ │ + rsbseq r3, lr, r4, lsr #13 │ │ │ │ adceq sp, r0, ip, asr #18 │ │ │ │ │ │ │ │ 0029d218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85131,19 +85131,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 29d2cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 75b264 │ │ │ │ + bl 75b294 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #76] @ 29d2d0 │ │ │ │ ldr r3, [pc, #64] @ 29d2c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85159,15 +85159,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00776f98 │ │ │ │ + rsbseq r6, r7, r8, asr #31 │ │ │ │ umlaleq sp, r0, r0, r8 │ │ │ │ │ │ │ │ 0029d2d4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -85179,43 +85179,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 24a0bc │ │ │ │ ldr r8, [pc, #120] @ 29d384 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdec0 │ │ │ │ + bl 9bdef0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75505c │ │ │ │ + bl 75508c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d378 │ │ │ │ mov r4, r9 │ │ │ │ b 29d340 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29d378 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754c28 │ │ │ │ + bl 754c58 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d334 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bde60 │ │ │ │ + bl 9bde90 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d340 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 249db0 │ │ │ │ - rsbseq sp, r3, r0, ror #12 │ │ │ │ + @ instruction: 0x0073d690 │ │ │ │ │ │ │ │ 0029d388 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -85224,19 +85224,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 24a0bc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bdec0 │ │ │ │ + bl 9bdef0 │ │ │ │ ldr r0, [pc, #112] @ 29d43c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8bcbe4 │ │ │ │ + bl 8bcc14 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 29d430 │ │ │ │ ldr r8, [pc, #92] @ 29d440 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 29d3f8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -85248,26 +85248,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 248dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d3ec │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bde60 │ │ │ │ + bl 9bde90 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 29d3f8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93cce0 │ │ │ │ - rsbseq sp, r3, ip, lsr #11 │ │ │ │ - rsbseq sp, r3, r0, lsr #11 │ │ │ │ + b 93cd10 │ │ │ │ + ldrsbeq sp, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq sp, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ ldr r0, [pc, #4] @ 29d450 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq pc, r1, r0, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 29d4f0 │ │ │ │ ldr r2, [pc, #132] @ 29d4f4 │ │ │ │ @@ -85275,44 +85275,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #100] @ 29d4fc │ │ │ │ ldr r1, [pc, #100] @ 29d500 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #68] @ 29d504 │ │ │ │ ldr r3, [pc, #68] @ 29d508 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq ip, [r4], r4 │ │ │ │ - rsbseq sp, r3, r0, lsl r5 │ │ │ │ - rsbseq sp, r3, r8, ror #9 │ │ │ │ - rsbseq sp, r3, r4, lsl r5 │ │ │ │ - rsbseq sp, r3, ip, lsr #10 │ │ │ │ + addeq ip, r4, r4, lsr #24 │ │ │ │ + rsbseq sp, r3, r0, asr #10 │ │ │ │ + rsbseq sp, r3, r8, lsl r5 │ │ │ │ + rsbseq sp, r3, r4, asr #10 │ │ │ │ + rsbseq sp, r3, ip, asr r5 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 29d5a0 │ │ │ │ @@ -85322,15 +85322,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 29d5a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d578 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -85342,21 +85342,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 29d5b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 29d558 │ │ │ │ - addeq ip, r4, r4, asr #22 │ │ │ │ - rsbseq sp, r3, r8, lsr #9 │ │ │ │ - rsbseq sp, r3, r0, asr #9 │ │ │ │ - rsbseq sp, r3, r8, lsr #9 │ │ │ │ - rsbseq sp, r3, r8, lsl #9 │ │ │ │ + addeq ip, r4, r4, ror fp │ │ │ │ + ldrsbeq sp, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq sp, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq sp, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq sp, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 0029d5b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 29d988 │ │ │ │ @@ -85373,15 +85373,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [pc, #900] @ 29d99c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 29d9a0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -85482,27 +85482,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 29d9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29d6c4 │ │ │ │ bl 249e04 │ │ │ │ ldr r3, [pc, #436] @ 29d9b8 │ │ │ │ ldr ip, [pc, #436] @ 29d9bc │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 29d9c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -85510,15 +85510,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 29d704 │ │ │ │ ldr r3, [pc, #380] @ 29d9c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -85535,22 +85535,22 @@ │ │ │ │ beq 29d958 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 29d9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d640 │ │ │ │ ldr r3, [pc, #264] @ 29d9cc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29d6fc │ │ │ │ @@ -85569,63 +85569,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 29d9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29d6fc │ │ │ │ ldr r0, [pc, #140] @ 29d9d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29d6c4 │ │ │ │ ldr r0, [pc, #120] @ 29d9d8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 29d640 │ │ │ │ ldr r0, [pc, #100] @ 29d9dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29d6fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - umulleq ip, r4, ip, sl │ │ │ │ + addeq ip, r4, ip, asr #21 │ │ │ │ adceq sp, r0, r4, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r3, r8, ror #7 │ │ │ │ - rsbseq sp, r3, ip, lsl #8 │ │ │ │ + rsbseq sp, r3, r8, lsl r4 │ │ │ │ + rsbseq sp, r3, ip, lsr r4 │ │ │ │ strdeq sp, [r0], r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sp, r0, r8, lsl #8 │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq sp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - addeq ip, r4, r8, asr r8 │ │ │ │ - rsbseq sp, r3, ip, lsr #5 │ │ │ │ - ldrsheq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sp, r3, r4, lsr #6 │ │ │ │ + addeq ip, r4, r8, lsl #17 │ │ │ │ + ldrsbeq sp, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq sp, r3, r4, lsr #4 │ │ │ │ @ instruction: 0x000054b0 │ │ │ │ - @ instruction: 0x0073d19c │ │ │ │ + rsbseq sp, r3, ip, asr #3 │ │ │ │ andeq r3, r0, ip, asr #7 │ │ │ │ - rsbseq sp, r3, r8, asr #4 │ │ │ │ - rsbseq sp, r3, ip, ror #3 │ │ │ │ - rsbseq sp, r3, r8, lsr #2 │ │ │ │ - rsbseq sp, r3, ip, lsr r2 │ │ │ │ + rsbseq sp, r3, r8, ror r2 │ │ │ │ + rsbseq sp, r3, ip, lsl r2 │ │ │ │ + rsbseq sp, r3, r8, asr r1 │ │ │ │ + rsbseq sp, r3, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29da30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 29da34 │ │ │ │ @@ -85633,28 +85633,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 29d5b4 │ │ │ │ - addeq ip, r4, r8, ror #12 │ │ │ │ - ldrsbeq sp, [r3], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq sp, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + umulleq ip, r4, r8, r6 │ │ │ │ + rsbseq sp, r3, r4, lsl #4 │ │ │ │ + rsbseq sp, r3, r8, lsr #4 │ │ │ │ │ │ │ │ 0029da3c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 29da4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99aff8 │ │ │ │ + b 99b028 │ │ │ │ adceq lr, sp, r4, ror #13 │ │ │ │ │ │ │ │ 0029da50 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 29da90 │ │ │ │ ldr r3, [pc, #68] @ 29daa4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -85735,23 +85735,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 29dd14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29dbdc │ │ │ │ ldr r3, [pc, #312] @ 29dd04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29dc2c │ │ │ │ mov r4, #1 │ │ │ │ @@ -85793,55 +85793,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 29dd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29dbd8 │ │ │ │ ldr r0, [pc, #96] @ 29dd20 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29dbd8 │ │ │ │ ldr r0, [pc, #72] @ 29dd24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29dbdc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sp, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sp, r0, ip, lsr r0 │ │ │ │ adceq lr, sp, r4, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, r3, r0, lsr #1 │ │ │ │ + ldrsbeq sp, [r3], #-0 @ │ │ │ │ adceq ip, r0, r0, lsr pc │ │ │ │ - rsbseq ip, r3, ip, lsr #31 │ │ │ │ - ldrsbeq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - ldrheq ip, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + ldrsbeq ip, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq sp, r3, r0 │ │ │ │ + rsbseq ip, r3, r4, ror #31 │ │ │ │ │ │ │ │ 0029dd28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -85865,15 +85865,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29de4c │ │ │ │ ldr r5, [pc, #292] @ 29deb8 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99b064 │ │ │ │ + bl 99b094 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 29de08 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -85939,20 +85939,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq ip, r0, ip, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq lr, sp, r4, r3 │ │ │ │ adceq lr, sp, r4, lsr r3 │ │ │ │ adceq ip, r0, r4, lsl #26 │ │ │ │ - addeq ip, r4, r4, lsr #5 │ │ │ │ - rsbseq ip, r3, r8, lsr #27 │ │ │ │ - rsbseq ip, r3, r8, ror lr │ │ │ │ - addeq ip, r4, ip, ror r2 │ │ │ │ - rsbseq ip, r3, r0, lsl #27 │ │ │ │ - rsbseq ip, r3, ip, lsl lr │ │ │ │ + ldrdeq ip, [r4], r4 │ │ │ │ + ldrsbeq ip, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq ip, r3, r8, lsr #29 │ │ │ │ + addeq ip, r4, ip, lsr #5 │ │ │ │ + ldrheq ip, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq ip, r3, ip, asr #28 │ │ │ │ │ │ │ │ 0029dedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -86020,15 +86020,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 29dffc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 29dfcc │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 99b028 │ │ │ │ + b 99b058 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -86151,17 +86151,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29e1e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq fp, r4, r0, asr pc │ │ │ │ - rsbseq ip, r3, r4, asr sl │ │ │ │ - rsbseq ip, r3, r8, asr #22 │ │ │ │ + addeq fp, r4, r0, lsl #31 │ │ │ │ + rsbseq ip, r3, r4, lsl #21 │ │ │ │ + rsbseq ip, r3, r8, ror fp │ │ │ │ │ │ │ │ 0029e1e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 29e364 │ │ │ │ @@ -86199,15 +86199,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 29e380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 99b064 │ │ │ │ + bl 99b094 │ │ │ │ ldr r2, [pc, #228] @ 29e384 │ │ │ │ ldr r3, [pc, #196] @ 29e368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -86238,41 +86238,41 @@ │ │ │ │ beq 29e350 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 29e394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e240 │ │ │ │ ldr r0, [pc, #64] @ 29e398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e240 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r4, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r0, r0, lsl #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sp, sp, r0, ror #29 │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ adceq sp, sp, r0, asr #29 │ │ │ │ adceq sp, sp, r8, lsr #29 │ │ │ │ adceq ip, r0, r4, ror r8 │ │ │ │ andeq r1, r0, r0, asr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, r8, ror #19 │ │ │ │ - rsbseq ip, r3, r0, lsl #20 │ │ │ │ + rsbseq ip, r3, r8, lsl sl │ │ │ │ + rsbseq ip, r3, r0, lsr sl │ │ │ │ │ │ │ │ 0029e39c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -86320,20 +86320,20 @@ │ │ │ │ bl 24b2ec │ │ │ │ mov r2, #1 │ │ │ │ b 29e40c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29e474 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq lr, r1, r0, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 29e488 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq lr, r1, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 29e524 │ │ │ │ ldr r3, [pc, #128] @ 29e528 │ │ │ │ @@ -86344,45 +86344,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75828c │ │ │ │ + bl 7582bc │ │ │ │ ldr r3, [pc, #84] @ 29e530 │ │ │ │ ldr r2, [pc, #84] @ 29e534 │ │ │ │ ldr r1, [pc, #84] @ 29e538 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq ip, r0, r8, ror #12 │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbseq r7, sp, r8, asr #17 │ │ │ │ + ldrsheq r7, [sp], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - rsbseq ip, r3, r8, lsl #17 │ │ │ │ - addeq r7, r3, r8, lsl #20 │ │ │ │ + ldrheq ip, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r7, r3, r8, lsr sl │ │ │ │ ldr r0, [pc, #4] @ 29e548 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 999768 │ │ │ │ - rsbseq ip, r3, r8, lsr r8 │ │ │ │ + b 999798 │ │ │ │ + rsbseq ip, r3, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -86470,39 +86470,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29e724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e634 │ │ │ │ ldr r0, [pc, #52] @ 29e728 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e634 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, r8, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq ip, [r0], r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq ip, [r0], r0 @ │ │ │ │ muleq r0, r8, r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, r4, asr #13 │ │ │ │ - rsbseq ip, r3, r0, ror #13 │ │ │ │ + ldrsheq ip, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq ip, r3, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 29e908 │ │ │ │ ldr r2, [pc, #452] @ 29e90c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -86547,18 +86547,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 29e7b8 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 29e84c │ │ │ │ mov r0, #0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #272] @ 29e918 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r2, [pc, #264] @ 29e91c │ │ │ │ ldr r3, [pc, #244] @ 29e90c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -86566,15 +86566,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 29e904 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #204] @ 29e920 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e7f8 │ │ │ │ @@ -86596,44 +86596,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 29e930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e7f8 │ │ │ │ ldr r7, [pc, #40] @ 29e914 │ │ │ │ mov r4, #0 │ │ │ │ b 29e7e8 │ │ │ │ ldr r0, [pc, #60] @ 29e934 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29e7f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq ip, r0, ip, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq ip, r0, r8, lsr #7 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq ip, r0, r0, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsl #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r3, ip, lsl r5 │ │ │ │ - rsbseq ip, r3, ip, lsr #10 │ │ │ │ + rsbseq ip, r3, ip, asr #10 │ │ │ │ + rsbseq ip, r3, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -86659,15 +86659,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 29e990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -86682,27 +86682,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 29ea50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #32] @ 29ea50 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 29eb18 │ │ │ │ @@ -86710,75 +86710,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 29eb20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 29eaa8 │ │ │ │ bl 29e5e4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 29eacc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 29eaf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248d18 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq fp, r4, r4, ror #13 │ │ │ │ - rsbseq ip, r3, r8, asr #7 │ │ │ │ - ldrsbeq ip, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq fp, r4, r4, lsl r7 │ │ │ │ + ldrsheq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq ip, r3, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 29ed90 │ │ │ │ ldr r2, [pc, #596] @ 29ed94 │ │ │ │ ldr r1, [pc, #596] @ 29ed98 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #568] @ 29ed9c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29ed28 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9af048 │ │ │ │ + bl 9af078 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr ip, [pc, #520] @ 29eda0 │ │ │ │ ldr r6, [pc, #520] @ 29eda4 │ │ │ │ @@ -86786,48 +86786,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 29eda8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ecec │ │ │ │ ldr r7, [pc, #472] @ 29edac │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ec94 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74ea18 │ │ │ │ + bl 74ea48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ec94 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ec1c │ │ │ │ b 29ec30 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29ec30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 29ec0c │ │ │ │ ldr r1, [pc, #376] @ 29edb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ed3c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -86904,23 +86904,23 @@ │ │ │ │ bne 29ed64 │ │ │ │ b 29eccc │ │ │ │ ldr r3, [pc, #52] @ 29edb8 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 29ec6c │ │ │ │ - addeq fp, r4, r4, lsl r6 │ │ │ │ - ldrsheq ip, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq ip, r3, r0, lsl r3 │ │ │ │ + addeq fp, r4, r4, asr #12 │ │ │ │ + rsbseq ip, r3, ip, lsr #6 │ │ │ │ + rsbseq ip, r3, r0, asr #6 │ │ │ │ ldrdeq sp, [sp], r8 @ │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ umlaleq sl, r1, r4, r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x0073c298 │ │ │ │ - rsbseq ip, r3, r4, lsr r2 │ │ │ │ + rsbseq ip, r3, r8, asr #5 │ │ │ │ + rsbseq ip, r3, r4, ror #4 │ │ │ │ adceq sl, r1, r0, lsr #17 │ │ │ │ @ instruction: 0x00a1a7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 29ee20 │ │ │ │ @@ -86932,96 +86932,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9790b4 │ │ │ │ - addeq fp, r4, r8, ror r3 │ │ │ │ - rsbseq ip, r3, r0, lsl #1 │ │ │ │ - rsbseq ip, r3, r4, asr r0 │ │ │ │ + b 9790e4 │ │ │ │ + addeq fp, r4, r8, lsr #7 │ │ │ │ + ldrheq ip, [r3], #-0 @ │ │ │ │ + rsbseq ip, r3, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 29eeac │ │ │ │ ldr r2, [pc, #104] @ 29eeb0 │ │ │ │ ldr r1, [pc, #104] @ 29eeb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 29ee8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7553d4 │ │ │ │ + b 755404 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq fp, r4, r0, lsl r3 │ │ │ │ - ldrsheq fp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq ip, r3, r0, lsl r0 │ │ │ │ + addeq fp, r4, r0, asr #6 │ │ │ │ + rsbseq ip, r3, r0, lsr #32 │ │ │ │ + rsbseq ip, r3, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 29ef20 │ │ │ │ ldr r5, [pc, #92] @ 29ef3c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 29ef20 │ │ │ │ ldr r0, [pc, #68] @ 29ef40 │ │ │ │ ldr r2, [pc, #68] @ 29ef44 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x0073bf90 │ │ │ │ - addeq fp, r4, ip, asr r2 │ │ │ │ - rsbseq fp, r3, r8, lsr pc │ │ │ │ + rsbseq fp, r3, r0, asr #31 │ │ │ │ + addeq fp, r4, ip, lsl #5 │ │ │ │ + rsbseq fp, r3, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87042,24 +87042,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9af244 │ │ │ │ + b 9af274 │ │ │ │ │ │ │ │ 0029efbc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 9af244 │ │ │ │ + b 9af274 │ │ │ │ │ │ │ │ 0029efd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -87082,41 +87082,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9af244 │ │ │ │ + b 9af274 │ │ │ │ │ │ │ │ 0029f04c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9af348 │ │ │ │ + bl 9af378 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29f088 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9af060 │ │ │ │ - bl 9adc68 │ │ │ │ + b 9af090 │ │ │ │ + bl 9adc98 │ │ │ │ ldr r3, [pc, #20] @ 29f0a8 │ │ │ │ ldr r1, [pc, #20] @ 29f0ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9accfc │ │ │ │ + bl 9acd2c │ │ │ │ b 29f074 │ │ │ │ - ldrsheq fp, [r3], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq fp, r3, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 0029f0b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87141,23 +87141,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #176] @ 29f1e0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 29f198 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -87169,15 +87169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ ldr r3, [pc, #68] @ 29f1e4 │ │ │ │ ldr r1, [pc, #68] @ 29f1e8 │ │ │ │ ldr r0, [pc, #68] @ 29f1ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -87189,20 +87189,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x0084afb4 │ │ │ │ - ldrsheq fp, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + addeq sl, r4, r4, ror #31 │ │ │ │ + rsbseq fp, r3, r4, lsr #26 │ │ │ │ + rsbseq fp, r3, ip, lsr sp │ │ │ │ + addeq sl, r4, r0, asr #31 │ │ │ │ + rsbseq fp, r3, r0, lsl #26 │ │ │ │ rsbseq fp, r3, ip, lsl #26 │ │ │ │ - umulleq sl, r4, r0, pc @ │ │ │ │ - ldrsbeq fp, [r3], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq fp, [r3], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 0029f1fc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029f204 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -87268,16 +87268,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ + addeq sl, r4, ip, lsl #30 │ │ │ │ ldrdeq sl, [r4], ip │ │ │ │ - addeq sl, r4, ip, lsr #29 │ │ │ │ │ │ │ │ 0029f2f8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -87324,17 +87324,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0084adb4 │ │ │ │ - ldrsheq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq fp, r3, ip, lsl fp │ │ │ │ + addeq sl, r4, r4, ror #27 │ │ │ │ + rsbseq fp, r3, r0, lsr #22 │ │ │ │ + rsbseq fp, r3, ip, asr #22 │ │ │ │ │ │ │ │ 0029f3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87423,30 +87423,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 29f5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f438 │ │ │ │ ldr r0, [pc, #112] @ 29f5e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f438 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 29f5e4 │ │ │ │ ldr r1, [pc, #80] @ 29f5e8 │ │ │ │ ldr r0, [pc, #80] @ 29f5ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -87457,23 +87457,23 @@ │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq fp, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq fp, [r0], r4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq fp, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrheq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq fp, r3, r0, ror #21 │ │ │ │ andeq r5, r0, r0, lsr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0073b998 │ │ │ │ - rsbseq fp, r3, ip, asr #19 │ │ │ │ - addeq sl, r4, r0, asr #23 │ │ │ │ - ldrsheq fp, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq fp, r3, r0, ror #19 │ │ │ │ + rsbseq fp, r3, r8, asr #19 │ │ │ │ + ldrsheq fp, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq sl, [r4], r0 │ │ │ │ + rsbseq fp, r3, r8, lsr #18 │ │ │ │ + rsbseq fp, r3, r0, lsl sl │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 0029f5f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -87535,41 +87535,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 29f760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f648 │ │ │ │ ldr r0, [pc, #60] @ 29f764 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f648 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq fp, r0, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ adceq fp, r0, r8, lsr #9 │ │ │ │ andeq r1, r0, r8, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r3, ip, lsl #17 │ │ │ │ - rsbseq fp, r3, r4, lsr #17 │ │ │ │ + ldrheq fp, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq fp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 0029f768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 29f8b0 │ │ │ │ @@ -87631,39 +87631,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 29f8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f7c4 │ │ │ │ ldr r0, [pc, #52] @ 29f8d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29f7c4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umlaleq fp, r0, r4, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq fp, r0, r8, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq fp, r0, r8, lsr r3 │ │ │ │ muleq r0, r8, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r3, r0, ror #14 │ │ │ │ - rsbseq fp, r3, r4, lsl #15 │ │ │ │ + @ instruction: 0x0073b790 │ │ │ │ + ldrheq fp, [r3], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 0029f8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -87757,17 +87757,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq fp, r0, r0, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sl, r4, r8, lsr r8 │ │ │ │ + addeq sl, r4, r8, ror #16 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ + addeq fp, r4, r8 │ │ │ │ strdeq fp, [r0], r4 @ │ │ │ │ │ │ │ │ 0029fa74 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 29e5e4 │ │ │ │ @@ -87795,23 +87795,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 29fc30 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6aac │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6aac │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 29fbb4 │ │ │ │ @@ -87895,18 +87895,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 29fc84 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998a60 │ │ │ │ - addeq sl, r4, r0, lsl r5 │ │ │ │ - rsbseq fp, r3, r0, lsl #8 │ │ │ │ - rsbseq fp, r3, r4, asr #4 │ │ │ │ + b 998a90 │ │ │ │ + addeq sl, r4, r0, asr #10 │ │ │ │ + rsbseq fp, r3, r0, lsr r4 │ │ │ │ + rsbseq fp, r3, r4, ror r2 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 0029fc88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87920,31 +87920,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 29fd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r3, [pc, #36] @ 29fd08 │ │ │ │ ldr r1, [pc, #36] @ 29fd0c │ │ │ │ ldr r0, [pc, #36] @ 29fd10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq fp, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - addeq sl, r4, r0, ror r4 │ │ │ │ - rsbseq fp, r3, ip, lsr #3 │ │ │ │ - rsbseq fp, r3, r8, lsl #7 │ │ │ │ + rsbseq fp, r3, r4, ror #7 │ │ │ │ + addeq sl, r4, r0, lsr #9 │ │ │ │ + ldrsbeq fp, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrheq fp, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0029fd14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2a02f0 │ │ │ │ @@ -88037,27 +88037,27 @@ │ │ │ │ beq 2a020c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a00cc │ │ │ │ ldr r5, [pc, #1136] @ 2a0304 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2a0024 │ │ │ │ ldr ip, [pc, #1108] @ 2a0308 │ │ │ │ ldr r2, [pc, #1108] @ 2a030c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 29ff20 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29ff00 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -88108,15 +88108,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2a0324 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r6, [pc, #868] @ 2a0328 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0234 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88138,27 +88138,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e54c │ │ │ │ b 29fe8c │ │ │ │ ldr r5, [pc, #776] @ 2a0334 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ff20 │ │ │ │ ldr ip, [pc, #756] @ 2a0338 │ │ │ │ ldr r2, [pc, #756] @ 2a033c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 2aec3c │ │ │ │ b 29ff20 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a01fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -88175,15 +88175,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2a034c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 29ffbc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 29fe8c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -88219,15 +88219,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2a035c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 29ffbc │ │ │ │ ldr r3, [pc, #476] @ 2a0360 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fd70 │ │ │ │ ldr r3, [pc, #460] @ 2a0364 │ │ │ │ @@ -88244,22 +88244,22 @@ │ │ │ │ beq 2a02ac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2a036c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29fd70 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29fe38 │ │ │ │ b 2a008c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -88301,15 +88301,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2a0290 │ │ │ │ ldr r0, [pc, #196] @ 2a0378 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 29fd70 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2a037c │ │ │ │ ldr r1, [pc, #172] @ 2a0380 │ │ │ │ ldr r0, [pc, #172] @ 2a0384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -88319,47 +88319,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq sl, r0, r8, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq sl, [r0], r0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq ip, sp, r4, asr #7 │ │ │ │ - ldrsbeq sl, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - addeq sl, r4, r4, lsr #5 │ │ │ │ - rsbseq sl, r3, r4, lsl #31 │ │ │ │ + rsbseq fp, r3, r8 │ │ │ │ + ldrdeq sl, [r4], r4 │ │ │ │ + ldrheq sl, [r3], #-244 @ 0xffffff0c @ │ │ │ │ adceq sl, r0, ip, ror #23 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq sl, r4, r0, asr #3 │ │ │ │ - rsbseq sl, r3, r8, ror #29 │ │ │ │ - rsbseq fp, r3, r0, lsl #3 │ │ │ │ + strdeq sl, [r4], r0 │ │ │ │ + rsbseq sl, r3, r8, lsl pc │ │ │ │ + ldrheq fp, [r3], #-16 @ │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ adceq ip, sp, r8, ror r1 │ │ │ │ adceq ip, sp, r4, asr #2 │ │ │ │ adceq ip, sp, r4, lsr r1 │ │ │ │ - rsbseq fp, r3, r8, ror r1 │ │ │ │ - addeq sl, r4, r4, lsl r1 │ │ │ │ - ldrsheq sl, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - strheq sl, [r4], r4 │ │ │ │ - rsbseq fp, r3, r8, asr #1 │ │ │ │ - ldrsbeq sl, [r3], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq fp, r3, r8, lsr #3 │ │ │ │ + addeq sl, r4, r4, asr #2 │ │ │ │ + rsbseq sl, r3, r4, lsr #28 │ │ │ │ + addeq sl, r4, r4, ror #1 │ │ │ │ + ldrsheq fp, [r3], #-8 @ │ │ │ │ + rsbseq sl, r3, ip, lsl #28 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq sl, r4, r4 │ │ │ │ - ldrsheq sl, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq sl, r3, ip, lsr #26 │ │ │ │ + addeq sl, r4, r4, lsr r0 │ │ │ │ + rsbseq fp, r3, r4, lsr #32 │ │ │ │ + rsbseq sl, r3, ip, asr sp │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r3, r0, r4, asr #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r3, r8, asr #29 │ │ │ │ - addeq r9, r4, ip, lsl pc │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - rsbseq sl, r3, ip, lsr lr │ │ │ │ - addeq r9, r4, r4, lsl #29 │ │ │ │ - ldrheq sl, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq sl, r3, r8, asr #27 │ │ │ │ + ldrsheq sl, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + addeq r9, r4, ip, asr #30 │ │ │ │ + addeq r9, r4, r4, lsr #30 │ │ │ │ + rsbseq sl, r3, ip, ror #28 │ │ │ │ + @ instruction: 0x00849eb4 │ │ │ │ + rsbseq sl, r3, ip, ror #23 │ │ │ │ + ldrsheq sl, [r3], #-216 @ 0xffffff28 @ │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002a038c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -88374,15 +88374,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ │ │ │ │ 002a03dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2a0544 │ │ │ │ @@ -88451,40 +88451,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a0564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a0430 │ │ │ │ ldr r0, [pc, #56] @ 2a0568 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a0430 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq sl, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq sl, r0, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umlaleq sl, r0, ip, r6 │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0073ac98 │ │ │ │ - rsbseq sl, r3, r0, asr #25 │ │ │ │ + rsbseq sl, r3, r8, asr #25 │ │ │ │ + ldrsheq sl, [r3], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 002a056c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -88516,17 +88516,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2a0604 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r4, ip, ror fp │ │ │ │ - ldrheq sl, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sl, r3, r0, lsr ip │ │ │ │ + addeq r9, r4, ip, lsr #23 │ │ │ │ + rsbseq sl, r3, r4, ror #17 │ │ │ │ + rsbseq sl, r3, r0, ror #24 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002a0608 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88555,24 +88555,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #76] @ 2a06e4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -88685,19 +88685,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2a08a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r4, r8, asr #18 │ │ │ │ - addeq r9, r4, r0, lsl r9 │ │ │ │ - addeq r9, r4, r8, ror #17 │ │ │ │ - rsbseq sl, r3, r0, lsr #12 │ │ │ │ - ldrheq sl, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r9, r4, r8, ror r9 │ │ │ │ + addeq r9, r4, r0, asr #18 │ │ │ │ + addeq r9, r4, r8, lsl r9 │ │ │ │ + rsbseq sl, r3, r0, asr r6 │ │ │ │ + rsbseq sl, r3, r8, ror #19 │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002a08a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88893,15 +88893,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a0c1c │ │ │ │ @@ -88931,17 +88931,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq r9, [r4], r4 │ │ │ │ - ldrsbeq sl, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq sl, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r9, r4, r4, lsl #12 │ │ │ │ + rsbseq sl, r3, r4, lsl #6 │ │ │ │ + rsbseq sl, r3, r4, ror #5 │ │ │ │ │ │ │ │ 002a0c48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2a0d24 │ │ │ │ @@ -88952,15 +88952,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2a31f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a31d8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -88991,17 +88991,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r9, [r4], r0 │ │ │ │ - ldrsbeq sl, [r3], #-16 @ │ │ │ │ - ldrsheq sl, [r3], #-20 @ 0xffffffec @ │ │ │ │ + addeq r9, r4, r0, lsr #10 │ │ │ │ + rsbseq sl, r3, r0, lsl #4 │ │ │ │ + rsbseq sl, r3, r4, lsr #4 │ │ │ │ │ │ │ │ 002a0d30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0d48 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89016,17 +89016,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2a0d8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq r9, [r4], r4 │ │ │ │ - rsbseq sl, r3, ip, lsr #2 │ │ │ │ - rsbseq sl, r3, r0, ror #9 │ │ │ │ + addeq r9, r4, r4, lsr #8 │ │ │ │ + rsbseq sl, r3, ip, asr r1 │ │ │ │ + rsbseq sl, r3, r0, lsl r5 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002a0d90 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0da8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89042,17 +89042,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2a0dec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umulleq r9, r4, r4, r3 │ │ │ │ - rsbseq sl, r3, ip, asr #1 │ │ │ │ - rsbseq sl, r3, r0, lsl #9 │ │ │ │ + addeq r9, r4, r4, asr #7 │ │ │ │ + ldrsheq sl, [r3], #-12 @ │ │ │ │ + ldrheq sl, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002a0df0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0e08 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -89068,17 +89068,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2a0e4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r9, r4, r4, lsr r3 │ │ │ │ - rsbseq sl, r3, ip, rrx │ │ │ │ - rsbseq sl, r3, r0, lsr #8 │ │ │ │ + addeq r9, r4, r4, ror #6 │ │ │ │ + @ instruction: 0x0073a09c │ │ │ │ + rsbseq sl, r3, r0, asr r4 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002a0e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89384,17 +89384,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2a1304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, ror lr │ │ │ │ - ldrheq r9, [r3], #-180 @ 0xffffff4c @ │ │ │ │ - rsbseq r9, r3, r8, ror #30 │ │ │ │ + addeq r8, r4, ip, lsr #29 │ │ │ │ + rsbseq r9, r3, r4, ror #23 │ │ │ │ + @ instruction: 0x00739f98 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002a1308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89407,33 +89407,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 248a84 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75896c │ │ │ │ + bl 75899c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2a1338 │ │ │ │ ldr r3, [pc, #32] @ 2a1398 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r8, r1, r0, lsr #4 │ │ │ │ - rsbseq r9, r3, ip, lsr #30 │ │ │ │ - rsbseq fp, sl, r8, asr r0 │ │ │ │ + rsbseq r9, r3, ip, asr pc │ │ │ │ + rsbseq fp, sl, r8, lsl #1 │ │ │ │ adceq sl, sp, r4, asr #27 │ │ │ │ │ │ │ │ 002a139c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89453,15 +89453,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a13ec │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1414 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a13e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -89470,15 +89470,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r8, r1, r4, ror r1 │ │ │ │ - @ instruction: 0x00739a94 │ │ │ │ + rsbseq r9, r3, r4, asr #21 │ │ │ │ adceq r8, r1, r4, lsr #2 │ │ │ │ │ │ │ │ 002a1440 : │ │ │ │ ldr r3, [pc, #56] @ 2a1480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -89523,27 +89523,27 @@ │ │ │ │ b 2a14f0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1558 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r7, r0 │ │ │ │ bne 2a14e4 │ │ │ │ ldr r1, [pc, #108] @ 2a1590 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757724 │ │ │ │ + bl 757754 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2a14e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89556,32 +89556,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r8, r1, r0, lsr #1 │ │ │ │ adceq r9, r0, ip, ror #12 │ │ │ │ - umulleq r8, r4, r8, ip │ │ │ │ + addeq r8, r4, r8, asr #25 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r4, sp, r8, lsr #17 │ │ │ │ - rsbseq r7, r3, r8, ror #5 │ │ │ │ - ldrdeq r4, [r3], r0 │ │ │ │ + ldrsbeq r4, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r7, r3, r8, lsl r3 │ │ │ │ + addeq r4, r3, r0, lsl #20 │ │ │ │ │ │ │ │ 002a1594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 339644 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74dcec │ │ │ │ + bl 74dd1c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a15f8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1484 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a1634 │ │ │ │ mov r0, r4 │ │ │ │ @@ -89601,73 +89601,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2a1678 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ b 2a15d8 │ │ │ │ ldr r3, [pc, #64] @ 2a167c │ │ │ │ ldr r2, [pc, #64] @ 2a1680 │ │ │ │ ldr r1, [pc, #64] @ 2a1684 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2a1688 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2a15d8 │ │ │ │ - addeq r8, r4, r0, asr fp │ │ │ │ - rsbseq r9, fp, r4, lsl #8 │ │ │ │ - rsbseq r9, r3, r4, ror r8 │ │ │ │ + addeq r8, r4, r0, lsl #23 │ │ │ │ + rsbseq r9, fp, r4, lsr r4 │ │ │ │ + rsbseq r9, r3, r4, lsr #17 │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - addeq r8, r4, r8, lsl fp │ │ │ │ - rsbseq r9, r3, r4, lsr #24 │ │ │ │ - rsbseq r9, r3, r0, asr #16 │ │ │ │ + addeq r8, r4, r8, asr #22 │ │ │ │ + rsbseq r9, r3, r4, asr ip │ │ │ │ + rsbseq r9, r3, r0, ror r8 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002a168c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2a1704 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a16e8 │ │ │ │ ldr ip, [pc, #68] @ 2a1708 │ │ │ │ ldr r2, [pc, #68] @ 2a170c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r3, r8, asr #15 │ │ │ │ - umulleq r8, r4, r4, sl │ │ │ │ - rsbseq r9, r3, r8, ror r7 │ │ │ │ + ldrsheq r9, [r3], #-120 @ 0xffffff88 @ │ │ │ │ + addeq r8, r4, r4, asr #21 │ │ │ │ + rsbseq r9, r3, r8, lsr #15 │ │ │ │ │ │ │ │ 002a1710 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -89677,62 +89677,62 @@ │ │ │ │ beq 2a1764 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2a1778 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r9, r3, ip, lsr #14 │ │ │ │ + rsbseq r9, r3, ip, asr r7 │ │ │ │ │ │ │ │ 002a177c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a17bc │ │ │ │ ldr r1, [pc, #88] @ 2a17f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a17cc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2a17f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r9, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r9, r3, r8, asr #21 │ │ │ │ + rsbseq r9, r3, r4, lsl #14 │ │ │ │ + ldrsheq r9, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002a17fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1824 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -89750,55 +89750,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a1860 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a1864 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, lsl r9 │ │ │ │ - rsbseq r9, r3, r4, asr r6 │ │ │ │ - rsbseq r9, r3, r0, ror #12 │ │ │ │ + addeq r8, r4, r8, asr #18 │ │ │ │ + rsbseq r9, r3, r4, lsl #13 │ │ │ │ + @ instruction: 0x00739690 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002a1868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2a1a58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1998 │ │ │ │ ldr r7, [pc, #444] @ 2a1a5c │ │ │ │ ldr r2, [pc, #444] @ 2a1a60 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1a24 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2a1a64 │ │ │ │ ldr r1, [pc, #384] @ 2a1a68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #368] @ 2a1a6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a19f4 │ │ │ │ ldr r7, [pc, #348] @ 2a1a70 │ │ │ │ @@ -89806,24 +89806,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2a1928 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a19f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ ldr r2, [pc, #312] @ 2a1a74 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a191c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2a191c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -89836,38 +89836,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a84 │ │ │ │ ldr r5, [pc, #220] @ 2a1a7c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1a0c │ │ │ │ ldr r0, [pc, #196] @ 2a1a80 │ │ │ │ ldr r2, [pc, #196] @ 2a1a84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 2ae8b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1a0c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24b034 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a19e8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ b 2a19e8 │ │ │ │ ldr r0, [pc, #116] @ 2a1a88 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a84 │ │ │ │ @@ -89876,32 +89876,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2a1a8c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249840 │ │ │ │ mov r0, r3 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2a1984 │ │ │ │ - rsbseq r9, r3, ip, ror #11 │ │ │ │ - @ instruction: 0x008488b8 │ │ │ │ - @ instruction: 0x00739598 │ │ │ │ - ldrsbeq r6, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - @ instruction: 0x007d4490 │ │ │ │ + rsbseq r9, r3, ip, lsl r6 │ │ │ │ + addeq r8, r4, r8, ror #17 │ │ │ │ + rsbseq r9, r3, r8, asr #11 │ │ │ │ + rsbseq r6, r3, ip, lsl #30 │ │ │ │ + rsbseq r4, sp, r0, asr #9 │ │ │ │ adceq r7, r1, r4, asr #24 │ │ │ │ - addeq r8, r4, r8, asr #16 │ │ │ │ - rsbseq r9, r3, r8, lsl #10 │ │ │ │ - rsbseq r9, r3, ip, lsr #18 │ │ │ │ - rsbseq r9, r3, r0, lsl #16 │ │ │ │ - umulleq r8, r4, ip, r7 │ │ │ │ - rsbseq r9, r3, r0, lsl #9 │ │ │ │ - rsbseq r9, r3, r8, lsr #17 │ │ │ │ - rsbseq r8, sl, r4, lsl #8 │ │ │ │ + addeq r8, r4, r8, ror r8 │ │ │ │ + rsbseq r9, r3, r8, lsr r5 │ │ │ │ + rsbseq r9, r3, ip, asr r9 │ │ │ │ + rsbseq r9, r3, r0, lsr r8 │ │ │ │ + addeq r8, r4, ip, asr #15 │ │ │ │ + ldrheq r9, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsbeq r9, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, sl, r4, lsr r4 │ │ │ │ │ │ │ │ 002a1a90 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -89913,37 +89913,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2a1b04 │ │ │ │ ldr r5, [pc, #84] @ 2a1b1c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1b04 │ │ │ │ ldr ip, [pc, #64] @ 2a1b20 │ │ │ │ ldr r2, [pc, #64] @ 2a1b24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r3, r8, lsr #7 │ │ │ │ - addeq r8, r4, r8, ror r6 │ │ │ │ - rsbseq r9, r3, ip, asr r3 │ │ │ │ + ldrsbeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r8, r4, r8, lsr #13 │ │ │ │ + rsbseq r9, r3, ip, lsl #7 │ │ │ │ │ │ │ │ 002a1b28 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2a1b60 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2a1b78 │ │ │ │ @@ -90135,28 +90135,28 @@ │ │ │ │ b 2a1e10 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a1f8c │ │ │ │ ldr r1, [pc, #728] @ 2a20f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a1e04 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2a1e04 │ │ │ │ ldr r3, [pc, #696] @ 2a20f4 │ │ │ │ ldr r1, [pc, #696] @ 2a20f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a1e04 │ │ │ │ ldr r3, [pc, #664] @ 2a20fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a1fbc │ │ │ │ @@ -90174,28 +90174,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2a1ef0 │ │ │ │ ldr r3, [pc, #540] @ 2a20f4 │ │ │ │ ldr r1, [pc, #560] @ 2a210c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ ldr r2, [pc, #536] @ 2a2110 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f8d8 │ │ │ │ @@ -90208,15 +90208,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2a2118 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r2, [pc, #464] @ 2a211c │ │ │ │ ldr r3, [pc, #400] @ 2a20e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -90235,15 +90235,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a203c │ │ │ │ ldr r0, [pc, #376] @ 2a2120 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2a1e90 │ │ │ │ ldr r3, [pc, #352] @ 2a2124 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90262,22 +90262,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2a2130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a1e70 │ │ │ │ ldr r3, [pc, #240] @ 2a2134 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1fa0 │ │ │ │ ldr r3, [pc, #208] @ 2a2128 │ │ │ │ @@ -90293,58 +90293,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2a2138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a1fa0 │ │ │ │ ldr r0, [pc, #128] @ 2a213c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a1e70 │ │ │ │ ldr r0, [pc, #112] @ 2a2140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a1fa0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r8, r0, ip, asr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r7, r1, r4, ror #14 │ │ │ │ adceq r8, r0, r8, lsr sp │ │ │ │ - addeq r8, r4, r4, ror #6 │ │ │ │ - rsbseq r9, r3, r4, asr r0 │ │ │ │ + umulleq r8, r4, r4, r3 │ │ │ │ + rsbseq r9, r3, r4, lsl #1 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r3, sp, ip, lsr pc │ │ │ │ + rsbseq r3, sp, ip, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x008482bc │ │ │ │ - @ instruction: 0x00738f9c │ │ │ │ - rsbseq r8, r3, r0, asr #31 │ │ │ │ - @ instruction: 0x007d3e9c │ │ │ │ - addeq r8, r4, r0, ror #4 │ │ │ │ + addeq r8, r4, ip, ror #5 │ │ │ │ + rsbseq r8, r3, ip, asr #31 │ │ │ │ + ldrsheq r8, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r3, sp, ip, asr #29 │ │ │ │ + umulleq r8, r4, r0, r2 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r8, r0, r8, asr #23 │ │ │ │ - rsbseq r8, r3, r4, asr #29 │ │ │ │ + ldrsheq r8, [r3], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, lsr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00739294 │ │ │ │ + rsbseq r9, r3, r4, asr #5 │ │ │ │ andeq r3, r0, r0, ror #19 │ │ │ │ - rsbseq r9, r3, r8, asr r2 │ │ │ │ - rsbseq r9, r3, ip, lsr #4 │ │ │ │ - rsbseq r9, r3, r4, asr r2 │ │ │ │ + rsbseq r9, r3, r8, lsl #5 │ │ │ │ + rsbseq r9, r3, ip, asr r2 │ │ │ │ + rsbseq r9, r3, r4, lsl #5 │ │ │ │ │ │ │ │ 002a2144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2a22ec │ │ │ │ @@ -90373,15 +90373,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2a22fc │ │ │ │ ldr r1, [pc, #324] @ 2a2300 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ ldr r3, [pc, #300] @ 2a2304 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -90430,43 +90430,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2a231c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a21b0 │ │ │ │ ldr r0, [pc, #68] @ 2a2320 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a21b0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a089b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r0, ip, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrheq r3, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r3, sp, ip, ror #23 │ │ │ │ + @ instruction: 0x00847fb0 │ │ │ │ addeq r7, r4, r0, lsl #31 │ │ │ │ - addeq r7, r4, r0, asr pc │ │ │ │ strdeq r8, [r0], r0 @ │ │ │ │ andeq r2, r0, ip, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r9, r3, ip, rrx │ │ │ │ - rsbseq r9, r3, ip, ror r0 │ │ │ │ + @ instruction: 0x0073909c │ │ │ │ + rsbseq r9, r3, ip, lsr #1 │ │ │ │ │ │ │ │ 002a2324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2a23d8 │ │ │ │ @@ -90478,15 +90478,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a2360 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a23a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2354 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2354 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -90507,15 +90507,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r7, r1, r4, lsl #4 │ │ │ │ - rsbseq r8, r3, r0, lsr #22 │ │ │ │ + rsbseq r8, r3, r0, asr fp │ │ │ │ │ │ │ │ 002a23e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -90523,15 +90523,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2a24d0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a24a8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a2448 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2a245c │ │ │ │ @@ -90570,18 +90570,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2a24e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r3, ip, ror #20 │ │ │ │ - addeq r7, r4, r4, lsr #25 │ │ │ │ - ldrsbeq r8, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq r8, r3, ip, lsr #29 │ │ │ │ + @ instruction: 0x00738a9c │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ + rsbseq r8, r3, ip, lsl #20 │ │ │ │ + ldrsbeq r8, [r3], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002a24e4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -90655,17 +90655,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a2618 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r9, sp, r8, lsl #23 │ │ │ │ - addeq r7, r4, r8, ror #22 │ │ │ │ - rsbseq r8, r3, r4, lsr #17 │ │ │ │ - @ instruction: 0x00738d90 │ │ │ │ + umulleq r7, r4, r8, fp │ │ │ │ + ldrsbeq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r8, r3, r0, asr #27 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002a261c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90712,45 +90712,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2a275c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2a2760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99397c │ │ │ │ + bl 9939ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2734 │ │ │ │ ldr r3, [pc, #84] @ 2a2764 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a268c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2a2694 │ │ │ │ mov r9, #1 │ │ │ │ b 2a2674 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ b 2a2708 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r0], ip @ │ │ │ │ - addeq r7, r4, r4, lsl fp │ │ │ │ + addeq r7, r4, r4, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r9, sp, r4, ror #21 │ │ │ │ adceq r8, r0, r4, lsr #9 │ │ │ │ adceq r8, r0, r8, ror r4 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ - ldrheq r8, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, r3, r4, ror #25 │ │ │ │ adceq r9, sp, ip, lsr #20 │ │ │ │ │ │ │ │ 002a2768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -90809,55 +90809,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2a2964 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2a2968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99397c │ │ │ │ + bl 9939ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a28ec │ │ │ │ ldr r3, [pc, #224] @ 2a296c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a27d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [pc, #176] @ 2a2970 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a28fc │ │ │ │ ldr r2, [pc, #160] @ 2a2974 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2a2978 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ b 2a2884 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [pc, #108] @ 2a297c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a28cc │ │ │ │ ldr r2, [pc, #92] @ 2a2980 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -90874,24 +90874,24 @@ │ │ │ │ adceq r8, r0, ip, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r8, r0, r8, ror r3 │ │ │ │ adceq r9, sp, ip, ror r9 │ │ │ │ adceq r8, r0, r0, lsr r3 │ │ │ │ strdeq r8, [r0], ip @ │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ - rsbseq r8, r3, r8, lsr fp │ │ │ │ + rsbseq r8, r3, r8, ror #22 │ │ │ │ adceq r9, sp, ip, lsr #17 │ │ │ │ - addeq r6, r1, r8, lsl r1 │ │ │ │ - rsbseq r8, r3, r0, ror #21 │ │ │ │ - rsbseq r8, r3, r0, lsr fp │ │ │ │ - ldrsheq r8, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, r3, ip, lsr #21 │ │ │ │ - addeq r7, r4, r4, lsr #16 │ │ │ │ - rsbseq r8, r3, r0, ror #10 │ │ │ │ - @ instruction: 0x00738a9c │ │ │ │ + addeq r6, r1, r8, asr #2 │ │ │ │ + rsbseq r8, r3, r0, lsl fp │ │ │ │ + rsbseq r8, r3, r0, ror #22 │ │ │ │ + rsbseq r8, r3, r0, lsr #22 │ │ │ │ + ldrsbeq r8, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r7, r4, r4, asr r8 │ │ │ │ + @ instruction: 0x00738590 │ │ │ │ + rsbseq r8, r3, ip, asr #21 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002a2994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90928,21 +90928,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2a2a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r9, sp, r4, ror r7 │ │ │ │ - addeq r7, r4, r8, ror #14 │ │ │ │ - rsbseq r8, r3, r0, lsr #9 │ │ │ │ - ldrsbeq r8, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + umulleq r7, r4, r8, r7 │ │ │ │ + ldrsbeq r8, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r8, r3, ip, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - addeq r7, r4, r0, asr #14 │ │ │ │ - rsbseq r8, r3, r8, ror r4 │ │ │ │ - rsbseq r8, r3, ip, lsr #20 │ │ │ │ + addeq r7, r4, r0, ror r7 │ │ │ │ + rsbseq r8, r3, r8, lsr #9 │ │ │ │ + rsbseq r8, r3, ip, asr sl │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002a2a58 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2a2ad0 │ │ │ │ ldr r3, [pc, #156] @ 2a2b08 │ │ │ │ @@ -90983,19 +90983,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2a2b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq r9, [sp], r0 @ │ │ │ │ - ldrsbeq r8, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r8, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - addeq r7, r4, ip, ror #12 │ │ │ │ - rsbseq r8, r3, r4, lsr #7 │ │ │ │ - rsbseq r8, r3, r0, ror #17 │ │ │ │ + rsbseq r8, r3, r4, lsl #20 │ │ │ │ + rsbseq r8, r3, r8, ror #19 │ │ │ │ + umulleq r7, r4, ip, r6 │ │ │ │ + ldrsbeq r8, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r8, r3, r0, lsl r9 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002a2b24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91023,30 +91023,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2a2bb8 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 249240 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2a2c04 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2b9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99397c │ │ │ │ + bl 9939ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2c3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2b9c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -91062,27 +91062,27 @@ │ │ │ │ bne 2a2c48 │ │ │ │ ldr r0, [pc, #64] @ 2a2c70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 249240 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ b 2a2bec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r3, r0, lsr r9 │ │ │ │ - rsbseq r8, r4, r8, lsr #19 │ │ │ │ + rsbseq r8, r3, r0, ror #18 │ │ │ │ + ldrsbeq r8, [r4], #-152 @ 0xffffff68 @ │ │ │ │ umlaleq r7, r0, r8, pc @ │ │ │ │ @ instruction: 0x00ad95b8 │ │ │ │ - rsbseq r8, r3, r8, lsr #16 │ │ │ │ + rsbseq r8, r3, r8, asr r8 │ │ │ │ andeq r4, r0, r4, asr #18 │ │ │ │ adceq r7, r0, r8, lsl #30 │ │ │ │ - rsbseq r8, r3, r4, ror r8 │ │ │ │ + rsbseq r8, r3, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2a2fac │ │ │ │ ldr r3, [pc, #800] @ 2a2fb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -91283,31 +91283,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r7, r0, r8, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r3, r4, lsl #17 │ │ │ │ + ldrheq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ strdeq r7, [r0], r8 @ │ │ │ │ - rsbseq r8, r3, r8, lsl #17 │ │ │ │ - @ instruction: 0x00738898 │ │ │ │ + ldrheq r8, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r8, r3, r8, asr #17 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - umulleq r8, r4, ip, fp │ │ │ │ - rsbseq r8, r3, r4, lsr #16 │ │ │ │ + addeq r8, r4, ip, asr #23 │ │ │ │ + rsbseq r8, r3, r4, asr r8 │ │ │ │ adceq r7, r0, r8, lsr #26 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r8, r4, r4, lsr #20 │ │ │ │ - rsbseq r8, r3, r0, asr r6 │ │ │ │ - strdeq r8, [r4], r8 @ │ │ │ │ - rsbseq r8, r3, r4, asr #12 │ │ │ │ - ldrdeq r8, [r4], r4 │ │ │ │ - rsbseq r8, r3, ip, ror r6 │ │ │ │ - rsbseq r8, r3, r4, lsl #13 │ │ │ │ + addeq r8, r4, r4, asr sl │ │ │ │ + rsbseq r8, r3, r0, lsl #13 │ │ │ │ + addeq r8, r4, r8, lsr #20 │ │ │ │ + rsbseq r8, r3, r4, ror r6 │ │ │ │ + addeq r8, r4, r4, lsl #20 │ │ │ │ + rsbseq r8, r3, ip, lsr #13 │ │ │ │ + ldrheq r8, [r3], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 002a2ff8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2a3138 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91384,16 +91384,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 248ee0 │ │ │ │ b 2a30a4 │ │ │ │ adceq r7, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r8, r3, r0, ror #11 │ │ │ │ - rsbseq r8, r3, r0, lsl #12 │ │ │ │ + rsbseq r8, r3, r0, lsl r6 │ │ │ │ + rsbseq r8, r3, r0, lsr r6 │ │ │ │ │ │ │ │ 002a3148 : │ │ │ │ ldr r0, [pc, #4] @ 2a3154 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a2c74 │ │ │ │ strdeq r6, [r1], r8 @ │ │ │ │ │ │ │ │ @@ -91743,17 +91743,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a3688 │ │ │ │ ldr r0, [pc, #24] @ 2a368c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r0, lsr #6 │ │ │ │ - ldrheq r8, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrheq r8, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r8, r4, r0, asr r3 │ │ │ │ + rsbseq r8, r3, r0, ror #5 │ │ │ │ + rsbseq r8, r3, r8, ror #5 │ │ │ │ │ │ │ │ 002a3690 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a36c0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a36a8 │ │ │ │ @@ -91773,17 +91773,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a36fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x008482b4 │ │ │ │ - rsbseq r8, r3, r4, asr #4 │ │ │ │ - rsbseq r8, r3, ip, asr #4 │ │ │ │ + addeq r8, r4, r4, ror #5 │ │ │ │ + rsbseq r8, r3, r4, ror r2 │ │ │ │ + rsbseq r8, r3, ip, ror r2 │ │ │ │ │ │ │ │ 002a3700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -91810,17 +91810,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, lsr #4 │ │ │ │ - ldrheq r8, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r8, r3, r0, asr #3 │ │ │ │ + addeq r8, r4, r8, asr r2 │ │ │ │ + rsbseq r8, r3, r8, ror #3 │ │ │ │ + ldrsheq r8, [r3], #-16 @ │ │ │ │ │ │ │ │ 002a378c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a37ac │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91836,17 +91836,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a37e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, asr #3 │ │ │ │ - rsbseq r8, r3, r8, asr r1 │ │ │ │ - rsbseq r8, r3, r0, ror #2 │ │ │ │ + strdeq r8, [r4], r8 @ │ │ │ │ + rsbseq r8, r3, r8, lsl #3 │ │ │ │ + @ instruction: 0x00738190 │ │ │ │ │ │ │ │ 002a37ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a380c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91862,17 +91862,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, ror #2 │ │ │ │ - ldrsheq r8, [r3], #-8 @ │ │ │ │ - rsbseq r8, r3, r0, lsl #2 │ │ │ │ + umulleq r8, r4, r8, r1 │ │ │ │ + rsbseq r8, r3, r8, lsr #2 │ │ │ │ + rsbseq r8, r3, r0, lsr r1 │ │ │ │ │ │ │ │ 002a384c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a386c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91888,17 +91888,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a38a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, lsl #2 │ │ │ │ - @ instruction: 0x00738098 │ │ │ │ - rsbseq r8, r3, r0, lsr #1 │ │ │ │ + addeq r8, r4, r8, lsr r1 │ │ │ │ + rsbseq r8, r3, r8, asr #1 │ │ │ │ + ldrsbeq r8, [r3], #-0 @ │ │ │ │ │ │ │ │ 002a38ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a38cc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91914,17 +91914,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, r8, lsr #1 │ │ │ │ - rsbseq r8, r3, r8, lsr r0 │ │ │ │ - rsbseq r8, r3, r0, asr #32 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + rsbseq r8, r3, r8, rrx │ │ │ │ + rsbseq r8, r3, r0, ror r0 │ │ │ │ │ │ │ │ 002a390c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3928 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -91939,17 +91939,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3964 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r4, ip, asr #32 │ │ │ │ - ldrsbeq r7, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r7, r3, r4, ror #31 │ │ │ │ + addeq r8, r4, ip, ror r0 │ │ │ │ + rsbseq r8, r3, ip │ │ │ │ + rsbseq r8, r3, r4, lsl r0 │ │ │ │ │ │ │ │ 002a3968 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3988 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91965,17 +91965,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a39c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, ror #31 │ │ │ │ - rsbseq r7, r3, ip, ror pc │ │ │ │ - rsbseq r7, r3, r4, lsl #31 │ │ │ │ + addeq r8, r4, ip, lsl r0 │ │ │ │ + rsbseq r7, r3, ip, lsr #31 │ │ │ │ + ldrheq r7, [r3], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002a39c8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a39e8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -91991,17 +91991,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsl #31 │ │ │ │ - rsbseq r7, r3, ip, lsl pc │ │ │ │ - rsbseq r7, r3, r4, lsr #30 │ │ │ │ + @ instruction: 0x00847fbc │ │ │ │ + rsbseq r7, r3, ip, asr #30 │ │ │ │ + rsbseq r7, r3, r4, asr pc │ │ │ │ │ │ │ │ 002a3a28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3a48 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92017,17 +92017,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3a84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsr #30 │ │ │ │ - ldrheq r7, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r7, r3, r4, asr #29 │ │ │ │ + addeq r7, r4, ip, asr pc │ │ │ │ + rsbseq r7, r3, ip, ror #29 │ │ │ │ + ldrsheq r7, [r3], #-228 @ 0xffffff1c @ │ │ │ │ │ │ │ │ 002a3a88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3aa8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92043,17 +92043,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ae4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, asr #29 │ │ │ │ - rsbseq r7, r3, ip, asr lr │ │ │ │ - rsbseq r7, r3, r4, ror #28 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ + rsbseq r7, r3, ip, lsl #29 │ │ │ │ + @ instruction: 0x00737e94 │ │ │ │ │ │ │ │ 002a3ae8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b08 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92069,17 +92069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, ror #28 │ │ │ │ - ldrsheq r7, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r7, r3, r4, lsl #28 │ │ │ │ + umulleq r7, r4, ip, lr │ │ │ │ + rsbseq r7, r3, ip, lsr #28 │ │ │ │ + rsbseq r7, r3, r4, lsr lr │ │ │ │ │ │ │ │ 002a3b48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3b68 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92095,17 +92095,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsl #28 │ │ │ │ - @ instruction: 0x00737d9c │ │ │ │ - rsbseq r7, r3, r4, lsr #27 │ │ │ │ + addeq r7, r4, ip, lsr lr │ │ │ │ + rsbseq r7, r3, ip, asr #27 │ │ │ │ + ldrsbeq r7, [r3], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 002a3ba8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3bc8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92121,17 +92121,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsr #27 │ │ │ │ - rsbseq r7, r3, ip, lsr sp │ │ │ │ - rsbseq r7, r3, r4, asr #26 │ │ │ │ + ldrdeq r7, [r4], ip │ │ │ │ + rsbseq r7, r3, ip, ror #26 │ │ │ │ + rsbseq r7, r3, r4, ror sp │ │ │ │ │ │ │ │ 002a3c08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c28 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92147,17 +92147,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3c64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, asr #26 │ │ │ │ - ldrsbeq r7, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r7, r3, r4, ror #25 │ │ │ │ + addeq r7, r4, ip, ror sp │ │ │ │ + rsbseq r7, r3, ip, lsl #26 │ │ │ │ + rsbseq r7, r3, r4, lsl sp │ │ │ │ │ │ │ │ 002a3c68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3c88 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92173,17 +92173,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, ror #25 │ │ │ │ - rsbseq r7, r3, ip, ror ip │ │ │ │ - rsbseq r7, r3, r4, lsl #25 │ │ │ │ + addeq r7, r4, ip, lsl sp │ │ │ │ + rsbseq r7, r3, ip, lsr #25 │ │ │ │ + ldrheq r7, [r3], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 002a3cc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3ce8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92199,17 +92199,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3d24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, ip, lsl #25 │ │ │ │ - rsbseq r7, r3, ip, lsl ip │ │ │ │ - rsbseq r7, r3, r4, lsr #24 │ │ │ │ + @ instruction: 0x00847cbc │ │ │ │ + rsbseq r7, r3, ip, asr #24 │ │ │ │ + rsbseq r7, r3, r4, asr ip │ │ │ │ │ │ │ │ 002a3d28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d4c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92226,17 +92226,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3d88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r8, lsr #24 │ │ │ │ - ldrheq r7, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r7, r3, r0, asr #23 │ │ │ │ + addeq r7, r4, r8, asr ip │ │ │ │ + rsbseq r7, r3, r8, ror #23 │ │ │ │ + ldrsheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 002a3d8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3db0 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92253,17 +92253,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3dec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, asr #23 │ │ │ │ - rsbseq r7, r3, r4, asr fp │ │ │ │ - rsbseq r7, r3, ip, asr fp │ │ │ │ + strdeq r7, [r4], r4 │ │ │ │ + rsbseq r7, r3, r4, lsl #23 │ │ │ │ + rsbseq r7, r3, ip, lsl #23 │ │ │ │ │ │ │ │ 002a3df0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3e14 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92280,17 +92280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3e50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r0, ror #22 │ │ │ │ - ldrsheq r7, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsheq r7, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + umulleq r7, r4, r0, fp │ │ │ │ + rsbseq r7, r3, r0, lsr #22 │ │ │ │ + rsbseq r7, r3, r8, lsr #22 │ │ │ │ │ │ │ │ 002a3e54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3e78 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92307,17 +92307,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq r7, [r4], ip │ │ │ │ - rsbseq r7, r3, ip, lsl #21 │ │ │ │ - @ instruction: 0x00737a94 │ │ │ │ + addeq r7, r4, ip, lsr #22 │ │ │ │ + ldrheq r7, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r7, r3, r4, asr #21 │ │ │ │ │ │ │ │ 002a3eb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3edc │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -92334,31 +92334,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a3f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umulleq r7, r4, r8, sl │ │ │ │ - rsbseq r7, r3, r8, lsr #20 │ │ │ │ - rsbseq r7, r3, r0, lsr sl │ │ │ │ + addeq r7, r4, r8, asr #21 │ │ │ │ + rsbseq r7, r3, r8, asr sl │ │ │ │ + rsbseq r7, r3, r0, ror #20 │ │ │ │ │ │ │ │ 002a3f1c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2a3f3c │ │ │ │ ldr r3, [pc, #28] @ 2a3f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r7, r4, ip, lsr #25 │ │ │ │ + ldrdeq r7, [r4], ip │ │ │ │ │ │ │ │ 002a3f4c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a3f78 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -92386,30 +92386,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b608 │ │ │ │ - addeq r7, r4, r8, lsr ip │ │ │ │ + addeq r7, r4, r8, ror #24 │ │ │ │ │ │ │ │ 002a3fd4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2a3ff8 │ │ │ │ ldr r3, [pc, #32] @ 2a4004 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ + addeq r7, r4, r0, lsr #24 │ │ │ │ │ │ │ │ 002a4008 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2a4068 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a4080 │ │ │ │ @@ -92448,18 +92448,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r7, r4, r4, lsr #23 │ │ │ │ - addeq r7, r4, r8, lsr fp │ │ │ │ - @ instruction: 0x0073789c │ │ │ │ - rsbseq r7, r3, ip, lsr #17 │ │ │ │ + ldrdeq r7, [r4], r4 │ │ │ │ + addeq r7, r4, r8, ror #22 │ │ │ │ + rsbseq r7, r3, ip, asr #17 │ │ │ │ + ldrsbeq r7, [r3], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 002a40c8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2a4108 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -92515,15 +92515,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 24b608 │ │ │ │ - addeq r7, r4, ip, ror sl │ │ │ │ + addeq r7, r4, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -92631,16 +92631,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4288 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a4238 │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, r0, lsl #14 │ │ │ │ + addeq r5, r8, r4, lsl #16 │ │ │ │ + addeq r5, r8, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -92711,24 +92711,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2a44bc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2a44f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 248dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a44b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a44b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92920,15 +92920,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r4, r1, r8, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 2a47d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq r8, r1, r8, lsr #22 │ │ │ │ ldr r2, [pc, #192] @ 2a48a0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2a4800 │ │ │ │ ldr r0, [pc, #176] @ 2a48a4 │ │ │ │ @@ -92991,101 +92991,101 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #248] @ 2a49f0 │ │ │ │ ldr r3, [pc, #248] @ 2a49f4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2a49f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2a49fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #220] @ 2a4a00 │ │ │ │ ldr r2, [pc, #220] @ 2a4a04 │ │ │ │ ldr r1, [pc, #220] @ 2a4a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #200] @ 2a4a0c │ │ │ │ ldr r2, [pc, #200] @ 2a4a10 │ │ │ │ ldr r1, [pc, #200] @ 2a4a14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #180] @ 2a4a18 │ │ │ │ ldr r2, [pc, #180] @ 2a4a1c │ │ │ │ ldr r1, [pc, #180] @ 2a4a20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #160] @ 2a4a24 │ │ │ │ ldr r2, [pc, #160] @ 2a4a28 │ │ │ │ ldr r1, [pc, #160] @ 2a4a2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #140] @ 2a4a30 │ │ │ │ ldr r2, [pc, #140] @ 2a4a34 │ │ │ │ ldr r1, [pc, #140] @ 2a4a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #120] @ 2a4a3c │ │ │ │ ldr r2, [pc, #120] @ 2a4a40 │ │ │ │ ldr r1, [pc, #120] @ 2a4a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 75963c │ │ │ │ - umulleq r5, r8, ip, r1 │ │ │ │ - ldrheq r6, [r3], #-0 @ │ │ │ │ - rsbseq r6, r3, r8, lsl #1 │ │ │ │ + b 75966c │ │ │ │ + addeq r5, r8, ip, asr #3 │ │ │ │ + rsbseq r6, r3, r0, ror #1 │ │ │ │ + ldrheq r6, [r3], #-8 @ │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ - rsbseq sp, sp, r0, lsl r1 │ │ │ │ + rsbseq sp, sp, r0, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - addeq r1, r0, ip, asr #14 │ │ │ │ + addeq r1, r0, ip, ror r7 │ │ │ │ andeq r0, r0, r0, lsl #20 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - addeq r0, r4, ip, lsl #12 │ │ │ │ + addeq r0, r4, ip, lsr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbseq r7, r3, ip │ │ │ │ + rsbseq r7, r3, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - ldrsheq r6, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r7, r3, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ - ldrsheq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq lr, fp, ip, lsr #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ - rsbseq ip, r4, r0, ror #19 │ │ │ │ + rsbseq ip, r4, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #336] @ 2a4bb0 │ │ │ │ ldr r5, [pc, #336] @ 2a4bb4 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93094,61 +93094,61 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r7, #24 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ mov r2, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4b68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7a53d0 │ │ │ │ + bl 7a5400 │ │ │ │ ldr r6, [pc, #276] @ 2a4bbc │ │ │ │ ldr r5, [pc, #276] @ 2a4bc0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #240] @ 2a4bc4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 7a572c │ │ │ │ + bl 7a575c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4b48 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad5bc │ │ │ │ + bl 7ad5ec │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #152] @ 2a4bc8 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -93159,32 +93159,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #76] @ 2a4bd4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r5, r8, r0, lsl r0 │ │ │ │ - rsbseq r6, r3, r0, lsr #30 │ │ │ │ - rsbseq r6, r3, ip, lsr #30 │ │ │ │ - rsbseq r6, r3, ip, lsr #30 │ │ │ │ - rsbseq r6, r3, r0, asr #30 │ │ │ │ - rsbseq r6, r3, r8, lsr #30 │ │ │ │ + addeq r5, r8, r0, asr #32 │ │ │ │ + rsbseq r6, r3, r0, asr pc │ │ │ │ + rsbseq r6, r3, ip, asr pc │ │ │ │ + rsbseq r6, r3, ip, asr pc │ │ │ │ + rsbseq r6, r3, r0, ror pc │ │ │ │ + rsbseq r6, r3, r8, asr pc │ │ │ │ andeq r0, r0, r0, lsl #24 │ │ │ │ - ldrheq ip, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r6, r3, r4, asr #28 │ │ │ │ + rsbseq ip, sp, r4, ror #29 │ │ │ │ + rsbseq r6, r3, r4, ror lr │ │ │ │ andeq r0, r0, pc, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4c2c │ │ │ │ ldr r2, [pc, #60] @ 2a4c30 │ │ │ │ @@ -93192,100 +93192,100 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2a4c38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a84 │ │ │ │ - addeq r4, r8, ip, ror lr │ │ │ │ - @ instruction: 0x00736d94 │ │ │ │ - rsbseq r6, r3, r4, lsr #27 │ │ │ │ - rsbseq sl, lr, r8, lsl #8 │ │ │ │ + addeq r4, r8, ip, lsr #29 │ │ │ │ + rsbseq r6, r3, r4, asr #27 │ │ │ │ + ldrsbeq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq sl, lr, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4c90 │ │ │ │ ldr r2, [pc, #60] @ 2a4c94 │ │ │ │ ldr r1, [pc, #60] @ 2a4c98 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2a4c9c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a84 │ │ │ │ - addeq r4, r8, r8, lsl lr │ │ │ │ - rsbseq r6, r3, r0, lsr sp │ │ │ │ - rsbseq r6, r3, r0, asr #26 │ │ │ │ - rsbseq sl, lr, r4, lsr #7 │ │ │ │ + addeq r4, r8, r8, asr #28 │ │ │ │ + rsbseq r6, r3, r0, ror #26 │ │ │ │ + rsbseq r6, r3, r0, ror sp │ │ │ │ + ldrsbeq sl, [lr], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4cf4 │ │ │ │ ldr r2, [pc, #60] @ 2a4cf8 │ │ │ │ ldr r1, [pc, #60] @ 2a4cfc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2a4d00 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a84 │ │ │ │ - @ instruction: 0x00884db4 │ │ │ │ - rsbseq r6, r3, ip, asr #25 │ │ │ │ - ldrsbeq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq sl, lr, r0, asr #6 │ │ │ │ + addeq r4, r8, r4, ror #27 │ │ │ │ + ldrsheq r6, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r6, r3, ip, lsl #26 │ │ │ │ + rsbseq sl, lr, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2a4d58 │ │ │ │ ldr r2, [pc, #60] @ 2a4d5c │ │ │ │ ldr r1, [pc, #60] @ 2a4d60 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2a4d64 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 248a84 │ │ │ │ - addeq r4, r8, r0, asr sp │ │ │ │ - rsbseq r6, r3, r8, ror #24 │ │ │ │ - rsbseq r6, r3, r8, ror ip │ │ │ │ - ldrsbeq sl, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r4, r8, r0, lsl #27 │ │ │ │ + @ instruction: 0x00736c98 │ │ │ │ + rsbseq r6, r3, r8, lsr #25 │ │ │ │ + rsbseq sl, lr, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4e74 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2a4e78 │ │ │ │ @@ -93301,22 +93301,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4e84 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4dfc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2a4e2c │ │ │ │ ldr r1, [pc, #132] @ 2a4e88 │ │ │ │ @@ -93326,15 +93326,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4e94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4e98 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #104] @ 2a4e9c │ │ │ │ ldr r3, [pc, #68] @ 2a4e7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93345,23 +93345,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, ip, ror #25 │ │ │ │ + addeq r4, r8, ip, lsl sp │ │ │ │ adceq r5, r0, ip, ror sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r3, r8, ror #23 │ │ │ │ - ldrsbeq r6, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r6, r3, r4, lsl #24 │ │ │ │ + rsbseq r6, r3, r8, lsl ip │ │ │ │ + rsbseq r6, r3, r8, lsl #24 │ │ │ │ + rsbseq r6, r3, r4, lsr ip │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, ip, asr ip │ │ │ │ - rsbseq r6, r3, r0, ror fp │ │ │ │ + addeq r4, r8, ip, lsl #25 │ │ │ │ + rsbseq r6, r3, r0, lsr #23 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ adceq r5, r0, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a4fac │ │ │ │ @@ -93379,22 +93379,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a4fbc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a4f34 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2a4f64 │ │ │ │ ldr r1, [pc, #132] @ 2a4fc0 │ │ │ │ @@ -93404,15 +93404,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a4fcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a4fd0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #104] @ 2a4fd4 │ │ │ │ ldr r3, [pc, #68] @ 2a4fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93423,23 +93423,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00884bb4 │ │ │ │ + addeq r4, r8, r4, ror #23 │ │ │ │ adceq r5, r0, r4, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r6, r3, r0, lsr #21 │ │ │ │ - ldrsheq r6, [r3], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r6, r3, r0, ror #21 │ │ │ │ + ldrsbeq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r6, r3, ip, lsr #22 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, r4, lsr #22 │ │ │ │ - rsbseq r6, r3, r8, lsr sl │ │ │ │ + addeq r4, r8, r4, asr fp │ │ │ │ + rsbseq r6, r3, r8, ror #20 │ │ │ │ muleq r0, r5, r2 │ │ │ │ adceq r5, r0, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a50e4 │ │ │ │ @@ -93457,22 +93457,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a50f4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a506c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2a509c │ │ │ │ ldr r1, [pc, #132] @ 2a50f8 │ │ │ │ @@ -93482,15 +93482,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a5104 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a5108 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #104] @ 2a510c │ │ │ │ ldr r3, [pc, #68] @ 2a50ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93501,23 +93501,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, ip, ror sl │ │ │ │ + addeq r4, r8, ip, lsr #21 │ │ │ │ adceq r5, r0, ip, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r3, r8, ror r9 │ │ │ │ - rsbseq r6, r3, r8, ror #18 │ │ │ │ - ldrsheq r6, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r6, r3, r8, lsr #19 │ │ │ │ + @ instruction: 0x00736998 │ │ │ │ + rsbseq r6, r3, r4, lsr #20 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq r4, r8, ip, ror #19 │ │ │ │ - rsbseq r6, r3, r0, lsl #18 │ │ │ │ + addeq r4, r8, ip, lsl sl │ │ │ │ + rsbseq r6, r3, r0, lsr r9 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ adceq r5, r0, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2a521c │ │ │ │ @@ -93535,22 +93535,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2a522c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a51a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2a51d4 │ │ │ │ ldr r1, [pc, #132] @ 2a5230 │ │ │ │ @@ -93560,15 +93560,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2a523c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a5240 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #104] @ 2a5244 │ │ │ │ ldr r3, [pc, #68] @ 2a5224 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93579,23 +93579,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r8, r4, asr #18 │ │ │ │ + addeq r4, r8, r4, ror r9 │ │ │ │ ldrdeq r5, [r0], r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r3, r0, asr #16 │ │ │ │ - rsbseq r6, r3, r0, lsr r8 │ │ │ │ - rsbseq r6, r3, r8, ror #17 │ │ │ │ + rsbseq r6, r3, r0, ror r8 │ │ │ │ + rsbseq r6, r3, r0, ror #16 │ │ │ │ + rsbseq r6, r3, r8, lsl r9 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x008848b4 │ │ │ │ - rsbseq r6, r3, r8, asr #15 │ │ │ │ + addeq r4, r8, r4, ror #17 │ │ │ │ + ldrsheq r6, [r3], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r9, ror #4 │ │ │ │ adceq r5, r0, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5294 │ │ │ │ @@ -93604,66 +93604,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - addeq r4, r8, ip, lsl #16 │ │ │ │ - rsbseq r6, r3, r4, lsr #14 │ │ │ │ - rsbseq r6, r3, r4, lsr r7 │ │ │ │ + addeq r4, r8, ip, lsr r8 │ │ │ │ + rsbseq r6, r3, r4, asr r7 │ │ │ │ + rsbseq r6, r3, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a52ec │ │ │ │ ldr r2, [pc, #52] @ 2a52f0 │ │ │ │ ldr r1, [pc, #52] @ 2a52f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - @ instruction: 0x008847b4 │ │ │ │ - rsbseq r6, r3, ip, asr #13 │ │ │ │ - ldrsbeq r6, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + addeq r4, r8, r4, ror #15 │ │ │ │ + ldrsheq r6, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r6, r3, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2a5344 │ │ │ │ ldr r2, [pc, #52] @ 2a5348 │ │ │ │ ldr r1, [pc, #52] @ 2a534c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - addeq r4, r8, ip, asr r7 │ │ │ │ - rsbseq r6, r3, r4, ror r6 │ │ │ │ - rsbseq r6, r3, r4, lsl #13 │ │ │ │ + addeq r4, r8, ip, lsl #15 │ │ │ │ + rsbseq r6, r3, r4, lsr #13 │ │ │ │ + ldrheq r6, [r3], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a53c8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a53cc │ │ │ │ @@ -93671,32 +93671,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, r0, lsl #14 │ │ │ │ - rsbseq r6, r3, r8, lsl r6 │ │ │ │ - rsbseq r6, r3, r8, lsr #12 │ │ │ │ + addeq r4, r8, r0, lsr r7 │ │ │ │ + rsbseq r6, r3, r8, asr #12 │ │ │ │ + rsbseq r6, r3, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2a544c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2a5450 │ │ │ │ @@ -93704,47 +93704,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r8, ip, ror r6 │ │ │ │ - @ instruction: 0x00736594 │ │ │ │ - rsbseq r6, r3, r4, lsr #11 │ │ │ │ + addeq r4, r8, ip, lsr #13 │ │ │ │ + rsbseq r6, r3, r4, asr #11 │ │ │ │ + ldrsbeq r6, [r3], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2a5518 │ │ │ │ ldr r2, [pc, #168] @ 2a551c │ │ │ │ ldr r1, [pc, #168] @ 2a5520 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a5508 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a54e8 │ │ │ │ @@ -93753,37 +93753,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2a552c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7acec4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248d18 │ │ │ │ bl 249078 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2a54a4 │ │ │ │ - strdeq r4, [r8], ip │ │ │ │ - rsbseq r6, r3, r4, lsl r5 │ │ │ │ - rsbseq r6, r3, r4, lsr #10 │ │ │ │ - @ instruction: 0x008845b4 │ │ │ │ - rsbseq r6, r3, r0, lsl r5 │ │ │ │ - rsbseq r6, r3, r4, lsr #10 │ │ │ │ + addeq r4, r8, ip, lsr #12 │ │ │ │ + rsbseq r6, r3, r4, asr #10 │ │ │ │ + rsbseq r6, r3, r4, asr r5 │ │ │ │ + addeq r4, r8, r4, ror #11 │ │ │ │ + rsbseq r6, r3, r0, asr #10 │ │ │ │ + rsbseq r6, r3, r4, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2a55f4 │ │ │ │ ldr r6, [pc, #172] @ 2a55f8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -93793,15 +93793,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a55b4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -93816,27 +93816,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2a5600 │ │ │ │ ldr r2, [pc, #68] @ 2a5604 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r4, r8, r8, lsr #10 │ │ │ │ - rsbseq r6, r3, r8, lsr r4 │ │ │ │ - rsbseq r6, r3, ip, lsr r4 │ │ │ │ - rsbseq r6, r3, r8, lsl #10 │ │ │ │ + addeq r4, r8, r8, asr r5 │ │ │ │ + rsbseq r6, r3, r8, ror #8 │ │ │ │ + rsbseq r6, r3, ip, ror #8 │ │ │ │ + rsbseq r6, r3, r8, lsr r5 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2a570c │ │ │ │ ldr r2, [pc, #236] @ 2a5710 │ │ │ │ @@ -93844,15 +93844,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #204] @ 2a5718 │ │ │ │ ldr r3, [pc, #204] @ 2a571c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -93895,22 +93895,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a8768 │ │ │ │ str r0, [r6] │ │ │ │ b 2a5678 │ │ │ │ - addeq r4, r8, ip, asr #8 │ │ │ │ - rsbseq r6, r3, ip, asr r3 │ │ │ │ - rsbseq r6, r3, r8, ror r3 │ │ │ │ + addeq r4, r8, ip, ror r4 │ │ │ │ + rsbseq r6, r3, ip, lsl #7 │ │ │ │ + rsbseq r6, r3, r8, lsr #7 │ │ │ │ adceq r5, r0, r8, asr #9 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ adceq r6, sp, r0, lsl #22 │ │ │ │ - rsbseq r6, r3, r0, asr r4 │ │ │ │ - rsbseq r6, r3, ip, lsr r4 │ │ │ │ + rsbseq r6, r3, r0, lsl #9 │ │ │ │ + rsbseq r6, r3, ip, ror #8 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ addseq r7, r1, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -93938,19 +93938,19 @@ │ │ │ │ bl 24a890 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 7acc40 │ │ │ │ + bl 7acc70 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a57f4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -93977,19 +93977,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7acc40 │ │ │ │ + bl 7acc70 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2a57f4 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2a5914 │ │ │ │ ldr r2, [pc, #1612] @ 2a5ed0 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -94094,19 +94094,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7acd28 │ │ │ │ + bl 7acd58 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a57f4 │ │ │ │ mov r0, #1 │ │ │ │ b 2a5800 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2a57f4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -94388,32 +94388,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2a5cac │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a053bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r8, r4, lsl #6 │ │ │ │ - rsbseq r6, r3, r4, asr r2 │ │ │ │ - rsbseq r6, r3, r8, ror #4 │ │ │ │ + addeq r4, r8, r4, lsr r3 │ │ │ │ + rsbseq r6, r3, r4, lsl #5 │ │ │ │ + @ instruction: 0x00736298 │ │ │ │ adceq r5, r0, ip, lsl #6 │ │ │ │ addseq r7, r1, r0, ror sl │ │ │ │ - addeq r4, r8, ip, lsl r1 │ │ │ │ - ldrsbeq r6, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r6, r3, r0, ror r1 │ │ │ │ + addeq r4, r8, ip, asr #2 │ │ │ │ + rsbseq r6, r3, r8, lsl #4 │ │ │ │ + rsbseq r6, r3, r0, lsr #3 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - addeq r4, r8, r4, rrx │ │ │ │ - ldrheq r5, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsbeq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ - ldrdeq r3, [r8], lr │ │ │ │ - rsbseq r6, r3, r8, rrx │ │ │ │ - rsbseq r6, r3, ip, lsr r0 │ │ │ │ - ldrdeq r3, [r8], r0 │ │ │ │ - umulleq r3, r8, r8, lr │ │ │ │ - rsbseq r5, r3, r4, asr #29 │ │ │ │ + umulleq r4, r8, r4, r0 │ │ │ │ + rsbseq r5, r3, ip, ror #31 │ │ │ │ + rsbseq r6, r3, r0 │ │ │ │ + addeq r4, r8, lr │ │ │ │ + @ instruction: 0x00736098 │ │ │ │ + rsbseq r6, r3, ip, rrx │ │ │ │ + addeq r3, r8, r0, lsl #30 │ │ │ │ + addeq r3, r8, r8, asr #29 │ │ │ │ + ldrsheq r5, [r3], #-228 @ 0xffffff1c @ │ │ │ │ ldr r3, [pc, #172] @ 2a5fbc │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2a5fa4 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2a5f30 │ │ │ │ @@ -94482,15 +94482,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2a6058 │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b064 │ │ │ │ + bl 99b094 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -94521,15 +94521,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2a60dc │ │ │ │ ldr r0, [pc, #44] @ 2a60e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 99b064 │ │ │ │ + b 99b094 │ │ │ │ ldr r0, [pc, #20] @ 2a60e4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2a6078 │ │ │ │ strdeq r3, [r1], r0 @ │ │ │ │ adceq r3, r1, r0, asr #11 │ │ │ │ strheq r6, [sp], r8 @ │ │ │ │ @@ -94550,15 +94550,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2a6148 │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99b064 │ │ │ │ + b 99b094 │ │ │ │ ldr r2, [pc, #16] @ 2a614c │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2a6100 │ │ │ │ adceq r3, r1, r8, ror #10 │ │ │ │ adceq r6, sp, r0, asr #32 │ │ │ │ adceq r3, r1, r8, lsr r5 │ │ │ │ @@ -94579,15 +94579,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [pc, #28] @ 2a61b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 99b064 │ │ │ │ + b 99b094 │ │ │ │ ldr r1, [pc, #12] @ 2a61b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2a6178 │ │ │ │ ldrdeq r5, [sp], r8 @ │ │ │ │ adceq r3, r1, ip, asr #9 │ │ │ │ │ │ │ │ @@ -94614,15 +94614,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1594 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2a6224 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #72] @ 2a6274 │ │ │ │ ldr r3, [pc, #64] @ 2a6270 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94672,15 +94672,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2a68d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #1484] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2a677c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -94723,15 +94723,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2a6320 │ │ │ │ ldr r3, [pc, #1312] @ 2a68e0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #1280] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a631c │ │ │ │ ldr r3, [pc, #1268] @ 2a68e4 │ │ │ │ @@ -94753,32 +94753,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2a68f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r3, [pc, #1148] @ 2a68f4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #1092] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a631c │ │ │ │ ldr r3, [pc, #1100] @ 2a68f8 │ │ │ │ @@ -94800,32 +94800,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2a68fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r3, [pc, #928] @ 2a68d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #904] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a631c │ │ │ │ ldr r3, [pc, #920] @ 2a6900 │ │ │ │ @@ -94847,32 +94847,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2a6904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r3, [pc, #740] @ 2a68d4 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #716] @ 2a68d8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2a631c │ │ │ │ ldr r3, [pc, #740] @ 2a6908 │ │ │ │ @@ -94894,33 +94894,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2a690c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2a3fd4 │ │ │ │ ldr r3, [pc, #556] @ 2a68e0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r2, [pc, #524] @ 2a68d8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2a631c │ │ │ │ ldr r2, [pc, #556] @ 2a6910 │ │ │ │ @@ -94945,26 +94945,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2a6914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r3, [pc, #404] @ 2a6918 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a631c │ │ │ │ @@ -94982,102 +94982,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2a691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2a6920 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2a6924 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2a6928 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a631c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2a692c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ ldr r0, [pc, #168] @ 2a6930 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2a6934 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2a6320 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r4, r0, r4, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r4, r0, r0, ror r8 │ │ │ │ - addeq r3, r8, r0, lsl #17 │ │ │ │ + @ instruction: 0x008838b0 │ │ │ │ andeq r1, r0, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00a047b4 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ andeq r5, r0, r0, ror #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r7, r3, r4, lsr #6 │ │ │ │ + rsbseq r7, r3, r4, asr r3 │ │ │ │ andeq r4, r0, r4, asr #7 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r7, r3, r4, ror #5 │ │ │ │ + rsbseq r7, r3, r4, lsl r3 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - @ instruction: 0x00737290 │ │ │ │ + rsbseq r7, r3, r0, asr #5 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, r3, r8, lsr r2 │ │ │ │ + rsbseq r7, r3, r8, ror #4 │ │ │ │ andeq r3, r0, r0, ror #6 │ │ │ │ - rsbseq r6, r3, ip, lsl #31 │ │ │ │ + ldrheq r6, [r3], #-252 @ 0xffffff04 @ │ │ │ │ andeq r4, r0, r8, ror #16 │ │ │ │ - rsbseq r7, r3, r4, asr #2 │ │ │ │ - ldrsheq r7, [r3], #-4 @ │ │ │ │ - rsbseq r7, r3, ip, rrx │ │ │ │ - rsbseq r7, r3, r0, lsr #2 │ │ │ │ - rsbseq r6, r3, ip, asr #31 │ │ │ │ - ldrheq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq r6, r3, r8, lsl pc │ │ │ │ + rsbseq r7, r3, r4, ror r1 │ │ │ │ + rsbseq r7, r3, r4, lsr #2 │ │ │ │ + @ instruction: 0x0073709c │ │ │ │ + rsbseq r7, r3, r0, asr r1 │ │ │ │ + ldrsheq r6, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r6, r3, r8, ror #29 │ │ │ │ + rsbseq r6, r3, r8, asr #30 │ │ │ │ │ │ │ │ 002a6938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -95115,17 +95115,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2a69e8 │ │ │ │ ldr r0, [pc, #24] @ 2a69ec │ │ │ │ ldr r2, [pc, #24] @ 2a69f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r3, r8, r4, lsl #3 │ │ │ │ - rsbseq r6, r3, ip, asr #31 │ │ │ │ - ldrsbeq r6, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x008831b4 │ │ │ │ + ldrsheq r6, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r7, r3, r4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -95161,30 +95161,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2a6ac8 │ │ │ │ cmp r0, #3 │ │ │ │ beq 2a6b44 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2a6adc │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #292] @ 2a6bcc │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2a6938 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 9670e4 │ │ │ │ + bl 967114 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -95238,20 +95238,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ adceq r5, sp, r8, lsr #14 │ │ │ │ strdeq r5, [sp], r4 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ - rsbseq r6, r3, ip, lsl #29 │ │ │ │ - rsbseq r6, r3, r0, lsr #28 │ │ │ │ - @ instruction: 0x00882fb4 │ │ │ │ - rsbseq r6, r3, ip, ror lr │ │ │ │ - ldrsheq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + addeq r3, r8, ip │ │ │ │ + ldrheq r6, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, r3, r0, asr lr │ │ │ │ + addeq r2, r8, r4, ror #31 │ │ │ │ + rsbseq r6, r3, ip, lsr #29 │ │ │ │ + rsbseq r6, r3, r8, lsr #28 │ │ │ │ │ │ │ │ 002a6be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2a6d48 │ │ │ │ @@ -95321,38 +95321,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2a6d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a6c34 │ │ │ │ ldr r0, [pc, #52] @ 2a6d70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a6c34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r4, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r0, r0, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq r2, r1, r8, lsr sl │ │ │ │ umlaleq r3, r0, r0, lr │ │ │ │ andeq r1, r0, r0, lsl #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r3, r4, lsr #26 │ │ │ │ - rsbseq r6, r3, r4, lsr sp │ │ │ │ + rsbseq r6, r3, r4, asr sp │ │ │ │ + rsbseq r6, r3, r4, ror #26 │ │ │ │ │ │ │ │ 002a6d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 545278 │ │ │ │ @@ -95440,15 +95440,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 544f4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6ed8 │ │ │ │ bl 5cbde4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9670e4 │ │ │ │ + b 967114 │ │ │ │ adceq r2, r1, r8, ror r8 │ │ │ │ adceq r5, sp, ip, asr r3 │ │ │ │ │ │ │ │ 002a6eec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95497,27 +95497,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a6f80 │ │ │ │ ldr r3, [pc, #380] @ 2a712c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #360] @ 2a7130 │ │ │ │ ldr ip, [pc, #360] @ 2a7134 │ │ │ │ ldr r1, [pc, #360] @ 2a7138 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #324] @ 2a713c │ │ │ │ ldr r3, [pc, #296] @ 2a7124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95540,27 +95540,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2a6ff0 │ │ │ │ bl 545278 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a708c │ │ │ │ mov r0, #12 │ │ │ │ bl 544f4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6ff0 │ │ │ │ bl 5cbde4 │ │ │ │ b 2a6ff0 │ │ │ │ mov r0, sl │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 2a6ff0 │ │ │ │ mov r7, #1 │ │ │ │ b 2a70c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a6938 │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -95590,21 +95590,21 @@ │ │ │ │ bl 2a6db4 │ │ │ │ b 2a70b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r3, r0, r0, lsl ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r3, r0, ip, ror #23 │ │ │ │ andeq r4, r0, ip, lsr pc │ │ │ │ - addeq r2, r8, ip, lsl #23 │ │ │ │ - rsbseq r6, r3, r0, asr #21 │ │ │ │ - ldrsbeq r6, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00882bbc │ │ │ │ + ldrsheq r6, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r6, r3, r0, lsl #20 │ │ │ │ adceq r3, r0, ip, lsl fp │ │ │ │ - addeq r2, r8, r8, lsl #22 │ │ │ │ - rsbseq r6, r3, r4, lsr sl │ │ │ │ - rsbseq r6, r3, r0, asr r9 │ │ │ │ + addeq r2, r8, r8, lsr fp │ │ │ │ + rsbseq r6, r3, r4, ror #20 │ │ │ │ + rsbseq r6, r3, r0, lsl #19 │ │ │ │ │ │ │ │ 002a714c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -95697,41 +95697,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 544f4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a7200 │ │ │ │ b 2a728c │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #116] @ 2a7344 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #68] @ 2a7348 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2a734c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2a7344 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2a7214 │ │ │ │ adceq r4, sp, r8, ror #30 │ │ │ │ adceq r4, sp, r4, asr pc │ │ │ │ adceq r2, r1, ip, lsr #8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ adceq r2, r1, ip, ror #6 │ │ │ │ @@ -95900,15 +95900,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -96007,15 +96007,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -96160,15 +96160,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -96212,19 +96212,19 @@ │ │ │ │ strdeq r3, [r0], r4 @ │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002a7a7c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2a7a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99aff8 │ │ │ │ + b 99b028 │ │ │ │ adceq r4, sp, r8, ror #13 │ │ │ │ │ │ │ │ 002a7a90 : │ │ │ │ - b 99b028 │ │ │ │ + b 99b058 │ │ │ │ │ │ │ │ 002a7a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2a7b68 │ │ │ │ @@ -96302,15 +96302,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2a7bf8 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a605c │ │ │ │ ldr r0, [pc, #148] @ 2a7c68 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99b064 │ │ │ │ + bl 99b094 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -96321,39 +96321,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2a7c74 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2a7c78 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ b 2a7be0 │ │ │ │ ldr r3, [pc, #68] @ 2a7c7c │ │ │ │ ldr lr, [pc, #68] @ 2a7c80 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2a7c84 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2a7c88 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2a7c28 │ │ │ │ adceq r1, r1, ip, ror #21 │ │ │ │ umlaleq r4, sp, r8, r5 │ │ │ │ - addeq r1, r8, ip, asr #30 │ │ │ │ - rsbseq r5, r3, ip, asr #29 │ │ │ │ - rsbseq r5, r3, r8, lsl #27 │ │ │ │ + addeq r1, r8, ip, ror pc │ │ │ │ + ldrsheq r5, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq r5, [r3], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - addeq r1, r8, r4, lsl pc │ │ │ │ - rsbseq r5, r3, ip, ror lr │ │ │ │ - rsbseq r5, r3, r4, asr sp │ │ │ │ + addeq r1, r8, r4, asr #30 │ │ │ │ + rsbseq r5, r3, ip, lsr #29 │ │ │ │ + rsbseq r5, r3, r4, lsl #27 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -96489,16 +96489,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2a7dd8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2a7dd8 │ │ │ │ - addeq r1, r8, pc, lsr #28 │ │ │ │ - addeq r1, r8, pc, lsl #28 │ │ │ │ + addeq r1, r8, pc, asr lr │ │ │ │ + addeq r1, r8, pc, lsr lr │ │ │ │ │ │ │ │ 002a7eb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -96637,15 +96637,15 @@ │ │ │ │ bne 2a81d4 │ │ │ │ ldr r0, [pc, #296] @ 2a81ec │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 999768 │ │ │ │ + b 999798 │ │ │ │ mov r0, #12 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -96674,23 +96674,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2a8200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a8054 │ │ │ │ ldr r2, [pc, #108] @ 2a8204 │ │ │ │ ldr r3, [pc, #64] @ 2a81dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -96700,29 +96700,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2a8208 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r4, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r0, r8, ror #21 │ │ │ │ @ instruction: 0x00a02ab8 │ │ │ │ adceq r2, r0, r4, ror sl │ │ │ │ - rsbseq r5, r3, ip, lsr sl │ │ │ │ + rsbseq r5, r3, ip, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r3, r4, lsr #19 │ │ │ │ + ldrsbeq r5, [r3], #-148 @ 0xffffff6c @ │ │ │ │ adceq r2, r0, ip, ror r9 │ │ │ │ - rsbseq r5, r3, r8, lsr #19 │ │ │ │ + ldrsbeq r5, [r3], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2a8314 │ │ │ │ ldr r3, [pc, #240] @ 2a8318 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -96983,27 +96983,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2a8744 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a85c8 │ │ │ │ ldr r1, [pc, #248] @ 2a8748 │ │ │ │ ldr r3, [pc, #248] @ 2a874c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2a8750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r4, #0 │ │ │ │ b 2a85c0 │ │ │ │ ldr r3, [pc, #212] @ 2a8754 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a83b8 │ │ │ │ @@ -97020,52 +97020,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2a8760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a83b8 │ │ │ │ ldr r0, [pc, #104] @ 2a8764 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a83b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, ip, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r2, r0, r4, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsheq sp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, r3, r8, lsl r8 │ │ │ │ - rsbseq r5, r3, ip, lsl r8 │ │ │ │ - ldrsheq r6, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbseq r5, r3, r0, asr #14 │ │ │ │ - rsbseq r4, r4, r0, lsr #24 │ │ │ │ - ldrsheq r5, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sp, sp, ip, lsr #4 │ │ │ │ + rsbseq r5, r3, r8, asr #16 │ │ │ │ + rsbseq r5, r3, ip, asr #16 │ │ │ │ + rsbseq r6, r9, r8, lsr #4 │ │ │ │ + rsbseq r5, r3, r0, ror r7 │ │ │ │ + rsbseq r4, r4, r0, asr ip │ │ │ │ + rsbseq r5, r3, r8, lsr #14 │ │ │ │ adceq r2, r0, r4, asr #10 │ │ │ │ - rsbseq r5, r3, r0, asr #11 │ │ │ │ + ldrsheq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq r1, r8, r0, asr #11 │ │ │ │ + rsbseq r5, r3, r8, asr #11 │ │ │ │ + ldrsheq r5, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ umulleq r1, r8, r0, r5 │ │ │ │ @ instruction: 0x00735598 │ │ │ │ - rsbseq r5, r3, r8, asr #11 │ │ │ │ - addeq r1, r8, r0, ror #10 │ │ │ │ - rsbseq r5, r3, r8, ror #10 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r3, ip, lsr #9 │ │ │ │ - ldrheq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrsbeq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r5, r3, ip, ror #9 │ │ │ │ │ │ │ │ 002a8768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -97194,15 +97194,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a8984 │ │ │ │ ldr r0, [pc, #184] @ 2a8a2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ mov r0, #0 │ │ │ │ b 2a889c │ │ │ │ ldr r3, [pc, #164] @ 2a8a30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a896c │ │ │ │ @@ -97219,40 +97219,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2a8a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a896c │ │ │ │ ldr r0, [pc, #56] @ 2a8a40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2a896c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r2, r0, r4, lsl #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], ip @ │ │ │ │ adceq r2, r0, r0, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, r3, r0, lsr r3 │ │ │ │ + rsbseq r5, r3, r0, ror #6 │ │ │ │ andeq r1, r0, ip, ror r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r3, r8, ror #4 │ │ │ │ - rsbseq r5, r3, r0, lsl #5 │ │ │ │ + @ instruction: 0x00735298 │ │ │ │ + ldrheq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 002a8a44 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -97282,15 +97282,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488ec │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 992748 │ │ │ │ + b 992778 │ │ │ │ │ │ │ │ 002a8acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -97427,17 +97427,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2a8d0c │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r1, r8, r4, ror r0 │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ - ldrsbeq r4, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + addeq r1, r8, r4, lsr #1 │ │ │ │ + addeq r0, r8, r0, lsr #30 │ │ │ │ + rsbseq r5, r3, r0 │ │ │ │ │ │ │ │ 002a8d10 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a8d34 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2a8d58 │ │ │ │ @@ -97462,15 +97462,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2a8d8c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - addeq r0, r8, r4, lsl #29 │ │ │ │ + @ instruction: 0x00880eb4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002a8d90 : │ │ │ │ ldr r2, [pc, #140] @ 2a8e24 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2a8de4 │ │ │ │ @@ -97715,17 +97715,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a9154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r0, r8, ip, lsr #21 │ │ │ │ - rsbseq r4, r3, ip, lsl #23 │ │ │ │ - @ instruction: 0x00734b9c │ │ │ │ + ldrdeq r0, [r8], ip │ │ │ │ + ldrheq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r4, r3, ip, asr #23 │ │ │ │ │ │ │ │ 002a9158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -97938,15 +97938,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a952c │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 992524 │ │ │ │ + bl 992554 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2a9548 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -97957,15 +97957,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2a95c4 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 249924 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #216] @ 2a95c8 │ │ │ │ ldr r3, [pc, #196] @ 2a95b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -97994,19 +97994,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2a95e0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 992748 │ │ │ │ + bl 992778 │ │ │ │ b 2a9548 │ │ │ │ ldr r1, [pc, #76] @ 2a95e4 │ │ │ │ ldr r2, [pc, #76] @ 2a95e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -98015,22 +98015,22 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r1, [r0], ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r0, ip, asr #13 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ adceq r1, r0, r4, lsr #12 │ │ │ │ - addeq r0, r8, ip, lsr #13 │ │ │ │ - ldrheq r4, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - addeq r0, r8, r0, lsl #13 │ │ │ │ - @ instruction: 0x0073479c │ │ │ │ - rsbseq r4, r3, r0, asr r7 │ │ │ │ + ldrdeq r0, [r8], ip │ │ │ │ + rsbseq r4, r3, r0, ror #15 │ │ │ │ + @ instruction: 0x008806b0 │ │ │ │ + rsbseq r4, r3, ip, asr #15 │ │ │ │ + rsbseq r4, r3, r0, lsl #15 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - addeq r0, r8, r8, asr #12 │ │ │ │ - rsbseq r4, r3, ip, lsr r7 │ │ │ │ + addeq r0, r8, r8, ror r6 │ │ │ │ + rsbseq r4, r3, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98046,25 +98046,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2a970c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #196] @ 2a9710 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #180] @ 2a9714 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6e0 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -98097,28 +98097,28 @@ │ │ │ │ bl 2a6d74 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2a7350 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2a6d74 │ │ │ │ - ldrsbeq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsbeq r4, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r4, r3, r8, asr #13 │ │ │ │ + rsbseq r4, r3, r8, lsl #14 │ │ │ │ + rsbseq r4, r3, r4, lsl #14 │ │ │ │ + ldrsheq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 002a9718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2a9798 │ │ │ │ ldr r5, [pc, #100] @ 2a979c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98134,15 +98134,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r4, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r3, r8, lsr #12 │ │ │ │ adceq r2, sp, ip, lsr sl │ │ │ │ adceq pc, r0, ip, lsl pc @ │ │ │ │ │ │ │ │ 002a97a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98158,15 +98158,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ mov r1, sp │ │ │ │ bl 2a7b6c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #76] @ 2a985c │ │ │ │ ldr r3, [pc, #64] @ 2a9854 │ │ │ │ @@ -98184,15 +98184,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r1, r0, ip, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, sp, r8, ror #20 │ │ │ │ + @ instruction: 0x007d5a98 │ │ │ │ adceq r1, r0, r4, lsl #6 │ │ │ │ │ │ │ │ 002a9860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -98221,32 +98221,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2a98a4 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 966c38 │ │ │ │ + b 966c68 │ │ │ │ ldr r1, [pc, #28] @ 2a9928 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8be16c │ │ │ │ - rsbseq r6, sp, r8, lsr #18 │ │ │ │ - rsbseq r4, r3, r4, lsr #9 │ │ │ │ - rsbseq r4, r3, r8, asr #9 │ │ │ │ - rsbseq r4, r3, ip, lsr r4 │ │ │ │ + b 8be19c │ │ │ │ + rsbseq r6, sp, r8, asr r9 │ │ │ │ + ldrsbeq r4, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r4, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r4, r3, ip, ror #8 │ │ │ │ │ │ │ │ 002a992c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2a9d08 │ │ │ │ @@ -98288,15 +98288,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9c5c │ │ │ │ ldr r3, [pc, #804] @ 2a9d24 │ │ │ │ ldr r2, [pc, #804] @ 2a9d28 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2a9d2c │ │ │ │ @@ -98307,59 +98307,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2a9d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2a9a6c │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2a9d38 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2a9d3c │ │ │ │ ldr r1, [pc, #752] @ 2a9d40 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a9af0 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2a9d44 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2a9a34 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r2, [pc, #628] @ 2a9d48 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2a9a44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a9bc8 │ │ │ │ @@ -98368,44 +98368,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2a9b54 │ │ │ │ ldr r1, [pc, #556] @ 2a9d50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a9bb8 │ │ │ │ ldr r1, [pc, #532] @ 2a9d54 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2a9bc4 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2a9d58 │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a9b1c │ │ │ │ ldr r2, [pc, #424] @ 2a9d5c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a9b1c │ │ │ │ ldr r2, [pc, #416] @ 2a9d60 │ │ │ │ @@ -98419,23 +98419,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a9bf8 │ │ │ │ ldr r1, [pc, #372] @ 2a9d64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a99cc │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 966b80 │ │ │ │ + bl 966bb0 │ │ │ │ ldr r2, [pc, #328] @ 2a9d68 │ │ │ │ ldr r3, [pc, #232] @ 2a9d0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98457,73 +98457,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2a9d24 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2a9cbc │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2a9d6c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2a9d70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 2a9bd8 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #128] @ 2a9d48 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ b 2a9c9c │ │ │ │ ldr r2, [pc, #60] @ 2a9d28 │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2a9b04 │ │ │ │ ldr r1, [pc, #124] @ 2a9d74 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 2a9c18 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [r0], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq r1, r0, ip, r1 │ │ │ │ - ldrsheq r4, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r6, sp, r0, lsl r8 │ │ │ │ - ldrheq r2, [sp], #-0 @ │ │ │ │ - ldrheq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r4, r3, r4, lsr #8 │ │ │ │ + rsbseq r6, sp, r0, asr #16 │ │ │ │ + rsbseq r2, sp, r0, ror #1 │ │ │ │ + rsbseq r4, r3, ip, ror #7 │ │ │ │ andeq r5, r0, r0, lsr #8 │ │ │ │ andeq r4, r0, r8, lsl #23 │ │ │ │ - rsbseq r4, r3, r0, ror r3 │ │ │ │ - rsbseq r4, r3, r0, lsl #7 │ │ │ │ - @ instruction: 0x007d679c │ │ │ │ - ldrsbeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r1, r3, r0, asr #29 │ │ │ │ - rsbseq r4, r3, r4, ror #6 │ │ │ │ - rsbseq r4, r3, r0, lsl r3 │ │ │ │ + rsbseq r4, r3, r0, lsr #7 │ │ │ │ + ldrheq r4, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r6, sp, ip, asr #15 │ │ │ │ + rsbseq r1, r4, r4, lsl #22 │ │ │ │ + ldrsheq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00734394 │ │ │ │ + rsbseq r4, r3, r0, asr #6 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r4, r3, r4, asr #5 │ │ │ │ - ldrheq r4, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r4, r3, ip, lsr #5 │ │ │ │ - rsbseq r4, r3, r4, lsr #4 │ │ │ │ - rsbseq r1, r4, r4, ror #18 │ │ │ │ - rsbseq r1, r4, r8, asr r9 │ │ │ │ - rsbseq r4, r3, r4, lsl r2 │ │ │ │ + ldrsheq r4, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r4, r3, r4, ror #5 │ │ │ │ + ldrsbeq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, r3, r4, asr r2 │ │ │ │ + @ instruction: 0x00741994 │ │ │ │ + rsbseq r1, r4, r8, lsl #19 │ │ │ │ + rsbseq r4, r3, r4, asr #4 │ │ │ │ strdeq r0, [r0], r4 @ │ │ │ │ - rsbseq r1, r4, ip, ror r8 │ │ │ │ - rsbseq r4, r3, ip, lsl #2 │ │ │ │ - @ instruction: 0x00734094 │ │ │ │ + rsbseq r1, r4, ip, lsr #17 │ │ │ │ + rsbseq r4, r3, ip, lsr r1 │ │ │ │ + rsbseq r4, r3, r4, asr #1 │ │ │ │ │ │ │ │ 002a9d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -98535,51 +98535,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9fdc │ │ │ │ ldr r1, [pc, #584] @ 2aa000 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f90 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f64 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a9f58 │ │ │ │ ldr r2, [pc, #536] @ 2aa004 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2aa008 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #520] @ 2aa00c │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #504] @ 2aa010 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [pc, #488] @ 2aa014 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [pc, #468] @ 2aa018 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9fbc │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9fbc │ │ │ │ ldr r9, [pc, #428] @ 2aa01c │ │ │ │ @@ -98588,46 +98588,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a9ea0 │ │ │ │ ldr r1, [pc, #412] @ 2aa028 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a9fcc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2aa02c │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2aa030 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2aa034 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2aa038 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2aa03c │ │ │ │ @@ -98647,69 +98647,69 @@ │ │ │ │ b 2a9dec │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2aa048 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9de4 │ │ │ │ b 2a9f58 │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2aa04c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a9dd8 │ │ │ │ b 2a9f64 │ │ │ │ ldr r1, [pc, #140] @ 2aa050 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 966844 │ │ │ │ + b 966874 │ │ │ │ ldr r1, [pc, #112] @ 2aa054 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 966844 │ │ │ │ + b 966874 │ │ │ │ adceq r0, r0, r8, ror sp │ │ │ │ - rsbseq r4, r3, r0, lsl #1 │ │ │ │ - rsbseq r4, r3, ip, lsr #32 │ │ │ │ - rsbseq r4, r3, r8, lsl #1 │ │ │ │ - rsbseq r4, r3, ip, lsl #1 │ │ │ │ - rsbseq r4, r3, ip, lsl #1 │ │ │ │ + ldrheq r4, [r3], #-0 @ │ │ │ │ + rsbseq r4, r3, ip, asr r0 │ │ │ │ + ldrheq r4, [r3], #-8 @ │ │ │ │ + ldrheq r4, [r3], #-12 @ │ │ │ │ + ldrheq r4, [r3], #-12 @ │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ - rsbseq r4, r3, r8, ror r0 │ │ │ │ - rsbseq r4, r3, r8, rrx │ │ │ │ - rsbseq r6, sp, r4, asr #6 │ │ │ │ - rsbseq r3, r3, r0, lsr #31 │ │ │ │ - rsbseq r4, r3, r4, lsr #1 │ │ │ │ - rsbseq r4, r3, r0, lsr r0 │ │ │ │ - rsbseq r4, r3, ip, lsl r0 │ │ │ │ - rsbseq r4, r3, r4, lsl r0 │ │ │ │ + rsbseq r4, r3, r8, lsr #1 │ │ │ │ + @ instruction: 0x00734098 │ │ │ │ + rsbseq r6, sp, r4, ror r3 │ │ │ │ + ldrsbeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsbeq r4, [r3], #-4 @ │ │ │ │ + rsbseq r4, r3, r0, rrx │ │ │ │ + rsbseq r4, r3, ip, asr #32 │ │ │ │ + rsbseq r4, r3, r4, asr #32 │ │ │ │ addseq r4, r1, r0, asr #20 │ │ │ │ - addeq r8, r2, ip, lsl #23 │ │ │ │ - addeq r8, r2, r4, ror fp │ │ │ │ - ldrsbeq r8, [pc], #-240 @ │ │ │ │ - rsbseq r3, r3, r4, ror #29 │ │ │ │ - rsbseq r3, r3, r0, lsr #29 │ │ │ │ - rsbseq r3, r3, r8, lsl #30 │ │ │ │ - rsbseq r3, r3, r0, asr #28 │ │ │ │ + @ instruction: 0x00828bbc │ │ │ │ + addeq r8, r2, r4, lsr #23 │ │ │ │ + rsbseq r9, pc, r0 │ │ │ │ + rsbseq r3, r3, r4, lsl pc │ │ │ │ + ldrsbeq r3, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r3, r3, r8, lsr pc │ │ │ │ + rsbseq r3, r3, r0, ror lr │ │ │ │ │ │ │ │ 002aa058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2aa1dc │ │ │ │ @@ -98721,32 +98721,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #320] @ 2aa1e8 │ │ │ │ ldr r6, [pc, #320] @ 2aa1ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #300] @ 2aa1f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ ldr r1, [pc, #284] @ 2aa1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2aa1f8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -98756,15 +98756,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2aa188 │ │ │ │ mov r0, r5 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #176] @ 2aa1fc │ │ │ │ @@ -98787,15 +98787,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2aa200 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa13c │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -98803,19 +98803,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2aaad0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2aa13c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r4, lsr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r1, [pc], #-168 @ │ │ │ │ - rsbseq r9, pc, r4, asr #29 │ │ │ │ + rsbseq r1, pc, r8, ror #21 │ │ │ │ + ldrsheq r9, [pc], #-228 @ │ │ │ │ adceq r0, r0, r8, ror #20 │ │ │ │ - rsbseq r3, r3, r8, lsl #29 │ │ │ │ - ldrheq r2, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r3, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, fp, r0, ror #13 │ │ │ │ andeq r1, r0, ip, asr r5 │ │ │ │ adceq r0, r0, r8, asr #19 │ │ │ │ muleq r0, ip, lr │ │ │ │ │ │ │ │ 002aa204 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -98830,41 +98830,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #232] @ 2aa33c │ │ │ │ ldr r5, [pc, #232] @ 2aa340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #212] @ 2aa344 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ ldr ip, [pc, #196] @ 2aa348 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2aa2e0 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98890,18 +98890,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, pc, ip, lsl #18 │ │ │ │ - ldrheq r7, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r1, pc, ip, lsr r9 @ │ │ │ │ + rsbseq r7, r4, r0, ror #13 │ │ │ │ @ instruction: 0x00a008bc │ │ │ │ - ldrsbeq r3, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r3, r3, ip, lsl #26 │ │ │ │ muleq r0, ip, lr │ │ │ │ adceq r0, r0, r4, lsr #16 │ │ │ │ │ │ │ │ 002aa350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -98937,15 +98937,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 998a60 │ │ │ │ + b 998a90 │ │ │ │ ldr r1, [pc, #80] @ 2aa448 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5a3d00 │ │ │ │ ldr ip, [pc, #60] @ 2aa44c │ │ │ │ @@ -98954,24 +98954,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 998a60 │ │ │ │ - rsbseq r3, r3, ip, lsl ip │ │ │ │ - ldrsbeq r9, [pc], #-176 @ │ │ │ │ - @ instruction: 0x00733b94 │ │ │ │ - addeq pc, r7, r8, lsr #17 │ │ │ │ - rsbseq r3, r3, ip, ror #22 │ │ │ │ + b 998a90 │ │ │ │ + rsbseq r3, r3, ip, asr #24 │ │ │ │ + rsbseq r9, pc, r0, lsl #24 │ │ │ │ + rsbseq r3, r3, r4, asr #23 │ │ │ │ + ldrdeq pc, [r7], r8 │ │ │ │ + @ instruction: 0x00733b9c │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - rsbseq r3, r3, r8, lsl #23 │ │ │ │ - addeq pc, r7, r4, ror #16 │ │ │ │ - rsbseq r3, r3, r8, lsr #22 │ │ │ │ + ldrheq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + umulleq pc, r7, r4, r8 @ │ │ │ │ + rsbseq r3, r3, r8, asr fp │ │ │ │ │ │ │ │ 002aa458 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2aa6b8 │ │ │ │ @@ -98983,46 +98983,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r6, [pc, #540] @ 2aa6c4 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2aa6c8 │ │ │ │ ldr r9, [pc, #524] @ 2aa6cc │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818d8 │ │ │ │ + bl 981908 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 981ca0 │ │ │ │ + bl 981cd0 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2aa570 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 989140 │ │ │ │ + bl 989170 │ │ │ │ cmp r0, sl │ │ │ │ blt 2aa5dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2aa694 │ │ │ │ bne 2aa5dc │ │ │ │ @@ -99052,15 +99052,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 248a0c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 988e8c │ │ │ │ + bl 988ebc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa4fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a4480 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -99069,20 +99069,20 @@ │ │ │ │ bne 2aa54c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2aa6d0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 966d4c │ │ │ │ + bl 966d7c │ │ │ │ mov r0, r5 │ │ │ │ - bl 966da8 │ │ │ │ + bl 966dd8 │ │ │ │ ldr r2, [pc, #192] @ 2aa6d4 │ │ │ │ ldr r3, [pc, #164] @ 2aa6bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99120,23 +99120,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2aa6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r0, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r3, ip, lsl #6 │ │ │ │ - rsbseq r3, r3, r4, lsl fp │ │ │ │ - rsbseq r0, r3, r8, asr #30 │ │ │ │ - rsbseq r3, r3, r8, lsl #22 │ │ │ │ - rsbseq r3, r3, r0, lsl #20 │ │ │ │ + addeq r8, r3, ip, lsr r3 │ │ │ │ + rsbseq r3, r3, r4, asr #22 │ │ │ │ + rsbseq r0, r3, r8, ror pc │ │ │ │ + rsbseq r3, r3, r8, lsr fp │ │ │ │ + rsbseq r3, r3, r0, lsr sl │ │ │ │ adceq r0, r0, r0, lsl #10 │ │ │ │ - addeq pc, r7, r4, ror #11 │ │ │ │ - rsbseq r3, r3, r8, lsr #17 │ │ │ │ - rsbseq r3, r3, r0, lsr #18 │ │ │ │ + addeq pc, r7, r4, lsl r6 @ │ │ │ │ + ldrsbeq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r3, r3, r0, asr r9 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002aa6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99156,42 +99156,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a0bc │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bdec0 │ │ │ │ + bl 9bdef0 │ │ │ │ ldr r3, [pc, #108] @ 2aa7c0 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2aa77c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 248dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aa758 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bddb8 │ │ │ │ + bl 9bdde8 │ │ │ │ b 2aa758 │ │ │ │ adceq r0, r0, r4, lsl r4 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ │ │ │ │ 002aa7c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -99206,46 +99206,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #276] @ 2aa928 │ │ │ │ ldr r5, [pc, #276] @ 2aa92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ ldr r1, [pc, #256] @ 2aa930 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981ca0 │ │ │ │ + bl 981cd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2aa934 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ ldr r3, [pc, #212] @ 2aa938 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2aa8e0 │ │ │ │ mov r0, r6 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #152] @ 2aa93c │ │ │ │ ldr r3, [pc, #120] @ 2aa920 │ │ │ │ @@ -99277,19 +99277,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2ab474 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2aa894 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ adceq r0, r0, r4, lsr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007a0c90 │ │ │ │ - rsbseq fp, ip, r8, ror #10 │ │ │ │ + rsbseq r0, sl, r0, asr #25 │ │ │ │ + @ instruction: 0x007cb598 │ │ │ │ strdeq r0, [r0], ip @ │ │ │ │ - addeq fp, r2, r0, asr #13 │ │ │ │ - rsbseq r9, lr, ip, asr #5 │ │ │ │ + strdeq fp, [r2], r0 │ │ │ │ + ldrsheq r9, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ adceq r0, r0, r0, ror r2 │ │ │ │ │ │ │ │ 002aa940 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99305,49 +99305,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #292] @ 2aaabc │ │ │ │ ldr r5, [pc, #292] @ 2aaac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2aaac4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818d8 │ │ │ │ + bl 981908 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981ca0 │ │ │ │ + bl 981cd0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9818d8 │ │ │ │ + bl 981908 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981ca0 │ │ │ │ + bl 981cd0 │ │ │ │ ldr r1, [pc, #188] @ 2aaac8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981e2c │ │ │ │ + bl 981e5c │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -99380,19 +99380,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a001bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, pc, r8, asr #3 │ │ │ │ - rsbseq r7, sl, ip, asr r9 │ │ │ │ - addeq sl, r3, r0, asr #11 │ │ │ │ - rsbseq r3, r3, r0, ror #12 │ │ │ │ - ldrheq r4, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + ldrsheq r1, [pc], #-24 @ │ │ │ │ + rsbseq r7, sl, ip, lsl #19 │ │ │ │ + strdeq sl, [r3], r0 │ │ │ │ + @ instruction: 0x00733690 │ │ │ │ + rsbseq r4, sp, r8, ror #29 │ │ │ │ adceq r0, r0, r4, lsr #1 │ │ │ │ │ │ │ │ 002aaad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99427,15 +99427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99465,15 +99465,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99485,40 +99485,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2aacac │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ b 2aab24 │ │ │ │ ldr r3, [pc, #76] @ 2aacb0 │ │ │ │ ldr r1, [pc, #76] @ 2aacb4 │ │ │ │ ldr r0, [pc, #76] @ 2aacb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r0, r0, r4, lsr #32 │ │ │ │ - addeq pc, r7, ip, asr #2 │ │ │ │ - rsbseq r3, r3, r0, ror r5 │ │ │ │ - rsbseq r3, r3, ip, lsr #10 │ │ │ │ + addeq pc, r7, ip, ror r1 @ │ │ │ │ + rsbseq r3, r3, r0, lsr #11 │ │ │ │ + rsbseq r3, r3, ip, asr r5 │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - strheq pc, [r7], r4 @ │ │ │ │ - rsbseq r3, r3, r8, lsl r5 │ │ │ │ - @ instruction: 0x00733494 │ │ │ │ - rsbseq r3, r3, r0, asr #8 │ │ │ │ - addeq pc, r7, r0, rrx │ │ │ │ - rsbseq r3, r3, r8, lsl #8 │ │ │ │ - addeq pc, r7, r8, lsr r0 @ │ │ │ │ - rsbseq r3, r3, r8, lsl r4 │ │ │ │ - rsbseq r3, r3, r8, lsr #8 │ │ │ │ + addeq pc, r7, r4, ror #1 │ │ │ │ + rsbseq r3, r3, r8, asr #10 │ │ │ │ + rsbseq r3, r3, r4, asr #9 │ │ │ │ + rsbseq r3, r3, r0, ror r4 │ │ │ │ + umulleq pc, r7, r0, r0 @ │ │ │ │ + rsbseq r3, r3, r8, lsr r4 │ │ │ │ + addeq pc, r7, r8, rrx │ │ │ │ + rsbseq r3, r3, r8, asr #8 │ │ │ │ + rsbseq r3, r3, r8, asr r4 │ │ │ │ │ │ │ │ 002aacbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -99573,15 +99573,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2aaddc │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2aad50 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aaee8 │ │ │ │ @@ -99611,15 +99611,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2aae64 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 989878 │ │ │ │ + bl 9898a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2aaeb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2aadb8 │ │ │ │ @@ -99636,59 +99636,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2aaf40 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ b 2aaddc │ │ │ │ ldr r3, [pc, #140] @ 2aaf44 │ │ │ │ ldr ip, [pc, #140] @ 2aaf48 │ │ │ │ ldr r1, [pc, #140] @ 2aaf4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2aaddc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2aaf50 │ │ │ │ ldr r1, [pc, #96] @ 2aaf54 │ │ │ │ ldr r0, [pc, #96] @ 2aaf58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq pc, pc, r0, lsr lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, ip, lsl r4 │ │ │ │ + rsbseq r3, r3, ip, asr #8 │ │ │ │ @ instruction: 0x009ffdfc │ │ │ │ - ldrsheq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r3, r3, r0, lsr #8 │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - addeq lr, r7, ip, lsl #30 │ │ │ │ - rsbseq r3, r3, r0, asr #7 │ │ │ │ - rsbseq r3, r3, ip, ror #5 │ │ │ │ + addeq lr, r7, ip, lsr pc │ │ │ │ + ldrsheq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r3, r3, ip, lsl r3 │ │ │ │ addseq pc, pc, r0, lsr sp @ │ │ │ │ - rsbseq r3, r3, ip, ror #3 │ │ │ │ - addeq lr, r7, ip, lsl #28 │ │ │ │ - ldrheq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ - addeq lr, r7, r0, ror #27 │ │ │ │ - rsbseq r3, r3, r8, ror #4 │ │ │ │ - rsbseq r3, r3, r0, asr #3 │ │ │ │ - addeq lr, r7, ip, lsr #27 │ │ │ │ - rsbseq r3, r3, ip, lsl #3 │ │ │ │ - @ instruction: 0x0073319c │ │ │ │ + rsbseq r3, r3, ip, lsl r2 │ │ │ │ + addeq lr, r7, ip, lsr lr │ │ │ │ + rsbseq r3, r3, r4, ror #3 │ │ │ │ + addeq lr, r7, r0, lsl lr │ │ │ │ + @ instruction: 0x00733298 │ │ │ │ + ldrsheq r3, [r3], #-16 @ │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ + ldrheq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r3, r3, ip, asr #3 │ │ │ │ │ │ │ │ 002aaf5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -99713,26 +99713,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r7, r4, ror #25 │ │ │ │ - rsbseq r3, r3, r8, asr #2 │ │ │ │ - rsbseq r3, r3, r4, asr #1 │ │ │ │ + addeq lr, r7, r4, lsl sp │ │ │ │ + rsbseq r3, r3, r8, ror r1 │ │ │ │ + ldrsheq r3, [r3], #-4 @ │ │ │ │ │ │ │ │ 002ab004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2ab0f8 │ │ │ │ @@ -99767,15 +99767,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99786,25 +99786,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2ab0a8 │ │ │ │ @ instruction: 0x009ffaf8 │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ + rsbseq r3, r3, ip, lsl r0 │ │ │ │ + addeq lr, r7, r0, asr #24 │ │ │ │ rsbseq r2, r3, ip, ror #31 │ │ │ │ - addeq lr, r7, r0, lsl ip │ │ │ │ - ldrheq r2, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - addeq lr, r7, r8, asr #23 │ │ │ │ - rsbseq r3, r3, r0, lsr #1 │ │ │ │ - rsbseq r2, r3, r4, lsr #31 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + ldrsbeq r3, [r3], #-0 @ │ │ │ │ + ldrsbeq r2, [r3], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002ab11c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -99846,29 +99846,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9989b8 │ │ │ │ + bl 9989e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, pc, r8, lsr #19 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ - addeq lr, r7, r8, ror #21 │ │ │ │ - ldrsheq r2, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r3, ip, asr #31 │ │ │ │ + addeq lr, r7, r8, lsl fp │ │ │ │ + rsbseq r3, r3, r8, lsr #32 │ │ │ │ + ldrsheq r2, [r3], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 002ab20c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ab24c │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -99966,28 +99966,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998a60 │ │ │ │ + b 998a90 │ │ │ │ ldr r3, [pc, #172] @ 2ab450 │ │ │ │ ldr ip, [pc, #172] @ 2ab454 │ │ │ │ ldr r1, [pc, #172] @ 2ab458 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998a60 │ │ │ │ + b 998a90 │ │ │ │ ldr r3, [pc, #132] @ 2ab45c │ │ │ │ ldr ip, [pc, #132] @ 2ab460 │ │ │ │ ldr r1, [pc, #132] @ 2ab464 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100002,33 +100002,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9989b8 │ │ │ │ - ldrheq r0, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + b 9989e8 │ │ │ │ + rsbseq r0, r9, r8, ror #29 │ │ │ │ addseq pc, pc, ip, asr r8 @ │ │ │ │ andeq r1, r0, ip, lsr #22 │ │ │ │ andeq r1, r0, r0, lsl pc │ │ │ │ - rsbseq r2, r3, r4, asr #29 │ │ │ │ - addeq lr, r7, r0, lsr r9 │ │ │ │ - ldrsbeq r0, [pc], #-112 @ │ │ │ │ - ldrheq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r2, r3, r0, lsl #26 │ │ │ │ - strdeq lr, [r7], r8 │ │ │ │ - rsbseq r2, r3, ip, lsl lr │ │ │ │ - ldrsbeq r2, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq r2, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + addeq lr, r7, r0, ror #18 │ │ │ │ + rsbseq r0, pc, r0, lsl #16 │ │ │ │ + rsbseq r2, r3, r0, ror #29 │ │ │ │ + rsbseq r2, r3, r0, lsr sp │ │ │ │ + addeq lr, r7, r8, lsr #18 │ │ │ │ + rsbseq r2, r3, ip, asr #28 │ │ │ │ + rsbseq r2, r3, r4, lsl #26 │ │ │ │ + strdeq lr, [r7], r4 │ │ │ │ + rsbseq r2, r3, r4, asr #28 │ │ │ │ + ldrsbeq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r2, r3, r4, lsr #25 │ │ │ │ addeq lr, r7, r4, asr #17 │ │ │ │ - rsbseq r2, r3, r4, lsl lr │ │ │ │ - rsbseq r2, r3, r0, lsr #25 │ │ │ │ - rsbseq r2, r3, r4, ror ip │ │ │ │ - umulleq lr, r7, r4, r8 │ │ │ │ - rsbseq r2, r3, ip, lsr ip │ │ │ │ + rsbseq r2, r3, ip, ror #24 │ │ │ │ │ │ │ │ 002ab474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2abc34 │ │ │ │ @@ -100063,15 +100063,15 @@ │ │ │ │ beq 2ab974 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 24a1d0 │ │ │ │ ldr r2, [pc, #1844] @ 2abc40 │ │ │ │ ldr r1, [pc, #1844] @ 2abc44 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 988648 │ │ │ │ + bl 988678 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2ab9cc │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -100178,15 +100178,15 @@ │ │ │ │ bl 24915c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 24b4a8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a34e0 │ │ │ │ + bl 7a3510 │ │ │ │ ldr r2, [pc, #1388] @ 2abc58 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2aba90 │ │ │ │ @@ -100207,23 +100207,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a0bc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ae5f4 │ │ │ │ + bl 7ae624 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2ab8f8 │ │ │ │ ldr r0, [pc, #1216] @ 2abc48 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2a90e0 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -100242,39 +100242,39 @@ │ │ │ │ bl 2a9158 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248b2c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488ec │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ae5f4 │ │ │ │ + bl 7ae624 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2ab7a4 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2ab82c │ │ │ │ mov r0, r4 │ │ │ │ bl 2a9244 │ │ │ │ mov r0, fp │ │ │ │ bl 248d18 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab844 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ab910 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2ab688 │ │ │ │ ldr r2, [pc, #1036] @ 2abc6c │ │ │ │ ldr r3, [pc, #980] @ 2abc38 │ │ │ │ @@ -100317,17 +100317,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2ab9b4 │ │ │ │ mov r0, fp │ │ │ │ bl 248d18 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab910 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 988758 │ │ │ │ + bl 988788 │ │ │ │ b 2ab680 │ │ │ │ ldr r2, [pc, #864] @ 2abc84 │ │ │ │ ldr r3, [pc, #784] @ 2abc38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -100342,15 +100342,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998a60 │ │ │ │ + b 998a90 │ │ │ │ ldr r2, [pc, #792] @ 2abc94 │ │ │ │ ldr r3, [pc, #696] @ 2abc38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100382,15 +100382,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2abcb4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ab858 │ │ │ │ ldr r2, [pc, #660] @ 2abcb8 │ │ │ │ ldr r3, [pc, #528] @ 2abc38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -100408,15 +100408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2abcc8 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ab910 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9244 │ │ │ │ b 2ab910 │ │ │ │ ldr r2, [pc, #564] @ 2abccc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -100436,73 +100436,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2abcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ab700 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abb38 │ │ │ │ bl 2a9244 │ │ │ │ mov r0, fp │ │ │ │ bl 248d18 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ab680 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ b 2ab680 │ │ │ │ mov r0, fp │ │ │ │ bl 248d18 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2abb2c │ │ │ │ b 2ab680 │ │ │ │ ldr r0, [pc, #392] @ 2abcdc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ab700 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2abce0 │ │ │ │ ldr r3, [pc, #368] @ 2abce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2abce8 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2aba84 │ │ │ │ b 2ab910 │ │ │ │ ldr r3, [pc, #316] @ 2abcec │ │ │ │ ldr r2, [pc, #316] @ 2abcf0 │ │ │ │ ldr r1, [pc, #316] @ 2abcf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, fp │ │ │ │ bl 248c1c │ │ │ │ cmp r9, #0 │ │ │ │ bne 2aba84 │ │ │ │ b 2ab910 │ │ │ │ ldr r3, [pc, #264] @ 2abcf8 │ │ │ │ ldr r2, [pc, #264] @ 2abcfc │ │ │ │ @@ -100510,75 +100510,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2abd04 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, fp │ │ │ │ bl 248c1c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 24888c │ │ │ │ cmp r9, #0 │ │ │ │ bne 2aba84 │ │ │ │ b 2ab910 │ │ │ │ addseq pc, pc, r0, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, pc, r0, ror r6 @ │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - rsbseq r2, r3, r0, asr sp │ │ │ │ - rsbseq r2, r3, r0, ror #26 │ │ │ │ + rsbseq r2, r3, r0, lsl #27 │ │ │ │ + @ instruction: 0x00732d90 │ │ │ │ addseq pc, pc, r4, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrheq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - addeq lr, r7, ip, ror r5 │ │ │ │ - rsbseq r0, r3, r4, asr #5 │ │ │ │ - rsbseq r0, r3, r8, lsr #5 │ │ │ │ + rsbseq r2, r3, ip, ror #25 │ │ │ │ + addeq lr, r7, ip, lsr #11 │ │ │ │ + ldrsheq r0, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq r0, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ @ instruction: 0x009ff2b4 │ │ │ │ addseq pc, pc, r8, asr r2 @ │ │ │ │ - @ instruction: 0x0087e3b8 │ │ │ │ - rsbseq r2, r3, r4, lsl #19 │ │ │ │ - @ instruction: 0x00732794 │ │ │ │ + addeq lr, r7, r8, ror #7 │ │ │ │ + ldrheq r2, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r2, r3, r4, asr #15 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ @ instruction: 0x009ff1f0 │ │ │ │ - addeq lr, r7, r4, asr r3 │ │ │ │ - ldrsheq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r2, r3, r0, lsr r7 │ │ │ │ + addeq lr, r7, r4, lsl #7 │ │ │ │ + rsbseq r2, r3, r0, lsr #18 │ │ │ │ + rsbseq r2, r3, r0, ror #14 │ │ │ │ umullseq pc, pc, r8, r1 @ │ │ │ │ - strdeq lr, [r7], r8 │ │ │ │ - ldrsheq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsbeq r2, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + addeq lr, r7, r8, lsr #6 │ │ │ │ + rsbseq r2, r3, r4, lsr #18 │ │ │ │ + rsbseq r2, r3, r4, lsl #14 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - rsbseq r2, r3, ip, asr #17 │ │ │ │ - addeq lr, r7, ip, lsr #5 │ │ │ │ - rsbseq r2, r3, r8, lsl #13 │ │ │ │ + ldrsheq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq lr, [r7], ip │ │ │ │ + ldrheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ ldrsheq pc, [pc], r0 @ │ │ │ │ - rsbseq r2, r3, ip, lsl #18 │ │ │ │ - addeq lr, r7, r4, asr #4 │ │ │ │ - rsbseq r2, r3, r0, lsr #12 │ │ │ │ + rsbseq r2, r3, ip, lsr r9 │ │ │ │ + addeq lr, r7, r4, ror r2 │ │ │ │ + rsbseq r2, r3, r0, asr r6 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r3, r4, lsl #17 │ │ │ │ - rsbseq r2, r3, ip, asr r8 │ │ │ │ - rsbseq r2, r3, r0, ror #14 │ │ │ │ - addeq lr, r7, r4, lsr #2 │ │ │ │ - rsbseq r2, r3, r0, lsl #10 │ │ │ │ - addeq lr, r7, r8, ror #1 │ │ │ │ - rsbseq r2, r3, r0, asr r7 │ │ │ │ - rsbseq r2, r3, r0, asr #9 │ │ │ │ - addeq lr, r7, r8, lsr #1 │ │ │ │ - rsbseq r2, r3, ip, lsr r7 │ │ │ │ - rsbseq r2, r3, r4, lsl #9 │ │ │ │ + ldrheq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0x00732790 │ │ │ │ + addeq lr, r7, r4, asr r1 │ │ │ │ + rsbseq r2, r3, r0, lsr r5 │ │ │ │ + addeq lr, r7, r8, lsl r1 │ │ │ │ + rsbseq r2, r3, r0, lsl #15 │ │ │ │ + ldrsheq r2, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ + rsbseq r2, r3, ip, ror #14 │ │ │ │ + ldrheq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2abe00 │ │ │ │ mov r7, r2 │ │ │ │ @@ -100589,24 +100589,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #176] @ 2abe0c │ │ │ │ ldr r1, [pc, #176] @ 2abe10 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2abd8c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2abd08 │ │ │ │ mov r0, r6 │ │ │ │ @@ -100634,20 +100634,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq lr, r7, ip, asr r0 │ │ │ │ - rsbseq ip, r2, ip, lsl #21 │ │ │ │ - rsbseq sl, ip, r0, asr #32 │ │ │ │ - rsbseq r2, r3, ip, ror r6 │ │ │ │ - rsbseq pc, r5, ip, lsr #17 │ │ │ │ - rsbseq r2, r3, r0, asr r6 │ │ │ │ + addeq lr, r7, ip, lsl #1 │ │ │ │ + ldrheq ip, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sl, ip, r0, ror r0 │ │ │ │ + rsbseq r2, r3, ip, lsr #13 │ │ │ │ + ldrsbeq pc, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r2, r3, r0, lsl #13 │ │ │ │ │ │ │ │ 002abe18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2abf48 │ │ │ │ @@ -100660,25 +100660,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2abf54 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ ldr r2, [pc, #236] @ 2abf58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #212] @ 2abf5c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2abedc │ │ │ │ ldr r1, [pc, #196] @ 2abf60 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 249888 │ │ │ │ @@ -100699,15 +100699,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2abf68 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100716,37 +100716,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2abf70 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2abf00 │ │ │ │ addseq lr, pc, r0, ror #25 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r9, ip, ip, lsr pc │ │ │ │ - addeq sp, r7, r4, lsr #30 │ │ │ │ - rsbseq ip, r2, r4, asr r9 │ │ │ │ - rsbseq r2, r3, ip, ror r5 │ │ │ │ - ldrheq r2, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r2, r3, r4, lsr r5 │ │ │ │ - rsbseq r2, r3, r4, lsr #10 │ │ │ │ - rsbseq r2, r3, ip, lsr r5 │ │ │ │ - rsbseq r2, r3, r0, ror #9 │ │ │ │ + rsbseq r9, ip, ip, ror #30 │ │ │ │ + addeq sp, r7, r4, asr pc │ │ │ │ + rsbseq ip, r2, r4, lsl #19 │ │ │ │ + rsbseq r2, r3, ip, lsr #11 │ │ │ │ + rsbseq r2, r3, ip, ror #11 │ │ │ │ + rsbseq r2, r3, r4, ror #10 │ │ │ │ + rsbseq r2, r3, r4, asr r5 │ │ │ │ + rsbseq r2, r3, ip, ror #10 │ │ │ │ + rsbseq r2, r3, r0, lsl r5 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2abf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq r2, r1, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 2abf9c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq r2, r1, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2ac144 │ │ │ │ @@ -100847,60 +100847,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r7, r4, lsr #29 │ │ │ │ + ldrdeq sp, [r7], r4 │ │ │ │ adceq r0, sp, r4, lsr #2 │ │ │ │ addseq lr, pc, r0, lsl #21 │ │ │ │ - addeq sp, r7, r0, lsl #28 │ │ │ │ - strdeq sp, [r7], r0 │ │ │ │ - addeq sp, r7, r4, lsr #27 │ │ │ │ - rsbseq r2, r3, r0, lsl #7 │ │ │ │ - rsbseq r2, r3, ip, lsl #7 │ │ │ │ + addeq sp, r7, r0, lsr lr │ │ │ │ + addeq sp, r7, r0, lsr #30 │ │ │ │ + ldrdeq sp, [r7], r4 │ │ │ │ + ldrheq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r2, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2ac274 │ │ │ │ ldr r3, [pc, #240] @ 2ac278 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8b86e0 │ │ │ │ + bl 8b8710 │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998290 │ │ │ │ + bl 9982c0 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2ac22c │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 998068 │ │ │ │ + bl 998098 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b8750 │ │ │ │ + bl 8b8780 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 8b86e0 │ │ │ │ + bl 8b8710 │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -100938,89 +100938,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b9548 │ │ │ │ + bl 8b9578 │ │ │ │ ldr r1, [pc, #212] @ 2ac398 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r1, [pc, #192] @ 2ac39c │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r1, [pc, #148] @ 2ac3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r1, [pc, #104] @ 2ac3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, fp, r4, ror #17 │ │ │ │ - ldrsbeq r5, [r4], #-8 @ │ │ │ │ - ldrdeq r1, [r2], r0 │ │ │ │ - addeq sl, r1, r4, lsl sl │ │ │ │ + rsbseq r6, fp, r4, lsl r9 │ │ │ │ + rsbseq r5, r4, r8, lsl #2 │ │ │ │ + addeq r1, r2, r0, lsl #20 │ │ │ │ + addeq sl, r1, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2ac440 │ │ │ │ ldr r2, [pc, #128] @ 2ac444 │ │ │ │ ldr r1, [pc, #128] @ 2ac448 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #96] @ 2ac44c │ │ │ │ ldr ip, [pc, #96] @ 2ac450 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2ac454 │ │ │ │ ldr r2, [pc, #92] @ 2ac458 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101036,17 +101036,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sp, r7, r0, lsl fp │ │ │ │ - ldrsheq r2, [r3], #-8 @ │ │ │ │ - rsbseq r4, sp, r4, ror #20 │ │ │ │ + addeq sp, r7, r0, asr #22 │ │ │ │ + rsbseq r2, r3, r8, lsr #2 │ │ │ │ + @ instruction: 0x007d4a94 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -101071,15 +101071,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2ac4fc │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -101101,28 +101101,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2ac57c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r7, ip, lsr #19 │ │ │ │ - rsbseq r1, r3, ip, ror pc │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ rsbseq r1, r3, ip, lsr #31 │ │ │ │ + ldrsbeq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2ac5cc │ │ │ │ ldr r2, [pc, #52] @ 2ac5d0 │ │ │ │ @@ -101130,22 +101130,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2ac5d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2ac16c │ │ │ │ - addeq sp, r7, r8, lsr r9 │ │ │ │ - rsbseq r1, r3, r8, lsl #30 │ │ │ │ + addeq sp, r7, r8, ror #18 │ │ │ │ rsbseq r1, r3, r8, lsr pc │ │ │ │ + rsbseq r1, r3, r8, ror #30 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2ac650 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -101159,23 +101159,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #28] @ 2ac654 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ adceq pc, ip, ip, lsl #23 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2ac720 │ │ │ │ @@ -101185,53 +101185,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #140] @ 2ac72c │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 997cec │ │ │ │ + bl 997d1c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 2ac730 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq sp, r7, r4, ror #16 │ │ │ │ - rsbseq lr, r2, r8, asr #15 │ │ │ │ - rsbseq lr, r2, r4, lsl fp │ │ │ │ - ldrheq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + umulleq sp, r7, r4, r8 │ │ │ │ + ldrsheq lr, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, r2, r4, asr #22 │ │ │ │ + rsbseq lr, r2, ip, ror #15 │ │ │ │ addseq r2, r1, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2ac7e8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -101242,15 +101242,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 2a1710 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac7c8 │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -101270,17 +101270,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sp, r7, r8, lsl #15 │ │ │ │ - ldrsheq lr, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq lr, r2, r0, ror #13 │ │ │ │ + @ instruction: 0x0087d7b8 │ │ │ │ + rsbseq lr, r2, r4, lsr #14 │ │ │ │ + rsbseq lr, r2, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2aca1c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -101288,15 +101288,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2aca20 │ │ │ │ ldr r1, [pc, #512] @ 2aca24 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2aca00 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 24915c │ │ │ │ @@ -101411,19 +101411,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2aca28 │ │ │ │ ldr r0, [pc, #32] @ 2aca2c │ │ │ │ ldr r2, [pc, #32] @ 2aca30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sp, r7, r8, asr #13 │ │ │ │ - rsbseq lr, r2, r0, lsr #12 │ │ │ │ - rsbseq lr, r2, r4, lsr r6 │ │ │ │ - rsbseq r1, r3, r8, lsr #21 │ │ │ │ - rsbseq r1, r3, r4, ror #21 │ │ │ │ + strdeq sp, [r7], r8 │ │ │ │ + rsbseq lr, r2, r0, asr r6 │ │ │ │ + rsbseq lr, r2, r4, ror #12 │ │ │ │ + ldrsbeq r1, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r1, r3, r4, lsl fp │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101444,15 +101444,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2acb34 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -101469,15 +101469,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abfa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -101489,29 +101489,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ - rsbseq lr, r2, r4, asr r3 │ │ │ │ - rsbseq lr, r2, r8, ror #6 │ │ │ │ + addeq sp, r7, r4, lsr #8 │ │ │ │ + rsbseq lr, r2, r4, lsl #7 │ │ │ │ + @ instruction: 0x0072e398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -101546,15 +101546,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2acf58 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2acf5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2acf60 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2ace28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -101572,37 +101572,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ace50 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acde4 │ │ │ │ ldr r0, [pc, #712] @ 2acf68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r3, [pc, #704] @ 2acf6c │ │ │ │ ldr r2, [pc, #704] @ 2acf70 │ │ │ │ ldr r1, [pc, #704] @ 2acf74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2acf78 │ │ │ │ ldr r2, [pc, #672] @ 2acf7c │ │ │ │ ldr r1, [pc, #672] @ 2acf80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f5f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -101625,15 +101625,15 @@ │ │ │ │ bl 248a84 │ │ │ │ mov r4, r0 │ │ │ │ bl 24a0bc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8548 │ │ │ │ + bl 8b8578 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2acf88 │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2acf4c │ │ │ │ @@ -101657,24 +101657,24 @@ │ │ │ │ bne 2ace44 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2acea8 │ │ │ │ ldr r4, [pc, #416] @ 2acf8c │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r3, [pc, #400] @ 2acf90 │ │ │ │ ldr r2, [pc, #400] @ 2acf94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2accd0 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -101700,15 +101700,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2acf04 │ │ │ │ ldr r0, [pc, #268] @ 2acfa4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2acc90 │ │ │ │ ldr r3, [pc, #232] @ 2acf98 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2acde4 │ │ │ │ ldr r3, [pc, #216] @ 2acf9c │ │ │ │ @@ -101721,61 +101721,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2acefc │ │ │ │ ldr r0, [pc, #188] @ 2acfa8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2acde4 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2acfac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2acc90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r0, lsr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r7, r0, asr #5 │ │ │ │ - ldrheq r1, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r1, r3, ip, lsl #17 │ │ │ │ + strdeq sp, [r7], r0 │ │ │ │ + rsbseq r1, r3, r8, ror #17 │ │ │ │ + ldrheq r1, [r3], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ addseq sp, pc, ip, asr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq lr, r2, r0, lsl #12 │ │ │ │ - addeq sp, r7, r4, lsr #4 │ │ │ │ - rsbseq lr, r2, r8, lsl #3 │ │ │ │ - rsbseq lr, r2, r0, ror #9 │ │ │ │ - strdeq sp, [r7], r8 │ │ │ │ - rsbseq lr, r2, r0, ror #2 │ │ │ │ - rsbseq lr, r2, r4, ror r1 │ │ │ │ - rsbseq r1, r3, r4, lsl #16 │ │ │ │ + rsbseq lr, r2, r0, lsr r6 │ │ │ │ + addeq sp, r7, r4, asr r2 │ │ │ │ + ldrheq lr, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq lr, r2, r0, lsl r5 │ │ │ │ + addeq sp, r7, r8, lsr #4 │ │ │ │ + @ instruction: 0x0072e190 │ │ │ │ + rsbseq lr, r2, r4, lsr #3 │ │ │ │ + rsbseq r1, r3, r4, lsr r8 │ │ │ │ addseq sp, pc, r0, lsl #27 │ │ │ │ - ldrheq lr, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - rsbseq lr, r2, r4, lsr r0 │ │ │ │ + rsbseq lr, r2, r4, ror #7 │ │ │ │ + addeq sp, r7, r4, lsl #2 │ │ │ │ + rsbseq lr, r2, r4, rrx │ │ │ │ andeq r3, r0, r8, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r3, r4, lsr #13 │ │ │ │ - rsbseq r1, r3, ip, asr #12 │ │ │ │ - rsbseq r1, r3, r0, ror #11 │ │ │ │ + ldrsbeq r1, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r1, r3, ip, ror r6 │ │ │ │ + rsbseq r1, r3, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2ad184 │ │ │ │ ldr r2, [pc, #444] @ 2ad188 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -101783,15 +101783,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2ad18c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2ad0f8 │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -101835,15 +101835,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2a0a04 │ │ │ │ @@ -101871,37 +101871,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2a095c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq ip, r7, ip, lsl #30 │ │ │ │ - rsbseq sp, r2, r8, ror #28 │ │ │ │ - ldrheq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq ip, r7, r4, lsr lr │ │ │ │ - @ instruction: 0x0072dd9c │ │ │ │ - ldrheq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - addeq ip, r7, r4, lsr #27 │ │ │ │ - rsbseq sp, r2, r4, lsl #26 │ │ │ │ - rsbseq sp, r2, r8, lsl sp │ │ │ │ + addeq ip, r7, ip, lsr pc │ │ │ │ + @ instruction: 0x0072de98 │ │ │ │ + rsbseq lr, r2, ip, ror #3 │ │ │ │ + addeq ip, r7, r4, ror #28 │ │ │ │ + rsbseq sp, r2, ip, asr #27 │ │ │ │ + rsbseq sp, r2, r0, ror #27 │ │ │ │ + ldrdeq ip, [r7], r4 │ │ │ │ + rsbseq sp, r2, r4, lsr sp │ │ │ │ + rsbseq sp, r2, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2ad36c │ │ │ │ ldr r2, [pc, #424] @ 2ad370 │ │ │ │ @@ -101919,15 +101919,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2ad2d4 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -101948,15 +101948,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2abfa0 │ │ │ │ ldr r2, [pc, #228] @ 2ad384 │ │ │ │ ldr r3, [pc, #204] @ 2ad370 │ │ │ │ @@ -101998,34 +101998,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2ad398 │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2abfa0 │ │ │ │ b 2ad298 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, pc, r0, asr r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq lr, ip, r8, lsr pc │ │ │ │ - addeq ip, r7, r4, ror ip │ │ │ │ - ldrsbeq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ - ldrsheq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + addeq ip, r7, r4, lsr #25 │ │ │ │ + rsbseq sp, r2, ip, lsl #24 │ │ │ │ + rsbseq sp, r2, r0, lsr #24 │ │ │ │ addseq sp, pc, r4, ror r8 @ │ │ │ │ addseq sp, pc, r8, lsr r8 @ │ │ │ │ - @ instruction: 0x0087cbb4 │ │ │ │ - rsbseq sp, r2, ip, lsl #22 │ │ │ │ - rsbseq sp, r2, r0, lsr #22 │ │ │ │ + addeq ip, r7, r4, ror #23 │ │ │ │ + rsbseq sp, r2, ip, lsr fp │ │ │ │ + rsbseq sp, r2, r0, asr fp │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2ad64c │ │ │ │ ldr r2, [pc, #664] @ 2ad650 │ │ │ │ @@ -102043,15 +102043,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 2a24e4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2ad630 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -102063,15 +102063,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24915c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b4a8 │ │ │ │ @@ -102118,15 +102118,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2abfa0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -102151,15 +102151,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24915c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 24b4a8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -102191,28 +102191,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2ad67c │ │ │ │ ldr r0, [pc, #68] @ 2ad680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r7, ip, lsl fp │ │ │ │ + addeq ip, r7, ip, asr #22 │ │ │ │ addseq sp, pc, r4, asr r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r2, ip, ror #20 │ │ │ │ - rsbseq sp, r2, r0, lsl #21 │ │ │ │ - addeq ip, r7, r8, lsl #20 │ │ │ │ - rsbseq sp, r2, r8, ror #18 │ │ │ │ - rsbseq sp, r2, r4, asr r9 │ │ │ │ - addeq ip, r7, r4, asr #18 │ │ │ │ - rsbseq sp, r2, ip, lsr #17 │ │ │ │ - rsbseq sp, r2, r0, asr #17 │ │ │ │ + @ instruction: 0x0072da9c │ │ │ │ + ldrheq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + addeq ip, r7, r8, lsr sl │ │ │ │ + @ instruction: 0x0072d998 │ │ │ │ + rsbseq sp, r2, r4, lsl #19 │ │ │ │ + addeq ip, r7, r4, ror r9 │ │ │ │ + ldrsbeq sp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq sp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ addseq sp, pc, r8, lsr #10 │ │ │ │ - rsbseq r0, r3, ip, ror lr │ │ │ │ - rsbseq r0, r3, r8, lsl #29 │ │ │ │ + rsbseq r0, r3, ip, lsr #29 │ │ │ │ + ldrheq r0, [r3], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2ad71c │ │ │ │ ldr r7, [pc, #128] @ 2ad720 │ │ │ │ ldr r6, [pc, #128] @ 2ad724 │ │ │ │ @@ -102221,40 +102221,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #88] @ 2ad728 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad6f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad39c │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 2ac7f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ad39c │ │ │ │ - addeq ip, r7, r4, lsr r8 │ │ │ │ - @ instruction: 0x0072d79c │ │ │ │ - ldrsheq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq sp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + addeq ip, r7, r4, ror #16 │ │ │ │ + rsbseq sp, r2, ip, asr #15 │ │ │ │ + rsbseq sp, r2, r4, lsr #22 │ │ │ │ + rsbseq sp, r2, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2ad9ec │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2ad9f0 │ │ │ │ @@ -102282,15 +102282,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2ad810 │ │ │ │ @@ -102349,15 +102349,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2a24e4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ad9d0 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -102379,15 +102379,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 2499cc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -102426,19 +102426,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, pc, r8, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009fd2f0 │ │ │ │ - addeq ip, r7, r0, asr r6 │ │ │ │ - ldrheq sp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq sp, r2, r4, asr #11 │ │ │ │ - ldrsbeq r0, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r0, r3, r8, ror #21 │ │ │ │ + addeq ip, r7, r0, lsl #13 │ │ │ │ + rsbseq sp, r2, r0, ror #11 │ │ │ │ + ldrsheq sp, [r2], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r0, r3, ip, lsl #22 │ │ │ │ + rsbseq r0, r3, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2ae840 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102457,15 +102457,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2ae854 │ │ │ │ ldr r3, [pc, #3560] @ 2ae858 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -102592,15 +102592,15 @@ │ │ │ │ bge 2ade24 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -102685,15 +102685,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a1bf8 │ │ │ │ b 2adb34 │ │ │ │ @@ -102727,22 +102727,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2ae890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2adb04 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -102992,15 +102992,15 @@ │ │ │ │ bl 248a84 │ │ │ │ mov r9, r0 │ │ │ │ bl 24a0bc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 8b8750 │ │ │ │ + bl 8b8780 │ │ │ │ b 2adb08 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2ae018 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -103138,45 +103138,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2ae8a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2adc3c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2ae8a4 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 8b8750 │ │ │ │ + bl 8b8780 │ │ │ │ b 2adb04 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -103294,15 +103294,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -103332,50 +103332,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2ae074 │ │ │ │ ldr r0, [pc, #148] @ 2ae8a8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2adc3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2ae8ac │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2adb04 │ │ │ │ - @ instruction: 0x0087c4b0 │ │ │ │ + addeq ip, r7, r0, ror #9 │ │ │ │ ldrsbeq sp, [pc], r0 │ │ │ │ addseq sp, pc, ip, asr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbseq r0, r3, r8, lsr #21 │ │ │ │ rsbseq r0, r3, r8, ror sl │ │ │ │ - rsbseq r0, r3, r8, asr #20 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - addeq ip, r7, sl, lsl #6 │ │ │ │ - strdeq ip, [r7], r0 │ │ │ │ - addeq ip, r7, ip, lsl r3 │ │ │ │ + addeq ip, r7, sl, lsr r3 │ │ │ │ + addeq ip, r7, r0, lsr #6 │ │ │ │ + addeq ip, r7, ip, asr #6 │ │ │ │ @ instruction: 0x009fcfd8 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x0087c1b6 │ │ │ │ - addeq ip, r7, ip, ror #1 │ │ │ │ - rsbseq sp, r2, r0, asr r0 │ │ │ │ - rsbseq sp, r2, r4, rrx │ │ │ │ + addeq ip, r7, r6, ror #3 │ │ │ │ + addeq ip, r7, ip, lsl r1 │ │ │ │ + rsbseq sp, r2, r0, lsl #1 │ │ │ │ + @ instruction: 0x0072d094 │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r3, r0, asr #14 │ │ │ │ - addeq fp, r7, r2, lsl #29 │ │ │ │ - rsbseq r0, r3, r8, asr #6 │ │ │ │ + rsbseq r0, r3, r0, ror r7 │ │ │ │ + @ instruction: 0x0087beb2 │ │ │ │ + rsbseq r0, r3, r8, ror r3 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - rsbseq r0, r3, ip, lsl r0 │ │ │ │ - @ instruction: 0x00730090 │ │ │ │ - @ instruction: 0x0072fd98 │ │ │ │ - rsbseq pc, r2, r8, lsl lr @ │ │ │ │ + rsbseq r0, r3, ip, asr #32 │ │ │ │ + rsbseq r0, r3, r0, asr #1 │ │ │ │ + rsbseq pc, r2, r8, asr #27 │ │ │ │ + rsbseq pc, r2, r8, asr #28 │ │ │ │ │ │ │ │ 002ae8b0 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -103419,21 +103419,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2aeb5c │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99827c │ │ │ │ + bl 9982ac │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997dd4 │ │ │ │ + bl 997e04 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ac16c │ │ │ │ b 2ae9cc │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -103546,36 +103546,36 @@ │ │ │ │ beq 2aeb70 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b8548 │ │ │ │ + bl 8b8578 │ │ │ │ b 2ae964 │ │ │ │ ldr r1, [pc, #68] @ 2aebbc │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b8548 │ │ │ │ + bl 8b8578 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2ae95c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, pc, r8, lsr r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq fp, [r7], r6 │ │ │ │ + addeq fp, r7, r6, lsl #12 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ addseq ip, pc, r0, asr #2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - @ instruction: 0x00807eb4 │ │ │ │ + addeq r7, r0, r4, ror #29 │ │ │ │ │ │ │ │ 002aebc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2aec34 │ │ │ │ @@ -103590,23 +103590,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #28] @ 2aec38 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ adceq sp, ip, r8, lsr #11 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002aec3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -103618,43 +103618,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a0ab4 │ │ │ │ - addeq fp, r7, ip, ror r2 │ │ │ │ - rsbseq ip, r2, r0, ror #3 │ │ │ │ - ldrsheq ip, [r2], #-20 @ 0xffffffec @ │ │ │ │ + addeq fp, r7, ip, lsr #5 │ │ │ │ + rsbseq ip, r2, r0, lsl r2 │ │ │ │ + rsbseq ip, r2, r4, lsr #4 │ │ │ │ │ │ │ │ 002aec9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2aece0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754c68 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2aece4 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 754064 │ │ │ │ - rsbseq pc, r2, r8, lsr r8 @ │ │ │ │ + b 754094 │ │ │ │ + rsbseq pc, r2, r8, ror #16 │ │ │ │ @ instruction: 0x0090fcd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2aed44 │ │ │ │ mov r0, r1 │ │ │ │ @@ -103662,26 +103662,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2aed4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0072f990 │ │ │ │ - addeq ip, r7, r4, ror #5 │ │ │ │ - rsbseq pc, r2, r4, ror r9 @ │ │ │ │ + rsbseq pc, r2, r0, asr #19 │ │ │ │ + addeq ip, r7, r4, lsl r3 │ │ │ │ + rsbseq pc, r2, r4, lsr #19 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -103689,17 +103689,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2aed94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ bl 24ac98 │ │ │ │ - rsbseq pc, r2, r0, lsr r9 @ │ │ │ │ + rsbseq pc, r2, r0, ror #18 │ │ │ │ │ │ │ │ 002aed98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2aede4 │ │ │ │ @@ -103716,15 +103716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adceq sl, r0, r0, lsl #18 │ │ │ │ ldr r0, [pc, #4] @ 2aedf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addseq pc, r0, r0, ror ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -103790,15 +103790,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2aef1c │ │ │ │ bl 2a7574 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2aee60 │ │ │ │ - umulleq ip, r7, r0, r1 │ │ │ │ + addeq ip, r7, r0, asr #3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -103806,55 +103806,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b9548 │ │ │ │ + bl 8b9578 │ │ │ │ ldr r1, [pc, #84] @ 2aefb8 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r1, [pc, #60] @ 2aefbc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r2, r0, lsr #23 │ │ │ │ - rsbseq pc, r2, r4, ror ip @ │ │ │ │ + ldrsbeq pc, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq pc, r2, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2af058 │ │ │ │ ldr r2, [pc, #128] @ 2af05c │ │ │ │ ldr r1, [pc, #128] @ 2af060 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #96] @ 2af064 │ │ │ │ ldr ip, [pc, #96] @ 2af068 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2af06c │ │ │ │ ldr r2, [pc, #92] @ 2af070 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -103870,17 +103870,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq ip, r7, ip, asr #32 │ │ │ │ - rsbseq pc, r2, r0, ror #9 │ │ │ │ - rsbseq r1, sp, ip, asr #28 │ │ │ │ + addeq ip, r7, ip, ror r0 │ │ │ │ + rsbseq pc, r2, r0, lsl r5 @ │ │ │ │ + rsbseq r1, sp, ip, ror lr │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -103894,53 +103894,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2af108 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ - bl 8b86e0 │ │ │ │ + bl 75473c │ │ │ │ + bl 8b8710 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2af128 │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8b8750 │ │ │ │ + bl 8b8780 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b7094 │ │ │ │ + bl 9b70c4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6e7c │ │ │ │ + bl 9b6eac │ │ │ │ ldr r4, [pc, #56] @ 2af150 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2af0ac │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq fp, r7, r8, pc @ │ │ │ │ - rsbseq pc, r2, r0, lsr r4 @ │ │ │ │ - rsbseq r1, sp, r4, lsr #26 │ │ │ │ + addeq fp, r7, r8, asr #31 │ │ │ │ + rsbseq pc, r2, r0, ror #8 │ │ │ │ + rsbseq r1, sp, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104001,23 +104001,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 9b7044 │ │ │ │ + bl 9b7074 │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 9b7044 │ │ │ │ + bl 9b7074 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2af248 │ │ │ │ mov r0, r9 │ │ │ │ bl 2af078 │ │ │ │ ldr r2, [pc, #268] @ 2af3b4 │ │ │ │ @@ -104038,15 +104038,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2af3b8 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af200 │ │ │ │ ldr r0, [pc, #196] @ 2af3bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2af2a0 │ │ │ │ ldr r4, [pc, #184] @ 2af3c0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2af200 │ │ │ │ ldr r3, [pc, #176] @ 2af3c4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -104065,43 +104065,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2af3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2af214 │ │ │ │ ldr r0, [pc, #68] @ 2af3d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2af214 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, pc, ip, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, pc, r4, asr #18 │ │ │ │ addseq pc, r0, r0, ror r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, pc, ip, ror #16 │ │ │ │ - rsbseq pc, r2, ip, ror #7 │ │ │ │ - rsbseq pc, r2, r0, lsr #8 │ │ │ │ - ldrsbeq pc, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq pc, r2, ip, lsl r4 @ │ │ │ │ + rsbseq pc, r2, r0, asr r4 @ │ │ │ │ + rsbseq pc, r2, r0, lsl #8 │ │ │ │ andeq r4, r0, ip, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq pc, r2, ip, asr r3 @ │ │ │ │ - rsbseq pc, r2, ip, ror #6 │ │ │ │ + rsbseq pc, r2, ip, lsl #7 │ │ │ │ + @ instruction: 0x0072f39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -104591,22 +104591,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2b0368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2afa34 │ │ │ │ ldr r2, [pc, #1940] @ 2b036c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -104633,22 +104633,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2b0370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -104823,25 +104823,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2afdb4 │ │ │ │ b 2afdb0 │ │ │ │ ldr r0, [pc, #1132] @ 2b03a4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2afa34 │ │ │ │ ldr r0, [pc, #1100] @ 2b03a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2afc64 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2affc0 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2afe20 │ │ │ │ mov r0, r9 │ │ │ │ bl 29dd28 │ │ │ │ @@ -104883,22 +104883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2b03b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afe80 │ │ │ │ ldr r2, [pc, #852] @ 2b03b0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2afe80 │ │ │ │ @@ -104927,23 +104927,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2b03c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2afdc0 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 29e084 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -104964,15 +104964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2affb4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2b03c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 2afe80 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2b0224 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2aff8c │ │ │ │ @@ -104995,41 +104995,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2b03d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2aff8c │ │ │ │ bl 29dd28 │ │ │ │ b 2aff8c │ │ │ │ ldr fp, [pc, #424] @ 2b03d4 │ │ │ │ add fp, pc, fp │ │ │ │ b 2b0184 │ │ │ │ ldr r0, [pc, #416] @ 2b03d8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2afdc0 │ │ │ │ ldr r0, [pc, #400] @ 2b03dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2aff8c │ │ │ │ ldr r3, [pc, #380] @ 2b03e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0124 │ │ │ │ ldr r3, [pc, #232] @ 2b0360 │ │ │ │ @@ -105045,21 +105045,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2b03e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b0124 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2b03e8 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2b0328 │ │ │ │ @@ -105071,67 +105071,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b0160 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 29e138 │ │ │ │ ldr r0, [pc, #208] @ 2b03ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b0124 │ │ │ │ @ instruction: 0x009fb2b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, pc, r4, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, pc, r0, ror r2 @ │ │ │ │ addseq pc, r0, ip, ror r1 @ │ │ │ │ - umulleq fp, r7, ip, r6 │ │ │ │ + addeq fp, r7, ip, asr #13 │ │ │ │ addseq pc, r0, r8, ror r0 @ │ │ │ │ - ldrsbeq lr, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, r2, r4, lsl #26 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - ldrsbeq lr, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, r2, r4, lsl #26 │ │ │ │ addseq fp, pc, r0, lsr #32 │ │ │ │ - rsbseq lr, r2, r8, lsr #23 │ │ │ │ + ldrsbeq lr, [r2], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq lr, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq lr, r2, r4, lsl #24 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ - ldrsbeq lr, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - umulleq fp, r7, r4, r3 │ │ │ │ - rsbseq lr, r2, r0, lsl #20 │ │ │ │ + rsbseq lr, r2, r8, lsl #22 │ │ │ │ + addeq fp, r7, r4, asr #7 │ │ │ │ + rsbseq lr, r2, r0, lsr sl │ │ │ │ addseq sl, pc, ip, lsr #28 │ │ │ │ addseq sl, pc, r0, lsr #27 │ │ │ │ - rsbseq lr, r2, r8, asr #28 │ │ │ │ + rsbseq lr, r2, r8, ror lr │ │ │ │ addseq lr, r0, r8, lsr #24 │ │ │ │ - @ instruction: 0x0072e898 │ │ │ │ - addeq fp, r7, ip, lsr r1 │ │ │ │ - rsbseq lr, r2, r0, asr sl │ │ │ │ + rsbseq lr, r2, r8, asr #17 │ │ │ │ + addeq fp, r7, ip, ror #2 │ │ │ │ + rsbseq lr, r2, r0, lsl #21 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ addseq lr, r0, ip, asr #22 │ │ │ │ - ldrheq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq lr, r2, r8, ror r8 │ │ │ │ - rsbseq lr, r2, r4, lsl #16 │ │ │ │ + rsbseq lr, r2, r0, ror #15 │ │ │ │ + rsbseq lr, r2, r8, lsr #17 │ │ │ │ + rsbseq lr, r2, r4, lsr r8 │ │ │ │ addseq sl, pc, r0, lsl #23 │ │ │ │ andeq r2, r0, r0, lsr r2 │ │ │ │ - ldrsbeq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq lr, r2, ip, ror #16 │ │ │ │ + rsbseq lr, r2, ip, lsl #14 │ │ │ │ + @ instruction: 0x0072e89c │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ - ldrsbeq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq lr, r2, ip, lsl #14 │ │ │ │ @ instruction: 0x009fa9d4 │ │ │ │ - rsbseq lr, r2, r0, ror r7 │ │ │ │ + rsbseq lr, r2, r0, lsr #15 │ │ │ │ @ instruction: 0x000047b4 │ │ │ │ - rsbseq lr, r2, r4, lsr #12 │ │ │ │ - rsbseq lr, r2, ip, lsr #9 │ │ │ │ - ldrsbeq lr, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq lr, r2, ip, lsr #12 │ │ │ │ + rsbseq lr, r2, r4, asr r6 │ │ │ │ + ldrsbeq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq lr, r2, r4, lsl #12 │ │ │ │ + rsbseq lr, r2, ip, asr r6 │ │ │ │ andeq r5, r0, r8, asr r3 │ │ │ │ - rsbseq lr, r2, r4, lsr r6 │ │ │ │ + rsbseq lr, r2, r4, ror #12 │ │ │ │ addseq sl, pc, r8, lsr #16 │ │ │ │ - rsbseq lr, r2, r0, lsl r6 │ │ │ │ + rsbseq lr, r2, r0, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -105152,19 +105152,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 8b84c0 │ │ │ │ + b 8b84f0 │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 29e048 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -105305,17 +105305,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2b05a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b06ac │ │ │ │ b 2b05c8 │ │ │ │ - addeq sl, r7, r4, ror #23 │ │ │ │ - rsbseq lr, r2, r0, lsl #1 │ │ │ │ - rsbseq r0, sp, ip, ror #19 │ │ │ │ + addeq sl, r7, r4, lsl ip │ │ │ │ + ldrheq lr, [r2], #-0 @ │ │ │ │ + rsbseq r0, sp, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2b0888 │ │ │ │ ldr r1, [pc, #416] @ 2b088c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105329,15 +105329,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b07fc │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 24a890 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -105405,38 +105405,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2b08ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b0720 │ │ │ │ ldr r0, [pc, #52] @ 2b08b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b0720 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, pc, ip, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, pc, ip, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq sl, pc, r0, r3 @ │ │ │ │ addseq sl, pc, r4, asr r3 @ │ │ │ │ @ instruction: 0x00001cb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq lr, [r2], #-0 @ │ │ │ │ - rsbseq lr, r2, r4, lsl #2 │ │ │ │ + rsbseq lr, r2, r0, lsr #2 │ │ │ │ + rsbseq lr, r2, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2b0c48 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105452,15 +105452,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [pc, #832] @ 2b0c5c │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -105595,23 +105595,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2b0c68 │ │ │ │ ldr r0, [pc, #296] @ 2b0c6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2b0a9c │ │ │ │ ldr r1, [pc, #276] @ 2b0c70 │ │ │ │ ldr r0, [pc, #276] @ 2b0c74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2b0ac0 │ │ │ │ ldr r3, [pc, #252] @ 2b0c78 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b0a00 │ │ │ │ ldr r3, [pc, #236] @ 2b0c7c │ │ │ │ @@ -105628,85 +105628,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2b0c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0a00 │ │ │ │ mov r0, r5 │ │ │ │ bl 2af824 │ │ │ │ b 2b0ac0 │ │ │ │ ldr r0, [pc, #120] @ 2b0c88 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2b0a00 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2b0c8c │ │ │ │ ldr r1, [pc, #96] @ 2b0c90 │ │ │ │ ldr r0, [pc, #96] @ 2b0c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sl, r7, ip, asr r7 │ │ │ │ + addeq sl, r7, ip, lsl #15 │ │ │ │ addseq sl, pc, r0, lsr r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, r2, ip, asr #32 │ │ │ │ - @ instruction: 0x0072e09c │ │ │ │ + rsbseq lr, r2, ip, ror r0 │ │ │ │ + rsbseq lr, r2, ip, asr #1 │ │ │ │ @ instruction: 0x009fa1f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, pc, r0, lsr #32 │ │ │ │ - addeq sl, r7, r8, ror #9 │ │ │ │ - rsbseq sp, r2, r0, ror #29 │ │ │ │ - addeq sl, r7, ip, asr #9 │ │ │ │ - rsbseq sp, r2, r4, lsr #29 │ │ │ │ + addeq sl, r7, r8, lsl r5 │ │ │ │ + rsbseq sp, r2, r0, lsl pc │ │ │ │ + strdeq sl, [r7], ip │ │ │ │ + ldrsbeq sp, [r2], #-228 @ 0xffffff1c @ │ │ │ │ andeq r2, r0, ip, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ - rsbseq sp, r2, r4, lsl sp │ │ │ │ - rsbseq sp, r2, r4, ror sp │ │ │ │ + rsbseq sp, r2, r4, lsl #28 │ │ │ │ + rsbseq sp, r2, ip, lsl #28 │ │ │ │ + addeq sl, r7, r8, lsr #8 │ │ │ │ + rsbseq sp, r2, r4, asr #26 │ │ │ │ + rsbseq sp, r2, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2b0ce0 │ │ │ │ ldr r2, [pc, #48] @ 2b0ce4 │ │ │ │ ldr r1, [pc, #48] @ 2b0ce8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2af078 │ │ │ │ - addeq sl, r7, r4, ror r3 │ │ │ │ - rsbseq sp, r2, r8, lsl #25 │ │ │ │ - ldrsbeq sp, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + addeq sl, r7, r4, lsr #7 │ │ │ │ + ldrheq sp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq sp, r2, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2b0d80 │ │ │ │ ldr r5, [pc, #124] @ 2b0d84 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -105714,72 +105714,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #88] @ 2b0d8c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr ip, [pc, #72] @ 2b0d90 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r7, r4, lsr #6 │ │ │ │ - rsbseq sp, r2, r8, lsr ip │ │ │ │ - rsbseq sp, r2, r4, ror ip │ │ │ │ - rsbseq sp, r2, r0, lsl sp │ │ │ │ - rsbseq sp, r2, r8, lsl #26 │ │ │ │ + addeq sl, r7, r4, asr r3 │ │ │ │ + rsbseq sp, r2, r8, ror #24 │ │ │ │ + rsbseq sp, r2, r4, lsr #25 │ │ │ │ + rsbseq sp, r2, r0, asr #26 │ │ │ │ + rsbseq sp, r2, r8, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2b0e04 │ │ │ │ ldr r2, [pc, #88] @ 2b0e08 │ │ │ │ ldr r1, [pc, #88] @ 2b0e0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 57336c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b06d0 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b0df4 │ │ │ │ bl 2a6150 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b6eac │ │ │ │ - addeq sl, r7, r8, ror r2 │ │ │ │ - rsbseq sp, r2, ip, lsl #23 │ │ │ │ - ldrsbeq sp, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + b 9b6edc │ │ │ │ + addeq sl, r7, r8, lsr #5 │ │ │ │ + ldrheq sp, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, r2, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2b0f04 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -105789,15 +105789,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 5732e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b0eb4 │ │ │ │ @@ -105833,17 +105833,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2b0f10 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2a5fc0 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2b0eac │ │ │ │ - addeq sl, r7, r0, lsl #4 │ │ │ │ - rsbseq sp, r2, r8, asr #22 │ │ │ │ - rsbseq sp, r2, r4, lsl #22 │ │ │ │ + addeq sl, r7, r0, lsr r2 │ │ │ │ + rsbseq sp, r2, r8, ror fp │ │ │ │ + rsbseq sp, r2, r4, lsr fp │ │ │ │ addseq sp, r0, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2b1150 │ │ │ │ ldr lr, [pc, #548] @ 2b1154 │ │ │ │ @@ -105860,15 +105860,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #488] @ 2b1164 │ │ │ │ ldr r3, [pc, #488] @ 2b1168 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105919,21 +105919,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2b1180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b06d0 │ │ │ │ ldr r2, [pc, #252] @ 2b1184 │ │ │ │ ldr r3, [pc, #204] @ 2b1158 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -105941,74 +105941,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2b114c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b84c0 │ │ │ │ + b 8b84f0 │ │ │ │ ldr r3, [pc, #188] @ 2b117c │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b1128 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2b1188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b0f9c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b1004 │ │ │ │ b 2b1078 │ │ │ │ ldr r0, [pc, #92] @ 2b118c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b1110 │ │ │ │ ldr r0, [pc, #76] @ 2b1190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b1078 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ + addeq sl, r7, r8, lsr #2 │ │ │ │ @ instruction: 0x009f9bdc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq sp, r2, r8, lsr sl │ │ │ │ + rsbseq sp, r2, r0, lsr #20 │ │ │ │ + rsbseq sp, r2, r8, ror #20 │ │ │ │ umullseq r9, pc, r8, fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, pc, r0, ror fp @ │ │ │ │ andeq r1, r0, ip, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r5, r0, ip, asr #7 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, r2, ip, asr sl │ │ │ │ + rsbseq sp, r2, ip, lsl #21 │ │ │ │ addseq r9, pc, ip, lsl #21 │ │ │ │ - rsbseq sp, r2, ip, ror r9 │ │ │ │ - rsbseq sp, r2, r0, lsl #19 │ │ │ │ rsbseq sp, r2, ip, lsr #19 │ │ │ │ + ldrheq sp, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + ldrsbeq sp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2b11a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x0090d9b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2b12b8 │ │ │ │ ldr r2, [pc, #248] @ 2b12bc │ │ │ │ @@ -106016,44 +106016,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #216] @ 2b12c4 │ │ │ │ ldr r3, [pc, #216] @ 2b12c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2b12cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2b12d0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2b12d4 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r3, [pc, #184] @ 2b12d8 │ │ │ │ ldr r2, [pc, #184] @ 2b12dc │ │ │ │ ldr r1, [pc, #184] @ 2b12e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r3, [pc, #164] @ 2b12e4 │ │ │ │ ldr r2, [pc, #164] @ 2b12e8 │ │ │ │ ldr r1, [pc, #164] @ 2b12ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r0, [pc, #144] @ 2b12f0 │ │ │ │ ldr r3, [pc, #144] @ 2b12f4 │ │ │ │ ldr ip, [pc, #144] @ 2b12f8 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2b12fc │ │ │ │ ldr r1, [pc, #140] @ 2b1300 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106061,42 +106061,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 759924 │ │ │ │ + bl 759954 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r9, r7, r4, lsr #30 │ │ │ │ - ldrheq r9, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - @ instruction: 0x00729794 │ │ │ │ + addeq r9, r7, r4, asr pc │ │ │ │ + rsbseq r9, r2, ip, ror #15 │ │ │ │ + rsbseq r9, r2, r4, asr #15 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - rsbseq sp, r2, r0, lsr #22 │ │ │ │ + rsbseq sp, r2, r0, asr fp │ │ │ │ addseq r9, pc, r4, lsl r9 @ │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - ldrsheq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sp, r2, r4, lsr #22 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addeq r0, r1, r0, lsr #31 │ │ │ │ + ldrdeq r0, [r1], r0 @ │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - rsbseq sp, r2, ip, lsr #21 │ │ │ │ - ldrheq sp, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq sp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, r2, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2b13f8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -106175,15 +106175,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -106262,27 +106262,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2b194c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b1794 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2b1950 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ ldr r2, [pc, #864] @ 2b1954 │ │ │ │ ldr r3, [pc, #812] @ 2b1924 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106301,15 +106301,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 998bfc │ │ │ │ + bl 998c2c │ │ │ │ b 2b15ec │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2b16c4 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -106358,15 +106358,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2b195c │ │ │ │ ldr r2, [pc, #568] @ 2b1960 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b15ec │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2b1964 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 249d20 <__ioctl_time64@plt> │ │ │ │ @@ -106380,24 +106380,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2b1974 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 24978c │ │ │ │ b 2b15ec │ │ │ │ ldr r1, [pc, #464] @ 2b1978 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2b183c │ │ │ │ ldr r3, [pc, #424] @ 2b197c │ │ │ │ mov r0, #0 │ │ │ │ @@ -106416,15 +106416,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2b1980 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2b1984 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b1794 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2b1848 │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2b1534 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106462,66 +106462,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b1794 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2b199c │ │ │ │ ldr r2, [pc, #176] @ 2b19a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2b19a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b1794 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r7, ip, asr #25 │ │ │ │ + strdeq r9, [r7], ip │ │ │ │ addseq r9, pc, ip, ror #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r2, r8, lsl #18 │ │ │ │ - rsbseq sp, r2, r8, lsl #18 │ │ │ │ + rsbseq sp, r2, r8, lsr r9 │ │ │ │ + rsbseq sp, r2, r8, lsr r9 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - addeq r9, r7, ip, asr #22 │ │ │ │ - rsbseq sp, r2, r4, ror r8 │ │ │ │ - @ instruction: 0x0072d794 │ │ │ │ + addeq r9, r7, ip, ror fp │ │ │ │ + rsbseq sp, r2, r4, lsr #17 │ │ │ │ + rsbseq sp, r2, r4, asr #15 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - ldrheq sp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sp, r2, r8, ror #15 │ │ │ │ addseq r9, pc, r0, lsr #10 │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - rsbseq sp, r2, r4, asr #12 │ │ │ │ + rsbseq sp, r2, r4, ror r6 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - addeq r9, r7, r4, ror r9 │ │ │ │ - rsbseq sp, r2, r0, asr #13 │ │ │ │ - ldrheq sp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq r9, r7, r4, lsr #19 │ │ │ │ + ldrsheq sp, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sp, r2, ip, ror #11 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r7, [r0], r8 @ │ │ │ │ - @ instruction: 0x0072d598 │ │ │ │ + rsbseq sp, r2, r8, asr #11 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - addeq r9, r7, ip, lsr #16 │ │ │ │ - rsbseq sp, r2, r4, lsl #10 │ │ │ │ - rsbseq sp, r2, r8, ror r4 │ │ │ │ - strdeq r9, [r7], r4 │ │ │ │ - ldrsheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, r2, r0, asr #8 │ │ │ │ + addeq r9, r7, ip, asr r8 │ │ │ │ + rsbseq sp, r2, r4, lsr r5 │ │ │ │ + rsbseq sp, r2, r8, lsr #9 │ │ │ │ + addeq r9, r7, r4, lsr #16 │ │ │ │ + rsbseq sp, r2, r4, lsr #10 │ │ │ │ + rsbseq sp, r2, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2b1e88 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -106649,15 +106649,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 24978c │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2b1d34 │ │ │ │ @@ -106828,20 +106828,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a7350 │ │ │ │ b 2b19d4 │ │ │ │ addseq r9, pc, r4, asr #2 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - addeq r9, r7, ip, lsr #13 │ │ │ │ - addeq r9, r7, r0, lsl #12 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + addeq r9, r7, r0, lsr r6 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - addeq r9, r7, r8, asr r5 │ │ │ │ - ldrheq sp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - addeq r9, r7, r2, ror r4 │ │ │ │ + addeq r9, r7, r8, lsl #11 │ │ │ │ + rsbseq sp, r2, ip, ror #5 │ │ │ │ + addeq r9, r7, r2, lsr #9 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1f10 │ │ │ │ mov r4, r1 │ │ │ │ @@ -106850,53 +106850,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r7, r0, lsr #4 │ │ │ │ - rsbseq ip, r2, r0, ror lr │ │ │ │ - rsbseq ip, r2, r0, lsl #29 │ │ │ │ + addeq r9, r7, r0, asr r2 │ │ │ │ + rsbseq ip, r2, r0, lsr #29 │ │ │ │ + ldrheq ip, [r2], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b1f78 │ │ │ │ ldr r2, [pc, #68] @ 2b1f7c │ │ │ │ ldr r1, [pc, #68] @ 2b1f80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x008791b4 │ │ │ │ - rsbseq ip, r2, r4, lsl #28 │ │ │ │ - rsbseq ip, r2, r4, lsl lr │ │ │ │ + addeq r9, r7, r4, ror #3 │ │ │ │ + rsbseq ip, r2, r4, lsr lr │ │ │ │ + rsbseq ip, r2, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b1fe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b1fec │ │ │ │ @@ -106904,53 +106904,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r7, r8, asr #2 │ │ │ │ - @ instruction: 0x0072cd98 │ │ │ │ - rsbseq ip, r2, r8, lsr #27 │ │ │ │ + addeq r9, r7, r8, ror r1 │ │ │ │ + rsbseq ip, r2, r8, asr #27 │ │ │ │ + ldrsbeq ip, [r2], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b2050 │ │ │ │ ldr r2, [pc, #68] @ 2b2054 │ │ │ │ ldr r1, [pc, #68] @ 2b2058 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r9, [r7], ip │ │ │ │ - rsbseq ip, r2, ip, lsr #26 │ │ │ │ - rsbseq ip, r2, ip, lsr sp │ │ │ │ + addeq r9, r7, ip, lsl #2 │ │ │ │ + rsbseq ip, r2, ip, asr sp │ │ │ │ + rsbseq ip, r2, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2b20c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2b20c4 │ │ │ │ @@ -106958,90 +106958,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r9, r7, r0, ror r0 │ │ │ │ - rsbseq ip, r2, r0, asr #25 │ │ │ │ - ldrsbeq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r9, r7, r0, lsr #1 │ │ │ │ + ldrsheq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, r2, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2b2128 │ │ │ │ ldr r2, [pc, #68] @ 2b212c │ │ │ │ ldr r1, [pc, #68] @ 2b2130 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r9, r7, r4 │ │ │ │ - rsbseq ip, r2, r4, asr ip │ │ │ │ - rsbseq ip, r2, r4, ror #24 │ │ │ │ + addeq r9, r7, r4, lsr r0 │ │ │ │ + rsbseq ip, r2, r4, lsl #25 │ │ │ │ + @ instruction: 0x0072cc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2b2180 │ │ │ │ ldr r2, [pc, #52] @ 2b2184 │ │ │ │ ldr r1, [pc, #52] @ 2b2188 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - umulleq r8, r7, ip, pc @ │ │ │ │ - rsbseq ip, r2, ip, ror #23 │ │ │ │ - ldrsheq ip, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r8, r7, ip, asr #31 │ │ │ │ + rsbseq ip, r2, ip, lsl ip │ │ │ │ + rsbseq ip, r2, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2b2238 │ │ │ │ ldr r2, [pc, #148] @ 2b223c │ │ │ │ ldr r1, [pc, #148] @ 2b2240 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2218 │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107051,28 +107051,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 24978c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r3, [pc, #20] @ 2b2244 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2b21f0 │ │ │ │ - addeq r8, r7, r4, asr #30 │ │ │ │ - @ instruction: 0x0072cb90 │ │ │ │ - rsbseq ip, r2, r0, lsr #23 │ │ │ │ + addeq r8, r7, r4, ror pc │ │ │ │ + rsbseq ip, r2, r0, asr #23 │ │ │ │ + ldrsbeq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ adceq r7, r0, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2b230c │ │ │ │ ldr r6, [pc, #172] @ 2b2310 │ │ │ │ @@ -107083,15 +107083,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b22cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -107106,27 +107106,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2b2318 │ │ │ │ ldr r2, [pc, #68] @ 2b231c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r7, ip, lsl #29 │ │ │ │ - ldrsbeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsbeq ip, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x0072cb90 │ │ │ │ + @ instruction: 0x00878ebc │ │ │ │ + rsbseq ip, r2, r4, lsl #22 │ │ │ │ + rsbseq ip, r2, r8, lsl #22 │ │ │ │ + rsbseq ip, r2, r0, asr #23 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002b2320 : │ │ │ │ ldr r3, [pc, #176] @ 2b23d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -107160,27 +107160,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2490b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2b23e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00a073b8 │ │ │ │ adceq sl, ip, ip, asr r2 │ │ │ │ - rsbseq ip, r2, r8, lsl fp │ │ │ │ + rsbseq ip, r2, r8, asr #22 │ │ │ │ adceq sl, ip, r8, lsl r2 │ │ │ │ - ldrsbeq ip, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq ip, r2, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2b2498 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2b2458 │ │ │ │ @@ -107348,36 +107348,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2b26fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r8, r7, r8, ror ip │ │ │ │ - addeq r0, r2, ip, asr #11 │ │ │ │ - rsbseq r5, sp, r0, lsl r6 │ │ │ │ - @ instruction: 0x0072c99c │ │ │ │ - rsbseq ip, r2, ip, lsl #19 │ │ │ │ - rsbseq ip, r2, r0, lsl #19 │ │ │ │ - rsbseq ip, r2, r4, ror r9 │ │ │ │ - rsbseq r3, sl, r8, lsr #25 │ │ │ │ - ldrdeq r8, [r7], sp │ │ │ │ - rsbseq r5, sp, r0, lsr #11 │ │ │ │ - rsbseq r8, r3, r8, asr pc │ │ │ │ - rsbseq r8, sl, r0, lsr #18 │ │ │ │ - rsbseq ip, r2, r4, asr #17 │ │ │ │ - rsbseq ip, r2, r0, ror #17 │ │ │ │ - ldrsbeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq ip, r2, ip, lsr #18 │ │ │ │ - rsbseq ip, r2, ip, lsr #18 │ │ │ │ - ldrsheq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq ip, r2, r8, asr #17 │ │ │ │ - rsbseq ip, r2, r0, lsr #17 │ │ │ │ - rsbseq ip, r2, r8, ror r8 │ │ │ │ - ldrsbeq ip, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r8, r7, r8, lsr #25 │ │ │ │ + strdeq r0, [r2], ip │ │ │ │ + rsbseq r5, sp, r0, asr #12 │ │ │ │ + rsbseq ip, r2, ip, asr #19 │ │ │ │ + ldrheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq ip, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq ip, r2, r4, lsr #19 │ │ │ │ + ldrsbeq r3, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r8, r7, sp, lsl #24 │ │ │ │ + ldrsbeq r5, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, r3, r8, lsl #31 │ │ │ │ + rsbseq r8, sl, r0, asr r9 │ │ │ │ + ldrsheq ip, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq ip, r2, r0, lsl r9 │ │ │ │ + rsbseq ip, r2, ip, lsl #18 │ │ │ │ + rsbseq ip, r2, ip, asr r9 │ │ │ │ + rsbseq ip, r2, ip, asr r9 │ │ │ │ + rsbseq ip, r2, r0, lsr #18 │ │ │ │ + ldrsheq ip, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, r2, r8, lsr #17 │ │ │ │ + rsbseq ip, r2, ip, lsl #18 │ │ │ │ ldr ip, [pc, #656] @ 2b2998 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2b2720 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -107536,16 +107536,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r8, r7, sl, ror #20 │ │ │ │ - addeq r8, r7, r1, ror r9 │ │ │ │ + umulleq r8, r7, sl, sl │ │ │ │ + addeq r8, r7, r1, lsr #19 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107562,26 +107562,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2b2ac4 │ │ │ │ ldr r2, [pc, #216] @ 2b2acc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr ip, [pc, #196] @ 2b2ad0 │ │ │ │ ldr r3, [pc, #196] @ 2b2ad4 │ │ │ │ ldr r1, [pc, #196] @ 2b2ad8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -107614,17 +107614,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2b2a7c │ │ │ │ bl 24ac98 │ │ │ │ addseq r8, pc, r8, asr #2 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ - rsbseq ip, r2, ip, ror r5 │ │ │ │ - addeq r8, r7, r8, lsr sl │ │ │ │ - rsbseq ip, r2, r4, ror #10 │ │ │ │ + rsbseq ip, r2, ip, lsr #11 │ │ │ │ + addeq r8, r7, r8, ror #20 │ │ │ │ + @ instruction: 0x0072c594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2b2bec │ │ │ │ mov r9, r3 │ │ │ │ @@ -107635,33 +107635,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b2b70 │ │ │ │ mov r0, #28 │ │ │ │ bl 248a0c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b29a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b2bb4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 966a6c │ │ │ │ + bl 966a9c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2b2bf4 │ │ │ │ ldr r3, [pc, #112] @ 2b2bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -107779,50 +107779,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2b2dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b2c9c │ │ │ │ ldr r0, [pc, #64] @ 2b2df0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b2c9c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, lsl #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, pc, ip, asr #29 │ │ │ │ addseq r7, pc, r0, ror lr @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r0, lsr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq ip, r2, r4, lsl r2 │ │ │ │ - @ instruction: 0x0072c298 │ │ │ │ + rsbseq ip, r2, r4, asr #4 │ │ │ │ + rsbseq ip, r2, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b2f38 │ │ │ │ @@ -107846,22 +107846,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b2f04 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b2e90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b29a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b24d0 │ │ │ │ bl 24b034 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2b2eec │ │ │ │ @@ -107878,38 +107878,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9668fc │ │ │ │ + bl 96692c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r5, #0 │ │ │ │ b 2b2eac │ │ │ │ ldr r3, [pc, #56] @ 2b2f44 │ │ │ │ ldr r0, [pc, #56] @ 2b2f48 │ │ │ │ ldr r1, [pc, #56] @ 2b2f4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b2e90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, pc, r0, ror #24 │ │ │ │ - addeq r8, r7, r8, lsr r5 │ │ │ │ - rsbseq ip, r2, r8, asr #3 │ │ │ │ - rsbseq ip, r2, r4, rrx │ │ │ │ + addeq r8, r7, r8, ror #10 │ │ │ │ + ldrsheq ip, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0072c094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -107937,20 +107937,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2b2f94 │ │ │ │ ldr r1, [pc, #188] @ 2b3090 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ ldr r1, [pc, #172] @ 2b3094 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2b3050 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2b3028 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -107967,107 +107967,107 @@ │ │ │ │ b 2b2fa0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2b30a0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2b2fa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [pc, #68] @ 2b30a4 │ │ │ │ ldr ip, [pc, #68] @ 2b30a8 │ │ │ │ ldr r1, [pc, #68] @ 2b30ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2b30b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r0, #0 │ │ │ │ b 2b2fa4 │ │ │ │ - rsbseq ip, r2, r4, lsr #2 │ │ │ │ - rsbseq ip, r2, r4, lsr #2 │ │ │ │ + rsbseq ip, r2, r4, asr r1 │ │ │ │ + rsbseq ip, r2, r4, asr r1 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq r8, r7, r4, ror #7 │ │ │ │ - ldrheq ip, [r2], #-4 @ │ │ │ │ - rsbseq fp, r2, r0, lsl pc │ │ │ │ + addeq r8, r7, r4, lsl r4 │ │ │ │ + rsbseq ip, r2, r4, ror #1 │ │ │ │ + rsbseq fp, r2, r0, asr #30 │ │ │ │ andeq r0, r0, sl, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2b312c │ │ │ │ - bl 7af53c │ │ │ │ + bl 7af56c │ │ │ │ ldr r1, [pc, #216] @ 2b31bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 7af5bc │ │ │ │ + bl 7af5ec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af8ec │ │ │ │ + bl 7af91c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b31a0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2b30ec │ │ │ │ ldr r1, [pc, #164] @ 2b31c0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7afdf0 │ │ │ │ + bl 7afe20 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2b3188 │ │ │ │ - bl 7af53c │ │ │ │ + bl 7af56c │ │ │ │ ldr r1, [pc, #132] @ 2b31c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 7af5bc │ │ │ │ + bl 7af5ec │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7af8ec │ │ │ │ + bl 7af91c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b31a0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2b3148 │ │ │ │ ldr r1, [pc, #80] @ 2b31c8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7afdf0 │ │ │ │ + bl 7afe20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq ip, r2, r8, asr r0 │ │ │ │ + rsbseq ip, r2, r8, lsl #1 │ │ │ │ andeq sl, r0, r4, lsl r6 │ │ │ │ - rsbseq ip, r2, r8 │ │ │ │ + rsbseq ip, r2, r8, lsr r0 │ │ │ │ andeq sl, r0, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -108152,15 +108152,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2b35d4 │ │ │ │ movne r5, #0 │ │ │ │ - bl 98a54c │ │ │ │ + bl 98a57c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2b3588 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -108185,15 +108185,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2b327c │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ b 2b327c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2b3558 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 24909c │ │ │ │ @@ -108230,15 +108230,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2b35e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2b35e8 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r5, #0 │ │ │ │ b 2b33b8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2b3528 │ │ │ │ ldr r0, [pc, #352] @ 2b35ec │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -108262,146 +108262,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2b35fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b3474 │ │ │ │ ldr r1, [pc, #256] @ 2b3600 │ │ │ │ ldr r3, [pc, #256] @ 2b3604 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2b3608 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2b360c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b3474 │ │ │ │ ldr r1, [pc, #224] @ 2b3610 │ │ │ │ ldr r3, [pc, #224] @ 2b3614 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2b3618 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2b361c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b3474 │ │ │ │ ldr r1, [pc, #192] @ 2b3620 │ │ │ │ ldr r3, [pc, #192] @ 2b3624 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2b3628 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2b362c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b3474 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2b3630 │ │ │ │ ldr r2, [pc, #156] @ 2b3634 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2b3638 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2b363c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b3474 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r4, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, r2, r8, lsl pc │ │ │ │ + rsbseq fp, r2, r8, asr #30 │ │ │ │ umullseq r7, pc, r0, r8 @ │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - ldrheq fp, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq fp, r2, ip, lsl #26 │ │ │ │ - strdeq r7, [r7], r0 │ │ │ │ - rsbseq fp, r2, r4, lsl fp │ │ │ │ + rsbseq fp, sp, r8, ror #25 │ │ │ │ + rsbseq fp, r2, ip, lsr sp │ │ │ │ + addeq r8, r7, r0, lsr #32 │ │ │ │ + rsbseq fp, r2, r4, asr #22 │ │ │ │ andeq r0, r0, r5, lsr #29 │ │ │ │ - @ instruction: 0x007dbb94 │ │ │ │ - addeq r7, r7, r4, ror pc │ │ │ │ - rsbseq fp, r2, r8, lsr #26 │ │ │ │ - @ instruction: 0x0072ba94 │ │ │ │ + rsbseq fp, sp, r4, asr #23 │ │ │ │ + addeq r7, r7, r4, lsr #31 │ │ │ │ + rsbseq fp, r2, r8, asr sp │ │ │ │ + rsbseq fp, r2, r4, asr #21 │ │ │ │ andeq r0, r0, r2, ror #29 │ │ │ │ - @ instruction: 0x0072bc9c │ │ │ │ + rsbseq fp, r2, ip, asr #25 │ │ │ │ + addeq r7, r7, r0, ror pc │ │ │ │ + @ instruction: 0x0072ba94 │ │ │ │ + @ instruction: 0x00000ebc │ │ │ │ + ldrheq fp, [r2], #-200 @ 0xffffff38 @ │ │ │ │ addeq r7, r7, r0, asr #30 │ │ │ │ rsbseq fp, r2, r4, ror #20 │ │ │ │ - @ instruction: 0x00000ebc │ │ │ │ - rsbseq fp, r2, r8, lsl #25 │ │ │ │ + andeq r0, r0, lr, asr #29 │ │ │ │ + rsbseq fp, r2, r4, asr ip │ │ │ │ addeq r7, r7, r0, lsl pc │ │ │ │ rsbseq fp, r2, r4, lsr sl │ │ │ │ - andeq r0, r0, lr, asr #29 │ │ │ │ - rsbseq fp, r2, r4, lsr #24 │ │ │ │ - addeq r7, r7, r0, ror #29 │ │ │ │ - rsbseq fp, r2, r4, lsl #20 │ │ │ │ @ instruction: 0x00000eb5 │ │ │ │ - addeq r7, r7, ip, lsr #29 │ │ │ │ - rsbseq fp, r2, r0, asr #24 │ │ │ │ - rsbseq fp, r2, ip, asr #19 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + rsbseq fp, r2, r0, ror ip │ │ │ │ + ldrsheq fp, [r2], #-156 @ 0xffffff64 @ │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b366c │ │ │ │ - bl 7b0308 │ │ │ │ + bl 7b0338 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2b368c │ │ │ │ - bl 7b0308 │ │ │ │ + bl 7b0338 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2b36bc │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b36d4 │ │ │ │ - bl 754284 │ │ │ │ + bl 7542b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 248d18 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2b3730 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3708 │ │ │ │ - bl 754284 │ │ │ │ + bl 7542b4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -108412,15 +108412,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2a4708 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2b36f0 │ │ │ │ ldr r0, [pc, #4] @ 2b374c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99a9e0 │ │ │ │ + b 99aa10 │ │ │ │ adceq r5, r0, r4, asr #31 │ │ │ │ ldr r1, [pc, #76] @ 2b37a4 │ │ │ │ ldr r2, [pc, #76] @ 2b37a8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -108437,17 +108437,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b37b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r7, r7, r0, asr #25 │ │ │ │ - rsbseq fp, r2, ip, ror #15 │ │ │ │ - rsbseq fp, r2, ip, ror sl │ │ │ │ + strdeq r7, [r7], r0 │ │ │ │ + rsbseq fp, r2, ip, lsl r8 │ │ │ │ + rsbseq fp, r2, ip, lsr #21 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2b39d8 │ │ │ │ ldr r3, [pc, #516] @ 2b39dc │ │ │ │ @@ -108503,15 +108503,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2b38dc │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ bl 2cf7b4 │ │ │ │ ldr r3, [pc, #312] @ 2b39fc │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 29fd14 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -108559,49 +108559,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2b3a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3880 │ │ │ │ ldr r0, [pc, #88] @ 2b3a1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r8] │ │ │ │ b 2b3880 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, pc, r0, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ addseq r7, pc, r4, lsl r3 @ │ │ │ │ strdeq r5, [r0], r0 @ │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r0, lsl #6 │ │ │ │ addseq fp, ip, r4, lsr #10 │ │ │ │ addseq r7, pc, r0, lsr r2 @ │ │ │ │ - rsbseq fp, r2, r0, asr #18 │ │ │ │ + rsbseq fp, r2, r0, ror r9 │ │ │ │ addseq fp, r0, r8, asr r2 │ │ │ │ andeq r2, r0, ip, lsr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r2, r0, lsl #17 │ │ │ │ - rsbseq fp, r2, ip, lsl #17 │ │ │ │ + ldrheq fp, [r2], #-128 @ 0xffffff80 @ │ │ │ │ + ldrheq fp, [r2], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2b3b74 │ │ │ │ ldr r3, [pc, #316] @ 2b3b78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -108619,15 +108619,15 @@ │ │ │ │ b 2b3ac4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3a8c │ │ │ │ - bl 7c1cec │ │ │ │ + bl 7c1d1c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b3aac │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3aac │ │ │ │ @@ -108645,28 +108645,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 248a0c │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 7a53c0 │ │ │ │ + bl 7a53f0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2b3b0c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2b29a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b3a6c │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 966958 │ │ │ │ + bl 966988 │ │ │ │ mov r5, #0 │ │ │ │ b 2b3aac │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2b3b7c │ │ │ │ ldr r3, [pc, #60] @ 2b3b78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -108742,15 +108742,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 996c70 │ │ │ │ + bl 996ca0 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2b3c60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -108873,15 +108873,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b3ee0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ace94 │ │ │ │ + bl 7acec4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2b3fb4 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2b3fa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -108930,41 +108930,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b3fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b3e34 │ │ │ │ ldr r0, [pc, #56] @ 2b3fc8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b3e34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, lsl sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f6cf8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, lsl #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq fp, r2, r8, lsr r3 │ │ │ │ + rsbseq fp, r2, r4, lsr #6 │ │ │ │ + rsbseq fp, r2, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2b4200 │ │ │ │ mov r4, r2 │ │ │ │ @@ -108981,28 +108981,28 @@ │ │ │ │ beq 2b40a8 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2b405c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2b413c │ │ │ │ mov r0, r4 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2b420c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b4148 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b405c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3de4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ ldr r2, [pc, #420] @ 2b4210 │ │ │ │ ldr r3, [pc, #404] @ 2b4204 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -109039,23 +109039,23 @@ │ │ │ │ beq 2b41e4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2b4220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4048 │ │ │ │ ldr r8, [pc, #224] @ 2b4224 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2b4034 │ │ │ │ ldr r3, [pc, #216] @ 2b4228 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -109074,52 +109074,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b422c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4048 │ │ │ │ ldr r0, [pc, #96] @ 2b4230 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4048 │ │ │ │ ldr r0, [pc, #72] @ 2b4234 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4048 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r8, lsr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r4, lsl fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, r8, lsr #21 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq fp, r2, ip, ror #3 │ │ │ │ - ldrsbeq fp, [r2], #-20 @ 0xffffffec @ │ │ │ │ - andeq r3, r0, r8, asr #31 │ │ │ │ - rsbseq fp, r2, ip, asr #3 │ │ │ │ + rsbseq fp, r2, ip, lsl r2 │ │ │ │ rsbseq fp, r2, r4, lsl #4 │ │ │ │ - rsbseq fp, r2, ip, ror #2 │ │ │ │ + andeq r3, r0, r8, asr #31 │ │ │ │ + ldrsheq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq fp, r2, r4, lsr r2 │ │ │ │ + @ instruction: 0x0072b19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2b4484 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -109141,33 +109141,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2b4490 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2b4340 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b42fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b6e7c │ │ │ │ + bl 9b6eac │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b42fc │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b4338 │ │ │ │ ldr r2, [pc, #436] @ 2b4494 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2b4498 │ │ │ │ ldr r3, [pc, #384] @ 2b4488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109175,15 +109175,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2b4480 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b7044 │ │ │ │ + b 9b7074 │ │ │ │ bl 249078 │ │ │ │ b 2b42d8 │ │ │ │ ldr r2, [pc, #340] @ 2b449c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b43d4 │ │ │ │ @@ -109239,48 +109239,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2b44b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4354 │ │ │ │ ldr r0, [pc, #76] @ 2b44b8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4354 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009f68bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r0, lsr #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ addseq r6, pc, r0, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, pc, ip, lsr #15 │ │ │ │ addseq r6, pc, r8, ror r7 @ │ │ │ │ andeq r4, r0, r0, lsr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, r8, asr #31 │ │ │ │ - rsbseq fp, r2, ip, lsl r0 │ │ │ │ + ldrsheq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq fp, r2, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2b47c8 │ │ │ │ @@ -109302,29 +109302,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b4600 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7acd28 │ │ │ │ + bl 7acd58 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2b4634 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2b4558 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b46f0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 9b7094 │ │ │ │ + bl 9b70c4 │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2b4584 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2b4648 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -109335,15 +109335,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2b47d4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2b47d8 │ │ │ │ ldr r3, [pc, #516] @ 2b47cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -109361,15 +109361,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b451c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7acd28 │ │ │ │ + bl 7acd58 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2b453c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -109400,24 +109400,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2b47ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4584 │ │ │ │ bl 249078 │ │ │ │ b 2b4598 │ │ │ │ ldr r3, [pc, #228] @ 2b47dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -109443,53 +109443,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2b47f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4554 │ │ │ │ ldr r0, [pc, #96] @ 2b47f8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4554 │ │ │ │ ldr r0, [pc, #80] @ 2b47fc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2b4584 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, pc, r4, lsr r6 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, pc, r0, lsr #12 │ │ │ │ andeq r3, r0, ip, ror #6 │ │ │ │ addseq r6, pc, r0, asr r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, r0, asr #29 │ │ │ │ + ldrsheq sl, [r2], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - rsbseq sl, r2, r0, ror #26 │ │ │ │ - rsbseq sl, r2, ip, lsr #27 │ │ │ │ - rsbseq sl, r2, r4, asr lr │ │ │ │ + @ instruction: 0x0072ad90 │ │ │ │ + ldrsbeq sl, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq sl, r2, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2b4868 │ │ │ │ ldr ip, [pc, #80] @ 2b486c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -109510,17 +109510,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b487c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq r6, [r7], ip │ │ │ │ - rsbseq sl, r2, r8, lsr #14 │ │ │ │ - ldrheq sl, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + addeq r6, r7, ip, lsr #24 │ │ │ │ + rsbseq sl, r2, r8, asr r7 │ │ │ │ + rsbseq sl, r2, r8, ror #19 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2b4bcc │ │ │ │ ldr r3, [pc, #820] @ 2b4bd0 │ │ │ │ @@ -109732,17 +109732,17 @@ │ │ │ │ addseq r6, pc, ip, ror r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ addseq r5, pc, ip, lsr #31 │ │ │ │ - umulleq r6, r7, r8, r8 │ │ │ │ - rsbseq sl, r2, r4, asr #7 │ │ │ │ - rsbseq sl, r2, r4, asr r6 │ │ │ │ + addeq r6, r7, r8, asr #17 │ │ │ │ + ldrsheq sl, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sl, r2, r4, lsl #13 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2b56d4 │ │ │ │ @@ -109774,28 +109774,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2b56e0 │ │ │ │ bl 2a7d14 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4cf8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2b56e4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2b56e8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2a7ccc │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -110291,23 +110291,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2b5794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4ebc │ │ │ │ bl 2a7ccc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b4e38 │ │ │ │ ldr r3, [pc, #536] @ 2b56f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110331,22 +110331,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2b579c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4f70 │ │ │ │ ldr r2, [pc, #560] @ 2b57a0 │ │ │ │ ldr r3, [pc, #356] @ 2b56d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -110372,23 +110372,23 @@ │ │ │ │ beq 2b56c0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2b57a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4f70 │ │ │ │ ldr r3, [pc, #368] @ 2b5788 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b4ebc │ │ │ │ ldr r3, [pc, #352] @ 2b578c │ │ │ │ @@ -110404,49 +110404,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2b57a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4ebc │ │ │ │ ldr r0, [pc, #280] @ 2b57ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4ebc │ │ │ │ ldr r0, [pc, #264] @ 2b57b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4ebc │ │ │ │ ldr r0, [pc, #252] @ 2b57b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4f70 │ │ │ │ ldr r0, [pc, #240] @ 2b57b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b4f70 │ │ │ │ @ instruction: 0x009f5efc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, pc, ip, asr #29 │ │ │ │ - rsbseq r6, r2, ip, lsl r5 │ │ │ │ - rsbseq r6, r2, ip, lsl #3 │ │ │ │ - umulleq r6, r7, ip, r7 │ │ │ │ + rsbseq r6, r2, ip, asr #10 │ │ │ │ + ldrheq r6, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r6, r7, ip, asr #15 │ │ │ │ addseq r5, pc, r4, lsl lr @ │ │ │ │ - addeq r6, r7, lr, lsl r4 │ │ │ │ + addeq r6, r7, lr, asr #8 │ │ │ │ addseq r5, pc, r0, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, pc, ip, lsl ip @ │ │ │ │ addseq r5, pc, r0, ror fp @ │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ addseq r5, pc, r4, asr #22 │ │ │ │ addseq r5, pc, r8, lsl fp @ │ │ │ │ @@ -110479,24 +110479,24 @@ │ │ │ │ addseq r5, pc, ip, lsl #15 │ │ │ │ addseq r5, pc, r0, ror #14 │ │ │ │ addseq r5, pc, r4, lsr r7 @ │ │ │ │ addseq r5, pc, r8, lsl #14 │ │ │ │ @ instruction: 0x00004cb4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r2, ip, ror #3 │ │ │ │ + rsbseq sl, r2, ip, lsl r2 │ │ │ │ andeq r3, r0, r0, ror #10 │ │ │ │ - rsbseq sl, r2, ip, lsl #2 │ │ │ │ + rsbseq sl, r2, ip, lsr r1 │ │ │ │ addseq r5, pc, r4, lsr #11 │ │ │ │ - rsbseq sl, r2, r4, rrx │ │ │ │ - rsbseq sl, r2, ip, lsr #32 │ │ │ │ - rsbseq sl, r2, r0, asr #32 │ │ │ │ - rsbseq sl, r2, r0, lsr r0 │ │ │ │ - ldrsbeq r9, [r2], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r9, r2, r8, asr #31 │ │ │ │ + @ instruction: 0x0072a094 │ │ │ │ + rsbseq sl, r2, ip, asr r0 │ │ │ │ + rsbseq sl, r2, r0, ror r0 │ │ │ │ + rsbseq sl, r2, r0, rrx │ │ │ │ + rsbseq sl, r2, ip │ │ │ │ + ldrsheq r9, [r2], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2b5978 │ │ │ │ @@ -110527,15 +110527,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3fd4 │ │ │ │ ldr r3, [pc, #316] @ 2b5984 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #296] @ 2b5988 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2b58d0 │ │ │ │ ldr r2, [pc, #276] @ 2b598c │ │ │ │ @@ -110580,45 +110580,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b599c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b5870 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2b59a0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b5870 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, pc, r4, lsr r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, pc, r4, lsr #6 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r5, pc, ip, r2 @ │ │ │ │ andeq r3, r0, ip, ror #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r9, r2, r8, lsr #27 │ │ │ │ ldrsbeq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r2, r8, lsl #28 │ │ │ │ │ │ │ │ 002b59a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -110639,15 +110639,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b5a30 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -110658,46 +110658,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3a20 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2b5ac8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2b5b1c │ │ │ │ bls 2b5ae0 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2b5b44 │ │ │ │ ldr r3, [pc, #200] @ 2b5b50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [pc, #184] @ 2b5b54 │ │ │ │ ldr r3, [pc, #184] @ 2b5b58 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2b5b5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2b5b60 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 966a10 │ │ │ │ + bl 966a40 │ │ │ │ mov r4, #0 │ │ │ │ b 2b5a10 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 24b034 │ │ │ │ @@ -110721,17 +110721,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2b5afc │ │ │ │ bl 24ac98 │ │ │ │ adceq r3, r0, ip, lsr sp │ │ │ │ addseq r5, pc, r0, asr #2 │ │ │ │ andeq r3, r0, r4, lsr r8 │ │ │ │ - ldrsheq r9, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq r5, r7, r4, lsr #19 │ │ │ │ - ldrsbeq r9, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r9, r2, r0, lsr #10 │ │ │ │ + ldrdeq r5, [r7], r4 │ │ │ │ + rsbseq r9, r2, r0, lsl #10 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002b5b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -110767,23 +110767,23 @@ │ │ │ │ str ip, [r4, #8] │ │ │ │ bl 2b2700 │ │ │ │ ldr r0, [r6, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c34 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5c34 │ │ │ │ ldr r2, [pc, #280] @ 2b5d30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne sl, #0 │ │ │ │ bne 2b5c78 │ │ │ │ @@ -110840,17 +110840,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ adceq r3, r0, ip, lsl #23 │ │ │ │ - @ instruction: 0x008758b8 │ │ │ │ - rsbseq r0, ip, r4, ror #3 │ │ │ │ - rsbseq r2, r2, ip, lsr #23 │ │ │ │ + addeq r5, r7, r8, ror #17 │ │ │ │ + rsbseq r0, ip, r4, lsl r2 │ │ │ │ + ldrsbeq r2, [r2], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 002b5d34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2b5ea8 │ │ │ │ @@ -110872,24 +110872,24 @@ │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b5d6c │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b5e00 │ │ │ │ ldr r5, [pc, #264] @ 2b5eac │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2b5eb0 │ │ │ │ ldr r1, [pc, #256] @ 2b5eb4 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b5e78 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -110906,15 +110906,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #168] @ 2b5ec4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -110924,42 +110924,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 2b5ed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b5e2c │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr ip, [pc, #84] @ 2b5ed8 │ │ │ │ ldr r1, [pc, #84] @ 2b5edc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2b5ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2b5e2c │ │ │ │ @ instruction: 0x00a039bc │ │ │ │ - addeq r5, r7, r8, lsr #13 │ │ │ │ - rsbseq r4, r2, ip, lsr #24 │ │ │ │ - rsbseq r4, r2, r4, asr #24 │ │ │ │ - addeq r5, r7, r0, asr #12 │ │ │ │ - rsbseq r9, r2, r0, lsl #19 │ │ │ │ - rsbseq r9, r2, r8, ror #2 │ │ │ │ + ldrdeq r5, [r7], r8 │ │ │ │ + rsbseq r4, r2, ip, asr ip │ │ │ │ + rsbseq r4, r2, r4, ror ip │ │ │ │ + addeq r5, r7, r0, ror r6 │ │ │ │ + ldrheq r9, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x00729198 │ │ │ │ andeq r0, r0, r7, asr r2 │ │ │ │ - strdeq r5, [r7], r4 │ │ │ │ - rsbseq r9, r2, r0, lsr #18 │ │ │ │ - rsbseq r9, r2, r0, lsr #2 │ │ │ │ + addeq r5, r7, r4, lsr #12 │ │ │ │ + rsbseq r9, r2, r0, asr r9 │ │ │ │ + rsbseq r9, r2, r0, asr r1 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ - rsbseq r9, r2, r4, lsr #18 │ │ │ │ - ldrsheq r9, [r2], #-4 @ │ │ │ │ + rsbseq r9, r2, r4, asr r9 │ │ │ │ + rsbseq r9, r2, r4, lsr #2 │ │ │ │ andeq r0, r0, sp, asr r2 │ │ │ │ │ │ │ │ 002b5ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111088,17 +111088,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r0, lsl ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r4, pc, r4, lsr #21 │ │ │ │ - addeq r5, r7, r0, lsl #7 │ │ │ │ - rsbseq r8, r2, ip, lsr #29 │ │ │ │ - rsbseq r9, r2, ip, lsr r1 │ │ │ │ + @ instruction: 0x008753b0 │ │ │ │ + ldrsbeq r8, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, r2, ip, ror #2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b6108 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 2488ec │ │ │ │ │ │ │ │ @@ -111269,17 +111269,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r4, pc, r0, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f47d4 │ │ │ │ - addeq r5, r7, r4, asr #1 │ │ │ │ - ldrsheq r8, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r8, r2, r0, lsl #29 │ │ │ │ + strdeq r5, [r7], r4 │ │ │ │ + rsbseq r8, r2, r0, lsr #24 │ │ │ │ + ldrheq r8, [r2], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b63c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111403,15 +111403,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd270 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2cd2bc │ │ │ │ - addeq r4, r7, r8, asr #28 │ │ │ │ + addeq r4, r7, r8, ror lr │ │ │ │ │ │ │ │ 002b65c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2b68ac │ │ │ │ @@ -111446,23 +111446,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b666c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2df4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b666c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96fec0 │ │ │ │ + bl 96fef0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9668fc │ │ │ │ + bl 96692c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 966958 │ │ │ │ + bl 966988 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c0190 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5894 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cd308 │ │ │ │ mov r0, r6 │ │ │ │ @@ -111501,43 +111501,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6804 │ │ │ │ ldr r1, [pc, #400] @ 2b68c4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6754 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 29dfa8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b676c │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 248d18 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2b6778 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 248d18 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -111576,44 +111576,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2b68d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6610 │ │ │ │ ldr r0, [pc, #68] @ 2b68dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6610 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, pc, ip, lsr r5 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, pc, ip, lsl r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r9, r2, r4, asr #4 │ │ │ │ - rsbseq r9, r2, r4, asr #2 │ │ │ │ + rsbseq r9, r2, r4, ror r2 │ │ │ │ + rsbseq r9, r2, r4, ror r1 │ │ │ │ addseq r4, pc, ip, lsr r3 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r2, r0, asr pc │ │ │ │ - @ instruction: 0x00728f94 │ │ │ │ + rsbseq r8, r2, r0, lsl #31 │ │ │ │ + rsbseq r8, r2, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2b7898 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -111727,15 +111727,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2b6d78 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2b78b4 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 248b2c │ │ │ │ @@ -111893,26 +111893,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2b6b74 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a9244 │ │ │ │ ldr r1, [pc, #2880] @ 2b78c0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2b723c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2b6e10 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -112061,15 +112061,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2b7140 │ │ │ │ ldr r6, [pc, #2216] @ 2b78b8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -112078,22 +112078,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 9978cc │ │ │ │ + bl 9978fc │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 996e90 │ │ │ │ + bl 996ec0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2b7174 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -112103,15 +112103,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2b70b4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 996e90 │ │ │ │ + bl 996ec0 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2b70c4 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2b7098 │ │ │ │ @@ -112195,23 +112195,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2b78d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6e04 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2b78dc │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -112369,39 +112369,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 9d6448 │ │ │ │ + bl 9d6478 │ │ │ │ ldr r3, [pc, #1040] @ 2b78e8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d6448 │ │ │ │ + bl 9d6478 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ ldr r3, [pc, #980] @ 2b78ec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2b78f0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2b7778 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -112510,15 +112510,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 996c70 │ │ │ │ + bl 996ca0 │ │ │ │ cmp r5, sl │ │ │ │ bne 2b76f0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2b76bc │ │ │ │ @@ -112575,82 +112575,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2b78fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6e04 │ │ │ │ ldr r0, [pc, #196] @ 2b7900 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6e04 │ │ │ │ ldr r0, [pc, #168] @ 2b7904 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b6e04 │ │ │ │ ldr r3, [pc, #140] @ 2b7908 │ │ │ │ ldr r1, [pc, #140] @ 2b790c │ │ │ │ ldr r0, [pc, #140] @ 2b7910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2b7914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r4, pc, ip, lsl r2 @ │ │ │ │ addseq r4, pc, r4, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r2, r0, ip, ror #30 │ │ │ │ - rsbseq r8, r2, r4, lsr #30 │ │ │ │ + rsbseq r8, r2, r4, asr pc │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ addseq r3, pc, r8, lsl #28 │ │ │ │ - ldrsheq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r8, r2, r8, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, pc, r4, lsl #25 │ │ │ │ andeq r4, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r8, r2, r8, ror #12 │ │ │ │ + @ instruction: 0x00728698 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ umullseq r3, pc, r8, r8 @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ muleq r0, r0, r6 │ │ │ │ - rsbseq r8, r2, r4, asr r1 │ │ │ │ - rsbseq r8, r2, r4, lsr #3 │ │ │ │ - rsbseq r8, r2, ip, lsr #1 │ │ │ │ - addeq r3, r7, ip, asr #23 │ │ │ │ - ldrsheq r7, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsheq r7, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r8, r2, r4, lsl #3 │ │ │ │ + ldrsbeq r8, [r2], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq r8, [r2], #-12 @ │ │ │ │ + strdeq r3, [r7], ip │ │ │ │ + rsbseq r7, r2, r8, lsr #14 │ │ │ │ + rsbseq r8, r2, ip, lsr #32 │ │ │ │ andeq r0, r0, r1, ror ip │ │ │ │ │ │ │ │ 002b7918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -112710,24 +112710,24 @@ │ │ │ │ beq 2b7a0c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7ad4 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6e8c │ │ │ │ + bl 9b6ebc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7acc40 │ │ │ │ + bl 7acc70 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2b7be0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112749,15 +112749,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b7bf0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2b7a68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9b7094 │ │ │ │ + bl 9b70c4 │ │ │ │ b 2b7a68 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2b79b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3de4 │ │ │ │ b 2b79b0 │ │ │ │ @@ -112796,21 +112796,21 @@ │ │ │ │ bne 2b7bfc │ │ │ │ ldr r2, [pc, #280] @ 2b7c78 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2b7c7c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ b 2b7990 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7bc0 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b7bc0 │ │ │ │ @@ -112861,24 +112861,24 @@ │ │ │ │ @ instruction: 0x009f31d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r3, pc, r8, lsr #3 │ │ │ │ addseq r3, pc, ip, asr r1 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r7, r2, r0, asr sp │ │ │ │ + rsbseq r7, r2, r0, lsl #27 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - ldrsheq r7, [r2], #-200 @ 0xffffff38 @ │ │ │ │ - addeq r3, r7, r0, lsr r8 │ │ │ │ - rsbseq r7, r2, ip, asr r3 │ │ │ │ - rsbseq r7, r2, ip, ror #11 │ │ │ │ + rsbseq r7, r2, r8, lsr #26 │ │ │ │ + addeq r3, r7, r0, ror #16 │ │ │ │ + rsbseq r7, r2, ip, lsl #7 │ │ │ │ + rsbseq r7, r2, ip, lsl r6 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - addeq r3, r7, ip, lsl #16 │ │ │ │ - rsbseq r7, r2, r8, lsr r3 │ │ │ │ - rsbseq r7, r2, r8, asr #11 │ │ │ │ + addeq r3, r7, ip, lsr r8 │ │ │ │ + rsbseq r7, r2, r8, ror #6 │ │ │ │ + ldrsheq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, r6, ror #11 │ │ │ │ │ │ │ │ 002b7ca0 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2b7cc0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -112921,15 +112921,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7acd28 │ │ │ │ + bl 7acd58 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7d98 │ │ │ │ ldr r2, [pc, #92] @ 2b7dbc │ │ │ │ ldr r3, [pc, #84] @ 2b7db8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -112978,15 +112978,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 7acc40 │ │ │ │ + bl 7acc70 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2b7e6c │ │ │ │ ldr r2, [pc, #92] @ 2b7e90 │ │ │ │ ldr r3, [pc, #84] @ 2b7e8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113037,17 +113037,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b7f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r3, r7, r8, ror #10 │ │ │ │ - @ instruction: 0x00727094 │ │ │ │ - rsbseq r7, r2, r4, lsr #6 │ │ │ │ + umulleq r3, r7, r8, r5 │ │ │ │ + rsbseq r7, r2, r4, asr #1 │ │ │ │ + rsbseq r7, r2, r4, asr r3 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b7f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113104,17 +113104,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2bd8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r0, lsl #23 │ │ │ │ - addeq r3, r7, r0, ror r4 │ │ │ │ - @ instruction: 0x00726f9c │ │ │ │ - rsbseq r7, r2, ip, lsr #4 │ │ │ │ + addeq r3, r7, r0, lsr #9 │ │ │ │ + rsbseq r6, r2, ip, asr #31 │ │ │ │ + rsbseq r7, r2, ip, asr r2 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b8018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113171,17 +113171,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f2ad4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, ip, ror sl @ │ │ │ │ - addeq r3, r7, ip, ror #6 │ │ │ │ - @ instruction: 0x00726e98 │ │ │ │ - rsbseq r7, r2, r8, lsr #2 │ │ │ │ + umulleq r3, r7, ip, r3 │ │ │ │ + rsbseq r6, r2, r8, asr #29 │ │ │ │ + rsbseq r7, r2, r8, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -113318,15 +113318,15 @@ │ │ │ │ bne 2b8518 │ │ │ │ ldr r1, [pc, #536] @ 2b8560 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ ldr r3, [pc, #488] @ 2b854c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2b8564 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -113412,15 +113412,15 @@ │ │ │ │ bne 2b8518 │ │ │ │ ldr r1, [pc, #176] @ 2b8570 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ ldr r2, [pc, #152] @ 2b8574 │ │ │ │ ldr r3, [pc, #100] @ 2b8544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113444,27 +113444,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f29d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f29b0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r7, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r7, r2, ip, lsl #14 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x009f27f0 │ │ │ │ - rsbseq r7, r2, r0, lsr r5 │ │ │ │ - rsbseq r7, r2, r4, lsl #10 │ │ │ │ + rsbseq r7, r2, r0, ror #10 │ │ │ │ + rsbseq r7, r2, r4, lsr r5 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ addseq r2, pc, r8, ror r6 @ │ │ │ │ - ldrheq r7, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, r2, r8, ror #7 │ │ │ │ addseq r2, pc, r8, lsr r6 @ │ │ │ │ - addeq r2, r7, r4, lsr #30 │ │ │ │ - rsbseq r6, r2, r0, asr sl │ │ │ │ - rsbseq r6, r2, r0, ror #25 │ │ │ │ + addeq r2, r7, r4, asr pc │ │ │ │ + rsbseq r6, r2, r0, lsl #21 │ │ │ │ + rsbseq r6, r2, r0, lsl sp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -113559,17 +113559,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r2, pc, r8, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r2, pc, r4, ror r4 @ │ │ │ │ - addeq r2, r7, r4, ror #26 │ │ │ │ - @ instruction: 0x00726890 │ │ │ │ - rsbseq r6, r2, r0, lsr #22 │ │ │ │ + umulleq r2, r7, r4, sp │ │ │ │ + rsbseq r6, r2, r0, asr #17 │ │ │ │ + rsbseq r6, r2, r0, asr fp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b8724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113602,17 +113602,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2b87c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x00872cb4 │ │ │ │ - rsbseq r6, r2, r0, ror #15 │ │ │ │ - rsbseq r6, r2, r0, ror sl │ │ │ │ + addeq r2, r7, r4, ror #25 │ │ │ │ + rsbseq r6, r2, r0, lsl r8 │ │ │ │ + rsbseq r6, r2, r0, lsr #21 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002b87c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113644,15 +113644,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2b88ac │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8880 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8880 │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -113664,16 +113664,16 @@ │ │ │ │ bl 249078 │ │ │ │ b 2b883c │ │ │ │ mov r0, r4 │ │ │ │ bl 2d2444 │ │ │ │ b 2b8824 │ │ │ │ addseq r2, pc, r4, lsr r3 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r7, r2, r8, ror r0 │ │ │ │ - rsbseq r7, r2, ip, lsr #32 │ │ │ │ + rsbseq r7, r2, r8, lsr #1 │ │ │ │ + rsbseq r7, r2, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2b8cf4 │ │ │ │ @@ -113836,15 +113836,15 @@ │ │ │ │ bl 2b87c8 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8bb0 │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2b8bfc │ │ │ │ - bl 7c1cec │ │ │ │ + bl 7c1d1c │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b8b88 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -113855,17 +113855,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2b8bb0 │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2b2df4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2b8bb0 │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 96fcac │ │ │ │ + bl 96fcdc │ │ │ │ mov r0, r4 │ │ │ │ - bl 9668fc │ │ │ │ + bl 96692c │ │ │ │ ldr r3, [pc, #348] @ 2b8d14 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2b8958 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113946,28 +113946,28 @@ │ │ │ │ addseq r2, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f21fc │ │ │ │ @ instruction: 0x009f21b4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq r7, r2, ip, lsr r0 │ │ │ │ + rsbseq r7, r2, ip, rrx │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - rsbseq r8, ip, r4, ror #15 │ │ │ │ - @ instruction: 0x008727b8 │ │ │ │ - rsbseq r6, r2, r4, ror #5 │ │ │ │ - rsbseq r6, r2, ip, lsl #28 │ │ │ │ + rsbseq r8, ip, r4, lsl r8 │ │ │ │ + addeq r2, r7, r8, ror #15 │ │ │ │ + rsbseq r6, r2, r4, lsl r3 │ │ │ │ + rsbseq r6, r2, ip, lsr lr │ │ │ │ muleq r0, r5, sl │ │ │ │ - umulleq r2, r7, r4, r7 │ │ │ │ - rsbseq r6, r2, r0, asr #5 │ │ │ │ - rsbseq r6, r2, r0, asr r5 │ │ │ │ + addeq r2, r7, r4, asr #15 │ │ │ │ + ldrsheq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r6, r2, r0, lsl #11 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - addeq r2, r7, r0, ror r7 │ │ │ │ - @ instruction: 0x0072629c │ │ │ │ - rsbseq r6, r2, r4, ror #26 │ │ │ │ + addeq r2, r7, r0, lsr #15 │ │ │ │ + rsbseq r6, r2, ip, asr #5 │ │ │ │ + @ instruction: 0x00726d94 │ │ │ │ muleq r0, r3, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ @@ -114084,15 +114084,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2b5ee4 │ │ │ │ ldr r1, [pc, #96] @ 2b8f90 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r8 │ │ │ │ bl 2b87c8 │ │ │ │ b 2b8db8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2b8f94 │ │ │ │ ldr r1, [pc, #64] @ 2b8f98 │ │ │ │ ldr r0, [pc, #64] @ 2b8f9c │ │ │ │ @@ -114103,21 +114103,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umullseq r1, pc, ip, sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, r4, ror sp @ │ │ │ │ addseq r1, pc, r4, asr sp @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, asr sl │ │ │ │ + rsbseq r6, r2, ip, lsl #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r2, r4, asr #18 │ │ │ │ - strdeq r2, [r7], r4 │ │ │ │ - rsbseq r6, r2, r0, lsr #32 │ │ │ │ - ldrheq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r6, r2, r4, ror r9 │ │ │ │ + addeq r2, r7, r4, lsr #10 │ │ │ │ + rsbseq r6, r2, r0, asr r0 │ │ │ │ + rsbseq r6, r2, r0, ror #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2b9184 │ │ │ │ @@ -114207,15 +114207,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #132] @ 2b91a0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #116] @ 2b91a4 │ │ │ │ ldr r3, [pc, #84] @ 2b9188 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114235,22 +114235,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r1, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, r0, asr #22 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, ror r8 │ │ │ │ + rsbseq r6, r2, ip, lsr #17 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r6, r2, ip, asr r7 │ │ │ │ + rsbseq r6, r2, ip, lsl #15 │ │ │ │ addseq r1, pc, r4, ror #19 │ │ │ │ - addeq r2, r7, r0, ror #5 │ │ │ │ - rsbseq r5, r2, ip, lsl #28 │ │ │ │ - @ instruction: 0x0072609c │ │ │ │ + addeq r2, r7, r0, lsl r3 │ │ │ │ + rsbseq r5, r2, ip, lsr lr │ │ │ │ + rsbseq r6, r2, ip, asr #1 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2b934c │ │ │ │ ldr r2, [pc, #380] @ 2b9350 │ │ │ │ @@ -114326,43 +114326,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2b936c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b920c │ │ │ │ ldr r0, [pc, #56] @ 2b9370 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b920c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, pc, r4, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, r4, lsr #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009f18bc │ │ │ │ strheq r5, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r6, r2, r8, lsl r8 │ │ │ │ + rsbseq r6, r2, r4, lsr #16 │ │ │ │ + rsbseq r6, r2, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2b9530 │ │ │ │ mov r7, r1 │ │ │ │ @@ -114442,15 +114442,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #132] @ 2b954c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #116] @ 2b9550 │ │ │ │ ldr r3, [pc, #84] @ 2b9534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114470,22 +114470,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r1, pc, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, pc, ip, ror #14 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, r8, lsr #9 │ │ │ │ + ldrsbeq r6, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrheq r6, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r6, r2, r0, ror #7 │ │ │ │ addseq r1, pc, r8, lsr r6 @ │ │ │ │ - addeq r1, r7, r4, lsr pc │ │ │ │ - rsbseq r5, r2, r0, ror #20 │ │ │ │ - ldrsheq r5, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r1, r7, r4, ror #30 │ │ │ │ + @ instruction: 0x00725a90 │ │ │ │ + rsbseq r5, r2, r0, lsr #26 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2b98e0 │ │ │ │ @@ -114583,15 +114583,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #516] @ 2b9900 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #500] @ 2b9904 │ │ │ │ ldr r3, [pc, #464] @ 2b98e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114623,23 +114623,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2b9914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b96f4 │ │ │ │ ldr r3, [pc, #324] @ 2b9918 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b95d4 │ │ │ │ ldr r3, [pc, #292] @ 2b990c │ │ │ │ @@ -114656,40 +114656,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b991c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b95d4 │ │ │ │ ldr r0, [pc, #192] @ 2b9920 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b95d4 │ │ │ │ ldr r0, [pc, #164] @ 2b9924 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b96f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2b9928 │ │ │ │ ldr r1, [pc, #136] @ 2b992c │ │ │ │ ldr r0, [pc, #136] @ 2b9930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2b9934 │ │ │ │ @@ -114709,32 +114709,32 @@ │ │ │ │ umullseq r1, pc, r0, r5 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, asr r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r6, r2, ip, lsl #5 │ │ │ │ - rsbseq r6, r2, ip, ror r1 │ │ │ │ + ldrheq r6, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, r2, ip, lsr #3 │ │ │ │ addseq r1, pc, r4, lsl #8 │ │ │ │ andeq r5, r0, r4, lsr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r2, ip, ror r4 │ │ │ │ + rsbseq r6, r2, ip, lsr #9 │ │ │ │ andeq r1, r0, r8, lsl #18 │ │ │ │ - rsbseq r6, r2, r8, lsr r3 │ │ │ │ - rsbseq r6, r2, r8, lsl #7 │ │ │ │ - rsbseq r6, r2, r4, lsl r4 │ │ │ │ - addeq r1, r7, r8, lsr #23 │ │ │ │ - ldrsbeq r5, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r5, r2, r4, ror #18 │ │ │ │ + rsbseq r6, r2, r8, ror #6 │ │ │ │ + ldrheq r6, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r6, r2, r4, asr #8 │ │ │ │ + ldrdeq r1, [r7], r8 │ │ │ │ + rsbseq r5, r2, r4, lsl #14 │ │ │ │ + @ instruction: 0x00725994 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ - addeq r1, r7, r4, lsl #23 │ │ │ │ - ldrheq r5, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r5, r2, r0, asr #18 │ │ │ │ + @ instruction: 0x00871bb4 │ │ │ │ + rsbseq r5, r2, r0, ror #13 │ │ │ │ + rsbseq r5, r2, r0, ror r9 │ │ │ │ andeq r0, r0, fp, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2b9dac │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -114814,15 +114814,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #820] @ 2b9dcc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #804] @ 2b9dd0 │ │ │ │ ldr r3, [pc, #768] @ 2b9db0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114905,15 +114905,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #472] @ 2b9ddc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #456] @ 2b9de0 │ │ │ │ ldr r3, [pc, #404] @ 2b9db0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114938,22 +114938,22 @@ │ │ │ │ beq 2b9d34 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2b9df0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b9b2c │ │ │ │ ldr r3, [pc, #312] @ 2b9df4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b99c4 │ │ │ │ ldr r3, [pc, #280] @ 2b9de8 │ │ │ │ @@ -114970,34 +114970,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2b9df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b99c4 │ │ │ │ ldr r0, [pc, #192] @ 2b9dfc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b9b2c │ │ │ │ ldr r0, [pc, #172] @ 2b9e00 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b99c4 │ │ │ │ ldr r3, [pc, #152] @ 2b9e04 │ │ │ │ ldr r1, [pc, #152] @ 2b9e08 │ │ │ │ ldr r0, [pc, #152] @ 2b9e0c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2b9e10 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -115016,36 +115016,36 @@ │ │ │ │ addseq r1, pc, ip, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq r1, pc, ip, ror r1 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x00725e98 │ │ │ │ - rsbseq r5, r2, r0, ror #27 │ │ │ │ + rsbseq r5, r2, r8, asr #29 │ │ │ │ + rsbseq r5, r2, r0, lsl lr │ │ │ │ addseq r1, pc, r8, rrx │ │ │ │ addseq r1, pc, r4, lsr r0 @ │ │ │ │ - rsbseq r5, r2, r0, lsr sp │ │ │ │ - rsbseq r5, r2, r4, ror ip │ │ │ │ + rsbseq r5, r2, r0, ror #26 │ │ │ │ + rsbseq r5, r2, r4, lsr #25 │ │ │ │ @ instruction: 0x009f0efc │ │ │ │ andeq r3, r0, r4, lsr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq r6, [r2], #-8 @ │ │ │ │ + rsbseq r6, r2, r8, lsl #2 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbseq r5, r2, r4, asr #31 │ │ │ │ - @ instruction: 0x00726098 │ │ │ │ - rsbseq r5, r2, r8, ror #31 │ │ │ │ - ldrdeq r1, [r7], ip │ │ │ │ - rsbseq r5, r2, r8, lsl #4 │ │ │ │ - @ instruction: 0x00725498 │ │ │ │ + ldrsheq r5, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, r2, r8, asr #1 │ │ │ │ + rsbseq r6, r2, r8, lsl r0 │ │ │ │ + addeq r1, r7, ip, lsl #14 │ │ │ │ + rsbseq r5, r2, r8, lsr r2 │ │ │ │ + rsbseq r5, r2, r8, asr #9 │ │ │ │ andeq r0, r0, fp, asr #9 │ │ │ │ - @ instruction: 0x008716b8 │ │ │ │ - rsbseq r5, r2, r4, ror #3 │ │ │ │ - rsbseq r5, r2, r4, ror r4 │ │ │ │ + addeq r1, r7, r8, ror #13 │ │ │ │ + rsbseq r5, r2, r4, lsl r2 │ │ │ │ + rsbseq r5, r2, r4, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ba2a8 │ │ │ │ ldr r2, [pc, #1132] @ 2ba2ac │ │ │ │ @@ -115258,15 +115258,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4238 │ │ │ │ ldr r1, [pc, #324] @ 2ba2cc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #308] @ 2ba2d0 │ │ │ │ ldr r3, [pc, #268] @ 2ba2ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115298,33 +115298,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ba2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b9e7c │ │ │ │ ldr r0, [pc, #128] @ 2ba2e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2b9e7c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ba2e8 │ │ │ │ ldr r1, [pc, #92] @ 2ba2ec │ │ │ │ ldr r0, [pc, #92] @ 2ba2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ba2f4 │ │ │ │ @@ -115333,28 +115333,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009f0cd8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f0cb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r2, r4, ror #19 │ │ │ │ + rsbseq r5, r2, r4, lsl sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - ldrsheq r5, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r2, r0, lsr #14 │ │ │ │ addseq r0, pc, r8, ror r9 @ │ │ │ │ andeq r4, r0, ip, lsl #25 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r2, ip, asr #23 │ │ │ │ - rsbseq r5, r2, r0, lsr #24 │ │ │ │ - @ instruction: 0x008711bc │ │ │ │ - rsbseq r4, r2, r8, ror #25 │ │ │ │ - rsbseq r4, r2, r8, ror pc │ │ │ │ + ldrsheq r5, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r5, r2, r0, asr ip │ │ │ │ + addeq r1, r7, ip, ror #3 │ │ │ │ + rsbseq r4, r2, r8, lsl sp │ │ │ │ + rsbseq r4, r2, r8, lsr #31 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -115462,15 +115462,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2b5ee4 │ │ │ │ ldr r1, [pc, #540] @ 2ba6d4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #524] @ 2ba6d8 │ │ │ │ ldr r3, [pc, #488] @ 2ba6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115523,24 +115523,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ba6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ba3c0 │ │ │ │ ldr r2, [pc, #264] @ 2ba6f0 │ │ │ │ ldr r3, [pc, #204] @ 2ba6b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115557,15 +115557,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ba6f4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ba3c0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ba6f8 │ │ │ │ ldr r1, [pc, #168] @ 2ba6fc │ │ │ │ ldr r0, [pc, #168] @ 2ba700 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ba704 │ │ │ │ @@ -115592,36 +115592,36 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r0, pc, r8, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f07d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r2, r0, lsr #9 │ │ │ │ + ldrsbeq r5, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r5, r2, r0, asr #7 │ │ │ │ + ldrsheq r5, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r0, pc, r8, asr #12 │ │ │ │ addseq r0, pc, r4, lsl r6 @ │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r2, r4, asr r9 │ │ │ │ + rsbseq r5, r2, r4, lsl #19 │ │ │ │ addseq r0, pc, ip, lsr #10 │ │ │ │ - rsbseq r5, r2, r8, asr r9 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ - rsbseq r4, r2, r4, lsr #18 │ │ │ │ - rsbseq r5, r2, ip, asr #8 │ │ │ │ + rsbseq r5, r2, r8, lsl #19 │ │ │ │ + addeq r0, r7, r8, lsr #28 │ │ │ │ + rsbseq r4, r2, r4, asr r9 │ │ │ │ + rsbseq r5, r2, ip, ror r4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - ldrdeq r0, [r7], r4 │ │ │ │ - rsbseq r4, r2, r4, lsl #18 │ │ │ │ - rsbseq r5, r2, r0, ror r8 │ │ │ │ - @ instruction: 0x00870db0 │ │ │ │ - ldrsbeq r4, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r4, r2, ip, ror #22 │ │ │ │ + addeq r0, r7, r4, lsl #28 │ │ │ │ + rsbseq r4, r2, r4, lsr r9 │ │ │ │ + rsbseq r5, r2, r0, lsr #17 │ │ │ │ + addeq r0, r7, r0, ror #27 │ │ │ │ + rsbseq r4, r2, ip, lsl #18 │ │ │ │ + @ instruction: 0x00724b9c │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2bb62c │ │ │ │ @@ -115670,15 +115670,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2bacd8 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2bb9c4 │ │ │ │ ldr r0, [pc, #3644] @ 2bb63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2baf9c │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb9bc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bb4a4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -115712,15 +115712,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2bbcf0 │ │ │ │ ldr r0, [pc, #3480] @ 2bb640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2bacd8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2bb440 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -115801,26 +115801,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 9d7408 │ │ │ │ + bl 9d7438 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7408 │ │ │ │ + bl 9d7438 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -116133,15 +116133,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b5ee4 │ │ │ │ ldr r1, [pc, #1856] @ 2bb674 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b87c8 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2bac34 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2baf70 │ │ │ │ @@ -116458,15 +116458,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2baf48 │ │ │ │ mov r0, #8 │ │ │ │ b 2bacf8 │ │ │ │ ldr r0, [pc, #580] @ 2bb694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bacd8 │ │ │ │ b 2bafa8 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -116580,77 +116580,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2c1410 │ │ │ │ b 2bab38 │ │ │ │ @ instruction: 0x009f03d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f03bc │ │ │ │ - umulleq r0, r7, r2, fp │ │ │ │ - rsbseq r5, r2, r8, ror #17 │ │ │ │ - ldrheq r5, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r0, r7, r2, asr #23 │ │ │ │ + rsbseq r5, r2, r8, lsl r9 │ │ │ │ + rsbseq r5, r2, r4, ror #19 │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb764 │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ - addeq r0, r7, ip, lsr #15 │ │ │ │ + addeq r0, r7, r0, lsr #14 │ │ │ │ + ldrdeq r0, [r7], ip │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ addseq pc, lr, r4, lsl lr @ │ │ │ │ - rsbseq r4, r2, r0, asr sl │ │ │ │ + rsbseq r4, r2, r0, lsl #21 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - rsbseq r4, r2, r8, asr #18 │ │ │ │ + rsbseq r4, r2, r8, ror r9 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ addseq lr, pc, r4, asr #11 │ │ │ │ - rsbseq r4, r2, ip, lsl #11 │ │ │ │ + ldrheq r4, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - rsbseq r4, r2, r4, lsl #9 │ │ │ │ + ldrheq r4, [r2], #-68 @ 0xffffffbc @ │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - rsbseq r4, r2, r0, ror ip │ │ │ │ + rsbseq r4, r2, r0, lsr #25 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ @ instruction: 0xffff91e0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r4, r2, r4, lsr #2 │ │ │ │ + rsbseq r4, r2, r4, asr r1 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r4, lsl pc │ │ │ │ - rsbseq r4, r2, ip, asr #13 │ │ │ │ - rsbseq r4, r2, r0, lsl #13 │ │ │ │ - ldrsheq r4, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r2, r8, ror r7 │ │ │ │ + rsbseq r3, r2, r4, asr #30 │ │ │ │ + ldrsheq r4, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq r4, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r2, r0, lsr #12 │ │ │ │ + rsbseq r4, r2, r8, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - strdeq pc, [r6], r8 │ │ │ │ + addeq pc, r6, r8, lsr #18 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x000019b4 │ │ │ │ - rsbseq r4, r2, ip, lsr #14 │ │ │ │ + rsbseq r4, r2, ip, asr r7 │ │ │ │ andeq r4, r0, r8, lsr #12 │ │ │ │ - rsbseq r4, r2, r8, lsr r7 │ │ │ │ + rsbseq r4, r2, r8, ror #14 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffff6c94 │ │ │ │ @ instruction: 0xffffd844 │ │ │ │ - rsbseq r4, r2, r0, lsr r5 │ │ │ │ + rsbseq r4, r2, r0, ror #10 │ │ │ │ andeq r4, r0, ip, lsr #13 │ │ │ │ - rsbseq r4, r2, ip, lsr r3 │ │ │ │ + rsbseq r4, r2, ip, ror #6 │ │ │ │ andeq r1, r0, ip, lsr pc │ │ │ │ - rsbseq r4, r2, r4, ror #6 │ │ │ │ + @ instruction: 0x00724394 │ │ │ │ andeq r4, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r4, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00724598 │ │ │ │ - rsbseq r4, r2, r4, asr #4 │ │ │ │ - rsbseq r4, r2, r0, asr r4 │ │ │ │ - @ instruction: 0x0072429c │ │ │ │ - rsbseq r4, r2, ip, asr r3 │ │ │ │ - addeq pc, r6, r8, lsr #9 │ │ │ │ - ldrsbeq r2, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbseq r3, r2, r4, ror #4 │ │ │ │ + rsbseq r4, r2, r8, ror #7 │ │ │ │ + rsbseq r4, r2, r8, asr #11 │ │ │ │ + rsbseq r4, r2, r4, ror r2 │ │ │ │ + rsbseq r4, r2, r0, lsl #9 │ │ │ │ + rsbseq r4, r2, ip, asr #5 │ │ │ │ + rsbseq r4, r2, ip, lsl #7 │ │ │ │ + ldrdeq pc, [r6], r8 │ │ │ │ + rsbseq r3, r2, r4 │ │ │ │ + @ instruction: 0x00723294 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2bb6a0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2bb6a4 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -116785,33 +116785,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2bb848 │ │ │ │ ldr r1, [pc, #-692] @ 2bb6b0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2bab0c │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9e24 │ │ │ │ b 2bacd8 │ │ │ │ mov r0, #4 │ │ │ │ b 2bacf8 │ │ │ │ ldr r0, [pc, #-740] @ 2bb6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bacd8 │ │ │ │ b 2bafa8 │ │ │ │ ldr r0, [pc, #-764] @ 2bb6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2baf9c │ │ │ │ mov r0, #2 │ │ │ │ b 2bacf8 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2bbce8 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -116819,24 +116819,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b9374 │ │ │ │ b 2bacd8 │ │ │ │ ldr r0, [pc, #-820] @ 2bb6bc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bacd8 │ │ │ │ b 2bafa8 │ │ │ │ ldr r0, [pc, #-852] @ 2bb6c0 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bacd8 │ │ │ │ b 2bafa8 │ │ │ │ mov ip, r9 │ │ │ │ b 2baa90 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -116855,15 +116855,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2a3fd4 │ │ │ │ ldr r3, [pc, #-948] @ 2bb6c4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #-960] @ 2bb6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2bbd4c │ │ │ │ mov r3, r7 │ │ │ │ @@ -116942,25 +116942,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2bb6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bacd8 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bbb1c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2bbb1c │ │ │ │ @@ -116992,26 +116992,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2bb6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bb040 │ │ │ │ mov r0, #3 │ │ │ │ bl 545a5c │ │ │ │ b 2bacd8 │ │ │ │ bl 5461c8 │ │ │ │ b 2bacd8 │ │ │ │ ldr r2, [pc, #-1556] @ 2bb6e4 │ │ │ │ @@ -117031,15 +117031,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 523bf4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2bacd8 │ │ │ │ ldr r0, [pc, #-1620] @ 2bb6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2bacd8 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb6f4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbaa0 │ │ │ │ ldr r3, [pc, #-1632] @ 2bb708 │ │ │ │ @@ -117057,25 +117057,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2bb6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bbaa0 │ │ │ │ ldr r3, [pc, #-1768] @ 2bb6fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ba880 │ │ │ │ ldr r3, [pc, #-1776] @ 2bb708 │ │ │ │ @@ -117092,22 +117092,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2bb700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ba884 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2bb704 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bbacc │ │ │ │ @@ -117125,68 +117125,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2bb710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bbacc │ │ │ │ ldr r0, [pc, #-2004] @ 2bb714 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bb040 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2bb718 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bbaa0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d7408 │ │ │ │ + bl 9d7438 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2baa7c │ │ │ │ ldr r0, [pc, #-2096] @ 2bb71c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bacd8 │ │ │ │ ldr r0, [pc, #-2128] @ 2bb720 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ba880 │ │ │ │ ldr r0, [pc, #-2148] @ 2bb724 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bbacc │ │ │ │ ldr r3, [pc, #-2168] @ 2bb728 │ │ │ │ ldr r1, [pc, #-2168] @ 2bb72c │ │ │ │ ldr r0, [pc, #-2168] @ 2bb730 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2bb734 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -117307,18 +117307,18 @@ │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, lr, ip, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq lr, lr, r4, lsr #21 │ │ │ │ addseq lr, lr, r0, ror #20 │ │ │ │ - addeq pc, r6, ip, lsl #6 │ │ │ │ - addeq pc, r6, r8, ror #5 │ │ │ │ - rsbseq r2, r2, r4, lsl lr │ │ │ │ - rsbseq r3, r2, r4, lsr #1 │ │ │ │ + addeq pc, r6, ip, lsr r3 @ │ │ │ │ + addeq pc, r6, r8, lsl r3 @ │ │ │ │ + rsbseq r2, r2, r4, asr #28 │ │ │ │ + ldrsbeq r3, [r2], #-4 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2bc82c │ │ │ │ ldr r3, [pc, #1644] @ 2bc830 │ │ │ │ @@ -117357,15 +117357,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc22c │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -117398,15 +117398,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bc2b0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -117510,15 +117510,15 @@ │ │ │ │ bl 2b5ee4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b4880 │ │ │ │ ldr r1, [pc, #936] @ 2bc860 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b87c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc4ec │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -117661,23 +117661,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2bc87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bc380 │ │ │ │ ldr r3, [pc, #308] @ 2bc880 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bc5ec │ │ │ │ ldr r3, [pc, #276] @ 2bc874 │ │ │ │ @@ -117693,78 +117693,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2bc884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bc5ec │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2bc888 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bc380 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2bc88c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bc5ec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2bc890 │ │ │ │ ldr r1, [pc, #128] @ 2bc894 │ │ │ │ ldr r0, [pc, #128] @ 2bc898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bc89c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, lr, r4, asr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, lr, r8, lsr r9 │ │ │ │ - rsbseq r3, r2, r0, ror #12 │ │ │ │ + @ instruction: 0x00723690 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r3, r2, ip, asr #11 │ │ │ │ + ldrsheq r3, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffff9ef0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff844c │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r8, lsr #9 │ │ │ │ + ldrsbeq r3, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - rsbseq r3, r2, r0, asr #7 │ │ │ │ + ldrsheq r3, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x009ee4f0 │ │ │ │ andeq r5, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r2, r4, asr lr │ │ │ │ + rsbseq r3, r2, r4, lsl #29 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - rsbseq r3, r2, r0, lsr sp │ │ │ │ - rsbseq r3, r2, r0, lsl lr │ │ │ │ - rsbseq r3, r2, ip, asr #26 │ │ │ │ - addeq lr, r6, r8, lsr ip │ │ │ │ - rsbseq r2, r2, r4, ror #14 │ │ │ │ - ldrsheq r2, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r3, r2, r0, ror #26 │ │ │ │ + rsbseq r3, r2, r0, asr #28 │ │ │ │ + rsbseq r3, r2, ip, ror sp │ │ │ │ + addeq lr, r6, r8, ror #24 │ │ │ │ + @ instruction: 0x00722794 │ │ │ │ + rsbseq r2, r2, r4, lsr #20 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2bcf94 │ │ │ │ ldr r3, [pc, #1756] @ 2bcf98 │ │ │ │ @@ -117840,22 +117840,22 @@ │ │ │ │ bne 2bc980 │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7b971c │ │ │ │ + bl 7b974c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bcaec │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 7b9f28 │ │ │ │ + bl 7b9f58 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bcbcc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 24a7f4 │ │ │ │ @@ -117873,15 +117873,15 @@ │ │ │ │ bl 2b87c8 │ │ │ │ ldr r3, [pc, #1352] @ 2bcfa4 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 7b9f70 │ │ │ │ + bl 7b9fa0 │ │ │ │ ldr r2, [pc, #1328] @ 2bcfa8 │ │ │ │ ldr r3, [pc, #1308] @ 2bcf98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117896,34 +117896,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bccf4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbfd4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7b9f70 │ │ │ │ + bl 7b9fa0 │ │ │ │ b 2bca70 │ │ │ │ ldr r3, [pc, #1224] @ 2bcfa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bcc74 │ │ │ │ mov r9, #0 │ │ │ │ b 2bcabc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #1184] @ 2bcfa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2bcd8c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ b 2bcae4 │ │ │ │ ldr r3, [pc, #1148] @ 2bcfa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2bcae4 │ │ │ │ ldr r3, [pc, #1140] @ 2bcfac │ │ │ │ @@ -117945,40 +117945,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #1056] @ 2bcfb8 │ │ │ │ ldr r3, [pc, #1056] @ 2bcfbc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2bcfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcae4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #964] @ 2bcfa0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2bce1c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ b 2bcabc │ │ │ │ ldr r3, [pc, #964] @ 2bcfc4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bca40 │ │ │ │ ldr r3, [pc, #924] @ 2bcfb0 │ │ │ │ @@ -117994,22 +117994,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2bcfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bca40 │ │ │ │ ldr r3, [pc, #816] @ 2bcfac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcae4 │ │ │ │ ldr r3, [pc, #800] @ 2bcfb0 │ │ │ │ @@ -118026,15 +118026,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #752] @ 2bcfcc │ │ │ │ ldr r3, [pc, #752] @ 2bcfd0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2bcfd4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -118057,29 +118057,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #640] @ 2bcfd8 │ │ │ │ ldr r2, [pc, #640] @ 2bcfdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2bcfe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcabc │ │ │ │ ldr r3, [pc, #536] @ 2bcfac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcb10 │ │ │ │ ldr r3, [pc, #520] @ 2bcfb0 │ │ │ │ @@ -118095,27 +118095,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #500] @ 2bcfe4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2bcfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcb10 │ │ │ │ ldr r3, [pc, #392] @ 2bcfac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bcbec │ │ │ │ ldr r3, [pc, #376] @ 2bcfb0 │ │ │ │ @@ -118131,124 +118131,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #364] @ 2bcfec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2bcff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcbec │ │ │ │ ldr r0, [pc, #320] @ 2bcff4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bca40 │ │ │ │ ldr r1, [pc, #300] @ 2bcff8 │ │ │ │ ldr r3, [pc, #300] @ 2bcffc │ │ │ │ ldr r0, [pc, #300] @ 2bd000 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcabc │ │ │ │ ldr r0, [pc, #268] @ 2bd004 │ │ │ │ ldr r3, [pc, #268] @ 2bd008 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2bd00c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcae4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2bd010 │ │ │ │ ldr r0, [pc, #232] @ 2bd014 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcbec │ │ │ │ ldr r0, [pc, #208] @ 2bd018 │ │ │ │ ldr r3, [pc, #208] @ 2bd01c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2bd020 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcae4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2bd024 │ │ │ │ ldr r0, [pc, #172] @ 2bd028 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bcb10 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, lr, ip, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, lr, r0, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ umullseq lr, lr, ip, r0 @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, ip, r4, lsr #12 │ │ │ │ - ldrsheq r3, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r3, r2, r8, lsl #21 │ │ │ │ + rsbseq r3, ip, r4, asr r6 │ │ │ │ + rsbseq r3, r2, r0, lsr #22 │ │ │ │ + ldrheq r3, [r2], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - ldrsheq r3, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r3, ip, r0, ror #9 │ │ │ │ - rsbseq r3, r2, r0, lsl sl │ │ │ │ + rsbseq r3, r2, r8, lsr #22 │ │ │ │ + rsbseq r3, ip, r0, lsl r5 │ │ │ │ + rsbseq r3, r2, r0, asr #20 │ │ │ │ + rsbseq r3, r2, r4, ror r9 │ │ │ │ + @ instruction: 0x007c3494 │ │ │ │ + rsbseq r3, r2, r4, lsl sl │ │ │ │ + rsbseq r3, r2, r0, ror #17 │ │ │ │ rsbseq r3, r2, r4, asr #18 │ │ │ │ - rsbseq r3, ip, r4, ror #8 │ │ │ │ - rsbseq r3, r2, r4, ror #19 │ │ │ │ - ldrheq r3, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r3, r2, r4, lsl r9 │ │ │ │ - rsbseq r3, r2, r0, lsr #16 │ │ │ │ - @ instruction: 0x0072389c │ │ │ │ - @ instruction: 0x00723790 │ │ │ │ - ldrsheq r3, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r3, ip, ip, ror #5 │ │ │ │ - rsbseq r3, r2, r8, ror #16 │ │ │ │ + rsbseq r3, r2, r0, asr r8 │ │ │ │ + rsbseq r3, r2, ip, asr #17 │ │ │ │ + rsbseq r3, r2, r0, asr #15 │ │ │ │ + rsbseq r3, r2, r0, lsr #18 │ │ │ │ + rsbseq r3, ip, ip, lsl r3 │ │ │ │ + @ instruction: 0x00723898 │ │ │ │ + ldrsheq r3, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsheq r3, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r3, r2, ip, lsl r8 │ │ │ │ rsbseq r3, r2, r0, asr #15 │ │ │ │ - rsbseq r3, ip, r4, asr #5 │ │ │ │ - rsbseq r3, r2, ip, ror #15 │ │ │ │ - @ instruction: 0x00723790 │ │ │ │ - ldrsheq r3, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, r2, r4, lsr #16 │ │ │ │ + rsbseq r3, r2, r0, lsr #15 │ │ │ │ + rsbseq r3, ip, r4, lsr #5 │ │ │ │ + rsbseq r3, r2, r8, ror #14 │ │ │ │ rsbseq r3, r2, r0, ror r7 │ │ │ │ - rsbseq r3, ip, r4, ror r2 │ │ │ │ - rsbseq r3, r2, r8, lsr r7 │ │ │ │ - rsbseq r3, r2, r0, asr #14 │ │ │ │ - rsbseq r3, r2, ip, lsl #15 │ │ │ │ - rsbseq r3, r2, ip, lsl r7 │ │ │ │ + ldrheq r3, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r2, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1140] @ 2bd4c0 │ │ │ │ @@ -118286,97 +118286,97 @@ │ │ │ │ bl 248a0c │ │ │ │ add r3, pc, #1000 @ 0x3e8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 755244 │ │ │ │ + bl 755274 │ │ │ │ ldr r3, [pc, #1000] @ 2bd4d4 │ │ │ │ ldr r2, [pc, #1000] @ 2bd4d8 │ │ │ │ ldr r1, [pc, #1000] @ 2bd4dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 755244 │ │ │ │ + bl 755274 │ │ │ │ ldr r1, [pc, #960] @ 2bd4e0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r1, [pc, #940] @ 2bd4e4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r1, [pc, #924] @ 2bd4e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #904] @ 2bd4ec │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #884] @ 2bd4f0 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #864] @ 2bd4f4 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #844] @ 2bd4f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #824] @ 2bd4fc │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r1, [pc, #808] @ 2bd500 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #788] @ 2bd504 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #768] @ 2bd508 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #748] @ 2bd50c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd56c │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -118394,15 +118394,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2a038c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7ace10 │ │ │ │ + bl 7ace40 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bd638 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2bd61c │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -118415,56 +118415,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248a0c │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 7a53c0 │ │ │ │ + bl 7a53f0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd330 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2b29a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd360 │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 966958 │ │ │ │ + bl 966988 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bd38c │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2b2df4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2bd38c │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 96fa98 │ │ │ │ + bl 96fac8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9668fc │ │ │ │ + bl 96692c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b23f0 │ │ │ │ ldr r2, [pc, #372] @ 2bd514 │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -118472,22 +118472,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r2, [pc, #324] @ 2bd518 │ │ │ │ ldr r0, [pc, #324] @ 2bd51c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -118539,51 +118539,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq sp, lr, r4, asr #21 │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ umullseq sp, lr, r8, sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - addeq lr, r6, ip, asr r3 │ │ │ │ - ldrsbeq lr, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq lr, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r3, r2, r0, asr #14 │ │ │ │ + addeq lr, r6, ip, lsl #7 │ │ │ │ + rsbseq lr, r1, ip, lsl #18 │ │ │ │ + rsbseq lr, r1, r0, lsr #18 │ │ │ │ + rsbseq r3, r2, r0, ror r7 │ │ │ │ + rsbseq r3, r2, r8, ror #14 │ │ │ │ + rsbseq r3, r2, r4, ror #14 │ │ │ │ + rsbseq r3, r2, r0, ror #14 │ │ │ │ + rsbseq r3, r2, r8, asr r7 │ │ │ │ + rsbseq r3, r2, r4, asr r7 │ │ │ │ + rsbseq r3, r2, r4, asr r7 │ │ │ │ + rsbseq r3, r2, r0, asr r7 │ │ │ │ + rsbseq r3, r2, r0, asr r7 │ │ │ │ + rsbseq r3, r2, r4, asr #14 │ │ │ │ rsbseq r3, r2, r8, lsr r7 │ │ │ │ - rsbseq r3, r2, r4, lsr r7 │ │ │ │ rsbseq r3, r2, r0, lsr r7 │ │ │ │ - rsbseq r3, r2, r8, lsr #14 │ │ │ │ - rsbseq r3, r2, r4, lsr #14 │ │ │ │ - rsbseq r3, r2, r4, lsr #14 │ │ │ │ - rsbseq r3, r2, r0, lsr #14 │ │ │ │ - rsbseq r3, r2, r0, lsr #14 │ │ │ │ - rsbseq r3, r2, r4, lsl r7 │ │ │ │ - rsbseq r3, r2, r8, lsl #14 │ │ │ │ - rsbseq r3, r2, r0, lsl #14 │ │ │ │ andeq r5, r0, ip, lsr #6 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - rsbseq r3, r2, ip, asr r5 │ │ │ │ + rsbseq r3, r2, ip, lsl #11 │ │ │ │ @ instruction: 0xffff636c │ │ │ │ umullseq sp, lr, ip, r6 │ │ │ │ andeq r2, r0, ip, lsr #11 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r3, r2, r4, ror #6 │ │ │ │ + @ instruction: 0x00723394 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ addseq sp, lr, ip, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00004bb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r3, [r2], #-0 @ │ │ │ │ rsbseq r3, r2, r0, lsr #2 │ │ │ │ - addeq sp, r6, r4, lsr #26 │ │ │ │ - rsbseq r1, r2, r0, asr r8 │ │ │ │ - rsbseq r1, r2, r0, ror #21 │ │ │ │ + rsbseq r3, r2, r0, asr r1 │ │ │ │ + addeq sp, r6, r4, asr sp │ │ │ │ + rsbseq r1, r2, r0, lsl #17 │ │ │ │ + rsbseq r1, r2, r0, lsl fp │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2bd23c │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -118592,15 +118592,15 @@ │ │ │ │ b 2bd244 │ │ │ │ ldr r2, [pc, #-116] @ 2bd524 │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ b 2bd2e8 │ │ │ │ ldr r1, [pc, #-144] @ 2bd528 │ │ │ │ ldr r3, [pc, #-144] @ 2bd52c │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2bd71c │ │ │ │ @@ -118626,15 +118626,15 @@ │ │ │ │ bl 2a7a7c │ │ │ │ b 2bd424 │ │ │ │ ldr r2, [pc, #-232] @ 2bd53c │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ b 2bd2e8 │ │ │ │ bl 249078 │ │ │ │ b 2bd2a0 │ │ │ │ ldr r2, [pc, #-264] @ 2bd540 │ │ │ │ ldr r3, [pc, #-264] @ 2bd544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118669,28 +118669,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2bd554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bd0a4 │ │ │ │ ldr r0, [pc, #-432] @ 2bd558 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bd09c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2bd55c │ │ │ │ ldr r1, [pc, #-456] @ 2bd560 │ │ │ │ ldr r0, [pc, #-456] @ 2bd564 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2bd568 │ │ │ │ @@ -118714,53 +118714,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2bd800 │ │ │ │ ldr r1, [pc, #108] @ 2bd818 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr ip, [pc, #100] @ 2bd81c │ │ │ │ ldr r2, [pc, #100] @ 2bd820 │ │ │ │ ldr r1, [pc, #100] @ 2bd824 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7ad5bc │ │ │ │ + bl 7ad5ec │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2bd02c │ │ │ │ ldr r1, [pc, #32] @ 2bd828 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2bd7ac │ │ │ │ - addeq sp, r6, r4, ror #25 │ │ │ │ - rsbseq lr, r1, r8, ror #4 │ │ │ │ - rsbseq lr, r1, r4, asr r2 │ │ │ │ - ldrheq r3, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - umulleq sp, r6, r0, ip │ │ │ │ - rsbseq lr, r1, r0, lsl r2 │ │ │ │ - rsbseq lr, r1, ip, lsl r2 │ │ │ │ - rsbseq r3, r2, ip, asr #2 │ │ │ │ + addeq sp, r6, r4, lsl sp │ │ │ │ + @ instruction: 0x0071e298 │ │ │ │ + rsbseq lr, r1, r4, lsl #5 │ │ │ │ + rsbseq r3, r2, r8, ror #3 │ │ │ │ + addeq sp, r6, r0, asr #25 │ │ │ │ + rsbseq lr, r1, r0, asr #4 │ │ │ │ + rsbseq lr, r1, ip, asr #4 │ │ │ │ + rsbseq r3, r2, ip, ror r1 │ │ │ │ │ │ │ │ 002bd82c : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -118804,15 +118804,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 9c8ab8 │ │ │ │ + bl 9c8ae8 │ │ │ │ ldr r6, [pc, #436] @ 2bdaa0 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2bd988 │ │ │ │ ldr r1, [pc, #424] @ 2bdaa4 │ │ │ │ ldr r3, [pc, #424] @ 2bdaa8 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -118848,23 +118848,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #280] @ 2bdab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2bd9c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbfd4 │ │ │ │ b 2bd944 │ │ │ │ ldr r3, [pc, #240] @ 2bdab8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -118882,35 +118882,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #160] @ 2bdac4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2bdac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bd9ac │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2bdacc │ │ │ │ ldr r0, [pc, #116] @ 2bdad0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bd9ac │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2bdad4 │ │ │ │ ldr r1, [pc, #88] @ 2bdad8 │ │ │ │ ldr r0, [pc, #88] @ 2bdadc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2bdae0 │ │ │ │ @@ -118925,21 +118925,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ addseq sp, lr, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r2, r8, asr #30 │ │ │ │ - ldrsheq r2, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r2, r2, r4, lsl pc │ │ │ │ - rsbseq r2, r2, ip, lsr ip │ │ │ │ - addeq sp, r6, ip, asr #19 │ │ │ │ - ldrsheq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r1, r2, r8, lsl #15 │ │ │ │ + rsbseq r2, r2, r8, ror pc │ │ │ │ + rsbseq r2, r2, r0, lsr #24 │ │ │ │ + rsbseq r2, r2, r4, asr #30 │ │ │ │ + rsbseq r2, r2, ip, ror #24 │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ + rsbseq r1, r2, r8, lsr #10 │ │ │ │ + ldrheq r1, [r2], #-120 @ 0xffffff88 @ │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2bdf84 │ │ │ │ ldr ip, [pc, #1160] @ 2bdf88 │ │ │ │ @@ -119116,22 +119116,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2bdfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdcd8 │ │ │ │ ldr r3, [pc, #460] @ 2bdfbc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdcf4 │ │ │ │ @@ -119148,28 +119148,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #372] @ 2bdfc0 │ │ │ │ ldr r3, [pc, #372] @ 2bdfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2bdfc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bdcf4 │ │ │ │ ldr r3, [pc, #328] @ 2bdfcc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bdd50 │ │ │ │ ldr r3, [pc, #280] @ 2bdfb0 │ │ │ │ @@ -119186,85 +119186,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2bdfd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bdd50 │ │ │ │ ldr r0, [pc, #208] @ 2bdfd4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2bdcd8 │ │ │ │ ldr r0, [pc, #184] @ 2bdfd8 │ │ │ │ ldr r3, [pc, #184] @ 2bdfdc │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2bdfe0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bdcf4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2bdfe4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bdd50 │ │ │ │ ldr r3, [pc, #128] @ 2bdfe8 │ │ │ │ ldr r1, [pc, #128] @ 2bdfec │ │ │ │ ldr r0, [pc, #128] @ 2bdff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2bdff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, lr, r4, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r2, ip, asr #28 │ │ │ │ + rsbseq r2, r2, ip, ror lr │ │ │ │ addseq ip, lr, r8, asr #31 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x009ecefc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffab50 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r2, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r2, r2, ip, ror #23 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r2, ip, r0, ror r3 │ │ │ │ - rsbseq r2, r2, r8, asr #23 │ │ │ │ - rsbseq r2, r2, r0, asr #15 │ │ │ │ + rsbseq r2, ip, r0, lsr #7 │ │ │ │ + ldrsheq r2, [r2], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsheq r2, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq r2, r2, r0, ror r8 │ │ │ │ - ldrsbeq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x007c229c │ │ │ │ - rsbseq r2, r2, ip, ror #21 │ │ │ │ - rsbseq r2, r2, r8, ror #14 │ │ │ │ - rsbseq r2, r2, r8, asr r8 │ │ │ │ - addeq sp, r6, r0, ror #9 │ │ │ │ - rsbseq r1, r2, ip │ │ │ │ - @ instruction: 0x0072129c │ │ │ │ + rsbseq r2, r2, r0, lsr #17 │ │ │ │ + rsbseq r2, r2, r8, lsl #22 │ │ │ │ + rsbseq r2, ip, ip, asr #5 │ │ │ │ + rsbseq r2, r2, ip, lsl fp │ │ │ │ + @ instruction: 0x00722798 │ │ │ │ + rsbseq r2, r2, r8, lsl #17 │ │ │ │ + addeq sp, r6, r0, lsl r5 │ │ │ │ + rsbseq r1, r2, ip, lsr r0 │ │ │ │ + rsbseq r1, r2, ip, asr #5 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2be418 │ │ │ │ ldr r3, [pc, #1032] @ 2be41c │ │ │ │ @@ -119354,24 +119354,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2be440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be05c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2b8018 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b87c8 │ │ │ │ b 2be0fc │ │ │ │ @@ -119393,22 +119393,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2be448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2be44c │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be258 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -119435,28 +119435,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #396] @ 2be454 │ │ │ │ ldr r3, [pc, #396] @ 2be458 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2be45c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be05c │ │ │ │ ldr r3, [pc, #352] @ 2be460 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2be264 │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -119464,15 +119464,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2be464 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be05c │ │ │ │ ldr r3, [pc, #296] @ 2be468 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2be108 │ │ │ │ ldr r3, [pc, #228] @ 2be438 │ │ │ │ @@ -119489,74 +119489,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2be46c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be108 │ │ │ │ ldr r0, [pc, #176] @ 2be470 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be234 │ │ │ │ ldr r0, [pc, #156] @ 2be474 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be108 │ │ │ │ ldr r0, [pc, #136] @ 2be478 │ │ │ │ ldr r3, [pc, #136] @ 2be47c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2be480 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2be05c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, lr, r4, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, lr, r0, ror #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, lr, r8, lsr #21 │ │ │ │ - addeq sp, r6, r6, asr #6 │ │ │ │ + addeq sp, r6, r6, ror r3 │ │ │ │ @ instruction: 0xffffa798 │ │ │ │ andeq r5, r0, r0, lsl #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r2, r4, lsr #17 │ │ │ │ + ldrsbeq r2, [r2], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbseq r2, r2, r8, ror #14 │ │ │ │ - addeq sp, r6, lr, asr #3 │ │ │ │ + @ instruction: 0x00722798 │ │ │ │ + strdeq sp, [r6], lr │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrsheq r1, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, r2, ip, lsl r8 │ │ │ │ - rsbseq r2, r2, r4, asr #6 │ │ │ │ - addeq sp, r6, r2, lsr #2 │ │ │ │ - rsbseq r2, r2, r4, ror r7 │ │ │ │ + rsbseq r1, ip, r4, lsr #30 │ │ │ │ + rsbseq r2, r2, ip, asr #16 │ │ │ │ + rsbseq r2, r2, r4, ror r3 │ │ │ │ + addeq sp, r6, r2, asr r1 │ │ │ │ + rsbseq r2, r2, r4, lsr #15 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - ldrheq r2, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r2, r2, ip, lsl r6 │ │ │ │ - ldrsbeq r2, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r1, ip, ip, asr #27 │ │ │ │ - rsbseq r2, r2, ip, ror #13 │ │ │ │ - @ instruction: 0x00722298 │ │ │ │ + rsbseq r2, r2, r4, ror #7 │ │ │ │ + rsbseq r2, r2, ip, asr #12 │ │ │ │ + rsbseq r2, r2, r0, lsl #8 │ │ │ │ + ldrsheq r1, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, r2, ip, lsl r7 │ │ │ │ + rsbseq r2, r2, r8, asr #5 │ │ │ │ │ │ │ │ 002be484 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -119647,35 +119647,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2be5c8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2be594 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2be668 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -119727,20 +119727,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2be74c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbseq r2, r2, r8, ror r2 │ │ │ │ + rsbseq r2, r2, r8, lsr #5 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - addeq ip, r6, r8, lsr sp │ │ │ │ - rsbseq r0, r2, r4, ror #16 │ │ │ │ - ldrsheq r0, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + addeq ip, r6, r8, ror #26 │ │ │ │ + @ instruction: 0x00720894 │ │ │ │ + rsbseq r0, r2, r4, lsr #22 │ │ │ │ andeq r0, r0, r9, lsl #13 │ │ │ │ │ │ │ │ 002be750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -119819,22 +119819,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2be898 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2be840 │ │ │ │ ldr r0, [pc, #28] @ 2be8b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8be4e4 │ │ │ │ + bl 8be514 │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq sl, pc, r8, lsl #30 │ │ │ │ - rsbseq r2, r2, r0, ror r2 │ │ │ │ + rsbseq r2, r2, r0, lsr #5 │ │ │ │ │ │ │ │ 002be8b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2be954 │ │ │ │ @@ -119891,17 +119891,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2be9d4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2be9b8 │ │ │ │ - bl 7b0308 │ │ │ │ + bl 7b0338 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b30b4 │ │ │ │ @@ -119919,21 +119919,21 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #40] @ 2bea2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #32] @ 2bea30 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ b 2be9d4 │ │ │ │ umullseq sl, pc, r8, sp @ │ │ │ │ - rsbseq r0, r2, r0, lsl #27 │ │ │ │ - addeq ip, r6, ip, asr #20 │ │ │ │ - rsbseq r0, r2, r0, ror r5 │ │ │ │ + ldrheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + addeq ip, r6, ip, ror sl │ │ │ │ + rsbseq r0, r2, r0, lsr #11 │ │ │ │ andeq r0, r0, r3, lsr #31 │ │ │ │ │ │ │ │ 002bea34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -119965,25 +119965,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bea94 │ │ │ │ ldr r0, [pc, #3816] @ 2bf9a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d098 │ │ │ │ + bl 99d0c8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3640 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2beeac │ │ │ │ ldr r1, [pc, #3784] @ 2bf9ac │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r1, [pc, #3768] @ 2bf9b0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -119996,68 +119996,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2bf9b4 │ │ │ │ ldr r9, [pc, #3716] @ 2bf9b8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r1, [pc, #3624] @ 2bf9bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2bf468 │ │ │ │ ldr r1, [pc, #3596] @ 2bf9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2bedb4 │ │ │ │ ldr r1, [pc, #3572] @ 2bf9c4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bebf0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7c27d4 │ │ │ │ + bl 7c2804 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2bf4f0 │ │ │ │ ldr r2, [pc, #3536] @ 2bf9c8 │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 99c6bc │ │ │ │ + bl 99c6ec │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -120081,15 +120081,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c6e0 │ │ │ │ + bl 99c710 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2bec38 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -120099,15 +120099,15 @@ │ │ │ │ beq 2bf5c8 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2bf9cc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 99c6bc │ │ │ │ + bl 99c6ec │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -120147,49 +120147,49 @@ │ │ │ │ bne 2bf5b4 │ │ │ │ mov r0, #8 │ │ │ │ bl 248a0c │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 99c6e0 │ │ │ │ + bl 99c710 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bed00 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2bf9d0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf3f8 │ │ │ │ ldr r1, [pc, #3072] @ 2bf9d4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2beef0 │ │ │ │ ldr r3, [pc, #3052] @ 2bf9d8 │ │ │ │ ldr r2, [pc, #3052] @ 2bf9dc │ │ │ │ ldr r1, [pc, #3052] @ 2bf9e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2bf9e4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3640 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bee28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2beeac │ │ │ │ ldr r2, [pc, #2988] @ 2bf9e8 │ │ │ │ ldr r3, [pc, #2912] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120197,32 +120197,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2bf4bc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 94b5d0 │ │ │ │ + b 94b600 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99d098 │ │ │ │ + bl 99d0c8 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2beacc │ │ │ │ ldr r3, [pc, #2916] @ 2bf9ec │ │ │ │ ldr ip, [pc, #2916] @ 2bf9f0 │ │ │ │ ldr r1, [pc, #2916] @ 2bf9f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2bf9f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #2888] @ 2bf9fc │ │ │ │ ldr r3, [pc, #2792] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120234,93 +120234,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7bc808 │ │ │ │ + bl 7bc838 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2bee10 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7b9704 │ │ │ │ + bl 7b9734 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2bf584 │ │ │ │ ldr r1, [pc, #2776] @ 2bfa00 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r1, [pc, #2760] @ 2bfa04 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2bfa08 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r1, [pc, #2732] @ 2bfa0c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2befd0 │ │ │ │ - bl 758c40 │ │ │ │ + bl 758c70 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7588f4 │ │ │ │ + bl 758924 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf5dc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2bf610 │ │ │ │ - bl 755244 │ │ │ │ + bl 755274 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 7bda70 │ │ │ │ + bl 7bdaa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bee10 │ │ │ │ ldr r1, [pc, #2616] @ 2bfa10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2beffc │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf644 │ │ │ │ ldr r1, [pc, #2576] @ 2bfa14 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2bf554 │ │ │ │ ldr r1, [pc, #2540] @ 2bfa18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf4e8 │ │ │ │ ldr r1, [pc, #2520] @ 2bfa1c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf5d4 │ │ │ │ @@ -120339,37 +120339,37 @@ │ │ │ │ bne 2bf7d8 │ │ │ │ ldr r1, [pc, #2460] @ 2bfa28 │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r1, [pc, #2436] @ 2bfa2c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r1, [pc, #2412] @ 2bfa30 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2bfa34 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2bf114 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -120421,34 +120421,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf688 │ │ │ │ ldr r1, [pc, #2160] @ 2bfa48 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf6a0 │ │ │ │ mov r1, sl │ │ │ │ bl 524f40 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2bee10 │ │ │ │ ldr r1, [pc, #2112] @ 2bfa4c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bf6ec │ │ │ │ ldr r1, [pc, #2092] @ 2bfa50 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1594 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -120479,104 +120479,104 @@ │ │ │ │ beq 2bf6ac │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf8d8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf968 │ │ │ │ - bl 7a53d0 │ │ │ │ + bl 7a5400 │ │ │ │ ldr r3, [pc, #1916] @ 2bfa54 │ │ │ │ ldr r2, [pc, #1916] @ 2bfa58 │ │ │ │ ldr r1, [pc, #1916] @ 2bfa5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1884] @ 2bfa60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a572c │ │ │ │ + bl 7a575c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2bf954 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bd02c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ ldr r1, [pc, #1820] @ 2bfa64 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf3bc │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf3bc │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf3bc │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2bf6e0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf3a8 │ │ │ │ ldr r0, [pc, #1740] @ 2bfa68 │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8be4e4 │ │ │ │ + bl 8be514 │ │ │ │ mov r0, r4 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bf3bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ ldr r2, [pc, #1704] @ 2bfa6c │ │ │ │ ldr r3, [pc, #1496] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bee58 │ │ │ │ b 2bf4bc │ │ │ │ ldr r0, [pc, #1668] @ 2bfa70 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99d098 │ │ │ │ + bl 99d0c8 │ │ │ │ b 2bee80 │ │ │ │ ldr r1, [pc, #1652] @ 2bfa74 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 99c8e4 │ │ │ │ + bl 99c914 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2bef0c │ │ │ │ b 2bef20 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf4c0 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ ldr r2, [pc, #1596] @ 2bfa78 │ │ │ │ ldr r3, [pc, #1376] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120588,20 +120588,20 @@ │ │ │ │ b 2b3640 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2bedb4 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2bf424 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf434 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ ldr r2, [pc, #1500] @ 2bfa7c │ │ │ │ ldr r3, [pc, #1276] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -120626,52 +120626,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2bfa8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2bfa90 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #1392] @ 2bfa94 │ │ │ │ ldr r3, [pc, #1144] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2bf458 │ │ │ │ b 2bf4bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99d098 │ │ │ │ + bl 99d0c8 │ │ │ │ b 2bee80 │ │ │ │ ldr r3, [pc, #1340] @ 2bfa98 │ │ │ │ ldr r2, [pc, #1340] @ 2bfa9c │ │ │ │ ldr r1, [pc, #1340] @ 2bfaa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2bfaa4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ ldr r3, [pc, #1308] @ 2bfaa8 │ │ │ │ ldr r2, [pc, #1308] @ 2bfaac │ │ │ │ ldr r1, [pc, #1308] @ 2bfab0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2bfab4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 24b034 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2bed84 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -120686,40 +120686,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2bfac0 │ │ │ │ ldr r2, [pc, #1228] @ 2bfac4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ ldr r3, [pc, #1200] @ 2bfac8 │ │ │ │ ldr r1, [pc, #1200] @ 2bfacc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2bfad0 │ │ │ │ ldr r2, [pc, #1192] @ 2bfad4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ ldr r3, [pc, #1164] @ 2bfad8 │ │ │ │ ldr r2, [pc, #1164] @ 2bfadc │ │ │ │ ldr r1, [pc, #1164] @ 2bfae0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2bfae4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ mov r0, sl │ │ │ │ bl 2d2310 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf1c0 │ │ │ │ b 2bee10 │ │ │ │ ldr r0, [pc, #1112] @ 2bfae8 │ │ │ │ @@ -120737,25 +120737,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2b30b4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2bf8bc │ │ │ │ ldr r1, [pc, #1052] @ 2bfaec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bf8a0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2bf3b4 │ │ │ │ b 2bf3bc │ │ │ │ bl 2a13b4 │ │ │ │ mov r5, r0 │ │ │ │ b 2bf25c │ │ │ │ mov r0, sl │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 2bee10 │ │ │ │ ldr r3, [pc, #996] @ 2bfaf0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2bf178 │ │ │ │ ldr r3, [pc, #980] @ 2bfaf4 │ │ │ │ @@ -120776,26 +120776,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2bfafc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bf178 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2beeac │ │ │ │ ldr r2, [pc, #844] @ 2bfb00 │ │ │ │ ldr r3, [pc, #488] @ 2bf9a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -120812,15 +120812,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2bfb10 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bee10 │ │ │ │ ldr r3, [pc, #736] @ 2bfaf0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf1b8 │ │ │ │ @@ -120841,192 +120841,192 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2bfb14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bf1b8 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2bf6e0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2bf6e0 │ │ │ │ b 2bf370 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3640 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2bee34 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ b 2bee34 │ │ │ │ ldr r3, [pc, #568] @ 2bfb18 │ │ │ │ ldr r2, [pc, #568] @ 2bfb1c │ │ │ │ ldr r1, [pc, #568] @ 2bfb20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #544] @ 2bfb24 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3640 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b5d0 │ │ │ │ + bl 94b600 │ │ │ │ b 2bee34 │ │ │ │ ldr r0, [pc, #520] @ 2bfb28 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bf178 │ │ │ │ ldr r0, [pc, #496] @ 2bfb2c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2bf1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b3640 │ │ │ │ b 2bee34 │ │ │ │ ldr r3, [pc, #448] @ 2bfb30 │ │ │ │ ldr r2, [pc, #448] @ 2bfb34 │ │ │ │ ldr r1, [pc, #448] @ 2bfb38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #432] @ 2bfb3c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2bf95c │ │ │ │ addseq ip, lr, r8, asr #1 │ │ │ │ ldrheq ip, [lr], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq sl, pc, ip, ip @ │ │ │ │ addseq sl, pc, r8, asr #24 │ │ │ │ - @ instruction: 0x00722390 │ │ │ │ - ldrsheq sp, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r2, r2, r0, asr #32 │ │ │ │ - rsbseq r2, r2, r4, asr #32 │ │ │ │ - rsbseq r8, ip, ip, lsl #31 │ │ │ │ - rsbseq ip, r2, r4, ror #18 │ │ │ │ - ldrheq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r8, ip, r4, lsl pc │ │ │ │ - ldrheq r1, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r1, r2, r0, lsl #28 │ │ │ │ - @ instruction: 0x007e5198 │ │ │ │ - addeq ip, r6, r8, asr r6 │ │ │ │ - ldrsbeq r1, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq r0, r2, r8, ror r1 │ │ │ │ + rsbseq r2, r2, r0, asr #7 │ │ │ │ + rsbseq sp, sp, r4, lsr #18 │ │ │ │ + rsbseq r2, r2, r0, ror r0 │ │ │ │ + rsbseq r2, r2, r4, ror r0 │ │ │ │ + ldrheq r8, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x0072c994 │ │ │ │ + rsbseq r1, r2, r0, ror #31 │ │ │ │ + rsbseq r8, ip, r4, asr #30 │ │ │ │ + rsbseq r1, r2, r0, ror #29 │ │ │ │ + rsbseq r1, r2, r0, lsr lr │ │ │ │ + rsbseq r5, lr, r8, asr #3 │ │ │ │ + addeq ip, r6, r8, lsl #13 │ │ │ │ + rsbseq r1, r2, ip, lsl #28 │ │ │ │ + rsbseq r0, r2, r8, lsr #3 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ @ instruction: 0x009ebcd8 │ │ │ │ - addeq ip, r6, r0, asr #11 │ │ │ │ - rsbseq r1, r2, r8, asr #25 │ │ │ │ - rsbseq r0, r2, r8, ror #1 │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ + ldrsheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r0, r2, r8, lsl r1 │ │ │ │ andeq r0, r0, sl, asr #31 │ │ │ │ addseq fp, lr, r0, ror #24 │ │ │ │ - rsbseq r1, r2, r8, lsl #26 │ │ │ │ - rsbseq r1, r2, r0, lsl #26 │ │ │ │ - ldrheq fp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r8, ip, r8, ror #23 │ │ │ │ - rsbseq r1, r2, r8, ror ip │ │ │ │ - ldrsbeq r1, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - ldrheq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - addeq ip, r1, r4, ror sp │ │ │ │ - ldrheq r1, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - ldrheq r1, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq sl, ip, r8, asr #12 │ │ │ │ + rsbseq r1, r2, r8, lsr sp │ │ │ │ + rsbseq r1, r2, r0, lsr sp │ │ │ │ + rsbseq fp, r1, r8, ror #21 │ │ │ │ + rsbseq r8, ip, r8, lsl ip │ │ │ │ rsbseq r1, r2, r8, lsr #25 │ │ │ │ - @ instruction: 0x00721c94 │ │ │ │ - rsbseq r1, r2, r8, lsl #25 │ │ │ │ + rsbseq r1, r2, r0, lsl #26 │ │ │ │ + rsbseq sp, r2, r0, ror #27 │ │ │ │ + addeq ip, r1, r4, lsr #27 │ │ │ │ + rsbseq r1, r2, ip, ror #25 │ │ │ │ + rsbseq r1, r2, r4, ror #25 │ │ │ │ + rsbseq sl, ip, r8, ror r6 │ │ │ │ + ldrsbeq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r2, r4, asr #25 │ │ │ │ + ldrheq r1, [r2], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - rsbseq r1, r2, r8, lsr ip │ │ │ │ - rsbseq lr, r1, ip, lsr sp │ │ │ │ - addeq r6, r1, ip, asr #25 │ │ │ │ - addeq ip, r6, r0, ror r1 │ │ │ │ - ldrsheq ip, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, r1, r4, lsl #14 │ │ │ │ - rsbseq r1, r2, r0, ror fp │ │ │ │ - ldrheq sp, [sp], #-0 @ │ │ │ │ - rsbseq r1, r2, r0, ror #21 │ │ │ │ + rsbseq r1, r2, r8, ror #24 │ │ │ │ + rsbseq lr, r1, ip, ror #26 │ │ │ │ + strdeq r6, [r1], ip │ │ │ │ + addeq ip, r6, r0, lsr #3 │ │ │ │ + rsbseq ip, r1, r0, lsr #14 │ │ │ │ + rsbseq ip, r1, r4, lsr r7 │ │ │ │ + rsbseq r1, r2, r0, lsr #23 │ │ │ │ + rsbseq sp, sp, r0, ror #1 │ │ │ │ + rsbseq r1, r2, r0, lsl fp │ │ │ │ addseq fp, lr, r0, asr r7 │ │ │ │ addseq sl, pc, ip, lsl r3 @ │ │ │ │ - rsbseq r4, lr, ip, ror #22 │ │ │ │ + @ instruction: 0x007e4b9c │ │ │ │ @ instruction: 0x009eb6d8 │ │ │ │ addseq fp, lr, r4, ror r6 │ │ │ │ addseq fp, lr, ip, asr #12 │ │ │ │ - @ instruction: 0x00721694 │ │ │ │ - addeq fp, r6, r8, asr #30 │ │ │ │ - rsbseq pc, r1, ip, ror #20 │ │ │ │ + rsbseq r1, r2, r4, asr #13 │ │ │ │ + addeq fp, r6, r8, ror pc │ │ │ │ + @ instruction: 0x0071fa9c │ │ │ │ andeq r0, r0, fp, lsl pc │ │ │ │ @ instruction: 0x009eb5f0 │ │ │ │ + addeq fp, r6, r8, lsl pc │ │ │ │ + ldrheq r1, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq pc, r1, r8, lsr sl @ │ │ │ │ + andeq r1, r0, lr, lsl r0 │ │ │ │ addeq fp, r6, r8, ror #29 │ │ │ │ - rsbseq r1, r2, r0, lsl #15 │ │ │ │ + rsbseq r1, r2, r0, lsr #13 │ │ │ │ rsbseq pc, r1, r8, lsl #20 │ │ │ │ - andeq r1, r0, lr, lsl r0 │ │ │ │ - @ instruction: 0x0086beb8 │ │ │ │ - rsbseq r1, r2, r0, ror r6 │ │ │ │ - ldrsbeq pc, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, sp, ror #31 │ │ │ │ - rsbseq r1, r2, r8, ror r6 │ │ │ │ - rsbseq pc, r1, r0, lsl #19 │ │ │ │ - addeq fp, r6, r8, asr lr │ │ │ │ + rsbseq r1, r2, r8, lsr #13 │ │ │ │ + ldrheq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + addeq fp, r6, r8, lsl #29 │ │ │ │ andeq r1, r0, r2 │ │ │ │ - rsbseq r1, r2, r4, ror #12 │ │ │ │ - rsbseq pc, r1, ip, asr #18 │ │ │ │ - addeq fp, r6, r4, lsr #28 │ │ │ │ + @ instruction: 0x00721694 │ │ │ │ + rsbseq pc, r1, ip, ror r9 @ │ │ │ │ + addeq fp, r6, r4, asr lr │ │ │ │ andeq r1, r0, sl │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ - rsbseq r1, r2, r8, asr r6 │ │ │ │ - rsbseq pc, r1, r8, lsl r9 @ │ │ │ │ + addeq fp, r6, r8, lsr #28 │ │ │ │ + rsbseq r1, r2, r8, lsl #13 │ │ │ │ + rsbseq pc, r1, r8, asr #18 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ @ instruction: 0xffff9b20 │ │ │ │ - rsbseq ip, sp, r8, lsr #26 │ │ │ │ + rsbseq ip, sp, r8, asr sp │ │ │ │ andeq r5, r0, ip, lsl #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r2, r0, ror #11 │ │ │ │ + rsbseq r1, r2, r0, lsl r6 │ │ │ │ addseq fp, lr, r0, ror #6 │ │ │ │ - addeq fp, r6, r4, ror #24 │ │ │ │ - rsbseq r1, r2, r0, asr r5 │ │ │ │ - rsbseq pc, r1, r4, lsl #15 │ │ │ │ + umulleq fp, r6, r4, ip │ │ │ │ + rsbseq r1, r2, r0, lsl #11 │ │ │ │ + ldrheq pc, [r1], #-116 @ 0xffffff8c @ │ │ │ │ andeq r1, r0, fp, lsr #32 │ │ │ │ - rsbseq r1, r2, r4, ror #9 │ │ │ │ - addeq fp, r6, r4, ror #22 │ │ │ │ - rsbseq r1, r2, r8, lsr r5 │ │ │ │ - rsbseq pc, r1, ip, lsl #13 │ │ │ │ + rsbseq r1, r2, r4, lsl r5 │ │ │ │ + umulleq fp, r6, r4, fp │ │ │ │ + rsbseq r1, r2, r8, ror #10 │ │ │ │ + ldrheq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, r3, ror #30 │ │ │ │ - rsbseq r1, r2, ip, lsr #9 │ │ │ │ - rsbseq r1, r2, r8, lsl #9 │ │ │ │ - ldrdeq fp, [r6], r4 │ │ │ │ - ldrsbeq r1, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ + ldrsbeq r1, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + ldrheq r1, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq fp, r6, r4, lsl #22 │ │ │ │ + rsbseq r1, r2, r0, lsl #10 │ │ │ │ + rsbseq pc, r1, r4, lsr #12 │ │ │ │ andeq r0, r0, r7, ror #30 │ │ │ │ │ │ │ │ 002bfb40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -121048,73 +121048,73 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfb7c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7a55a4 │ │ │ │ + bl 7a55d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfc14 │ │ │ │ ldr r3, [pc, #120] @ 2bfc34 │ │ │ │ ldr r2, [pc, #120] @ 2bfc38 │ │ │ │ ldr r1, [pc, #120] @ 2bfc3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #92] @ 2bfc40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2bd02c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7553d4 │ │ │ │ + b 755404 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfba0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x009f9bb0 │ │ │ │ - addeq fp, r6, ip, lsl #17 │ │ │ │ - rsbseq fp, r1, ip, lsl #28 │ │ │ │ - rsbseq fp, r1, ip, lsl lr │ │ │ │ - rsbseq r0, r2, r0, lsl #27 │ │ │ │ + @ instruction: 0x0086b8bc │ │ │ │ + rsbseq fp, r1, ip, lsr lr │ │ │ │ + rsbseq fp, r1, ip, asr #28 │ │ │ │ + ldrheq r0, [r2], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 002bfc44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #112] @ 2bfcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a718 │ │ │ │ + bl 99a748 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ bne 2bfcb4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfcb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99d9ac │ │ │ │ + bl 99d9dc │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121124,16 +121124,16 @@ │ │ │ │ ldr r1, [pc, #24] @ 2bfcd4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2bfc80 │ │ │ │ - rsbseq r7, ip, r0, asr #29 │ │ │ │ - rsbseq sl, r1, r0, lsr #16 │ │ │ │ + ldrsheq r7, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, r1, r0, asr r8 │ │ │ │ │ │ │ │ 002bfcd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -121145,15 +121145,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 99d5b4 │ │ │ │ + bl 99d5e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2bfdc8 │ │ │ │ ldr r3, [pc, #348] @ 2bfe8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfd4c │ │ │ │ @@ -121191,15 +121191,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #196] @ 2bfe94 │ │ │ │ ldr r9, [pc, #196] @ 2bfe98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a718 │ │ │ │ + bl 99a748 │ │ │ │ mov r4, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, #8 │ │ │ │ bl 24b244 │ │ │ │ ldr r1, [pc, #168] @ 2bfe9c │ │ │ │ mov r2, #8 │ │ │ │ @@ -121212,44 +121212,44 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 248a84 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 99d098 │ │ │ │ + bl 99d0c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2bfe04 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 99d5bc │ │ │ │ + bl 99d5ec │ │ │ │ cmp r5, #0 │ │ │ │ bne 2bfd28 │ │ │ │ ldr r3, [pc, #80] @ 2bfea0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfd64 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2b37bc │ │ │ │ b 2bfd64 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ mvn r0, #0 │ │ │ │ b 2bfd88 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, lr, r8, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009f99dc │ │ │ │ addseq sl, lr, r4, lsl #27 │ │ │ │ - rsbseq r7, ip, ip, asr #26 │ │ │ │ - rsbseq r1, r2, r8, asr #1 │ │ │ │ - rsbseq r1, r2, r8, lsr #1 │ │ │ │ + rsbseq r7, ip, ip, ror sp │ │ │ │ + ldrsheq r1, [r2], #-8 @ │ │ │ │ + ldrsbeq r1, [r2], #-8 @ │ │ │ │ @ instruction: 0x009f98bc │ │ │ │ │ │ │ │ 002bfea4 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 248a0c │ │ │ │ @@ -121276,15 +121276,15 @@ │ │ │ │ bl 2b5ee4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2b7f14 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -121362,15 +121362,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -121432,18 +121432,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248760 │ │ │ │ b 2c0130 │ │ │ │ addseq sl, lr, ip, lsl #23 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - ldrsbeq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r0, r2, r0, lsl #30 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrheq r0, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r0, r2, ip, asr #26 │ │ │ │ + rsbseq r0, r2, r8, ror #27 │ │ │ │ + rsbseq r0, r2, ip, ror sp │ │ │ │ │ │ │ │ 002c0190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121451,15 +121451,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c01c0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 24ad94 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b6eac │ │ │ │ + b 9b6edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -121979,17 +121979,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sl, lr, r0, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009ea5f0 │ │ │ │ - addeq sl, r6, r0, ror #24 │ │ │ │ - rsbseq r0, r2, r0, lsl r5 │ │ │ │ - rsbseq r0, r2, ip, lsr #10 │ │ │ │ + umulleq sl, r6, r0, ip │ │ │ │ + rsbseq r0, r2, r0, asr #10 │ │ │ │ + rsbseq r0, r2, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122525,17 +122525,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrsbeq sl, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, lr, r0, lsr #27 │ │ │ │ - ldrdeq sl, [r6], ip │ │ │ │ - rsbseq pc, r1, ip, lsl #25 │ │ │ │ - rsbseq pc, r1, r8, lsr #25 │ │ │ │ + addeq sl, r6, ip, lsl #8 │ │ │ │ + ldrheq pc, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsbeq pc, [r1], #-200 @ 0xffffff38 @ │ │ │ │ │ │ │ │ 002c1298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -122728,25 +122728,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -122778,15 +122778,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 24b244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2c169c │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -122800,15 +122800,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -123123,15 +123123,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2c1904 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b43c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2c1e0c │ │ │ │ bl 2a90e0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248b2c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123151,15 +123151,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 24a650 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 24b43c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2c1e0c │ │ │ │ bl 2a90e0 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 248b2c │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -123213,15 +123213,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2b7e94 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2c1e10 │ │ │ │ ldr r3, [pc, #156] @ 2c1dec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -123259,17 +123259,17 @@ │ │ │ │ bl 24888c │ │ │ │ mvn r0, #0 │ │ │ │ b 2c1d44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [lr], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - addeq r9, r6, r4, lsr #24 │ │ │ │ + addeq r9, r6, r4, asr ip │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - rsbseq ip, r1, ip, ror r8 │ │ │ │ + rsbseq ip, r1, ip, lsr #17 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ addseq r8, lr, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -123279,15 +123279,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 248ad8 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 249840 │ │ │ │ @@ -123398,15 +123398,15 @@ │ │ │ │ beq 2c2150 │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2c20f4 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -123442,15 +123442,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b7e94 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -123525,18 +123525,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248760 │ │ │ │ b 2c21e4 │ │ │ │ addseq r8, lr, ip, asr fp │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ andeq r2, r0, r8, lsr #31 │ │ │ │ - rsbseq lr, r1, ip, lsr #26 │ │ │ │ + rsbseq lr, r1, ip, asr sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq lr, r1, r0, lsl #27 │ │ │ │ - ldrheq lr, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq lr, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq lr, r1, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2c24e4 │ │ │ │ @@ -123656,15 +123656,15 @@ │ │ │ │ bgt 2c22fc │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2c249c │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2c249c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -123683,15 +123683,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2c2474 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ b 2c24a0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2c24f0 │ │ │ │ ldr r3, [pc, #60] @ 2c24e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -123860,15 +123860,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c27c8 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -123886,15 +123886,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c27a4 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ b 2c27cc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2818 │ │ │ │ ldr r3, [pc, #60] @ 2c2814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124062,15 +124062,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2c2af0 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124088,15 +124088,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2c2acc │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ b 2c2af4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2c2b40 │ │ │ │ ldr r3, [pc, #60] @ 2c2b3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124243,32 +124243,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r8, r6, r4, asr #20 │ │ │ │ - addeq r8, r6, ip, lsl #20 │ │ │ │ - ldrdeq r8, [r6], r4 │ │ │ │ - umulleq r8, r6, ip, r9 │ │ │ │ - addeq r8, r6, ip, asr r9 │ │ │ │ + addeq r8, r6, r4, ror sl │ │ │ │ + addeq r8, r6, ip, lsr sl │ │ │ │ + addeq r8, r6, r4, lsl #20 │ │ │ │ + addeq r8, r6, ip, asr #19 │ │ │ │ + addeq r8, r6, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -124483,15 +124483,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2c2f9c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, lr, ip, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r0, asr #15 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ @ instruction: 0x009e7ab8 │ │ │ │ addseq r7, lr, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -124555,15 +124555,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2c34d0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -124611,15 +124611,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2c34ac │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r0, r8 │ │ │ │ bl 24a770 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24a734 │ │ │ │ @@ -124695,15 +124695,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2b7e94 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2c34e8 │ │ │ │ ldr r3, [pc, #92] @ 2c34d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -125233,15 +125233,15 @@ │ │ │ │ b 2c3c30 │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2c3b5c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009e74fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r8, r6, r0, asr #32 │ │ │ │ + addeq r8, r6, r0, ror r0 │ │ │ │ @ instruction: 0x009e71f0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -125252,15 +125252,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2c4bfc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c44c8 │ │ │ │ @@ -125306,25 +125306,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2c4c00 │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ cmp r0, #1 │ │ │ │ ble 2c4064 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -125450,20 +125450,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 9d6a30 │ │ │ │ + bl 9d6a60 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 9d6a08 │ │ │ │ + bl 9d6a38 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c4180 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2c3ddc │ │ │ │ @@ -125643,15 +125643,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2c49b0 │ │ │ │ @@ -125752,15 +125752,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2c4c1c │ │ │ │ bl 24b244 │ │ │ │ ldr r3, [pc, #1860] @ 2c4c20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 991dac │ │ │ │ + bl 991ddc │ │ │ │ b 2c3d38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c3f38 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2c3e80 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2c40f4 │ │ │ │ @@ -125803,15 +125803,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2c4574 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2c5b5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2c45d4 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2c46f0 │ │ │ │ @@ -126023,15 +126023,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2c43f4 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -126206,26 +126206,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2c3ecc │ │ │ │ mov ip, #0 │ │ │ │ b 2c414c │ │ │ │ addseq r6, lr, r4, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - addeq r7, r6, r8, lsl #17 │ │ │ │ - addeq r7, r6, ip, ror r6 │ │ │ │ + @ instruction: 0x008678b8 │ │ │ │ + addeq r7, r6, ip, lsr #13 │ │ │ │ addseq r6, lr, r8, lsl #21 │ │ │ │ - umulleq r7, r6, r8, r4 │ │ │ │ + addeq r7, r6, r8, asr #9 │ │ │ │ @ instruction: 0x009e68f8 │ │ │ │ - addeq r7, r6, r8, lsl r4 │ │ │ │ - umulleq r7, r6, r4, r3 │ │ │ │ + addeq r7, r6, r8, asr #8 │ │ │ │ + addeq r7, r6, r4, asr #7 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ addseq r6, lr, r4, asr #8 │ │ │ │ - addeq r6, r6, ip, asr #30 │ │ │ │ - addeq r6, r6, r0, lsl pc │ │ │ │ + addeq r6, r6, ip, ror pc │ │ │ │ + addeq r6, r6, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -126247,15 +126247,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2c4d00 │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2c4ce0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -126323,15 +126323,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r6, r6, r8, lsl #20 │ │ │ │ + addeq r6, r6, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -126369,15 +126369,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2c5850 │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 9d69f4 │ │ │ │ + bl 9d6a24 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c57e4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2c571c │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -126387,15 +126387,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2c5854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2c583c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -126994,16 +126994,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2c5158 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2c5020 │ │ │ │ - addeq r6, r6, r8, lsl #16 │ │ │ │ - addeq r6, r6, r4, asr #15 │ │ │ │ + addeq r6, r6, r8, lsr r8 │ │ │ │ + strdeq r6, [r6], r4 │ │ │ │ │ │ │ │ 002c5858 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -127038,28 +127038,28 @@ │ │ │ │ bl 24ad94 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2c58b0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 9b6eac │ │ │ │ + b 9b6edc │ │ │ │ │ │ │ │ 002c5920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -127311,21 +127311,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -127440,15 +127440,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r5, r6, r8, asr fp │ │ │ │ + addeq r5, r6, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127750,19 +127750,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e4bf8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, lr, r0, lsl sl │ │ │ │ - @ instruction: 0x008657b8 │ │ │ │ + addeq r5, r6, r8, ror #15 │ │ │ │ @ instruction: 0x009e47dc │ │ │ │ - addeq r5, r6, r4, asr r6 │ │ │ │ - ldrsbeq sl, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq sl, r1, ip, ror #23 │ │ │ │ + addeq r5, r6, r4, lsl #13 │ │ │ │ + rsbseq sl, r1, r8, lsl #24 │ │ │ │ + rsbseq sl, r1, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -127993,15 +127993,15 @@ │ │ │ │ bhi 2c662c │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -128018,15 +128018,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2c689c │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -128857,20 +128857,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r3, lr, ip, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r8, asr #16 │ │ │ │ + addeq r4, r6, r8, ror r8 │ │ │ │ addseq r3, lr, ip, lsl r8 │ │ │ │ @ instruction: 0x009e37d4 │ │ │ │ - addeq r4, r6, r4, lsl #10 │ │ │ │ - rsbseq r9, r1, r8, lsl #21 │ │ │ │ - @ instruction: 0x00719a9c │ │ │ │ + addeq r4, r6, r4, lsr r5 │ │ │ │ + ldrheq r9, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq r9, r1, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129223,19 +129223,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r3, lr, r0, asr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r6, r4, lsl #5 │ │ │ │ + @ instruction: 0x008642b4 │ │ │ │ @ instruction: 0x009e32b4 │ │ │ │ - addeq r3, r6, ip, asr #30 │ │ │ │ - ldrsbeq r9, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq r9, r1, r4, ror #9 │ │ │ │ + addeq r3, r6, ip, ror pc │ │ │ │ + rsbseq r9, r1, r0, lsl #10 │ │ │ │ + rsbseq r9, r1, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -129586,19 +129586,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r3, lr, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r3, [r6], r4 │ │ │ │ + addeq r3, r6, r4, lsl #26 │ │ │ │ addseq r2, lr, r4, lsl #26 │ │ │ │ - addeq r3, r6, r0, lsr #19 │ │ │ │ - rsbseq r8, r1, r4, lsr #30 │ │ │ │ - rsbseq r8, r1, r8, lsr pc │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ + rsbseq r8, r1, r4, asr pc │ │ │ │ + rsbseq r8, r1, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -130334,20 +130334,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r2, lr, r8, ror r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r6, r4, lsr r1 │ │ │ │ + addeq r3, r6, r4, ror #2 │ │ │ │ addseq r2, lr, r8, lsl #2 │ │ │ │ addseq r2, lr, r0, asr #1 │ │ │ │ - strdeq r2, [r6], r0 │ │ │ │ - rsbseq r8, r1, r4, ror r3 │ │ │ │ - rsbseq r8, r1, r8, lsl #7 │ │ │ │ + addeq r2, r6, r0, lsr #28 │ │ │ │ + rsbseq r8, r1, r4, lsr #7 │ │ │ │ + ldrheq r8, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130700,19 +130700,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r1, lr, ip, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, ror fp │ │ │ │ + addeq r2, r6, r0, lsr #23 │ │ │ │ addseq r1, lr, r0, lsr #23 │ │ │ │ - addeq r2, r6, r8, lsr r8 │ │ │ │ - ldrheq r7, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - ldrsbeq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r2, r6, r8, ror #16 │ │ │ │ + rsbseq r7, r1, ip, ror #27 │ │ │ │ + rsbseq r7, r1, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131063,19 +131063,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e18f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r6, r0, asr #11 │ │ │ │ + strdeq r2, [r6], r0 │ │ │ │ @ instruction: 0x009e15f0 │ │ │ │ - addeq r2, r6, ip, lsl #5 │ │ │ │ - rsbseq r7, r1, r0, lsl r8 │ │ │ │ - rsbseq r7, r1, r4, lsr #16 │ │ │ │ + @ instruction: 0x008622bc │ │ │ │ + rsbseq r7, r1, r0, asr #16 │ │ │ │ + rsbseq r7, r1, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -131821,20 +131821,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r1, lr, r4, asr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r1, [r6], r0 │ │ │ │ + addeq r1, r6, r0, lsl #20 │ │ │ │ addseq r0, lr, r4, lsl sl │ │ │ │ addseq r0, lr, r4, asr #19 │ │ │ │ - @ instruction: 0x008616b4 │ │ │ │ - rsbseq r6, r1, r8, lsr ip │ │ │ │ - rsbseq r6, r1, ip, asr #24 │ │ │ │ + addeq r1, r6, r4, ror #13 │ │ │ │ + rsbseq r6, r1, r8, ror #24 │ │ │ │ + rsbseq r6, r1, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132580,20 +132580,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r0, lr, r8, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r0, [r6], r4 │ │ │ │ + addeq r0, r6, r4, lsr #28 │ │ │ │ addseq pc, sp, r8, lsr lr @ │ │ │ │ addseq pc, sp, r8, ror #27 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ - rsbseq r6, r1, ip, asr r0 │ │ │ │ - rsbseq r6, r1, r0, ror r0 │ │ │ │ + addeq r0, r6, r8, lsl #22 │ │ │ │ + rsbseq r6, r1, ip, lsl #1 │ │ │ │ + rsbseq r6, r1, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -133350,20 +133350,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq pc, sp, ip, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r6, ip, ror #3 │ │ │ │ + addeq r0, r6, ip, lsl r2 │ │ │ │ addseq pc, sp, r0, lsr r2 @ │ │ │ │ addseq pc, sp, r0, ror #3 │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ - rsbseq r5, r1, r4, asr r4 │ │ │ │ - rsbseq r5, r1, r8, ror #8 │ │ │ │ + addeq pc, r5, r0, lsl #30 │ │ │ │ + rsbseq r5, r1, r4, lsl #9 │ │ │ │ + @ instruction: 0x00715498 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134120,20 +134120,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, sp, r4, lsl #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq pc, r5, r4, ror #11 │ │ │ │ + addeq pc, r5, r4, lsl r6 @ │ │ │ │ addseq lr, sp, r8, lsr #12 │ │ │ │ @ instruction: 0x009de5d8 │ │ │ │ - addeq pc, r5, r8, asr #5 │ │ │ │ - rsbseq r4, r1, ip, asr #16 │ │ │ │ - rsbseq r4, r1, r0, ror #16 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ + rsbseq r4, r1, ip, ror r8 │ │ │ │ + @ instruction: 0x00714890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -134148,15 +134148,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 2ccc00 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -134229,15 +134229,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2cc970 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 2cd254 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -134262,15 +134262,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2cd220 │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -134829,19 +134829,19 @@ │ │ │ │ bl 248760 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 2cc9ec │ │ │ │ addseq lr, sp, r4, lsl #7 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ andeq r2, r0, r8, lsr #31 │ │ │ │ - rsbseq r4, r1, r0, ror r5 │ │ │ │ + rsbseq r4, r1, r0, lsr #11 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r3, r1, ip, lsr #27 │ │ │ │ - rsbseq r3, r1, r4, lsl #25 │ │ │ │ + ldrsbeq r3, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq r3, [r1], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 002cd270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -134891,22 +134891,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd338 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 24ad94 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 9b6eac │ │ │ │ + b 9b6edc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2cd604 │ │ │ │ ldr r3, [pc, #656] @ 2cd608 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -134994,22 +134994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2cd628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cd510 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2cd45c │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -135035,66 +135035,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #168] @ 2cd630 │ │ │ │ ldr r3, [pc, #168] @ 2cd634 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2cd638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd3c4 │ │ │ │ ldr r0, [pc, #124] @ 2cd63c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd4f8 │ │ │ │ ldr r0, [pc, #100] @ 2cd640 │ │ │ │ ldr r3, [pc, #100] @ 2cd644 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 2cd648 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd3c4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r0, lsr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sp, r8, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, sp, ip, lsr #14 │ │ │ │ andeq r1, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r1, r0, ror #21 │ │ │ │ + rsbseq r3, r1, r0, lsl fp │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r2, fp, r4, lsr ip │ │ │ │ - rsbseq r3, r1, r0, lsl #22 │ │ │ │ - rsbseq r3, r1, r4, lsl #1 │ │ │ │ - rsbseq r3, r1, r0, ror sl │ │ │ │ - rsbseq r2, fp, r0, ror #23 │ │ │ │ - rsbseq r3, r1, r4, lsr #21 │ │ │ │ - rsbseq r3, r1, ip, lsr #1 │ │ │ │ + rsbseq r2, fp, r4, ror #24 │ │ │ │ + rsbseq r3, r1, r0, lsr fp │ │ │ │ + ldrheq r3, [r1], #-4 @ │ │ │ │ + rsbseq r3, r1, r0, lsr #21 │ │ │ │ + rsbseq r2, fp, r0, lsl ip │ │ │ │ + ldrsbeq r3, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq r3, [r1], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 2cdb28 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135171,55 +135171,55 @@ │ │ │ │ bne 2cd844 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a83a0 │ │ │ │ + bl 7a83d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2cd954 │ │ │ │ ldr fp, [pc, #916] @ 2cdb44 │ │ │ │ ldr r9, [pc, #916] @ 2cdb48 │ │ │ │ ldr sl, [pc, #916] @ 2cdb4c │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #884] @ 2cdb50 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 2cd984 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a8b38 │ │ │ │ + bl 7a8b68 │ │ │ │ ldr r1, [pc, #816] @ 2cdb54 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8880 │ │ │ │ + bl 7a88b0 │ │ │ │ b 2cd6dc │ │ │ │ bl 249078 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 2cd784 │ │ │ │ ldr r3, [pc, #768] @ 2cdb58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -135228,22 +135228,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2cdb5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 2cd75c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135266,38 +135266,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #576] @ 2cdb64 │ │ │ │ ldr r3, [pc, #576] @ 2cdb68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 2cdb6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd6c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2cda54 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cf0 │ │ │ │ b 2cd6dc │ │ │ │ ldr r3, [pc, #484] @ 2cdb70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135315,43 +135315,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #396] @ 2cdb74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2cdb78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd814 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 2cdb7c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd8a0 │ │ │ │ ldr r0, [pc, #336] @ 2cdb80 │ │ │ │ ldr r3, [pc, #336] @ 2cdb84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 2cdb88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd6c0 │ │ │ │ ldr r3, [pc, #260] @ 2cdb60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cd970 │ │ │ │ ldr r3, [pc, #208] @ 2cdb40 │ │ │ │ @@ -135367,76 +135367,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #212] @ 2cdb8c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2cdb90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd970 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 2cdb94 │ │ │ │ ldr r0, [pc, #168] @ 2cdb98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd814 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 2cdb9c │ │ │ │ ldr r0, [pc, #144] @ 2cdba0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cd970 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sp, r4, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sp, ip, ror r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, sp, r0, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq lr, r0, ip, lsl r2 │ │ │ │ - rsbseq lr, r0, r8, lsr r2 │ │ │ │ - addeq lr, r5, r0, lsl #15 │ │ │ │ - rsbseq r3, r1, r8, lsr #19 │ │ │ │ + rsbseq lr, r0, ip, asr #4 │ │ │ │ + rsbseq lr, r0, r8, ror #4 │ │ │ │ + @ instruction: 0x0085e7b0 │ │ │ │ + ldrsbeq r3, [r1], #-152 @ 0xffffff68 @ │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r1, r8, lsl #16 │ │ │ │ + rsbseq r3, r1, r8, lsr r8 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - @ instruction: 0x007b2898 │ │ │ │ - rsbseq r3, r1, r4, lsr #16 │ │ │ │ - rsbseq r2, r1, r8, ror #25 │ │ │ │ + rsbseq r2, fp, r8, asr #17 │ │ │ │ + rsbseq r3, r1, r4, asr r8 │ │ │ │ + rsbseq r2, r1, r8, lsl sp │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ - rsbseq r8, r8, r0, lsr r8 │ │ │ │ - rsbseq r3, r1, ip, lsl #15 │ │ │ │ - rsbseq r3, r1, r0, ror #13 │ │ │ │ - rsbseq r2, fp, ip, lsl #15 │ │ │ │ + rsbseq r8, r8, r0, ror #16 │ │ │ │ + ldrheq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ rsbseq r3, r1, r0, lsl r7 │ │ │ │ - rsbseq r2, r1, r8, asr ip │ │ │ │ - ldrheq r3, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r2, r1, ip, asr fp │ │ │ │ - rsbseq r8, r8, ip, lsr #14 │ │ │ │ - ldrsheq r3, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r1, r0, ror #12 │ │ │ │ - rsbseq r2, r1, r8, lsl #23 │ │ │ │ + ldrheq r2, [fp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, r1, r0, asr #14 │ │ │ │ + rsbseq r2, r1, r8, lsl #25 │ │ │ │ + rsbseq r3, r1, r4, ror #13 │ │ │ │ + rsbseq r2, r1, ip, lsl #23 │ │ │ │ + rsbseq r8, r8, ip, asr r7 │ │ │ │ + rsbseq r3, r1, r0, lsr #14 │ │ │ │ + @ instruction: 0x00713690 │ │ │ │ + ldrheq r2, [r1], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 2cdeec │ │ │ │ ldr r3, [pc, #816] @ 2cdef0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135445,15 +135445,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 7b1024 │ │ │ │ + bl 7b1054 │ │ │ │ ldr r5, [pc, #772] @ 2cdef4 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 2cdc64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cdc5c │ │ │ │ @@ -135462,15 +135462,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 2cdefc │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -135480,25 +135480,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 249078 │ │ │ │ b 2cdc04 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #644] @ 2cdf00 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 2cdd70 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cf0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ ldr r2, [pc, #608] @ 2cdf04 │ │ │ │ ldr r3, [pc, #584] @ 2cdef0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135566,26 +135566,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #324] @ 2cdf18 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2cdf1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cdc8c │ │ │ │ ldr r3, [pc, #264] @ 2cdf0c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cdd24 │ │ │ │ ldr r3, [pc, #248] @ 2cdf10 │ │ │ │ @@ -135602,72 +135602,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #188] @ 2cdf20 │ │ │ │ ldr r2, [pc, #188] @ 2cdf24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2cdf28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cdd24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 2cdf2c │ │ │ │ ldr r0, [pc, #136] @ 2cdf30 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cdc8c │ │ │ │ ldr r1, [pc, #112] @ 2cdf34 │ │ │ │ ldr r3, [pc, #112] @ 2cdf38 │ │ │ │ ldr r0, [pc, #112] @ 2cdf3c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cdd24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r8, lsr #30 │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ - addeq lr, r5, r0, lsl #6 │ │ │ │ + addeq lr, r5, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, sp, r0, ror lr │ │ │ │ - addeq lr, r5, r0, ror #3 │ │ │ │ + addeq lr, r5, r0, lsl r2 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r1, ip, asr #8 │ │ │ │ - rsbseq r2, r1, r0, asr #16 │ │ │ │ - rsbseq r2, fp, r8, asr r3 │ │ │ │ - ldrsbeq r3, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq r2, r1, r4, lsr #15 │ │ │ │ - rsbseq r3, r1, ip, ror r3 │ │ │ │ - ldrsheq r2, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq r2, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r3, r1, r8, ror #6 │ │ │ │ - rsbseq r2, r1, r8, asr #15 │ │ │ │ + rsbseq r3, r1, ip, ror r4 │ │ │ │ + rsbseq r2, r1, r0, ror r8 │ │ │ │ + rsbseq r2, fp, r8, lsl #7 │ │ │ │ + rsbseq r3, r1, r0, lsl #8 │ │ │ │ + ldrsbeq r2, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r3, r1, ip, lsr #7 │ │ │ │ + rsbseq r2, r1, r0, lsr #16 │ │ │ │ + rsbseq r2, fp, r4, lsr #6 │ │ │ │ + @ instruction: 0x00713398 │ │ │ │ + ldrsheq r2, [r1], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 002cdf40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -135695,28 +135695,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7b1024 │ │ │ │ + bl 7b1054 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce04c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce044 │ │ │ │ ldr r2, [pc, #136] @ 2ce06c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 2ce070 │ │ │ │ ldr r3, [pc, #92] @ 2ce068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -135732,15 +135732,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 249078 │ │ │ │ b 2cdfdc │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cf0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ b 2ce000 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ addseq ip, sp, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -135755,23 +135755,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7b1024 │ │ │ │ + bl 7b1054 │ │ │ │ ldr r5, [pc, #176] @ 2ce170 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2ce11c │ │ │ │ bl 2b7cf0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ ldr r2, [pc, #148] @ 2ce174 │ │ │ │ ldr r3, [pc, #136] @ 2ce16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135794,15 +135794,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2ce0d8 │ │ │ │ bl 249078 │ │ │ │ b 2ce12c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @@ -135829,51 +135829,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ce2b8 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 2ce2ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ac138 │ │ │ │ + bl 7ac168 │ │ │ │ ldr r9, [pc, #420] @ 2ce384 │ │ │ │ ldr r7, [pc, #420] @ 2ce388 │ │ │ │ ldr sl, [pc, #420] @ 2ce38c │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #384] @ 2ce390 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #344] @ 2ce394 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce2c8 │ │ │ │ ldr r1, [pc, #320] @ 2ce398 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac338 │ │ │ │ + bl 7ac368 │ │ │ │ ldr r2, [pc, #300] @ 2ce39c │ │ │ │ ldr r3, [pc, #264] @ 2ce37c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -135912,53 +135912,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #128] @ 2ce3ac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ce250 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce3b4 │ │ │ │ ldr r0, [pc, #84] @ 2ce3b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ce250 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, ror r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r4, ror #18 │ │ │ │ - rsbseq sp, r0, ip, ror #15 │ │ │ │ - rsbseq sp, r0, r8, lsl #16 │ │ │ │ - addeq sp, r5, ip, ror sp │ │ │ │ - rsbseq r3, r1, r8, asr #32 │ │ │ │ + rsbseq sp, r0, ip, lsl r8 │ │ │ │ + rsbseq sp, r0, r8, lsr r8 │ │ │ │ + addeq sp, r5, ip, lsr #27 │ │ │ │ + rsbseq r3, r1, r8, ror r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ addseq ip, sp, r4, lsr #17 │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r3, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r2, r1, r8, asr #28 │ │ │ │ - rsbseq r3, ip, r0, asr #5 │ │ │ │ + rsbseq r3, ip, r4, lsr #6 │ │ │ │ rsbseq r2, r1, r8, ror lr │ │ │ │ + ldrsheq r3, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r2, r1, r8, lsr #29 │ │ │ │ │ │ │ │ 002ce3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -135983,57 +135983,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 7a83a0 │ │ │ │ + bl 7a83d0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2ce524 │ │ │ │ ldr fp, [pc, #440] @ 2ce600 │ │ │ │ ldr r8, [pc, #440] @ 2ce604 │ │ │ │ ldr sl, [pc, #440] @ 2ce608 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #408] @ 2ce60c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7ac7fc │ │ │ │ + bl 7ac82c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #368] @ 2ce610 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ce544 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a8b38 │ │ │ │ + bl 7a8b68 │ │ │ │ ldr r1, [pc, #336] @ 2ce614 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a8880 │ │ │ │ + bl 7a88b0 │ │ │ │ ldr r2, [pc, #304] @ 2ce618 │ │ │ │ ldr r3, [pc, #268] @ 2ce5f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136044,15 +136044,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7cf0 │ │ │ │ b 2ce4e0 │ │ │ │ bl 249078 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2ce410 │ │ │ │ ldr r3, [pc, #208] @ 2ce61c │ │ │ │ @@ -136073,53 +136073,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #128] @ 2ce628 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2ce62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ce4b4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2ce630 │ │ │ │ ldr r0, [pc, #84] @ 2ce634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ce4b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, sp, r8, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sp, r0, lsr #14 │ │ │ │ - rsbseq sp, r0, r4, lsl #11 │ │ │ │ - rsbseq sp, r0, r0, lsr #11 │ │ │ │ - addeq sp, r5, r4, lsl fp │ │ │ │ - ldrsheq r2, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq sp, [r0], #-84 @ 0xffffffac @ │ │ │ │ + ldrsbeq sp, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + addeq sp, r5, r4, asr #22 │ │ │ │ + rsbseq r2, r1, ip, lsr #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ addseq ip, sp, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r7, r8, r0, ror ip │ │ │ │ - rsbseq r2, r1, ip, asr #23 │ │ │ │ - rsbseq r7, r8, ip, lsr ip │ │ │ │ - rsbseq r2, r1, r0, lsl #24 │ │ │ │ + rsbseq r7, r8, r0, lsr #25 │ │ │ │ + ldrsheq r2, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r7, r8, ip, ror #24 │ │ │ │ + rsbseq r2, r1, r0, lsr ip │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ str r0, [ip] │ │ │ │ @@ -136177,15 +136177,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce6f0 │ │ │ │ ldr r5, [pc, #1400] @ 2ceca8 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf0a8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 2cecac │ │ │ │ ldr r3, [pc, #1364] @ 2cecb0 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -136209,15 +136209,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ce87c │ │ │ │ ldr r1, [pc, #1284] @ 2cecb8 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 2cecbc │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -136232,17 +136232,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 991198 │ │ │ │ + bl 9911c8 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 2cecc4 │ │ │ │ ldr r3, [pc, #1104] @ 2cec8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -136258,34 +136258,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b6e7c │ │ │ │ + bl 9b6eac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cee84 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 2cecc8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 2ceccc │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b6c70 │ │ │ │ + bl 9b6ca0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -136421,15 +136421,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136438,15 +136438,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 2cecd4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cea28 │ │ │ │ mov r6, r3 │ │ │ │ b 2ce728 │ │ │ │ ldr r1, [pc, #368] @ 2cecd8 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -136463,15 +136463,15 @@ │ │ │ │ bne 2cef64 │ │ │ │ ldr r0, [pc, #312] @ 2cecdc │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 2cea9c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -136495,20 +136495,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 2cece0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136521,47 +136521,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ umullseq ip, sp, ip, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ addseq ip, sp, r4, ror #8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrheq r2, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x00712b98 │ │ │ │ + rsbseq r2, r1, r8, ror #23 │ │ │ │ + rsbseq r2, r1, r8, asr #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r2, r1, r0, asr fp │ │ │ │ + rsbseq r2, r1, r0, lsl #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - ldrsheq r1, [r1], #-8 @ │ │ │ │ - rsbseq r1, r1, r4, asr #1 │ │ │ │ - ldrheq r2, [r1], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r2, r1, ip, ror sl │ │ │ │ + rsbseq r1, r1, r8, lsr #2 │ │ │ │ + ldrsheq r1, [r1], #-4 @ │ │ │ │ + rsbseq r2, r1, r0, ror #21 │ │ │ │ + rsbseq r2, r1, ip, lsr #21 │ │ │ │ @ instruction: 0x009dc2dc │ │ │ │ - ldrsbeq r0, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r2, r1, r8, ror #19 │ │ │ │ + rsbseq r1, r1, r8 │ │ │ │ + rsbseq r2, r1, r8, lsl sl │ │ │ │ andeq r3, r0, r4, lsl r1 │ │ │ │ - ldrsbeq r2, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, r1, r8, lsl #18 │ │ │ │ andeq r1, r0, ip, ror lr │ │ │ │ - rsbseq r2, r1, r0, ror r7 │ │ │ │ - rsbseq r0, r1, r4, asr ip │ │ │ │ - rsbseq r0, r1, r4, lsl fp │ │ │ │ - rsbseq r0, r1, r8, asr #20 │ │ │ │ + rsbseq r2, r1, r0, lsr #15 │ │ │ │ + rsbseq r0, r1, r4, lsl #25 │ │ │ │ + rsbseq r0, r1, r4, asr #22 │ │ │ │ + rsbseq r0, r1, r8, ror sl │ │ │ │ andeq r1, r0, r4, lsl pc │ │ │ │ - rsbseq r2, r1, ip, lsl r4 │ │ │ │ - ldrsheq r2, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00712494 │ │ │ │ + rsbseq r2, r1, ip, asr #8 │ │ │ │ + rsbseq r2, r1, r4, lsr #6 │ │ │ │ + rsbseq r2, r1, r4, asr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r1, r8, lsr r4 │ │ │ │ - rsbseq r2, r1, r8, lsl #6 │ │ │ │ - rsbseq r2, r1, r4, lsr r4 │ │ │ │ - addeq ip, r5, r4, ror lr │ │ │ │ - rsbseq r2, r1, ip, lsl #3 │ │ │ │ + rsbseq r2, r1, r8, ror #8 │ │ │ │ + rsbseq r2, r1, r8, lsr r3 │ │ │ │ + rsbseq r2, r1, r4, ror #8 │ │ │ │ + addeq ip, r5, r4, lsr #29 │ │ │ │ + ldrheq r2, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -136575,15 +136575,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 2cece4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -136599,46 +136599,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 2cee40 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 9b72e4 │ │ │ │ + bl 9b7314 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 9acd58 │ │ │ │ + bl 9acd88 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 2cece8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ b 2ce7c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b6ea0 │ │ │ │ + bl 9b6ed0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 9b6eac │ │ │ │ + bl 9b6edc │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -136651,15 +136651,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 9b70d8 │ │ │ │ + bl 9b7108 │ │ │ │ b 2ce894 │ │ │ │ ldr r1, [pc, #-456] @ 2cecec │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2cea08 │ │ │ │ ldr r1, [pc, #-452] @ 2ced04 │ │ │ │ @@ -136679,15 +136679,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136696,29 +136696,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 2cecf0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2cea08 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -136727,23 +136727,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 2cecf4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cebb8 │ │ │ │ ldr r0, [pc, #-748] @ 2cecf8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cea28 │ │ │ │ ldr r3, [pc, #-776] @ 2cecfc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 2ced48 │ │ │ │ ldr r3, [pc, #-792] @ 2ced00 │ │ │ │ @@ -136766,45 +136766,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 2ced0c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ced54 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ce830 │ │ │ │ ldr r0, [pc, #-936] @ 2ced10 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 2cea08 │ │ │ │ ldr r0, [pc, #-968] @ 2ced14 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ced54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 2ced18 │ │ │ │ ldr r0, [pc, #-996] @ 2ced1c │ │ │ │ ldr r2, [pc, #-996] @ 2ced20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136812,26 +136812,26 @@ │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 9921f0 │ │ │ │ + bl 992220 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce638 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf12c │ │ │ │ ldr r5, [pc, #48] @ 2cf174 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 9910ec │ │ │ │ + bl 99111c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -136869,15 +136869,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -136891,18 +136891,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ addseq fp, sp, r4, ror r9 │ │ │ │ ldrdeq sp, [sl], r8 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r2, r1, r4, lsr #1 │ │ │ │ - addeq ip, r5, r4, asr #26 │ │ │ │ - rsbseq r2, r1, ip, asr #32 │ │ │ │ - ldrsbeq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq r2, [r1], #-4 @ │ │ │ │ + addeq ip, r5, r4, ror sp │ │ │ │ + rsbseq r2, r1, ip, ror r0 │ │ │ │ + rsbseq r0, r1, ip │ │ │ │ │ │ │ │ 002cf26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -136954,15 +136954,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [pc, #280] @ 2cf474 │ │ │ │ ldr r3, [pc, #244] @ 2cf454 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136995,52 +136995,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2cf484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cf2d8 │ │ │ │ ldr r0, [pc, #88] @ 2cf488 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2cf2d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, sp, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, sp, r4, asr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00aad2b8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r1, r4, ror pc │ │ │ │ - rsbseq r1, r1, r8, asr pc │ │ │ │ + rsbseq r1, r1, r4, lsr #31 │ │ │ │ + rsbseq r1, r1, r8, lsl #31 │ │ │ │ adceq sp, sl, r0, ror #4 │ │ │ │ @ instruction: 0x009db7b8 │ │ │ │ andeq r3, r0, r0, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r1, ip, lsr #2 │ │ │ │ - rsbseq r2, r1, ip, ror #2 │ │ │ │ + rsbseq r2, r1, ip, asr r1 │ │ │ │ + @ instruction: 0x0071219c │ │ │ │ │ │ │ │ 002cf48c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2cf53c │ │ │ │ @@ -137066,33 +137066,33 @@ │ │ │ │ beq 2cf510 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 991198 │ │ │ │ + bl 9911c8 │ │ │ │ b 2cf518 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [pc, #44] @ 2cf54c │ │ │ │ ldr r1, [pc, #44] @ 2cf550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ addseq fp, sp, ip, ror #12 │ │ │ │ adceq sp, sl, ip, ror #1 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrheq r1, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r1, r1, r4, ror #27 │ │ │ │ adceq sp, sl, r8, ror r0 │ │ │ │ - rsbseq r1, r1, r4, asr sp │ │ │ │ + rsbseq r1, r1, r4, lsl #27 │ │ │ │ │ │ │ │ 002cf554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 2cf694 │ │ │ │ @@ -137115,20 +137115,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 2cf5d0 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b6e7c │ │ │ │ + bl 9b6eac │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf64c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b72e4 │ │ │ │ + bl 9b7314 │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -137137,49 +137137,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf630 │ │ │ │ ldr r1, [pc, #140] @ 2cf6a0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b87c8 │ │ │ │ ldr r1, [pc, #108] @ 2cf6a4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2cf68c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf5d0 │ │ │ │ ldr r2, [pc, #60] @ 2cf6a8 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2cf5d0 │ │ │ │ bl 249078 │ │ │ │ b 2cf658 │ │ │ │ addseq fp, sp, r8, lsr #11 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r0, r1, ip, ror #5 │ │ │ │ - rsbseq r0, r1, r4, ror #4 │ │ │ │ - rsbseq r0, r1, r0, asr #4 │ │ │ │ + rsbseq r0, r1, ip, lsl r3 │ │ │ │ + @ instruction: 0x00710294 │ │ │ │ + rsbseq r0, r1, r0, ror r2 │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ │ │ │ │ 002cf6ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137229,26 +137229,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2cf72c │ │ │ │ ldr r1, [pc, #52] @ 2cf7b0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2cf554 │ │ │ │ addseq fp, sp, ip, asr #8 │ │ │ │ adceq ip, sl, ip, asr #29 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x00711b98 │ │ │ │ + rsbseq r1, r1, r8, asr #23 │ │ │ │ adceq ip, sl, ip, lsl #29 │ │ │ │ - rsbseq r1, r1, r0, ror fp │ │ │ │ + rsbseq r1, r1, r0, lsr #23 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq r1, r1, r4, lsl #22 │ │ │ │ + rsbseq r1, r1, r4, lsr fp │ │ │ │ │ │ │ │ 002cf7b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 2cf864 │ │ │ │ @@ -137263,41 +137263,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ - bl 990fe4 │ │ │ │ + bl 991014 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r2, [pc, #80] @ 2cf868 │ │ │ │ ldr r1, [pc, #80] @ 2cf86c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 991dd0 │ │ │ │ + bl 991e00 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq ip, sl, ip, asr #27 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - ldrheq r1, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r1, r1, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 2cfad8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -137397,15 +137397,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7e94 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r6 │ │ │ │ bl 2b87c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #184] @ 2cfaf0 │ │ │ │ ldr r3, [pc, #160] @ 2cfadc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137447,17 +137447,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 2cf954 │ │ │ │ addseq fp, sp, r0, lsl #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, sp, r8, asr #4 │ │ │ │ - @ instruction: 0x00711590 │ │ │ │ + rsbseq r1, r1, r0, asr #11 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - ldrsbeq pc, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq pc, r0, ip, lsl #30 │ │ │ │ ldrsbeq fp, [sp], ip │ │ │ │ umullseq fp, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 2cfbc4 │ │ │ │ @@ -137499,22 +137499,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8018 │ │ │ │ ldr r1, [pc, #36] @ 2cfbd0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2b87c8 │ │ │ │ addseq fp, sp, r4 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq pc, r0, r0, asr #26 │ │ │ │ - rsbseq pc, r0, ip, asr #25 │ │ │ │ + rsbseq pc, r0, r0, ror sp @ │ │ │ │ + ldrsheq pc, [r0], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 2cfc70 │ │ │ │ ldr r3, [pc, #132] @ 2cfc74 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -137845,15 +137845,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 29e39c │ │ │ │ b 2cffa8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq sl, sp, r8, ip │ │ │ │ - ldrsbeq r0, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r1, r8 │ │ │ │ addseq sl, sp, r4, asr fp │ │ │ │ addseq sl, sp, ip, asr #21 │ │ │ │ addseq sl, sp, r4, ror sl │ │ │ │ │ │ │ │ 002d0124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -137949,15 +137949,15 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r4, ror r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, r8, asr #18 │ │ │ │ blne 2d02a4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbseq r7, fp, r4, asr #17 │ │ │ │ + ldrsheq r7, [fp], #-132 @ 0xffffff7c @ │ │ │ │ addseq sl, sp, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -138030,40 +138030,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d0448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0374 │ │ │ │ ldr r0, [pc, #56] @ 2d044c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0374 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, sp, r0, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, r0, lsr r8 │ │ │ │ addseq sl, sp, ip, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r1, [r1], #-16 @ │ │ │ │ - rsbseq r1, r1, r8, lsr #4 │ │ │ │ + rsbseq r1, r1, r0, lsr #4 │ │ │ │ + rsbseq r1, r1, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -138162,29 +138162,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2d0718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d04b8 │ │ │ │ ldr r0, [pc, #244] @ 2d071c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d04b8 │ │ │ │ ldr r3, [pc, #224] @ 2d0720 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0588 │ │ │ │ ldr r3, [pc, #188] @ 2d0710 │ │ │ │ @@ -138201,54 +138201,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #132] @ 2d0724 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d0728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0588 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2d072c │ │ │ │ ldr r0, [pc, #84] @ 2d0730 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0588 │ │ │ │ umullseq sl, sp, r8, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, r4, ror r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ addseq sl, sp, r0, lsl #12 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r1, r8, rrx │ │ │ │ - rsbseq r1, r1, r4, lsr #1 │ │ │ │ + @ instruction: 0x00711098 │ │ │ │ + ldrsbeq r1, [r1], #-4 @ │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq r1, r1, r0, ror r0 │ │ │ │ - rsbseq pc, r0, r0, ror pc @ │ │ │ │ - rsbseq r1, r1, r8, lsr r0 │ │ │ │ - ldrheq pc, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r1, r1, r0, lsr #1 │ │ │ │ + rsbseq pc, r0, r0, lsr #31 │ │ │ │ + rsbseq r1, r1, r8, rrx │ │ │ │ + rsbseq pc, r0, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 2d099c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -138324,28 +138324,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #308] @ 2d09c0 │ │ │ │ ldr r3, [pc, #308] @ 2d09c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d09c8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d07fc │ │ │ │ ldr r3, [pc, #240] @ 2d09b4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d07fc │ │ │ │ ldr r3, [pc, #224] @ 2d09b8 │ │ │ │ @@ -138363,15 +138363,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #164] @ 2d09cc │ │ │ │ ldr r3, [pc, #164] @ 2d09d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d09d4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -138382,48 +138382,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2d09e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d07fc │ │ │ │ ldr r0, [pc, #108] @ 2d09e4 │ │ │ │ ldr r3, [pc, #108] @ 2d09e8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 2d09ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d07fc │ │ │ │ @ instruction: 0x009da3bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq sl, sp, r8, r3 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ addseq sl, sp, r4, ror #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq pc, sl, r0, lsr r9 @ │ │ │ │ - @ instruction: 0x00710e98 │ │ │ │ - @ instruction: 0x0070fd94 │ │ │ │ - @ instruction: 0x007af894 │ │ │ │ - rsbseq r0, r1, r4, lsl lr │ │ │ │ - ldrsheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq pc, sl, r0, ror r8 @ │ │ │ │ - ldrsbeq r0, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq pc, r0, ip, lsr sp @ │ │ │ │ - rsbseq pc, sl, r4, asr #16 │ │ │ │ - ldrheq r0, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq pc, r0, r0, lsl sp @ │ │ │ │ + rsbseq pc, sl, r0, ror #18 │ │ │ │ + rsbseq r0, r1, r8, asr #29 │ │ │ │ + rsbseq pc, r0, r4, asr #27 │ │ │ │ + rsbseq pc, sl, r4, asr #17 │ │ │ │ + rsbseq r0, r1, r4, asr #28 │ │ │ │ + rsbseq pc, r0, r8, lsr #26 │ │ │ │ + rsbseq pc, sl, r0, lsr #17 │ │ │ │ + rsbseq r0, r1, r0, lsl #28 │ │ │ │ + rsbseq pc, r0, ip, ror #26 │ │ │ │ + rsbseq pc, sl, r4, ror r8 @ │ │ │ │ + rsbseq r0, r1, ip, ror #27 │ │ │ │ + rsbseq pc, r0, r0, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 2d0f8c │ │ │ │ @@ -138459,15 +138459,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0ac0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 7c33dc │ │ │ │ + bl 7c340c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0cbc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d0c40 │ │ │ │ @@ -138507,23 +138507,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 2d0fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 2d0a94 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -138547,24 +138547,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2d0fb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0ac0 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d0a94 │ │ │ │ b 2d0ba4 │ │ │ │ @@ -138585,46 +138585,46 @@ │ │ │ │ beq 2d0d00 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 2d0fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0abc │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2d0e84 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mvn r4, #0 │ │ │ │ b 2d0ac0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 2d0fbc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0b80 │ │ │ │ ldr r0, [pc, #696] @ 2d0fc0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0abc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 249b34 │ │ │ │ ldr r3, [pc, #616] @ 2d0f98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -138650,33 +138650,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #548] @ 2d0fc8 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2d0fcc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0ce0 │ │ │ │ ldr r0, [pc, #504] @ 2d0fd0 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0ac0 │ │ │ │ ldr r3, [pc, #424] @ 2d0f98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d0ce0 │ │ │ │ ldr r3, [pc, #448] @ 2d0fc4 │ │ │ │ @@ -138699,15 +138699,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #364] @ 2d0fd4 │ │ │ │ ldr r3, [pc, #364] @ 2d0fd8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 2d0fdc │ │ │ │ @@ -138731,88 +138731,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #248] @ 2d0fe0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2d0fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0cd8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2d0fe8 │ │ │ │ ldr r0, [pc, #200] @ 2d0fec │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0cd8 │ │ │ │ ldr r3, [pc, #172] @ 2d0ff0 │ │ │ │ ldr r0, [pc, #172] @ 2d0ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0ce0 │ │ │ │ ldr ip, [pc, #144] @ 2d0ff8 │ │ │ │ ldr r3, [pc, #144] @ 2d0ffc │ │ │ │ ldr r0, [pc, #144] @ 2d1000 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d0ce0 │ │ │ │ addseq sl, sp, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, sp, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, sp, ip, asr #32 │ │ │ │ andeq r3, r0, r8, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r1, r4, lsl ip │ │ │ │ + rsbseq r0, r1, r4, asr #24 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ - rsbseq r0, r1, r4, lsl #24 │ │ │ │ - rsbseq r0, r1, r0, ror fp │ │ │ │ - rsbseq r0, r1, r8, ror #21 │ │ │ │ - rsbseq r0, r1, r4, ror #22 │ │ │ │ + rsbseq r0, r1, r4, lsr ip │ │ │ │ + rsbseq r0, r1, r0, lsr #23 │ │ │ │ + rsbseq r0, r1, r8, lsl fp │ │ │ │ + @ instruction: 0x00710b94 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - ldrheq r0, [r1], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq pc, r0, r0, lsl #17 │ │ │ │ - @ instruction: 0x00710a94 │ │ │ │ - rsbseq pc, sl, r4, asr r3 @ │ │ │ │ - rsbseq r0, r1, r8, lsl #18 │ │ │ │ - ldrheq pc, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r0, r1, r4, asr #19 │ │ │ │ - rsbseq pc, r0, r8, lsr #14 │ │ │ │ - rsbseq r0, r1, ip, lsl #19 │ │ │ │ - rsbseq pc, r0, ip, ror r7 @ │ │ │ │ - rsbseq r0, r1, r4, lsl r8 │ │ │ │ + rsbseq r0, r1, r4, ror #19 │ │ │ │ + ldrheq pc, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r0, r1, r4, asr #21 │ │ │ │ + rsbseq pc, sl, r4, lsl #7 │ │ │ │ + rsbseq r0, r1, r8, lsr r9 │ │ │ │ + rsbseq pc, r0, r4, ror #15 │ │ │ │ + ldrsheq r0, [r1], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq pc, r0, r8, asr r7 @ │ │ │ │ - rsbseq pc, sl, r0, asr r2 @ │ │ │ │ - rsbseq r0, r1, r4, lsl #16 │ │ │ │ - rsbseq pc, r0, ip, lsr #14 │ │ │ │ + ldrheq r0, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq pc, r0, ip, lsr #15 │ │ │ │ + rsbseq r0, r1, r4, asr #16 │ │ │ │ + rsbseq pc, r0, r8, lsl #15 │ │ │ │ + rsbseq pc, sl, r0, lsl #5 │ │ │ │ + rsbseq r0, r1, r4, lsr r8 │ │ │ │ + rsbseq pc, r0, ip, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 2d16d4 │ │ │ │ ldr r3, [pc, #1716] @ 2d16d8 │ │ │ │ @@ -138939,26 +138939,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2d16f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d10a4 │ │ │ │ ldr r3, [pc, #1188] @ 2d16fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1130 │ │ │ │ ldr r3, [pc, #1156] @ 2d16f0 │ │ │ │ @@ -138975,23 +138975,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d1700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1130 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1378 │ │ │ │ ldr r3, [pc, #1052] @ 2d1704 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139012,28 +139012,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #956] @ 2d1708 │ │ │ │ ldr r3, [pc, #956] @ 2d170c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d1710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8018 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8018 │ │ │ │ ldr r1, [pc, #892] @ 2d1714 │ │ │ │ @@ -139051,21 +139051,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d1718 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d10a4 │ │ │ │ ldr r0, [pc, #816] @ 2d171c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1130 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 2490c0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139099,29 +139099,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #632] @ 2d1720 │ │ │ │ ldr r2, [pc, #632] @ 2d1724 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d1728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ ldr r3, [pc, #508] @ 2d16e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 2d158c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139144,27 +139144,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #464] @ 2d172c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d1730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2d1704 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d14f0 │ │ │ │ @@ -139183,110 +139183,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #316] @ 2d1734 │ │ │ │ ldr r2, [pc, #316] @ 2d1738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d173c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d1740 │ │ │ │ ldr r0, [pc, #264] @ 2d1744 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ ldr r0, [pc, #240] @ 2d1748 │ │ │ │ ldr r3, [pc, #240] @ 2d174c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d1750 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1378 │ │ │ │ ldr r1, [pc, #208] @ 2d1754 │ │ │ │ ldr r3, [pc, #208] @ 2d1758 │ │ │ │ ldr r0, [pc, #208] @ 2d175c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ ldr r1, [pc, #176] @ 2d1760 │ │ │ │ ldr r3, [pc, #176] @ 2d1764 │ │ │ │ ldr r0, [pc, #176] @ 2d1768 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1418 │ │ │ │ @ instruction: 0x009d9af4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d9ad4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, sp, r4, asr #19 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r0, r1, r8, ror #13 │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0x0070f498 │ │ │ │ + rsbseq pc, r0, r8, asr #9 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq lr, sl, r0, ror lr │ │ │ │ - ldrsbeq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq pc, r0, r0, asr #5 │ │ │ │ - rsbseq r0, r1, r4, lsr #13 │ │ │ │ - ldrheq r0, [r1], #-84 @ 0xffffffac @ │ │ │ │ - ldrheq pc, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq lr, sl, r4, lsl sp │ │ │ │ - rsbseq r0, r1, r8, ror #10 │ │ │ │ - rsbseq pc, r0, r0, ror #2 │ │ │ │ - rsbseq r0, r1, r0, lsr #9 │ │ │ │ - ldrheq pc, [r0], #-4 @ │ │ │ │ - rsbseq r0, r1, r8, asr #5 │ │ │ │ - rsbseq r0, r1, r4, ror #5 │ │ │ │ - rsbseq pc, r0, r0, lsl r0 @ │ │ │ │ - rsbseq r0, r1, r4, asr #7 │ │ │ │ + rsbseq lr, sl, r0, lsr #29 │ │ │ │ + rsbseq r0, r1, r8, lsl #14 │ │ │ │ + ldrsheq pc, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsbeq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r0, r1, r4, ror #11 │ │ │ │ + rsbseq pc, r0, ip, ror #7 │ │ │ │ + rsbseq lr, sl, r4, asr #26 │ │ │ │ + @ instruction: 0x00710598 │ │ │ │ + @ instruction: 0x0070f190 │ │ │ │ + ldrsbeq r0, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r0, r4, ror #1 │ │ │ │ + ldrsheq r0, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r0, r1, r4, lsl r3 │ │ │ │ + rsbseq pc, r0, r0, asr #32 │ │ │ │ + ldrsheq r0, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x0070f090 │ │ │ │ + @ instruction: 0x007aeb94 │ │ │ │ + ldrsheq r0, [r1], #-52 @ 0xffffffcc @ │ │ │ │ rsbseq pc, r0, r0, rrx │ │ │ │ rsbseq lr, sl, r4, ror #22 │ │ │ │ - rsbseq r0, r1, r4, asr #7 │ │ │ │ - rsbseq pc, r0, r0, lsr r0 @ │ │ │ │ - rsbseq lr, sl, r4, lsr fp │ │ │ │ - rsbseq r0, r1, r4, lsl #7 │ │ │ │ - rsbseq pc, r0, r8 │ │ │ │ - rsbseq r0, r1, ip, lsl #4 │ │ │ │ - rsbseq r0, r1, r4, lsr #4 │ │ │ │ - ldrsbeq lr, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r0, [r1], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq pc, r0, r8, lsr r0 @ │ │ │ │ + rsbseq r0, r1, ip, lsr r2 │ │ │ │ + rsbseq r0, r1, r4, asr r2 │ │ │ │ + rsbseq pc, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d1948 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139371,57 +139371,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #136] @ 2d1970 │ │ │ │ ldr r3, [pc, #136] @ 2d1974 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d1978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d186c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d197c │ │ │ │ ldr r3, [pc, #88] @ 2d1980 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d1984 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d186c │ │ │ │ addseq r9, sp, r4, lsl #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sp, r0, ror #6 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ addseq r9, sp, ip, lsr #6 │ │ │ │ addseq r9, sp, ip, ror #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq lr, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r0, r1, r8, ror #2 │ │ │ │ - rsbseq lr, r0, r4, lsr #26 │ │ │ │ - @ instruction: 0x007ae898 │ │ │ │ - rsbseq r0, r1, r4, lsr #2 │ │ │ │ - rsbseq lr, r0, r4, ror #26 │ │ │ │ + rsbseq lr, sl, r4, lsl #18 │ │ │ │ + @ instruction: 0x00710198 │ │ │ │ + rsbseq lr, r0, r4, asr sp │ │ │ │ + rsbseq lr, sl, r8, asr #17 │ │ │ │ + rsbseq r0, r1, r4, asr r1 │ │ │ │ + @ instruction: 0x0070ed94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 2d205c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -139550,26 +139550,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 2d2080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1a20 │ │ │ │ ldr r3, [pc, #1184] @ 2d2084 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1aac │ │ │ │ ldr r3, [pc, #1152] @ 2d2078 │ │ │ │ @@ -139586,22 +139586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2d2088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1aac │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d1d00 │ │ │ │ ldr r3, [pc, #1052] @ 2d208c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -139622,28 +139622,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #956] @ 2d2090 │ │ │ │ ldr r3, [pc, #956] @ 2d2094 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2d2098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8018 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b8018 │ │ │ │ ldr r1, [pc, #892] @ 2d209c │ │ │ │ @@ -139661,21 +139661,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2d20a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1a20 │ │ │ │ ldr r0, [pc, #816] @ 2d20a4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1aac │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 2490c0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -139709,29 +139709,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #632] @ 2d20a8 │ │ │ │ ldr r2, [pc, #632] @ 2d20ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2d20b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ ldr r2, [pc, #508] @ 2d2068 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2d1f14 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -139754,27 +139754,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #464] @ 2d20b4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2d20b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 2d208c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d1e78 │ │ │ │ @@ -139793,110 +139793,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #316] @ 2d20bc │ │ │ │ ldr r2, [pc, #316] @ 2d20c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d20c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 2d20c8 │ │ │ │ ldr r0, [pc, #264] @ 2d20cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ ldr r0, [pc, #240] @ 2d20d0 │ │ │ │ ldr r3, [pc, #240] @ 2d20d4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 2d20d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1d00 │ │ │ │ ldr r1, [pc, #208] @ 2d20dc │ │ │ │ ldr r3, [pc, #208] @ 2d20e0 │ │ │ │ ldr r0, [pc, #208] @ 2d20e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ ldr r1, [pc, #176] @ 2d20e8 │ │ │ │ ldr r3, [pc, #176] @ 2d20ec │ │ │ │ ldr r0, [pc, #176] @ 2d20f0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d1da0 │ │ │ │ addseq r9, sp, ip, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sp, ip, asr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, sp, r8, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, ip, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq pc, r0, r0, lsr #29 │ │ │ │ + ldrsbeq pc, [r0], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r4, lsl #10 │ │ │ │ - rsbseq lr, r0, r0, lsl fp │ │ │ │ + rsbseq lr, r0, r0, asr #22 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbseq lr, sl, r8, ror #9 │ │ │ │ - rsbseq pc, r0, r0, asr sp @ │ │ │ │ - rsbseq lr, r0, r8, lsr r9 │ │ │ │ - rsbseq pc, r0, ip, lsl sp @ │ │ │ │ - @ instruction: 0x0070fd9c │ │ │ │ - rsbseq lr, r0, r4, lsr sl │ │ │ │ - rsbseq lr, sl, ip, lsl #7 │ │ │ │ - rsbseq pc, r0, r0, ror #23 │ │ │ │ - ldrsbeq lr, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq pc, r0, r8, lsl #25 │ │ │ │ - rsbseq lr, r0, ip, lsr #14 │ │ │ │ - rsbseq pc, r0, r0, asr #18 │ │ │ │ - rsbseq pc, r0, ip, asr r9 @ │ │ │ │ - rsbseq lr, r0, r8, lsl #13 │ │ │ │ - rsbseq pc, r0, ip, lsr #23 │ │ │ │ + rsbseq lr, sl, r8, lsl r5 │ │ │ │ + rsbseq pc, r0, r0, lsl #27 │ │ │ │ + rsbseq lr, r0, r8, ror #18 │ │ │ │ + rsbseq pc, r0, ip, asr #26 │ │ │ │ + rsbseq pc, r0, ip, asr #27 │ │ │ │ + rsbseq lr, r0, r4, ror #20 │ │ │ │ + ldrheq lr, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq pc, r0, r0, lsl ip @ │ │ │ │ + rsbseq lr, r0, r8, lsl #16 │ │ │ │ + ldrheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq lr, r0, ip, asr r7 │ │ │ │ + rsbseq pc, r0, r0, ror r9 @ │ │ │ │ + rsbseq pc, r0, ip, lsl #19 │ │ │ │ + ldrheq lr, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq pc, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq lr, r0, r8, lsl #14 │ │ │ │ + rsbseq lr, sl, ip, lsl #4 │ │ │ │ + rsbseq pc, r0, ip, ror #20 │ │ │ │ ldrsbeq lr, [r0], #-104 @ 0xffffff98 @ │ │ │ │ ldrsbeq lr, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq pc, r0, ip, lsr sl @ │ │ │ │ - rsbseq lr, r0, r8, lsr #13 │ │ │ │ - rsbseq lr, sl, ip, lsr #3 │ │ │ │ - ldrsheq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ - rsbseq lr, r0, r0, lsl #13 │ │ │ │ - rsbseq pc, r0, r4, lsl #17 │ │ │ │ - @ instruction: 0x0070f89c │ │ │ │ - rsbseq lr, r0, r4, asr r6 │ │ │ │ + rsbseq pc, r0, ip, lsr #20 │ │ │ │ + ldrheq lr, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq pc, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq pc, r0, ip, asr #17 │ │ │ │ + rsbseq lr, r0, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 2d22d0 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139981,57 +139981,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #136] @ 2d22f8 │ │ │ │ ldr r3, [pc, #136] @ 2d22fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2d2300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d21f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2d2304 │ │ │ │ ldr r3, [pc, #88] @ 2d2308 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2d230c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d21f4 │ │ │ │ @ instruction: 0x009d89fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d89d8 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ addseq r8, sp, r4, lsr #19 │ │ │ │ addseq r8, sp, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sp, sl, ip, asr #30 │ │ │ │ - rsbseq pc, r0, r0, lsl r9 @ │ │ │ │ - @ instruction: 0x0070e39c │ │ │ │ - rsbseq sp, sl, r0, lsl pc │ │ │ │ - rsbseq pc, r0, ip, asr #17 │ │ │ │ - ldrsbeq lr, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, sl, ip, ror pc │ │ │ │ + rsbseq pc, r0, r0, asr #18 │ │ │ │ + rsbseq lr, r0, ip, asr #7 │ │ │ │ + rsbseq sp, sl, r0, asr #30 │ │ │ │ + ldrsheq pc, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq lr, r0, ip, lsl #8 │ │ │ │ │ │ │ │ 002d2310 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 2d23b4 │ │ │ │ @@ -140059,26 +140059,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, sl, ip, asr #14 │ │ │ │ - rsbseq pc, r0, r8, lsr r8 @ │ │ │ │ - addeq r9, r5, ip, lsl ip │ │ │ │ - rsbseq pc, r0, r8, lsl r8 @ │ │ │ │ + rsbseq r7, sl, ip, ror r7 │ │ │ │ + rsbseq pc, r0, r8, ror #16 │ │ │ │ + addeq r9, r5, ip, asr #24 │ │ │ │ + rsbseq pc, r0, r8, asr #16 │ │ │ │ │ │ │ │ 002d23c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -140155,15 +140155,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 7ad088 │ │ │ │ + bl 7ad0b8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 2d27b4 │ │ │ │ ldr r3, [pc, #656] @ 2d27a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -140186,15 +140186,15 @@ │ │ │ │ bhi 2d2578 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 2d26d0 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 9b7094 │ │ │ │ + bl 9b70c4 │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 2d259c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2d262c │ │ │ │ mov r2, #0 │ │ │ │ @@ -140258,24 +140258,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 2d27cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d259c │ │ │ │ ldr r2, [pc, #228] @ 2d27bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2d2578 │ │ │ │ @@ -140298,54 +140298,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2d27d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2578 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 2d27d8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 2d259c │ │ │ │ ldr r0, [pc, #76] @ 2d27dc │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 2d2578 │ │ │ │ @ instruction: 0x009d86b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r8, sp, ip, r6 │ │ │ │ andeq r3, r0, r0, rrx │ │ │ │ addseq r8, sp, r0, lsl #12 │ │ │ │ addseq r8, sp, ip, lsl r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsbeq ip, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq ip, r0, r8, lsl #30 │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - rsbseq ip, r0, ip, lsl #27 │ │ │ │ - @ instruction: 0x0070ce94 │ │ │ │ - ldrheq ip, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq ip, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq ip, r0, r4, asr #29 │ │ │ │ + rsbseq ip, r0, r0, ror #27 │ │ │ │ │ │ │ │ 002d27e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -140404,19 +140404,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 24a26c │ │ │ │ cmp r0, r6 │ │ │ │ bne 2d28fc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b6e5c │ │ │ │ + bl 9b6e8c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 9b7044 │ │ │ │ + bl 9b7074 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 2d2860 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2b7ca0 │ │ │ │ b 2d2860 │ │ │ │ @@ -140448,44 +140448,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ ldr r8, [pc, #2736] @ 2d3444 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2bd8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d29c0 │ │ │ │ ldr r0, [pc, #2712] @ 2d3448 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 7a53c0 │ │ │ │ + bl 7a53f0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2d2cbc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2bcc │ │ │ │ ldr r0, [pc, #2656] @ 2d344c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 2d3450 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -140509,15 +140509,15 @@ │ │ │ │ bne 2d2a74 │ │ │ │ ldr r3, [pc, #2536] @ 2d3454 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d2dc4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 2d2a98 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -140526,15 +140526,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 7a53b0 │ │ │ │ + bl 7a53e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2ad8 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d2d04 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -140593,29 +140593,29 @@ │ │ │ │ bl 2b87c8 │ │ │ │ ldr r1, [pc, #2220] @ 2d3468 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7dc0 │ │ │ │ b 2d2c10 │ │ │ │ - bl 94b574 │ │ │ │ + bl 94b5a4 │ │ │ │ mov r9, #0 │ │ │ │ b 2d2a00 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #2164] @ 2d3464 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d2ebc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b7cf0 │ │ │ │ ldr r2, [pc, #2132] @ 2d346c │ │ │ │ ldr r3, [pc, #2084] @ 2d3440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -140656,15 +140656,15 @@ │ │ │ │ bne 2d3080 │ │ │ │ mov r0, fp │ │ │ │ bl 24aec0 │ │ │ │ b 2d2c7c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #1936] @ 2d3464 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2d31c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -140705,33 +140705,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #1764] @ 2d347c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 2d3480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7c1c60 │ │ │ │ + bl 7c1c90 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d3110 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -140767,27 +140767,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #1524] @ 2d3484 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 2d3488 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r3, [pc, #1452] @ 2d3470 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2c00 │ │ │ │ ldr r3, [pc, #1436] @ 2d3474 │ │ │ │ @@ -140803,27 +140803,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #1388] @ 2d348c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d3490 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2c00 │ │ │ │ ldr r3, [pc, #1344] @ 2d3494 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3258 │ │ │ │ ldr r3, [pc, #1292] @ 2d3474 │ │ │ │ @@ -140839,23 +140839,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2d3498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2b78 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140878,29 +140878,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #1104] @ 2d349c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 2d34a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 2d34a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r3, [pc, #1000] @ 2d3470 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2cb0 │ │ │ │ ldr r3, [pc, #984] @ 2d3474 │ │ │ │ @@ -140916,31 +140916,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #964] @ 2d34a8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 2d34ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 998680 │ │ │ │ + bl 9986b0 │ │ │ │ ldr r3, [pc, #832] @ 2d3464 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d2cb0 │ │ │ │ ldr r3, [pc, #820] @ 2d3470 │ │ │ │ @@ -140962,27 +140962,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #788] @ 2d34b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 2d34b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r3, [pc, #672] @ 2d3470 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2ce4 │ │ │ │ ldr r3, [pc, #656] @ 2d3474 │ │ │ │ @@ -140998,27 +140998,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #652] @ 2d34b8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2d34bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2ce4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2b78 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2d2fe8 │ │ │ │ ldr r3, [pc, #508] @ 2d3470 │ │ │ │ @@ -141038,162 +141038,162 @@ │ │ │ │ beq 2d337c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #500] @ 2d34c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2d34c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2c7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 2d34c8 │ │ │ │ ldr r0, [pc, #452] @ 2d34cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2c00 │ │ │ │ ldr r0, [pc, #428] @ 2d34d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2fc8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 2d34d4 │ │ │ │ ldr r0, [pc, #404] @ 2d34d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2ce4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 2d34dc │ │ │ │ ldr r0, [pc, #376] @ 2d34e0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2d34e4 │ │ │ │ ldr r0, [pc, #348] @ 2d34e8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2c7c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2d34ec │ │ │ │ ldr r0, [pc, #320] @ 2d34f0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ ldr r3, [pc, #296] @ 2d34f4 │ │ │ │ ldr r0, [pc, #296] @ 2d34f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2d34fc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2d3500 │ │ │ │ ldr r0, [pc, #256] @ 2d3504 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2d3508 │ │ │ │ ldr r0, [pc, #228] @ 2d350c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2d2cb0 │ │ │ │ @ instruction: 0x009d81d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, sp, r4, lsl #3 │ │ │ │ - rsbseq pc, r0, r4, lsr #4 │ │ │ │ - rsbseq pc, r0, r8, ror #3 │ │ │ │ - ldrsheq r5, [fp], #-12 @ │ │ │ │ + rsbseq pc, r0, r4, asr r2 @ │ │ │ │ + rsbseq pc, r0, r8, lsl r2 @ │ │ │ │ + rsbseq r5, fp, ip, lsr #2 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - @ instruction: 0x007ad690 │ │ │ │ - ldrsbeq sl, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sp, sl, r0, asr #13 │ │ │ │ + rsbseq sl, fp, r4, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ @ instruction: 0x009d7efc │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq lr, r0, ip, ror #29 │ │ │ │ - rsbseq sp, r0, r8, ror r8 │ │ │ │ - ldrheq lr, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq sp, r0, r0, lsl #15 │ │ │ │ - ldrheq lr, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq lr, r0, ip, lsl pc │ │ │ │ + rsbseq sp, r0, r8, lsr #17 │ │ │ │ + rsbseq lr, r0, r4, ror #27 │ │ │ │ + ldrheq sp, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq lr, r0, ip, ror #25 │ │ │ │ + rsbseq sp, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x000041b8 │ │ │ │ - rsbseq lr, r0, r0, ror #25 │ │ │ │ - rsbseq sp, sl, r0, ror r1 │ │ │ │ - ldrsbeq lr, [r0], #-200 @ 0xffffff38 @ │ │ │ │ - ldrheq sp, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq lr, r0, r0, lsl #23 │ │ │ │ - rsbseq sp, r0, ip, lsr #10 │ │ │ │ - rsbseq lr, r0, ip, lsl #21 │ │ │ │ - rsbseq sp, r0, r4, ror r4 │ │ │ │ - rsbseq lr, r0, r8, asr #19 │ │ │ │ - rsbseq sp, r0, r4, ror #7 │ │ │ │ - rsbseq lr, r0, r0, asr #18 │ │ │ │ - rsbseq sp, r0, r4, asr #6 │ │ │ │ - ldrsbeq lr, [r0], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x0070d390 │ │ │ │ - rsbseq lr, r0, ip, asr #19 │ │ │ │ + rsbseq lr, r0, r0, lsl sp │ │ │ │ + rsbseq sp, sl, r0, lsr #3 │ │ │ │ + rsbseq lr, r0, r8, lsl #26 │ │ │ │ + rsbseq sp, r0, ip, ror #11 │ │ │ │ + ldrheq lr, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq sp, r0, ip, asr r5 │ │ │ │ + ldrheq lr, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq sp, r0, r4, lsr #9 │ │ │ │ + ldrsheq lr, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sp, r0, r4, lsl r4 │ │ │ │ + rsbseq lr, r0, r0, ror r9 │ │ │ │ + rsbseq sp, r0, r4, ror r3 │ │ │ │ + rsbseq lr, r0, r8, lsl #18 │ │ │ │ + rsbseq sp, r0, r0, asr #7 │ │ │ │ + ldrsheq lr, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq lr, r0, r4, ror #17 │ │ │ │ + rsbseq sp, r0, r8, lsl #7 │ │ │ │ + rsbseq lr, r0, ip, lsr #18 │ │ │ │ + rsbseq sp, r0, r4, ror #6 │ │ │ │ ldrheq lr, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sp, r0, r8, asr r3 │ │ │ │ - ldrsheq lr, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq sp, r0, r4, lsr r3 │ │ │ │ - rsbseq lr, r0, r4, lsl #17 │ │ │ │ - rsbseq sp, r0, r0, lsl r3 │ │ │ │ - ldrsbeq lr, [r0], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sp, r0, ip, ror #5 │ │ │ │ - ldrsheq ip, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq sp, r0, r0, asr #5 │ │ │ │ - rsbseq lr, r0, r8, asr r9 │ │ │ │ - rsbseq lr, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x0070d298 │ │ │ │ - rsbseq lr, r0, ip, lsl r8 │ │ │ │ - rsbseq sp, r0, r4, ror r2 │ │ │ │ + rsbseq sp, r0, r0, asr #6 │ │ │ │ + rsbseq lr, r0, r4, lsl #18 │ │ │ │ + rsbseq sp, r0, ip, lsl r3 │ │ │ │ + rsbseq ip, sl, r0, lsr #28 │ │ │ │ + ldrsheq sp, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, r0, r8, lsl #19 │ │ │ │ + rsbseq lr, r0, r4, asr r8 │ │ │ │ + rsbseq sp, r0, r8, asr #5 │ │ │ │ + rsbseq lr, r0, ip, asr #16 │ │ │ │ + rsbseq sp, r0, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -141236,15 +141236,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2d35e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d35dc │ │ │ │ pop {r4, lr} │ │ │ │ - b 988a3c │ │ │ │ + b 988a6c │ │ │ │ pop {r4, lr} │ │ │ │ b 24adc4 │ │ │ │ bl 24aae8 │ │ │ │ b 2d35cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -141342,18 +141342,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d3658 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d74b4 │ │ │ │ - rsbseq lr, r0, r0, lsr #13 │ │ │ │ - @ instruction: 0x0070e690 │ │ │ │ - rsbseq lr, r0, ip, ror r6 │ │ │ │ - rsbseq lr, r0, ip, ror #12 │ │ │ │ + ldrsbeq lr, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq lr, r0, r0, asr #13 │ │ │ │ + rsbseq lr, r0, ip, lsr #13 │ │ │ │ + @ instruction: 0x0070e69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2d3928 │ │ │ │ ldr r3, [pc, #380] @ 2d392c │ │ │ │ @@ -141451,18 +141451,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d37d8 │ │ │ │ b 2d3808 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sp, r8, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sp, r4, lsl #6 │ │ │ │ + rsbseq lr, r0, r8, lsr r5 │ │ │ │ rsbseq lr, r0, r8, lsl #10 │ │ │ │ ldrsbeq lr, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq lr, r0, r8, lsr #9 │ │ │ │ - rsbseq lr, r0, r8, asr #8 │ │ │ │ + rsbseq lr, r0, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -141547,25 +141547,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 2d3e6c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ ldr r1, [pc, #944] @ 2d3e70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ ldr r1, [pc, #928] @ 2d3e74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 2d3da4 │ │ │ │ ldr r1, [pc, #900] @ 2d3e78 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ @@ -141603,32 +141603,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 2d3c94 │ │ │ │ ldr r1, [pc, #764] @ 2d3e84 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ ldr r7, [pc, #744] @ 2d3e88 │ │ │ │ ldr r1, [pc, #744] @ 2d3e8c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99c8f4 │ │ │ │ + bl 99c924 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #684] @ 2d3e90 │ │ │ │ ldr r3, [pc, #632] @ 2d3e60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -141670,33 +141670,33 @@ │ │ │ │ bne 2d3b18 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 2d3b50 │ │ │ │ ldr r1, [pc, #516] @ 2d3ea0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c568 │ │ │ │ + bl 99c598 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d38 │ │ │ │ ldr r1, [pc, #496] @ 2d3ea4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c568 │ │ │ │ + bl 99c598 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3bc4 │ │ │ │ ldr ip, [pc, #476] @ 2d3ea8 │ │ │ │ ldr r3, [pc, #476] @ 2d3eac │ │ │ │ ldr r1, [pc, #476] @ 2d3eb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r6, #0 │ │ │ │ b 2d3bd0 │ │ │ │ ldr r1, [pc, #440] @ 2d3eb4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -141717,125 +141717,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 2d3ec4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 2d3ec8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2d3cec │ │ │ │ ldr r1, [pc, #352] @ 2d3ecc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998420 │ │ │ │ + bl 998450 │ │ │ │ b 2d3cec │ │ │ │ ldr ip, [pc, #336] @ 2d3ed0 │ │ │ │ ldr r3, [pc, #336] @ 2d3ed4 │ │ │ │ ldr r1, [pc, #336] @ 2d3ed8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 2d3edc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2d3cec │ │ │ │ ldr r0, [pc, #308] @ 2d3ee0 │ │ │ │ ldr r3, [pc, #308] @ 2d3ee4 │ │ │ │ ldr r1, [pc, #308] @ 2d3ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [pc, #280] @ 2d3eec │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ b 2d3cec │ │ │ │ ldr r1, [pc, #264] @ 2d3ef0 │ │ │ │ ldr r3, [pc, #264] @ 2d3ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 2d3ef8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 2d3efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [pc, #240] @ 2d3f00 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ b 2d3cec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 2d3f04 │ │ │ │ ldr r3, [pc, #220] @ 2d3f08 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 2d3f0c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 2d3f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [pc, #196] @ 2d3f14 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ b 2d3cec │ │ │ │ ldrheq r7, [sp], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sp, r8, lsl #1 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - ldrsheq lr, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - ldrheq r1, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq lr, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq lr, r0, r8, asr #6 │ │ │ │ - ldrheq ip, [pc], #-216 @ │ │ │ │ - rsbseq lr, r0, ip, asr r3 │ │ │ │ - @ instruction: 0x0070e390 │ │ │ │ + rsbseq lr, r0, r4, lsr #6 │ │ │ │ + rsbseq r1, r8, r0, ror #9 │ │ │ │ + rsbseq lr, r0, ip, lsl #6 │ │ │ │ + rsbseq lr, r0, r8, ror r3 │ │ │ │ + rsbseq ip, pc, r8, ror #27 │ │ │ │ + rsbseq lr, r0, ip, lsl #7 │ │ │ │ + rsbseq lr, r0, r0, asr #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq lr, r0, r0, lsl #7 │ │ │ │ + ldrheq lr, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ addseq r6, sp, r0, lsr pc │ │ │ │ - rsbseq lr, r0, r0, lsr #4 │ │ │ │ - rsbseq lr, r0, r0, lsl r2 │ │ │ │ - ldrheq r7, [r1], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq lr, r0, r0, lsl #5 │ │ │ │ - rsbseq lr, r0, r0, ror r2 │ │ │ │ - rsbseq lr, r0, ip, lsl #5 │ │ │ │ - ldrdeq r8, [r5], ip │ │ │ │ - rsbseq lr, r0, r0, ror #1 │ │ │ │ - rsbseq lr, r0, r0, lsr #3 │ │ │ │ - rsbseq lr, r0, r4, asr #2 │ │ │ │ - rsbseq lr, r0, r8, ror #3 │ │ │ │ - addeq r8, r5, r4, ror #4 │ │ │ │ - rsbseq lr, r0, r8, rrx │ │ │ │ + rsbseq lr, r0, r0, asr r2 │ │ │ │ + rsbseq lr, r0, r0, asr #4 │ │ │ │ + rsbseq r7, r1, ip, ror #17 │ │ │ │ + ldrheq lr, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq lr, r0, r0, lsr #5 │ │ │ │ + ldrheq lr, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq r8, r5, ip, lsl #6 │ │ │ │ + rsbseq lr, r0, r0, lsl r1 │ │ │ │ + ldrsbeq lr, [r0], #-16 @ │ │ │ │ + rsbseq lr, r0, r4, ror r1 │ │ │ │ + rsbseq lr, r0, r8, lsl r2 │ │ │ │ + umulleq r8, r5, r4, r2 │ │ │ │ + @ instruction: 0x0070e098 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - rsbseq lr, r0, ip, lsl #3 │ │ │ │ - rsbseq r7, r7, r0, asr r7 │ │ │ │ - addeq r8, r5, r4, lsr #4 │ │ │ │ - rsbseq lr, r0, r8, lsr #32 │ │ │ │ + ldrheq lr, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r7, r7, r0, lsl #15 │ │ │ │ + addeq r8, r5, r4, asr r2 │ │ │ │ + rsbseq lr, r0, r8, asr r0 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - rsbseq lr, r0, ip, lsl r0 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - ldrsheq sp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq lr, r0, r8, lsl r0 │ │ │ │ - ldrheq lr, [r0], #-12 @ │ │ │ │ - @ instruction: 0x008581b4 │ │ │ │ - ldrheq sp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq lr, r0, ip, asr #32 │ │ │ │ + addeq r8, r5, r8, lsr #4 │ │ │ │ + rsbseq lr, r0, r8, lsr #32 │ │ │ │ + rsbseq lr, r0, r8, asr #32 │ │ │ │ + rsbseq lr, r0, ip, ror #1 │ │ │ │ + addeq r8, r5, r4, ror #3 │ │ │ │ + rsbseq sp, r0, r8, ror #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrheq lr, [r0], #-4 @ │ │ │ │ - rsbseq lr, r0, r4, asr #32 │ │ │ │ - addeq r8, r5, r4, ror r1 │ │ │ │ - rsbseq sp, r0, r8, ror pc │ │ │ │ + rsbseq lr, r0, r4, ror #1 │ │ │ │ + rsbseq lr, r0, r4, ror r0 │ │ │ │ + addeq r8, r5, r4, lsr #3 │ │ │ │ + rsbseq sp, r0, r8, lsr #31 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - @ instruction: 0x0070df9c │ │ │ │ + rsbseq sp, r0, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 2d413c │ │ │ │ ldr r3, [pc, #524] @ 2d4140 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -141940,15 +141940,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 2d4178 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ mvn r0, #0 │ │ │ │ b 2d4004 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 2d417c │ │ │ │ ldr r3, [pc, #132] @ 2d4180 │ │ │ │ @@ -141960,15 +141960,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 24978c │ │ │ │ b 2d40dc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, sp, r4, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009d6bb4 │ │ │ │ @@ -141977,21 +141977,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ addseq r6, sp, r8, lsl #22 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsr #9 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ - rsbseq sp, r0, r0, lsl #30 │ │ │ │ - strdeq r7, [r5], r8 │ │ │ │ - ldrsheq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq sp, r0, r0, lsr pc │ │ │ │ + addeq r7, r5, r8, lsr #30 │ │ │ │ + rsbseq sp, r0, r4, lsr #26 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - rsbseq sp, r0, r4, asr #29 │ │ │ │ - addeq r7, r5, r4, lsr #29 │ │ │ │ - rsbseq sp, r0, r4, lsr #25 │ │ │ │ + ldrsheq sp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + ldrsbeq sp, [r0], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -142145,27 +142145,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2d443c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ + rsbseq sp, r0, r8, asr lr │ │ │ │ rsbseq sp, r0, r8, lsr #28 │ │ │ │ - ldrsheq sp, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r6, ip, r0, ror #2 │ │ │ │ - rsbseq fp, fp, r0, lsl r1 │ │ │ │ - rsbseq sl, r1, r8, asr #2 │ │ │ │ - rsbseq sp, r0, ip, ror #24 │ │ │ │ - addeq r7, r5, r0, ror #23 │ │ │ │ - rsbseq sp, r0, r0, ror #19 │ │ │ │ - rsbseq sp, r0, r0, lsr ip │ │ │ │ + @ instruction: 0x007c6190 │ │ │ │ + rsbseq fp, fp, r0, asr #2 │ │ │ │ + rsbseq sl, r1, r8, ror r1 │ │ │ │ + @ instruction: 0x0070dc9c │ │ │ │ + addeq r7, r5, r0, lsl ip │ │ │ │ + rsbseq sp, r0, r0, lsl sl │ │ │ │ + rsbseq sp, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x00857bbc │ │ │ │ - rsbseq sp, r0, r0, asr #19 │ │ │ │ - rsbseq sp, r0, r0, lsl ip │ │ │ │ + addeq r7, r5, ip, ror #23 │ │ │ │ + ldrsheq sp, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq sp, r0, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 2d44f4 │ │ │ │ ldr r9, [pc, #156] @ 2d44f8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -142203,16 +142203,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq sp, r0, r8, lsl #23 │ │ │ │ - @ instruction: 0x0070db98 │ │ │ │ + ldrheq sp, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq sp, r0, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -142279,16 +142279,16 @@ │ │ │ │ bl 24978c │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 2d4528 │ │ │ │ b 2d45ac │ │ │ │ - ldrheq sp, [r0], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsheq sp, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq sp, r0, r0, ror #21 │ │ │ │ + rsbseq sp, r0, r4, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 2d47a8 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -142368,29 +142368,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3510 │ │ │ │ b 2d4690 │ │ │ │ ldr r1, [pc, #64] @ 2d47c0 │ │ │ │ ldr r0, [pc, #64] @ 2d47c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mov r0, r5 │ │ │ │ bl 24978c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 2d4690 │ │ │ │ bl 24b684 │ │ │ │ addseq r6, sp, r8, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ addseq r6, sp, r8, ror r4 │ │ │ │ - rsbseq sp, r0, r8, lsr #17 │ │ │ │ + ldrsbeq sp, [r0], #-136 @ 0xffffff78 @ │ │ │ │ adceq r7, sl, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -142673,38 +142673,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2d4cac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r6, sp, r8, lsr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, fp, ip, ror sp │ │ │ │ - rsbseq sp, r0, r8, lsr #15 │ │ │ │ - rsbseq sp, r0, r0, lsr #16 │ │ │ │ - rsbseq sp, r0, r8, lsr #16 │ │ │ │ - rsbseq sp, r0, r8, lsl #16 │ │ │ │ - ldrsbeq sp, [r0], #-124 @ 0xffffff84 @ │ │ │ │ - addeq pc, r0, r8, asr sp @ │ │ │ │ + rsbseq r0, fp, ip, lsr #27 │ │ │ │ + ldrsbeq sp, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sp, r0, r0, asr r8 │ │ │ │ + rsbseq sp, r0, r8, asr r8 │ │ │ │ + rsbseq sp, r0, r8, lsr r8 │ │ │ │ + rsbseq sp, r0, ip, lsl #16 │ │ │ │ + addeq pc, r0, r8, lsl #27 │ │ │ │ + rsbseq sp, r0, r0, ror #13 │ │ │ │ + ldrsbeq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sp, r0, r0, asr #13 │ │ │ │ ldrheq sp, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq sp, r0, r0, lsr #13 │ │ │ │ - @ instruction: 0x0070d690 │ │ │ │ - rsbseq sp, r0, r0, lsl #13 │ │ │ │ addseq r6, sp, ip, asr r0 │ │ │ │ - @ instruction: 0x0080fbbc │ │ │ │ - ldrheq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x0070d490 │ │ │ │ - rsbseq sp, r0, r4, ror #8 │ │ │ │ - rsbseq r0, fp, r8, lsr #20 │ │ │ │ - addeq pc, r0, r8, lsr #22 │ │ │ │ - addeq r7, r5, r8, lsr #7 │ │ │ │ - rsbseq sp, r0, ip, lsr #3 │ │ │ │ - ldrheq sp, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ - addeq r7, r5, r4, lsl #7 │ │ │ │ - rsbseq sp, r0, r4, lsl #3 │ │ │ │ - rsbseq sp, r0, r4, lsr #9 │ │ │ │ + addeq pc, r0, ip, ror #23 │ │ │ │ + rsbseq sp, r0, ip, ror #9 │ │ │ │ + rsbseq sp, r0, r0, asr #9 │ │ │ │ + @ instruction: 0x0070d494 │ │ │ │ + rsbseq r0, fp, r8, asr sl │ │ │ │ + addeq pc, r0, r8, asr fp @ │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ + ldrsbeq sp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, r0, ip, ror #9 │ │ │ │ + @ instruction: 0x008573b4 │ │ │ │ + ldrheq sp, [r0], #-20 @ 0xffffffec @ │ │ │ │ + ldrsbeq sp, [r0], #-68 @ 0xffffffbc @ │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 2d4e20 │ │ │ │ @@ -142794,15 +142794,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 2d4d44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, sp, r8, asr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ addseq r5, sp, r4, asr #27 │ │ │ │ - rsbseq sp, r0, r8, asr r3 │ │ │ │ + rsbseq sp, r0, r8, lsl #7 │ │ │ │ │ │ │ │ 002d4e34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -142881,15 +142881,15 @@ │ │ │ │ beq 2d4ff4 │ │ │ │ mov r5, r8 │ │ │ │ b 2d4eac │ │ │ │ ldr r1, [pc, #360] @ 2d50e4 │ │ │ │ ldr r0, [pc, #360] @ 2d50e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mov r0, r4 │ │ │ │ bl 24978c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -142969,23 +142969,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24b684 │ │ │ │ addseq r5, sp, r0, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sp, r0, ip, lsr #1 │ │ │ │ + ldrsbeq sp, [r0], #-12 @ │ │ │ │ adceq r7, sl, ip, lsl r6 │ │ │ │ addseq r5, sp, r8, asr fp │ │ │ │ - addeq r6, r5, r4, lsl pc │ │ │ │ - rsbseq ip, r0, r8, lsl sp │ │ │ │ - rsbseq sp, r0, ip, lsr #1 │ │ │ │ - strdeq r6, [r5], r0 │ │ │ │ - ldrsheq ip, [r0], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq sp, r0, r4, ror r0 │ │ │ │ + addeq r6, r5, r4, asr #30 │ │ │ │ + rsbseq ip, r0, r8, asr #26 │ │ │ │ + ldrsbeq sp, [r0], #-12 @ │ │ │ │ + addeq r6, r5, r0, lsr #30 │ │ │ │ + rsbseq ip, r0, r4, lsr #26 │ │ │ │ + rsbseq sp, r0, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -143161,16 +143161,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ + rsbseq ip, r0, ip, ror #25 │ │ │ │ ldrheq ip, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq ip, r0, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -143329,18 +143329,18 @@ │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24978c │ │ │ │ str r5, [r4] │ │ │ │ b 2d5478 │ │ │ │ - ldrheq ip, [r0], #-184 @ 0xffffff48 @ │ │ │ │ - ldrheq ip, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0070ca98 │ │ │ │ - rsbseq ip, r0, ip, asr #20 │ │ │ │ + rsbseq ip, r0, r8, ror #23 │ │ │ │ + rsbseq ip, r0, r0, ror #23 │ │ │ │ + rsbseq ip, r0, r8, asr #21 │ │ │ │ + rsbseq ip, r0, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 2d57b8 │ │ │ │ ldr r3, [pc, #264] @ 2d57bc │ │ │ │ @@ -143536,16 +143536,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b46c │ │ │ │ str r8, [r4] │ │ │ │ b 2d5898 │ │ │ │ bl 2d47c8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d5928 │ │ │ │ - rsbseq ip, r0, r4, ror #15 │ │ │ │ - ldrheq ip, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq ip, r0, r4, lsl r8 │ │ │ │ + rsbseq ip, r0, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 2d5dc4 │ │ │ │ mov r4, r3 │ │ │ │ @@ -143771,15 +143771,15 @@ │ │ │ │ beq 2d5b64 │ │ │ │ b 2d5cec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 2d5dd8 │ │ │ │ ldr r0, [pc, #116] @ 2d5ddc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mov r0, r5 │ │ │ │ bl 24978c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -143795,20 +143795,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 2d5de0 │ │ │ │ ldr r0, [pc, #40] @ 2d5de4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d5d6c │ │ │ │ addseq r5, sp, ip, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq ip, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq ip, r0, r8, ror #11 │ │ │ │ addseq r5, sp, r4, asr #1 │ │ │ │ - rsbseq ip, r0, r0, ror #10 │ │ │ │ - rsbseq ip, r0, r4, asr #5 │ │ │ │ + @ instruction: 0x0070c590 │ │ │ │ + ldrsheq ip, [r0], #-36 @ 0xffffffdc @ │ │ │ │ adceq r6, sl, r4, lsr r8 │ │ │ │ - rsbseq ip, r0, r0, ror r2 │ │ │ │ + rsbseq ip, r0, r0, lsr #5 │ │ │ │ adceq r6, sl, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -143998,18 +143998,18 @@ │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24978c │ │ │ │ str r5, [r4] │ │ │ │ b 2d5ed4 │ │ │ │ - rsbseq ip, r0, r8, lsr #2 │ │ │ │ - rsbseq ip, r0, r4, ror #1 │ │ │ │ - rsbseq ip, r0, r0, lsr #32 │ │ │ │ - ldrsbeq fp, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq ip, r0, r8, asr r1 │ │ │ │ + rsbseq ip, r0, r4, lsl r1 │ │ │ │ + rsbseq ip, r0, r0, asr r0 │ │ │ │ + rsbseq ip, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 2d6458 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -144196,15 +144196,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 2d635c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 2d6470 │ │ │ │ ldr r0, [pc, #104] @ 2d6474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mov r0, r5 │ │ │ │ bl 24978c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144216,19 +144216,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 2d6224 │ │ │ │ bl 24b684 │ │ │ │ addseq r4, sp, r4, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, r0, ip, ror lr │ │ │ │ + rsbseq fp, r0, ip, lsr #29 │ │ │ │ addseq r4, sp, r8, lsl #19 │ │ │ │ - rsbseq fp, r0, r4, lsr #28 │ │ │ │ + rsbseq fp, r0, r4, asr lr │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - rsbseq fp, r0, r0, lsr #24 │ │ │ │ + rsbseq fp, r0, r0, asr ip │ │ │ │ umlaleq r6, sl, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 2d65bc │ │ │ │ @@ -144481,16 +144481,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 24b46c │ │ │ │ str r8, [r4] │ │ │ │ b 2d6750 │ │ │ │ bl 2d47c8 │ │ │ │ mov r5, r0 │ │ │ │ b 2d67e8 │ │ │ │ - rsbseq fp, r0, ip, lsr #18 │ │ │ │ - ldrsheq fp, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, r0, ip, asr r9 │ │ │ │ + rsbseq fp, r0, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -144945,47 +144945,47 @@ │ │ │ │ b 2d6e20 │ │ │ │ mov r6, r0 │ │ │ │ b 2d6cb4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009d3efc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, sp, r8, asr #28 │ │ │ │ - rsbseq fp, r0, r4, asr #32 │ │ │ │ - rsbseq fp, r0, ip, lsl r0 │ │ │ │ - rsbseq fp, r0, r0 │ │ │ │ - rsbseq sl, r0, r8, ror #31 │ │ │ │ - ldrheq lr, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq fp, r0, r4, ror #3 │ │ │ │ - rsbseq fp, r0, r4, ror #4 │ │ │ │ - rsbseq fp, r0, ip, ror #4 │ │ │ │ - rsbseq fp, r0, ip, asr #4 │ │ │ │ - rsbseq fp, r0, ip, lsr #4 │ │ │ │ - rsbseq fp, r0, r8, lsl #1 │ │ │ │ - rsbseq lr, sl, ip, asr #12 │ │ │ │ + rsbseq fp, r0, r4, ror r0 │ │ │ │ + rsbseq fp, r0, ip, asr #32 │ │ │ │ + rsbseq fp, r0, r0, lsr r0 │ │ │ │ + rsbseq fp, r0, r8, lsl r0 │ │ │ │ + rsbseq lr, sl, r8, ror #15 │ │ │ │ + rsbseq fp, r0, r4, lsl r2 │ │ │ │ + @ instruction: 0x0070b294 │ │ │ │ + @ instruction: 0x0070b29c │ │ │ │ + rsbseq fp, r0, ip, ror r2 │ │ │ │ + rsbseq fp, r0, ip, asr r2 │ │ │ │ + ldrheq fp, [r0], #-8 @ │ │ │ │ + rsbseq lr, sl, ip, ror r6 │ │ │ │ │ │ │ │ 002d6ff4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 2d4e34 │ │ │ │ ldr r2, [pc, #4] @ 2d700c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9234 │ │ │ │ - rsbseq fp, r0, ip, asr r1 │ │ │ │ + rsbseq fp, r0, ip, lsl #3 │ │ │ │ ldr r2, [pc, #4] @ 2d701c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9234 │ │ │ │ - rsbseq fp, r0, r0, ror r1 │ │ │ │ + rsbseq fp, r0, r0, lsr #3 │ │ │ │ ldr r2, [pc, #4] @ 2d702c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9170 │ │ │ │ - rsbseq fp, r0, ip, lsr r1 │ │ │ │ + rsbseq fp, r0, ip, ror #2 │ │ │ │ ldr r2, [pc, #4] @ 2d703c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2d9170 │ │ │ │ - rsbseq fp, r0, r0, asr r1 │ │ │ │ + rsbseq fp, r0, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d709c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9300 │ │ │ │ @@ -145001,15 +145001,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r0, r0, lsr r1 │ │ │ │ + rsbseq fp, r0, r0, ror #2 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d70f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145039,15 +145039,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r0, r4, asr #1 │ │ │ │ + ldrsheq fp, [r0], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 2d7194 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 2d9300 │ │ │ │ @@ -145063,15 +145063,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, r0, r4, lsl r0 │ │ │ │ + rsbseq fp, r0, r4, asr #32 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 2d71e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -145101,15 +145101,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r0, r8, lsr #31 │ │ │ │ + ldrsbeq sl, [r0], #-248 @ 0xffffff08 @ │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145179,28 +145179,28 @@ │ │ │ │ adceq r5, sl, r4, lsr #5 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 2d7368 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990b2c │ │ │ │ - rsbseq r1, r0, r4, asr sl │ │ │ │ + b 990b5c │ │ │ │ + rsbseq r1, r0, r4, lsl #21 │ │ │ │ ldr r3, [pc, #28] @ 2d7390 │ │ │ │ ldr r2, [pc, #28] @ 2d7394 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2d7398 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ addseq r3, sp, r0, lsr #15 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r1, r0, ip, lsr #20 │ │ │ │ + rsbseq r1, r0, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -145258,18 +145258,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 988da4 │ │ │ │ + bl 988dd4 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -145634,51 +145634,51 @@ │ │ │ │ beq 2d7b40 │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d7be4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 2d7b6c │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7aac │ │ │ │ ldr r3, [pc, #384] @ 2d7c20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d7ad0 │ │ │ │ b 2d7ae4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7ae4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7ac0 │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7c10 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 2d7b24 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r4, [r5] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7bf0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7b7c │ │ │ │ @@ -145731,15 +145731,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 2d7a78 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 2d7c2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 991b04 │ │ │ │ + bl 991b34 │ │ │ │ b 2d7b24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b6c4 │ │ │ │ ldrsheq r3, [sp], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrsbeq r3, [sp], r8 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ @@ -145862,41 +145862,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ ldr r9, [pc, #408] @ 2d7fb4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 2d7e44 │ │ │ │ ldr r3, [pc, #384] @ 2d7fb8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7e78 │ │ │ │ mov r3, #0 │ │ │ │ b 2d7e68 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d7e78 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 2d7e58 │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d7fb0 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -145932,27 +145932,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str sl, [fp] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d7e9c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 2d7fbc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 991b04 │ │ │ │ + bl 991b34 │ │ │ │ b 2d7e9c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -145970,17 +145970,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 24b6c4 │ │ │ │ @ instruction: 0x009d2cfc │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ - strheq r4, [r5], r0 │ │ │ │ - rsbseq sl, r0, r0, ror #4 │ │ │ │ - rsbseq sl, r0, r8, asr #4 │ │ │ │ + addeq r4, r5, r0, ror #1 │ │ │ │ + @ instruction: 0x0070a290 │ │ │ │ + rsbseq sl, r0, r8, ror r2 │ │ │ │ │ │ │ │ 002d7fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -146073,18 +146073,18 @@ │ │ │ │ b 2d810c │ │ │ │ mvn r5, #10 │ │ │ │ b 2d810c │ │ │ │ @ instruction: 0x00aa45b8 │ │ │ │ addseq r2, sp, r4, lsr #22 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adceq r4, sl, r0, ror #10 │ │ │ │ - rsbseq r0, r0, ip, ror #26 │ │ │ │ + @ instruction: 0x00700d9c │ │ │ │ adceq r4, sl, ip, lsl #10 │ │ │ │ - ldrsheq r3, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r6, r1, r0, lsr #7 │ │ │ │ + rsbseq r3, r2, ip, lsr #18 │ │ │ │ + ldrsbeq r6, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ adceq r4, sl, r0, lsr #9 │ │ │ │ @ instruction: 0x009e18b8 │ │ │ │ │ │ │ │ 002d816c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -146153,18 +146153,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 988da4 │ │ │ │ + bl 988dd4 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 2d8310 │ │ │ │ @@ -146184,15 +146184,15 @@ │ │ │ │ b 2d82c4 │ │ │ │ mvn r4, #10 │ │ │ │ b 2d82c4 │ │ │ │ adceq r4, sl, r8, lsl r4 │ │ │ │ addseq r2, sp, r4, lsl #19 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ adceq r4, sl, r4, asr #7 │ │ │ │ - ldrsbeq r0, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r0, r0, r0, lsl #24 │ │ │ │ adceq r4, sl, r8, lsr r3 │ │ │ │ adceq r4, sl, r8, ror #5 │ │ │ │ addseq r1, lr, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -146208,15 +146208,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 2d8644 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d744c │ │ │ │ @@ -146391,50 +146391,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r2, sp, r0, ror #15 │ │ │ │ adceq r4, sl, r0, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r1, lr, ip, r6 │ │ │ │ - rsbseq r3, r2, r8, asr #12 │ │ │ │ - ldrsheq r6, [r1], #-4 @ │ │ │ │ + rsbseq r3, r2, r8, ror r6 │ │ │ │ + rsbseq r6, r1, r4, lsr #2 │ │ │ │ addseq r2, sp, r8, ror #14 │ │ │ │ muleq r0, r0, sp │ │ │ │ - rsbseq r9, r0, r4, ror #28 │ │ │ │ - rsbseq r9, r0, r4, lsl lr │ │ │ │ + @ instruction: 0x00709e94 │ │ │ │ + rsbseq r9, r0, r4, asr #28 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - rsbseq sp, r1, ip, asr #26 │ │ │ │ + rsbseq sp, r1, ip, ror sp │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - rsbseq r9, r0, ip, asr #27 │ │ │ │ - ldrheq r9, [r0], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq r9, r0, r0, lsr #27 │ │ │ │ + ldrsheq r9, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r9, r0, r4, ror #27 │ │ │ │ + ldrsbeq r9, [r0], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0x009d25f8 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - rsbseq r9, r0, r0, ror ip │ │ │ │ - rsbseq r9, r0, ip, lsr #20 │ │ │ │ + addeq r3, r5, r8, lsl #22 │ │ │ │ + rsbseq r9, r0, r0, lsr #25 │ │ │ │ + rsbseq r9, r0, ip, asr sl │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - @ instruction: 0x00853ab4 │ │ │ │ - rsbseq r9, r0, ip, asr #24 │ │ │ │ - rsbseq r9, r0, r8, lsl #20 │ │ │ │ + addeq r3, r5, r4, ror #21 │ │ │ │ + rsbseq r9, r0, ip, ror ip │ │ │ │ + rsbseq r9, r0, r8, lsr sl │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - umulleq r3, r5, r0, sl │ │ │ │ - rsbseq r9, r0, r8, lsr #24 │ │ │ │ - rsbseq r9, r0, r4, ror #19 │ │ │ │ + addeq r3, r5, r0, asr #21 │ │ │ │ + rsbseq r9, r0, r8, asr ip │ │ │ │ + rsbseq r9, r0, r4, lsl sl │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - addeq r3, r5, ip, ror #20 │ │ │ │ - rsbseq r9, r0, r4, lsl #24 │ │ │ │ - rsbseq r9, r0, r0, asr #19 │ │ │ │ + umulleq r3, r5, ip, sl │ │ │ │ + rsbseq r9, r0, r4, lsr ip │ │ │ │ + ldrsheq r9, [r0], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - addeq r3, r5, r8, asr #20 │ │ │ │ - rsbseq r9, r0, r0, ror #23 │ │ │ │ - @ instruction: 0x0070999c │ │ │ │ + addeq r3, r5, r8, ror sl │ │ │ │ + rsbseq r9, r0, r0, lsl ip │ │ │ │ + rsbseq r9, r0, ip, asr #19 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - addeq r3, r5, r4, lsr #20 │ │ │ │ - ldrheq r9, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r9, r0, r8, ror r9 │ │ │ │ + addeq r3, r5, r4, asr sl │ │ │ │ + rsbseq r9, r0, ip, ror #23 │ │ │ │ + rsbseq r9, r0, r8, lsr #19 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 002d86d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -146616,51 +146616,51 @@ │ │ │ │ bne 2d881c │ │ │ │ ldr ip, [pc, #156] @ 2d8a4c │ │ │ │ add ip, pc, ip │ │ │ │ b 2d8824 │ │ │ │ ldr r0, [pc, #148] @ 2d8a50 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d870c │ │ │ │ - rsbseq r9, r0, ip, ror #22 │ │ │ │ + @ instruction: 0x00709b9c │ │ │ │ + rsbseq r9, r0, r0, lsr #23 │ │ │ │ + @ instruction: 0x00709b98 │ │ │ │ + @ instruction: 0x00709b90 │ │ │ │ + rsbseq r9, r0, r8, lsl #23 │ │ │ │ + rsbseq r9, r0, ip, ror fp │ │ │ │ rsbseq r9, r0, r0, ror fp │ │ │ │ rsbseq r9, r0, r8, ror #22 │ │ │ │ - rsbseq r9, r0, r0, ror #22 │ │ │ │ - rsbseq r9, r0, r8, asr fp │ │ │ │ + rsbseq r9, r0, ip, asr fp │ │ │ │ + rsbseq r9, r0, r4, asr fp │ │ │ │ + rsbseq r9, r0, r0, asr fp │ │ │ │ rsbseq r9, r0, ip, asr #22 │ │ │ │ - rsbseq r9, r0, r0, asr #22 │ │ │ │ - rsbseq r9, r0, r8, lsr fp │ │ │ │ - rsbseq r9, r0, ip, lsr #22 │ │ │ │ - rsbseq r9, r0, r4, lsr #22 │ │ │ │ - rsbseq r9, r0, r0, lsr #22 │ │ │ │ - rsbseq r9, r0, ip, lsl fp │ │ │ │ - rsbseq r9, r0, r8, lsl fp │ │ │ │ + rsbseq r9, r0, r8, asr #22 │ │ │ │ andseq r1, r0, r0 │ │ │ │ - rsbseq r9, r0, r0, lsl fp │ │ │ │ - ldrheq r7, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r0, r0, asr #22 │ │ │ │ + rsbseq r7, sl, ip, ror #19 │ │ │ │ subeq r4, r0, r0 │ │ │ │ - rsbseq r9, r0, r0, lsl #22 │ │ │ │ - ldrsheq r9, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r9, r0, ip, ror #19 │ │ │ │ + rsbseq r9, r0, r0, lsr fp │ │ │ │ + rsbseq r9, r0, ip, lsr #22 │ │ │ │ + rsbseq r9, r0, ip, lsl sl │ │ │ │ + rsbseq r7, sl, r4, asr #18 │ │ │ │ + rsbseq r7, sl, r4, lsr r9 │ │ │ │ + rsbseq r7, sl, r4, lsr #18 │ │ │ │ rsbseq r7, sl, r4, lsl r9 │ │ │ │ - rsbseq r7, sl, r4, lsl #18 │ │ │ │ - ldrsheq r7, [sl], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r7, sl, r4, ror #17 │ │ │ │ - ldrsbeq r7, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq r7, [sl], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r7, sl, r8, lsr #17 │ │ │ │ + rsbseq r7, sl, r0, lsl #18 │ │ │ │ + rsbseq r7, sl, ip, ror #17 │ │ │ │ + ldrsbeq r7, [sl], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r7, sl, r4, asr #17 │ │ │ │ + ldrheq r7, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r7, sl, r4, lsr #17 │ │ │ │ @ instruction: 0x007a7894 │ │ │ │ rsbseq r7, sl, r4, lsl #17 │ │ │ │ - rsbseq r7, sl, r4, ror r8 │ │ │ │ - rsbseq r7, sl, r4, ror #16 │ │ │ │ - rsbseq r7, sl, r4, asr r8 │ │ │ │ + rsbseq r7, sl, r0, ror r8 │ │ │ │ + ldrheq r9, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, sl, ip, asr #16 │ │ │ │ rsbseq r7, sl, r0, asr #16 │ │ │ │ - rsbseq r9, r0, r0, lsl #19 │ │ │ │ - rsbseq r7, sl, ip, lsl r8 │ │ │ │ - rsbseq r7, sl, r0, lsl r8 │ │ │ │ - rsbseq r9, r0, r4, asr #17 │ │ │ │ + ldrsheq r9, [r0], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -146700,16 +146700,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 2d8ae0 │ │ │ │ - rsbseq r9, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x00709898 │ │ │ │ + ldrsbeq r9, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, r0, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8b94 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146733,15 +146733,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r0, ip, ror #15 │ │ │ │ + rsbseq r9, r0, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 2d8c14 │ │ │ │ mov r4, r2 │ │ │ │ @@ -146765,15 +146765,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r0, ip, ror #14 │ │ │ │ + @ instruction: 0x0070979c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 2d8c8c │ │ │ │ mov r4, r2 │ │ │ │ @@ -146795,15 +146795,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r9, [r0], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq r9, r0, r4, lsr #14 │ │ │ │ │ │ │ │ 002d8c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -147383,15 +147383,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sp, r4, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00852bb8 │ │ │ │ + addeq r2, r5, r8, ror #23 │ │ │ │ addseq r1, sp, r4, lsl r6 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -147624,17 +147624,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9910 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d9914 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, r5, ip, ror r7 │ │ │ │ - rsbseq r8, r0, r8, ror #20 │ │ │ │ - rsbseq r8, r0, r4, ror sl │ │ │ │ + addeq r2, r5, ip, lsr #15 │ │ │ │ + @ instruction: 0x00708a98 │ │ │ │ + rsbseq r8, r0, r4, lsr #21 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 2d9a1c │ │ │ │ @@ -147666,23 +147666,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc274 │ │ │ │ + bl 9bc2a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bc22c │ │ │ │ + bl 9bc25c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bc4b0 │ │ │ │ + bl 9bc4e0 │ │ │ │ ldr r2, [pc, #72] @ 2d9a24 │ │ │ │ ldr r3, [pc, #64] @ 2d9a20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -147814,17 +147814,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9c08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r2, r5, r4, lsl #9 │ │ │ │ - rsbseq r8, r0, r4, ror r7 │ │ │ │ - @ instruction: 0x00708790 │ │ │ │ + @ instruction: 0x008524b4 │ │ │ │ + rsbseq r8, r0, r4, lsr #15 │ │ │ │ + rsbseq r8, r0, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 2d9dc4 │ │ │ │ @@ -148112,30 +148112,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 2da0b4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52bae4 │ │ │ │ b 2d9fbc │ │ │ │ - rsbseq r0, ip, r8, lsr r4 │ │ │ │ - rsbseq r8, r0, r0, lsr r3 │ │ │ │ - rsbseq r8, r0, r8, lsl #6 │ │ │ │ - rsbseq r8, r0, r0, lsl r3 │ │ │ │ + rsbseq r0, ip, r8, ror #8 │ │ │ │ + rsbseq r8, r0, r0, ror #6 │ │ │ │ + rsbseq r8, r0, r8, lsr r3 │ │ │ │ + rsbseq r8, r0, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d6434 │ │ │ │ + bl 9d6464 │ │ │ │ bl 24a2fc │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6aac │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 2da25c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -148252,21 +148252,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 24a8f0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da340 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2da358 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -148279,31 +148279,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2da388 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 9af358 │ │ │ │ + bl 9af388 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2da2ec │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 9af358 │ │ │ │ + bl 9af388 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r5, r4, asr #26 │ │ │ │ - rsbseq r8, r0, r0, lsr r0 │ │ │ │ - rsbseq r8, r0, ip, lsr r0 │ │ │ │ + addeq r1, r5, r4, ror sp │ │ │ │ + rsbseq r8, r0, r0, rrx │ │ │ │ + rsbseq r8, r0, ip, rrx │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 2da460 │ │ │ │ @@ -148328,15 +148328,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da418 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2da418 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2da468 │ │ │ │ ldr r3, [pc, #64] @ 2da464 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148387,15 +148387,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2daa18 │ │ │ │ ldr r0, [pc, #1400] @ 2daa60 │ │ │ │ ldr r1, [pc, #1400] @ 2daa64 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 249840 │ │ │ │ @@ -148445,15 +148445,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 9a36a0 │ │ │ │ + bl 9a36d0 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da8b4 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -148507,15 +148507,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a36a0 │ │ │ │ + bl 9a36d0 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2da71c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -148555,23 +148555,23 @@ │ │ │ │ bl 2da0b8 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a36a8 │ │ │ │ + bl 9a36d8 │ │ │ │ b 2da6e0 │ │ │ │ ldr r3, [pc, #740] @ 2daa88 │ │ │ │ ldr r1, [pc, #740] @ 2daa8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 2daa70 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 2daa74 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -148621,15 +148621,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 9a36a0 │ │ │ │ + bl 9a36d0 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2da928 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2da514 │ │ │ │ mov r0, #16 │ │ │ │ bl 248a0c │ │ │ │ @@ -148646,15 +148646,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 9a36a8 │ │ │ │ + bl 9a36d8 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -148714,50 +148714,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9a36a8 │ │ │ │ + bl 9a36d8 │ │ │ │ b 2da8a8 │ │ │ │ ldr r0, [pc, #116] @ 2daa94 │ │ │ │ ldr r1, [pc, #116] @ 2daa98 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mvn r0, #18 │ │ │ │ b 2da560 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 2daa9c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 999aac │ │ │ │ + bl 999adc │ │ │ │ mvn r0, #22 │ │ │ │ b 2da560 │ │ │ │ addseq r0, sp, r0, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [sl], ip @ │ │ │ │ - ldrsheq r7, [r0], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r8, r0, r0, lsr #32 │ │ │ │ addseq r0, sp, ip, lsr #11 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ adceq r1, sl, r0, lsr #28 │ │ │ │ - rsbseq r7, r0, ip, lsl #24 │ │ │ │ + rsbseq r7, r0, ip, lsr ip │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ adceq r1, sl, r4, lsr #23 │ │ │ │ - rsbseq r7, r0, r0, lsl sl │ │ │ │ - rsbseq r7, r0, r4, lsr #19 │ │ │ │ + rsbseq r7, r0, r0, asr #20 │ │ │ │ + ldrsbeq r7, [r0], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 002daaa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -149059,16 +149059,16 @@ │ │ │ │ b 2dad3c │ │ │ │ mvn r6, #1 │ │ │ │ b 2dad50 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r8, asr lr @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009cfdbc │ │ │ │ - rsbseq r4, r8, ip, lsr #5 │ │ │ │ - rsbseq pc, fp, r4, asr r5 @ │ │ │ │ + ldrsbeq r4, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, fp, r4, lsl #11 │ │ │ │ │ │ │ │ 002daf4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -149197,30 +149197,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2db234 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2db260 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2db0f0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 2db2ac │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 2db2b0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 2db28c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -149235,15 +149235,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 2db1ac │ │ │ │ mov r5, r1 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r2, [pc, #188] @ 2db2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -149275,24 +149275,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 2db148 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ b 2db224 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009cfaf4 │ │ │ │ @ instruction: 0x009cfad8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, ip, r4, lsl #21 │ │ │ │ adceq r1, sl, r0, ror #9 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbseq r7, r0, r0, ror #8 │ │ │ │ + @ instruction: 0x00707490 │ │ │ │ ldrdeq r1, [sl], r0 @ │ │ │ │ │ │ │ │ 002db2b8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -149361,17 +149361,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2db3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - @ instruction: 0x00850cb8 │ │ │ │ - rsbseq r7, r0, r8, lsr #4 │ │ │ │ - rsbseq r6, r0, r0, lsr #31 │ │ │ │ + addeq r0, r5, r8, ror #25 │ │ │ │ + rsbseq r7, r0, r8, asr r2 │ │ │ │ + ldrsbeq r6, [r0], #-240 @ 0xffffff10 @ │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 2db750 │ │ │ │ ldr r3, [pc, #852] @ 2db754 │ │ │ │ @@ -149453,15 +149453,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9af1e8 │ │ │ │ + bl 9af218 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2db5a0 │ │ │ │ ldr r2, [pc, #532] @ 2db76c │ │ │ │ ldr r3, [pc, #504] @ 2db754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -149525,22 +149525,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2db780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db4fc │ │ │ │ ldr r3, [pc, #240] @ 2db784 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db5fc │ │ │ │ @@ -149558,57 +149558,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2db788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db5fc │ │ │ │ ldr r0, [pc, #116] @ 2db78c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2db4fc │ │ │ │ ldr r0, [pc, #88] @ 2db790 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2db5fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r8, lsl r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, ip, r4, ror #13 │ │ │ │ - rsbseq ip, sp, ip, asr r4 │ │ │ │ - rsbseq r9, r7, r8, asr r8 │ │ │ │ + rsbseq ip, sp, ip, lsl #9 │ │ │ │ + rsbseq r9, r7, r8, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, r0, r4, lsl #3 │ │ │ │ + ldrheq r7, [r0], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x009cf5bc │ │ │ │ addseq pc, ip, ip, ror #10 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrheq r6, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r6, r0, r8, ror #31 │ │ │ │ muleq r0, ip, r6 │ │ │ │ - ldrsheq r6, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq r6, r0, r4, asr #30 │ │ │ │ - rsbseq r6, r0, r0, ror #29 │ │ │ │ + rsbseq r6, r0, r0, lsr #30 │ │ │ │ + rsbseq r6, r0, r4, ror pc │ │ │ │ + rsbseq r6, r0, r0, lsl pc │ │ │ │ mvn r1, #29 │ │ │ │ b 2db3e4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2db3e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -149899,30 +149899,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2dbd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db874 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2dbce4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -149939,42 +149939,42 @@ │ │ │ │ b 2db968 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 2dba70 │ │ │ │ b 2dbae0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2dbcb8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2dbc90 │ │ │ │ ldr r0, [pc, #76] @ 2dbd48 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 2db874 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, ip, r4, asr r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r0, r8, ror #28 │ │ │ │ + @ instruction: 0x00706e98 │ │ │ │ addseq pc, ip, r4, asr #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, ip, r8, asr r1 @ │ │ │ │ movshi r0, #0 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, ip, lsl sl │ │ │ │ - ldrsbeq r6, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r6, r0, ip, asr #20 │ │ │ │ + rsbseq r6, r0, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2dc0ec │ │ │ │ ldr r3, [pc, #900] @ 2dc0f0 │ │ │ │ @@ -150124,25 +150124,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2dc114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbdf0 │ │ │ │ ldr r3, [pc, #284] @ 2dc118 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dbf20 │ │ │ │ @@ -150167,61 +150167,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2dc11c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dbf20 │ │ │ │ ldr r0, [pc, #116] @ 2dc120 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 2dbdf0 │ │ │ │ ldr r0, [pc, #92] @ 2dc124 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dbf20 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r8, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r7, ip, asr pc │ │ │ │ + rsbseq r8, r7, ip, lsl #31 │ │ │ │ addseq lr, ip, r8, asr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq lr, ip, r4, ip │ │ │ │ - rsbseq r6, r0, ip, ror r8 │ │ │ │ + rsbseq r6, r0, ip, lsr #17 │ │ │ │ andeq r5, r0, r0, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r0, asr #14 │ │ │ │ + rsbseq r6, r0, r0, ror r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsbeq r6, [r0], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq r6, r0, r0, lsr #13 │ │ │ │ - ldrsheq r6, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r6, r0, ip, lsl #14 │ │ │ │ + ldrsbeq r6, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r6, r0, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2dc338 │ │ │ │ ldr r1, [pc, #504] @ 2dc33c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150325,46 +150325,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dc1a0 │ │ │ │ ldr r0, [pc, #68] @ 2dc360 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2dc1a0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ce9d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r8, r7, r4, ror #23 │ │ │ │ umullseq lr, ip, r8, r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, ip, ip, asr #17 │ │ │ │ andeq r4, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r8, lsl r5 │ │ │ │ - rsbseq r6, r0, r0, lsr r5 │ │ │ │ + rsbseq r6, r0, r8, asr #10 │ │ │ │ + rsbseq r6, r0, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2dc52c │ │ │ │ ldr r1, [pc, #432] @ 2dc530 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150450,46 +150450,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2dc550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc3e0 │ │ │ │ ldr r0, [pc, #68] @ 2dc554 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2dc3e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, ip, r8, r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r7, r0, ror r9 │ │ │ │ + rsbseq r8, r7, r0, lsr #19 │ │ │ │ addseq lr, ip, r8, asr r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009ce6d8 │ │ │ │ andeq r4, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r6, r0, r8, ror r3 │ │ │ │ - rsbseq r6, r0, r8, lsl #7 │ │ │ │ + rsbseq r6, r0, r8, lsr #7 │ │ │ │ + ldrheq r6, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 2dca6c │ │ │ │ @@ -150556,15 +150556,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 2dc864 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9bc960 │ │ │ │ + bl 9bc990 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3e4 │ │ │ │ ldr r2, [pc, #1000] @ 2dca80 │ │ │ │ ldr r3, [pc, #980] @ 2dca70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -150582,15 +150582,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 2dc66c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc22c │ │ │ │ + bl 9bc25c │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2dc72c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -150600,21 +150600,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 2dc790 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc99c │ │ │ │ + bl 9bc9cc │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc4b0 │ │ │ │ + bl 9bc4e0 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 2e5e44 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -150622,15 +150622,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dc780 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dc74c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bc960 │ │ │ │ + bl 9bc990 │ │ │ │ b 2dc670 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 2dca84 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -150664,26 +150664,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 2dca94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dc784 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -150768,69 +150768,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2dcaa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc640 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 2dcaa4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 2dc640 │ │ │ │ mvn r4, #27 │ │ │ │ b 2dc670 │ │ │ │ ldr r0, [pc, #84] @ 2dcaa8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dc784 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq lr, ip, r8, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r0, r0, lsr #6 │ │ │ │ + rsbseq r6, r0, r0, asr r3 │ │ │ │ addseq lr, ip, r0, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, ip, ip, ror r4 │ │ │ │ - rsbseq r8, r7, r4, ror r5 │ │ │ │ + rsbseq r8, r7, r4, lsr #11 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r6, [r0], #-0 @ │ │ │ │ - rsbseq r8, r7, r8, ror #8 │ │ │ │ + rsbseq r6, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0x00778498 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - ldrheq r5, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r5, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r5, r0, r0, lsr pc │ │ │ │ + rsbseq r5, r0, ip, ror #29 │ │ │ │ + rsbseq r5, r0, ip, lsl #30 │ │ │ │ + rsbseq r5, r0, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2dd320 │ │ │ │ ldr r1, [pc, #2140] @ 2dd324 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -150949,15 +150949,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 52b054 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc960 │ │ │ │ + bl 9bc990 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 2dcb8c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2dd100 │ │ │ │ @@ -151050,15 +151050,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd140 │ │ │ │ ldr r1, [pc, #1308] @ 2dd34c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 248d18 │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dcb9c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 2dcb9c │ │ │ │ @@ -151096,15 +151096,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 2dcf54 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ cmp r4, #0 │ │ │ │ blt 2dd214 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52baa8 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 52baa8 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -151119,18 +151119,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 2dcd60 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af364 │ │ │ │ + bl 9af394 │ │ │ │ b 2dcd94 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af880 │ │ │ │ + bl 9af8b0 │ │ │ │ b 2dcef4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -151145,35 +151145,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 2d9918 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc22c │ │ │ │ + bl 9bc25c │ │ │ │ b 2dcfe8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 2dd14c │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc99c │ │ │ │ + bl 9bc9cc │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc4b0 │ │ │ │ + bl 9bc4e0 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e5f30 │ │ │ │ @@ -151181,17 +151181,17 @@ │ │ │ │ bge 2dcfbc │ │ │ │ cmn r4, #4 │ │ │ │ bne 2dd040 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd008 │ │ │ │ mov r0, sl │ │ │ │ - bl 9bc960 │ │ │ │ + bl 9bc990 │ │ │ │ mov r0, fp │ │ │ │ - bl 9bc960 │ │ │ │ + bl 9bc990 │ │ │ │ b 2dcb8c │ │ │ │ ldr r3, [pc, #760] @ 2dd354 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2dcb50 │ │ │ │ ldr r3, [pc, #744] @ 2dd358 │ │ │ │ @@ -151213,47 +151213,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 2dd360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dcb50 │ │ │ │ ldr r0, [pc, #604] @ 2dd364 │ │ │ │ ldr r1, [pc, #604] @ 2dd368 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 2dcb9c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 2dcc3c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af880 │ │ │ │ + bl 9af8b0 │ │ │ │ b 2dce3c │ │ │ │ ldr r2, [pc, #536] @ 2dd36c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9634 │ │ │ │ @@ -151285,25 +151285,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 2dd374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dcb9c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4d6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -151322,15 +151322,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2dd310 │ │ │ │ ldr r1, [pc, #264] @ 2dd378 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4d6c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 52baa8 │ │ │ │ @@ -151349,54 +151349,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 2dd37c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 2dcb50 │ │ │ │ ldr r0, [pc, #136] @ 2dd380 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dcb9c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 9af880 │ │ │ │ + bl 9af8b0 │ │ │ │ b 2dd27c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, ip, r0, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r5, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r5, r0, ip, ror #27 │ │ │ │ addseq sp, ip, ip, ror #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, ip, r8, asr pc │ │ │ │ - rsbseq r8, r7, ip, asr #1 │ │ │ │ - rsbseq r5, r0, ip, asr sp │ │ │ │ - rsbseq sl, ip, r8, lsl #18 │ │ │ │ - rsbseq r5, r0, r4, asr #26 │ │ │ │ + ldrsheq r8, [r7], #-12 @ │ │ │ │ + rsbseq r5, r0, ip, lsl #27 │ │ │ │ + rsbseq sl, ip, r8, lsr r9 │ │ │ │ + rsbseq r5, r0, r4, ror sp │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbseq r5, r0, r4, ror #24 │ │ │ │ - ldrheq r7, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00705c94 │ │ │ │ + rsbseq r7, r7, r4, ror #29 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r0, ip, asr #17 │ │ │ │ + ldrsheq r5, [r0], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0x00a9f4bc │ │ │ │ - rsbseq r5, r0, ip, lsr #18 │ │ │ │ - rsbseq r7, r7, r0, asr #23 │ │ │ │ + rsbseq r5, r0, ip, asr r9 │ │ │ │ + ldrsheq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x0070589c │ │ │ │ - rsbseq r5, r0, r4, lsr #16 │ │ │ │ - rsbseq r5, r0, r0, lsr #14 │ │ │ │ - rsbseq r5, r0, r4, ror #15 │ │ │ │ + rsbseq r5, r0, ip, asr #17 │ │ │ │ + rsbseq r5, r0, r4, asr r8 │ │ │ │ + rsbseq r5, r0, r0, asr r7 │ │ │ │ + rsbseq r5, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 2ddcac │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -151637,15 +151637,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -151653,15 +151653,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 2ddcd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd48c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -151797,15 +151797,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 2ddcdc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 2dd48c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 2d9440 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -151886,40 +151886,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2dd654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2dd654 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2dd620 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2dd84c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2dd818 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2dd960 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2dd92c │ │ │ │ ldr r3, [pc, #300] @ 2ddce8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd6bc │ │ │ │ ldr r3, [pc, #252] @ 2ddccc │ │ │ │ @@ -151942,65 +151942,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2ddcec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dd6bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2ddb20 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 2ddcf0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dd6bc │ │ │ │ addseq sp, ip, r8, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r5, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r0, r0, lsr #14 │ │ │ │ @ instruction: 0x009cd6b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, ip, ip, asr #12 │ │ │ │ - rsbseq r5, r0, r4, lsl r5 │ │ │ │ + rsbseq r5, r0, r4, asr #10 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r5, r0, ip, ror r3 │ │ │ │ - ldrsheq r4, [r0], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r5, r0, r8, lsl #3 │ │ │ │ + rsbseq r5, r0, ip, lsr #7 │ │ │ │ + rsbseq r4, r0, r0, lsr #20 │ │ │ │ + ldrheq r5, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, ip, ror r8 │ │ │ │ - rsbseq r4, r0, ip, asr #30 │ │ │ │ - rsbseq r4, r0, r0, ror #30 │ │ │ │ + rsbseq r4, r0, ip, ror pc │ │ │ │ + @ instruction: 0x00704f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 2deb10 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -152182,30 +152182,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 24b064 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #2872] @ 2deb2c │ │ │ │ ldr r2, [pc, #2872] @ 2deb30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2de218 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -152322,15 +152322,15 @@ │ │ │ │ b 2ddf84 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddebc │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -152377,34 +152377,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #2112] @ 2deb40 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 2deb44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dded4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2de220 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2de530 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152517,15 +152517,15 @@ │ │ │ │ bne 2de408 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de480 │ │ │ │ b 2de408 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2de21c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ mvn r4, #3 │ │ │ │ b 2de22c │ │ │ │ @@ -152551,15 +152551,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #1424] @ 2deb48 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -152567,15 +152567,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 2deb4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 2ddf84 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ @@ -152709,25 +152709,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 2deb60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2de74c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 2da264 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2de8c0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -152813,28 +152813,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2deb68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddf84 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2de73c │ │ │ │ ldr r0, [pc, #336] @ 2deb6c │ │ │ │ @@ -152843,96 +152843,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 2deb70 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dded4 │ │ │ │ ldr r0, [pc, #296] @ 2deb74 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 2deb78 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov fp, r4 │ │ │ │ b 2de5f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 2de64c │ │ │ │ b 2de220 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2de6b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2de67c │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 2de354 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 2deb7c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2de74c │ │ │ │ ldr r0, [pc, #144] @ 2deb80 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2ddf84 │ │ │ │ addseq ip, ip, r8, lsl #28 │ │ │ │ @ instruction: 0x009ccdf4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r4, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - @ instruction: 0x007d9a98 │ │ │ │ + rsbseq r4, r0, r4, ror #29 │ │ │ │ + rsbseq r9, sp, r8, asr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, ip, r0, lsl #24 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrsbeq r4, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r4, r0, r8, lsl #12 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r4, r0, ip, asr sl │ │ │ │ - rsbseq r4, r0, ip, lsr r9 │ │ │ │ - rsbseq r1, sl, r4, lsl #24 │ │ │ │ - rsbseq r4, r0, r0, ror r6 │ │ │ │ - addeq r6, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0078d39c │ │ │ │ - addeq r5, r0, r4, ror #30 │ │ │ │ + rsbseq r4, r0, ip, lsl #21 │ │ │ │ + rsbseq r4, r0, ip, ror #18 │ │ │ │ + rsbseq r1, sl, r4, lsr ip │ │ │ │ + rsbseq r4, r0, r0, lsr #13 │ │ │ │ + addeq r6, r0, r0, rrx │ │ │ │ + rsbseq sp, r8, ip, asr #7 │ │ │ │ + umulleq r5, r0, r4, pc @ │ │ │ │ andeq r2, r0, r4, lsr sp │ │ │ │ - rsbseq r4, r0, r0, lsr #9 │ │ │ │ - rsbseq r4, r0, r0, lsr #6 │ │ │ │ - rsbseq r4, r0, r4, ror #4 │ │ │ │ - rsbseq r4, r0, r0, asr #6 │ │ │ │ + ldrsbeq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq r4, r0, r0, asr r3 │ │ │ │ + @ instruction: 0x00704294 │ │ │ │ + rsbseq r4, r0, r0, ror r3 │ │ │ │ + rsbseq r4, r0, r8, lsr #5 │ │ │ │ + rsbseq r1, sl, r0, lsr #15 │ │ │ │ rsbseq r4, r0, r8, ror r2 │ │ │ │ - rsbseq r1, sl, r0, ror r7 │ │ │ │ - rsbseq r4, r0, r8, asr #4 │ │ │ │ - rsbseq r4, r0, ip, asr #4 │ │ │ │ - ldrheq r4, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, r0, ip, ror r2 │ │ │ │ + rsbseq r4, r0, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 2df08c │ │ │ │ @@ -153094,15 +153094,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5732e4 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2def5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -153136,15 +153136,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -153153,15 +153153,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2df0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dec74 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24ab60 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -153211,70 +153211,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2df0d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ded40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 2df0d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 2dec74 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 2df0d8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2ded40 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r4, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r4, r0, r4, asr #2 │ │ │ │ + rsbseq r4, r0, r4, ror r1 │ │ │ │ addseq fp, ip, r8, asr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r4, asr #9 │ │ │ │ - @ instruction: 0x0078cd90 │ │ │ │ + ldrsheq r8, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq ip, r8, r0, asr #27 │ │ │ │ addseq fp, ip, r4, lsr #27 │ │ │ │ - addeq sp, r4, ip, asr r2 │ │ │ │ - rsbseq r3, r0, r0, ror #31 │ │ │ │ - rsbseq r3, r0, r4, asr #10 │ │ │ │ + addeq sp, r4, ip, lsl #5 │ │ │ │ + rsbseq r4, r0, r0, lsl r0 │ │ │ │ + rsbseq r3, r0, r4, ror r5 │ │ │ │ andeq r1, r0, r4, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, r8, asr lr │ │ │ │ - rsbeq ip, pc, r4, lsl r5 @ │ │ │ │ + rsbseq r3, r0, r8, lsl #29 │ │ │ │ + rsbeq ip, pc, r4, asr #10 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - rsbseq r3, r0, r8, lsr #28 │ │ │ │ - rsbseq r3, r0, r0, ror #26 │ │ │ │ - rsbseq r3, r0, ip, lsl lr │ │ │ │ + rsbseq r3, r0, r8, asr lr │ │ │ │ + @ instruction: 0x00703d90 │ │ │ │ + rsbseq r3, r0, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2df420 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2df424 │ │ │ │ @@ -153368,22 +153368,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 2df1b4 │ │ │ │ ldr r0, [pc, #472] @ 2df444 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 2df1f8 │ │ │ │ ldr r0, [pc, #456] @ 2df448 │ │ │ │ ldr r1, [pc, #456] @ 2df44c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 2df1c8 │ │ │ │ ldr r1, [pc, #432] @ 2df450 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 52bae4 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153412,26 +153412,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2df460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2df164 │ │ │ │ ldr r3, [pc, #264] @ 2df464 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df1f8 │ │ │ │ ldr r3, [pc, #232] @ 2df458 │ │ │ │ @@ -153451,60 +153451,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2df468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2df1f8 │ │ │ │ ldr r0, [pc, #132] @ 2df46c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2df164 │ │ │ │ ldr r0, [pc, #108] @ 2df470 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2df1f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r8, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00716298 │ │ │ │ + rsbseq r6, r1, r8, asr #5 │ │ │ │ @ instruction: 0x009cb9d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r3, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r3, r0, r0, asr #27 │ │ │ │ - rsbseq r6, r1, ip, ror #3 │ │ │ │ + rsbseq r3, r0, r0, lsl #28 │ │ │ │ + ldrsheq r3, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r6, r1, ip, lsl r2 │ │ │ │ addseq fp, ip, r0, lsl #18 │ │ │ │ - ldrsheq r3, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r3, r0, r0, lsr #26 │ │ │ │ adceq sp, r9, r4, asr #6 │ │ │ │ - rsbseq r3, r0, r4, lsr #26 │ │ │ │ - rsbseq r3, pc, r4, lsr #16 │ │ │ │ + rsbseq r3, r0, r4, asr sp │ │ │ │ + rsbseq r3, pc, r4, asr r8 @ │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00703b90 │ │ │ │ + rsbseq r3, r0, r0, asr #23 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - @ instruction: 0x00703c90 │ │ │ │ - rsbseq r3, r0, r4, lsr #22 │ │ │ │ - @ instruction: 0x00703c9c │ │ │ │ + rsbseq r3, r0, r0, asr #25 │ │ │ │ + rsbseq r3, r0, r4, asr fp │ │ │ │ + rsbseq r3, r0, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 2df664 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 2df668 │ │ │ │ @@ -153623,15 +153623,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2df508 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, ip, r0, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r0, r0, lsl #24 │ │ │ │ + rsbseq r3, r0, r0, lsr ip │ │ │ │ @ instruction: 0x009cb5f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -153808,28 +153808,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9a28 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2df8b4 │ │ │ │ b 2df8a8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2df828 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9a28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9a28 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df720 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2df8c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -153924,26 +153924,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9a28 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df71c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2df71c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2df71c │ │ │ │ b 2dfb18 │ │ │ │ addseq fp, ip, r8, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r3, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r3, r0, r4, lsr #20 │ │ │ │ @ instruction: 0x009cb3d0 │ │ │ │ - rsbseq pc, r7, r4, ror #12 │ │ │ │ + @ instruction: 0x0077f694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 2dff4c │ │ │ │ ldr r3, [pc, #992] @ 2dff50 │ │ │ │ @@ -154093,28 +154093,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2dff74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ b 2dfc30 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2dfcc4 │ │ │ │ @@ -154150,15 +154150,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -154167,53 +154167,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 2dff7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfc20 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 2dff80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 2dfc20 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 2dff84 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2dfdfc │ │ │ │ addseq sl, ip, r4, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r0, r0, lsr #10 │ │ │ │ + rsbseq r3, r0, r0, asr r5 │ │ │ │ addseq sl, ip, r8, lsl pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, asr #29 │ │ │ │ - rsbseq fp, r8, ip, ror #26 │ │ │ │ + @ instruction: 0x0078bd9c │ │ │ │ andeq r5, r0, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, ip, ror r3 │ │ │ │ + rsbseq r3, r0, ip, lsr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq r3, r0, ip, lsl #4 │ │ │ │ - rsbseq r3, r0, r4, lsr #4 │ │ │ │ - @ instruction: 0x00703290 │ │ │ │ + rsbseq r3, r0, ip, lsr r2 │ │ │ │ + rsbseq r3, r0, r4, asr r2 │ │ │ │ + rsbseq r3, r0, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2e0204 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2e0208 │ │ │ │ @@ -154342,48 +154342,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e0228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2e0020 │ │ │ │ ldr r0, [pc, #76] @ 2e022c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2e0020 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, ip, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r0, r8, lsr r2 │ │ │ │ + rsbseq r3, r0, r8, ror #4 │ │ │ │ addseq sl, ip, r8, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, asr #21 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r3, r0, r0, asr r0 │ │ │ │ - rsbseq r3, r0, ip, rrx │ │ │ │ + rsbseq r3, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x0070309c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 2e05c0 │ │ │ │ ldr r3, [pc, #888] @ 2e05c4 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -154515,15 +154515,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -154531,15 +154531,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2e05e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e02fc │ │ │ │ ldr r3, [pc, #316] @ 2e05ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e037c │ │ │ │ @@ -154565,68 +154565,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e05f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e037c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2e05f4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2e02fc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2e05f8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e037c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r8, asr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r2, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r3, r0, r8 │ │ │ │ addseq sl, ip, r8, asr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r2, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r3, r0, ip │ │ │ │ addseq sl, ip, r0, ror r7 │ │ │ │ andeq r4, r0, r0, asr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r2, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r2, r0, ip, lsr #28 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - ldrsbeq r2, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r2, r0, r0, ror #26 │ │ │ │ - rsbseq r2, r0, r0, ror #27 │ │ │ │ + rsbseq r2, r0, r8, lsl #28 │ │ │ │ + @ instruction: 0x00702d90 │ │ │ │ + rsbseq r2, r0, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2e093c │ │ │ │ ldr r3, [pc, #808] @ 2e0940 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -154757,30 +154757,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e0964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e06cc │ │ │ │ ldr r3, [pc, #248] @ 2e0968 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0794 │ │ │ │ ldr r3, [pc, #216] @ 2e095c │ │ │ │ @@ -154799,57 +154799,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e096c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e0794 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 2e0970 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e06cc │ │ │ │ ldr r0, [pc, #76] @ 2e0974 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e0794 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ca4fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r0, ip, asr #26 │ │ │ │ + rsbseq r2, r0, ip, ror sp │ │ │ │ addseq sl, ip, r8, ror #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, ip, lsl r4 │ │ │ │ - rsbseq r2, r4, ip, ror r6 │ │ │ │ + rsbseq r2, r4, ip, lsr #13 │ │ │ │ andeq r2, r0, r8, lsr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r4, lsl #23 │ │ │ │ + ldrheq r2, [r0], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r4, ror #15 │ │ │ │ - rsbseq r2, r0, r4, lsl #23 │ │ │ │ - rsbseq r2, r0, r8, lsl fp │ │ │ │ - rsbseq r2, r0, r8, ror fp │ │ │ │ + ldrheq r2, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, r0, r8, asr #22 │ │ │ │ + rsbseq r2, r0, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 2e0b44 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 2e0b48 │ │ │ │ @@ -154935,47 +154935,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e0b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e09fc │ │ │ │ ldr r0, [pc, #72] @ 2e0b6c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 2e09fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, ip, r0, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq fp, [pc], #-152 @ │ │ │ │ + rsbeq fp, pc, r8, lsr #20 │ │ │ │ addseq sl, ip, ip, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, ip, r8, asr #1 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r4, asr #19 │ │ │ │ - rsbseq r2, r0, r0, ror #19 │ │ │ │ + ldrsheq r2, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r2, r0, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -155119,15 +155119,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 2e0d20 │ │ │ │ ldr r0, [pc, #796] @ 2e10dc │ │ │ │ ldr r1, [pc, #796] @ 2e10e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3e4 │ │ │ │ @@ -155150,22 +155150,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2e10e8 │ │ │ │ ldr r1, [pc, #688] @ 2e10ec │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ b 2e0c20 │ │ │ │ ldr r0, [pc, #664] @ 2e10f0 │ │ │ │ ldr r1, [pc, #664] @ 2e10f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 999ba4 │ │ │ │ + bl 999bd4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 2d9a28 │ │ │ │ b 2e0de0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -155222,25 +155222,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2e1108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e0dd4 │ │ │ │ ldr r3, [pc, #364] @ 2e110c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e0c10 │ │ │ │ ldr r3, [pc, #332] @ 2e1100 │ │ │ │ @@ -155262,28 +155262,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e1110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0c10 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -155294,51 +155294,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 2e0e84 │ │ │ │ ldr r0, [pc, #152] @ 2e1114 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 2e0c10 │ │ │ │ mov r6, r4 │ │ │ │ b 2e0ecc │ │ │ │ ldr r0, [pc, #116] @ 2e1118 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e0dd4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r1, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r1, r0, r8, lsr #26 │ │ │ │ addseq r9, ip, ip, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, fp, r0, lsr #14 │ │ │ │ - rsbseq r2, r0, r8, lsl #19 │ │ │ │ + rsbseq r9, fp, r0, asr r7 │ │ │ │ + ldrheq r2, [r0], #-152 @ 0xffffff68 @ │ │ │ │ adceq fp, r9, r4, lsl #16 │ │ │ │ - rsbseq r2, r0, ip, lsr #16 │ │ │ │ + rsbseq r2, r0, ip, asr r8 │ │ │ │ addseq r9, ip, r0, lsr #26 │ │ │ │ adceq fp, r9, ip, lsl #15 │ │ │ │ - rsbseq r2, r0, r0, lsl #15 │ │ │ │ + ldrheq r2, [r0], #-112 @ 0xffffff90 @ │ │ │ │ adceq fp, r9, ip, ror #14 │ │ │ │ - rsbseq r2, r0, r8, asr #15 │ │ │ │ - rsbseq r3, r7, r0, asr #28 │ │ │ │ + ldrsheq r2, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r3, r7, r0, ror lr │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrsheq r2, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r2, r0, r0, lsr #14 │ │ │ │ andeq r2, r0, r4, ror #26 │ │ │ │ - rsbseq r2, r0, r0, lsl #10 │ │ │ │ - rsbseq r2, r0, r0, lsl #10 │ │ │ │ - rsbseq r2, r0, r4, lsl r6 │ │ │ │ + rsbseq r2, r0, r0, lsr r5 │ │ │ │ + rsbseq r2, r0, r0, lsr r5 │ │ │ │ + rsbseq r2, r0, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 2e13b0 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -155468,53 +155468,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e13d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e11c8 │ │ │ │ ldr r0, [pc, #76] @ 2e13d8 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 2e11c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c99d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r0, r0, lsl #11 │ │ │ │ + ldrheq r2, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ addseq r9, ip, r0, ror r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, ip, r8, lsl #18 │ │ │ │ @ instruction: 0x000051b4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, ip, lsl #7 │ │ │ │ - ldrheq r2, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r2, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r2, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 2e18c8 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 2e18cc │ │ │ │ @@ -155728,28 +155728,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2e18f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e147c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 24ab60 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -155783,69 +155783,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2e18fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ b 2e1598 │ │ │ │ ldr r0, [pc, #140] @ 2e1900 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 2e147c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2e1904 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ b 2e1598 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, r8, lsl r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, ror #27 │ │ │ │ + rsbseq r1, r0, ip, lsl lr │ │ │ │ addseq r9, ip, r0, asr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r2, pc, r0, lsr fp @ │ │ │ │ + rsbseq r2, pc, r0, ror #22 │ │ │ │ addseq r9, ip, r4, asr r5 │ │ │ │ - rsbseq r2, pc, r8, lsl #20 │ │ │ │ + rsbseq r2, pc, r8, lsr sl @ │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r2, r0, r4, lsl r0 │ │ │ │ + rsbseq r2, r0, r4, asr #32 │ │ │ │ andeq r3, r0, r8, lsr #19 │ │ │ │ - ldrheq r1, [r0], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r1, r0, ip, asr pc │ │ │ │ - rsbseq r1, r0, r4, lsr #31 │ │ │ │ + rsbseq r1, r0, ip, ror #31 │ │ │ │ + rsbseq r1, r0, ip, lsl #31 │ │ │ │ + ldrsbeq r1, [r0], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 2e1d2c │ │ │ │ ldr r3, [pc, #1032] @ 2e1d30 │ │ │ │ @@ -156022,15 +156022,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -156044,15 +156044,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e1d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e199c │ │ │ │ ldr r3, [pc, #256] @ 2e1d54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a94 │ │ │ │ @@ -156071,60 +156071,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e1d58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e1a94 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 2e1d5c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 2e199c │ │ │ │ ldr r0, [pc, #72] @ 2e1d60 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e1a94 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, ip, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, lsl pc │ │ │ │ + rsbseq r1, r0, ip, asr #30 │ │ │ │ umullseq r9, ip, ip, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, ip, ip, asr r0 │ │ │ │ andeq r2, r0, r0, lsr #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r4, asr #24 │ │ │ │ + rsbseq r1, r0, r4, ror ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - rsbseq r1, r0, r0, lsr #25 │ │ │ │ - ldrsheq r1, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r1, r0, ip, ror ip │ │ │ │ + ldrsbeq r1, [r0], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r1, r0, ip, lsr #24 │ │ │ │ + rsbseq r1, r0, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2e2218 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2e221c │ │ │ │ @@ -156242,15 +156242,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 2e1f68 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -156340,28 +156340,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2e2244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e1e74 │ │ │ │ ldr r3, [pc, #292] @ 2e2248 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2e1e20 │ │ │ │ @@ -156383,65 +156383,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e224c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1e20 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 2e2250 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 2e1e20 │ │ │ │ ldr r0, [pc, #96] @ 2e2254 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e1e74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r8, lsl #27 │ │ │ │ addseq r8, ip, ip, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r1, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r1, r0, r0, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, ip, r0, lsl #25 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrsheq r3, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r3, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, ip, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r4, lsr #18 │ │ │ │ + rsbseq r1, r0, r4, asr r9 │ │ │ │ andeq r1, r0, r4, lsl #5 │ │ │ │ - rsbseq r1, r0, r4, lsl #16 │ │ │ │ - rsbseq r1, r0, r4, lsr #16 │ │ │ │ - @ instruction: 0x00701898 │ │ │ │ + rsbseq r1, r0, r4, lsr r8 │ │ │ │ + rsbseq r1, r0, r4, asr r8 │ │ │ │ + rsbseq r1, r0, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2e2500 │ │ │ │ ldr r3, [pc, #656] @ 2e2504 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -156543,23 +156543,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e2528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e22dc │ │ │ │ ldr r3, [pc, #236] @ 2e252c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e2348 │ │ │ │ @@ -156579,54 +156579,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2e2530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2348 │ │ │ │ ldr r0, [pc, #108] @ 2e2534 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 2e22dc │ │ │ │ ldr r0, [pc, #80] @ 2e2538 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2348 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, ip, r4, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r7, r0, lsl #21 │ │ │ │ + ldrheq r2, [r7], #-160 @ 0xffffff60 @ │ │ │ │ addseq r8, ip, ip, asr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r5, sp, ip, asr #11 │ │ │ │ + ldrsheq r5, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ addseq r8, ip, r4, lsr #15 │ │ │ │ andeq r3, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r0, asr #13 │ │ │ │ + ldrsheq r1, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r4, r0, r8, lsl sp │ │ │ │ - rsbseq r1, r0, r8, lsl #13 │ │ │ │ - rsbseq r1, r0, r8, asr #12 │ │ │ │ - rsbseq r1, r0, r4, lsl #13 │ │ │ │ + ldrheq r1, [r0], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r1, r0, r8, ror r6 │ │ │ │ + ldrheq r1, [r0], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2e2724 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2e2728 │ │ │ │ @@ -156734,24 +156734,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2e2710 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 2e2698 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2e26d0 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e26f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c85b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r0, r4, ror ip │ │ │ │ + rsbseq r0, r0, r4, lsr #25 │ │ │ │ addseq r8, ip, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 2e2b74 │ │ │ │ @@ -156922,27 +156922,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 2e2ba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9a28 │ │ │ │ b 2e282c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 2e28c0 │ │ │ │ @@ -156979,15 +156979,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -156996,52 +156996,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 2e2bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2818 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 2e2bb0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2818 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2e2bb4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2a2c │ │ │ │ addseq r8, ip, r0, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, asr #7 │ │ │ │ + ldrsheq r1, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ addseq r8, ip, ip, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, ip, ip, asr #5 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - rsbseq r9, r8, ip, lsr r1 │ │ │ │ + rsbseq r9, r8, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r0, r8, lsl #4 │ │ │ │ + rsbseq r1, r0, r8, lsr r2 │ │ │ │ andeq r3, r0, r4, ror r6 │ │ │ │ - rsbseq r1, r0, ip, lsl #1 │ │ │ │ - ldrheq r1, [r0], #-4 @ │ │ │ │ - rsbseq r1, r0, r8, lsl r1 │ │ │ │ + ldrheq r1, [r0], #-12 @ │ │ │ │ + rsbseq r1, r0, r4, ror #1 │ │ │ │ + rsbseq r1, r0, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 2e2fc0 │ │ │ │ ldr r3, [pc, #1004] @ 2e2fc4 │ │ │ │ @@ -157195,26 +157195,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2e2fe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d9a28 │ │ │ │ b 2e2ca0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 2e2d3c │ │ │ │ @@ -157250,15 +157250,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -157267,54 +157267,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2e2ff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2c90 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2e2ff4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 2e2c90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2e2ff8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e2e6c │ │ │ │ addseq r7, ip, ip, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r0, ip, lsl #1 │ │ │ │ + ldrheq r1, [r0], #-12 @ │ │ │ │ addseq r7, ip, ip, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, ip, r0, asr lr │ │ │ │ - ldrsheq r8, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r8, r8, r8, lsr #26 │ │ │ │ andeq r3, r0, r4, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r0, ip, ror #29 │ │ │ │ + rsbseq r0, r0, ip, lsl pc │ │ │ │ andeq r2, r0, r0, lsr #25 │ │ │ │ - rsbseq r0, r0, r0, ror sp │ │ │ │ - @ instruction: 0x00700d90 │ │ │ │ - ldrsheq r0, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r0, r0, r0, lsr #27 │ │ │ │ + rsbseq r0, r0, r0, asr #27 │ │ │ │ + rsbseq r0, r0, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 2e345c │ │ │ │ ldr r3, [pc, #1092] @ 2e3460 │ │ │ │ @@ -157456,15 +157456,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157473,15 +157473,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 2e3480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e30d4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2d9484 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -157552,64 +157552,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2e348c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e31a0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 2e3490 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e30d4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 2e3494 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e31a0 │ │ │ │ @ instruction: 0x009c7af8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r0, r0, ror sp │ │ │ │ + rsbseq r0, r0, r0, lsr #27 │ │ │ │ addseq r7, ip, r4, ror #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, ip, r0, lsl sl │ │ │ │ andeq r2, r0, r0, lsl #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r0, r4, ror #22 │ │ │ │ - rsbeq pc, pc, r8, ror #16 │ │ │ │ + @ instruction: 0x00700b94 │ │ │ │ + @ instruction: 0x006ff898 │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ - rsbseq r0, r0, r0, lsl #21 │ │ │ │ - rsbseq r0, r0, r4, lsr #20 │ │ │ │ - rsbseq r0, r0, r8, lsl #21 │ │ │ │ + ldrheq r0, [r0], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r0, r0, r4, asr sl │ │ │ │ + ldrheq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 2e3988 │ │ │ │ ldr r3, [pc, #1236] @ 2e398c │ │ │ │ @@ -157786,27 +157786,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 2e39b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e359c │ │ │ │ ldr r2, [pc, #512] @ 2e39b8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -157854,28 +157854,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2e39c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3574 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9484 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 2e3668 │ │ │ │ @@ -157906,44 +157906,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 2e39c8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2e359c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 2e39cc │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 2e3574 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, ip, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, ip, r8, lsl #12 │ │ │ │ - rsbseq r0, pc, r4, lsl #24 │ │ │ │ + rsbseq r0, pc, r4, lsr ip @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, ip, r0, asr r5 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrdeq pc, [pc], #-64 @ │ │ │ │ + rsbeq pc, pc, r0, lsl #10 │ │ │ │ andeq r3, r0, r0, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r0, r4, ror #15 │ │ │ │ - strdeq r8, [pc], #-180 @ │ │ │ │ + rsbseq r0, r0, r4, lsl r8 │ │ │ │ + rsbeq r8, pc, r4, lsr #24 │ │ │ │ andeq r1, r0, r8, ror #1 │ │ │ │ - rsbseq r0, r0, ip, ror #12 │ │ │ │ - rsbeq pc, pc, r0, lsr #5 │ │ │ │ - @ instruction: 0x00700694 │ │ │ │ - rsbseq r0, r0, r8, ror #11 │ │ │ │ + @ instruction: 0x0070069c │ │ │ │ + ldrdeq pc, [pc], #-32 @ │ │ │ │ + rsbseq r0, r0, r4, asr #13 │ │ │ │ + rsbseq r0, r0, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e3b88 │ │ │ │ ldr r3, [pc, #412] @ 2e3b8c │ │ │ │ @@ -157980,15 +157980,15 @@ │ │ │ │ bl 2e61ac │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e3b28 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 2e3b94 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158001,25 +158001,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -158048,16 +158048,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, ip, r4, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r1, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x0070059c │ │ │ │ + rsbseq r1, r7, r0, lsr #6 │ │ │ │ + rsbseq r0, r0, ip, asr #11 │ │ │ │ addseq r6, ip, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 2e3dec │ │ │ │ ldr r1, [pc, #568] @ 2e3df0 │ │ │ │ @@ -158101,17 +158101,17 @@ │ │ │ │ bne 2e3c34 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 9af060 │ │ │ │ + bl 9af090 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9af1e8 │ │ │ │ + bl 9af218 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e3cc8 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db3e4 │ │ │ │ ldr r2, [pc, #372] @ 2e3e00 │ │ │ │ ldr r3, [pc, #352] @ 2e3df0 │ │ │ │ @@ -158149,15 +158149,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 2e3c7c │ │ │ │ ldr r0, [pc, #224] @ 2e3e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ mov r1, #7 │ │ │ │ b 2e3c7c │ │ │ │ ldr r2, [pc, #208] @ 2e3e08 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3c1c │ │ │ │ @@ -158176,49 +158176,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2e3e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3c1c │ │ │ │ ldr r0, [pc, #72] @ 2e3e18 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 2e3c1c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, ip, r0, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r0, r4, lsl fp │ │ │ │ + addeq r0, r0, r4, asr #22 │ │ │ │ addseq r6, ip, r0, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, ip, r8, lsl #29 │ │ │ │ - rsbseq r0, r0, r8, ror r3 │ │ │ │ + rsbseq r0, r0, r8, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r0, r0, r8, lsl #5 │ │ │ │ - @ instruction: 0x0070029c │ │ │ │ + ldrheq r0, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r0, r0, ip, asr #5 │ │ │ │ │ │ │ │ 002e3e1c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e3e28 : │ │ │ │ @@ -158269,20 +158269,20 @@ │ │ │ │ bne 2e3ef0 │ │ │ │ ldr r5, [pc, #168] @ 2e3f8c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3ef0 │ │ │ │ ldr r5, [pc, #160] @ 2e3f90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 9af048 │ │ │ │ + bl 9af078 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ae700 │ │ │ │ + bl 9ae730 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9aed50 │ │ │ │ + b 9aed80 │ │ │ │ ldr r5, [pc, #128] @ 2e3f94 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2e3ef0 │ │ │ │ ldr r3, [pc, #120] @ 2e3f98 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -158354,41 +158354,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 2e40d8 │ │ │ │ ldr r1, [pc, #192] @ 2e40f8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3be8 │ │ │ │ + bl 9a3c18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a32f8 │ │ │ │ + bl 9a3328 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 2e40ec │ │ │ │ ldr r1, [pc, #148] @ 2e40fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3be8 │ │ │ │ + bl 9a3c18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a32f8 │ │ │ │ + bl 9a3328 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e40ac │ │ │ │ ldr r1, [pc, #104] @ 2e4100 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9a3be8 │ │ │ │ + bl 9a3c18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9a32f8 │ │ │ │ + bl 9a3328 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -158504,15 +158504,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 24a2a8 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd34 │ │ │ │ + bl 9afd64 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e4538 │ │ │ │ @@ -158542,29 +158542,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 2e45d0 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a31f4 │ │ │ │ + bl 9a3224 │ │ │ │ ldr r1, [pc, #672] @ 2e45d4 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 9a31f4 │ │ │ │ + bl 9a3224 │ │ │ │ ldr r1, [pc, #648] @ 2e45d8 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 9a31f4 │ │ │ │ + bl 9a3224 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -158578,15 +158578,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #536] @ 2e45dc │ │ │ │ ldr r3, [pc, #504] @ 2e45c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -158608,15 +158608,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 2e45ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e3fb4 │ │ │ │ mov r7, #1 │ │ │ │ b 2e439c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2490b4 │ │ │ │ @@ -158627,15 +158627,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 2e45fc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2e4434 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 2e4588 │ │ │ │ ldr r3, [pc, #360] @ 2e4600 │ │ │ │ ldr r2, [pc, #360] @ 2e4604 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158643,64 +158643,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 2e460c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2e4434 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 2e4610 │ │ │ │ ldr r2, [pc, #316] @ 2e4614 │ │ │ │ ldr r1, [pc, #316] @ 2e4618 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 2e461c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2e4434 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 2e4620 │ │ │ │ ldr r2, [pc, #276] @ 2e4624 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 2e4628 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 2e462c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2e4434 │ │ │ │ ldr r1, [pc, #240] @ 2e4630 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998420 │ │ │ │ + bl 998450 │ │ │ │ b 2e4434 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 2e4634 │ │ │ │ ldr r2, [pc, #216] @ 2e4638 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 2e463c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 2e4640 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2e4434 │ │ │ │ ldr r1, [pc, #180] @ 2e4644 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e4490 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2e4648 │ │ │ │ ldr r1, [pc, #168] @ 2e464c │ │ │ │ @@ -158711,48 +158711,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009c69f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, ip, ip, asr #19 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r2, ip, r4, lsr #29 │ │ │ │ + ldrsbeq r2, [ip], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ addseq r6, ip, r0, asr r7 │ │ │ │ - addeq r7, r4, r4, asr ip │ │ │ │ - rsbeq pc, pc, r8, asr #27 │ │ │ │ - rsbeq sp, pc, r4, lsr pc @ │ │ │ │ + addeq r7, r4, r4, lsl #25 │ │ │ │ + strdeq pc, [pc], #-216 @ │ │ │ │ + rsbeq sp, pc, r4, ror #30 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - addeq r7, r4, ip, lsl #24 │ │ │ │ - rsbeq pc, pc, ip, lsr sp @ │ │ │ │ - strdeq sp, [pc], #-228 @ │ │ │ │ + addeq r7, r4, ip, lsr ip │ │ │ │ + rsbeq pc, pc, ip, ror #26 │ │ │ │ + rsbeq sp, pc, r4, lsr #30 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - addeq r7, r4, r8, asr #23 │ │ │ │ - rsbeq pc, pc, ip, lsr ip @ │ │ │ │ - rsbeq sp, pc, r8, lsr #29 │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ + rsbeq pc, pc, ip, ror #24 │ │ │ │ + ldrdeq sp, [pc], #-232 @ │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - umulleq r7, r4, r0, fp │ │ │ │ - rsbeq pc, pc, r4, ror #24 │ │ │ │ - rsbeq sp, pc, ip, ror #28 │ │ │ │ + addeq r7, r4, r0, asr #23 │ │ │ │ + @ instruction: 0x006ffc94 │ │ │ │ + @ instruction: 0x006fde9c │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - addeq r7, r4, r4, asr fp │ │ │ │ - rsbeq pc, pc, r8, lsr #25 │ │ │ │ - rsbeq sp, pc, r4, lsr lr @ │ │ │ │ + addeq r7, r4, r4, lsl #23 │ │ │ │ + ldrdeq pc, [pc], #-200 @ │ │ │ │ + rsbeq sp, pc, r4, ror #28 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - rsbeq pc, pc, r8, lsr ip @ │ │ │ │ - addeq r7, r4, r4, lsl #22 │ │ │ │ - rsbeq pc, pc, ip, lsr #23 │ │ │ │ - rsbeq sp, pc, r4, ror #27 │ │ │ │ + rsbeq pc, pc, r8, ror #24 │ │ │ │ + addeq r7, r4, r4, lsr fp │ │ │ │ + ldrdeq pc, [pc], #-188 @ │ │ │ │ + rsbeq sp, pc, r4, lsl lr @ │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - ldrdeq r6, [pc], #-236 @ │ │ │ │ - addeq r7, r4, r8, asr #21 │ │ │ │ - strheq sp, [pc], #-212 @ │ │ │ │ - rsbeq pc, pc, ip, lsl fp @ │ │ │ │ + rsbeq r6, pc, ip, lsl #30 │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ + rsbeq sp, pc, r4, ror #27 │ │ │ │ + rsbeq pc, pc, ip, asr #22 │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 002e4658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158770,31 +158770,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 2e46c8 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98c16c │ │ │ │ + bl 98c19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e46b0 │ │ │ │ ldr r0, [pc, #128] @ 2e4750 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae700 │ │ │ │ - bl 9aed50 │ │ │ │ + bl 9ae730 │ │ │ │ + bl 9aed80 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4700 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r1, #1 │ │ │ │ - bl 98c16c │ │ │ │ + bl 98c19c │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e46e8 │ │ │ │ ldr r2, [pc, #76] @ 2e4754 │ │ │ │ ldr r3, [pc, #64] @ 2e474c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158827,43 +158827,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 2e4838 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #172] @ 2e4844 │ │ │ │ ldr r2, [pc, #172] @ 2e4848 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2e481c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158874,15 +158874,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e47fc │ │ │ │ mvn r4, #3 │ │ │ │ b 2e4800 │ │ │ │ umullseq r6, ip, ip, r3 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r0, lsr lr @ │ │ │ │ + rsbeq sp, pc, r0, ror #28 │ │ │ │ │ │ │ │ 002e484c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -158902,28 +158902,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 2e4c4c │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #960] @ 2e4c7c │ │ │ │ ldr r2, [pc, #960] @ 2e4c80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -159076,22 +159076,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 2e4c00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 2e4c90 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2dab98 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r2, [pc, #260] @ 2e4c94 │ │ │ │ ldr r3, [pc, #224] @ 2e4c74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159116,19 +159116,19 @@ │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 2e4a44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9af880 │ │ │ │ + bl 9af8b0 │ │ │ │ b 2e4b6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 9af364 │ │ │ │ + bl 9af394 │ │ │ │ b 2e495c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 2e4b2c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -159146,19 +159146,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 2e4b2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, ip, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, ip, ip, ror r2 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, r0, lsl sp @ │ │ │ │ + rsbeq sp, pc, r0, asr #26 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, pc, r8, asr #2 │ │ │ │ - rsbseq r5, fp, r8, lsr #20 │ │ │ │ - rsbeq sp, pc, r0, lsr pc @ │ │ │ │ + rsbeq lr, pc, r8, ror r1 @ │ │ │ │ + rsbseq r5, fp, r8, asr sl │ │ │ │ + rsbeq sp, pc, r0, ror #30 │ │ │ │ addseq r5, ip, r4, lsl #31 │ │ │ │ │ │ │ │ 002e4c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159166,55 +159166,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 2e4d60 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e4d54 │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #144] @ 2e4d64 │ │ │ │ ldr r2, [pc, #144] @ 2e4d68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 2e4d34 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e4d38 │ │ │ │ addseq r5, ip, ip, asr lr │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strdeq sp, [pc], #-128 @ │ │ │ │ + rsbeq sp, pc, r0, lsr #18 │ │ │ │ │ │ │ │ 002e4d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159230,42 +159230,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #92] @ 2e4e28 │ │ │ │ ldr r2, [pc, #92] @ 2e4e2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9aedb0 │ │ │ │ + b 9aede0 │ │ │ │ addseq r5, ip, ip, lsl #27 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strdeq sp, [pc], #-120 @ │ │ │ │ + rsbeq sp, pc, r8, lsr #16 │ │ │ │ │ │ │ │ 002e4e30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159279,40 +159279,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #84] @ 2e4edc │ │ │ │ ldr r2, [pc, #84] @ 2e4ee0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9aedb0 │ │ │ │ + b 9aede0 │ │ │ │ addseq r5, ip, r4, asr #25 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, ip, lsr r7 @ │ │ │ │ + rsbeq sp, pc, ip, ror #14 │ │ │ │ │ │ │ │ 002e4ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159350,43 +159350,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 2e50c0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #348] @ 2e50f8 │ │ │ │ ldr r2, [pc, #348] @ 2e50fc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5054 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e50b0 │ │ │ │ ldr r2, [pc, #228] @ 2e5100 │ │ │ │ ldr r3, [pc, #208] @ 2e50f0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159418,38 +159418,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e50d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab98 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5014 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e5014 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e4f90 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e5098 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5014 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r0, lsl ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, ip, r0, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq sp, pc, ip, lsr #12 │ │ │ │ + rsbeq sp, pc, ip, asr r6 @ │ │ │ │ @ instruction: 0x009c5af8 │ │ │ │ │ │ │ │ 002e5104 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159461,37 +159461,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 2e5274 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 2e5244 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [pc, #304] @ 2e5280 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e5284 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e51f4 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5254 │ │ │ │ ldr r3, [pc, #212] @ 2e5288 │ │ │ │ ldr r2, [pc, #212] @ 2e528c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159507,15 +159507,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5264 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e51ac │ │ │ │ mov r0, r6 │ │ │ │ @@ -159527,28 +159527,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2db004 │ │ │ │ b 2e51d4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e5144 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e51ac │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e5210 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e51d8 │ │ │ │ @ instruction: 0x009c59f0 │ │ │ │ - rsbeq sp, pc, ip, ror r4 @ │ │ │ │ + rsbeq sp, pc, ip, lsr #9 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ │ │ │ │ 002e5290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159558,40 +159558,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5368 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5360 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [pc, #160] @ 2e536c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5370 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5324 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5344 │ │ │ │ ldr r3, [pc, #60] @ 2e5374 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -159601,15 +159601,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5344 │ │ │ │ addseq r5, ip, r4, ror #16 │ │ │ │ - rsbeq sp, pc, r4, lsl #6 │ │ │ │ + rsbeq sp, pc, r4, lsr r3 @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ │ │ │ │ 002e5378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159627,76 +159627,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 2e5438 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5474 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #228] @ 2e54bc │ │ │ │ ldr r2, [pc, #228] @ 2e54c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e5454 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5484 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5438 │ │ │ │ b 2e5484 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e53cc │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5438 │ │ │ │ addseq r5, ip, ip, ror r7 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strdeq sp, [pc], #-16 @ │ │ │ │ + rsbeq sp, pc, r0, lsr #4 │ │ │ │ │ │ │ │ 002e54c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159707,71 +159707,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e55d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5598 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #208] @ 2e55e0 │ │ │ │ ldr r2, [pc, #208] @ 2e55e4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e556c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e55a8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e5504 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e557c │ │ │ │ addseq r5, ip, r0, lsr r6 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strheq sp, [pc], #-8 @ │ │ │ │ + rsbeq sp, pc, r8, ror #1 │ │ │ │ │ │ │ │ 002e55e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -159780,49 +159780,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 2e56dc │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #188] @ 2e56e8 │ │ │ │ ldr r2, [pc, #188] @ 2e56ec │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e56a0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 2e5684 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e54c4 │ │ │ │ @@ -159831,15 +159831,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 2e5684 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5684 │ │ │ │ addseq r5, ip, r0, lsl r5 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - @ instruction: 0x006fcf98 │ │ │ │ + rsbeq ip, pc, r8, asr #31 │ │ │ │ │ │ │ │ 002e56f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159851,38 +159851,38 @@ │ │ │ │ bne 2e5868 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e5848 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [pc, #308] @ 2e5874 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e5878 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e57f8 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e57e8 │ │ │ │ ldr r3, [pc, #212] @ 2e587c │ │ │ │ ldr r2, [pc, #212] @ 2e5880 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -159898,19 +159898,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e57a0 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5858 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e57a0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -159922,24 +159922,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2db004 │ │ │ │ b 2e57c8 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e5734 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e5814 │ │ │ │ mvn r6, #3 │ │ │ │ b 2e57cc │ │ │ │ addseq r5, ip, r8, lsl #8 │ │ │ │ - rsbeq ip, pc, ip, lsl #29 │ │ │ │ + strheq ip, [pc], #-236 @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ │ │ │ │ 002e5884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -159984,28 +159984,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e5acc │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [pc, #508] @ 2e5b48 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 2e5b4c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -160015,15 +160015,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e5a40 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5abc │ │ │ │ cmp r7, #0 │ │ │ │ bne 2e5a00 │ │ │ │ ldr r3, [pc, #368] @ 2e5b50 │ │ │ │ @@ -160075,54 +160075,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dab98 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e59d0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e59d0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9b0014 │ │ │ │ + bl 9b0044 │ │ │ │ b 2e5940 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dab98 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e5a00 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e5a00 │ │ │ │ mov r0, r6 │ │ │ │ bl 2db004 │ │ │ │ b 2e5a00 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 2daf4c │ │ │ │ b 2e5aa4 │ │ │ │ mvn r7, #3 │ │ │ │ b 2e5a00 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, ip, r8, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, ip, ip, lsr r2 │ │ │ │ - rsbeq ip, pc, r0, lsl #25 │ │ │ │ + strheq ip, [pc], #-192 @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r4, lsl #21 │ │ │ │ addseq r5, ip, ip, lsl #2 │ │ │ │ │ │ │ │ 002e5b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -160133,40 +160133,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 2e5c34 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5c2c │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r2, [pc, #160] @ 2e5c38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2e5c3c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5bf0 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e5c10 │ │ │ │ ldr r3, [pc, #60] @ 2e5c40 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160176,15 +160176,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5c10 │ │ │ │ umullseq r4, ip, r8, pc @ │ │ │ │ - rsbeq ip, pc, r8, lsr sl @ │ │ │ │ + rsbeq ip, pc, r8, ror #20 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ │ │ │ │ 002e5c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160194,54 +160194,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e5d04 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #140] @ 2e5d10 │ │ │ │ ldr r2, [pc, #140] @ 2e5d14 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5ce4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5ce8 │ │ │ │ @ instruction: 0x009c4eb0 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, asr #18 │ │ │ │ + rsbeq ip, pc, r0, ror r9 @ │ │ │ │ │ │ │ │ 002e5d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -160253,72 +160253,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e5e30 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e5df4 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #212] @ 2e5e3c │ │ │ │ ldr r2, [pc, #212] @ 2e5e40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5dc8 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e5e04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e5d5c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5dd8 │ │ │ │ @ instruction: 0x009c4ddc │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, ror #16 │ │ │ │ + @ instruction: 0x006fc890 │ │ │ │ │ │ │ │ 002e5e44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160330,56 +160330,56 @@ │ │ │ │ bne 2e5f1c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52adfc │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #148] @ 2e5f28 │ │ │ │ ldr r2, [pc, #148] @ 2e5f2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5efc │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5f00 │ │ │ │ addseq r4, ip, ip, lsr #25 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, lsr r7 @ │ │ │ │ + rsbeq ip, pc, r0, ror #14 │ │ │ │ │ │ │ │ 002e5f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -160391,56 +160391,56 @@ │ │ │ │ bne 2e6008 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 52adfc │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #148] @ 2e6014 │ │ │ │ ldr r2, [pc, #148] @ 2e6018 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e5fe8 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e5fec │ │ │ │ addseq r4, ip, r0, asr #23 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r4, asr #12 │ │ │ │ + rsbeq ip, pc, r4, ror r6 @ │ │ │ │ │ │ │ │ 002e601c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160451,31 +160451,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 2e6198 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 2e6170 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #316] @ 2e61a4 │ │ │ │ ldr r2, [pc, #316] @ 2e61a8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 24b244 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -160486,15 +160486,15 @@ │ │ │ │ blt 2e6114 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 2e6180 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6144 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -160504,45 +160504,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e60f8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e605c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r9 │ │ │ │ bl 24b244 │ │ │ │ mov r2, r0 │ │ │ │ b 2e60ac │ │ │ │ mvn r4, #3 │ │ │ │ b 2e60f8 │ │ │ │ @ instruction: 0x009c4ad8 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r0, ror #10 │ │ │ │ + @ instruction: 0x006fc590 │ │ │ │ │ │ │ │ 002e61ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160553,71 +160553,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e62bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6280 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #208] @ 2e62c8 │ │ │ │ ldr r2, [pc, #208] @ 2e62cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6254 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6290 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e61ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6264 │ │ │ │ addseq r4, ip, r8, asr #18 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq ip, [pc], #-48 @ │ │ │ │ + rsbeq ip, pc, r0, lsl #8 │ │ │ │ │ │ │ │ 002e62d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -160646,41 +160646,41 @@ │ │ │ │ bne 2e6430 │ │ │ │ mov r0, r4 │ │ │ │ bl 2dab54 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6410 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #228] @ 2e6448 │ │ │ │ ldr r2, [pc, #228] @ 2e644c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e63c0 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6420 │ │ │ │ ldr r2, [pc, #120] @ 2e6450 │ │ │ │ ldr r3, [pc, #100] @ 2e6440 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160694,28 +160694,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6358 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e63d0 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e63d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, lsr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, ip, r0, ror #15 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r4, ror #4 │ │ │ │ + @ instruction: 0x006fc294 │ │ │ │ addseq r4, ip, ip, lsr r7 │ │ │ │ │ │ │ │ 002e6454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160727,71 +160727,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6564 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e6528 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #208] @ 2e6570 │ │ │ │ ldr r2, [pc, #208] @ 2e6574 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e64fc │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6538 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6494 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e650c │ │ │ │ addseq r4, ip, r0, lsr #13 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq ip, pc, r8, lsr #2 │ │ │ │ + rsbeq ip, pc, r8, asr r1 @ │ │ │ │ │ │ │ │ 002e6578 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160822,41 +160822,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 2dab54 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 2e66c0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #228] @ 2e66f8 │ │ │ │ ldr r2, [pc, #228] @ 2e66fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6670 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e66d0 │ │ │ │ ldr r2, [pc, #120] @ 2e6700 │ │ │ │ ldr r3, [pc, #100] @ 2e66f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160870,28 +160870,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6608 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e6680 │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6680 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, ip, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, ip, r0, asr r5 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strheq fp, [pc], #-244 @ │ │ │ │ + rsbeq fp, pc, r4, ror #31 │ │ │ │ addseq r4, ip, ip, lsl #9 │ │ │ │ │ │ │ │ 002e6704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160904,72 +160904,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e681c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e67e0 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #212] @ 2e6828 │ │ │ │ ldr r2, [pc, #212] @ 2e682c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e67b4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e67f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6748 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e67c4 │ │ │ │ @ instruction: 0x009c43f0 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, ror lr @ │ │ │ │ + rsbeq fp, pc, r4, lsr #29 │ │ │ │ │ │ │ │ 002e6830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161009,43 +161009,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6a14 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #348] @ 2e6a4c │ │ │ │ ldr r2, [pc, #348] @ 2e6a50 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e69a8 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6a04 │ │ │ │ ldr r2, [pc, #228] @ 2e6a54 │ │ │ │ ldr r3, [pc, #208] @ 2e6a44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161077,38 +161077,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e6a24 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab98 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6968 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e6968 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e68e4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e69ec │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6968 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, ip, r4, asr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, ip, r4, ror r2 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq fp, [pc], #-200 @ │ │ │ │ + rsbeq fp, pc, r8, lsl #26 │ │ │ │ addseq r4, ip, r4, lsr #3 │ │ │ │ │ │ │ │ 002e6a58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161119,69 +161119,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e6b5c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6b20 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr ip, [pc, #200] @ 2e6b68 │ │ │ │ ldr r2, [pc, #200] @ 2e6b6c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6af4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6b30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6a94 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6b04 │ │ │ │ umullseq r4, ip, ip, r0 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, lsr #22 │ │ │ │ + rsbeq fp, pc, r8, asr fp @ │ │ │ │ │ │ │ │ 002e6b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161193,72 +161193,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e6c88 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e6c4c │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #212] @ 2e6c94 │ │ │ │ ldr r2, [pc, #212] @ 2e6c98 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6c20 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e6c5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6bb4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6c30 │ │ │ │ addseq r3, ip, r4, lsl #31 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, lsl #20 │ │ │ │ + rsbeq fp, pc, r8, lsr sl @ │ │ │ │ │ │ │ │ 002e6c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -161266,53 +161266,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 2e6d58 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #136] @ 2e6d64 │ │ │ │ ldr r2, [pc, #136] @ 2e6d68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6d38 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6d3c │ │ │ │ addseq r3, ip, r8, asr lr │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, ror #17 │ │ │ │ + rsbeq fp, pc, r8, lsl r9 @ │ │ │ │ │ │ │ │ 002e6d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -161321,29 +161321,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 2e6e3c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #152] @ 2e6e48 │ │ │ │ ldr r2, [pc, #152] @ 2e6e4c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -161351,27 +161351,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e6e1c │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6e20 │ │ │ │ addseq r3, ip, ip, lsl #27 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, lsl r8 @ │ │ │ │ + rsbeq fp, pc, r4, asr #16 │ │ │ │ │ │ │ │ 002e6e50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161410,44 +161410,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 2e7034 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #356] @ 2e7070 │ │ │ │ ldr r2, [pc, #356] @ 2e7074 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e6fc8 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7024 │ │ │ │ ldr r2, [pc, #232] @ 2e7078 │ │ │ │ ldr r3, [pc, #208] @ 2e7064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -161479,39 +161479,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 2e7044 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dab98 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e6f88 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ b 2e6f88 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e6f00 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 2e700c │ │ │ │ mvn r4, #3 │ │ │ │ b 2e6f88 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, ip, r4, lsr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, ip, r4, asr ip │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - strheq fp, [pc], #-108 @ │ │ │ │ + rsbeq fp, pc, ip, ror #13 │ │ │ │ addseq r3, ip, r4, lsl #23 │ │ │ │ │ │ │ │ 002e707c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161537,42 +161537,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e71b0 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #188] @ 2e71bc │ │ │ │ ldr r2, [pc, #188] @ 2e71c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7160 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -161588,34 +161588,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e70c0 │ │ │ │ addseq r3, ip, r4, ror sl │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r4, asr #9 │ │ │ │ - b 9aed50 │ │ │ │ + strdeq fp, [pc], #-68 @ │ │ │ │ + b 9aed80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 9aed50 │ │ │ │ + bl 9aed80 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002e71ec : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 2e7208 │ │ │ │ ldr r0, [pc, #16] @ 2e720c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 9b1164 │ │ │ │ + b 9b1194 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 002e7210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161629,72 +161629,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 2e7328 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e72ec │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #212] @ 2e7334 │ │ │ │ ldr r2, [pc, #212] @ 2e7338 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e72c0 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e72fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e7254 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e72d0 │ │ │ │ addseq r3, ip, r4, ror #17 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, ror #6 │ │ │ │ + @ instruction: 0x006fb398 │ │ │ │ │ │ │ │ 002e733c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161706,74 +161706,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e745c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e7420 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #220] @ 2e7468 │ │ │ │ ldr r2, [pc, #220] @ 2e746c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e73f4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7430 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e7380 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7404 │ │ │ │ @ instruction: 0x009c37b8 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, ip, lsr r2 @ │ │ │ │ + rsbeq fp, pc, ip, ror #4 │ │ │ │ │ │ │ │ 002e7470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -161785,29 +161785,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 2e7598 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 2e755c │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #228] @ 2e75a4 │ │ │ │ ldr r2, [pc, #228] @ 2e75a8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r8, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -161816,45 +161816,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7530 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e756c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e74b4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7540 │ │ │ │ addseq r3, ip, r4, lsl #13 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - rsbeq fp, pc, r8, lsl #2 │ │ │ │ + rsbeq fp, pc, r8, lsr r1 @ │ │ │ │ │ │ │ │ 002e75ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161865,71 +161865,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 2e76bc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 2e7680 │ │ │ │ - bl 9b0890 │ │ │ │ + bl 9b08c0 │ │ │ │ ldr r3, [pc, #208] @ 2e76c8 │ │ │ │ ldr r2, [pc, #208] @ 2e76cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9acd58 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9acd88 │ │ │ │ + bl 9aede0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 2e7654 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 9aedb0 │ │ │ │ + bl 9aede0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e7690 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afd84 │ │ │ │ + bl 9afdb4 │ │ │ │ b 2e75ec │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9afedc │ │ │ │ + bl 9aff0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 2e7664 │ │ │ │ addseq r3, ip, r8, asr #10 │ │ │ │ andeq r4, r0, r0, lsr #27 │ │ │ │ - ldrdeq sl, [pc], #-240 @ │ │ │ │ + rsbeq fp, pc, r0 │ │ │ │ │ │ │ │ 002e76d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161951,15 +161951,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r8, lsr fp @ │ │ │ │ + rsbeq ip, pc, r8, ror #22 │ │ │ │ │ │ │ │ 002e7740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -161980,15 +161980,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, r8, asr #21 │ │ │ │ + strdeq ip, [pc], #-168 @ │ │ │ │ │ │ │ │ 002e77ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -162007,15 +162007,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq ip, pc, ip, asr sl @ │ │ │ │ + rsbeq ip, pc, ip, lsl #21 │ │ │ │ │ │ │ │ 002e7810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -162040,82 +162040,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq ip, [pc], #-144 @ │ │ │ │ + rsbeq ip, pc, r0, lsr #20 │ │ │ │ │ │ │ │ 002e788c : │ │ │ │ b 24a590 │ │ │ │ │ │ │ │ 002e7890 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2e78c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x008d8ab4 │ │ │ │ │ │ │ │ 002e78c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 2e7970 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 2e7974 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #132] @ 2e7978 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7950 │ │ │ │ ldr r2, [pc, #92] @ 2e797c │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq ip, pc, r0, ror r9 @ │ │ │ │ - addeq r4, r4, r4, asr r8 │ │ │ │ - rsbeq ip, pc, ip, lsr r9 @ │ │ │ │ - rsbeq ip, pc, r8, asr #18 │ │ │ │ + rsbeq ip, pc, r0, lsr #19 │ │ │ │ + addeq r4, r4, r4, lsl #17 │ │ │ │ + rsbeq ip, pc, ip, ror #18 │ │ │ │ + rsbeq ip, pc, r8, ror r9 @ │ │ │ │ │ │ │ │ 002e7980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -162130,59 +162130,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 2e7a78 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #160] @ 2e7a7c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7a48 │ │ │ │ ldr sl, [pc, #136] @ 2e7a80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e7a48 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e79b8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq r4, r4, ip, r7 @ │ │ │ │ - rsbeq r0, pc, r4, lsl lr @ │ │ │ │ - ldrheq lr, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq ip, [pc], #-140 @ │ │ │ │ - strheq ip, [pc], #-128 @ │ │ │ │ + addeq r4, r4, ip, asr #15 │ │ │ │ + rsbeq r0, pc, r4, asr #28 │ │ │ │ + rsbseq lr, r8, ip, ror #7 │ │ │ │ + rsbeq ip, pc, ip, ror #17 │ │ │ │ + rsbeq ip, pc, r0, ror #17 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -162349,21 +162349,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 2e7d50 │ │ │ │ ldr r0, [pc, #40] @ 2e7d54 │ │ │ │ ldr r2, [pc, #40] @ 2e7d58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r4, r4, r8, lsr #9 │ │ │ │ - rsbeq ip, pc, r4, asr #11 │ │ │ │ - ldrdeq ip, [pc], #-84 @ │ │ │ │ + ldrdeq r4, [r4], r8 │ │ │ │ + strdeq ip, [pc], #-84 @ │ │ │ │ + rsbeq ip, pc, r4, lsl #12 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - addeq r4, r4, r8, lsl #9 │ │ │ │ - rsbeq ip, pc, r4, lsr #11 │ │ │ │ - rsbeq ip, pc, r0, asr #11 │ │ │ │ + @ instruction: 0x008444b8 │ │ │ │ + ldrdeq ip, [pc], #-84 @ │ │ │ │ + strdeq ip, [pc], #-80 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162387,18 +162387,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2e7de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbeq ip, pc, r4, ror r5 @ │ │ │ │ - strdeq r4, [r4], r8 │ │ │ │ - rsbeq ip, pc, r4, lsl r5 @ │ │ │ │ - rsbeq ip, pc, ip, lsr r5 @ │ │ │ │ + rsbeq ip, pc, r4, lsr #11 │ │ │ │ + addeq r4, r4, r8, lsr #8 │ │ │ │ + rsbeq ip, pc, r4, asr #10 │ │ │ │ + rsbeq ip, pc, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 2e7fe0 │ │ │ │ @@ -162520,19 +162520,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r2, ip, r8, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r0, r8, asr r6 │ │ │ │ + rsbseq r6, r0, r8, lsl #13 │ │ │ │ addseq r2, ip, ip, lsl ip │ │ │ │ - addeq r4, r4, ip, ror #3 │ │ │ │ - rsbeq ip, pc, r8, lsl #6 │ │ │ │ - rsbeq ip, pc, r0, asr r3 @ │ │ │ │ + addeq r4, r4, ip, lsl r2 │ │ │ │ + rsbeq ip, pc, r8, lsr r3 @ │ │ │ │ + rsbeq ip, pc, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 2e8090 │ │ │ │ ldr r3, [pc, #120] @ 2e8094 │ │ │ │ @@ -162564,15 +162564,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009c2afc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r2, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r2, fp, r0, lsl #8 │ │ │ │ addseq r2, ip, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 2e81a0 │ │ │ │ @@ -162633,17 +162633,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, ip, r8, asr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, ip, r0, ror #19 │ │ │ │ - addeq r4, r4, r8, lsr r0 │ │ │ │ - rsbeq ip, pc, r4, asr #3 │ │ │ │ - rsbeq ip, pc, r0, asr r1 @ │ │ │ │ + addeq r4, r4, r8, rrx │ │ │ │ + strdeq ip, [pc], #-20 @ │ │ │ │ + rsbeq ip, pc, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 2e831c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -163374,17 +163374,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r1, ip, ip, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, ip, r0, lsl #29 │ │ │ │ - ldrdeq r3, [r4], r0 │ │ │ │ - rsbeq fp, pc, r8, ror #11 │ │ │ │ - rsbeq fp, pc, r4, ror #12 │ │ │ │ + addeq r3, r4, r0, lsl #10 │ │ │ │ + rsbeq fp, pc, r8, lsl r6 @ │ │ │ │ + @ instruction: 0x006fb694 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 002e8d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163421,17 +163421,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e8dc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00a938b0 │ │ │ │ - addeq r3, r4, r4, lsl r4 │ │ │ │ - rsbeq fp, pc, ip, lsr #10 │ │ │ │ - rsbeq fp, pc, r4, asr #11 │ │ │ │ + addeq r3, r4, r4, asr #8 │ │ │ │ + rsbeq fp, pc, ip, asr r5 @ │ │ │ │ + strdeq fp, [pc], #-84 @ │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 002e8dcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163588,18 +163588,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 2e9058 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ addseq r1, ip, ip, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r4, ip, lsl r3 │ │ │ │ + addeq r3, r4, ip, asr #6 │ │ │ │ @ instruction: 0x009c1bf4 │ │ │ │ - umulleq r3, r4, r0, r1 │ │ │ │ - rsbeq fp, pc, r4, lsr #5 │ │ │ │ + addeq r3, r4, r0, asr #3 │ │ │ │ + ldrdeq fp, [pc], #-36 @ │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2e9168 │ │ │ │ @@ -164417,15 +164417,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r2, r9, r8, asr #18 │ │ │ │ - rsbseq r0, fp, r0, lsr r7 │ │ │ │ + rsbseq r0, fp, r0, ror #14 │ │ │ │ │ │ │ │ 002e9d10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -164462,17 +164462,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2e9dc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r2, r9, r0, lsr #17 │ │ │ │ - addeq r2, r4, r8, lsl r4 │ │ │ │ - rsbeq sl, pc, r0, lsr r5 @ │ │ │ │ - ldrdeq sl, [pc], #-84 @ │ │ │ │ + addeq r2, r4, r8, asr #8 │ │ │ │ + rsbeq sl, pc, r0, ror #10 │ │ │ │ + rsbeq sl, pc, r4, lsl #12 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 002e9dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165248,15 +165248,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrdeq r1, [r9], r8 @ │ │ │ │ - rsbseq pc, sl, r8, asr #21 │ │ │ │ + ldrsheq pc, [sl], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 002ea964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165286,15 +165286,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r1, r9, r4, asr ip │ │ │ │ - rsbseq pc, sl, r4, asr #20 │ │ │ │ + rsbseq pc, sl, r4, ror sl @ │ │ │ │ │ │ │ │ 002ea9f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -165328,15 +165328,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r0, asr #23 │ │ │ │ - ldrheq pc, [sl], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq pc, sl, r0, ror #19 │ │ │ │ │ │ │ │ 002eaa94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165373,15 +165373,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r4, lsl fp │ │ │ │ - rsbseq pc, sl, r0, lsl r9 @ │ │ │ │ + rsbseq pc, sl, r0, asr #18 │ │ │ │ │ │ │ │ 002eab40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165421,15 +165421,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, r8, ror #20 │ │ │ │ - rsbseq pc, sl, r4, ror #16 │ │ │ │ + @ instruction: 0x007af894 │ │ │ │ │ │ │ │ 002eabf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165472,15 +165472,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00a919b0 │ │ │ │ - rsbseq pc, sl, ip, lsr #15 │ │ │ │ + ldrsbeq pc, [sl], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 002eacbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -165526,15 +165526,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq r1, r9, ip, ror #17 │ │ │ │ - rsbseq pc, sl, r8, ror #13 │ │ │ │ + rsbseq pc, sl, r8, lsl r7 @ │ │ │ │ │ │ │ │ 002ead8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -165803,19 +165803,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r4, asr sp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r9, ip, asr #15 │ │ │ │ - ldrsbeq pc, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, sl, ip, lsl #6 │ │ │ │ @ instruction: 0x009bf9b0 │ │ │ │ - addeq r1, r4, r4 │ │ │ │ - rsbeq r9, pc, ip, lsl r1 @ │ │ │ │ - rsbeq r9, pc, ip, asr #3 │ │ │ │ + addeq r1, r4, r4, lsr r0 │ │ │ │ + rsbeq r9, pc, ip, asr #2 │ │ │ │ + strdeq r9, [pc], #-28 @ │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 002eb1ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166053,17 +166053,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r1, r9, r0, lsr #3 │ │ │ │ @ instruction: 0x009bf5dc │ │ │ │ - addeq r0, r4, r0, lsr ip │ │ │ │ - rsbeq r8, pc, r8, asr #26 │ │ │ │ - rsbeq r8, pc, r0, lsl lr @ │ │ │ │ + addeq r0, r4, r0, ror #24 │ │ │ │ + rsbeq r8, pc, r8, ror sp @ │ │ │ │ + rsbeq r8, pc, r0, asr #28 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002eb5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -166236,17 +166236,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq pc, fp, r4, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, r4, ror #28 │ │ │ │ addseq pc, fp, r0, lsl r3 @ │ │ │ │ - addeq r0, r4, r4, ror #18 │ │ │ │ - rsbeq r8, pc, ip, ror sl @ │ │ │ │ - rsbeq r8, pc, r4, asr fp @ │ │ │ │ + umulleq r0, r4, r4, r9 │ │ │ │ + rsbeq r8, pc, ip, lsr #21 │ │ │ │ + rsbeq r8, pc, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 002eb888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166603,19 +166603,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, fp, r0, lsr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, ip, asr #17 │ │ │ │ - rsbseq lr, sl, r0, lsr #13 │ │ │ │ + ldrsbeq lr, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ umullseq lr, fp, r0, sp │ │ │ │ - addeq r0, r4, r4, ror #7 │ │ │ │ - strdeq r8, [pc], #-76 @ │ │ │ │ - rsbeq r8, pc, r0, ror #11 │ │ │ │ + addeq r0, r4, r4, lsl r4 │ │ │ │ + rsbeq r8, pc, ip, lsr #10 │ │ │ │ + rsbeq r8, pc, r0, lsl r6 @ │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002ebe0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -166930,15 +166930,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, ip, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [r9], r8 @ │ │ │ │ - rsbseq lr, sl, r0, lsr #3 │ │ │ │ + ldrsbeq lr, [sl], #-16 @ │ │ │ │ addseq lr, fp, r8, ror r8 │ │ │ │ │ │ │ │ 002ec2f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167119,15 +167119,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r8, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq r0, r9, r0, asr #1 │ │ │ │ - rsbseq sp, sl, ip, lsr #29 │ │ │ │ + ldrsbeq sp, [sl], #-236 @ 0xffffff14 @ │ │ │ │ umullseq lr, fp, ip, r5 │ │ │ │ │ │ │ │ 002ec5cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167199,15 +167199,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, fp, r8, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a8ffb8 │ │ │ │ - rsbseq sp, sl, ip, asr sp │ │ │ │ + rsbseq sp, sl, ip, lsl #27 │ │ │ │ addseq lr, fp, r4, ror #8 │ │ │ │ │ │ │ │ 002ec704 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167247,15 +167247,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x00a8feb0 │ │ │ │ - rsbseq sp, sl, r0, ror ip │ │ │ │ + rsbseq sp, sl, r0, lsr #25 │ │ │ │ │ │ │ │ 002ec7b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -167294,15 +167294,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ strdeq pc, [r8], ip @ │ │ │ │ - ldrheq sp, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, sl, ip, ror #23 │ │ │ │ │ │ │ │ 002ec86c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167408,17 +167408,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2eca2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq pc, r8, r8, lsr ip @ │ │ │ │ - @ instruction: 0x0083f7b0 │ │ │ │ - rsbeq r7, pc, r8, asr #17 │ │ │ │ - strheq r7, [pc], #-156 @ │ │ │ │ + addeq pc, r3, r0, ror #15 │ │ │ │ + strdeq r7, [pc], #-136 @ │ │ │ │ + rsbeq r7, pc, ip, ror #19 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002eca30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167677,17 +167677,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, fp, r8, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r8, r4, lsl #19 │ │ │ │ addseq sp, fp, r4, asr sp │ │ │ │ - addeq pc, r3, ip, lsr #7 │ │ │ │ - rsbeq r7, pc, ip, asr #11 │ │ │ │ - rsbeq r7, pc, r0, asr #9 │ │ │ │ + ldrdeq pc, [r3], ip │ │ │ │ + strdeq r7, [pc], #-92 @ │ │ │ │ + strdeq r7, [pc], #-64 @ │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 002ece4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -167901,17 +167901,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bdab4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ adceq pc, r8, r0, asr #10 │ │ │ │ @ instruction: 0x009bd9fc │ │ │ │ - addeq pc, r3, r0, asr r0 @ │ │ │ │ - rsbeq r7, pc, r8, ror #2 │ │ │ │ - rsbeq r7, pc, ip, ror r2 @ │ │ │ │ + addeq pc, r3, r0, lsl #1 │ │ │ │ + @ instruction: 0x006f7198 │ │ │ │ + rsbeq r7, pc, ip, lsr #5 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 002ed19c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168249,33 +168249,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, fp, ip, lsl r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00a8f2bc │ │ │ │ addseq sp, fp, ip, lsr #10 │ │ │ │ - addeq lr, r3, r0, lsl #23 │ │ │ │ - @ instruction: 0x006f6c98 │ │ │ │ - strdeq r6, [pc], #-220 @ │ │ │ │ + @ instruction: 0x0083ebb0 │ │ │ │ + rsbeq r6, pc, r8, asr #25 │ │ │ │ + rsbeq r6, pc, ip, lsr #28 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - addeq lr, r3, ip, asr fp │ │ │ │ - rsbeq r6, pc, r4, ror ip @ │ │ │ │ - rsbeq r6, pc, r8, asr #27 │ │ │ │ + addeq lr, r3, ip, lsl #23 │ │ │ │ + rsbeq r6, pc, r4, lsr #25 │ │ │ │ + strdeq r6, [pc], #-216 @ │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - addeq lr, r3, r8, lsr fp │ │ │ │ - rsbeq r6, pc, r0, asr ip @ │ │ │ │ - @ instruction: 0x006f6d94 │ │ │ │ + addeq lr, r3, r8, ror #22 │ │ │ │ + rsbeq r6, pc, r0, lsl #25 │ │ │ │ + rsbeq r6, pc, r4, asr #27 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - addeq lr, r3, r4, lsl fp │ │ │ │ - rsbeq r6, pc, ip, lsr #24 │ │ │ │ - rsbeq r6, pc, r0, ror #26 │ │ │ │ + addeq lr, r3, r4, asr #22 │ │ │ │ + rsbeq r6, pc, ip, asr ip @ │ │ │ │ + @ instruction: 0x006f6d90 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - strdeq lr, [r3], r0 │ │ │ │ - rsbeq r6, pc, r8, lsl #24 │ │ │ │ - rsbeq r6, pc, r8, lsr #26 │ │ │ │ + addeq lr, r3, r0, lsr #22 │ │ │ │ + rsbeq r6, pc, r8, lsr ip @ │ │ │ │ + rsbeq r6, pc, r8, asr sp @ │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 002ed73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168536,19 +168536,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, fp, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umlaleq lr, r8, ip, fp │ │ │ │ - rsbseq ip, sl, r8, asr r9 │ │ │ │ + rsbseq ip, sl, r8, lsl #19 │ │ │ │ addseq sp, fp, r4, asr #32 │ │ │ │ - umulleq lr, r3, r8, r6 │ │ │ │ - strheq r6, [pc], #-112 @ │ │ │ │ - rsbeq r6, pc, r4, lsr #18 │ │ │ │ + addeq lr, r3, r8, asr #13 │ │ │ │ + rsbeq r6, pc, r0, ror #15 │ │ │ │ + rsbeq r6, pc, r4, asr r9 @ │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 002edb58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168735,15 +168735,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ adceq lr, r8, r8, lsr #16 │ │ │ │ - rsbseq ip, sl, r4, asr #12 │ │ │ │ + rsbseq ip, sl, r4, ror r6 │ │ │ │ │ │ │ │ 002ede48 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 2e905c │ │ │ │ @@ -168892,19 +168892,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r0, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, pc, r8, lsl #9 │ │ │ │ + strheq r6, [pc], #-72 @ │ │ │ │ addseq ip, fp, r8, ror #21 │ │ │ │ - addeq lr, r3, r0, asr #2 │ │ │ │ - rsbeq r6, pc, ip, ror #7 │ │ │ │ - rsbeq r6, pc, r4, asr r2 @ │ │ │ │ + addeq lr, r3, r0, ror r1 │ │ │ │ + rsbeq r6, pc, ip, lsl r4 @ │ │ │ │ + rsbeq r6, pc, r4, lsl #5 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 002ee0b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168952,15 +168952,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, pc, r0, ror #6 │ │ │ │ + @ instruction: 0x006f6390 │ │ │ │ @ instruction: 0x009bc9d4 │ │ │ │ │ │ │ │ 002ee190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168996,17 +168996,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2ee230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2ee234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sp, r3, r4, lsr #31 │ │ │ │ - strheq r6, [pc], #-12 @ │ │ │ │ - rsbeq r6, pc, ip, ror r2 @ │ │ │ │ + ldrdeq sp, [r3], r4 │ │ │ │ + rsbeq r6, pc, ip, ror #1 │ │ │ │ + rsbeq r6, pc, ip, lsr #5 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 002ee238 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169302,33 +169302,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, lsl r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r6, [pc], #-4 @ │ │ │ │ - rsbeq r6, pc, r8, lsr #1 │ │ │ │ - @ instruction: 0x006f5f9c │ │ │ │ - rsbeq r6, pc, r4 │ │ │ │ - rsbeq r5, pc, r4, ror #31 │ │ │ │ - rsbeq r5, pc, r8, ror #30 │ │ │ │ - strdeq r5, [pc], #-228 @ │ │ │ │ - rsbeq r5, pc, r0, lsl pc @ │ │ │ │ + rsbeq r6, pc, r4, ror #1 │ │ │ │ + ldrdeq r6, [pc], #-8 @ │ │ │ │ + rsbeq r5, pc, ip, asr #31 │ │ │ │ + rsbeq r6, pc, r4, lsr r0 @ │ │ │ │ + rsbeq r6, pc, r4, lsl r0 @ │ │ │ │ + @ instruction: 0x006f5f98 │ │ │ │ + rsbeq r5, pc, r4, lsr #30 │ │ │ │ + rsbeq r5, pc, r0, asr #30 │ │ │ │ addseq ip, fp, ip, lsl #10 │ │ │ │ - addeq sp, r3, r8, asr fp │ │ │ │ - rsbeq r5, pc, r0, ror #28 │ │ │ │ - rsbeq r5, pc, ip, ror #24 │ │ │ │ + addeq sp, r3, r8, lsl #23 │ │ │ │ + @ instruction: 0x006f5e90 │ │ │ │ + @ instruction: 0x006f5c9c │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - addeq sp, r3, r4, lsr fp │ │ │ │ - rsbeq r5, pc, r8, asr #24 │ │ │ │ + addeq sp, r3, r4, ror #22 │ │ │ │ + rsbeq r5, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - addeq sp, r3, ip, lsl #22 │ │ │ │ - rsbeq r5, pc, r0, lsr lr @ │ │ │ │ - rsbeq r5, pc, r0, lsr #24 │ │ │ │ + addeq sp, r3, ip, lsr fp │ │ │ │ + rsbeq r5, pc, r0, ror #28 │ │ │ │ + rsbeq r5, pc, r0, asr ip @ │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 002ee720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169415,16 +169415,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bc3d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x006f5d98 │ │ │ │ - ldrdeq r5, [pc], #-192 @ │ │ │ │ + rsbeq r5, pc, r8, asr #27 │ │ │ │ + rsbeq r5, pc, r0, lsl #26 │ │ │ │ @ instruction: 0x009bc2d0 │ │ │ │ │ │ │ │ 002ee898 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169511,16 +169511,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, fp, r8, asr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, r8, lsr #24 │ │ │ │ - rsbeq r5, pc, r8, asr fp @ │ │ │ │ + rsbeq r5, pc, r8, asr ip @ │ │ │ │ + rsbeq r5, pc, r8, lsl #23 │ │ │ │ addseq ip, fp, r8, asr r1 │ │ │ │ │ │ │ │ 002eea10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169920,17 +169920,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009bbcb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, fp, r4, lsr fp │ │ │ │ - addeq sp, r3, r8, lsl #3 │ │ │ │ - rsbeq r5, pc, r0, lsr #5 │ │ │ │ - rsbeq r5, pc, ip, ror #9 │ │ │ │ + @ instruction: 0x0083d1b8 │ │ │ │ + ldrdeq r5, [pc], #-32 @ │ │ │ │ + rsbeq r5, pc, ip, lsl r5 @ │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 002ef060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170029,19 +170029,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2ef210 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umullseq fp, fp, r0, sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, r4, ror r4 @ │ │ │ │ + rsbeq r5, pc, r4, lsr #9 │ │ │ │ addseq fp, fp, r4, lsl #19 │ │ │ │ - ldrdeq ip, [r3], r8 │ │ │ │ - strdeq r5, [pc], #-0 @ │ │ │ │ - rsbeq r5, pc, r8, asr r3 @ │ │ │ │ + addeq sp, r3, r8 │ │ │ │ + rsbeq r5, pc, r0, lsr #2 │ │ │ │ + rsbeq r5, pc, r8, lsl #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 002ef214 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -170304,15 +170304,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a464 │ │ │ │ b 2ef510 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009bb8dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, pc, ip, ror #5 │ │ │ │ + rsbeq r5, pc, ip, lsl r3 @ │ │ │ │ @ instruction: 0x009bb5f0 │ │ │ │ │ │ │ │ 002ef648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -170327,25 +170327,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #792] @ 2ef9b8 │ │ │ │ ldr r2, [pc, #792] @ 2ef9bc │ │ │ │ ldr r1, [pc, #792] @ 2ef9c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -170528,30 +170528,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ef9f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq fp, fp, r4, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r3, r0, lsl fp │ │ │ │ - rsbeq r9, lr, r0, lsl #2 │ │ │ │ - rsbseq r2, r7, r0, lsr pc │ │ │ │ - rsbeq r4, pc, r0, lsl #29 │ │ │ │ + addeq ip, r3, r0, asr #22 │ │ │ │ + rsbeq r9, lr, r0, lsr r1 │ │ │ │ + rsbseq r2, r7, r0, ror #30 │ │ │ │ + strheq r4, [pc], #-224 @ │ │ │ │ addseq fp, fp, r0, lsl r2 │ │ │ │ - addeq ip, r3, r4, ror #16 │ │ │ │ - rsbeq r4, pc, ip, ror r9 @ │ │ │ │ - rsbeq r4, pc, r4, ror ip @ │ │ │ │ + umulleq ip, r3, r4, r8 │ │ │ │ + rsbeq r4, pc, ip, lsr #19 │ │ │ │ + rsbeq r4, pc, r4, lsr #25 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - addeq ip, r3, r0, asr #16 │ │ │ │ - rsbeq r4, pc, r8, asr r9 @ │ │ │ │ - rsbeq r4, pc, r4, lsr #24 │ │ │ │ + addeq ip, r3, r0, ror r8 │ │ │ │ + rsbeq r4, pc, r8, lsl #19 │ │ │ │ + rsbeq r4, pc, r4, asr ip @ │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - addeq ip, r3, ip, lsl r8 │ │ │ │ - rsbeq r4, pc, r4, lsr r9 @ │ │ │ │ - ldrdeq r4, [pc], #-180 @ │ │ │ │ + addeq ip, r3, ip, asr #16 │ │ │ │ + rsbeq r4, pc, r4, ror #18 │ │ │ │ + rsbeq r4, pc, r4, lsl #24 │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 002ef9fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171150,23 +171150,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2f038c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrsheq fp, [fp], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, pc, r0, lsr #23 │ │ │ │ - rsbeq r4, pc, ip, asr #19 │ │ │ │ - rsbeq r4, pc, r4, ror r9 @ │ │ │ │ - strheq r4, [pc], #-60 @ │ │ │ │ - rsbseq r1, r9, r4, lsl #3 │ │ │ │ + ldrdeq r4, [pc], #-176 @ │ │ │ │ + strdeq r4, [pc], #-156 @ │ │ │ │ + rsbeq r4, pc, r4, lsr #19 │ │ │ │ + rsbeq r4, pc, ip, ror #7 │ │ │ │ + ldrheq r1, [r9], #-20 @ 0xffffffec @ │ │ │ │ addseq sl, fp, ip, ror #16 │ │ │ │ - addeq fp, r3, ip, ror #28 │ │ │ │ - rsbeq r3, pc, r4, lsl #31 │ │ │ │ - rsbeq r4, pc, ip, lsr #5 │ │ │ │ + umulleq fp, r3, ip, lr │ │ │ │ + strheq r3, [pc], #-244 @ │ │ │ │ + ldrdeq r4, [pc], #-44 @ │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 002f0390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171193,22 +171193,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ ldr r2, [pc, #676] @ 2f06bc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [pc, #632] @ 2f06c0 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -171241,15 +171241,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 24a464 │ │ │ │ ldr r1, [pc, #508] @ 2f06c4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f064c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -171340,21 +171340,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 2f06d8 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 2f04d8 │ │ │ │ ldr r1, [pc, #112] @ 2f06dc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2f0690 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 2f06e0 │ │ │ │ b 2f04e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @@ -171362,28 +171362,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 2f06e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ addseq sl, fp, r4, ror #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, pc, r0, asr #4 │ │ │ │ - ldrsbeq pc, [r8], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x0083bdb8 │ │ │ │ - strdeq r4, [pc], #-24 @ │ │ │ │ - rsbeq r4, pc, r4, ror #3 │ │ │ │ - rsbeq r4, pc, ip, ror #2 │ │ │ │ - strheq r4, [pc], #-4 @ │ │ │ │ - rsbeq r4, pc, r4, ror r0 @ │ │ │ │ - rsbeq r3, pc, r0, lsr #29 │ │ │ │ + rsbeq r4, pc, r0, ror r2 @ │ │ │ │ + rsbseq pc, r8, r0, lsl #28 │ │ │ │ + addeq fp, r3, r8, ror #27 │ │ │ │ + rsbeq r4, pc, r8, lsr #4 │ │ │ │ + rsbeq r4, pc, r4, lsl r2 @ │ │ │ │ + @ instruction: 0x006f419c │ │ │ │ + rsbeq r4, pc, r4, ror #1 │ │ │ │ + rsbeq r4, pc, r4, lsr #1 │ │ │ │ + ldrdeq r3, [pc], #-224 @ │ │ │ │ addseq sl, fp, r4, lsl #10 │ │ │ │ - rsbeq r3, pc, r8, ror #31 │ │ │ │ - rsbeq r3, pc, r0, ror #31 │ │ │ │ + rsbeq r4, pc, r8, lsl r0 @ │ │ │ │ + rsbeq r4, pc, r0, lsl r0 @ │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - rsbeq r3, pc, ip, lsr ip @ │ │ │ │ + rsbeq r3, pc, ip, ror #24 │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 002f06ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -171855,17 +171855,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2f0e68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq fp, r8, r0, lsr #29 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - addeq fp, r3, r8, ror r3 │ │ │ │ - @ instruction: 0x006f3490 │ │ │ │ - rsbeq r3, pc, r8, lsl r8 @ │ │ │ │ + addeq fp, r3, r8, lsr #7 │ │ │ │ + rsbeq r3, pc, r0, asr #9 │ │ │ │ + rsbeq r3, pc, r8, asr #16 │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 002f0e6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172195,20 +172195,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r4, lsl r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, fp, ip, lsl r8 │ │ │ │ - addeq fp, r3, ip, lsr r0 │ │ │ │ - rsbeq r3, pc, r8, ror #6 │ │ │ │ - rsbeq r3, pc, r4, lsl #7 │ │ │ │ - addeq fp, r3, ip, lsl r0 │ │ │ │ - rsbeq r3, pc, r8, asr #6 │ │ │ │ - rsbeq r3, pc, r8, lsl #7 │ │ │ │ + addeq fp, r3, ip, rrx │ │ │ │ + @ instruction: 0x006f3398 │ │ │ │ + strheq r3, [pc], #-52 @ │ │ │ │ + addeq fp, r3, ip, asr #32 │ │ │ │ + rsbeq r3, pc, r8, ror r3 @ │ │ │ │ + strheq r3, [pc], #-56 @ │ │ │ │ │ │ │ │ 002f139c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -172339,29 +172339,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r9, fp, r8, asr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, fp, r8, asr r6 │ │ │ │ - addeq sl, r3, r8, ror lr │ │ │ │ - rsbeq r3, pc, r4, lsr #3 │ │ │ │ - rsbeq r3, pc, r8, ror r2 @ │ │ │ │ - addeq sl, r3, r4, asr lr │ │ │ │ - rsbeq r3, pc, r0, lsl #3 │ │ │ │ - rsbeq r3, pc, r4, lsr r2 @ │ │ │ │ - addeq sl, r3, r0, lsr lr │ │ │ │ - rsbeq r3, pc, ip, asr r1 @ │ │ │ │ - rsbeq r3, pc, r8, ror #3 │ │ │ │ - addeq sl, r3, ip, lsl #28 │ │ │ │ - rsbeq r3, pc, r8, lsr r1 @ │ │ │ │ - rsbeq r3, pc, r4, lsr #3 │ │ │ │ - addeq sl, r3, r8, ror #27 │ │ │ │ - rsbeq r3, pc, r4, lsl r1 @ │ │ │ │ - rsbseq sp, sl, r0, asr ip │ │ │ │ + addeq sl, r3, r8, lsr #29 │ │ │ │ + ldrdeq r3, [pc], #-20 @ │ │ │ │ + rsbeq r3, pc, r8, lsr #5 │ │ │ │ + addeq sl, r3, r4, lsl #29 │ │ │ │ + strheq r3, [pc], #-16 @ │ │ │ │ + rsbeq r3, pc, r4, ror #4 │ │ │ │ + addeq sl, r3, r0, ror #28 │ │ │ │ + rsbeq r3, pc, ip, lsl #3 │ │ │ │ + rsbeq r3, pc, r8, lsl r2 @ │ │ │ │ + addeq sl, r3, ip, lsr lr │ │ │ │ + rsbeq r3, pc, r8, ror #2 │ │ │ │ + ldrdeq r3, [pc], #-20 @ │ │ │ │ + addeq sl, r3, r8, lsl lr │ │ │ │ + rsbeq r3, pc, r4, asr #2 │ │ │ │ + rsbseq sp, sl, r0, lsl #25 │ │ │ │ │ │ │ │ 002f15f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -172540,36 +172540,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b94f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, fp, r0, ror r3 │ │ │ │ + @ instruction: 0x0083abbc │ │ │ │ + rsbeq r2, pc, r4, ror #29 │ │ │ │ + strdeq r2, [pc], #-240 @ │ │ │ │ + andeq r0, r0, lr, lsl r1 │ │ │ │ addeq sl, r3, ip, lsl #23 │ │ │ │ strheq r2, [pc], #-228 @ │ │ │ │ - rsbeq r2, pc, r0, asr #31 │ │ │ │ - andeq r0, r0, lr, lsl r1 │ │ │ │ - addeq sl, r3, ip, asr fp │ │ │ │ - rsbeq r2, pc, r4, lsl #29 │ │ │ │ - rsbeq r2, pc, r4, lsl #31 │ │ │ │ + strheq r2, [pc], #-244 @ │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - addeq sl, r3, r8, lsr fp │ │ │ │ - rsbeq r2, pc, r0, ror #28 │ │ │ │ - rsbeq r2, pc, r8, ror pc @ │ │ │ │ + addeq sl, r3, r8, ror #22 │ │ │ │ + @ instruction: 0x006f2e90 │ │ │ │ + rsbeq r2, pc, r8, lsr #31 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - addeq sl, r3, r4, lsl fp │ │ │ │ - rsbeq r2, pc, r0, asr #28 │ │ │ │ - rsbeq r2, pc, r4, lsl #31 │ │ │ │ - strdeq sl, [r3], r0 │ │ │ │ - rsbeq r2, pc, r8, lsl lr @ │ │ │ │ - @ instruction: 0x006f2f9c │ │ │ │ + addeq sl, r3, r4, asr #22 │ │ │ │ + rsbeq r2, pc, r0, ror lr @ │ │ │ │ + strheq r2, [pc], #-244 @ │ │ │ │ + addeq sl, r3, r0, lsr #22 │ │ │ │ + rsbeq r2, pc, r8, asr #28 │ │ │ │ + rsbeq r2, pc, ip, asr #31 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - addeq sl, r3, ip, asr #21 │ │ │ │ - strdeq r2, [pc], #-212 @ │ │ │ │ - @ instruction: 0x006f2f9c │ │ │ │ + strdeq sl, [r3], ip │ │ │ │ + rsbeq r2, pc, r4, lsr #28 │ │ │ │ + rsbeq r2, pc, ip, asr #31 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002f1934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -172686,37 +172686,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009b91bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrheq r9, [fp], r4 │ │ │ │ - ldrdeq sl, [r3], r4 │ │ │ │ - strdeq r2, [pc], #-188 @ │ │ │ │ - rsbeq r2, pc, r4, lsr #27 │ │ │ │ + addeq sl, r3, r4, lsl #18 │ │ │ │ + rsbeq r2, pc, ip, lsr #24 │ │ │ │ + ldrdeq r2, [pc], #-212 @ │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - @ instruction: 0x0083a8b0 │ │ │ │ - ldrdeq r2, [pc], #-184 @ │ │ │ │ - rsbeq r2, pc, ip, asr sp @ │ │ │ │ + addeq sl, r3, r0, ror #17 │ │ │ │ + rsbeq r2, pc, r8, lsl #24 │ │ │ │ + rsbeq r2, pc, ip, lsl #27 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - addeq sl, r3, ip, lsl #17 │ │ │ │ - strheq r2, [pc], #-184 @ │ │ │ │ - rsbeq r2, pc, r4, asr #25 │ │ │ │ + @ instruction: 0x0083a8bc │ │ │ │ + rsbeq r2, pc, r8, ror #23 │ │ │ │ + strdeq r2, [pc], #-196 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f1b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 99a9e0 │ │ │ │ + b 99aa10 │ │ │ │ addseq r8, ip, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -172753,15 +172753,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl 949b68 │ │ │ │ + bl 949b98 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 545e60 │ │ │ │ pop {r4, lr} │ │ │ │ b 545b18 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -172796,30 +172796,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [pc, #92] @ 2f1d38 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -172852,22 +172852,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl 9750b8 │ │ │ │ + bl 9750e8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 958058 │ │ │ │ + bl 958088 │ │ │ │ mov r0, r4 │ │ │ │ - bl 977438 │ │ │ │ + bl 977468 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f2258 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -172922,23 +172922,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, fp │ │ │ │ bl 24978c │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r8 │ │ │ │ bl 24b430 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl 957c18 │ │ │ │ + bl 957c48 │ │ │ │ ldr r2, [pc, #1276] @ 2f23e0 │ │ │ │ ldr r3, [pc, #1252] @ 2f23cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173067,15 +173067,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 2f2100 │ │ │ │ ldr r0, [pc, #760] @ 2f23f0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -173153,29 +173153,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 2f23fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 2f2400 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 2f1ec4 │ │ │ │ ldr r3, [pc, #408] @ 2f2404 │ │ │ │ ldr r2, [pc, #408] @ 2f2408 │ │ │ │ ldr r1, [pc, #408] @ 2f240c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 2f2410 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r5, #0 │ │ │ │ b 2f1ec4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -173188,30 +173188,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f1ec4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2f21b8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f21d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 2f21f8 │ │ │ │ ldr r0, [pc, #260] @ 2f2420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ b 2f21f8 │ │ │ │ ldr fp, [pc, #248] @ 2f2424 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 2f1fa8 │ │ │ │ ldr r3, [pc, #232] @ 2f2428 │ │ │ │ @@ -173223,15 +173223,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f1ec4 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 248a0c │ │ │ │ str r0, [r7] │ │ │ │ b 2f1fc8 │ │ │ │ ldr r3, [pc, #168] @ 2f2438 │ │ │ │ @@ -173243,48 +173243,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f1ec4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, pc, r4, asr r6 @ │ │ │ │ - addeq sl, r3, r8, ror #10 │ │ │ │ - strheq r2, [pc], #-160 @ │ │ │ │ - rsbeq r2, pc, ip, lsl sl @ │ │ │ │ + rsbeq r3, pc, r4, lsl #13 │ │ │ │ + umulleq sl, r3, r8, r5 │ │ │ │ + rsbeq r2, pc, r0, ror #21 │ │ │ │ + rsbeq r2, pc, ip, asr #20 │ │ │ │ addseq r8, fp, r0, lsr ip │ │ │ │ adceq sl, r8, r8, lsr #12 │ │ │ │ adceq sl, r8, r4, lsl r6 │ │ │ │ umlaleq sl, r8, r0, r5 │ │ │ │ - rsbeq r2, pc, r0, ror #17 │ │ │ │ - @ instruction: 0x006f269c │ │ │ │ - addeq sl, r3, r0, asr #3 │ │ │ │ - rsbeq r2, pc, r0, ror r6 @ │ │ │ │ + rsbeq r2, pc, r0, lsl r9 @ │ │ │ │ + rsbeq r2, pc, ip, asr #13 │ │ │ │ + strdeq sl, [r3], r0 │ │ │ │ + rsbeq r2, pc, r0, lsr #13 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - addeq sl, r3, ip, lsl #3 │ │ │ │ - @ instruction: 0x006f2690 │ │ │ │ - rsbeq r2, pc, r8, lsr r6 @ │ │ │ │ + @ instruction: 0x0083a1bc │ │ │ │ + rsbeq r2, pc, r0, asr #13 │ │ │ │ + rsbeq r2, pc, r8, ror #12 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r2, pc, r4, ror r6 @ │ │ │ │ - strdeq r2, [pc], #-92 @ │ │ │ │ - addeq sl, r3, r8, lsr r1 │ │ │ │ - rsbeq r2, pc, r4, lsl #14 │ │ │ │ - ldrdeq sl, [r3], r4 │ │ │ │ - rsbeq r2, pc, ip, ror #12 │ │ │ │ - rsbeq r2, pc, r0, ror #10 │ │ │ │ - strheq sl, [r3], r0 │ │ │ │ + rsbeq r2, pc, r4, lsr #13 │ │ │ │ + rsbeq r2, pc, ip, lsr #12 │ │ │ │ + addeq sl, r3, r8, ror #2 │ │ │ │ + rsbeq r2, pc, r4, lsr r7 @ │ │ │ │ + addeq sl, r3, r4, lsl #2 │ │ │ │ + @ instruction: 0x006f269c │ │ │ │ + @ instruction: 0x006f2590 │ │ │ │ + addeq sl, r3, r0, ror #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r2, pc, ip, asr #11 │ │ │ │ - rsbeq r2, pc, r0, lsl r5 @ │ │ │ │ - addeq sl, r3, r0, rrx │ │ │ │ + strdeq r2, [pc], #-92 @ │ │ │ │ + rsbeq r2, pc, r0, asr #10 │ │ │ │ + umulleq sl, r3, r0, r0 │ │ │ │ │ │ │ │ 002f2444 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -173388,34 +173388,34 @@ │ │ │ │ 002f25c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 2f2660 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -173487,42 +173487,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 70829c │ │ │ │ + bl 7082cc │ │ │ │ ldr r2, [pc, #96] @ 2f27b8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 2f27bc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - strdeq r2, [pc], #-36 @ │ │ │ │ + rsbeq r2, pc, r4, lsr #6 │ │ │ │ addeq sp, ip, r4, asr ip │ │ │ │ │ │ │ │ 002f27c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173534,58 +173534,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9a5050 <__bss_end__@@Base+0xfdbf26e0> │ │ │ │ │ │ │ │ 002f284c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [pc, #120] @ 2f28e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -173662,55 +173662,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70829c │ │ │ │ + bl 7082cc │ │ │ │ ldr r2, [pc, #92] @ 2f2a64 │ │ │ │ ldr r3, [pc, #92] @ 2f2a68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ @ instruction: 0x008cd9bc │ │ │ │ - rsbeq r2, pc, ip, asr #32 │ │ │ │ + rsbeq r2, pc, ip, ror r0 @ │ │ │ │ │ │ │ │ 002f2a6c : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ │ │ │ │ 002f2a8c : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f2ac4 │ │ │ │ @@ -173757,34 +173757,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 2f2c58 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 545dd0 │ │ │ │ bl 545de8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70829c │ │ │ │ + bl 7082cc │ │ │ │ ldr r2, [pc, #252] @ 2f2c5c │ │ │ │ ldr r3, [pc, #252] @ 2f2c60 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ bl 435e90 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f2c08 │ │ │ │ ldr r3, [pc, #172] @ 2f2c64 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -173824,17 +173824,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, fp, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ addeq sp, ip, ip, asr r8 │ │ │ │ - rsbeq r1, pc, r0, lsl #30 │ │ │ │ - addeq r9, r3, r8, asr #16 │ │ │ │ - rsbeq r1, pc, r8, ror lr @ │ │ │ │ + rsbeq r1, pc, r0, lsr pc @ │ │ │ │ + addeq r9, r3, r8, ror r8 │ │ │ │ + rsbeq r1, pc, r8, lsr #29 │ │ │ │ addseq r7, fp, r4, lsl #30 │ │ │ │ │ │ │ │ 002f2c70 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -173955,22 +173955,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f2f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2db0 │ │ │ │ ldr r3, [pc, #208] @ 2f2f48 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2d74 │ │ │ │ ldr r3, [pc, #176] @ 2f2f3c │ │ │ │ @@ -173987,49 +173987,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2f2f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2d74 │ │ │ │ ldr r0, [pc, #88] @ 2f2f50 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2db0 │ │ │ │ ldr r0, [pc, #68] @ 2f2f54 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2d74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r7, fp, r8, ror #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r4, asr #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, fp, r8, asr sp │ │ │ │ andeq r3, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006f1c94 │ │ │ │ + rsbeq r1, pc, r4, asr #25 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ - rsbeq r1, pc, r0, lsr #23 │ │ │ │ - rsbeq r1, pc, ip, lsr ip @ │ │ │ │ - strheq r1, [pc], #-180 @ │ │ │ │ + ldrdeq r1, [pc], #-176 @ │ │ │ │ + rsbeq r1, pc, ip, ror #24 │ │ │ │ + rsbeq r1, pc, r4, ror #23 │ │ │ │ │ │ │ │ 002f2f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 2f3150 │ │ │ │ @@ -174100,15 +174100,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f3170 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f3104 │ │ │ │ ldr r3, [pc, #208] @ 2f3174 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -174127,50 +174127,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2f3178 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2fc0 │ │ │ │ ldr r0, [pc, #92] @ 2f317c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2fc0 │ │ │ │ ldr r0, [pc, #72] @ 2f3180 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f2fc0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r7, fp, r0, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r8, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, fp, ip, asr #22 │ │ │ │ andeq r2, r0, ip, lsr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, ip, asr #22 │ │ │ │ + rsbeq r1, pc, ip, ror fp @ │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ - rsbeq r1, pc, ip, ror #20 │ │ │ │ - rsbeq r1, pc, ip, lsl #21 │ │ │ │ - rsbeq r1, pc, r8, ror #21 │ │ │ │ + @ instruction: 0x006f1a9c │ │ │ │ + strheq r1, [pc], #-172 @ │ │ │ │ + rsbeq r1, pc, r8, lsl fp @ │ │ │ │ │ │ │ │ 002f3184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174188,15 +174188,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f27c0 │ │ │ │ @@ -174287,22 +174287,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f3378 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - rsbeq r1, pc, r4, asr r2 @ │ │ │ │ - strdeq r1, [pc], #-156 @ │ │ │ │ rsbeq r1, pc, r4, lsl #5 │ │ │ │ - rsbeq r1, pc, ip, asr r9 @ │ │ │ │ - addeq r9, r3, ip, lsr #2 │ │ │ │ - rsbeq r1, pc, r4, asr #18 │ │ │ │ - addeq r9, r3, r8, lsl #2 │ │ │ │ - rsbeq r1, pc, r0, lsr #18 │ │ │ │ + rsbeq r1, pc, ip, lsr #20 │ │ │ │ + strheq r1, [pc], #-36 @ │ │ │ │ + rsbeq r1, pc, ip, lsl #19 │ │ │ │ + addeq r9, r3, ip, asr r1 │ │ │ │ + rsbeq r1, pc, r4, ror r9 @ │ │ │ │ + addeq r9, r3, r8, lsr r1 │ │ │ │ + rsbeq r1, pc, r0, asr r9 @ │ │ │ │ │ │ │ │ 002f337c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f3380 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -174352,16 +174352,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #11 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - strdeq r9, [r3], r8 │ │ │ │ - rsbeq r1, pc, r4, asr #17 │ │ │ │ + addeq r9, r3, r8, lsr #2 │ │ │ │ + strdeq r1, [pc], #-132 @ │ │ │ │ │ │ │ │ 002f33f0 : │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f33f8 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -174404,15 +174404,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 2f3708 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #656] @ 2f370c │ │ │ │ ldr r3, [pc, #656] @ 2f3710 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174469,22 +174469,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 2f3724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -174533,22 +174533,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f372c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f34bc │ │ │ │ ldr r2, [pc, #144] @ 2f3730 │ │ │ │ ldr r3, [pc, #88] @ 2f36fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -174556,41 +174556,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f36f0 │ │ │ │ ldr r0, [pc, #112] @ 2f3734 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #92] @ 2f3738 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 2f359c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r9, r3, r8, lsr #2 │ │ │ │ + addeq r9, r3, r8, asr r1 │ │ │ │ addseq r7, fp, ip, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, pc, r4, asr r8 @ │ │ │ │ - rsbeq r1, pc, r0, ror #16 │ │ │ │ + rsbeq r1, pc, r4, lsl #17 │ │ │ │ + @ instruction: 0x006f1890 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ umullseq r7, fp, r8, r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, fp, r0, asr r6 │ │ │ │ andeq r2, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, r0, asr #14 │ │ │ │ + rsbeq r1, pc, r0, ror r7 @ │ │ │ │ andeq r1, r0, r8, lsl #13 │ │ │ │ - @ instruction: 0x006f1698 │ │ │ │ + rsbeq r1, pc, r8, asr #13 │ │ │ │ addseq r7, fp, r4, ror r4 │ │ │ │ - @ instruction: 0x006f1694 │ │ │ │ - rsbeq r1, pc, r4, lsr #12 │ │ │ │ + rsbeq r1, pc, r4, asr #13 │ │ │ │ + rsbeq r1, pc, r4, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 2f3904 │ │ │ │ ldr ip, [pc, #432] @ 2f3908 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -174674,51 +174674,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f3928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f379c │ │ │ │ ldr r0, [pc, #64] @ 2f392c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f379c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, fp, r0, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, fp, r8, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, fp, r0, ror r3 │ │ │ │ - addeq r8, r3, r8, lsr sp │ │ │ │ + addeq r8, r3, r8, ror #26 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, r8, lsr #9 │ │ │ │ - rsbeq r1, pc, r0, ror #9 │ │ │ │ + ldrdeq r1, [pc], #-72 @ │ │ │ │ + rsbeq r1, pc, r0, lsl r5 @ │ │ │ │ ldr r0, [pc, #4] @ 2f393c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, ip, r0, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 2f3f94 │ │ │ │ mov r4, r1 │ │ │ │ @@ -174745,15 +174745,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 2f3fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1508] @ 2f3fb4 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f3cf0 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -174765,22 +174765,22 @@ │ │ │ │ bne 2f3a78 │ │ │ │ bl 557b98 │ │ │ │ ldr r1, [pc, #1456] @ 2f3fb8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 7570fc │ │ │ │ + bl 75712c │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2f3ab0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #1408] @ 2f3fbc │ │ │ │ ldr r3, [pc, #1368] @ 2f3f98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -174790,30 +174790,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ ldr r3, [pc, #1340] @ 2f3fc0 │ │ │ │ ldr ip, [pc, #1340] @ 2f3fc4 │ │ │ │ ldr r1, [pc, #1340] @ 2f3fc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 2f3fcc │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f3a28 │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 2f3f68 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -174849,15 +174849,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 2f3fdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2f3a28 │ │ │ │ ldr r2, [pc, #1124] @ 2f3fe0 │ │ │ │ ldr r3, [pc, #1124] @ 2f3fe4 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -174866,15 +174866,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 43ff18 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -174890,15 +174890,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 71031c │ │ │ │ + bl 71034c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f3a28 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -174927,34 +174927,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2f3ff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f3a28 │ │ │ │ ldr r3, [pc, #820] @ 2f3ffc │ │ │ │ ldr ip, [pc, #820] @ 2f4000 │ │ │ │ ldr r1, [pc, #820] @ 2f4004 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f3a28 │ │ │ │ ldr r3, [pc, #784] @ 2f4008 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f39e0 │ │ │ │ ldr r3, [pc, #740] @ 2f3ff0 │ │ │ │ @@ -174970,21 +174970,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 2f400c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f39e0 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 2f4010 │ │ │ │ @@ -175005,15 +175005,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3f10 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -175021,15 +175021,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 2f3f10 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 2f3b68 │ │ │ │ ldr r3, [pc, #484] @ 2f4018 │ │ │ │ ldr r2, [pc, #484] @ 2f401c │ │ │ │ @@ -175038,15 +175038,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f3b68 │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -175069,20 +175069,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -175094,25 +175094,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 2f4030 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f3b68 │ │ │ │ ldr r0, [pc, #236] @ 2f4034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f39e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 2f4038 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f3a28 │ │ │ │ ldr r3, [pc, #204] @ 2f403c │ │ │ │ ldr ip, [pc, #204] @ 2f4040 │ │ │ │ ldr r1, [pc, #204] @ 2f4044 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 2f4048 │ │ │ │ @@ -175121,55 +175121,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0x009b71b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r7, fp, r8, r1 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r1, pc, ip, lsl #6 │ │ │ │ - @ instruction: 0x00838bbc │ │ │ │ + rsbeq r1, pc, ip, lsr r3 @ │ │ │ │ + addeq r8, r3, ip, ror #23 │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - strdeq r1, [pc], #-40 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r8, ip, lsr r7 │ │ │ │ + rsbseq r8, r8, ip, ror #14 │ │ │ │ ldrsbeq r7, [fp], r8 │ │ │ │ - ldrdeq r8, [r3], r4 │ │ │ │ - rsbeq r1, pc, r8, ror #7 │ │ │ │ - rsbeq r1, pc, r8, lsl r2 @ │ │ │ │ + addeq r8, r3, r4, lsl #22 │ │ │ │ + rsbeq r1, pc, r8, lsl r4 @ │ │ │ │ + rsbeq r1, pc, r8, asr #4 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - addeq r8, r3, r8, lsl sl │ │ │ │ - rsbeq r1, pc, r0, lsl #7 │ │ │ │ - rsbeq r1, pc, r8, asr r1 @ │ │ │ │ + addeq r8, r3, r8, asr #20 │ │ │ │ + strheq r1, [pc], #-48 @ │ │ │ │ + rsbeq r1, pc, r8, lsl #3 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ ldrdeq ip, [ip], r0 │ │ │ │ - rsbeq r1, pc, r0, asr #2 │ │ │ │ - rsbeq r1, pc, r8, asr r3 @ │ │ │ │ + rsbeq r1, pc, r0, ror r1 @ │ │ │ │ + rsbeq r1, pc, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, pc, ip, lsr #5 │ │ │ │ - umulleq r8, r3, r0, r8 │ │ │ │ - rsbeq r1, pc, r4, lsl #3 │ │ │ │ - ldrdeq r0, [pc], #-252 @ │ │ │ │ + ldrdeq r1, [pc], #-44 @ │ │ │ │ + addeq r8, r3, r0, asr #17 │ │ │ │ + strheq r1, [pc], #-20 @ │ │ │ │ + rsbeq r1, pc, ip │ │ │ │ andeq r4, r0, r0, lsr r9 │ │ │ │ - strheq r1, [pc], #-0 @ │ │ │ │ + rsbeq r1, pc, r0, ror #1 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - addeq r8, r3, r4, lsr #14 │ │ │ │ - ldrdeq r1, [pc], #-4 @ │ │ │ │ - rsbeq r0, pc, r8, ror #28 │ │ │ │ - addeq r8, r3, r0, asr #12 │ │ │ │ - rsbeq r0, pc, r8, asr #31 │ │ │ │ - rsbeq r0, pc, r0, lsl #27 │ │ │ │ + addeq r8, r3, r4, asr r7 │ │ │ │ + rsbeq r1, pc, r4, lsl #2 │ │ │ │ + @ instruction: 0x006f0e98 │ │ │ │ + addeq r8, r3, r0, ror r6 │ │ │ │ + strdeq r0, [pc], #-248 @ │ │ │ │ + strheq r0, [pc], #-208 @ │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - strdeq r0, [pc], #-224 @ │ │ │ │ - rsbeq r1, pc, r4, asr #32 │ │ │ │ - addeq r8, r3, ip, ror #11 │ │ │ │ - rsbeq r0, pc, ip, lsl pc @ │ │ │ │ - rsbeq r0, pc, r0, lsr sp @ │ │ │ │ + rsbeq r0, pc, r0, lsr #30 │ │ │ │ + rsbeq r1, pc, r4, ror r0 @ │ │ │ │ + addeq r8, r3, ip, lsl r6 │ │ │ │ + rsbeq r0, pc, ip, asr #30 │ │ │ │ + rsbeq r0, pc, r0, ror #26 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 2f42f4 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -175185,27 +175185,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 2f4304 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #600] @ 2f4308 │ │ │ │ ldr r1, [pc, #600] @ 2f430c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 2f4310 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #564] @ 2f4314 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2f41b8 │ │ │ │ ldr r3, [pc, #544] @ 2f4318 │ │ │ │ @@ -175216,26 +175216,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #504] @ 2f4324 │ │ │ │ ldr r1, [pc, #504] @ 2f4328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #468] @ 2f432c │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -175276,21 +175276,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2f4340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f40f0 │ │ │ │ ldr r3, [pc, #268] @ 2f4344 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2f4174 │ │ │ │ ldr r3, [pc, #236] @ 2f4338 │ │ │ │ @@ -175306,66 +175306,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 2f4348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f4174 │ │ │ │ ldr r2, [pc, #156] @ 2f434c │ │ │ │ ldr r3, [pc, #72] @ 2f42fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f42f0 │ │ │ │ ldr r0, [pc, #124] @ 2f4350 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #108] @ 2f4354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f40f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - strdeq r8, [r3], ip │ │ │ │ + addeq r8, r3, ip, lsr #10 │ │ │ │ umullseq r6, fp, ip, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, lr, r0, lsr r7 │ │ │ │ - rsbseq r1, r8, r0, ror #25 │ │ │ │ - rsbeq r0, pc, r8, lsl pc @ │ │ │ │ - rsbeq sl, lr, r0, asr #6 │ │ │ │ + rsbeq r4, lr, r0, ror #14 │ │ │ │ + rsbseq r1, r8, r0, lsl sp │ │ │ │ + rsbeq r0, pc, r8, asr #30 │ │ │ │ + rsbeq sl, lr, r0, ror r3 │ │ │ │ addseq r6, fp, ip, asr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ addeq ip, ip, r8, lsr #6 │ │ │ │ addseq sl, r8, ip, ror #25 │ │ │ │ - rsbeq r0, pc, r0, ror #29 │ │ │ │ + rsbeq r0, pc, r0, lsl pc @ │ │ │ │ umullseq r6, fp, r8, r9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r0, [pc], #-208 @ │ │ │ │ + rsbeq r0, pc, r0, lsl #28 │ │ │ │ andeq r2, r0, ip, asr #16 │ │ │ │ - ldrdeq r0, [pc], #-208 @ │ │ │ │ + rsbeq r0, pc, r0, lsl #28 │ │ │ │ addseq r6, fp, r4, ror #16 │ │ │ │ - rsbeq r0, pc, r4, asr #27 │ │ │ │ - rsbeq r0, pc, r8, lsr sp @ │ │ │ │ + strdeq r0, [pc], #-212 @ │ │ │ │ + rsbeq r0, pc, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2f4398 │ │ │ │ ldr ip, [pc, #40] @ 2f439c │ │ │ │ ldr r1, [pc, #40] @ 2f43a0 │ │ │ │ @@ -175374,17 +175374,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2f43a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r8, r3, r8, ror #3 │ │ │ │ - rsbeq r0, pc, r4, lsr sp @ │ │ │ │ - rsbeq r0, pc, ip, lsr #18 │ │ │ │ + addeq r8, r3, r8, lsl r2 │ │ │ │ + rsbeq r0, pc, r4, ror #26 │ │ │ │ + rsbeq r0, pc, ip, asr r9 @ │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -175546,15 +175546,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f4760 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r3, [pc, #288] @ 2f4774 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f46ac │ │ │ │ @@ -175600,42 +175600,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f4788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f4668 │ │ │ │ ldr r0, [pc, #60] @ 2f478c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f4668 │ │ │ │ bl 2f4358 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009b64f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, fp, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, fp, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, lsl r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006f0990 │ │ │ │ - strheq r0, [pc], #-152 @ │ │ │ │ + rsbeq r0, pc, r0, asr #19 │ │ │ │ + rsbeq r0, pc, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 2f51b8 │ │ │ │ ldr r1, [pc, #2576] @ 2f51bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -175728,26 +175728,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 2f51dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f47f0 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 2f4808 │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 2f4808 │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -175804,15 +175804,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #1 │ │ │ │ bl 43e6ec │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 2f4808 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -175847,22 +175847,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 2f4f38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 249840 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -175970,15 +175970,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f51b4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4f38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249840 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176087,15 +176087,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 2f4f40 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 2f4fc8 │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -176116,15 +176116,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 2f4ac4 │ │ │ │ ldr r0, [pc, #716] @ 2f51f0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f47f0 │ │ │ │ mov r3, #3 │ │ │ │ b 2f4f14 │ │ │ │ mov r3, #4 │ │ │ │ b 2f4f14 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2f4e84 │ │ │ │ @@ -176212,15 +176212,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 2f5030 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f4efc │ │ │ │ mov r0, r7 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -176228,15 +176228,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 2f51b4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 249840 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -176260,15 +176260,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 2f51b4 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 2f4f38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 249840 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -176283,24 +176283,24 @@ │ │ │ │ b 2f4f14 │ │ │ │ bl 2f4358 │ │ │ │ addseq r6, fp, ip, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, fp, r8, asr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, fp, r4, lsl #6 │ │ │ │ - addeq r7, r3, lr, asr #25 │ │ │ │ + strdeq r7, [r3], lr │ │ │ │ andeq r4, r0, ip, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r0, [pc], #-112 @ │ │ │ │ - addeq r7, r3, r8, asr #23 │ │ │ │ - addeq r7, r3, ip, lsr #22 │ │ │ │ - @ instruction: 0x006f0598 │ │ │ │ - rsbeq r9, lr, r0, asr #19 │ │ │ │ - rsbeq r0, pc, r0, ror #4 │ │ │ │ + rsbeq r0, pc, r0, lsr #16 │ │ │ │ + strdeq r7, [r3], r8 │ │ │ │ + addeq r7, r3, ip, asr fp │ │ │ │ + rsbeq r0, pc, r8, asr #11 │ │ │ │ + strdeq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x006f0290 │ │ │ │ │ │ │ │ 002f51f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -176329,15 +176329,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 2f5774 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 43e6ec │ │ │ │ ldr r3, [pc, #1256] @ 2f5778 │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 2f577c │ │ │ │ @@ -176614,29 +176614,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2f57a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f53ac │ │ │ │ ldr r0, [pc, #132] @ 2f57a4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2f53ac │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2f57a8 │ │ │ │ ldr ip, [pc, #108] @ 2f57ac │ │ │ │ ldr r1, [pc, #108] @ 2f57b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -176644,33 +176644,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ addseq r5, fp, r0, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r3, ip, lsl #6 │ │ │ │ - rsbeq pc, lr, r8, ror sp @ │ │ │ │ - rsbeq r9, lr, r0, lsr #3 │ │ │ │ + addeq r7, r3, ip, lsr r3 │ │ │ │ + rsbeq pc, lr, r8, lsr #27 │ │ │ │ + ldrdeq r9, [lr], #-16 @ │ │ │ │ addseq r5, fp, r4, lsr #17 │ │ │ │ - rsbeq pc, lr, r4, lsr pc @ │ │ │ │ + rsbeq pc, lr, r4, ror #30 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009b54b8 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, lr, r0, asr #21 │ │ │ │ - ldrdeq pc, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - addeq r6, r3, r0, lsr #28 │ │ │ │ - rsbeq pc, lr, r4, ror #21 │ │ │ │ - rsbeq pc, lr, r4, ror #10 │ │ │ │ + strdeq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, lr, ip, lsl #22 │ │ │ │ + addeq r6, r3, r0, asr lr │ │ │ │ + rsbeq pc, lr, r4, lsl fp @ │ │ │ │ + @ instruction: 0x006ef594 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 002f57b8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f57bc : │ │ │ │ mov r0, #0 │ │ │ │ @@ -176696,15 +176696,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 2f587c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f5890 │ │ │ │ ldr r2, [pc, #76] @ 2f5880 │ │ │ │ ldr r3, [pc, #56] @ 2f5870 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -176719,19 +176719,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addseq r5, fp, r4, lsr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, fp, ip, lsl #6 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - ldrdeq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, lr, r0, lsl #22 │ │ │ │ addseq r5, fp, r0, ror #5 │ │ │ │ - rsbeq pc, lr, ip, lsr sl @ │ │ │ │ - rsbeq pc, lr, r8, asr sl @ │ │ │ │ - rsbeq pc, lr, r8, asr sl @ │ │ │ │ + rsbeq pc, lr, ip, ror #20 │ │ │ │ + rsbeq pc, lr, r8, lsl #21 │ │ │ │ + rsbeq pc, lr, r8, lsl #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 2e9b10 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 2f5884 │ │ │ │ ldr r7, [pc, #-36] @ 2f5888 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177006,29 +177006,29 @@ │ │ │ │ b 2f5d3c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - strheq pc, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq pc, lr, r4, lsr #19 │ │ │ │ - @ instruction: 0x006ef990 │ │ │ │ - rsbeq pc, lr, r4, asr r9 @ │ │ │ │ - rsbeq pc, lr, r8, lsr #18 │ │ │ │ - ldrdeq pc, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, lr, r8, lsr #17 │ │ │ │ - rsbeq pc, lr, ip, lsr #16 │ │ │ │ - rsbeq pc, lr, r8, lsr #16 │ │ │ │ - strheq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, lr, r8, ror #14 │ │ │ │ - @ instruction: 0x0071af98 │ │ │ │ - rsbeq pc, lr, ip, lsr #13 │ │ │ │ - strdeq pc, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq lr, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, lr, r8, ror #19 │ │ │ │ + ldrdeq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, lr, r0, asr #19 │ │ │ │ + rsbeq pc, lr, r4, lsl #19 │ │ │ │ + rsbeq pc, lr, r8, asr r9 @ │ │ │ │ + rsbeq pc, lr, r4, lsl #18 │ │ │ │ + ldrdeq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, lr, ip, asr r8 @ │ │ │ │ + rsbeq pc, lr, r8, asr r8 @ │ │ │ │ + rsbeq lr, lr, r0, ror #21 │ │ │ │ + @ instruction: 0x006ef798 │ │ │ │ + rsbseq sl, r1, r8, asr #31 │ │ │ │ + ldrdeq pc, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, lr, r0, lsr #12 │ │ │ │ + rsbeq pc, lr, r0 │ │ │ │ addseq r4, fp, ip, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 2ebf78 │ │ │ │ @@ -177533,35 +177533,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f65d0 │ │ │ │ ldr r4, [pc, #212] @ 2f6614 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #208] @ 2f6618 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #184] @ 2f661c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 2f6620 │ │ │ │ ldr r3, [pc, #112] @ 2f6608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -177584,28 +177584,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2f658c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, fp, ip, lsr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, lr, r0, ror #26 │ │ │ │ - rsbseq r9, r8, r0, lsr #25 │ │ │ │ - addeq r6, r3, r8, lsr #1 │ │ │ │ - rsbeq sp, lr, ip, ror #25 │ │ │ │ - rsbeq lr, lr, r4, lsr lr │ │ │ │ + @ instruction: 0x006edd90 │ │ │ │ + ldrsbeq r9, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + ldrdeq r6, [r3], r8 │ │ │ │ + rsbeq sp, lr, ip, lsl sp │ │ │ │ + rsbeq lr, lr, r4, ror #28 │ │ │ │ addseq r4, fp, r0, lsl #11 │ │ │ │ - addeq r6, r3, ip │ │ │ │ - ldrdeq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - strheq lr, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r6, r3, ip, lsr r0 │ │ │ │ + rsbeq lr, lr, ip, lsl #28 │ │ │ │ + rsbeq lr, lr, ip, ror #27 │ │ │ │ │ │ │ │ 002f6630 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 2f66b0 │ │ │ │ @@ -177633,17 +177633,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f66bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r5, r8, r4, lsr #31 │ │ │ │ - addeq r5, r3, r8, lsl #31 │ │ │ │ - rsbeq lr, lr, r8, asr #26 │ │ │ │ - rsbeq lr, lr, r8, asr sp │ │ │ │ + @ instruction: 0x00835fb8 │ │ │ │ + rsbeq lr, lr, r8, ror sp │ │ │ │ + rsbeq lr, lr, r8, lsl #27 │ │ │ │ │ │ │ │ 002f66c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 2f673c │ │ │ │ @@ -177670,17 +177670,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq r5, r8, r4, lsl pc │ │ │ │ - addeq r5, r3, r0, lsl #30 │ │ │ │ - rsbeq lr, lr, r0, asr #25 │ │ │ │ - ldrdeq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r5, r3, r0, lsr pc │ │ │ │ + strdeq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq lr, lr, r0, lsl #26 │ │ │ │ │ │ │ │ 002f674c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 2f67f0 │ │ │ │ @@ -177717,17 +177717,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 2f67fc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 249240 │ │ │ │ adceq r5, r8, r8, lsl #29 │ │ │ │ - strheq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq lr, lr, ip, lsr #25 │ │ │ │ - rsbeq lr, lr, r4, ror ip │ │ │ │ + rsbeq lr, lr, r0, ror #25 │ │ │ │ + ldrdeq lr, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq lr, lr, r4, lsr #25 │ │ │ │ │ │ │ │ 002f6800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 2f68b4 │ │ │ │ @@ -177758,27 +177758,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 2f68bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ bl 2f674c │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #24] @ 2f68c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldrdeq r5, [r8], r4 @ │ │ │ │ adceq r5, r8, r8, lsl #27 │ │ │ │ - rsbeq lr, lr, ip, asr ip │ │ │ │ - rsbeq lr, lr, r0, lsr #24 │ │ │ │ + rsbeq lr, lr, ip, lsl #25 │ │ │ │ + rsbeq lr, lr, r0, asr ip │ │ │ │ │ │ │ │ 002f68c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 2f6aa0 │ │ │ │ @@ -177787,23 +177787,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ ldr r1, [pc, #420] @ 2f6aac │ │ │ │ ldr r7, [pc, #420] @ 2f6ab0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f6a2c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f69bc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -177813,49 +177813,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 2f6abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 2f6ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f6a00 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r3, [pc, #320] @ 2f6ac4 │ │ │ │ ldr r1, [pc, #320] @ 2f6ac8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bc90 │ │ │ │ + bl 74bcc0 │ │ │ │ ldr r3, [pc, #300] @ 2f6acc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74dac0 │ │ │ │ + b 74daf0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f6a4c │ │ │ │ ldr r3, [pc, #260] @ 2f6ad0 │ │ │ │ ldr r2, [pc, #260] @ 2f6ad4 │ │ │ │ ldr r1, [pc, #260] @ 2f6ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 2f6ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f6978 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f6a7c │ │ │ │ @@ -177874,53 +177874,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 2f6ae0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #120] @ 2f6ae4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r3, [pc, #100] @ 2f6ae8 │ │ │ │ ldr r1, [pc, #100] @ 2f6aec │ │ │ │ ldr r0, [pc, #100] @ 2f6af0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, r8, ip, lsl #18 │ │ │ │ adceq r5, r8, r4, lsl #26 │ │ │ │ - rsbeq lr, lr, ip, lsl ip │ │ │ │ - rsbseq r4, r1, r4, lsl #26 │ │ │ │ + rsbeq lr, lr, ip, asr #24 │ │ │ │ + rsbseq r4, r1, r4, lsr sp │ │ │ │ addseq r4, fp, r4, lsl #4 │ │ │ │ - ldrdeq r5, [r3], r8 │ │ │ │ - rsbeq r1, lr, ip, ror #28 │ │ │ │ - ldrheq r2, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r5, r3, r8, lsl #26 │ │ │ │ + @ instruction: 0x006e1e9c │ │ │ │ + rsbseq r2, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ adceq r5, r8, r4, ror #24 │ │ │ │ - rsbeq sl, lr, r4, lsl #9 │ │ │ │ + strheq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r5, r3, r4, asr ip │ │ │ │ - rsbeq r1, lr, r4, ror #27 │ │ │ │ - rsbseq r2, r0, r0, lsr sl │ │ │ │ + addeq r5, r3, r4, lsl #25 │ │ │ │ + rsbeq r1, lr, r4, lsl lr │ │ │ │ + rsbseq r2, r0, r0, ror #20 │ │ │ │ ldrdeq r5, [r8], r4 @ │ │ │ │ - strheq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq lr, lr, r0, asr #21 │ │ │ │ - umulleq r5, r3, ip, fp │ │ │ │ - rsbeq lr, lr, ip, asr r9 │ │ │ │ - strheq lr, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq lr, lr, r8, ror #21 │ │ │ │ + strdeq lr, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r5, r3, ip, asr #23 │ │ │ │ + rsbeq lr, lr, ip, lsl #19 │ │ │ │ + rsbeq lr, lr, ip, ror #21 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -177929,15 +177929,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 2f6b5c │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f6c1c │ │ │ │ cmp r5, #4 │ │ │ │ beq 2f6b98 │ │ │ │ @@ -178127,39 +178127,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r3, ip, ror #21 │ │ │ │ + addeq r5, r3, ip, lsl fp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - addeq r5, r3, r9, ror sl │ │ │ │ + addeq r5, r3, r9, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2f6ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #32] @ 2f6ea4 │ │ │ │ ldr r1, [pc, #32] @ 2f6ea8 │ │ │ │ ldr r0, [pc, #32] @ 2f6eac │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f66c0 │ │ │ │ addeq r9, ip, r8, ror r6 │ │ │ │ - rsbeq r0, pc, ip, lsl r6 @ │ │ │ │ - rsbeq lr, lr, r4, asr #13 │ │ │ │ - rsbeq r0, pc, ip, lsr r6 @ │ │ │ │ + rsbeq r0, pc, ip, asr #12 │ │ │ │ + strdeq lr, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r0, pc, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2f706c │ │ │ │ mov r3, r2 │ │ │ │ @@ -178265,15 +178265,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 2f6fac │ │ │ │ b 2f7018 │ │ │ │ addseq r3, fp, r0, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r5, [r3], r4 │ │ │ │ + addeq r5, r3, r4, lsl #16 │ │ │ │ @ instruction: 0x009b3bb0 │ │ │ │ addseq r3, fp, r8, lsr #22 │ │ │ │ @ instruction: 0x009b3af4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178375,20 +178375,20 @@ │ │ │ │ bl 520b70 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 2f7124 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, fp, r4, ror sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, lr, r4, ror r4 │ │ │ │ + rsbeq lr, lr, r4, lsr #9 │ │ │ │ addseq r3, fp, r8, ror #19 │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - rsbeq lr, lr, r8, asr #7 │ │ │ │ + strdeq lr, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - rsbeq lr, lr, r0, lsr #7 │ │ │ │ + ldrdeq lr, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -178424,25 +178424,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 2f73a0 │ │ │ │ ldr r1, [pc, #192] @ 2f73a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 2f73a8 │ │ │ │ ldr r1, [pc, #172] @ 2f73ac │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #140] @ 2f73b0 │ │ │ │ ldr r1, [pc, #140] @ 2f73b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 2f73b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -178460,29 +178460,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 2f73c8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #64] @ 2f73cc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e05c │ │ │ │ - strdeq r5, [r3], r4 │ │ │ │ - rsbeq r1, lr, r4, ror #9 │ │ │ │ - @ instruction: 0x0077ea94 │ │ │ │ - ldrdeq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r7, [lr], #-12 @ │ │ │ │ + b 74e08c │ │ │ │ + addeq r5, r3, r4, lsr #8 │ │ │ │ + rsbeq r1, lr, r4, lsl r5 │ │ │ │ + rsbseq lr, r7, r4, asr #21 │ │ │ │ + rsbeq sp, lr, r4, lsl #26 │ │ │ │ + rsbeq r7, lr, ip, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - rsbeq lr, lr, r0, lsr #4 │ │ │ │ + rsbeq lr, lr, r0, asr r2 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ umulleq r9, ip, r4, r1 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ addseq r7, r8, r8, lsl sp │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -178491,15 +178491,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f7424 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2f7464 │ │ │ │ cmp r6, #4 │ │ │ │ beq 2f7440 │ │ │ │ @@ -178554,16 +178554,16 @@ │ │ │ │ b 523348 │ │ │ │ ldr r1, [pc, #16] @ 2f74f8 │ │ │ │ ldr r0, [pc, #16] @ 2f74fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 51f654 │ │ │ │ - rsbeq lr, lr, r0, lsr #1 │ │ │ │ - rsbeq pc, lr, r4, ror #31 │ │ │ │ + ldrdeq lr, [lr], #-0 @ │ │ │ │ + rsbeq r0, pc, r4, lsl r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -178620,29 +178620,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 2f76a8 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -178674,15 +178674,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -178991,15 +178991,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -179007,15 +179007,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 2f7b84 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -179099,30 +179099,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 522cf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f7e5c │ │ │ │ @@ -179385,16 +179385,16 @@ │ │ │ │ bl 24a890 │ │ │ │ b 2f80e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, fp, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, fp, r4, ror #21 │ │ │ │ @ instruction: 0x009b29d8 │ │ │ │ - rsbeq sp, lr, r4, asr r4 │ │ │ │ - rsbeq pc, lr, ip, ror #6 │ │ │ │ + rsbeq sp, lr, r4, lsl #9 │ │ │ │ + @ instruction: 0x006ef39c │ │ │ │ addseq r2, fp, r4, ror r9 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f7e84 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f7e84 │ │ │ │ @@ -179469,15 +179469,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 522620 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -179485,17 +179485,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 522620 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523bc0 │ │ │ │ - umulleq r4, r3, r8, r3 │ │ │ │ - strheq sp, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq pc, lr, r8, ror #2 │ │ │ │ + addeq r4, r3, r8, asr #7 │ │ │ │ + rsbeq sp, lr, r4, ror #5 │ │ │ │ + @ instruction: 0x006ef198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 2f84b4 │ │ │ │ ldr r3, [pc, #268] @ 2f84b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179583,32 +179583,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 2f7500 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 2f7500 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 2f7500 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2f8390 │ │ │ │ - ldrdeq r4, [r3], r0 │ │ │ │ - rsbeq sp, lr, ip, ror #1 │ │ │ │ - rsbeq lr, lr, r0, lsr #31 │ │ │ │ + addeq r4, r3, r0, lsl #4 │ │ │ │ + rsbeq sp, lr, ip, lsl r1 │ │ │ │ + ldrdeq lr, [lr], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 2f86e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 2f86ec │ │ │ │ @@ -179616,15 +179616,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 2f86f4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 523b0c │ │ │ │ @@ -179667,27 +179667,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #152] @ 2f8700 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -179698,27 +179698,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 2f8708 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2f84d4 │ │ │ │ - addeq r4, r3, ip, asr #2 │ │ │ │ - rsbeq sp, lr, r8, rrx │ │ │ │ - rsbeq lr, lr, r0, lsr #30 │ │ │ │ - rsbeq lr, lr, r8, lsr #30 │ │ │ │ + addeq r4, r3, ip, ror r1 │ │ │ │ + @ instruction: 0x006ed098 │ │ │ │ + rsbeq lr, lr, r0, asr pc │ │ │ │ + rsbeq lr, lr, r8, asr pc │ │ │ │ @ instruction: 0x008c7eb8 │ │ │ │ - rsbeq ip, lr, r0, asr #31 │ │ │ │ - @ instruction: 0x006ecf9c │ │ │ │ - rsbeq r0, lr, r0, lsl #2 │ │ │ │ - ldrheq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ + strdeq ip, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, lr, ip, asr #31 │ │ │ │ + rsbeq r0, lr, r0, lsr r1 │ │ │ │ + rsbseq sp, r7, r4, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 2f883c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 2f8840 │ │ │ │ @@ -179811,15 +179811,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 2f88c8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2f8918 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -180124,20 +180124,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ addseq r2, fp, r4, lsl r0 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ addseq r1, fp, r8, asr #31 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - @ instruction: 0x006ec994 │ │ │ │ + rsbeq ip, lr, r4, asr #19 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - rsbeq ip, lr, r0, asr #18 │ │ │ │ + rsbeq ip, lr, r0, ror r9 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - rsbeq ip, lr, ip, lsl #18 │ │ │ │ + rsbeq ip, lr, ip, lsr r9 │ │ │ │ addseq r1, fp, r8, asr lr │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ addseq r1, fp, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -180442,19 +180442,19 @@ │ │ │ │ moveq r7, #31 │ │ │ │ add r6, r6, r1, lsl #3 │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r6, r3, lsl #4 │ │ │ │ and r7, r7, #255 @ 0xff │ │ │ │ and r0, r2, #63 @ 0x3f │ │ │ │ strb r7, [r3, #28] │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r3, [pc, #2276] @ 2f9b68 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ rsb r3, r5, #0 │ │ │ │ and r3, r3, #80 @ 0x50 │ │ │ │ str r0, [r6, r3] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r3, r6, r3 │ │ │ │ tst r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ @@ -180862,17 +180862,17 @@ │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f993c │ │ │ │ cmp r5, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f991c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r5, [r4, #41] @ 0x29 │ │ │ │ ldr r5, [r1, #692] @ 0x2b4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f993c │ │ │ │ @@ -180886,17 +180886,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r6, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 2f997c │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ add r1, r4, #4096 @ 0x1000 │ │ │ │ strb r6, [r4, #40] @ 0x28 │ │ │ │ ldr lr, [r1, #692] @ 0x2b4 │ │ │ │ cmp lr, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181005,27 +181005,27 @@ │ │ │ │ strb r1, [r4, #25] │ │ │ │ b 2f98c8 │ │ │ │ mvn r3, r2 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [r4, #26] │ │ │ │ b 2f98dc │ │ │ │ - addeq r3, r3, r4, lsr #18 │ │ │ │ - addeq r3, r3, r4, lsr #15 │ │ │ │ - addeq r3, r3, r4, ror r6 │ │ │ │ - addeq r3, r3, r4, asr r6 │ │ │ │ + addeq r3, r3, r4, asr r9 │ │ │ │ + ldrdeq r3, [r3], r4 │ │ │ │ + addeq r3, r3, r4, lsr #13 │ │ │ │ + addeq r3, r3, r4, lsl #13 │ │ │ │ @ instruction: 0x00a835b4 │ │ │ │ - @ instruction: 0x008335b8 │ │ │ │ + addeq r3, r3, r8, ror #11 │ │ │ │ adceq r3, r8, ip, lsl #10 │ │ │ │ adceq r3, r8, ip, asr #9 │ │ │ │ - addeq r3, r3, ip, ror #9 │ │ │ │ + addeq r3, r3, ip, lsl r5 │ │ │ │ submi r0, r0, r0 │ │ │ │ adceq r3, r8, r0, lsl #7 │ │ │ │ adceq r3, r8, r0, ror r3 │ │ │ │ - addeq r3, r3, r4, lsr #7 │ │ │ │ + ldrdeq r3, [r3], r4 │ │ │ │ umlaleq r3, r8, ip, r2 │ │ │ │ adceq r3, r8, r4, asr r2 │ │ │ │ adceq r3, r8, r4, ror #1 │ │ │ │ adceq r2, r8, r0, lsr #29 │ │ │ │ │ │ │ │ 002f9b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -181350,19 +181350,19 @@ │ │ │ │ ldr r1, [r3, #68] @ 0x44 │ │ │ │ b 2f9fcc │ │ │ │ strb r1, [r3, #125] @ 0x7d │ │ │ │ ldr r1, [r3, #148] @ 0x94 │ │ │ │ b 2f9f18 │ │ │ │ bl 24a7e8 │ │ │ │ and r0, r0, #1 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r3, [pc, #2124] @ 2fa8f8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r3, [pc, #2112] @ 2fa8fc │ │ │ │ ldr r2, [r5, #1256] @ 0x4e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r3, #68] @ 0x44 │ │ │ │ ldr r3, [r5, #1248] @ 0x4e0 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r2, [r5, #1252] @ 0x4e4 │ │ │ │ @@ -181929,103 +181929,103 @@ │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r3, #9 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sl] │ │ │ │ str r6, [sl, #4] │ │ │ │ str r3, [sl, #48] @ 0x30 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bne 2fad24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldrd r6, [sp, #8] │ │ │ │ ldr r3, [pc, #2060] @ 2fb1e0 │ │ │ │ mov r2, #0 │ │ │ │ strd r6, [sl, #8] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ add r5, sl, #68 @ 0x44 │ │ │ │ mov r4, #4 │ │ │ │ mov r8, #1 │ │ │ │ mov fp, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #2016] @ 2fb1e4 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ str sl, [sp] │ │ │ │ strd r0, [sl, #16] │ │ │ │ mov sl, r6 │ │ │ │ and r0, r4, #3 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r3, [pc, #1992] @ 2fb1e8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1976] @ 2fb1e4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r9, r5 │ │ │ │ mov r6, r0 │ │ │ │ asr r0, r4, #2 │ │ │ │ sub r0, r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ lsl r0, r8, r0 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1920] @ 2fb1ec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1912] @ 2fb1f0 │ │ │ │ mov r2, #0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r3, [pc, #1888] @ 2fb1f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #4]! │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ str r0, [r5, #304] @ 0x130 │ │ │ │ bne 2faa10 │ │ │ │ ldr r3, [pc, #1852] @ 2fb1f8 │ │ │ │ mov r2, #0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1824] @ 2fb1ec │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1816] @ 2fb1f0 │ │ │ │ mov r2, #0 │ │ │ │ ldr sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r3, [pc, #1792] @ 2fb1f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ add r3, sl, #292 @ 0x124 │ │ │ │ mvn r1, #-268435456 @ 0xf0000000 │ │ │ │ str r0, [r9, #312] @ 0x138 │ │ │ │ add r0, sl, #356 @ 0x164 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r2, [sl, #600] @ 0x258 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -182036,69 +182036,69 @@ │ │ │ │ ldr r9, [pc, #1728] @ 2fb1fc │ │ │ │ ldr r7, [pc, #1728] @ 2fb200 │ │ │ │ ldrd sl, [sp, #8] │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1668] @ 2fb204 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6ad8 │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6b08 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #1024 @ 0x400 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2fab4c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fad54 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1608] @ 2fb208 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ ldr r3, [pc, #1604] @ 2fb20c │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ ldr r2, [pc, #1584] @ 2fb210 │ │ │ │ ldr r3, [pc, #1584] @ 2fb214 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r2, [pc, #1540] @ 2fb210 │ │ │ │ ldr r3, [pc, #1544] @ 2fb218 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, sl, #4096 @ 0x1000 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r3, #684] @ 0x2ac │ │ │ │ str r8, [r3, #676] @ 0x2a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -182154,23 +182154,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ ldr r3, [pc, #1176] @ 2fb1e0 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ strd r0, [sp, #8] │ │ │ │ b 2fa9c8 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ b 2fac30 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ str r4, [r5, #84] @ 0x54 │ │ │ │ @@ -182204,33 +182204,33 @@ │ │ │ │ str r0, [r5, #136] @ 0x88 │ │ │ │ ldr r5, [r5, #144] @ 0x90 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r8, r5, #32512 @ 0x7f00 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ sub r9, r5, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #1060] @ 2fb22c │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #1036] @ 2fb230 │ │ │ │ bl 249168 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1024] @ 2fb234 │ │ │ │ mov r0, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ cmp r4, sl │ │ │ │ rsb r3, r0, #0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ str r3, [r8, #4]! │ │ │ │ bne 2fadec │ │ │ │ add r4, r5, #16320 @ 0x3fc0 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ @@ -182255,35 +182255,35 @@ │ │ │ │ str r4, [r6], #4 │ │ │ │ ldr r3, [pc, #924] @ 2fb248 │ │ │ │ add sl, ip, #8192 @ 0x2000 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, ip │ │ │ │ b 2faee4 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldr r2, [pc, #900] @ 2fb24c │ │ │ │ ldr r3, [pc, #900] @ 2fb250 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1061158912 @ 0x3f400000 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ bl 249474 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #760] @ 2fb1e4 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9d6714 │ │ │ │ + bl 9d6744 │ │ │ │ bl 248964 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #800] @ 2fb228 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d6714 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6744 │ │ │ │ + bl 9d6aac │ │ │ │ add r4, r4, #1 │ │ │ │ sub r1, sl, #4096 @ 0x1000 │ │ │ │ cmp r4, fp │ │ │ │ mov r3, r0 │ │ │ │ add r2, r5, r3, lsl #2 │ │ │ │ mov r3, r2 │ │ │ │ add r2, r2, #32768 @ 0x8000 │ │ │ │ @@ -182324,25 +182324,25 @@ │ │ │ │ sub fp, r3, #4 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r6, #0 │ │ │ │ ldr sl, [pc, #596] @ 2fb224 │ │ │ │ sub r0, sl, r4 │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ bl 249168 │ │ │ │ ldr r3, [pc, #620] @ 2fb260 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ str r0, [fp, #4]! │ │ │ │ str r4, [r5, #4]! │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ bne 2fafc8 │ │ │ │ ldr r2, [pc, #588] @ 2fb264 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -182356,42 +182356,42 @@ │ │ │ │ str sl, [r3] │ │ │ │ mov r2, #21 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov sl, #1 │ │ │ │ str r2, [fp] │ │ │ │ str r3, [fp, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #520] @ 2fb270 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ bl 249474 │ │ │ │ ldr r3, [pc, #364] @ 2fb1e4 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d60f4 │ │ │ │ + bl 9d6124 │ │ │ │ ldr r3, [pc, #384] @ 2fb204 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r2, [pc, #456] @ 2fb274 │ │ │ │ ldr r3, [pc, #456] @ 2fb278 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d6aac │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fb04c │ │ │ │ ldr r3, [pc, #424] @ 2fb27c │ │ │ │ ldr r6, [pc, #372] @ 2fb24c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ @@ -182400,45 +182400,45 @@ │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov fp, r3 │ │ │ │ mov sl, #1 │ │ │ │ mov r4, #0 │ │ │ │ str r2, [r3] │ │ │ │ str r2, [r3, #2048] @ 0x800 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r3, [pc, #344] @ 2fb270 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ bl 249474 │ │ │ │ ldr r2, [pc, #348] @ 2fb284 │ │ │ │ ldr r3, [pc, #348] @ 2fb288 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ ldr r2, [pc, #344] @ 2fb28c │ │ │ │ ldr r3, [pc, #344] @ 2fb290 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d60f4 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6124 │ │ │ │ + bl 9d6aac │ │ │ │ ldr r2, [pc, #304] @ 2fb28c │ │ │ │ ldr r3, [pc, #308] @ 2fb294 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [fp, #4]! │ │ │ │ mov r0, r8 │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9d60f4 │ │ │ │ - bl 9d6a7c │ │ │ │ + bl 9d6124 │ │ │ │ + bl 9d6aac │ │ │ │ cmp sl, #512 @ 0x200 │ │ │ │ str r0, [fp, #2048] @ 0x800 │ │ │ │ bne 2fb0fc │ │ │ │ b 2fa96c │ │ │ │ mov r0, r7 │ │ │ │ bl 249738 │ │ │ │ ldr r3, [pc, #252] @ 2fb298 │ │ │ │ @@ -182606,17 +182606,17 @@ │ │ │ │ bne 2fb4f4 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r6, [r7, #692] @ 0x2b4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fb430 │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r0, [r4, r3, lsl #2] │ │ │ │ - bl 9d63c4 │ │ │ │ + bl 9d63f4 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ - bl 9d64a8 │ │ │ │ + bl 9d64d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r7, #696] @ 0x2b8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsr r0, r0, #7 │ │ │ │ @@ -182675,39 +182675,39 @@ │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fb548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #28] @ 2fb54c │ │ │ │ ldr r1, [pc, #28] @ 2fb550 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f66c0 │ │ │ │ addeq r5, ip, r8, asr #1 │ │ │ │ - rsbeq sl, lr, ip, asr r1 │ │ │ │ - rsbeq sl, lr, ip, asr r1 │ │ │ │ + rsbeq sl, lr, ip, lsl #3 │ │ │ │ + rsbeq sl, lr, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r0 │ │ │ │ and r4, r1, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d69e0 │ │ │ │ + bl 9d6a10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fb5b8 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182719,16 +182719,16 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #40] @ 2fb5f8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9d64a8 │ │ │ │ - bl 9d75d0 │ │ │ │ + bl 9d64d8 │ │ │ │ + bl 9d7600 │ │ │ │ add r4, r4, #19 │ │ │ │ lsl r4, r4, #3 │ │ │ │ strd r0, [r5, r4] │ │ │ │ add r1, r5, #184 @ 0xb8 │ │ │ │ ldr r0, [r5, #168] @ 0xa8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 521138 │ │ │ │ @@ -182820,15 +182820,15 @@ │ │ │ │ bl 522cf4 │ │ │ │ subs r3, r0, #0 │ │ │ │ asr r8, r3, #1 │ │ │ │ beq 2fb77c │ │ │ │ add r0, r4, r3, asr #1 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ sub r5, r5, r3, asr #1 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r5, #0 │ │ │ │ add r7, r7, r8 │ │ │ │ mov r4, r1 │ │ │ │ bne 2fb73c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -182878,15 +182878,15 @@ │ │ │ │ ldr r7, [r4, #180] @ 0xb4 │ │ │ │ sub r2, r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r3, r0 │ │ │ │ str r2, [r4, #172] @ 0xac │ │ │ │ sub r5, r5, r3 │ │ │ │ sub r6, r6, r3 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r5, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ bne 2fb804 │ │ │ │ sub r7, r7, r1 │ │ │ │ cmp r7, r6 │ │ │ │ movge r7, r6 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -182900,15 +182900,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ bl 2f9b88 │ │ │ │ b 2fb8d0 │ │ │ │ ldrd r0, [r4, #176] @ 0xb0 │ │ │ │ sub r7, r7, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r7, #0 │ │ │ │ str r1, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -182949,15 +182949,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ add r8, r0, #104 @ 0x68 │ │ │ │ @@ -183028,31 +183028,31 @@ │ │ │ │ str r0, [r4, #148] @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ str r3, [r2] │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r2, #20] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a58b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ b 2fb9a4 │ │ │ │ ldr r2, [pc, #172] @ 2fbb7c │ │ │ │ ldr ip, [r4, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, sl, #8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #264 @ 0x108 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2fb9a4 │ │ │ │ ldr r0, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2fbb04 │ │ │ │ bl 2fb29c │ │ │ │ str r9, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ @@ -183068,31 +183068,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2fbb8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2fb9a4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r3, ip, asr #1 │ │ │ │ + strdeq r1, [r3], ip │ │ │ │ addseq pc, sl, r4, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, lr, r0, ror #26 │ │ │ │ - rsbeq r9, lr, r4, asr #26 │ │ │ │ + @ instruction: 0x006e9d90 │ │ │ │ + rsbeq r9, lr, r4, ror sp │ │ │ │ addseq pc, sl, r8, ror #2 │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq lr, fp, r4, lsr #3 │ │ │ │ - strdeq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq r0, [r3], r8 │ │ │ │ - rsbeq r9, lr, r8, lsr #23 │ │ │ │ - rsbeq r9, lr, r4, ror fp │ │ │ │ + rsbeq r9, lr, r0, lsr #24 │ │ │ │ + addeq r0, r3, r8, lsl #30 │ │ │ │ + ldrdeq r9, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r9, lr, r4, lsr #23 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2fbc08 │ │ │ │ ldr r2, [pc, #96] @ 2fbc0c │ │ │ │ @@ -183100,35 +183100,35 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #64] @ 2fbc14 │ │ │ │ ldr ip, [pc, #64] @ 2fbc18 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #48] @ 2fbc1c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - addeq r0, r3, ip, asr lr │ │ │ │ - rsbeq ip, sp, r8, lsl #24 │ │ │ │ - ldrheq sl, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + b 74c2e8 │ │ │ │ + addeq r0, r3, ip, lsl #29 │ │ │ │ + rsbeq ip, sp, r8, lsr ip │ │ │ │ + rsbseq sl, r7, ip, ror #3 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - strheq r9, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r9, lr, ip, ror #21 │ │ │ │ @ instruction: 0x009838f0 │ │ │ │ str r1, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -183168,47 +183168,47 @@ │ │ │ │ b 2fbc68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fbcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #28] @ 2fbd00 │ │ │ │ ldr r1, [pc, #28] @ 2fbd04 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f66c0 │ │ │ │ addeq r4, ip, r8, asr #18 │ │ │ │ - rsbeq r9, lr, r4, lsr #20 │ │ │ │ - rsbeq r9, lr, r4, lsr #20 │ │ │ │ + rsbeq r9, lr, r4, asr sl │ │ │ │ + rsbeq r9, lr, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2fbda0 │ │ │ │ ldr r2, [pc, #128] @ 2fbda4 │ │ │ │ ldr r1, [pc, #128] @ 2fbda8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #100] @ 2fbdac │ │ │ │ ldr r1, [pc, #100] @ 2fbdb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #80] @ 2fbdb4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #76] @ 2fbdb8 │ │ │ │ ldr r1, [pc, #76] @ 2fbdbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -183217,22 +183217,22 @@ │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - addeq r0, r3, ip, lsr #26 │ │ │ │ - @ instruction: 0x006dca94 │ │ │ │ - rsbseq sl, r7, r8, asr #32 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq r0, r3, ip, asr sp │ │ │ │ + rsbeq ip, sp, r4, asr #21 │ │ │ │ + rsbseq sl, r7, r8, ror r0 │ │ │ │ muleq r0, r4, ip │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x008c48b0 │ │ │ │ - rsbeq r9, lr, r4, lsr #19 │ │ │ │ + ldrdeq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x009837f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #116] @ 2fbe4c │ │ │ │ ldr r4, [pc, #116] @ 2fbe50 │ │ │ │ @@ -183241,37 +183241,37 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #80] @ 2fbe58 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addeq r0, r3, r8, ror ip │ │ │ │ - rsbeq r9, lr, r0, lsr #18 │ │ │ │ - rsbeq r9, lr, r4, asr #18 │ │ │ │ + addeq r0, r3, r8, lsr #25 │ │ │ │ + rsbeq r9, lr, r0, asr r9 │ │ │ │ + rsbeq r9, lr, r4, ror r9 │ │ │ │ addeq r4, ip, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 2fbf00 │ │ │ │ ldr r2, [pc, #140] @ 2fbf04 │ │ │ │ @@ -183279,15 +183279,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [pc, #108] @ 2fbf0c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #104] @ 2fbf10 │ │ │ │ ldr r1, [pc, #104] @ 2fbf14 │ │ │ │ mov lr, #64 @ 0x40 │ │ │ │ str ip, [r0, #360] @ 0x168 │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ @@ -183306,17 +183306,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r0, [r3], ip │ │ │ │ - strheq r9, [lr], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r9, lr, ip, ror r8 │ │ │ │ + addeq r0, r3, ip, lsl #24 │ │ │ │ + rsbeq r9, lr, r0, ror #17 │ │ │ │ + rsbeq r9, lr, ip, lsr #17 │ │ │ │ addhi r8, r0, r8, lsl #17 │ │ │ │ stmhi r8, {} @ │ │ │ │ adceq sl, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ @@ -183346,25 +183346,25 @@ │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r6, [ip] │ │ │ │ bl 24a890 │ │ │ │ ldr r0, [r7, #400] @ 0x190 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #352] @ 2fc10c │ │ │ │ ldr r2, [pc, #352] @ 2fc110 │ │ │ │ ldr r1, [pc, #352] @ 2fc114 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #28 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ sub r3, r9, r5 │ │ │ │ cmp r3, r6 │ │ │ │ movge r3, r6 │ │ │ │ @@ -183400,15 +183400,15 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ lsl r2, r3, #1 │ │ │ │ bl 522cf4 │ │ │ │ asr r4, r0, #1 │ │ │ │ add r0, r4, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r4, #0 │ │ │ │ sub r6, r6, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ beq 2fc098 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fbfdc │ │ │ │ @@ -183437,17 +183437,17 @@ │ │ │ │ ldr r0, [r7, #424] @ 0x1a8 │ │ │ │ bl 522cf4 │ │ │ │ mov r4, r0 │ │ │ │ b 2fc070 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, sl, r0, asr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r0, r3, r4, lsr #21 │ │ │ │ - @ instruction: 0x006e9790 │ │ │ │ - rsbeq r9, lr, r0, lsr #15 │ │ │ │ + ldrdeq r0, [r3], r4 │ │ │ │ + rsbeq r9, lr, r0, asr #15 │ │ │ │ + ldrdeq r9, [lr], #-112 @ 0xffffff90 @ │ │ │ │ addseq lr, sl, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #424] @ 0x1a8 │ │ │ │ @@ -183493,15 +183493,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 2fbf18 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r2, [r4, #428] @ 0x1ac │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ sub r3, r3, r8, lsl r2 │ │ │ │ cmp r7, r8 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ @@ -183523,15 +183523,15 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r4, #300] @ 0x12c │ │ │ │ strb r3, [r4, #380] @ 0x17c │ │ │ │ str r9, [r4, #416] @ 0x1a0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 2fc1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #408] @ 0x198 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -183543,25 +183543,25 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #96] @ 2fc320 │ │ │ │ ldr r2, [pc, #96] @ 2fc324 │ │ │ │ ldr r1, [pc, #96] @ 2fc328 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, #0 │ │ │ │ bl 523348 │ │ │ │ @@ -183570,17 +183570,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r0, r3, r0, r7 │ │ │ │ - rsbeq r9, lr, r0, lsl #9 │ │ │ │ - @ instruction: 0x006e9490 │ │ │ │ + addeq r0, r3, r0, asr #15 │ │ │ │ + strheq r9, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r9, lr, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #660] @ 2fc5d8 │ │ │ │ ldr r3, [pc, #660] @ 2fc5dc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -183596,23 +183596,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ str r9, [sp, #12] │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #4] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #592] @ 2fc5e4 │ │ │ │ ldr r1, [pc, #592] @ 2fc5e8 │ │ │ │ add r3, r8, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ lsr r3, r5, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ and r2, r5, #1 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r8, r8, r3, lsl #2 │ │ │ │ ldr r3, [r8, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -183746,29 +183746,29 @@ │ │ │ │ sub r2, r2, #2 │ │ │ │ clz r2, r2 │ │ │ │ mov r0, #0 │ │ │ │ lsr r2, r2, #5 │ │ │ │ b 2fc42c │ │ │ │ @ instruction: 0x009ae7d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r0, [r3], ip │ │ │ │ - strheq r9, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, lr, r4, asr #7 │ │ │ │ - addeq r0, r3, r4, lsr r6 │ │ │ │ + addeq r0, r3, ip, lsl #14 │ │ │ │ + rsbeq r9, lr, r4, ror #7 │ │ │ │ + strdeq r9, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + addeq r0, r3, r4, ror #12 │ │ │ │ @ instruction: 0xfffff7e0 │ │ │ │ - rsbeq r9, lr, r0, asr #5 │ │ │ │ + strdeq r9, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ umullseq lr, sl, r0, r6 │ │ │ │ - @ instruction: 0x006e929c │ │ │ │ - rsbeq r9, lr, ip, lsl #4 │ │ │ │ - strdeq r0, [r3], r8 │ │ │ │ - ldrdeq r0, [r3], r4 │ │ │ │ - rsbeq r9, lr, r4, lsr r2 │ │ │ │ - rsbeq r9, lr, r0, ror r1 │ │ │ │ - rsbeq r9, lr, r0, asr #3 │ │ │ │ - rsbeq r9, lr, r8, asr r1 │ │ │ │ + rsbeq r9, lr, ip, asr #5 │ │ │ │ + rsbeq r9, lr, ip, lsr r2 │ │ │ │ + addeq r0, r3, r8, lsr #10 │ │ │ │ + addeq r0, r3, r4, lsl #10 │ │ │ │ + rsbeq r9, lr, r4, ror #4 │ │ │ │ + rsbeq r9, lr, r0, lsr #3 │ │ │ │ + strdeq r9, [lr], #-16 @ │ │ │ │ + rsbeq r9, lr, r8, lsl #3 │ │ │ │ ldr r2, [r0, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2fc634 │ │ │ │ ldrb r2, [r0, #365] @ 0x16d │ │ │ │ tst r2, #1 │ │ │ │ bne 2fc64c │ │ │ │ mov r0, #0 │ │ │ │ @@ -183860,15 +183860,15 @@ │ │ │ │ ldrb r3, [r0, #365] @ 0x16d │ │ │ │ tst r3, #24 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r0, #420] @ 0x1a4 │ │ │ │ b 2fc6cc │ │ │ │ ldr r0, [r0, #288] @ 0x120 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc71c │ │ │ │ add r3, r4, r3 │ │ │ │ strb r5, [r3, #356] @ 0x164 │ │ │ │ b 2fc6d4 │ │ │ │ ldr r1, [pc, #480] @ 2fc9a8 │ │ │ │ ldr r0, [pc, #480] @ 2fc9ac │ │ │ │ @@ -183943,25 +183943,25 @@ │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 51f654 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fc6d4 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #200] @ 2fc9c8 │ │ │ │ ldr r2, [pc, #200] @ 2fc9cc │ │ │ │ ldr r1, [pc, #200] @ 2fc9d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #424] @ 0x1a8 │ │ │ │ mov r1, r5 │ │ │ │ bl 523348 │ │ │ │ @@ -183979,38 +183979,38 @@ │ │ │ │ ldr r1, [pc, #108] @ 2fc9dc │ │ │ │ ldr r0, [pc, #108] @ 2fc9e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f654 │ │ │ │ b 2fc7e8 │ │ │ │ ldr r0, [r4, #288] @ 0x120 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #300] @ 0x12c │ │ │ │ b 2fc8a0 │ │ │ │ - umulleq r0, r3, r7, r3 │ │ │ │ - rsbeq r9, lr, ip, lsr #4 │ │ │ │ - rsbeq r9, lr, ip │ │ │ │ - ldrdeq r0, [r3], r7 │ │ │ │ + addeq r0, r3, r7, asr #7 │ │ │ │ + rsbeq r9, lr, ip, asr r2 │ │ │ │ rsbeq r9, lr, ip, lsr r0 │ │ │ │ + addeq r0, r3, r7, lsl #6 │ │ │ │ + rsbeq r9, lr, ip, rrx │ │ │ │ + rsbeq r8, lr, ip, ror #30 │ │ │ │ + ldrdeq r9, [lr], #-4 @ │ │ │ │ rsbeq r8, lr, ip, lsr pc │ │ │ │ - rsbeq r9, lr, r4, lsr #1 │ │ │ │ - rsbeq r8, lr, ip, lsl #30 │ │ │ │ - rsbeq r9, lr, r4, asr #32 │ │ │ │ - rsbeq r8, lr, r4, asr lr │ │ │ │ - rsbeq r8, lr, r4, ror pc │ │ │ │ - rsbeq r8, lr, r4, lsr lr │ │ │ │ - addeq r0, r3, r0, asr r1 │ │ │ │ - rsbeq r8, lr, r0, asr #28 │ │ │ │ - rsbeq r8, lr, ip, asr #28 │ │ │ │ - rsbeq r8, lr, r8, lsl pc │ │ │ │ - rsbeq r8, lr, r8, lsr #27 │ │ │ │ - rsbeq r8, lr, r0, ror #30 │ │ │ │ - @ instruction: 0x006e8d94 │ │ │ │ + rsbeq r9, lr, r4, ror r0 │ │ │ │ + rsbeq r8, lr, r4, lsl #29 │ │ │ │ + rsbeq r8, lr, r4, lsr #31 │ │ │ │ + rsbeq r8, lr, r4, ror #28 │ │ │ │ + addeq r0, r3, r0, lsl #3 │ │ │ │ + rsbeq r8, lr, r0, ror lr │ │ │ │ + rsbeq r8, lr, ip, ror lr │ │ │ │ + rsbeq r8, lr, r8, asr #30 │ │ │ │ + ldrdeq r8, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x006e8f90 │ │ │ │ + rsbeq r8, lr, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #372] @ 2fcb70 │ │ │ │ ldr sl, [pc, #372] @ 2fcb74 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -184021,29 +184021,29 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [pc, #324] @ 2fcb7c │ │ │ │ ldr r9, [pc, #324] @ 2fcb80 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a55a4 │ │ │ │ add ip, r6, #16 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #392] @ 0x188 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5128 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #400] @ 0x190 │ │ │ │ beq 2fcb2c │ │ │ │ @@ -184063,21 +184063,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a4e48 │ │ │ │ add r6, r6, #24 │ │ │ │ str r0, [r4, #288] @ 0x120 │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #164] @ 2fcb84 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 2fcb88 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -184093,31 +184093,31 @@ │ │ │ │ add r3, r6, #1136 @ 0x470 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #80] @ 2fcb90 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r0, r3, r8, asr r0 │ │ │ │ - rsbeq r8, lr, r8, lsr sp │ │ │ │ - ldrdeq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r8, lr, r0, lsl #26 │ │ │ │ - rsbeq r8, lr, ip, asr #25 │ │ │ │ - rsbeq r8, lr, r4, lsl #25 │ │ │ │ + addeq r0, r3, r8, lsl #1 │ │ │ │ + rsbeq r8, lr, r8, ror #26 │ │ │ │ + rsbeq r8, lr, ip, lsl #26 │ │ │ │ + rsbeq r8, lr, r0, lsr sp │ │ │ │ + strdeq r8, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + strheq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - rsbeq r8, lr, r8, lsr #28 │ │ │ │ + rsbeq r8, lr, r8, asr lr │ │ │ │ andeq r0, r0, r5, lsr #5 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 2fcbd8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ add ip, pc, ip │ │ │ │ and r0, r0, #3 │ │ │ │ @@ -184128,33 +184128,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r0, r3, r0, asr #7 │ │ │ │ + strdeq r0, [r3], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2fcc44 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2fcc48 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2fcc48 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -184163,28 +184163,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2fcc8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #32] @ 2fcc90 │ │ │ │ ldr r1, [pc, #32] @ 2fcc94 │ │ │ │ ldr r0, [pc, #32] @ 2fcc98 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 2f66c0 │ │ │ │ addeq r3, ip, r4, asr sl │ │ │ │ - rsbeq r8, lr, r4, lsr sp │ │ │ │ - rsbeq r8, lr, r8, lsr sp │ │ │ │ - rsbeq r8, lr, ip, asr #26 │ │ │ │ + rsbeq r8, lr, r4, ror #26 │ │ │ │ + rsbeq r8, lr, r8, ror #26 │ │ │ │ + rsbeq r8, lr, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -184417,28 +184417,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd13c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fce68 │ │ │ │ ldr r3, [pc, #156] @ 2fd140 │ │ │ │ ldr r2, [pc, #156] @ 2fd144 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -184452,39 +184452,39 @@ │ │ │ │ b 2fced4 │ │ │ │ ldr r0, [pc, #112] @ 2fd148 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2fce68 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r8, asr #27 │ │ │ │ addseq sp, sl, ip, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, ip, r0, lsr r9 │ │ │ │ - rsbeq r8, lr, r0, asr ip │ │ │ │ - strheq sl, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r8, lr, ip, lsr #24 │ │ │ │ - ldrsheq r6, [r2], #-12 @ │ │ │ │ + rsbeq r8, lr, r0, lsl #25 │ │ │ │ + rsbeq sl, lr, r8, ror #11 │ │ │ │ + rsbeq r8, lr, ip, asr ip │ │ │ │ + rsbseq r6, r2, ip, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq r8, lr, ip, lsr #22 │ │ │ │ + rsbeq r8, lr, ip, asr fp │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ @ instruction: 0x009adbf8 │ │ │ │ - rsbeq r8, lr, r0, lsl #20 │ │ │ │ + rsbeq r8, lr, r0, lsr sl │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, r0, asr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, lr, ip, ror #18 │ │ │ │ + @ instruction: 0x006e899c │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - strheq r8, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r8, lr, r0, ror #18 │ │ │ │ + rsbeq r8, lr, r8, ror #19 │ │ │ │ + @ instruction: 0x006e8990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184618,24 +184618,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 2fd664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd274 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 2fd654 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -184684,24 +184684,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 2fd66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd274 │ │ │ │ ldr r3, [pc, #432] @ 2fd670 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -184757,69 +184757,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 2fd678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd3d0 │ │ │ │ ldr r0, [pc, #156] @ 2fd67c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 2fd274 │ │ │ │ ldr r0, [pc, #128] @ 2fd680 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 2fd3d0 │ │ │ │ ldr r0, [pc, #104] @ 2fd684 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 2fd274 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ad8f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sl, r0, ror #17 │ │ │ │ - addeq pc, r2, r8, lsl #25 │ │ │ │ + @ instruction: 0x0082fcb8 │ │ │ │ umullseq sp, sl, r8, r8 │ │ │ │ - addeq pc, r2, sl, lsr ip @ │ │ │ │ + addeq pc, r2, sl, ror #24 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, lr, ip, asr r7 │ │ │ │ + rsbeq r8, lr, ip, lsl #15 │ │ │ │ andeq r2, r0, ip, lsl #30 │ │ │ │ - ldrdeq r8, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, lr, r0, lsl #12 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r4, lsl sp │ │ │ │ - rsbeq r8, lr, ip, lsr #11 │ │ │ │ - rsbeq r8, lr, r0, ror #10 │ │ │ │ - rsbeq r8, lr, ip, lsr #11 │ │ │ │ - rsbeq r8, lr, r4, lsr #9 │ │ │ │ + ldrdeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x006e8590 │ │ │ │ + ldrdeq r8, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r8, [lr], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2fd784 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2fd788 │ │ │ │ @@ -184827,15 +184827,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #192] @ 2fd790 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -184865,28 +184865,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2fcc9c │ │ │ │ - @ instruction: 0x0082f8bc │ │ │ │ - rsbeq r8, lr, r4, lsr #10 │ │ │ │ - strdeq r8, [lr], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r8, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + addeq pc, r2, ip, ror #17 │ │ │ │ + rsbeq r8, lr, r4, asr r5 │ │ │ │ + rsbeq r8, lr, r4, lsr #6 │ │ │ │ + rsbeq r8, lr, ip, lsr #6 │ │ │ │ addeq r2, ip, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fd884 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -184895,25 +184895,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fd888 │ │ │ │ ldr r1, [pc, #196] @ 2fd88c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 2fd890 │ │ │ │ ldr r1, [pc, #176] @ 2fd894 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #144] @ 2fd898 │ │ │ │ ldr r2, [pc, #144] @ 2fd89c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 2fd8a0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 2fd8a4 │ │ │ │ @@ -184931,34 +184931,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #72] @ 2fd8b8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x0082f7b4 │ │ │ │ - rsbeq fp, sp, r0 │ │ │ │ - ldrheq r8, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r0, lr, r8, lsl ip │ │ │ │ + b 74c2e8 │ │ │ │ + addeq pc, r2, r4, ror #15 │ │ │ │ + rsbeq fp, sp, r0, lsr r0 │ │ │ │ + rsbseq r8, r7, r0, ror #11 │ │ │ │ + rsbeq r7, lr, r0, lsr #16 │ │ │ │ + rsbeq r0, lr, r8, asr #24 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ addeq r2, ip, r4, ror lr │ │ │ │ - rsbeq r8, lr, r8, ror #2 │ │ │ │ + @ instruction: 0x006e8198 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ addseq r1, r8, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -185059,29 +185059,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 522cf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fda20 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -185161,15 +185161,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -185177,15 +185177,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2fdc74 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -185245,23 +185245,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2fde9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fdca4 │ │ │ │ ldr r3, [pc, #292] @ 2fdea0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fdb60 │ │ │ │ @@ -185284,64 +185284,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 2fdea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fdb60 │ │ │ │ mov r9, r4 │ │ │ │ b 2fdac8 │ │ │ │ ldr r0, [pc, #112] @ 2fdea8 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fdb60 │ │ │ │ ldr r0, [pc, #72] @ 2fdeac │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fdca4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, sl, r4, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, sl, r4, ror #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, sl, ip, lsr #31 │ │ │ │ - @ instruction: 0x006e7f94 │ │ │ │ - rsbeq r7, lr, r4, lsr #31 │ │ │ │ + rsbeq r7, lr, r4, asr #31 │ │ │ │ + ldrdeq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, lr, r4, lsl #29 │ │ │ │ + strheq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ andeq r4, r0, ip, ror #28 │ │ │ │ - rsbeq r7, lr, ip, asr lr │ │ │ │ - rsbeq r7, lr, r8, lsr #29 │ │ │ │ - rsbeq r7, lr, r4, asr #27 │ │ │ │ + rsbeq r7, lr, ip, lsl #29 │ │ │ │ + ldrdeq r7, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + strdeq r7, [lr], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2fe03c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2fe040 │ │ │ │ @@ -185462,36 +185462,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2fcc9c │ │ │ │ - ldrdeq lr, [r2], r0 │ │ │ │ - rsbeq r7, lr, r8, lsr fp │ │ │ │ - rsbeq r7, lr, r8, lsl #18 │ │ │ │ + addeq lr, r2, r0, lsl #30 │ │ │ │ + rsbeq r7, lr, r8, ror #22 │ │ │ │ + rsbeq r7, lr, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2fe144 │ │ │ │ ldr r2, [pc, #96] @ 2fe148 │ │ │ │ ldr r1, [pc, #96] @ 2fe14c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 520b70 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -185499,17 +185499,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 522620 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 523bc0 │ │ │ │ - addeq lr, r2, ip, ror lr │ │ │ │ - rsbeq r7, lr, r4, ror #21 │ │ │ │ - rsbeq r7, lr, ip, lsr #17 │ │ │ │ + addeq lr, r2, ip, lsr #29 │ │ │ │ + rsbeq r7, lr, r4, lsl fp │ │ │ │ + ldrdeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 2fe718 │ │ │ │ @@ -185611,24 +185611,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2fe748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fe204 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -185697,23 +185697,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2fe758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fe204 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 2fe500 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185811,23 +185811,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2fe768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 2fe204 │ │ │ │ cmp ip, #0 │ │ │ │ beq 2fe4ac │ │ │ │ b 2fe564 │ │ │ │ ldr r2, [pc, #268] @ 2fe76c │ │ │ │ ldr r3, [pc, #184] @ 2fe71c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -185839,15 +185839,15 @@ │ │ │ │ bne 2fe590 │ │ │ │ ldr r0, [pc, #236] @ 2fe770 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #212] @ 2fe774 │ │ │ │ ldr r3, [pc, #120] @ 2fe71c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185856,15 +185856,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2fe778 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #152] @ 2fe77c │ │ │ │ ldr r3, [pc, #52] @ 2fe71c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185875,70 +185875,70 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 2fe6d0 │ │ │ │ addseq ip, sl, r0, lsr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, sl, ip, lsl #19 │ │ │ │ - addeq lr, r2, r8, ror sp │ │ │ │ + addeq lr, r2, r8, lsr #27 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, sl, r8, lsl #18 │ │ │ │ - addeq lr, r2, r1, lsl #26 │ │ │ │ + addeq lr, r2, r1, lsr sp │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, lr, r0, lsl fp │ │ │ │ + rsbeq r7, lr, r0, asr #22 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, ror #31 │ │ │ │ - ldrdeq r7, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, lr, r4, lsl #18 │ │ │ │ addseq ip, sl, r4, asr #12 │ │ │ │ addseq ip, sl, r8, lsr #11 │ │ │ │ andeq r3, r0, r0, ror r2 │ │ │ │ - @ instruction: 0x006e7790 │ │ │ │ + rsbeq r7, lr, r0, asr #15 │ │ │ │ @ instruction: 0x009ac4b4 │ │ │ │ - rsbeq r7, lr, r4, lsl #15 │ │ │ │ - addseq ip, sl, r4, ror r4 │ │ │ │ strheq r7, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq ip, sl, r4, ror r4 │ │ │ │ + rsbeq r7, lr, r4, ror #15 │ │ │ │ addseq ip, sl, r0, lsr r4 │ │ │ │ - rsbeq r7, lr, ip, lsl #13 │ │ │ │ + strheq r7, [lr], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 2fe7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #28] @ 2fe7c4 │ │ │ │ ldr r1, [pc, #28] @ 2fe7c8 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f66c0 │ │ │ │ addeq r2, ip, r8, asr #32 │ │ │ │ - rsbeq r7, lr, r0, asr r7 │ │ │ │ - rsbeq r7, lr, ip, asr #14 │ │ │ │ + rsbeq r7, lr, r0, lsl #15 │ │ │ │ + rsbeq r7, lr, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2fe850 │ │ │ │ ldr r2, [pc, #108] @ 2fe854 │ │ │ │ ldr r1, [pc, #108] @ 2fe858 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #80] @ 2fe85c │ │ │ │ ldr ip, [pc, #80] @ 2fe860 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 2fe864 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185949,21 +185949,21 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x0082e7b4 │ │ │ │ - ldrdeq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r7, r7, r4, lsl #11 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq lr, r2, r4, ror #15 │ │ │ │ + rsbeq sl, sp, r0 │ │ │ │ + ldrheq r7, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ addeq r1, ip, ip, asr #31 │ │ │ │ - rsbeq r7, lr, r0, ror #13 │ │ │ │ + rsbeq r7, lr, r0, lsl r7 │ │ │ │ addseq r1, r8, r4, asr #5 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ b 2fefe8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -185988,15 +185988,15 @@ │ │ │ │ bl 522cf4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2fe900 │ │ │ │ ldr sl, [r7, #164] @ 0xa4 │ │ │ │ ldr r1, [r8, #208] @ 0xd0 │ │ │ │ asr r4, r4, sl │ │ │ │ add r0, r4, r5 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ sub r6, r6, r4 │ │ │ │ cmp r6, #0 │ │ │ │ add r9, r9, r4 │ │ │ │ mov r5, r1 │ │ │ │ bne 2fe8b4 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186043,15 +186043,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ bne 2fe9d8 │ │ │ │ str r6, [r5, #160] @ 0xa0 │ │ │ │ ldr r3, [pc, #84] @ 2fea10 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ smull r0, r1, r7, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ffe48 │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r1, [r5, #148] @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ @@ -186088,30 +186088,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [pc, #632] @ 2fecfc │ │ │ │ ldr r6, [pc, #632] @ 2fed00 │ │ │ │ add sl, pc, sl │ │ │ │ add r6, pc, r6 │ │ │ │ mov fp, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 3a55a4 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -186194,21 +186194,21 @@ │ │ │ │ add r1, r4, r1 │ │ │ │ and r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 3a52b0 │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #236] @ 2fed18 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #216] @ 2fed1c │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r7, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -186230,44 +186230,44 @@ │ │ │ │ ldr ip, [pc, #132] @ 2fed20 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2feaf0 │ │ │ │ mov r0, r8 │ │ │ │ bl 523bc0 │ │ │ │ ldr ip, [pc, #92] @ 2fed24 │ │ │ │ ldr r2, [pc, #92] @ 2fed28 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 2feaf0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq lr, r2, r4, ror r5 │ │ │ │ + addeq lr, r2, r4, lsr #11 │ │ │ │ ldrsbeq ip, [sl], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r6, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x006e6c98 │ │ │ │ - @ instruction: 0x006e7490 │ │ │ │ - rsbeq r7, lr, r0, ror r4 │ │ │ │ + rsbeq r6, lr, r4, lsr #26 │ │ │ │ + rsbeq r6, lr, r8, asr #25 │ │ │ │ + rsbeq r7, lr, r0, asr #9 │ │ │ │ + rsbeq r7, lr, r0, lsr #9 │ │ │ │ addseq ip, sl, ip, lsl r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ addeq r1, ip, r4, lsr #24 │ │ │ │ andseq r1, r0, r8, ror #1 │ │ │ │ andseq r1, r0, ip, lsl #2 │ │ │ │ - rsbeq r6, lr, r4, lsr fp │ │ │ │ + rsbeq r6, lr, r4, ror #22 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r6, lr, r0, asr #25 │ │ │ │ - rsbeq r7, lr, ip, asr r2 │ │ │ │ + strdeq r6, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, lr, ip, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -186286,25 +186286,25 @@ │ │ │ │ mov r8, r1 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r0, [r9, #228] @ 0xe4 │ │ │ │ add r1, r1, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #296] @ 2feec4 │ │ │ │ ldr r2, [pc, #296] @ 2feec8 │ │ │ │ ldr r1, [pc, #296] @ 2feecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r6, sp, #28 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ sub r4, r4, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a890 │ │ │ │ @@ -186363,31 +186363,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009abdb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r2, r0, lsl #4 │ │ │ │ - rsbeq r6, lr, r4, lsr #19 │ │ │ │ - strheq r6, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addeq lr, r2, r0, lsr r2 │ │ │ │ + ldrdeq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r6, lr, r8, ror #19 │ │ │ │ addseq fp, sl, r4, lsr #25 │ │ │ │ │ │ │ │ 002feed4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r5, #168] @ 0xa8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -186401,15 +186401,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1048576 @ 0x100000 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #168] @ 0xa8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -186422,34 +186422,34 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, r5, #1048576 @ 0x100000 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #56] @ 2fefdc │ │ │ │ ldr r2, [pc, #56] @ 2fefe0 │ │ │ │ ldr r1, [pc, #56] @ 2fefe4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ ldr r0, [r4, #228] @ 0xe4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - strdeq sp, [r2], r8 │ │ │ │ - @ instruction: 0x006e679c │ │ │ │ - rsbeq r6, lr, ip, lsr #15 │ │ │ │ + addeq lr, r2, r8, lsr #32 │ │ │ │ + rsbeq r6, lr, ip, asr #15 │ │ │ │ + ldrdeq r6, [lr], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 002fefe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -186593,17 +186593,17 @@ │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2fef28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b 2ff0f8 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - @ instruction: 0x0082dfb2 │ │ │ │ + addeq sp, r2, r2, ror #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq sp, r2, ip, asr pc │ │ │ │ + addeq sp, r2, ip, lsl #31 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ │ │ │ │ 002ff24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186994,17 +186994,17 @@ │ │ │ │ bl 2feed4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strh r0, [r6, #2] │ │ │ │ b 2ff6a4 │ │ │ │ mov r6, r2 │ │ │ │ b 2ff7b4 │ │ │ │ andeq pc, r0, pc, lsl #30 │ │ │ │ - addeq sp, r2, r0, ror #26 │ │ │ │ - addeq sp, r2, r8, lsl sp │ │ │ │ - addeq sp, r2, ip, ror #25 │ │ │ │ + umulleq sp, r2, r0, sp │ │ │ │ + addeq sp, r2, r8, asr #26 │ │ │ │ + addeq sp, r2, ip, lsl sp │ │ │ │ │ │ │ │ 002ff884 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr lr, [r0, #12] │ │ │ │ ldrb ip, [r4, #413] @ 0x19d │ │ │ │ cmp lr, #3 │ │ │ │ @@ -187135,20 +187135,20 @@ │ │ │ │ ldrh r3, [r9, #-22] @ 0xffffffea │ │ │ │ ldrb r8, [fp, #319] @ 0x13f │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r9, #-12] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ and r8, r8, #31 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldrh r3, [r9, #-20] @ 0xffffffec │ │ │ │ ldrh r1, [r9, #-8] │ │ │ │ ldrh r6, [r9, #-14] │ │ │ │ lsr r1, r1, #8 │ │ │ │ and r2, r1, #15 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -187166,19 +187166,19 @@ │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ ldrh r3, [r9, #-16] │ │ │ │ str r2, [sp, #24] │ │ │ │ and r3, r3, #65280 @ 0xff00 │ │ │ │ lsl r2, r3, #5 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r1, r8 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ lsl r0, r0, #1 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ tst r2, #16384 @ 0x4000 │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ rsbne r3, r3, #0 │ │ │ │ strne r3, [sp, #12] │ │ │ │ tst r4, #16384 @ 0x4000 │ │ │ │ rsbne r3, r0, #0 │ │ │ │ @@ -187390,15 +187390,15 @@ │ │ │ │ ldr r8, [r0, #16] │ │ │ │ mov r3, #20480 @ 0x5000 │ │ │ │ mvn r2, #79 @ 0x4f │ │ │ │ smlabb r6, r6, r2, r3 │ │ │ │ add r8, r1, r8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r8, r6 │ │ │ │ movcc r6, #0 │ │ │ │ str r1, [r5, #16] │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ bcs 2fffe8 │ │ │ │ tst r3, #2 │ │ │ │ beq 2fffa4 │ │ │ │ @@ -187406,15 +187406,15 @@ │ │ │ │ ldrb r8, [r4, #316] @ 0x13c │ │ │ │ ldr r2, [pc, #412] @ 30005c │ │ │ │ add r7, r7, r3 │ │ │ │ mov r3, #81920 @ 0x14000 │ │ │ │ smlabb r8, r8, r2, r3 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r7, r8 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc 2fffa4 │ │ │ │ ldrb r3, [r4, #222] @ 0xde │ │ │ │ tst r3, #32 │ │ │ │ ldrbeq r3, [r4, #221] @ 0xdd │ │ │ │ mvneq r3, r3 │ │ │ │ @@ -187520,90 +187520,90 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 3000dc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r2, [pc, #28] @ 3000e0 │ │ │ │ ldr r1, [pc, #28] @ 3000e4 │ │ │ │ ldr r0, [pc, #28] @ 3000e8 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6630 │ │ │ │ addeq r0, ip, r0, lsr r8 │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - rsbeq r5, lr, ip, ror lr │ │ │ │ - rsbeq r5, lr, r8, lsl #29 │ │ │ │ + rsbeq r5, lr, ip, lsr #29 │ │ │ │ + strheq r5, [lr], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3001b4 │ │ │ │ ldr r2, [pc, #176] @ 3001b8 │ │ │ │ ldr r1, [pc, #176] @ 3001bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3001c0 │ │ │ │ ldr r1, [pc, #144] @ 3001c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 3001c8 │ │ │ │ ldr r2, [pc, #112] @ 3001cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 3001d0 │ │ │ │ ldr ip, [pc, #108] @ 3001d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 3001d8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #76] @ 3001dc │ │ │ │ ldr r1, [pc, #76] @ 3001e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - umulleq ip, r2, ip, pc @ │ │ │ │ - strheq r8, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r5, r7, r4, ror #24 │ │ │ │ - rsbeq r4, lr, r0, lsr #29 │ │ │ │ - rsbeq lr, sp, r8, asr #5 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq ip, r2, ip, asr #31 │ │ │ │ + rsbeq r8, sp, r0, ror #13 │ │ │ │ + @ instruction: 0x00775c94 │ │ │ │ + ldrdeq r4, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq lr, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ addeq r0, ip, r0, lsr r7 │ │ │ │ addseq pc, r7, r0, lsl ip @ │ │ │ │ @@ -187736,47 +187736,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 30032c │ │ │ │ addseq sl, sl, r4, ror #17 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strheq r5, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x006e5c94 │ │ │ │ - @ instruction: 0x0082cdbc │ │ │ │ - rsbeq r5, lr, ip, ror #24 │ │ │ │ - addeq ip, r2, r4, asr sp │ │ │ │ - rsbseq r2, r6, r8, asr r9 │ │ │ │ - rsbeq r5, lr, r4, lsl #24 │ │ │ │ - ldrdeq r5, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r2, r6, r0, ror #17 │ │ │ │ - ldrdeq ip, [r2], r0 │ │ │ │ - rsbeq r5, lr, r0, lsl #23 │ │ │ │ + rsbeq r5, lr, ip, ror #25 │ │ │ │ + rsbeq r5, lr, r4, asr #25 │ │ │ │ + addeq ip, r2, ip, ror #27 │ │ │ │ + @ instruction: 0x006e5c9c │ │ │ │ + addeq ip, r2, r4, lsl #27 │ │ │ │ + rsbseq r2, r6, r8, lsl #19 │ │ │ │ + rsbeq r5, lr, r4, lsr ip │ │ │ │ + rsbeq r5, lr, r8, lsl #24 │ │ │ │ + rsbseq r2, r6, r0, lsl r9 │ │ │ │ + addeq ip, r2, r0, lsl #26 │ │ │ │ + strheq r5, [lr], #-176 @ 0xffffff50 @ │ │ │ │ b 3001e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -187801,20 +187801,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 300588 │ │ │ │ @@ -187835,61 +187835,61 @@ │ │ │ │ bne 300700 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 300584 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 300748 │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 300780 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r2, [pc, #460] @ 300784 │ │ │ │ ldr r3, [pc, #460] @ 300788 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 30078c │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ ldr ip, [pc, #308] @ 300790 │ │ │ │ ldr r2, [pc, #308] @ 300794 │ │ │ │ @@ -187897,24 +187897,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #276] @ 30079c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r2, [pc, #244] @ 3007a0 │ │ │ │ ldr r3, [pc, #244] @ 3007a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 3007a8 │ │ │ │ @@ -187936,18 +187936,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30056c │ │ │ │ ldr r1, [pc, #152] @ 3007ac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3006bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 3007b0 │ │ │ │ ldr r2, [pc, #120] @ 3007b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -187957,36 +187957,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 3007c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3007c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r2], r4 │ │ │ │ + addeq ip, r2, r4, lsr #24 │ │ │ │ addseq sl, sl, ip, asr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, lr, r8, lsr #21 │ │ │ │ - strheq r5, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - @ instruction: 0x006e5a94 │ │ │ │ + ldrdeq r5, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, lr, r0, ror #21 │ │ │ │ + rsbeq r5, lr, r4, asr #21 │ │ │ │ strdeq r0, [ip], r8 │ │ │ │ - rsbeq r5, lr, r4, lsl #21 │ │ │ │ - rsbeq r5, lr, ip, lsr sl │ │ │ │ - addeq ip, r2, r8, asr #20 │ │ │ │ - rsbeq r8, sp, ip, asr r1 │ │ │ │ - rsbseq r5, r7, r0, lsl r7 │ │ │ │ - ldrdeq r5, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + strheq r5, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r5, lr, ip, ror #20 │ │ │ │ + addeq ip, r2, r8, ror sl │ │ │ │ + rsbeq r8, sp, ip, lsl #3 │ │ │ │ + rsbseq r5, r7, r0, asr #14 │ │ │ │ + rsbeq r5, lr, ip, lsl #20 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ addseq sl, sl, r0, asr r4 │ │ │ │ - strheq r5, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r5, lr, r8, ror r8 │ │ │ │ + rsbeq r5, lr, r4, ror #17 │ │ │ │ + rsbeq r5, lr, r8, lsr #17 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addeq ip, r2, r4, asr r9 │ │ │ │ - rsbeq r5, lr, r8, lsr #16 │ │ │ │ - strheq r5, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addeq ip, r2, r4, lsl #19 │ │ │ │ + rsbeq r5, lr, r8, asr r8 │ │ │ │ + rsbeq r5, lr, r0, ror #17 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 3001e4 │ │ │ │ b 3001e4 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -188003,42 +188003,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74d98c │ │ │ │ - addeq ip, r2, r0, lsr #17 │ │ │ │ - strheq r7, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r5, r7, r4, ror #10 │ │ │ │ + b 74d9bc │ │ │ │ + ldrdeq ip, [r2], r0 │ │ │ │ + rsbeq r7, sp, r0, ror #31 │ │ │ │ + @ instruction: 0x00775594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 300888 │ │ │ │ ldr r2, [pc, #48] @ 30088c │ │ │ │ ldr r1, [pc, #48] @ 300890 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 438a1c │ │ │ │ - addeq ip, r2, ip, asr #16 │ │ │ │ - rsbeq r5, lr, ip, lsl r7 │ │ │ │ - rsbeq r5, lr, r0, lsr r7 │ │ │ │ + addeq ip, r2, ip, ror r8 │ │ │ │ + rsbeq r5, lr, ip, asr #14 │ │ │ │ + rsbeq r5, lr, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 300bb0 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -188189,15 +188189,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 300a48 │ │ │ │ ldr r0, [pc, #212] @ 300bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 300a34 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -188234,26 +188234,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sl, sl, r8, asr r2 │ │ │ │ addeq r0, ip, r8, lsl #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x006e559c │ │ │ │ - rsbeq r5, lr, r4, ror r6 │ │ │ │ - rsbeq r5, lr, r4, lsl #10 │ │ │ │ - rsbeq r5, lr, r8, lsl #12 │ │ │ │ - strheq r5, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r5, lr, r8, ror #11 │ │ │ │ - rsbeq r5, lr, r8, lsl #11 │ │ │ │ - rsbeq r5, lr, r0, lsr r4 │ │ │ │ - rsbeq r5, lr, ip, lsr r5 │ │ │ │ - addeq ip, r2, r0, lsl r5 │ │ │ │ - rsbeq r5, lr, r4, ror #7 │ │ │ │ - rsbeq r5, lr, r4, asr #10 │ │ │ │ + rsbeq r5, lr, ip, asr #11 │ │ │ │ + rsbeq r5, lr, r4, lsr #13 │ │ │ │ + rsbeq r5, lr, r4, lsr r5 │ │ │ │ + rsbeq r5, lr, r8, lsr r6 │ │ │ │ + rsbeq r5, lr, r4, ror #9 │ │ │ │ + rsbeq r5, lr, r8, lsl r6 │ │ │ │ + strheq r5, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, lr, r0, ror #8 │ │ │ │ + rsbeq r5, lr, ip, ror #10 │ │ │ │ + addeq ip, r2, r0, asr #10 │ │ │ │ + rsbeq r5, lr, r4, lsl r4 │ │ │ │ + rsbeq r5, lr, r4, ror r5 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 300cb0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -188266,49 +188266,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 300cbc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #116] @ 300cc0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 300cc4 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #96] @ 300cc8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bc90 │ │ │ │ + bl 74bcc0 │ │ │ │ ldr r3, [pc, #80] @ 300ccc │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, lr, r8, lsr r4 │ │ │ │ - addeq ip, r2, r0, lsl #9 │ │ │ │ - @ instruction: 0x006d7b90 │ │ │ │ - rsbseq r5, r7, r4, asr #2 │ │ │ │ + rsbeq r5, lr, r8, ror #8 │ │ │ │ + @ instruction: 0x0082c4b0 │ │ │ │ + rsbeq r7, sp, r0, asr #23 │ │ │ │ + rsbseq r5, r7, r4, ror r1 │ │ │ │ addseq r9, sl, ip, asr #29 │ │ │ │ - rsbeq r5, lr, r4, lsr #9 │ │ │ │ - rsbeq r0, lr, r8, lsr #3 │ │ │ │ + ldrdeq r5, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + ldrdeq r0, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 300f90 │ │ │ │ @@ -188481,37 +188481,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 300d80 │ │ │ │ addseq r9, sl, r0, lsr #28 │ │ │ │ addeq pc, fp, r4, asr sp @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ + rsbeq r5, lr, r8, asr #3 │ │ │ │ + rsbeq r5, lr, r8, lsr r3 │ │ │ │ + rsbeq r5, lr, r4, lsl r1 │ │ │ │ + rsbeq r5, lr, r8, lsl r2 │ │ │ │ + rsbeq r5, lr, r4, asr #1 │ │ │ │ @ instruction: 0x006e5198 │ │ │ │ - rsbeq r5, lr, r8, lsl #6 │ │ │ │ - rsbeq r5, lr, r4, ror #1 │ │ │ │ - rsbeq r5, lr, r8, ror #3 │ │ │ │ - @ instruction: 0x006e5094 │ │ │ │ + rsbeq r5, lr, ip, asr r0 │ │ │ │ rsbeq r5, lr, r8, ror #2 │ │ │ │ - rsbeq r5, lr, ip, lsr #32 │ │ │ │ - rsbeq r5, lr, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 3010b4 │ │ │ │ ldr r2, [pc, #224] @ 3010b8 │ │ │ │ ldr r1, [pc, #224] @ 3010bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #192] @ 3010c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -188520,15 +188520,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 30100c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3010a4 │ │ │ │ ldr r6, [pc, #108] @ 3010c4 │ │ │ │ ldr r8, [pc, #108] @ 3010c8 │ │ │ │ @@ -188538,48 +188538,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 30106c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3001e4 │ │ │ │ - ldrdeq ip, [r2], r0 │ │ │ │ - @ instruction: 0x006e4f98 │ │ │ │ - rsbeq r4, lr, ip, lsr #31 │ │ │ │ + addeq ip, r2, r0, lsl #2 │ │ │ │ + rsbeq r4, lr, r8, asr #31 │ │ │ │ + ldrdeq r4, [lr], #-252 @ 0xffffff04 @ │ │ │ │ addeq pc, fp, r0, ror #20 │ │ │ │ - addeq ip, r2, ip, asr #32 │ │ │ │ - rsbeq r5, lr, r0, asr #1 │ │ │ │ - ldrdeq r5, [lr], #-4 @ │ │ │ │ + addeq ip, r2, ip, ror r0 │ │ │ │ + strdeq r5, [lr], #-0 @ │ │ │ │ + rsbeq r5, lr, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 301154 │ │ │ │ ldr r2, [pc, #108] @ 301158 │ │ │ │ ldr r1, [pc, #108] @ 30115c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #80] @ 301160 │ │ │ │ ldr r1, [pc, #80] @ 301164 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 301168 │ │ │ │ @@ -188590,47 +188590,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x0082bfb8 │ │ │ │ - rsbeq r7, sp, ip, asr #13 │ │ │ │ - rsbseq r4, r7, r0, lsl #25 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq fp, r2, r8, ror #31 │ │ │ │ + strdeq r7, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + ldrheq r4, [r7], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ umullseq lr, r7, r4, ip │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbeq r4, lr, ip, lsr #30 │ │ │ │ + rsbeq r4, lr, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 30121c │ │ │ │ ldr r2, [pc, #148] @ 301220 │ │ │ │ ldr r1, [pc, #148] @ 301224 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #116] @ 301228 │ │ │ │ ldr r1, [pc, #116] @ 30122c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #84] @ 301230 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 301234 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188641,46 +188641,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r2, r8, lsl pc │ │ │ │ - rsbeq r7, sp, ip, lsr #12 │ │ │ │ - rsbseq r4, r7, r0, ror #23 │ │ │ │ - rsbeq r3, lr, ip, lsl lr │ │ │ │ - rsbeq sp, sp, r4, asr #4 │ │ │ │ + addeq fp, r2, r8, asr #30 │ │ │ │ + rsbeq r7, sp, ip, asr r6 │ │ │ │ + rsbseq r4, r7, r0, lsl ip │ │ │ │ + rsbeq r3, lr, ip, asr #28 │ │ │ │ + rsbeq sp, sp, r4, ror r2 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - rsbeq r4, lr, r8, asr pc │ │ │ │ + rsbeq r4, lr, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3012e4 │ │ │ │ ldr r2, [pc, #148] @ 3012e8 │ │ │ │ ldr r1, [pc, #148] @ 3012ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #116] @ 3012f0 │ │ │ │ ldr r1, [pc, #116] @ 3012f4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #84] @ 3012f8 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 3012fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -188691,21 +188691,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r2, r0, asr lr │ │ │ │ - rsbeq r7, sp, r4, ror #10 │ │ │ │ - rsbseq r4, r7, r8, lsl fp │ │ │ │ - rsbeq r3, lr, r4, asr sp │ │ │ │ - rsbeq sp, sp, ip, ror r1 │ │ │ │ + addeq fp, r2, r0, lsl #29 │ │ │ │ + @ instruction: 0x006d7594 │ │ │ │ + rsbseq r4, r7, r8, asr #22 │ │ │ │ + rsbeq r3, lr, r4, lsl #27 │ │ │ │ + rsbeq sp, sp, ip, lsr #3 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - strheq r4, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, lr, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 30156c │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -188771,30 +188771,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -188856,16 +188856,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a97f8 │ │ │ │ addseq r9, sl, r8, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r4, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r4, lr, r8, lsl #24 │ │ │ │ + rsbeq r4, lr, r8, lsl #28 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ addseq r9, sl, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -188915,17 +188915,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 3015b0 │ │ │ │ addseq r9, sl, ip, ror #10 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r0, asr r9 │ │ │ │ - addeq fp, r2, r8, ror #20 │ │ │ │ - rsbseq r9, r3, r4, ror lr │ │ │ │ + rsbeq r4, lr, r0, lsl #19 │ │ │ │ + umulleq fp, r2, r8, sl │ │ │ │ + rsbseq r9, r3, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -188940,23 +188940,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 30173c │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 30170c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -188967,17 +188967,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r2, r0, lsl sl │ │ │ │ - rsbeq r4, lr, ip, ror sl │ │ │ │ - rsbeq r4, lr, r4, lsl #21 │ │ │ │ + addeq fp, r2, r0, asr #20 │ │ │ │ + rsbeq r4, lr, ip, lsr #21 │ │ │ │ + strheq r4, [lr], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -189088,20 +189088,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 301810 │ │ │ │ umullseq r9, sl, r4, r3 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r0, lsr r7 │ │ │ │ - rsbeq r4, lr, ip, lsr r9 │ │ │ │ - rsbeq r4, lr, r4, ror #13 │ │ │ │ - rsbeq r4, lr, r8, lsr #18 │ │ │ │ - rsbeq r4, lr, r4, lsr #13 │ │ │ │ - strheq r4, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, lr, r0, ror #14 │ │ │ │ + rsbeq r4, lr, ip, ror #18 │ │ │ │ + rsbeq r4, lr, r4, lsl r7 │ │ │ │ + rsbeq r4, lr, r8, asr r9 │ │ │ │ + ldrdeq r4, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, lr, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 3019d0 │ │ │ │ ldr r6, [pc, #136] @ 3019d4 │ │ │ │ ldr r5, [pc, #136] @ 3019d8 │ │ │ │ @@ -189110,23 +189110,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3019b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189134,17 +189134,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq fp, r2, ip, asr r7 │ │ │ │ - rsbeq r4, lr, r8, asr #15 │ │ │ │ - ldrdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + addeq fp, r2, ip, lsl #15 │ │ │ │ + strdeq r4, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r4, lr, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -189172,15 +189172,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -189255,15 +189255,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -189272,15 +189272,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -189401,47 +189401,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 301c88 │ │ │ │ b 301d3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, sl, r0, lsl r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, sl, r0, ror #1 │ │ │ │ - addeq fp, r2, r4, lsl #13 │ │ │ │ - rsbeq r4, lr, r0, lsl r6 │ │ │ │ - ldrdeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0082b6b4 │ │ │ │ + rsbeq r4, lr, r0, asr #12 │ │ │ │ + rsbeq r4, lr, ip, lsl #14 │ │ │ │ addseq r9, sl, r4, rrx │ │ │ │ - rsbeq r4, lr, r4, ror r4 │ │ │ │ - rsbeq r4, lr, r0, ror #13 │ │ │ │ + rsbeq r4, lr, r4, lsr #9 │ │ │ │ + rsbeq r4, lr, r0, lsl r7 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r4, lr, r8, lsr #4 │ │ │ │ - rsbeq r4, lr, ip, lsr #9 │ │ │ │ + rsbeq r4, lr, r8, asr r2 │ │ │ │ + ldrdeq r4, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 301f98 │ │ │ │ ldr r5, [pc, #256] @ 301f9c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -189452,33 +189452,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [pc, #208] @ 301fa4 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 301f4c │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -189495,30 +189495,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq fp, r2, r0, lsl r2 │ │ │ │ - rsbeq r4, lr, r8, ror r2 │ │ │ │ - rsbeq r4, lr, ip, lsr #3 │ │ │ │ - rsbeq r4, lr, r4, ror #4 │ │ │ │ - addeq fp, r2, ip, asr #2 │ │ │ │ - rsbeq r4, lr, ip, asr #5 │ │ │ │ - rsbeq r4, lr, r4, lsr #32 │ │ │ │ + addeq fp, r2, r0, asr #4 │ │ │ │ + rsbeq r4, lr, r8, lsr #5 │ │ │ │ + ldrdeq r4, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x006e4294 │ │ │ │ + addeq fp, r2, ip, ror r1 │ │ │ │ + strdeq r4, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r4, lr, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 3024ec │ │ │ │ @@ -189542,15 +189542,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 302314 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -189584,15 +189584,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -189607,29 +189607,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -189638,15 +189638,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 3021cc │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 302430 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -189848,34 +189848,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3001e4 │ │ │ │ addseq r8, sl, r4, lsr fp │ │ │ │ addseq r8, sl, r0, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r2, r4, lsr #1 │ │ │ │ - rsbeq r4, lr, r0, lsl #2 │ │ │ │ - rsbeq r4, lr, ip, lsr r0 │ │ │ │ + ldrdeq fp, [r2], r4 │ │ │ │ + rsbeq r4, lr, r0, lsr r1 │ │ │ │ + rsbeq r4, lr, ip, rrx │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r3, lr, r4, lsl #27 │ │ │ │ - umulleq sl, r2, r4, lr │ │ │ │ - rsbeq r4, lr, r0, ror r0 │ │ │ │ + strheq r3, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + addeq sl, r2, r4, asr #29 │ │ │ │ + rsbeq r4, lr, r0, lsr #1 │ │ │ │ @ instruction: 0x009a88b0 │ │ │ │ - strheq r3, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, lr, r8, ror #25 │ │ │ │ addseq r8, sl, ip, lsr r8 │ │ │ │ - rsbeq r3, lr, ip, ror #30 │ │ │ │ - rsbeq r3, lr, r4, lsr #24 │ │ │ │ - rsbeq r3, lr, ip, asr #29 │ │ │ │ - rsbeq r3, lr, r8, asr #23 │ │ │ │ - ldrdeq sl, [r2], r8 │ │ │ │ - rsbeq r3, lr, r0, lsl #30 │ │ │ │ + @ instruction: 0x006e3f9c │ │ │ │ + rsbeq r3, lr, r4, asr ip │ │ │ │ + strdeq r3, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addeq sl, r2, r8, lsl #26 │ │ │ │ + rsbeq r3, lr, r0, lsr pc │ │ │ │ addseq r8, sl, r4, lsl #14 │ │ │ │ - rsbeq r3, lr, r0, lsl fp │ │ │ │ - addeq sl, r2, r4, lsr #24 │ │ │ │ - rsbeq r3, lr, r0, lsr lr │ │ │ │ + rsbeq r3, lr, r0, asr #22 │ │ │ │ + addeq sl, r2, r4, asr ip │ │ │ │ + rsbeq r3, lr, r0, ror #28 │ │ │ │ addseq r8, sl, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 3026e8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -189905,27 +189905,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 30262c │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 3025bc │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -189973,24 +189973,24 @@ │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 30270c │ │ │ │ ldr r2, [pc, #48] @ 302710 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 30268c │ │ │ │ addseq r8, sl, ip, lsr #11 │ │ │ │ - addeq sl, r2, ip, lsl #22 │ │ │ │ - rsbeq r3, lr, ip, ror fp │ │ │ │ - @ instruction: 0x006e3b90 │ │ │ │ + addeq sl, r2, ip, lsr fp │ │ │ │ + rsbeq r3, lr, ip, lsr #23 │ │ │ │ + rsbeq r3, lr, r0, asr #23 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r3, lr, ip, lsl #18 │ │ │ │ - addeq sl, r2, r4, lsr #20 │ │ │ │ - rsbeq r3, lr, r4, lsr #25 │ │ │ │ - strheq r3, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - addeq sl, r2, ip, asr #19 │ │ │ │ - rsbeq r3, lr, r0, lsr #24 │ │ │ │ + rsbeq r3, lr, ip, lsr r9 │ │ │ │ + addeq sl, r2, r4, asr sl │ │ │ │ + ldrdeq r3, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r3, lr, r4, ror #17 │ │ │ │ + strdeq sl, [r2], ip │ │ │ │ + rsbeq r3, lr, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 302a58 │ │ │ │ tst r2, #1 │ │ │ │ @@ -190038,30 +190038,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 302884 │ │ │ │ ldr r2, [pc, #544] @ 302a68 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -190195,31 +190195,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 3028bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, sl, r0, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, sl, ip, asr #7 │ │ │ │ - addeq sl, r2, r4, lsr r9 │ │ │ │ + addeq sl, r2, r4, ror #18 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r3, lr, r8, lsr #14 │ │ │ │ - rsbeq r3, lr, r8, lsr fp │ │ │ │ + rsbeq r3, lr, r8, asr r7 │ │ │ │ + rsbeq r3, lr, r8, ror #22 │ │ │ │ addseq r8, sl, r0, asr r2 │ │ │ │ - rsbeq r3, lr, r4, asr #12 │ │ │ │ - addeq sl, r2, ip, asr r7 │ │ │ │ - rsbeq r3, lr, r4, lsl sl │ │ │ │ - strdeq r3, [lr], #-84 @ 0xffffffac @ │ │ │ │ - addeq sl, r2, ip, lsl #14 │ │ │ │ - rsbeq r3, lr, r8, ror #19 │ │ │ │ - strheq r3, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq sl, r2, r4, asr #13 │ │ │ │ + rsbeq r3, lr, r4, ror r6 │ │ │ │ + addeq sl, r2, ip, lsl #15 │ │ │ │ + rsbeq r3, lr, r4, asr #20 │ │ │ │ + rsbeq r3, lr, r4, lsr #12 │ │ │ │ + addeq sl, r2, ip, lsr r7 │ │ │ │ + rsbeq r3, lr, r8, lsl sl │ │ │ │ + rsbeq r3, lr, r0, ror #11 │ │ │ │ + strdeq sl, [r2], r4 │ │ │ │ + @ instruction: 0x006e3994 │ │ │ │ + rsbeq r3, lr, r8, lsl #11 │ │ │ │ + addeq sl, r2, r0, lsr #13 │ │ │ │ rsbeq r3, lr, r4, ror #18 │ │ │ │ - rsbeq r3, lr, r8, asr r5 │ │ │ │ - addeq sl, r2, r0, ror r6 │ │ │ │ - rsbeq r3, lr, r4, lsr r9 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 302714 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190261,27 +190261,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 302b94 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, lr, ip, lsl #10 │ │ │ │ + rsbeq r3, lr, ip, lsr r5 │ │ │ │ │ │ │ │ 00302b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -190301,15 +190301,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 302c28 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 302bdc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -190319,17 +190319,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, r2, r4, ror #9 │ │ │ │ - rsbeq r3, lr, r4, asr r5 │ │ │ │ - rsbeq r3, lr, r8, ror #10 │ │ │ │ + addeq sl, r2, r4, lsl r5 │ │ │ │ + rsbeq r3, lr, r4, lsl #11 │ │ │ │ + @ instruction: 0x006e3598 │ │ │ │ │ │ │ │ 00302c50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 302cb8 │ │ │ │ @@ -190342,25 +190342,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sl, r2, r4, lsr r4 │ │ │ │ - ldrdeq r3, [lr], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x006e3494 │ │ │ │ + addeq sl, r2, r4, ror #8 │ │ │ │ + rsbeq r3, lr, r4, lsl #8 │ │ │ │ + rsbeq r3, lr, r4, asr #9 │ │ │ │ │ │ │ │ 00302cc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -190375,49 +190375,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x0082a3bc │ │ │ │ - rsbeq r3, lr, r0, ror #6 │ │ │ │ - rsbeq r3, lr, r0, lsr #8 │ │ │ │ + addeq sl, r2, ip, ror #7 │ │ │ │ + @ instruction: 0x006e3390 │ │ │ │ + rsbeq r3, lr, r0, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 302da0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, ip, ip, ror #16 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -190551,21 +190551,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 522700 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 302f4c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr ip, [pc, #252] @ 3030dc │ │ │ │ add ip, pc, ip │ │ │ │ b 302f9c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr ip, [pc, #232] @ 3030e0 │ │ │ │ add ip, pc, ip │ │ │ │ b 302f20 │ │ │ │ ldr r2, [pc, #224] @ 3030e4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -190591,31 +190591,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3030f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 302f04 │ │ │ │ ldr r0, [pc, #84] @ 3030f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 302f04 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r0, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sl, r4, asr #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -190623,16 +190623,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r5, r0, r8, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ umulleq r1, ip, ip, r5 │ │ │ │ - rsbeq r3, lr, r0, ror #18 │ │ │ │ - rsbeq r3, lr, ip, ror r9 │ │ │ │ + @ instruction: 0x006e3990 │ │ │ │ + rsbeq r3, lr, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190785,15 +190785,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 3032d4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #400] @ 303518 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303304 │ │ │ │ ldr r2, [pc, #388] @ 303524 │ │ │ │ @@ -190816,22 +190816,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 303530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 303304 │ │ │ │ ldr r2, [pc, #272] @ 303534 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3032e8 │ │ │ │ ldr r2, [pc, #240] @ 303528 │ │ │ │ @@ -190849,32 +190849,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 303538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3032e8 │ │ │ │ ldr r8, [pc, #144] @ 30353c │ │ │ │ mvn r5, #0 │ │ │ │ b 3032d4 │ │ │ │ ldr r0, [pc, #136] @ 303540 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3032e8 │ │ │ │ ldr r2, [pc, #116] @ 303544 │ │ │ │ ldr r3, [pc, #56] @ 30350c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -190882,58 +190882,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 303504 │ │ │ │ ldr r0, [pc, #84] @ 303548 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r4, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009a78f4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, sl, r8, lsl #16 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r1, r0, ip, ror #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, lr, r4, asr #12 │ │ │ │ + rsbeq r3, lr, r4, ror r6 │ │ │ │ andeq r2, r0, r8, ror #24 │ │ │ │ - rsbeq r3, lr, r0, lsl #12 │ │ │ │ + rsbeq r3, lr, r0, lsr r6 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r3, lr, ip, lsl #12 │ │ │ │ + rsbeq r3, lr, ip, lsr r6 │ │ │ │ addseq r7, sl, r4, asr #12 │ │ │ │ - rsbeq r3, lr, r8, lsl #11 │ │ │ │ + strheq r3, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 30361c │ │ │ │ ldr r2, [pc, #184] @ 303620 │ │ │ │ ldr r1, [pc, #184] @ 303624 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #152] @ 303628 │ │ │ │ ldr r1, [pc, #152] @ 30362c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #120] @ 303630 │ │ │ │ ldr r2, [pc, #120] @ 303634 │ │ │ │ ldr r3, [pc, #120] @ 303638 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -190941,31 +190941,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 30363c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #72] @ 303640 │ │ │ │ ldr r1, [pc, #72] @ 303644 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - addeq r9, r2, r4, lsr #25 │ │ │ │ - rsbeq r5, sp, r0, asr r2 │ │ │ │ - rsbseq r2, r7, r4, lsl #16 │ │ │ │ - rsbeq r2, lr, ip, lsl #23 │ │ │ │ - rsbeq r2, lr, r0, lsr #23 │ │ │ │ + b 74c2e8 │ │ │ │ + ldrdeq r9, [r2], r4 │ │ │ │ + rsbeq r5, sp, r0, lsl #5 │ │ │ │ + rsbseq r2, r7, r4, lsr r8 │ │ │ │ + strheq r2, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r2, [lr], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ addeq r0, ip, ip, ror #31 │ │ │ │ ldrheq sp, [r7], r8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -191044,28 +191044,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3037c0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 303874 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 30393c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 9b2440 │ │ │ │ + bl 9b2470 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 303804 │ │ │ │ ldr r2, [pc, #356] @ 303940 │ │ │ │ ldr r3, [pc, #336] @ 303930 │ │ │ │ @@ -191105,15 +191105,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ b 3037c0 │ │ │ │ ldr r2, [pc, #192] @ 30394c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 303768 │ │ │ │ ldr r2, [pc, #176] @ 303950 │ │ │ │ @@ -191131,45 +191131,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 303958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 303768 │ │ │ │ ldr r0, [pc, #72] @ 30395c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 303768 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, sl, r0, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, sl, r4, ror #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq r7, sl, r8, lsr r3 │ │ │ │ addseq r7, sl, r8, lsl #6 │ │ │ │ @ instruction: 0x009a72d8 │ │ │ │ andeq r4, r0, ip, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, lr, r8, ror #3 │ │ │ │ - rsbeq r3, lr, r4, lsl #4 │ │ │ │ + rsbeq r3, lr, r8, lsl r2 │ │ │ │ + rsbeq r3, lr, r4, lsr r2 │ │ │ │ ldr ip, [pc, #368] @ 303ad8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 303adc │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -191258,15 +191258,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 303af0 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 3039e4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r9, r2, ip, lsl r8 │ │ │ │ + addeq r9, r2, ip, asr #16 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedae5a0 <__bss_end__@@Base+0xfdffbc30> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -191333,17 +191333,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 303b24 │ │ │ │ @ instruction: 0x009a6ffc │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r2, lr, r8, lsr #7 │ │ │ │ - addeq r9, r2, r8, lsr #12 │ │ │ │ - rsbseq r7, r3, ip, asr #17 │ │ │ │ + ldrdeq r2, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + addeq r9, r2, r8, asr r6 │ │ │ │ + ldrsheq r7, [r3], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 30431c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -191353,15 +191353,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 304328 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -191785,55 +191785,55 @@ │ │ │ │ b 30429c │ │ │ │ ldr lr, [pc, #140] @ 304398 │ │ │ │ add lr, pc, lr │ │ │ │ b 30428c │ │ │ │ ldr ip, [pc, #132] @ 30439c │ │ │ │ add ip, pc, ip │ │ │ │ b 30427c │ │ │ │ - ldrdeq r9, [r2], r4 │ │ │ │ - rsbeq r2, lr, r8, lsl #30 │ │ │ │ - rsbeq r2, lr, r8, lsl pc │ │ │ │ + addeq r9, r2, r4, lsl #12 │ │ │ │ + rsbeq r2, lr, r8, lsr pc │ │ │ │ + rsbeq r2, lr, r8, asr #30 │ │ │ │ addseq r6, sl, ip, lsl #29 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r2, lr, r0, lsr r2 │ │ │ │ - rsbeq r2, lr, r4, asr #28 │ │ │ │ - ldrdeq r2, [lr], #-16 @ │ │ │ │ - rsbseq r3, r5, r4, lsl #4 │ │ │ │ - strdeq r9, [r2], ip │ │ │ │ - rsbeq r2, lr, r4, lsl #3 │ │ │ │ - addeq r9, r2, r0, ror #7 │ │ │ │ - rsbeq r2, lr, r0, asr #26 │ │ │ │ - rsbeq r2, lr, r0, lsl r1 │ │ │ │ - rsbeq r1, lr, ip, lsr #30 │ │ │ │ - addeq r9, r2, r0, lsr #3 │ │ │ │ - @ instruction: 0x006e2b94 │ │ │ │ - rsbeq r1, lr, r4, lsl #29 │ │ │ │ - @ instruction: 0x006e2a98 │ │ │ │ - rsbeq r1, lr, ip, lsr sp │ │ │ │ - rsbseq r2, r1, r4, lsl #4 │ │ │ │ - rsbseq pc, r8, r4, lsr #2 │ │ │ │ - rsbseq lr, r1, r0, lsr #22 │ │ │ │ - rsbseq r1, r8, ip, lsr #6 │ │ │ │ - @ instruction: 0x006e2898 │ │ │ │ - rsbeq r2, lr, r8, lsl r9 │ │ │ │ + rsbeq r2, lr, r0, ror #4 │ │ │ │ + rsbeq r2, lr, r4, ror lr │ │ │ │ + rsbeq r2, lr, r0, lsl #4 │ │ │ │ + rsbseq r3, r5, r4, lsr r2 │ │ │ │ + addeq r9, r2, ip, lsr #8 │ │ │ │ + strheq r2, [lr], #-20 @ 0xffffffec @ │ │ │ │ + addeq r9, r2, r0, lsl r4 │ │ │ │ + rsbeq r2, lr, r0, ror sp │ │ │ │ + rsbeq r2, lr, r0, asr #2 │ │ │ │ + rsbeq r1, lr, ip, asr pc │ │ │ │ + ldrdeq r9, [r2], r0 │ │ │ │ + rsbeq r2, lr, r4, asr #23 │ │ │ │ + strheq r1, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, lr, r8, asr #21 │ │ │ │ + rsbeq r1, lr, ip, ror #26 │ │ │ │ + rsbseq r2, r1, r4, lsr r2 │ │ │ │ + rsbseq pc, r8, r4, asr r1 @ │ │ │ │ + rsbseq lr, r1, r0, asr fp │ │ │ │ + rsbseq r1, r8, ip, asr r3 │ │ │ │ + rsbeq r2, lr, r8, asr #17 │ │ │ │ + rsbeq r2, lr, r8, asr #18 │ │ │ │ + @ instruction: 0x006e2894 │ │ │ │ + ldrsheq fp, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, lr, ip, ror r8 │ │ │ │ + rsbeq r2, lr, r0, ror r8 │ │ │ │ rsbeq r2, lr, r4, ror #16 │ │ │ │ - rsbseq fp, r7, ip, asr #29 │ │ │ │ - rsbeq r2, lr, ip, asr #16 │ │ │ │ - rsbeq r2, lr, r0, asr #16 │ │ │ │ - rsbeq r2, lr, r4, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -191851,22 +191851,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 304500 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -191924,28 +191924,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b2440 │ │ │ │ + b 9b2470 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6d58 <__bss_end__@@Base+0xfdc043e8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -191962,22 +191962,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3046b4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -192034,15 +192034,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9b2440 │ │ │ │ + b 9b2470 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9b6f10 <__bss_end__@@Base+0xfdc045a0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192054,138 +192054,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #100] @ 3047c0 │ │ │ │ ldr r1, [pc, #100] @ 3047c4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #68] @ 3047c8 │ │ │ │ ldr r3, [pc, #68] @ 3047cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r8, [r2], r8 @ │ │ │ │ - rsbeq r4, sp, r4, lsl #1 │ │ │ │ - rsbseq r1, r7, r8, lsr r6 │ │ │ │ - rsbeq r1, lr, r0, asr #19 │ │ │ │ - ldrdeq r1, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + addeq r8, r2, r8, lsl #22 │ │ │ │ + strheq r4, [sp], #-4 @ │ │ │ │ + rsbseq r1, r7, r8, ror #12 │ │ │ │ + strdeq r1, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, lr, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - strheq r2, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, lr, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 30486c │ │ │ │ ldr r2, [pc, #132] @ 304870 │ │ │ │ ldr r1, [pc, #132] @ 304874 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #100] @ 304878 │ │ │ │ ldr r1, [pc, #100] @ 30487c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #68] @ 304880 │ │ │ │ ldr r3, [pc, #68] @ 304884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r2, r0, lsr #20 │ │ │ │ - rsbeq r3, sp, ip, asr #31 │ │ │ │ - rsbseq r1, r7, r0, lsl #11 │ │ │ │ - rsbeq r1, lr, r8, lsl #18 │ │ │ │ - rsbeq r1, lr, ip, lsl r9 │ │ │ │ + addeq r8, r2, r0, asr sl │ │ │ │ + strdeq r3, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrheq r1, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r1, lr, r8, lsr r9 │ │ │ │ + rsbeq r1, lr, ip, asr #18 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - rsbeq r2, lr, r8, lsr #8 │ │ │ │ + rsbeq r2, lr, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 304924 │ │ │ │ ldr r2, [pc, #132] @ 304928 │ │ │ │ ldr r1, [pc, #132] @ 30492c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #100] @ 304930 │ │ │ │ ldr r1, [pc, #100] @ 304934 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #68] @ 304938 │ │ │ │ ldr r3, [pc, #68] @ 30493c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r2, r8, ror #18 │ │ │ │ - rsbeq r3, sp, r4, lsl pc │ │ │ │ - rsbseq r1, r7, r8, asr #9 │ │ │ │ - rsbeq r1, lr, r0, asr r8 │ │ │ │ - rsbeq r1, lr, r4, ror #16 │ │ │ │ + umulleq r8, r2, r8, r9 │ │ │ │ + rsbeq r3, sp, r4, asr #30 │ │ │ │ + ldrsheq r1, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r1, lr, r0, lsl #17 │ │ │ │ + @ instruction: 0x006e1894 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - rsbeq r2, lr, r0, lsr #7 │ │ │ │ + ldrdeq r2, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 304bb0 │ │ │ │ @@ -192314,47 +192314,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 304bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 304aa0 │ │ │ │ ldr r5, [pc, #72] @ 304bdc │ │ │ │ mvn r4, #0 │ │ │ │ b 304a8c │ │ │ │ ldr r0, [pc, #64] @ 304be0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 304aa0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a61b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, sl, r0, ror r1 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, sl, r0, asr r0 │ │ │ │ andeq r2, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, lr, r8, lsl pc │ │ │ │ + rsbeq r1, lr, r8, asr #30 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - rsbeq r1, lr, r8, lsr #30 │ │ │ │ + rsbeq r1, lr, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 304cb0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -192364,15 +192364,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -192398,32 +192398,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r2, r8, lsl #12 │ │ │ │ - rsbeq r1, lr, ip, asr #30 │ │ │ │ - rsbeq r1, lr, ip, lsr pc │ │ │ │ + addeq r8, r2, r8, lsr r6 │ │ │ │ + rsbeq r1, lr, ip, ror pc │ │ │ │ + rsbeq r1, lr, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 304da0 │ │ │ │ ldr r2, [pc, #204] @ 304da4 │ │ │ │ ldr r1, [pc, #204] @ 304da8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #172] @ 304dac │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304d64 │ │ │ │ @@ -192458,36 +192458,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 304db8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 304d14 │ │ │ │ - addeq r8, r2, r8, lsr r5 │ │ │ │ - rsbeq r1, lr, ip, ror #28 │ │ │ │ - rsbeq r1, lr, r0, lsl #29 │ │ │ │ + addeq r8, r2, r8, ror #10 │ │ │ │ + @ instruction: 0x006e1e9c │ │ │ │ + strheq r1, [lr], #-224 @ 0xffffff20 @ │ │ │ │ addseq r5, sl, r8, lsl lr │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r1, lr, r4, lsl #4 │ │ │ │ - rsbseq r6, r3, r0, lsr r7 │ │ │ │ + rsbeq r1, lr, r4, lsr r2 │ │ │ │ + rsbseq r6, r3, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 304ed0 │ │ │ │ ldr r2, [pc, #252] @ 304ed4 │ │ │ │ ldr r1, [pc, #252] @ 304ed8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #220] @ 304edc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304e94 │ │ │ │ @@ -192498,15 +192498,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 304e64 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 304e4c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 304e8c │ │ │ │ @@ -192534,22 +192534,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 304eec │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 24abf0 <__fprintf_chk@plt> │ │ │ │ b 304e14 │ │ │ │ - addeq r8, r2, r8, lsr r4 │ │ │ │ - rsbeq r1, lr, ip, ror #26 │ │ │ │ - rsbeq r1, lr, r0, lsl #27 │ │ │ │ + addeq r8, r2, r8, ror #8 │ │ │ │ + @ instruction: 0x006e1d9c │ │ │ │ + strheq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ addseq r5, sl, r8, lsl sp │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrdeq r1, [lr], #-4 @ │ │ │ │ - rsbseq r6, r3, r0, lsl #12 │ │ │ │ + rsbeq r1, lr, r4, lsl #2 │ │ │ │ + rsbseq r6, r3, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 305174 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -192558,15 +192558,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 30517c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 305180 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 305184 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -192579,15 +192579,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 30510c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -192643,15 +192643,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -192675,15 +192675,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ b 305088 │ │ │ │ ldr r2, [pc, #128] @ 305194 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 305198 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -192703,28 +192703,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3051a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3051ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r8, r2, r8, lsl #6 │ │ │ │ - rsbeq r1, lr, r4, lsr ip │ │ │ │ - rsbeq r1, lr, r8, asr #24 │ │ │ │ + addeq r8, r2, r8, lsr r3 │ │ │ │ + rsbeq r1, lr, r4, ror #24 │ │ │ │ + rsbeq r1, lr, r8, ror ip │ │ │ │ @ instruction: 0x009a5bd8 │ │ │ │ - rsbeq r1, lr, r0, lsl r0 │ │ │ │ + rsbeq r1, lr, r0, asr #32 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r0, lr, ip, asr lr │ │ │ │ - rsbeq r1, lr, ip, lsl #23 │ │ │ │ - strheq r8, [r2], r4 │ │ │ │ - strdeq r1, [lr], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, lr, r8, ror #22 │ │ │ │ + rsbeq r0, lr, ip, lsl #29 │ │ │ │ + strheq r1, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + addeq r8, r2, r4, ror #1 │ │ │ │ + rsbeq r1, lr, r0, lsr #20 │ │ │ │ + @ instruction: 0x006e1b98 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305234 │ │ │ │ ldr r2, [pc, #108] @ 305238 │ │ │ │ @@ -192734,15 +192734,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305224 │ │ │ │ ldr r3, [pc, #52] @ 305240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -192751,17 +192751,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304ef0 │ │ │ │ ldr r3, [pc, #24] @ 305244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 305210 │ │ │ │ - addeq r8, r2, r8, asr #32 │ │ │ │ - rsbeq r1, lr, r4, ror r9 │ │ │ │ - rsbeq r1, lr, r4, lsl #19 │ │ │ │ + addeq r8, r2, r8, ror r0 │ │ │ │ + rsbeq r1, lr, r4, lsr #19 │ │ │ │ + strheq r1, [lr], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq pc, [fp], ip │ │ │ │ @ instruction: 0x008bf3bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3052cc │ │ │ │ @@ -192772,15 +192772,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3052bc │ │ │ │ ldr r3, [pc, #52] @ 3052d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -192789,17 +192789,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304ef0 │ │ │ │ ldr r3, [pc, #24] @ 3052dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3052a8 │ │ │ │ - @ instruction: 0x00827fb0 │ │ │ │ - ldrdeq r1, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, lr, ip, ror #17 │ │ │ │ + addeq r7, r2, r0, ror #31 │ │ │ │ + rsbeq r1, lr, ip, lsl #18 │ │ │ │ + rsbeq r1, lr, ip, lsl r9 │ │ │ │ addeq pc, fp, r4, asr #6 │ │ │ │ addeq pc, fp, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 305364 │ │ │ │ @@ -192810,15 +192810,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 305354 │ │ │ │ ldr r3, [pc, #52] @ 305370 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -192827,24 +192827,24 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 304ef0 │ │ │ │ ldr r3, [pc, #24] @ 305374 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 305340 │ │ │ │ - addeq r7, r2, r8, lsl pc │ │ │ │ - rsbeq r1, lr, r4, asr #16 │ │ │ │ - rsbeq r1, lr, r4, asr r8 │ │ │ │ + addeq r7, r2, r8, asr #30 │ │ │ │ + rsbeq r1, lr, r4, ror r8 │ │ │ │ + rsbeq r1, lr, r4, lsl #17 │ │ │ │ addeq pc, fp, ip, lsr #5 │ │ │ │ addeq pc, fp, ip, lsl #5 │ │ │ │ ldrb r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 30538c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq pc, fp, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #168] @ 305450 │ │ │ │ mov r4, r0 │ │ │ │ @@ -192902,43 +192902,43 @@ │ │ │ │ ldr r1, [pc, #132] @ 305500 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #104] @ 305504 │ │ │ │ ldr r3, [pc, #104] @ 305508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #84] @ 30550c │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r8, r2, r0, lsl r2 │ │ │ │ - rsbeq r3, sp, r0, asr #6 │ │ │ │ - ldrsheq r0, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + addeq r8, r2, r0, asr #4 │ │ │ │ + rsbeq r3, sp, r0, ror r3 │ │ │ │ + rsbseq r0, r7, r4, lsr #18 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ addeq pc, fp, r0, lsr r7 @ │ │ │ │ addseq fp, r7, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193003,15 +193003,15 @@ │ │ │ │ ldr r1, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ b 305638 │ │ │ │ ldr r0, [r4, #2100] @ 0x834 │ │ │ │ ldr r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ sub r6, r6, r7 │ │ │ │ cmp r6, #0 │ │ │ │ str r1, [r4, #2100] @ 0x834 │ │ │ │ ble 30565c │ │ │ │ sub r2, r5, r1 │ │ │ │ cmp r2, r6 │ │ │ │ add r1, r1, #276 @ 0x114 │ │ │ │ @@ -193045,19 +193045,19 @@ │ │ │ │ lsl r8, r8, #8 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ add r1, pc, #148 @ 0x94 │ │ │ │ ldrd r0, [r1] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [r4, #2100] @ 0x834 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #140] @ 30576c │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldr r3, [pc, #136] @ 305770 │ │ │ │ mul r1, r8, r0 │ │ │ │ umull r2, r1, r3, r1 │ │ │ │ lsr r1, r1, #19 │ │ │ │ add r1, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -193110,25 +193110,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #316] @ 305900 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #296] @ 305904 │ │ │ │ ldr r1, [pc, #296] @ 305908 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #272] @ 0x110 │ │ │ │ mov r4, r0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a5198 │ │ │ │ @@ -193182,25 +193182,25 @@ │ │ │ │ bne 30584c │ │ │ │ ldr r1, [pc, #56] @ 305918 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 51f654 │ │ │ │ b 30584c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - strdeq r7, [r2], ip │ │ │ │ + addeq r7, r2, ip, lsr #30 │ │ │ │ addseq r5, sl, r8, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, sp, ip, lsr #30 │ │ │ │ - rsbeq pc, sp, r8, lsl #31 │ │ │ │ - rsbeq r1, lr, r0, asr #12 │ │ │ │ - rsbeq r1, lr, r0, asr r6 │ │ │ │ - rsbeq r1, lr, ip, lsl #12 │ │ │ │ + rsbeq pc, sp, ip, asr pc @ │ │ │ │ + strheq pc, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, lr, r0, ror r6 │ │ │ │ + rsbeq r1, lr, r0, lsl #13 │ │ │ │ + rsbeq r1, lr, ip, lsr r6 │ │ │ │ addseq r5, sl, r0, asr #5 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - rsbeq r1, lr, r0, ror #10 │ │ │ │ + @ instruction: 0x006e1590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3059f0 │ │ │ │ ldr r2, [pc, #188] @ 3059f4 │ │ │ │ ldr r1, [pc, #188] @ 3059f8 │ │ │ │ @@ -193208,15 +193208,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #152] @ 3059fc │ │ │ │ ldr r3, [pc, #152] @ 305a00 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ @@ -193224,45 +193224,45 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [pc, #100] @ 305a08 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #96] @ 305a0c │ │ │ │ ldr r1, [pc, #96] @ 305a10 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ ldr ip, [r5, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758288 │ │ │ │ + bl 7582b8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r2, r4, asr sp │ │ │ │ - ldrdeq r1, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r1, lr, r8, ror #9 │ │ │ │ + addeq r7, r2, r4, lsl #27 │ │ │ │ + rsbeq r1, lr, r8, lsl #10 │ │ │ │ + rsbeq r1, lr, r8, lsl r5 │ │ │ │ addeq pc, fp, r4, ror #4 │ │ │ │ - ldrdeq r1, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r1, lr, r0, lsl #10 │ │ │ │ umullseq r5, sl, r8, r1 │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - rsbeq r1, lr, r0, lsr #9 │ │ │ │ - rsbeq r3, pc, r8, lsr r9 @ │ │ │ │ + ldrdeq r1, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r3, pc, r8, ror #18 │ │ │ │ str r2, [r0, #592] @ 0x250 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #592] @ 0x250 │ │ │ │ add r0, r0, r3 │ │ │ │ ldrb r0, [r0, #596] @ 0x254 │ │ │ │ @@ -193274,40 +193274,40 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 305a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r3, [pc, #28] @ 305a88 │ │ │ │ ldr r1, [pc, #28] @ 305a8c │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ b 2f66c0 │ │ │ │ addeq pc, fp, ip, lsl #4 │ │ │ │ - rsbeq r1, lr, r4, lsl r4 │ │ │ │ - rsbeq r1, lr, r4, lsl r4 │ │ │ │ + rsbeq r1, lr, r4, asr #8 │ │ │ │ + rsbeq r1, lr, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 305b14 │ │ │ │ ldr r2, [pc, #108] @ 305b18 │ │ │ │ ldr r1, [pc, #108] @ 305b1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #80] @ 305b20 │ │ │ │ ldr ip, [pc, #80] @ 305b24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, #76] @ 305b28 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193318,27 +193318,27 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #6 │ │ │ │ str lr, [r0, #56] @ 0x38 │ │ │ │ str ip, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - addeq r7, r2, r0, ror #29 │ │ │ │ - rsbeq r2, sp, ip, lsl #26 │ │ │ │ - rsbseq r0, r7, r0, asr #5 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq r7, r2, r0, lsl pc │ │ │ │ + rsbeq r2, sp, ip, lsr sp │ │ │ │ + ldrsheq r0, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r0, r4, asr #29 │ │ │ │ umulleq pc, fp, r0, r1 @ │ │ │ │ - rsbeq r1, lr, r8, lsr #7 │ │ │ │ + ldrdeq r1, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ addseq fp, r7, r8, lsl r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str r1, [r3, #216] @ 0xd8 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r2, r1 │ │ │ │ sub r3, r1, r3 │ │ │ │ @@ -193382,24 +193382,24 @@ │ │ │ │ lslne r5, r5, #7 │ │ │ │ tst r3, #1 │ │ │ │ beq 305b9c │ │ │ │ bic r3, r3, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 305b9c │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ tst r3, #2 │ │ │ │ beq 305b98 │ │ │ │ bic r3, r3, #2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 305b98 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305c7c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ @@ -193420,19 +193420,19 @@ │ │ │ │ b 305b9c │ │ │ │ ldr r1, [pc, #28] @ 305cb4 │ │ │ │ ldr r0, [pc, #28] @ 305cb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f654 │ │ │ │ b 305c88 │ │ │ │ - addeq r7, r2, ip, asr fp │ │ │ │ - rsbeq r1, lr, r0, asr #6 │ │ │ │ - strdeq r1, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, lr, ip, lsl #4 │ │ │ │ - rsbeq r1, lr, r4, ror #3 │ │ │ │ + addeq r7, r2, ip, lsl #23 │ │ │ │ + rsbeq r1, lr, r0, ror r3 │ │ │ │ + rsbeq r1, lr, r0, lsr #6 │ │ │ │ + rsbeq r1, lr, ip, lsr r2 │ │ │ │ + rsbeq r1, lr, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ @@ -193532,30 +193532,30 @@ │ │ │ │ tst r0, #2048 @ 0x800 │ │ │ │ beq 305dd8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 305f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305dd8 │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, r3 │ │ │ │ bne 305e40 │ │ │ │ b 305dd8 │ │ │ │ ldr r3, [pc, #112] @ 305efc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 305dd8 │ │ │ │ ldr r0, [pc, #100] @ 305f04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #592] @ 0x250 │ │ │ │ b 305dd8 │ │ │ │ mov r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r4, r6 │ │ │ │ strb r5, [r4, #596] @ 0x254 │ │ │ │ b 305de0 │ │ │ │ @@ -193566,49 +193566,49 @@ │ │ │ │ mov r3, #9 │ │ │ │ b 305eb4 │ │ │ │ ldr r0, [pc, #36] @ 305f08 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ @ instruction: 0x009a4db8 │ │ │ │ - addeq r7, r2, sl, asr #18 │ │ │ │ + addeq r7, r2, sl, ror r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x006e109c │ │ │ │ - rsbeq r1, lr, ip, asr #32 │ │ │ │ - rsbeq r1, lr, r8, asr r0 │ │ │ │ + rsbeq r1, lr, ip, asr #1 │ │ │ │ + rsbeq r1, lr, ip, ror r0 │ │ │ │ + rsbeq r1, lr, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 305f70 │ │ │ │ ldr r2, [pc, #76] @ 305f74 │ │ │ │ ldr r1, [pc, #76] @ 305f78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r0, #204] @ 0xcc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r7, r2, r8, ror #20 │ │ │ │ - rsbeq r1, lr, r0, asr #32 │ │ │ │ - rsbeq r0, lr, r8, asr #30 │ │ │ │ + umulleq r7, r2, r8, sl │ │ │ │ + rsbeq r1, lr, r0, ror r0 │ │ │ │ + rsbeq r0, lr, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r6, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -193616,25 +193616,25 @@ │ │ │ │ ldrne r7, [r0, #132] @ 0x84 │ │ │ │ moveq r6, r3 │ │ │ │ ldreq r7, [r0, #128] @ 0x80 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #116] @ 306038 │ │ │ │ ldr r2, [pc, #116] @ 30603c │ │ │ │ ldr r1, [pc, #116] @ 306040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #568] @ 0x238 │ │ │ │ beq 306014 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ @@ -193648,17 +193648,17 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #584] @ 0x248 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 523348 │ │ │ │ - addeq r7, r2, r8, asr #19 │ │ │ │ - rsbeq pc, sp, r8, ror r7 @ │ │ │ │ - rsbeq pc, sp, ip, lsl #15 │ │ │ │ + strdeq r7, [r2], r8 │ │ │ │ + rsbeq pc, sp, r8, lsr #15 │ │ │ │ + strheq pc, [sp], #-124 @ 0xffffff84 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #252] @ 306158 │ │ │ │ ldr r3, [pc, #252] @ 30615c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193724,15 +193724,15 @@ │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 3060ac │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a4ab8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, sl, r4, asr sl │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ - rsbeq r0, lr, ip, asr #26 │ │ │ │ + rsbeq r0, lr, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #188] @ 306240 │ │ │ │ ldr r3, [pc, #188] @ 306244 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -193781,15 +193781,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ b 305f7c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, sl, r0, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ - @ instruction: 0x006e0c98 │ │ │ │ + rsbeq r0, lr, r8, asr #25 │ │ │ │ addseq r4, sl, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r5, [r4, #610] @ 0x262 │ │ │ │ @@ -193810,15 +193810,15 @@ │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ beq 3063a0 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #308] @ 306404 │ │ │ │ cmp r0, r3 │ │ │ │ ble 3063b4 │ │ │ │ ldr r9, [pc, #300] @ 306408 │ │ │ │ cmp r0, r9 │ │ │ │ bgt 306368 │ │ │ │ @@ -193862,15 +193862,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r0, r9 │ │ │ │ beq 3062e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 306410 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ mov r0, r9 │ │ │ │ b 3062e0 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3062c8 │ │ │ │ ldr r0, [pc, #96] @ 306414 │ │ │ │ @@ -193881,32 +193881,32 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ ldreq r0, [pc, #76] @ 306418 │ │ │ │ beq 3062e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 30641c │ │ │ │ ldr r2, [pc, #60] @ 306418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [pc, #48] @ 306418 │ │ │ │ ldr r5, [r4, #160] @ 0xa0 │ │ │ │ b 3062e0 │ │ │ │ ldr r0, [pc, #44] @ 306420 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30633c │ │ │ │ addseq r4, sl, r8, lsl #17 │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r0, lr, r8, lsr #24 │ │ │ │ + rsbeq r0, lr, r8, asr ip │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - rsbeq r0, lr, ip, lsr #23 │ │ │ │ - strdeq r0, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + ldrdeq r0, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r0, lr, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #332] @ 306588 │ │ │ │ ldr r3, [pc, #332] @ 30658c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -193914,15 +193914,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306568 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r3, r4, #560 @ 0x230 │ │ │ │ @@ -193982,25 +193982,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 306470 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a46d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ - rsbeq r0, lr, r4, lsl #19 │ │ │ │ + strheq r0, [lr], #-148 @ 0xffffff6c @ │ │ │ │ addseq r4, sl, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -194022,25 +194022,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r8, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r0, #20 │ │ │ │ ldr r0, [r8, #148] @ 0x94 │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #264] @ 306724 │ │ │ │ ldr r2, [pc, #264] @ 306728 │ │ │ │ ldr r1, [pc, #264] @ 30672c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add fp, sp, #20 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a890 │ │ │ │ @@ -194060,15 +194060,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r8, #584] @ 0x248 │ │ │ │ bl 522cf4 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, r0 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ cmp r9, #0 │ │ │ │ sub r5, r5, r9 │ │ │ │ add r7, r7, r9 │ │ │ │ mov r4, r1 │ │ │ │ beq 3066c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30665c │ │ │ │ @@ -194091,17 +194091,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, sl, r4, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r7, r2, r0, ror r3 │ │ │ │ - rsbeq pc, sp, r4, lsr #2 │ │ │ │ - rsbeq pc, sp, r8, lsr r1 @ │ │ │ │ + addeq r7, r2, r0, lsr #7 │ │ │ │ + rsbeq pc, sp, r4, asr r1 @ │ │ │ │ + rsbeq pc, sp, r8, ror #2 │ │ │ │ addseq r4, sl, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ @@ -194136,15 +194136,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ bl 3065a0 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ sub r3, r3, r8 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ble 306810 │ │ │ │ mov r0, r5 │ │ │ │ @@ -194158,15 +194158,15 @@ │ │ │ │ ldrb r3, [r4, #726] @ 0x2d6 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r6, [r4, #176] @ 0xb0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3068c4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt 3067f4 │ │ │ │ ldr r2, [r4, #180] @ 0xb4 │ │ │ │ @@ -194188,29 +194188,29 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3067f4 │ │ │ │ ldr r0, [pc, #68] @ 3068e0 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3067f4 │ │ │ │ ldr r3, [r4, #564] @ 0x234 │ │ │ │ mov r2, r6 │ │ │ │ cmp r2, r3 │ │ │ │ blt 3067b4 │ │ │ │ b 3067a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 305f7c │ │ │ │ str r6, [r4, #196] @ 0xc4 │ │ │ │ b 306840 │ │ │ │ @ instruction: 0x009a43bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r0, lr, ip, ror r7 │ │ │ │ + rsbeq r0, lr, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #152] @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -194245,18 +194245,18 @@ │ │ │ │ bne 306924 │ │ │ │ ldr r1, [pc, #24] @ 306994 │ │ │ │ ldr r0, [pc, #24] @ 306998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f654 │ │ │ │ b 306938 │ │ │ │ - strdeq r0, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r0, lr, r0, lsr #10 │ │ │ │ - ldrdeq r0, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r0, lr, r0, lsl #10 │ │ │ │ + rsbeq r0, lr, r4, lsr #14 │ │ │ │ + rsbeq r0, lr, r0, asr r5 │ │ │ │ + rsbeq r0, lr, r4, lsl #14 │ │ │ │ + rsbeq r0, lr, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #788] @ 306cc8 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -194265,30 +194265,30 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #748] @ 306cd4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r9, [pc, #740] @ 306cd8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a55a4 │ │ │ │ ldr r2, [pc, #728] @ 306cdc │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 523b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 306a58 │ │ │ │ @@ -194346,15 +194346,15 @@ │ │ │ │ ldr r3, [pc, #472] @ 306ce4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #588] @ 0x24c │ │ │ │ beq 306c88 │ │ │ │ ldr r3, [pc, #432] @ 306ce8 │ │ │ │ ldr r1, [pc, #432] @ 306cec │ │ │ │ ldr r5, [pc, #432] @ 306cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -194369,35 +194369,35 @@ │ │ │ │ str r4, [sp] │ │ │ │ add r5, pc, r5 │ │ │ │ bl 3a52b0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r8, [pc, #352] @ 306cfc │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ ldr r9, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ blx r9 │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #22 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #128] @ 0x80 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #144] @ 0x90 │ │ │ │ blx r5 │ │ │ │ mov r3, #1 │ │ │ │ @@ -194427,15 +194427,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 306d10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194446,44 +194446,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #116] @ 306d20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 306b30 │ │ │ │ ldr r0, [pc, #100] @ 306d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 306c2c │ │ │ │ - ldrdeq r6, [r2], ip │ │ │ │ - rsbeq lr, sp, r4, lsl #27 │ │ │ │ - rsbeq lr, sp, r8, lsr #26 │ │ │ │ - @ instruction: 0x006e0498 │ │ │ │ + addeq r7, r2, ip │ │ │ │ + strheq lr, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, sp, r8, asr sp │ │ │ │ + rsbeq r0, lr, r8, asr #9 │ │ │ │ addseq r4, sl, r4, lsr #2 │ │ │ │ - rsbeq r0, lr, r0, ror r5 │ │ │ │ - addeq r6, r2, r6, lsr ip │ │ │ │ + rsbeq r0, lr, r0, lsr #11 │ │ │ │ + addeq r6, r2, r6, ror #24 │ │ │ │ @ instruction: 0xfffff01c │ │ │ │ addeq lr, fp, r0, lsr #2 │ │ │ │ - rsbeq r0, lr, r4, asr #6 │ │ │ │ - addeq r6, r2, ip, lsr #28 │ │ │ │ - rsbeq lr, sp, r0, ror #23 │ │ │ │ - strdeq lr, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r0, lr, r4, ror r3 │ │ │ │ + addeq r6, r2, ip, asr lr │ │ │ │ + rsbeq lr, sp, r0, lsl ip │ │ │ │ + rsbeq lr, sp, r4, lsr #24 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r6, r2, r4, asr #26 │ │ │ │ - rsbeq lr, sp, r4, lsl sp │ │ │ │ - rsbeq r0, lr, r0, lsr #6 │ │ │ │ + addeq r6, r2, r4, ror sp │ │ │ │ + rsbeq lr, sp, r4, asr #26 │ │ │ │ + rsbeq r0, lr, r0, asr r3 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - strdeq r6, [r2], r8 │ │ │ │ - ldrdeq r0, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r0, lr, r8, asr #5 │ │ │ │ + addeq r6, r2, r8, lsr #26 │ │ │ │ + rsbeq r0, lr, ip, lsl #8 │ │ │ │ + strdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbeq r0, lr, r8, lsr #7 │ │ │ │ + ldrdeq r0, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #3556] @ 307b24 │ │ │ │ ldr r3, [pc, #3556] @ 307b28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -194580,15 +194580,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ecc │ │ │ │ ldr r0, [pc, #3192] @ 307b3c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ b 306d7c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ addls r1, r3, #1 │ │ │ │ @@ -194627,15 +194627,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f94 │ │ │ │ ldr r0, [pc, #3016] @ 307b48 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 306ed4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #204] @ 0xcc │ │ │ │ b 306d7c │ │ │ │ ldr r2, [pc, #2980] @ 307b4c │ │ │ │ @@ -194670,27 +194670,27 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 307a88 │ │ │ │ ldr r0, [pc, #2868] @ 307b5c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #2808] @ 307b38 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ beq 306ed4 │ │ │ │ ldr r0, [pc, #2824] @ 307b60 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30708c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -194749,15 +194749,15 @@ │ │ │ │ ldrb r3, [r0, #726] @ 0x2d6 │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ mvn r2, #0 │ │ │ │ movne r1, #2 │ │ │ │ moveq r1, #3 │ │ │ │ bl 306254 │ │ │ │ @@ -194799,15 +194799,15 @@ │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ add r0, r1, r1, lsr #31 │ │ │ │ asr r0, r0, #1 │ │ │ │ add r0, r0, #999424 @ 0xf4000 │ │ │ │ add r0, r0, #576 @ 0x240 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #192] @ 0xc0 │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ add r1, r8, r6 │ │ │ │ lsl r1, r1, r9 │ │ │ │ @@ -194903,69 +194903,69 @@ │ │ │ │ ldr r3, [pc, #1912] @ 307b38 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f94 │ │ │ │ ldr r0, [pc, #1952] @ 307b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f88 │ │ │ │ ldr r0, [pc, #1932] @ 307b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [pc, #1848] @ 307b38 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ed4 │ │ │ │ ldr r0, [pc, #1888] @ 307b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [pc, #1800] @ 307b38 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ed4 │ │ │ │ ldr r0, [pc, #1844] @ 307b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [pc, #1752] @ 307b38 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ed4 │ │ │ │ ldr r0, [pc, #1800] @ 307b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [pc, #1704] @ 307b38 │ │ │ │ mov r2, #2 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306ed4 │ │ │ │ ldr r0, [pc, #1756] @ 307b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #188] @ 0xbc │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ str r2, [r0, #200] @ 0xc8 │ │ │ │ @@ -194973,15 +194973,15 @@ │ │ │ │ ldr r3, [pc, #1632] @ 307b38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f94 │ │ │ │ ldr r0, [pc, #1696] @ 307b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30708c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195015,15 +195015,15 @@ │ │ │ │ ldr r3, [pc, #1464] @ 307b38 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f94 │ │ │ │ ldr r0, [pc, #1532] @ 307b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi 30708c │ │ │ │ add r2, r3, #1 │ │ │ │ str r2, [r0, #156] @ 0x9c │ │ │ │ @@ -195101,21 +195101,21 @@ │ │ │ │ ldr r3, [pc, #1120] @ 307b38 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f94 │ │ │ │ ldr r0, [pc, #1196] @ 307b98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 306f88 │ │ │ │ ldr r0, [pc, #1176] @ 307b9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 306f8c │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ str r6, [r0, #152] @ 0x98 │ │ │ │ bne 3079d0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ @@ -195232,35 +195232,35 @@ │ │ │ │ lsl r3, r3, r1 │ │ │ │ umull r8, r0, r3, r2 │ │ │ │ asr ip, r3, #31 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r8 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [pc, #680] @ 307bc4 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r6, r6, r7 │ │ │ │ mov r5, r0 │ │ │ │ bge 307a10 │ │ │ │ ldr r6, [r4, #588] @ 0x24c │ │ │ │ cmp r6, #0 │ │ │ │ beq 306f94 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ b 306f94 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ ldr r3, [pc, #612] @ 307bc8 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #608] @ 307bcc │ │ │ │ @@ -195304,15 +195304,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f654 │ │ │ │ strb r7, [r8, #227] @ 0xe3 │ │ │ │ b 306f94 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 306f94 │ │ │ │ ldr r1, [pc, #432] @ 307bd8 │ │ │ │ ldr r0, [pc, #432] @ 307bdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 51f654 │ │ │ │ b 3073b0 │ │ │ │ @@ -195359,90 +195359,90 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, r4, r3 │ │ │ │ str r1, [r4, #156] @ 0x9c │ │ │ │ strb r2, [r3, #506] @ 0x1fa │ │ │ │ b 306f94 │ │ │ │ ldr r0, [pc, #248] @ 307bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ b 3072b0 │ │ │ │ ldr r0, [pc, #232] @ 307bf0 │ │ │ │ ldr r2, [pc, #220] @ 307be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 307a64 │ │ │ │ ldr r0, [pc, #216] @ 307bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 307a80 │ │ │ │ @ instruction: 0x009a3dd4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, sl, ip, lsr #27 │ │ │ │ umullseq r3, sl, r0, sp │ │ │ │ - @ instruction: 0x008268bc │ │ │ │ + addeq r6, r2, ip, ror #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq r0, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r0, lr, r8, lsl #4 │ │ │ │ @ instruction: 0x009a3bfc │ │ │ │ - addeq r6, r2, lr, lsl r8 │ │ │ │ - ldrdeq r0, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r6, r2, lr, asr #16 │ │ │ │ + rsbeq r0, lr, r8, lsl #6 │ │ │ │ addseq r3, sl, ip, ror #22 │ │ │ │ - rsbeq r0, lr, r0, ror #5 │ │ │ │ - strheq pc, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, lr, r0, lsl r3 │ │ │ │ + rsbeq pc, sp, r0, ror #29 │ │ │ │ addseq r3, sl, r0, lsl fp │ │ │ │ - rsbeq r0, lr, r0, ror #5 │ │ │ │ - rsbeq r0, lr, ip, lsl r2 │ │ │ │ + rsbeq r0, lr, r0, lsl r3 │ │ │ │ + rsbeq r0, lr, ip, asr #4 │ │ │ │ andeq r1, r0, r7, lsl #7 │ │ │ │ andeq sl, r0, r8, asr #31 │ │ │ │ - rsbeq pc, sp, r8, asr #31 │ │ │ │ - rsbeq pc, sp, r4, asr fp @ │ │ │ │ - rsbeq pc, sp, r8, lsr #28 │ │ │ │ - rsbeq r5, pc, r4, lsl #23 │ │ │ │ - rsbeq pc, sp, ip, ror #26 │ │ │ │ - rsbeq pc, sp, ip, lsl #26 │ │ │ │ - rsbeq pc, sp, r4, lsr #25 │ │ │ │ - rsbeq pc, sp, r4, asr #24 │ │ │ │ - ldrdeq pc, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq pc, sp, r4, lsr #25 │ │ │ │ - addeq r6, r2, r8, lsl #7 │ │ │ │ - ldrdeq pc, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, pc, ip, ror #16 │ │ │ │ - rsbeq pc, sp, r4, lsl fp @ │ │ │ │ - ldrdeq pc, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - addeq r6, r2, lr, ror r1 │ │ │ │ - rsbeq pc, sp, ip, ror #15 │ │ │ │ - rsbeq pc, sp, r8, lsl r6 @ │ │ │ │ - ldrdeq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq pc, sp, r0, lsl #12 │ │ │ │ + strdeq pc, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, sp, r4, lsl #23 │ │ │ │ + rsbeq pc, sp, r8, asr lr @ │ │ │ │ + strheq r5, [pc], #-180 @ │ │ │ │ + @ instruction: 0x006dfd9c │ │ │ │ + rsbeq pc, sp, ip, lsr sp @ │ │ │ │ + ldrdeq pc, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq pc, sp, r4, ror ip @ │ │ │ │ + rsbeq pc, sp, ip, lsl #24 │ │ │ │ + ldrdeq pc, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + @ instruction: 0x008263b8 │ │ │ │ + rsbeq pc, sp, r8, lsl #22 │ │ │ │ + @ instruction: 0x006f589c │ │ │ │ + rsbeq pc, sp, r4, asr #22 │ │ │ │ + rsbeq pc, sp, r0, lsl #14 │ │ │ │ + addeq r6, r2, lr, lsr #3 │ │ │ │ + rsbeq pc, sp, ip, lsl r8 @ │ │ │ │ + rsbeq pc, sp, r8, asr #12 │ │ │ │ + rsbeq pc, sp, r4, lsl #16 │ │ │ │ + rsbeq pc, sp, r0, lsr r6 @ │ │ │ │ andeq r2, r0, r1, lsl fp │ │ │ │ blcc fe9ba3c8 <__bss_end__@@Base+0xfdc07a58> │ │ │ │ @ instruction: 0x000ee6b1 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ - strdeq pc, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq pc, sp, r4, asr r6 @ │ │ │ │ - rsbeq pc, sp, r0, lsl #9 │ │ │ │ - rsbeq pc, sp, r8, lsr #12 │ │ │ │ - rsbeq pc, sp, r4, asr r4 @ │ │ │ │ - rsbeq pc, sp, r0, lsl r6 @ │ │ │ │ - rsbeq pc, sp, ip, lsr r4 @ │ │ │ │ + rsbeq pc, sp, r4, lsr #10 │ │ │ │ + rsbeq pc, sp, r4, lsl #13 │ │ │ │ + strheq pc, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, sp, r8, asr r6 @ │ │ │ │ + rsbeq pc, sp, r4, lsl #9 │ │ │ │ + rsbeq pc, sp, r0, asr #12 │ │ │ │ + rsbeq pc, sp, ip, ror #8 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ - strdeq pc, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq pc, sp, ip, ror r4 @ │ │ │ │ - @ instruction: 0x006df49c │ │ │ │ + rsbeq pc, sp, r4, lsr #10 │ │ │ │ + rsbeq pc, sp, ip, lsr #9 │ │ │ │ + rsbeq pc, sp, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 307c24 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq sp, fp, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 307cf8 │ │ │ │ ldr r1, [pc, #184] @ 307cfc │ │ │ │ @@ -195505,25 +195505,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #192] @ 307e08 │ │ │ │ ldr r1, [pc, #192] @ 307e0c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #160] @ 307e10 │ │ │ │ ldr r1, [pc, #160] @ 307e14 │ │ │ │ ldr r2, [pc, #160] @ 307e18 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -195532,46 +195532,46 @@ │ │ │ │ ldr r3, [pc, #140] @ 307e20 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #108] @ 307e24 │ │ │ │ ldr r1, [pc, #108] @ 307e28 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r5, r2, ip, ror #26 │ │ │ │ - @ instruction: 0x006d0a98 │ │ │ │ - rsbseq lr, r6, ip, asr #32 │ │ │ │ - rsbeq sp, sp, r8, lsl #5 │ │ │ │ - strheq r6, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + umulleq r5, r2, ip, sp │ │ │ │ + rsbeq r0, sp, r8, asr #21 │ │ │ │ + rsbseq lr, r6, ip, ror r0 │ │ │ │ + strheq sp, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, sp, r0, ror #13 │ │ │ │ andeq r1, r0, ip, lsl r7 │ │ │ │ subscc r1, r8, r6, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ addseq r9, r7, r4, asr r9 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ - rsbeq pc, sp, ip, ror #13 │ │ │ │ + rsbeq pc, sp, ip, lsl r7 @ │ │ │ │ andeq r1, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #552] @ 30806c │ │ │ │ mov r7, r1 │ │ │ │ @@ -195589,15 +195589,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #512] @ 30807c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r7 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 523b0c │ │ │ │ cmp r0, #0 │ │ │ │ bne 307ef0 │ │ │ │ @@ -195658,15 +195658,15 @@ │ │ │ │ strb r6, [ip, #64] @ 0x40 │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #204] @ 30808c │ │ │ │ add sl, r4, #1920 @ 0x780 │ │ │ │ @@ -195676,30 +195676,30 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #136] @ 308090 │ │ │ │ add r2, r7, #200 @ 0xc8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ add r4, r4, #2096 @ 0x830 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r2, [pc, #100] @ 308094 │ │ │ │ ldr r3, [pc, #64] @ 308074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195709,24 +195709,24 @@ │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43ff18 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r5, r2, r4, asr #24 │ │ │ │ + addeq r5, r2, r4, ror ip │ │ │ │ addseq r2, sl, r0, asr #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, sp, r4, asr r6 @ │ │ │ │ - rsbeq pc, sp, r0, lsr r6 @ │ │ │ │ + rsbeq pc, sp, r4, lsl #13 │ │ │ │ + rsbeq pc, sp, r0, ror #12 │ │ │ │ addseq r2, sl, r0, ror #24 │ │ │ │ addeq ip, fp, r8, ror #27 │ │ │ │ - rsbeq pc, sp, r0, ror #10 │ │ │ │ - rsbeq pc, sp, r8, lsr #10 │ │ │ │ - rsbeq pc, sp, ip, ror #9 │ │ │ │ + @ instruction: 0x006df590 │ │ │ │ + rsbeq pc, sp, r8, asr r5 @ │ │ │ │ + rsbeq pc, sp, ip, lsl r5 @ │ │ │ │ addseq r2, sl, r4, ror #21 │ │ │ │ ldr r1, [pc, #128] @ 308120 │ │ │ │ ldr r0, [pc, #128] @ 308124 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ @@ -195745,27 +195745,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 30812c │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r2, sl, r4, ror sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r5, r2, r4, lsr #19 │ │ │ │ - rsbeq pc, sp, r4, lsl r4 @ │ │ │ │ + ldrdeq r5, [r2], r4 │ │ │ │ + rsbeq pc, sp, r4, asr #8 │ │ │ │ ldr r1, [pc, #128] @ 3081b8 │ │ │ │ ldr r0, [pc, #128] @ 3081bc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r1, [r0] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ bne 308164 │ │ │ │ @@ -195783,27 +195783,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [pc, #64] @ 3081c4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009a29dc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r5, r2, ip, lsl #18 │ │ │ │ - rsbeq pc, sp, ip, ror r3 @ │ │ │ │ + addeq r5, r2, ip, lsr r9 │ │ │ │ + rsbeq pc, sp, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 308424 │ │ │ │ mov r4, r3 │ │ │ │ cmp r2, #17 │ │ │ │ @@ -195915,58 +195915,58 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 308448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30824c │ │ │ │ ldr r0, [pc, #100] @ 30844c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30824c │ │ │ │ ldr r0, [pc, #68] @ 308450 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 308230 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, sl, r8, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, sl, r8, lsl r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, sl, r0, asr #17 │ │ │ │ - addeq r5, r2, r8, ror r7 │ │ │ │ + addeq r5, r2, r8, lsr #15 │ │ │ │ andeq r4, r0, ip, lsr r7 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, sp, r0, ror r1 @ │ │ │ │ - @ instruction: 0x006df190 │ │ │ │ - rsbeq pc, sp, r8, lsl #2 │ │ │ │ + rsbeq pc, sp, r0, lsr #3 │ │ │ │ + rsbeq pc, sp, r0, asr #3 │ │ │ │ + rsbeq pc, sp, r8, lsr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #200] @ 308534 │ │ │ │ ldrb r2, [r0, #2269] @ 0x8dd │ │ │ │ ldr lr, [pc, #196] @ 308538 │ │ │ │ @@ -196018,15 +196018,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ umullseq r2, sl, r0, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, sp, ip, asr #1 │ │ │ │ + strdeq pc, [sp], #-12 @ │ │ │ │ addseq r2, sl, r0, lsr #12 │ │ │ │ ldr r1, [pc, #124] @ 3085cc │ │ │ │ ldr r0, [pc, #124] @ 3085d0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ @@ -196044,27 +196044,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3085d8 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r4, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - strdeq r5, [r2], ip │ │ │ │ - rsbeq pc, sp, r8, lsl r0 @ │ │ │ │ + addeq r5, r2, ip, lsr #10 │ │ │ │ + rsbeq pc, sp, r8, asr #32 │ │ │ │ ldr r1, [pc, #124] @ 308660 │ │ │ │ ldr r0, [pc, #124] @ 308664 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ ldr r0, [r0] │ │ │ │ tst r0, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ @@ -196081,27 +196081,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30866c │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ addseq r2, sl, r0, lsr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - addeq r5, r2, r8, ror #8 │ │ │ │ - rsbeq lr, sp, r4, lsl #31 │ │ │ │ + umulleq r5, r2, r8, r4 │ │ │ │ + strheq lr, [sp], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1904] @ 308df8 │ │ │ │ ldr r1, [pc, #1904] @ 308dfc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -196274,25 +196274,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1216] @ 308e28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3086d4 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bic r3, r6, #1056964608 @ 0x3f000000 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r3, [r8, #2544] @ 0x9f0 │ │ │ │ @@ -196323,15 +196323,15 @@ │ │ │ │ bne 308abc │ │ │ │ ldr r0, [pc, #1088] @ 308e34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ and r3, r4, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq 308700 │ │ │ │ ldr r3, [pc, #1004] @ 308e08 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -196531,15 +196531,15 @@ │ │ │ │ strb r3, [r8, #2268] @ 0x8dc │ │ │ │ b 30881c │ │ │ │ ldr r0, [pc, #316] @ 308e74 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3086d4 │ │ │ │ ldr r3, [pc, #292] @ 308e78 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30898c │ │ │ │ ldr r3, [pc, #160] @ 308e08 │ │ │ │ @@ -196554,72 +196554,72 @@ │ │ │ │ beq 308de0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 308e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30898c │ │ │ │ mov r6, r2 │ │ │ │ b 308a80 │ │ │ │ ldr r0, [pc, #172] @ 308e80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 308a28 │ │ │ │ ldr r0, [pc, #156] @ 308e84 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30898c │ │ │ │ addseq r2, sl, ip, lsl #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, sl, ip, ror #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r2, sl, ip, lsl #8 │ │ │ │ - ldrdeq r5, [r2], r5 @ │ │ │ │ + addeq r5, r2, r5, lsl #6 │ │ │ │ rscsgt r0, pc, r0 │ │ │ │ addseq r2, sl, ip, lsr #6 │ │ │ │ addseq r2, sl, r0, ror #4 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, sp, r8, ror #24 │ │ │ │ - addeq r5, r2, lr, lsl #1 │ │ │ │ + @ instruction: 0x006dec98 │ │ │ │ + strheq r5, [r2], lr │ │ │ │ addseq r2, sl, r4, asr #2 │ │ │ │ - strheq lr, [sp], #-204 @ 0xffffff34 @ │ │ │ │ - addeq r5, r2, r0, asr #32 │ │ │ │ + rsbeq lr, sp, ip, ror #25 │ │ │ │ + addeq r5, r2, r0, ror r0 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ addseq r2, sl, r4, ror r0 │ │ │ │ strthi r0, [r1], #-2115 @ 0xfffff7bd │ │ │ │ addseq r1, sl, ip, ror pc │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0x009a1edc │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ strbtvc r8, [r6], -r4, lsl #7 │ │ │ │ - rsbeq lr, sp, ip, asr #17 │ │ │ │ + strdeq lr, [sp], #-140 @ 0xffffff74 @ │ │ │ │ andeq r2, r0, r4, asr #13 │ │ │ │ - rsbeq lr, sp, r4, ror r8 │ │ │ │ - rsbeq lr, sp, ip, lsr #17 │ │ │ │ - rsbeq lr, sp, r4, ror r8 │ │ │ │ + rsbeq lr, sp, r4, lsr #17 │ │ │ │ + ldrdeq lr, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, sp, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-160] @ 0xffffff60 │ │ │ │ ldr r3, [pc, #1248] @ 309384 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -196672,15 +196672,15 @@ │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc r8, r3 │ │ │ │ str ip, [fp] │ │ │ │ str ip, [fp, #4] │ │ │ │ strcc r3, [r5, #2276] @ 0x8e4 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strb r9, [r6, #-36] @ 0xffffffdc │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ @@ -196690,15 +196690,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, ip │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 309264 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #952] @ 309390 │ │ │ │ ldr ip, [r6, #-12] │ │ │ │ ldr r7, [r6, #-16] │ │ │ │ str ip, [r5, #2284] @ 0x8ec │ │ │ │ @@ -196745,30 +196745,30 @@ │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ sub r3, r6, #56 @ 0x38 │ │ │ │ sub r4, r6, #40 @ 0x28 │ │ │ │ movcc fp, r7 │ │ │ │ movcs fp, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r6, #-36] @ 0xffffffdc │ │ │ │ ldm r4, {r0, r1} │ │ │ │ sub r2, r6, #32 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r0, [r5, #2264] @ 0x8d8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ bl 522cf4 │ │ │ │ ldr r3, [r5, #2284] @ 0x8ec │ │ │ │ cmp r0, #0 │ │ │ │ bne 309044 │ │ │ │ @@ -196895,86 +196895,86 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r0, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r6, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3093a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr ip, [r5, #2284] @ 0x8ec │ │ │ │ bic r8, ip, #-16777216 @ 0xff000000 │ │ │ │ b 30901c │ │ │ │ cmp r8, #0 │ │ │ │ bne 308f2c │ │ │ │ mov r3, ip │ │ │ │ b 309100 │ │ │ │ ldr r0, [pc, #80] @ 3093a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30927c │ │ │ │ ldr r0, [pc, #68] @ 3093ac │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30927c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, ror #24 │ │ │ │ addseq r1, sl, ip, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a19bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r2, r0, r0, asr r4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq lr, sp, ip, lsl #7 │ │ │ │ - ldrdeq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, sp, ip, lsl #8 │ │ │ │ + strheq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq lr, sp, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 309478 │ │ │ │ ldr r2, [pc, #176] @ 30947c │ │ │ │ ldr r1, [pc, #176] @ 309480 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 309484 │ │ │ │ ldr r1, [pc, #144] @ 309488 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 30948c │ │ │ │ ldr r1, [pc, #112] @ 309490 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1920 @ 0x780 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ @@ -196992,63 +196992,63 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r2, r0, asr #13 │ │ │ │ - rsbeq pc, ip, ip, ror #7 │ │ │ │ - rsbseq ip, r6, r0, lsr #19 │ │ │ │ - ldrdeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r5, sp, r4 │ │ │ │ + strdeq r4, [r2], r0 │ │ │ │ + rsbeq pc, ip, ip, lsl r4 @ │ │ │ │ + ldrsbeq ip, [r6], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, sp, ip, lsl #24 │ │ │ │ + rsbeq r5, sp, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe804 │ │ │ │ rsbcc r1, r8, r6, lsl #2 │ │ │ │ - rsbeq lr, sp, r4, asr #6 │ │ │ │ + rsbeq lr, sp, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3094f4 │ │ │ │ ldr r2, [pc, #68] @ 3094f8 │ │ │ │ ldr r1, [pc, #68] @ 3094fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ ldr r1, [r0, #2264] @ 0x8d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 520b70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 523bc0 │ │ │ │ - ldrdeq r4, [r2], ip │ │ │ │ - strdeq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq lr, sp, r0 │ │ │ │ + addeq r4, r2, ip, lsl #12 │ │ │ │ + rsbeq lr, sp, r0, lsr #32 │ │ │ │ + rsbeq lr, sp, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3095d4 │ │ │ │ ldr r2, [pc, #188] @ 3095d8 │ │ │ │ ldr r1, [pc, #188] @ 3095dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #148] @ 3095e0 │ │ │ │ ldr r7, [pc, #148] @ 3095e4 │ │ │ │ ldr r6, [pc, #148] @ 3095e8 │ │ │ │ ldr r5, [pc, #148] @ 3095ec │ │ │ │ mov r4, r0 │ │ │ │ @@ -197079,17 +197079,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r4, r2, r4, ror r5 │ │ │ │ - rsbeq sp, sp, r0, lsl #31 │ │ │ │ - @ instruction: 0x006ddf98 │ │ │ │ + addeq r4, r2, r4, lsr #11 │ │ │ │ + strheq sp, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq sp, sp, r8, asr #31 │ │ │ │ mulhi r0, r0, sl │ │ │ │ andhi r8, r0, r0 │ │ │ │ andhi r8, r8, r8 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ stmdahi r8, {r3, fp, pc} │ │ │ │ streq r0, [r0], #-2565 @ 0xfffff5fb │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @@ -197155,48 +197155,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 309730 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addeq r4, r2, r4, ror #9 │ │ │ │ - rsbeq lr, sp, r8, ror #2 │ │ │ │ - strdeq lr, [sp], #-20 @ 0xffffffec @ │ │ │ │ + addeq r4, r2, r4, lsl r5 │ │ │ │ + @ instruction: 0x006de198 │ │ │ │ + rsbeq lr, sp, r4, lsr #4 │ │ │ │ + strdeq lr, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq lr, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, sp, r0, asr #3 │ │ │ │ + rsbeq lr, sp, r8, ror r1 │ │ │ │ + rsbeq lr, sp, r0, lsr #2 │ │ │ │ + ldrdeq lr, [sp], #-20 @ 0xffffffec @ │ │ │ │ + ldrdeq lr, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ rsbeq lr, sp, ip, asr #3 │ │ │ │ - rsbeq lr, sp, r4, lsl #3 │ │ │ │ - @ instruction: 0x006de190 │ │ │ │ - rsbeq lr, sp, r8, asr #2 │ │ │ │ - strdeq lr, [sp], #-0 @ │ │ │ │ - rsbeq lr, sp, r4, lsr #3 │ │ │ │ - rsbeq lr, sp, ip, lsr #3 │ │ │ │ - @ instruction: 0x006de19c │ │ │ │ - ldrdeq lr, [sp], #-8 @ │ │ │ │ + rsbeq lr, sp, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 309744 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq fp, fp, r8, lsl r7 │ │ │ │ ldr r1, [pc, #8] @ 309758 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 990b2c │ │ │ │ - rsbeq pc, ip, r4, ror #12 │ │ │ │ + b 990b5c │ │ │ │ + @ instruction: 0x006cf694 │ │ │ │ ldr r3, [pc, #28] @ 309780 │ │ │ │ ldr r2, [pc, #28] @ 309784 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 309788 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x009a13b0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq pc, ip, ip, lsr r6 @ │ │ │ │ + rsbeq pc, ip, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 3098fc │ │ │ │ mov r8, r3 │ │ │ │ @@ -197212,15 +197212,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 30990c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 309910 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #288] @ 309914 │ │ │ │ ldr r3, [pc, #288] @ 309918 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -197263,46 +197263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30992c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309818 │ │ │ │ ldr r0, [pc, #76] @ 309930 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309818 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r4, r2, ip, asr #6 │ │ │ │ - rsbeq lr, sp, ip, asr #1 │ │ │ │ - strheq lr, [sp], #-12 @ │ │ │ │ + addeq r4, r2, ip, ror r3 │ │ │ │ + strdeq lr, [sp], #-12 @ │ │ │ │ + rsbeq lr, sp, ip, ror #1 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ addseq r1, sl, r0, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a12f4 │ │ │ │ andeq r1, r0, r8, lsr #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, ip, ror #31 │ │ │ │ - rsbeq lr, sp, r4, lsl r0 │ │ │ │ + rsbeq lr, sp, ip, lsl r0 │ │ │ │ + rsbeq lr, sp, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 309a90 │ │ │ │ ldr r2, [pc, #324] @ 309a94 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197337,15 +197337,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 309aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309980 │ │ │ │ ldr r3, [pc, #192] @ 309aac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309994 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -197359,49 +197359,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 309ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309994 │ │ │ │ ldr r2, [pc, #92] @ 309ab8 │ │ │ │ ldr r3, [pc, #52] @ 309a94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309a8c │ │ │ │ ldr r0, [pc, #60] @ 309abc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, sl, r8, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009a11b4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, sl, r8, ror r1 │ │ │ │ - rsbeq sp, sp, r0, ror #30 │ │ │ │ + @ instruction: 0x006ddf90 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, ip, lsl pc │ │ │ │ + rsbeq sp, sp, ip, asr #30 │ │ │ │ ldrheq r1, [sl], r8 │ │ │ │ - rsbeq sp, sp, ip, lsr #30 │ │ │ │ + rsbeq sp, sp, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 309cb4 │ │ │ │ ldr r0, [pc, #476] @ 309cb8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -197454,21 +197454,21 @@ │ │ │ │ beq 309c80 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 309cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309b14 │ │ │ │ ldr r3, [pc, #256] @ 309cd8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 309b14 │ │ │ │ ldr r3, [pc, #224] @ 309ccc │ │ │ │ @@ -197484,36 +197484,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 309cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309b14 │ │ │ │ ldr r2, [pc, #144] @ 309ce0 │ │ │ │ ldr r3, [pc, #100] @ 309cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 309cb0 │ │ │ │ ldr r0, [pc, #112] @ 309ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #96] @ 309ce8 │ │ │ │ ldr r3, [pc, #44] @ 309cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -197527,21 +197527,21 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, sl, ip, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009a0ff8 │ │ │ │ andeq r3, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, r8, lsl #29 │ │ │ │ + strheq sp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ - rsbeq sp, sp, r4, lsr #27 │ │ │ │ + ldrdeq sp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ addseq r0, sl, r4, asr #29 │ │ │ │ - rsbeq sp, sp, ip, lsr #27 │ │ │ │ + ldrdeq sp, [sp], #-220 @ 0xffffff24 @ │ │ │ │ addseq r0, sl, ip, lsl #29 │ │ │ │ - rsbeq sp, sp, r0, ror #27 │ │ │ │ + rsbeq sp, sp, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 309e64 │ │ │ │ ldr lr, [pc, #348] @ 309e68 │ │ │ │ ldr ip, [pc, #348] @ 309e6c │ │ │ │ @@ -197557,15 +197557,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #288] @ 309e78 │ │ │ │ ldr r3, [pc, #288] @ 309e7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -197606,48 +197606,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 309e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309d70 │ │ │ │ ldr r0, [pc, #76] @ 309e94 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 309d70 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r2, r0, lsl lr │ │ │ │ + addeq r3, r2, r0, asr #28 │ │ │ │ addseq r0, sl, r0, lsl #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, sp, ip, asr fp │ │ │ │ - rsbeq sp, sp, r0, ror fp │ │ │ │ + rsbeq sp, sp, ip, lsl #23 │ │ │ │ + rsbeq sp, sp, r0, lsr #23 │ │ │ │ @ instruction: 0x009a0dbc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r0, sl, ip, sp │ │ │ │ andeq r4, r0, r4, asr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, sp, r4, lsl #25 │ │ │ │ - rsbeq sp, sp, r0, asr #25 │ │ │ │ + strheq sp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + strdeq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 30a180 │ │ │ │ @@ -197795,15 +197795,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 309f24 │ │ │ │ @@ -197828,30 +197828,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 30a1c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ addseq r0, sl, r0, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r2, r9, asr #23 │ │ │ │ + strdeq r3, [r2], r9 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x009a0bb0 │ │ │ │ - addeq r3, r2, r0, ror #22 │ │ │ │ + umulleq r3, r2, r0, fp │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - rsbeq sp, sp, r8, lsl #22 │ │ │ │ + rsbeq sp, sp, r8, lsr fp │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - strheq sp, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - strdeq r3, [r2], r0 │ │ │ │ - rsbeq sp, sp, r8, asr r7 │ │ │ │ + rsbeq sp, sp, r0, ror #21 │ │ │ │ + addeq r3, r2, r0, lsr #20 │ │ │ │ + rsbeq sp, sp, r8, lsl #15 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - @ instruction: 0x008239b8 │ │ │ │ - rsbeq sp, sp, r0, lsr #14 │ │ │ │ + addeq r3, r2, r8, ror #19 │ │ │ │ + rsbeq sp, sp, r0, asr r7 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 30a2d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -197860,34 +197860,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 30a2dc │ │ │ │ ldr r1, [pc, #228] @ 30a2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #208] @ 30a2e4 │ │ │ │ ldr r1, [pc, #208] @ 30a2e8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 30a2ec │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #144] @ 30a2f0 │ │ │ │ ldr r2, [pc, #144] @ 30a2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -197912,19 +197912,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, r2, r8, lsr r9 │ │ │ │ - rsbeq lr, ip, ip, asr #11 │ │ │ │ - rsbseq fp, r6, ip, ror fp │ │ │ │ - rsbeq sp, sp, r0, ror #18 │ │ │ │ - rsbeq sp, sp, ip, ror r9 │ │ │ │ + addeq r3, r2, r8, ror #18 │ │ │ │ + strdeq lr, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq fp, r6, ip, lsr #23 │ │ │ │ + @ instruction: 0x006dd990 │ │ │ │ + rsbeq sp, sp, ip, lsr #19 │ │ │ │ @ instruction: 0x009774dc │ │ │ │ strdeq sl, [fp], r4 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -197951,15 +197951,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 30a4ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 30a4b4 │ │ │ │ ldr r8, [pc, #356] @ 30a4f0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -197983,34 +197983,34 @@ │ │ │ │ beq 30a3e8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a424 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 30a398 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 249840 │ │ │ │ b 30a3f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r2, [pc, #168] @ 30a4f4 │ │ │ │ ldr r3, [pc, #144] @ 30a4e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -198040,27 +198040,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - strdeq r3, [r2], r8 │ │ │ │ + addeq r3, r2, r8, lsr #16 │ │ │ │ addseq r0, sl, r8, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, sp, r8, asr #10 │ │ │ │ - rsbeq sp, sp, r8, asr #10 │ │ │ │ + rsbeq sp, sp, r8, ror r5 │ │ │ │ + rsbeq sp, sp, r8, ror r5 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ addseq r0, sl, r8, asr #13 │ │ │ │ - addeq r3, r2, r8, lsl #13 │ │ │ │ - rsbeq sp, sp, r4, lsr r7 │ │ │ │ - strdeq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x008236b8 │ │ │ │ + rsbeq sp, sp, r4, ror #14 │ │ │ │ + rsbeq sp, sp, r0, lsr #8 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - strdeq sp, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq sp, sp, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -198084,32 +198084,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30a658 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr ip, [pc, #236] @ 30a690 │ │ │ │ ldr r2, [pc, #236] @ 30a694 │ │ │ │ ldr r1, [pc, #236] @ 30a698 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a66c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a5dc │ │ │ │ @@ -198150,17 +198150,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 30a5fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009a05d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r2, r4, ror r5 │ │ │ │ - rsbeq sp, sp, r4, asr #11 │ │ │ │ - rsbeq sp, sp, r0, ror #11 │ │ │ │ + addeq r3, r2, r4, lsr #11 │ │ │ │ + strdeq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sp, sp, r0, lsl r6 │ │ │ │ @ instruction: 0x009a04f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -198207,15 +198207,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 30a814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r0, [pc, #152] @ 30a818 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198225,45 +198225,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 30a824 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #96] @ 30a828 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e7e58 │ │ │ │ + bl 6e7e88 │ │ │ │ ldr r0, [pc, #88] @ 30a82c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 30a830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 30a778 │ │ │ │ ldr r0, [pc, #48] @ 30a834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 30a778 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - strheq sp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sp, sp, ip, ror #9 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addeq r3, r2, r8, ror r3 │ │ │ │ - ldrdeq sp, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, sp, r4, ror #7 │ │ │ │ - rsbeq sp, sp, ip, lsl r4 │ │ │ │ + addeq r3, r2, r8, lsr #7 │ │ │ │ + rsbeq sp, sp, r0, lsl #8 │ │ │ │ + rsbeq sp, sp, r4, lsl r4 │ │ │ │ + rsbeq sp, sp, ip, asr #8 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - rsbeq sp, sp, ip, asr r4 │ │ │ │ - rsbeq sp, sp, r4, lsl #8 │ │ │ │ + rsbeq sp, sp, ip, lsl #9 │ │ │ │ + rsbeq sp, sp, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 30a9e0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 30a9e4 │ │ │ │ @@ -198280,15 +198280,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30a8cc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -198296,33 +198296,33 @@ │ │ │ │ bhi 30a8cc │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30a9c4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr ip, [pc, #240] @ 30a9e8 │ │ │ │ ldr r2, [pc, #240] @ 30a9ec │ │ │ │ ldr r1, [pc, #240] @ 30a9f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 30a9ac │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 30a930 │ │ │ │ @@ -198364,17 +198364,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 249840 │ │ │ │ b 30a8dc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, sl, r0, asr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r3, r2, r0, lsr #4 │ │ │ │ - rsbeq sp, sp, r0, ror r2 │ │ │ │ - rsbeq sp, sp, ip, lsl #5 │ │ │ │ + addeq r3, r2, r0, asr r2 │ │ │ │ + rsbeq sp, sp, r0, lsr #5 │ │ │ │ + strheq sp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ addseq r0, sl, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 30aaf4 │ │ │ │ ldr r7, [pc, #228] @ 30aaf8 │ │ │ │ @@ -198383,15 +198383,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 30ab00 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #196] @ 30ab04 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 30aad4 │ │ │ │ ldr r3, [pc, #180] @ 30ab08 │ │ │ │ mov r6, r0 │ │ │ │ @@ -198431,22 +198431,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 30ab14 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq r3, r2, r8, lsl #2 │ │ │ │ - rsbeq ip, sp, r4, ror lr │ │ │ │ - rsbeq ip, sp, ip, ror lr │ │ │ │ + addeq r3, r2, r8, lsr r1 │ │ │ │ + rsbeq ip, sp, r4, lsr #29 │ │ │ │ + rsbeq ip, sp, ip, lsr #29 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ ldrsbeq r0, [sl], r8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, ip, ip, asr #6 │ │ │ │ - @ instruction: 0x006dd190 │ │ │ │ + rsbeq lr, ip, ip, ror r3 │ │ │ │ + rsbeq sp, sp, r0, asr #3 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 30ac30 │ │ │ │ ldr r2, [pc, #256] @ 30ac34 │ │ │ │ @@ -198461,15 +198461,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 30ab9c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30ab9c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 30aba8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -198480,15 +198480,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 309748 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 30ac0c │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -198512,15 +198512,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 30a838 │ │ │ │ cmp r4, #0 │ │ │ │ bne 30ab5c │ │ │ │ b 30ab9c │ │ │ │ addseq pc, r9, r4, ror #31 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, ip, r4, ror #4 │ │ │ │ + @ instruction: 0x006ce294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 30b020 │ │ │ │ @@ -198542,15 +198542,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ad6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ ldr r9, [pc, #888] @ 30b034 │ │ │ │ ldr r8, [pc, #888] @ 30b038 │ │ │ │ ldr sl, [pc, #888] @ 30b03c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -198617,29 +198617,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30afb4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr r2, [pc, #588] @ 30b044 │ │ │ │ ldr r1, [pc, #588] @ 30b048 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30af94 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30ae24 │ │ │ │ @@ -198653,15 +198653,15 @@ │ │ │ │ bl 248d18 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30ad6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30acdc │ │ │ │ ldr r2, [pc, #460] @ 30b04c │ │ │ │ ldr r3, [pc, #416] @ 30b024 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -198681,28 +198681,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 30afe8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr r1, [pc, #344] @ 30b050 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 30afc8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 30af20 │ │ │ │ @@ -198722,15 +198722,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 30acfc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198766,26 +198766,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0099feb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r9, r0, lsr #29 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, ip, r0, lsr #2 │ │ │ │ - addeq r2, r2, ip, asr lr │ │ │ │ - addeq r2, r2, r8, asr lr │ │ │ │ - rsbeq ip, sp, ip, lsr #29 │ │ │ │ + rsbeq lr, ip, r0, asr r1 │ │ │ │ + addeq r2, r2, ip, lsl #29 │ │ │ │ + addeq r2, r2, r8, lsl #29 │ │ │ │ + ldrdeq ip, [sp], #-236 @ 0xffffff14 @ │ │ │ │ addseq pc, r9, r0, lsr #27 │ │ │ │ - rsbeq ip, sp, ip, ror sp │ │ │ │ - @ instruction: 0x006dcd98 │ │ │ │ + rsbeq ip, sp, ip, lsr #27 │ │ │ │ + rsbeq ip, sp, r8, asr #27 │ │ │ │ umullseq pc, r9, r4, ip @ │ │ │ │ - rsbeq ip, sp, r4, lsr #25 │ │ │ │ - addeq r2, r2, r4, lsl fp │ │ │ │ - rsbeq ip, sp, r0, lsl #17 │ │ │ │ - rsbeq ip, sp, r8, ror ip │ │ │ │ + ldrdeq ip, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r2, r2, r4, asr #22 │ │ │ │ + strheq ip, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, sp, r8, lsr #25 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 30b2e8 │ │ │ │ @@ -198811,15 +198811,15 @@ │ │ │ │ beq 30b0d8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 30b154 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 30b164 │ │ │ │ ldr r3, [pc, #504] @ 30b2f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -198889,25 +198889,25 @@ │ │ │ │ b 30b110 │ │ │ │ ldr r9, [pc, #260] @ 30b310 │ │ │ │ add r9, pc, r9 │ │ │ │ b 30b180 │ │ │ │ ldr r0, [pc, #252] @ 30b314 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 30b108 │ │ │ │ bl 523348 │ │ │ │ b 30b1fc │ │ │ │ ldr r1, [pc, #228] @ 30b318 │ │ │ │ ldr r0, [pc, #228] @ 30b31c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b108 │ │ │ │ ldr r3, [pc, #204] @ 30b320 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b194 │ │ │ │ ldr r3, [pc, #140] @ 30b2f4 │ │ │ │ @@ -198923,49 +198923,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 30b328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b194 │ │ │ │ ldr r0, [pc, #88] @ 30b32c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b194 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r9, r0, sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r9, r4, asr sl @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x0099f9fc │ │ │ │ - ldrdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq ip, sp, r4, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq sp, ip, r8, ror #23 │ │ │ │ - rsbeq ip, sp, r0, lsr r6 │ │ │ │ - rsbeq ip, sp, r4, ror #22 │ │ │ │ - addeq r2, r2, r8, ror #17 │ │ │ │ - rsbeq ip, sp, ip, ror sl │ │ │ │ + rsbeq sp, ip, r8, lsl ip │ │ │ │ + rsbeq ip, sp, r0, ror #12 │ │ │ │ + @ instruction: 0x006dcb94 │ │ │ │ + addeq r2, r2, r8, lsl r9 │ │ │ │ + rsbeq ip, sp, ip, lsr #21 │ │ │ │ andeq r1, r0, ip, ror r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sp, r8, lsr sl │ │ │ │ - rsbeq ip, sp, ip, ror #20 │ │ │ │ + rsbeq ip, sp, r8, ror #20 │ │ │ │ + @ instruction: 0x006dca9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 30b5f8 │ │ │ │ ldr lr, [pc, #688] @ 30b5fc │ │ │ │ ldr ip, [pc, #688] @ 30b600 │ │ │ │ @@ -198981,22 +198981,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 30b60c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30b3f4 │ │ │ │ ldr r2, [pc, #596] @ 30b610 │ │ │ │ ldr r3, [pc, #576] @ 30b600 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199025,29 +199025,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30b554 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30b464 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30b540 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30b414 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30b414 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -199067,15 +199067,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 248a0c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -199123,42 +199123,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 30b62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b408 │ │ │ │ ldr r0, [pc, #68] @ 30b630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b408 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r2, [r2], r0 │ │ │ │ + addeq r2, r2, r0, lsl #16 │ │ │ │ addseq pc, r9, r0, asr #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq ip, sp, r0, lsr #10 │ │ │ │ - rsbeq ip, sp, r4, lsr r5 │ │ │ │ + rsbeq ip, sp, r0, asr r5 │ │ │ │ + rsbeq ip, sp, r4, ror #10 │ │ │ │ addseq pc, r9, r8, ror r7 @ │ │ │ │ addseq pc, r9, r8, asr r7 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq sp, ip, r4, ror #17 │ │ │ │ + rsbeq sp, ip, r4, lsl r9 │ │ │ │ andeq r4, r0, r8, lsl sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq ip, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq ip, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, sp, ip, ror #15 │ │ │ │ + rsbeq ip, sp, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 30c318 │ │ │ │ ldr r3, [pc, #3276] @ 30c31c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -199201,15 +199201,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 30b770 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, r7 │ │ │ │ beq 30b7a4 │ │ │ │ ldr r3, [pc, #3116] @ 30c33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30ba9c │ │ │ │ @@ -199279,30 +199279,30 @@ │ │ │ │ beq 30b828 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 30ba88 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ ldr r1, [pc, #2800] @ 30c348 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ b 30b71c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -199395,15 +199395,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 30bc98 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, r4 │ │ │ │ beq 30bca8 │ │ │ │ ldr r3, [pc, #2340] @ 30c33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 30bdc4 │ │ │ │ @@ -199438,15 +199438,15 @@ │ │ │ │ bl 249840 │ │ │ │ b 30b838 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 30c358 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b71c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 30bb80 │ │ │ │ ldr r3, [pc, #2160] @ 30c33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -199482,26 +199482,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 30c368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bad8 │ │ │ │ ldr r0, [pc, #2020] @ 30c36c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 30ba24 │ │ │ │ ldr r3, [pc, #2004] @ 30c370 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b7c0 │ │ │ │ ldr r3, [pc, #1932] @ 30c33c │ │ │ │ @@ -199520,49 +199520,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 30c374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b7c0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, sl │ │ │ │ beq 30b8b8 │ │ │ │ ldr r3, [pc, #1784] @ 30c33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30ba24 │ │ │ │ ldr r1, [pc, #1824] @ 30c378 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 30c37c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30ba24 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 30c350 │ │ │ │ bne 30b9a4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 30b99c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -199579,29 +199579,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 30b804 │ │ │ │ ldr r7, [pc, #1700] @ 30c380 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r3, [pc, #1684] @ 30c384 │ │ │ │ ldr r2, [pc, #1684] @ 30c388 │ │ │ │ ldr r1, [pc, #1684] @ 30c38c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6e7e58 │ │ │ │ + bl 6e7e88 │ │ │ │ b 30ba24 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bf00 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30bee4 │ │ │ │ @@ -199625,32 +199625,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 309748 │ │ │ │ b 30b948 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 30c398 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30b7c0 │ │ │ │ ldr r0, [pc, #1520] @ 30c39c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bad8 │ │ │ │ ldr r0, [pc, #1508] @ 30c3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bb04 │ │ │ │ ldr r1, [pc, #1496] @ 30c3a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 30c3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30ba24 │ │ │ │ ldr r3, [pc, #1468] @ 30c3ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bcb8 │ │ │ │ ldr r3, [pc, #1336] @ 30c33c │ │ │ │ @@ -199666,22 +199666,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 30c3b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bcb8 │ │ │ │ ldr r3, [pc, #1352] @ 30c3b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b8c8 │ │ │ │ ldr r3, [pc, #1212] @ 30c33c │ │ │ │ @@ -199697,30 +199697,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 30c3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b8c8 │ │ │ │ ldr r7, [pc, #1232] @ 30c3bc │ │ │ │ add r7, pc, r7 │ │ │ │ b 30bd44 │ │ │ │ ldr r0, [pc, #1224] @ 30c3c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bad8 │ │ │ │ ldr r3, [pc, #1212] @ 30c3c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30bd30 │ │ │ │ ldr r3, [pc, #1056] @ 30c33c │ │ │ │ @@ -199736,38 +199736,38 @@ │ │ │ │ beq 30bfa8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 30c3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bd30 │ │ │ │ ldr r0, [pc, #1096] @ 30c3cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bcb8 │ │ │ │ ldr r0, [pc, #1080] @ 30c3d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 30b8c8 │ │ │ │ ldr r0, [pc, #1060] @ 30c3d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30bd30 │ │ │ │ ldr r2, [pc, #1044] @ 30c3d8 │ │ │ │ ldr r3, [pc, #852] @ 30c31c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -199803,44 +199803,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 30c0a8 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 30c0b8 │ │ │ │ ldr r3, [pc, #704] @ 30c33c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 30c250 │ │ │ │ ldr r1, [pc, #844] @ 30c3dc │ │ │ │ ldr r0, [pc, #844] @ 30c3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c250 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 249840 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 30c228 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 248bbc │ │ │ │ @@ -199912,28 +199912,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ mov r0, sl │ │ │ │ bl 248d18 │ │ │ │ b 30b804 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 30c3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 30c350 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 248d18 │ │ │ │ b 30b804 │ │ │ │ @@ -199956,90 +199956,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c160 │ │ │ │ ldr r0, [pc, #260] @ 30c3f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 30c254 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c160 │ │ │ │ addseq pc, r9, r8, asr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0099f4b8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq sp, ip, r8, lsl r7 │ │ │ │ - addeq r2, r2, r8, asr r4 │ │ │ │ - rsbeq ip, sp, r0, lsr #9 │ │ │ │ - addeq r2, r2, r8, asr #8 │ │ │ │ + rsbeq sp, ip, r8, asr #14 │ │ │ │ + addeq r2, r2, r8, lsl #9 │ │ │ │ + ldrdeq ip, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r2, r2, r8, ror r4 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r2, r2, lr, lsr r3 │ │ │ │ - rsbeq ip, sp, r4, asr #6 │ │ │ │ - strheq sp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r2, r2, lr, ror #6 │ │ │ │ + rsbeq ip, sp, r4, ror r3 │ │ │ │ + rsbeq sp, ip, r8, ror #9 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrheq pc, [r9], r8 @ │ │ │ │ - rsbeq ip, sp, r8, lsl #4 │ │ │ │ + rsbeq ip, sp, r8, lsr r2 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r4, lsl ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, sp, r4, lsr r6 │ │ │ │ - rsbeq ip, sp, r4, lsr #13 │ │ │ │ + rsbeq ip, sp, r4, ror #12 │ │ │ │ + ldrdeq ip, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r4, r0, ip, lsr #26 │ │ │ │ - strdeq ip, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq r1, r2, r0, asr #29 │ │ │ │ - rsbeq ip, sp, ip, asr #32 │ │ │ │ - rsbeq ip, sp, r8, lsl #8 │ │ │ │ - addeq r1, r2, r8, lsr #28 │ │ │ │ - rsbeq fp, sp, ip, ror lr │ │ │ │ - @ instruction: 0x006dbe98 │ │ │ │ + rsbeq ip, sp, r8, lsr #4 │ │ │ │ + strdeq r1, [r2], r0 │ │ │ │ + rsbeq ip, sp, ip, ror r0 │ │ │ │ + rsbeq ip, sp, r8, lsr r4 │ │ │ │ + addeq r1, r2, r8, asr lr │ │ │ │ + rsbeq fp, sp, ip, lsr #29 │ │ │ │ + rsbeq fp, sp, r8, asr #29 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - rsbeq sp, ip, r0, rrx │ │ │ │ - strheq ip, [sp], #-8 @ │ │ │ │ - rsbeq ip, sp, r0, ror #1 │ │ │ │ - strheq ip, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - addeq r1, r2, ip, asr #26 │ │ │ │ - ldrdeq fp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + @ instruction: 0x006cd090 │ │ │ │ + rsbeq ip, sp, r8, ror #1 │ │ │ │ + rsbeq ip, sp, r0, lsl r1 │ │ │ │ + rsbeq ip, sp, r8, ror #7 │ │ │ │ + addeq r1, r2, ip, ror sp │ │ │ │ + rsbeq fp, sp, r8, lsl #30 │ │ │ │ @ instruction: 0x000016b0 │ │ │ │ - rsbeq ip, sp, r4, lsr r1 │ │ │ │ + rsbeq ip, sp, r4, ror #2 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ - rsbeq ip, sp, ip, ror #2 │ │ │ │ + @ instruction: 0x006dc19c │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - strdeq ip, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq ip, sp, ip, lsr #6 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ - @ instruction: 0x006dc190 │ │ │ │ - rsbeq ip, sp, r8, rrx │ │ │ │ - rsbeq ip, sp, r0, lsl #2 │ │ │ │ - @ instruction: 0x006dc190 │ │ │ │ + rsbeq ip, sp, r0, asr #3 │ │ │ │ + @ instruction: 0x006dc098 │ │ │ │ + rsbeq ip, sp, r0, lsr r1 │ │ │ │ + rsbeq ip, sp, r0, asr #3 │ │ │ │ addseq lr, r9, r0, asr fp │ │ │ │ - addeq r1, r2, ip, lsl #21 │ │ │ │ - rsbeq fp, sp, r8, lsl ip │ │ │ │ - rsbeq fp, sp, r8, lsr lr │ │ │ │ - ldrdeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, sp, r4, ror ip │ │ │ │ + @ instruction: 0x00821abc │ │ │ │ + rsbeq fp, sp, r8, asr #24 │ │ │ │ + rsbeq fp, sp, r8, ror #28 │ │ │ │ + rsbeq fp, sp, r4, lsl #28 │ │ │ │ + rsbeq fp, sp, r4, lsr #25 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ - rsbeq fp, sp, ip, lsl #21 │ │ │ │ + strheq fp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 30c6f0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -200054,27 +200054,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 30c700 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #680] @ 30c704 │ │ │ │ ldr r1, [pc, #680] @ 30c708 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 30c70c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 30c710 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 545554 │ │ │ │ ldr r3, [pc, #636] @ 30c714 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -200127,15 +200127,15 @@ │ │ │ │ bl 309748 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 30c620 │ │ │ │ cmp r5, #1 │ │ │ │ beq 30c63c │ │ │ │ mov r0, r8 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -200148,36 +200148,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 523bc0 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ ldr r2, [pc, #308] @ 30c728 │ │ │ │ ldr r3, [pc, #256] @ 30c6f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30c6ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6e6dd4 │ │ │ │ + b 6e6e04 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 520b70 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 30c570 │ │ │ │ @@ -200207,49 +200207,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30c738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c4a4 │ │ │ │ ldr r0, [pc, #92] @ 30c73c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c4a4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r1, r2, ip, lsl #14 │ │ │ │ + addeq r1, r2, ip, lsr r7 │ │ │ │ @ instruction: 0x0099e6f0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, sp, ip, lsr r7 │ │ │ │ - rsbeq fp, sp, r4, asr r7 │ │ │ │ - rsbeq fp, sp, ip, lsr #8 │ │ │ │ - rsbeq fp, sp, r0, asr #8 │ │ │ │ + rsbeq fp, sp, ip, ror #14 │ │ │ │ + rsbeq fp, sp, r4, lsl #15 │ │ │ │ + rsbeq fp, sp, ip, asr r4 │ │ │ │ + rsbeq fp, sp, r0, ror r4 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ addseq lr, r9, r0, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrdeq ip, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq ip, ip, ip, lsl #18 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ addseq lr, r9, r0, lsr #10 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, r8, lsl #23 │ │ │ │ - rsbeq fp, sp, ip, lsr #23 │ │ │ │ + strheq fp, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrdeq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 30cbc4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 30cbc8 │ │ │ │ @@ -200275,26 +200275,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 30cbe0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #1044] @ 30cbe4 │ │ │ │ ldr r1, [pc, #1044] @ 30cbe8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1008] @ 30cbec │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -200339,15 +200339,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 248bbc │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6e50 │ │ │ │ + bl 6e6e80 │ │ │ │ ldr r3, [pc, #808] @ 30cbf8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 30cbfc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -200355,37 +200355,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ ldr r2, [pc, #752] @ 30cc00 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ ldr r2, [pc, #732] @ 30cc04 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ ldr r2, [pc, #712] @ 30cc08 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -200415,36 +200415,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 30cc18 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r7 │ │ │ │ bl 30c3f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 30ca4c │ │ │ │ ldr r3, [pc, #516] @ 30cc1c │ │ │ │ ldr ip, [pc, #516] @ 30cc20 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 30cc24 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 30cc28 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #472] @ 30cc2c │ │ │ │ ldr r3, [pc, #368] @ 30cbc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200465,28 +200465,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 30cc3c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30ca40 │ │ │ │ ldr r3, [pc, #372] @ 30cc40 │ │ │ │ ldr ip, [pc, #372] @ 30cc44 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 30cc48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 30cc4c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30ca40 │ │ │ │ ldr r3, [pc, #336] @ 30cc50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 30c828 │ │ │ │ ldr r3, [pc, #320] @ 30cc54 │ │ │ │ @@ -200501,89 +200501,89 @@ │ │ │ │ beq 30cbac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30cc5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c828 │ │ │ │ ldr r1, [pc, #232] @ 30cc60 │ │ │ │ ldr r3, [pc, #232] @ 30cc64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 30cc68 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 30cc6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 30cc70 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30c9f8 │ │ │ │ ldr r0, [pc, #192] @ 30cc74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30c828 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0099e3b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq lr, r9, r8, r3 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r1, r2, r8, lsl #7 │ │ │ │ - strdeq fp, [sp], #-8 @ │ │ │ │ - rsbeq fp, sp, r4, ror #1 │ │ │ │ + @ instruction: 0x008213b8 │ │ │ │ + rsbeq fp, sp, r8, lsr #2 │ │ │ │ + rsbeq fp, sp, r4, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x006db39c │ │ │ │ - rsbeq fp, sp, r8, asr #7 │ │ │ │ + rsbeq fp, sp, ip, asr #7 │ │ │ │ + strdeq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbeq fp, sp, r4, lsl fp │ │ │ │ + rsbeq fp, sp, r4, asr #22 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addeq r1, r2, r8, asr #2 │ │ │ │ - rsbeq fp, sp, r4, lsr #19 │ │ │ │ - rsbeq sl, sp, ip, lsr #29 │ │ │ │ + addeq r1, r2, r8, ror r1 │ │ │ │ + ldrdeq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + ldrdeq sl, [sp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - strdeq r1, [r2], ip │ │ │ │ - rsbeq fp, sp, r4, lsr #18 │ │ │ │ - rsbeq sl, sp, ip, asr lr │ │ │ │ + addeq r1, r2, ip, lsr #2 │ │ │ │ + rsbeq fp, sp, r4, asr r9 │ │ │ │ + rsbeq sl, sp, ip, lsl #29 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ addseq lr, r9, r0, asr #1 │ │ │ │ - addeq r1, r2, r8, ror r0 │ │ │ │ - rsbeq fp, sp, ip, ror #16 │ │ │ │ - ldrdeq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + addeq r1, r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x006db89c │ │ │ │ + rsbeq sl, sp, ip, lsl #28 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addeq r1, r2, r4, asr #32 │ │ │ │ - rsbeq fp, sp, r4, asr r8 │ │ │ │ - rsbeq sl, sp, r8, lsr #27 │ │ │ │ + addeq r1, r2, r4, ror r0 │ │ │ │ + rsbeq fp, sp, r4, lsl #17 │ │ │ │ + ldrdeq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r0, lsr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, r0, asr r7 │ │ │ │ - rsbeq sl, sp, r8, lsl #26 │ │ │ │ - umulleq r0, r2, r0, pc @ │ │ │ │ - rsbeq fp, sp, r0, lsr r8 │ │ │ │ - strdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq fp, sp, r0, lsl #15 │ │ │ │ + rsbeq sl, sp, r8, lsr sp │ │ │ │ + addeq r0, r2, r0, asr #31 │ │ │ │ + rsbeq fp, sp, r0, ror #16 │ │ │ │ + rsbeq sl, sp, r0, lsr #26 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - rsbeq fp, sp, r4, lsr r7 │ │ │ │ + rsbeq fp, sp, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 30ce78 │ │ │ │ ldr ip, [pc, #488] @ 30ce7c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -200599,25 +200599,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 30ce88 │ │ │ │ ldr r3, [pc, #448] @ 30ce8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #432] @ 30ce90 │ │ │ │ ldr r3, [pc, #432] @ 30ce94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 30cddc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cd4c │ │ │ │ ldr r2, [pc, #392] @ 30ce98 │ │ │ │ ldr r3, [pc, #364] @ 30ce80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200631,15 +200631,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30cda8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 248a0c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -200649,15 +200649,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 30cd68 │ │ │ │ ldr r2, [pc, #236] @ 30ce9c │ │ │ │ ldr r3, [pc, #204] @ 30ce80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200687,46 +200687,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 30ceac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30ccf8 │ │ │ │ ldr r0, [pc, #76] @ 30ceb0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30ccf8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, ip, lsl #29 │ │ │ │ + @ instruction: 0x00820ebc │ │ │ │ addseq sp, r9, r4, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, sp, r8, asr #23 │ │ │ │ - ldrdeq sl, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sl, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, sp, ip, lsl #24 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ addseq sp, r9, r4, lsr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sp, r9, r4, lsl #28 │ │ │ │ addseq sp, r9, r4, ror #26 │ │ │ │ andeq r1, r0, r4, asr sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006db59c │ │ │ │ - ldrdeq fp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq fp, sp, ip, asr #11 │ │ │ │ + rsbeq fp, sp, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 30d160 │ │ │ │ ldr ip, [pc, #660] @ 30d164 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200742,22 +200742,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 30d170 │ │ │ │ ldr r3, [pc, #620] @ 30d174 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 30d178 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e3764 │ │ │ │ + bl 6e3794 │ │ │ │ cmp r0, r4 │ │ │ │ bne 30cf7c │ │ │ │ ldr r2, [pc, #572] @ 30d17c │ │ │ │ ldr r3, [pc, #548] @ 30d168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200787,29 +200787,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 30d0bc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cfec │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 30d0a8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #4 │ │ │ │ bne 30cf9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 30cf9c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -200827,15 +200827,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 30d188 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ add r0, r0, #24 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -200877,43 +200877,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 30d198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30cf90 │ │ │ │ ldr r0, [pc, #72] @ 30d19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30cf90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r2, ip, asr #24 │ │ │ │ + addeq r0, r2, ip, ror ip │ │ │ │ addseq sp, r9, r8, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, sp, ip, lsl #19 │ │ │ │ - rsbeq sl, sp, r0, lsr #19 │ │ │ │ + strheq sl, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq sl, [sp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ @ instruction: 0x0099dbf4 │ │ │ │ @ instruction: 0x0099dbd4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq fp, ip, r4, ror #26 │ │ │ │ + @ instruction: 0x006cbd94 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, sp, r8, lsr r3 │ │ │ │ - rsbeq fp, sp, ip, ror #6 │ │ │ │ + rsbeq fp, sp, r8, ror #6 │ │ │ │ + @ instruction: 0x006db39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 30d1dc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 502ee8 │ │ │ │ @@ -200923,70 +200923,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2f6630 │ │ │ │ addeq r7, fp, ip, lsr sp │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - rsbeq fp, sp, r8, lsr r3 │ │ │ │ - rsbseq r8, r2, r0, asr #31 │ │ │ │ + rsbeq fp, sp, r8, ror #6 │ │ │ │ + ldrsheq r8, [r2], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 30d304 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r7, [pc, #232] @ 30d308 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 30d2e4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 30d30c │ │ │ │ ldr r2, [pc, #216] @ 30d310 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #192] @ 30d314 │ │ │ │ ldr r1, [pc, #192] @ 30d318 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #152] @ 30d31c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bc90 │ │ │ │ + bl 74bcc0 │ │ │ │ ldr r1, [pc, #140] @ 30d320 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 30d324 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #120] @ 30d328 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -200995,27 +200995,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 30d330 │ │ │ │ ldr r0, [pc, #64] @ 30d334 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbeq fp, sp, r4, lsl r3 │ │ │ │ + rsbeq fp, sp, r4, asr #6 │ │ │ │ @ instruction: 0x0099d8f8 │ │ │ │ - addeq r0, r2, r0, lsl #22 │ │ │ │ - rsbeq fp, sp, ip, ror #5 │ │ │ │ - rsbeq fp, ip, ip, ror #10 │ │ │ │ - rsbseq r8, r6, r4, lsl fp │ │ │ │ - rsbeq r3, sp, ip, lsl #23 │ │ │ │ - rsbeq ip, lr, r0, lsl #3 │ │ │ │ + addeq r0, r2, r0, lsr fp │ │ │ │ + rsbeq fp, sp, ip, lsl r3 │ │ │ │ + @ instruction: 0x006cb59c │ │ │ │ + rsbseq r8, r6, r4, asr #22 │ │ │ │ + strheq r3, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + strheq ip, [lr], #-16 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r0, r2, r4, asr #20 │ │ │ │ - rsbeq fp, sp, r8, lsr r2 │ │ │ │ - rsbseq lr, r3, ip, lsr r5 │ │ │ │ + addeq r0, r2, r4, ror sl │ │ │ │ + rsbeq fp, sp, r8, ror #4 │ │ │ │ + rsbseq lr, r3, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 30d42c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201023,41 +201023,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 30d430 │ │ │ │ ldr r1, [pc, #204] @ 30d434 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #184] @ 30d438 │ │ │ │ ldr r1, [pc, #184] @ 30d43c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #152] @ 30d440 │ │ │ │ ldr r1, [pc, #152] @ 30d444 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #120] @ 30d448 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 30d44c │ │ │ │ ldr r3, [pc, #96] @ 30d450 │ │ │ │ ldr r0, [pc, #96] @ 30d454 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -201069,23 +201069,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r0, r2, r4, ror #19 │ │ │ │ - rsbeq fp, ip, r0, ror #8 │ │ │ │ - rsbseq r8, r6, r0, lsl sl │ │ │ │ - rsbeq fp, sp, r8, asr #3 │ │ │ │ - rsbeq fp, sp, r8, ror #3 │ │ │ │ - rsbeq r7, sp, r0, lsr #24 │ │ │ │ - rsbeq r1, sp, r8, asr #32 │ │ │ │ + addeq r0, r2, r4, lsl sl │ │ │ │ + @ instruction: 0x006cb490 │ │ │ │ + rsbseq r8, r6, r0, asr #20 │ │ │ │ + strdeq fp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq fp, sp, r8, lsl r2 │ │ │ │ + rsbeq r7, sp, r0, asr ip │ │ │ │ + rsbeq r1, sp, r8, ror r0 │ │ │ │ addseq r4, r7, r0, lsl #9 │ │ │ │ - rsbeq fp, sp, r8, lsl r1 │ │ │ │ + rsbeq fp, sp, r8, asr #2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 30d4bc │ │ │ │ @@ -201095,28 +201095,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #40] @ 30d4c8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 6e6ddc │ │ │ │ - addeq r0, r2, r0, asr #17 │ │ │ │ - rsbeq fp, sp, ip, lsr #1 │ │ │ │ - @ instruction: 0x006db094 │ │ │ │ - rsbeq sl, sp, r8, lsl #8 │ │ │ │ + b 6e6e0c │ │ │ │ + strdeq r0, [r2], r0 @ │ │ │ │ + ldrdeq fp, [sp], #-12 @ │ │ │ │ + rsbeq fp, sp, r4, asr #1 │ │ │ │ + rsbeq sl, sp, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 30d58c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -201125,52 +201125,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #128] @ 30d598 │ │ │ │ ldr r1, [pc, #128] @ 30d59c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 30d5a0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 30d5a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74d998 │ │ │ │ - addeq r0, r2, r0, asr r8 │ │ │ │ - rsbeq fp, sp, r0, lsr r0 │ │ │ │ - rsbeq fp, sp, r4, lsl r0 │ │ │ │ - rsbeq fp, ip, r8, lsr #5 │ │ │ │ - rsbseq r8, r6, r4, asr r8 │ │ │ │ - strheq fp, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + b 74d9c8 │ │ │ │ + addeq r0, r2, r0, lsl #17 │ │ │ │ + rsbeq fp, sp, r0, rrx │ │ │ │ + rsbeq fp, sp, r4, asr #32 │ │ │ │ + ldrdeq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r8, r6, r4, lsl #17 │ │ │ │ + rsbeq fp, lr, r8, ror #29 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0030d5a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -201210,15 +201210,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 8aa73c │ │ │ │ + bl 8aa76c │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 30d860 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 30d7f0 │ │ │ │ ldr r3, [pc, #600] @ 30d8d4 │ │ │ │ @@ -201226,15 +201226,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 30d8a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 30d600 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -201268,68 +201268,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8a6c04 │ │ │ │ + bl 8a6c34 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30d784 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 30d6d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ cmp r0, #0 │ │ │ │ bge 30d6d4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 74e9ac │ │ │ │ + bl 74e9dc │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [pc, #284] @ 30d8d8 │ │ │ │ ldr r1, [pc, #284] @ 30d8dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 30d8e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 30d608 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74e9ac │ │ │ │ + bl 74e9dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ ldr r3, [pc, #196] @ 30d8e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 30d8e8 │ │ │ │ ldr r3, [pc, #180] @ 30d8ec │ │ │ │ @@ -201338,31 +201338,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30d608 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ ldr ip, [pc, #128] @ 30d8f0 │ │ │ │ ldr r3, [pc, #128] @ 30d8f4 │ │ │ │ ldr r1, [pc, #128] @ 30d8f8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 30d608 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 30d8fc │ │ │ │ ldr r1, [pc, #80] @ 30d900 │ │ │ │ ldr r0, [pc, #80] @ 30d904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -201370,26 +201370,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, r9, ip, asr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0099d4fc │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - rsbeq sl, sp, ip, ror #28 │ │ │ │ - strheq sl, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - ldrdeq r0, [r2], r0 @ │ │ │ │ - @ instruction: 0x006dad9c │ │ │ │ - rsbeq sl, sp, r8, asr #26 │ │ │ │ - addeq r0, r2, r4, ror #10 │ │ │ │ - rsbeq sl, sp, r4, lsr #26 │ │ │ │ - addeq r0, r2, r0, lsr #10 │ │ │ │ - rsbeq sl, sp, r4, lsl #26 │ │ │ │ - addeq r0, r2, ip, ror #9 │ │ │ │ - ldrdeq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq sl, sp, r0, asr sp │ │ │ │ + @ instruction: 0x006dae9c │ │ │ │ + rsbeq sl, sp, ip, ror #27 │ │ │ │ + addeq r0, r2, r0, lsl #12 │ │ │ │ + rsbeq sl, sp, ip, asr #27 │ │ │ │ + rsbeq sl, sp, r8, ror sp │ │ │ │ + umulleq r0, r2, r4, r5 │ │ │ │ + rsbeq sl, sp, r4, asr sp │ │ │ │ + addeq r0, r2, r0, asr r5 │ │ │ │ + rsbeq sl, sp, r4, lsr sp │ │ │ │ + addeq r0, r2, ip, lsl r5 │ │ │ │ + rsbeq sl, sp, r0, lsl #26 │ │ │ │ + rsbeq sl, sp, r0, lsl #27 │ │ │ │ │ │ │ │ 0030d908 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 30dc6c │ │ │ │ @@ -201421,29 +201421,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 30db18 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30db84 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 30dbb4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30dbe8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 30d9e0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne 30dc18 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 30dc74 │ │ │ │ ldr r3, [pc, #640] @ 30dc70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201458,15 +201458,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 30dc68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 814830 │ │ │ │ + bl 814860 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30db68 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30da68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -201482,18 +201482,18 @@ │ │ │ │ bne 30d98c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 30d994 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 814830 │ │ │ │ + bl 814860 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30db4c │ │ │ │ cmp r5, #0 │ │ │ │ bne 30dac8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -201526,15 +201526,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ b 30d9e4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 30dc48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -201553,81 +201553,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30db44 │ │ │ │ ldr r3, [pc, #212] @ 30dc90 │ │ │ │ ldr ip, [pc, #212] @ 30dc94 │ │ │ │ ldr lr, [pc, #212] @ 30dc98 │ │ │ │ ldr r1, [pc, #212] @ 30dc9c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30db44 │ │ │ │ ldr r3, [pc, #176] @ 30dca0 │ │ │ │ ldr ip, [pc, #176] @ 30dca4 │ │ │ │ ldr r1, [pc, #176] @ 30dca8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30db44 │ │ │ │ ldr r3, [pc, #140] @ 30dcac │ │ │ │ ldr ip, [pc, #140] @ 30dcb0 │ │ │ │ ldr r1, [pc, #140] @ 30dcb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30db44 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 30dac8 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 30dac8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq sp, r9, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r9, r8, lsr #2 │ │ │ │ - addeq r0, r2, r8, ror r2 │ │ │ │ + addeq r0, r2, r8, lsr #5 │ │ │ │ + rsbeq sl, sp, r0, ror #22 │ │ │ │ + rsbeq sl, sp, r8, lsl #21 │ │ │ │ + addeq r0, r2, r8, lsr r2 │ │ │ │ rsbeq sl, sp, r0, lsr fp │ │ │ │ - rsbeq sl, sp, r8, asr sl │ │ │ │ - addeq r0, r2, r8, lsl #4 │ │ │ │ - rsbeq sl, sp, r0, lsl #22 │ │ │ │ - rsbeq sl, sp, ip, ror #19 │ │ │ │ - ldrdeq r0, [r2], r4 │ │ │ │ - rsbeq sl, sp, r4, lsl #22 │ │ │ │ + rsbeq sl, sp, ip, lsl sl │ │ │ │ + addeq r0, r2, r4, lsl #4 │ │ │ │ + rsbeq sl, sp, r4, lsr fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ + rsbeq sl, sp, r8, ror #19 │ │ │ │ + ldrdeq r0, [r2], r4 │ │ │ │ + rsbeq sl, sp, r4, lsr fp │ │ │ │ strheq sl, [sp], #-152 @ 0xffffff68 @ │ │ │ │ addeq r0, r2, r4, lsr #3 │ │ │ │ - rsbeq sl, sp, r4, lsl #22 │ │ │ │ + rsbeq sl, sp, ip, lsr fp │ │ │ │ rsbeq sl, sp, r8, lsl #19 │ │ │ │ - addeq r0, r2, r4, ror r1 │ │ │ │ - rsbeq sl, sp, ip, lsl #22 │ │ │ │ - rsbeq sl, sp, r8, asr r9 │ │ │ │ │ │ │ │ 0030dcb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -201647,67 +201647,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 810c54 │ │ │ │ + bl 810c84 │ │ │ │ cmp r0, r5 │ │ │ │ blt 30ddf8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30ddb8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 30dd50 │ │ │ │ cmp r3, r5 │ │ │ │ bne 30de18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812a44 │ │ │ │ + bl 812a74 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 30ddc8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 30dde4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812a4c │ │ │ │ + bl 812a7c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8126fc │ │ │ │ + bl 81272c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 808afc │ │ │ │ + bl 808b2c │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 30dd5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812778 │ │ │ │ + bl 8127a8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 30dd68 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 812778 │ │ │ │ + bl 8127a8 │ │ │ │ mov r8, r0 │ │ │ │ b 30dd68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201773,27 +201773,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 30dfec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30df40 │ │ │ │ ldr r3, [pc, #212] @ 30dff0 │ │ │ │ ldr r0, [pc, #212] @ 30dff4 │ │ │ │ ldr r1, [pc, #212] @ 30dff8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 30dffc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -201824,27 +201824,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 30e00c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30df40 │ │ │ │ - addeq pc, r1, r8, lsr #29 │ │ │ │ - rsbeq sl, sp, r0, asr #17 │ │ │ │ - rsbeq sl, sp, r4, lsl #13 │ │ │ │ + ldrdeq pc, [r1], r8 │ │ │ │ + strdeq sl, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + strheq sl, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addeq pc, r1, r8, ror lr @ │ │ │ │ - rsbeq sl, sp, r0, asr r8 │ │ │ │ - rsbeq sl, sp, r0, asr r6 │ │ │ │ + addeq pc, r1, r8, lsr #29 │ │ │ │ + rsbeq sl, sp, r0, lsl #17 │ │ │ │ + rsbeq sl, sp, r0, lsl #13 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - ldrdeq pc, [r1], ip │ │ │ │ - ldrdeq sl, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - strheq sl, [sp], #-84 @ 0xffffffac @ │ │ │ │ + addeq pc, r1, ip, lsl #28 │ │ │ │ + rsbeq sl, sp, r4, lsl #16 │ │ │ │ + rsbeq sl, sp, r4, ror #11 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0030e010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -202139,25 +202139,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 24a890 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ ldr fp, [pc, #440] @ 30e6a0 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 30e570 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 30e570 │ │ │ │ @@ -202178,15 +202178,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 30e564 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [pc, #328] @ 30e6a4 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 30e5b4 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 30e518 │ │ │ │ @@ -202239,46 +202239,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 30e6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30e5e0 │ │ │ │ ldr r0, [pc, #64] @ 30e6c0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30e5e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r8, lsr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r9, r0, lsr r6 │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ umullseq ip, r9, r8, r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, sp, r4, ror #2 │ │ │ │ - rsbeq sl, sp, ip, lsl #3 │ │ │ │ + @ instruction: 0x006da194 │ │ │ │ + strheq sl, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 0030e6c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -202298,15 +202298,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 8148e0 │ │ │ │ + bl 814910 │ │ │ │ ldr r8, [pc, #800] @ 30ea54 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30e7cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -202360,15 +202360,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 30e754 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202428,32 +202428,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 30ea7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30e780 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -202496,31 +202496,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 30ea80 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30e780 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r9, r0, lsr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r9, r4, ror #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r9, ip, lsl #7 │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, sp, r8, ror #29 │ │ │ │ - rsbeq r9, sp, r8, asr #28 │ │ │ │ + rsbeq r9, sp, r8, lsl pc │ │ │ │ + rsbeq r9, sp, r8, ror lr │ │ │ │ │ │ │ │ 0030ea84 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -202769,21 +202769,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r0, [pc, #20] @ 30ee8c │ │ │ │ ldrb r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 30ee18 │ │ │ │ addseq fp, r9, r4, lsl sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, sp, r4, lsr sl │ │ │ │ + rsbeq r9, sp, r4, ror #20 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b 9b2648 │ │ │ │ + b 9b2678 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -202797,23 +202797,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ beq 30f0cc │ │ │ │ mov r0, r6 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f0cc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq 30f0cc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r3, [pc, #456] @ 30f0e0 │ │ │ │ mvn r7, #0 │ │ │ │ mov lr, #0 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ @@ -202922,33 +202922,33 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ mvn r0, #0 │ │ │ │ b 30f014 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r9, r8, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq lr, r1, r8, ror #29 │ │ │ │ - addeq lr, r1, ip, lsr lr │ │ │ │ + addeq lr, r1, r8, lsl pc │ │ │ │ + addeq lr, r1, ip, ror #28 │ │ │ │ @ instruction: 0x0099baf8 │ │ │ │ - addeq lr, r1, r8, asr sp │ │ │ │ - rsbeq r9, sp, r8, lsl r8 │ │ │ │ - rsbeq r9, sp, r4, lsr #16 │ │ │ │ + addeq lr, r1, r8, lsl #27 │ │ │ │ + rsbeq r9, sp, r8, asr #16 │ │ │ │ + rsbeq r9, sp, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 30f1a8 │ │ │ │ - bl 812998 │ │ │ │ + bl 8129c8 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30f15c │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -202991,18 +202991,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 30f204 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r5, fp, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 30f2a8 │ │ │ │ ldr r2, [pc, #136] @ 30f2ac │ │ │ │ @@ -203010,47 +203010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #424 @ 0x1a8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #104] @ 30f2b4 │ │ │ │ ldr r3, [pc, #104] @ 30f2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #88] @ 30f2bc │ │ │ │ orr r2, r2, #4 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #60] @ 30f2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq lr, r1, r8, ror #23 │ │ │ │ - @ instruction: 0x006c9590 │ │ │ │ - rsbseq r6, r6, r4, asr #22 │ │ │ │ + addeq lr, r1, r8, lsl ip │ │ │ │ + rsbeq r9, ip, r0, asr #11 │ │ │ │ + rsbseq r6, r6, r4, ror fp │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ - rsbeq r9, sp, r0, asr #13 │ │ │ │ + strdeq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ addseq r2, r7, r4, asr #12 │ │ │ │ - @ instruction: 0x006d969c │ │ │ │ + rsbeq r9, sp, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 30f380 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -203062,26 +203062,26 @@ │ │ │ │ ldr r1, [r3, r2] │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 810c54 │ │ │ │ + bl 810c84 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #33] @ 0x21 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 30f0f8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [r4, #8] │ │ │ │ - bl 8128d4 │ │ │ │ + bl 812904 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 30dcb8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -203150,19 +203150,19 @@ │ │ │ │ addeq r4, r0, #168 @ 0xa8 │ │ │ │ addne r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30f42c │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203463,15 +203463,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 30f92c │ │ │ │ ldrsb r3, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bge 30f98c │ │ │ │ @@ -203512,21 +203512,21 @@ │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, r0 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #16] @ 30fa34 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ teqeq r1, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #1080] @ 30fe88 │ │ │ │ ldr r6, [pc, #1080] @ 30fe8c │ │ │ │ @@ -203537,24 +203537,24 @@ │ │ │ │ add r3, r5, #440 @ 0x1b8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #448 @ 0x1c0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1036] @ 30fe94 │ │ │ │ add r5, r5, #456 @ 0x1c8 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ cmn r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ beq 30fc2c │ │ │ │ cmp r1, #1 │ │ │ │ bhi 30fc8c │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203567,19 +203567,19 @@ │ │ │ │ add r6, r2, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30fb2c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fb7c │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fbac │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 8128d4 │ │ │ │ + bl 812904 │ │ │ │ eor r8, r0, #1 │ │ │ │ and r8, r8, #255 @ 0xff │ │ │ │ b 30fbb0 │ │ │ │ tst r3, #4 │ │ │ │ addeq r6, r2, #168 @ 0xa8 │ │ │ │ addne r6, r2, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ @@ -203592,33 +203592,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #856] @ 30fea4 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810d58 │ │ │ │ + bl 810d88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fe64 │ │ │ │ mov r8, #1 │ │ │ │ add r9, r4, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ bl 30d908 │ │ │ │ @@ -203636,15 +203636,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #696] @ 30feb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203682,15 +203682,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ ldr r2, [pc, #524] @ 30fec4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -203703,25 +203703,25 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 30dcb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30fc0c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 812778 │ │ │ │ + bl 8127a8 │ │ │ │ cmp r0, #2 │ │ │ │ beq 30fd34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ - bl 812778 │ │ │ │ + bl 8127a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30fe34 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 812778 │ │ │ │ + bl 8127a8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 30fdb4 │ │ │ │ str r9, [r6, #8] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r1, [pc, #364] @ 30fec8 │ │ │ │ ldr r2, [r5, #68] @ 0x44 │ │ │ │ @@ -203731,15 +203731,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #254 @ 0xfe │ │ │ │ strb r3, [r6, #16] │ │ │ │ strh r2, [r6, #32] │ │ │ │ strh r3, [r6, #28] │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ - bl 810fe0 │ │ │ │ + bl 811010 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ str r3, [r6, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq 30fde4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #180] @ 0xb4 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -203753,15 +203753,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #264] @ 30fed8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30fc0c │ │ │ │ mov r0, r6 │ │ │ │ bl 30ee98 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r6] │ │ │ │ ldreq r3, [r6, #20] │ │ │ │ ldrne r3, [r3, #216] @ 0xd8 │ │ │ │ @@ -203785,57 +203785,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 30fef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 30fc0c │ │ │ │ ldr r3, [pc, #144] @ 30fefc │ │ │ │ ldr r1, [pc, #144] @ 30ff00 │ │ │ │ ldr r0, [pc, #144] @ 30ff04 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #140] @ 30ff08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0081e3bc │ │ │ │ - rsbeq r8, sp, ip, ror #28 │ │ │ │ - rsbeq r8, sp, r0, asr pc │ │ │ │ - rsbeq r8, sp, r4, lsl #29 │ │ │ │ - addeq lr, r1, ip, asr #5 │ │ │ │ - rsbeq r8, sp, r0, lsr lr │ │ │ │ - rsbeq r8, sp, r0, lsl #27 │ │ │ │ + addeq lr, r1, ip, ror #7 │ │ │ │ + @ instruction: 0x006d8e9c │ │ │ │ + rsbeq r8, sp, r0, lsl #31 │ │ │ │ + strheq r8, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq lr, [r1], ip │ │ │ │ + rsbeq r8, sp, r0, ror #28 │ │ │ │ + strheq r8, [sp], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, sl, ror #3 │ │ │ │ - addeq lr, r1, r0, lsr #4 │ │ │ │ - @ instruction: 0x006d8d98 │ │ │ │ - ldrdeq r8, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq lr, r1, r0, asr r2 │ │ │ │ + rsbeq r8, sp, r8, asr #27 │ │ │ │ + rsbeq r8, sp, r8, lsl #26 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ - addeq lr, r1, r8, ror #2 │ │ │ │ - @ instruction: 0x006d8c98 │ │ │ │ - rsbeq r8, sp, r8, lsl ip │ │ │ │ + umulleq lr, r1, r8, r1 │ │ │ │ + rsbeq r8, sp, r8, asr #25 │ │ │ │ + rsbeq r8, sp, r8, asr #24 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ @ instruction: 0x008b51b4 │ │ │ │ - addeq lr, r1, r8, asr #32 │ │ │ │ - rsbeq r8, sp, r8, lsr #24 │ │ │ │ - rsbeq r8, sp, r4, lsl #22 │ │ │ │ + addeq lr, r1, r8, ror r0 │ │ │ │ + rsbeq r8, sp, r8, asr ip │ │ │ │ + rsbeq r8, sp, r4, lsr fp │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ - strdeq sp, [r1], r8 │ │ │ │ - strdeq r8, [sp], #-184 @ 0xffffff48 @ │ │ │ │ - strheq r8, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addeq lr, r1, r8, lsr #32 │ │ │ │ + rsbeq r8, sp, r8, lsr #24 │ │ │ │ + rsbeq r8, sp, r0, ror #21 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - addeq sp, r1, r8, asr #31 │ │ │ │ - rsbeq r8, sp, r0, lsl #23 │ │ │ │ - rsbeq r8, sp, r4, lsl #21 │ │ │ │ + strdeq sp, [r1], r8 │ │ │ │ + strheq r8, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r8, [sp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r5, lsl r2 │ │ │ │ - umulleq sp, r1, ip, pc @ │ │ │ │ - rsbeq r8, sp, r8, asr sl │ │ │ │ - rsbeq r2, sp, r0, ror #4 │ │ │ │ + addeq sp, r1, ip, asr #31 │ │ │ │ + rsbeq r8, sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x006d2290 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -203892,15 +203892,15 @@ │ │ │ │ mov r2, #7 │ │ │ │ cmp r0, #0 │ │ │ │ strb r1, [r4, #49] @ 0x31 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 31001c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -203908,34 +203908,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #56] @ 31008c │ │ │ │ ldr r2, [pc, #56] @ 310090 │ │ │ │ ldr r1, [pc, #56] @ 310094 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b 30ffc4 │ │ │ │ - @ instruction: 0x0081ddb4 │ │ │ │ - rsbeq r5, sp, ip, ror #13 │ │ │ │ - rsbeq r5, sp, r0, lsl #14 │ │ │ │ + addeq sp, r1, r4, ror #27 │ │ │ │ + rsbeq r5, sp, ip, lsl r7 │ │ │ │ + rsbeq r5, sp, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -203978,15 +203978,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ bl 30f3e8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 31016c │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ add r1, r1, #1 │ │ │ │ strb r1, [r4, #19] │ │ │ │ ldrb r3, [r5, #26] │ │ │ │ ldrb r2, [r4, #34] @ 0x22 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204017,19 +204017,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ b 30ff0c │ │ │ │ ldr r0, [pc, #16] @ 31020c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3101dc │ │ │ │ addseq sl, r9, r0, asr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r8, sp, r0, asr #16 │ │ │ │ + rsbeq r8, sp, r0, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ cmp r0, r2 │ │ │ │ @@ -204058,28 +204058,28 @@ │ │ │ │ cmp r5, ip │ │ │ │ strb r1, [r4, #17] │ │ │ │ beq 31030c │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r5, [r4, #18] │ │ │ │ strbeq r6, [r4, #19] │ │ │ │ beq 3102e0 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ mov r7, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r0, [r4, #4] │ │ │ │ ldrne r0, [r4, #4] │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r4, #33] @ 0x21 │ │ │ │ strb r5, [r4, #18] │ │ │ │ strb r6, [r4, #19] │ │ │ │ b 3102cc │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3102e0 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3102e4 │ │ │ │ mov r7, #2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -204121,15 +204121,15 @@ │ │ │ │ ldrsb r2, [r4, #21] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3103ac │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r6, r6, r3 │ │ │ │ strb r6, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204172,15 +204172,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310478 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204224,15 +204224,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt 310548 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204268,15 +204268,15 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r2, #0 │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb r3, [r4, #29] │ │ │ │ blt 3105f8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r5, r5, r3 │ │ │ │ strb r5, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -204342,19 +204342,19 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 310778 │ │ │ │ - bl 812998 │ │ │ │ + bl 8129c8 │ │ │ │ eor r3, r0, #1 │ │ │ │ strb r3, [r4, #32] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 310754 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #0 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ mov r0, #0 │ │ │ │ @@ -204430,21 +204430,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3107f0 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3107f0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -204505,21 +204505,21 @@ │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ tst r3, #4 │ │ │ │ addeq r5, r0, #168 @ 0xa8 │ │ │ │ addne r5, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3108e8 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ str r0, [r5, #4] │ │ │ │ b 3108e8 │ │ │ │ ands r3, r3, #64 @ 0x40 │ │ │ │ beq 310a30 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ strb r3, [r2] │ │ │ │ ldr r3, [r4, #32] │ │ │ │ @@ -204678,15 +204678,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ lsl r2, r3, #9 │ │ │ │ strd r8, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ cmp r0, sl │ │ │ │ blt 310db8 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ @@ -204717,23 +204717,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 310e40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 310b04 │ │ │ │ cmp r1, #3 │ │ │ │ bne 310e18 │ │ │ │ ands r1, r3, #32 │ │ │ │ bne 310df4 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -204750,24 +204750,24 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r4, #40] @ 0x28 │ │ │ │ strb r1, [r4, #29] │ │ │ │ strb r3, [r4, #12] │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ bge 310c6c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ b 310c6c │ │ │ │ ldr r0, [pc, #192] @ 310e44 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 310b04 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ mov r0, r4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -204797,30 +204797,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq sl, r9, r8, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq sp, r1, ip, asr #6 │ │ │ │ + addeq sp, r1, ip, ror r3 │ │ │ │ addseq sl, r9, r0, rrx │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r9, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, sp, r0, lsr #27 │ │ │ │ - rsbeq r7, sp, r8, asr sp │ │ │ │ - addeq sp, r1, r0, lsr r0 │ │ │ │ - rsbeq r7, sp, ip, ror #21 │ │ │ │ - rsbeq r7, sp, ip, ror ip │ │ │ │ + ldrdeq r7, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r7, sp, r8, lsl #27 │ │ │ │ + addeq sp, r1, r0, rrx │ │ │ │ + rsbeq r7, sp, ip, lsl fp │ │ │ │ + rsbeq r7, sp, ip, lsr #25 │ │ │ │ andeq r0, r0, r6, asr #13 │ │ │ │ - addeq sp, r1, ip │ │ │ │ - rsbeq r7, sp, r8, asr #21 │ │ │ │ - rsbeq r7, sp, r4, ror ip │ │ │ │ + addeq sp, r1, ip, lsr r0 │ │ │ │ + strdeq r7, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r7, sp, r4, lsr #25 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00310e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204829,15 +204829,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge 310ea0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #172] @ 0xac │ │ │ │ adds r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ lsl r3, r3, #3 │ │ │ │ clz r2, r2 │ │ │ │ lsr r2, r2, #5 │ │ │ │ @@ -204849,15 +204849,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ strb r7, [r4, #22] │ │ │ │ strb r5, [r4, #28] │ │ │ │ strb r8, [r4, #27] │ │ │ │ str r5, [r4, #212] @ 0xd4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r5, [r4, #40] @ 0x28 │ │ │ │ str r5, [r4, #44] @ 0x2c │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ @@ -204895,15 +204895,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orr r8, r8, r3 │ │ │ │ strb r8, [r4, #21] │ │ │ │ b 310f7c │ │ │ │ │ │ │ │ 00310fb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -205091,22 +205091,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 31165c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 311014 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 310e68 │ │ │ │ b 311110 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #23] │ │ │ │ @@ -205152,15 +205152,15 @@ │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r2, [r5, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8ab024 │ │ │ │ + bl 8ab054 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 31061c │ │ │ │ cmp r0, r6 │ │ │ │ beq 311080 │ │ │ │ @@ -205184,15 +205184,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 30ff0c │ │ │ │ ldr r0, [pc, #592] @ 311668 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 311014 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r0, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #28] │ │ │ │ bl 30f3e8 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ @@ -205234,15 +205234,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mov r9, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8ab024 │ │ │ │ + bl 8ab054 │ │ │ │ cmp r0, r6 │ │ │ │ blt 311544 │ │ │ │ ldrb r3, [r4, #28] │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ cmp r2, r3 │ │ │ │ movne r3, #4 │ │ │ │ strne r6, [r5, #40] @ 0x28 │ │ │ │ @@ -205317,40 +205317,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #572 @ 0x23c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r9, r9, r4, asr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r9, r4, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq ip, r1, r8, ror #27 │ │ │ │ + addeq ip, r1, r8, lsl lr │ │ │ │ addseq r9, r9, ip, lsl #21 │ │ │ │ umlaleq fp, r6, r4, r5 │ │ │ │ addeq r3, fp, ip, ror #26 │ │ │ │ adceq fp, r6, ip, lsr r5 │ │ │ │ addseq r9, r9, r4, lsl #18 │ │ │ │ addeq r3, fp, r8, ror #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, sp, r4, asr #16 │ │ │ │ + rsbeq r7, sp, r4, ror r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, ip, lsr r7 │ │ │ │ - rsbeq r7, sp, ip, lsr #14 │ │ │ │ + rsbeq r7, sp, ip, asr r7 │ │ │ │ @ instruction: 0x009995f0 │ │ │ │ addseq r9, r9, r8, asr #11 │ │ │ │ - addeq ip, r1, ip, asr #16 │ │ │ │ - rsbeq r7, sp, ip, lsl #6 │ │ │ │ - @ instruction: 0x006d749c │ │ │ │ - addeq ip, r1, r4, lsr #16 │ │ │ │ - rsbeq r7, sp, r0, ror #5 │ │ │ │ - rsbeq r7, sp, r0, lsl #11 │ │ │ │ + addeq ip, r1, ip, ror r8 │ │ │ │ + rsbeq r7, sp, ip, lsr r3 │ │ │ │ + rsbeq r7, sp, ip, asr #9 │ │ │ │ + addeq ip, r1, r4, asr r8 │ │ │ │ + rsbeq r7, sp, r0, lsl r3 │ │ │ │ + strheq r7, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - addeq ip, r1, r0, lsl #16 │ │ │ │ - strheq r7, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, sp, r8, ror #8 │ │ │ │ + addeq ip, r1, r0, lsr r8 │ │ │ │ + rsbeq r7, sp, ip, ror #5 │ │ │ │ + @ instruction: 0x006d7498 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 003116a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ @@ -205365,25 +205365,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov r3, #0 │ │ │ │ blt 3119b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #972] @ 311ac4 │ │ │ │ ldr r2, [pc, #972] @ 311ac8 │ │ │ │ ldr r1, [pc, #972] @ 311acc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30f3e8 │ │ │ │ ldrb r1, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #44] @ 0x2c │ │ │ │ sub r2, r1, #2 │ │ │ │ cmp r2, #2 │ │ │ │ @@ -205430,15 +205430,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ strd r2, [sp] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr r3, r1, #31 │ │ │ │ lsl r2, r1, #9 │ │ │ │ - bl 8ab024 │ │ │ │ + bl 8ab054 │ │ │ │ cmp r0, #0 │ │ │ │ blt 311aa0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r6, r3 │ │ │ │ ands r7, r6, fp │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ beq 3119f4 │ │ │ │ @@ -205470,15 +205470,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsl r2, r3, #9 │ │ │ │ asr r3, r3, #31 │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ cmp r0, #0 │ │ │ │ blt 311974 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq 3117fc │ │ │ │ bhi 311900 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205611,17 +205611,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ bl 30ff0c │ │ │ │ b 3119b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r9, ip, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq ip, r1, r0, lsl r7 │ │ │ │ - rsbeq r4, sp, r8, asr #32 │ │ │ │ - rsbeq r4, sp, ip, asr r0 │ │ │ │ + addeq ip, r1, r0, asr #14 │ │ │ │ + rsbeq r4, sp, r8, ror r0 │ │ │ │ + rsbeq r4, sp, ip, lsl #1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r9, r9, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -205694,15 +205694,15 @@ │ │ │ │ orreq r1, r1, #160 @ 0xa0 │ │ │ │ orrne r1, r1, #224 @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r1, [r4, #27] │ │ │ │ blt 311c24 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #21] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -205736,25 +205736,25 @@ │ │ │ │ b 311c50 │ │ │ │ ldrb r2, [r3, #8] │ │ │ │ b 311bd4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ b 311c50 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #152] @ 311d5c │ │ │ │ ldr r2, [pc, #152] @ 311d60 │ │ │ │ ldr r1, [pc, #152] @ 311d64 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #532 @ 0x214 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ cmp r5, #5 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ ldr r1, [r4, #8] │ │ │ │ strb r3, [r4, #27] │ │ │ │ mov r6, r0 │ │ │ │ beq 311d20 │ │ │ │ @@ -205777,20 +205777,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 311d70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 311d74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #592 @ 0x250 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r1, r4, asr #2 │ │ │ │ - rsbeq r3, sp, r4, ror sl │ │ │ │ - @ instruction: 0x006d3a90 │ │ │ │ - addeq ip, r1, r8, asr #1 │ │ │ │ - rsbeq r6, sp, r4, lsl #23 │ │ │ │ - rsbeq r6, sp, r8, asr #28 │ │ │ │ + addeq ip, r1, r4, ror r1 │ │ │ │ + rsbeq r3, sp, r4, lsr #21 │ │ │ │ + rsbeq r3, sp, r0, asr #21 │ │ │ │ + strdeq ip, [r1], r8 │ │ │ │ + strheq r6, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r6, sp, r8, ror lr │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 00311d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -205802,39 +205802,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ beq 311e3c │ │ │ │ mov r8, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r8 │ │ │ │ ldr r0, [pc, #188] @ 311e74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #180] @ 311e78 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #164] @ 311e7c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bcb8 │ │ │ │ + bl 74bce8 │ │ │ │ ldr r0, [sl] │ │ │ │ - bl 810920 │ │ │ │ + bl 810950 │ │ │ │ ldr r3, [pc, #140] @ 311e80 │ │ │ │ ldr r1, [pc, #140] @ 311e84 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 337b30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ cmp r7, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -205849,19 +205849,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, r9, ip, ror sp │ │ │ │ - rsbeq r6, sp, r4, lsl #24 │ │ │ │ - rsbseq r6, r1, ip, ror #28 │ │ │ │ - rsbeq r6, sp, r0, ror #27 │ │ │ │ + rsbeq r6, sp, r4, lsr ip │ │ │ │ + @ instruction: 0x00716e9c │ │ │ │ + rsbeq r6, sp, r0, lsl lr │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r7, r8, r8, lsr #9 │ │ │ │ + ldrsbeq r7, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 00311e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r1, #216] @ 0xd8 │ │ │ │ @@ -205894,15 +205894,15 @@ │ │ │ │ bne 311ef0 │ │ │ │ sub ip, ip, #1 │ │ │ │ cmn ip, #1 │ │ │ │ sub r5, r5, #20 │ │ │ │ bne 311ee4 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9a8c04 │ │ │ │ + bl 9a8c34 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ bl 24a890 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r0, #32 │ │ │ │ @@ -205912,15 +205912,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r4, #20] │ │ │ │ ldr r2, [pc, #208] @ 31204c │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, #2 │ │ │ │ strb r3, [r4, #52] @ 0x34 │ │ │ │ str r6, [r4, #4] │ │ │ │ @@ -205928,15 +205928,15 @@ │ │ │ │ strb r1, [r4, #128] @ 0x80 │ │ │ │ ldr r6, [pc, #184] @ 312050 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ mov r7, #3 │ │ │ │ str r5, [sp] │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ add r0, r4, #132 @ 0x84 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str r4, [r4, #132] @ 0x84 │ │ │ │ strb r5, [r4, #148] @ 0x94 │ │ │ │ str r7, [r4, #152] @ 0x98 │ │ │ │ strh r5, [r4, #160] @ 0xa0 │ │ │ │ strh r6, [r4, #164] @ 0xa4 │ │ │ │ @@ -205956,36 +205956,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #76] @ 312060 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adceq sl, r6, ip, lsl #17 │ │ │ │ addeq r3, fp, r0, asr r0 │ │ │ │ adceq sl, r6, r4, ror #16 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ - rsbeq r6, sp, ip, ror r9 │ │ │ │ + rsbeq r6, sp, ip, lsr #19 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - addeq fp, r1, ip, lsl #28 │ │ │ │ - rsbeq r6, sp, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, asr #17 │ │ │ │ + addeq fp, r1, ip, lsr lr │ │ │ │ + strdeq r6, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r6, [sp], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, sp, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 312070 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, fp, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 31216c │ │ │ │ ldr r2, [pc, #224] @ 312170 │ │ │ │ @@ -205993,70 +205993,70 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #192] @ 312178 │ │ │ │ ldr r1, [pc, #192] @ 31217c │ │ │ │ add r5, r5, #16 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #160] @ 312180 │ │ │ │ ldr r2, [pc, #160] @ 312184 │ │ │ │ ldr r3, [pc, #160] @ 312188 │ │ │ │ ldr r1, [pc, #160] @ 31218c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #120] @ 312190 │ │ │ │ ldr r0, [pc, #120] @ 312194 │ │ │ │ ldr r1, [pc, #120] @ 312198 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r2, #6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq fp, [r1], r8 │ │ │ │ - rsbeq r6, ip, r8, lsr #14 │ │ │ │ - ldrsbeq r3, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r2, sp, ip, ror #3 │ │ │ │ - ldrdeq r2, [sp], #-16 @ │ │ │ │ - rsbeq r6, sp, r4, lsl #29 │ │ │ │ + addeq ip, r1, r8, lsr #32 │ │ │ │ + rsbeq r6, ip, r8, asr r7 │ │ │ │ + rsbseq r3, r6, ip, lsl #26 │ │ │ │ + rsbeq r2, sp, ip, lsl r2 │ │ │ │ + rsbeq r2, sp, r0, lsl #4 │ │ │ │ + strheq r6, [sp], #-228 @ 0xffffff1c @ │ │ │ │ @ instruction: 0x000007b8 │ │ │ │ - strheq r6, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, sp, r0, ror #29 │ │ │ │ muleq r0, r4, r0 │ │ │ │ addeq r3, fp, r8, asr #5 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x009702b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -206067,23 +206067,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 310e68 │ │ │ │ - ldrdeq fp, [r1], r4 │ │ │ │ - rsbeq r6, sp, r4, asr #27 │ │ │ │ - ldrdeq r6, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + addeq fp, r1, r4, lsl #30 │ │ │ │ + strdeq r6, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, sp, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3122e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206091,41 +206091,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3122e8 │ │ │ │ ldr r1, [pc, #196] @ 3122ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #176] @ 3122f0 │ │ │ │ ldr r7, [pc, #176] @ 3122f4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #136] @ 3122f8 │ │ │ │ ldr r2, [pc, #136] @ 3122fc │ │ │ │ add r1, r6, #376 @ 0x178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 53695c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #88] @ 312300 │ │ │ │ ldr r2, [pc, #88] @ 312304 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #380 @ 0x17c │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ @@ -206135,23 +206135,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq fp, r1, ip, ror lr │ │ │ │ - rsbeq r6, sp, r4, ror #26 │ │ │ │ - rsbeq r6, sp, r0, ror sp │ │ │ │ - rsbeq r6, ip, r4, lsl #11 │ │ │ │ - rsbseq r3, r6, r8, lsr fp │ │ │ │ - rsbeq r6, sp, r0, lsr sp │ │ │ │ - rsbeq r6, sp, r8, lsr sp │ │ │ │ - rsbeq r6, sp, r4, lsl sp │ │ │ │ - rsbeq r6, sp, ip, lsl sp │ │ │ │ + addeq fp, r1, ip, lsr #29 │ │ │ │ + @ instruction: 0x006d6d94 │ │ │ │ + rsbeq r6, sp, r0, lsr #27 │ │ │ │ + strheq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r3, r6, r8, ror #22 │ │ │ │ + rsbeq r6, sp, r0, ror #26 │ │ │ │ + rsbeq r6, sp, r8, ror #26 │ │ │ │ + rsbeq r6, sp, r4, asr #26 │ │ │ │ + rsbeq r6, sp, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr fp, [pc, #1324] @ 31284c │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1320] @ 312850 │ │ │ │ @@ -206170,15 +206170,15 @@ │ │ │ │ ldr r2, [pc, #1280] @ 31285c │ │ │ │ ldr r1, [pc, #1280] @ 312860 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ add r6, sp, #48 @ 0x30 │ │ │ │ @@ -206257,23 +206257,23 @@ │ │ │ │ ldr r1, [pc, #960] @ 312878 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #14 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #932] @ 31287c │ │ │ │ ldr r1, [pc, #932] @ 312880 │ │ │ │ add ip, fp, #40 @ 0x28 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ ldr r3, [r0, #260] @ 0x104 │ │ │ │ cmp r3, #2 │ │ │ │ bls 31259c │ │ │ │ sub r4, r4, #1 │ │ │ │ orrs r4, r4, r8 │ │ │ │ @@ -206481,38 +206481,38 @@ │ │ │ │ ldr r0, [pc, #112] @ 3128a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #151 @ 0x97 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq fp, r1, r8, ror #26 │ │ │ │ + umulleq fp, r1, r8, sp │ │ │ │ addseq r8, r9, r4, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009987b8 │ │ │ │ - rsbeq r6, sp, r0, lsr #24 │ │ │ │ - rsbeq r6, sp, ip, lsr ip │ │ │ │ - @ instruction: 0x006d6b98 │ │ │ │ - @ instruction: 0x006d6b90 │ │ │ │ - rsbeq r6, sp, r8, lsl #23 │ │ │ │ - rsbeq r6, sp, r4, ror fp │ │ │ │ - strheq r3, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, sp, r8, lsr r2 │ │ │ │ - rsbeq r6, sp, r8, lsr #21 │ │ │ │ - strheq r6, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r6, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r6, sp, r0, asr ip │ │ │ │ + rsbeq r6, sp, ip, ror #24 │ │ │ │ + rsbeq r6, sp, r8, asr #23 │ │ │ │ + rsbeq r6, sp, r0, asr #23 │ │ │ │ + strheq r6, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, sp, r4, lsr #23 │ │ │ │ + rsbeq r3, sp, r0, ror #5 │ │ │ │ + rsbeq r3, sp, r8, ror #4 │ │ │ │ + ldrdeq r6, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r6, sp, r8, ror #21 │ │ │ │ + rsbeq r6, sp, ip, lsl #22 │ │ │ │ @ instruction: 0x009985b4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq r6, sp, r4, ror #19 │ │ │ │ - rsbeq r6, sp, ip, asr #19 │ │ │ │ - addeq fp, r1, r0, lsl sl │ │ │ │ - rsbeq r6, sp, r0, lsl r8 │ │ │ │ - addeq fp, r1, r8, asr r8 │ │ │ │ - rsbeq r6, sp, r0, asr r7 │ │ │ │ - strheq r6, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r6, sp, r4, lsl sl │ │ │ │ + strdeq r6, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + addeq fp, r1, r0, asr #20 │ │ │ │ + rsbeq r6, sp, r0, asr #16 │ │ │ │ + addeq fp, r1, r8, lsl #17 │ │ │ │ + rsbeq r6, sp, r0, lsl #15 │ │ │ │ + rsbeq r6, sp, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #476] @ 312aa0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -206529,30 +206529,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #14 │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [pc, #412] @ 312ab4 │ │ │ │ ldr r9, [pc, #412] @ 312ab8 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a55a4 │ │ │ │ ldr r1, [pc, #396] @ 312abc │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #364] @ 312ac0 │ │ │ │ ldr r3, [pc, #364] @ 312ac4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ mov r4, r0 │ │ │ │ ldrh r2, [r0, #104] @ 0x68 │ │ │ │ @@ -206573,44 +206573,44 @@ │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ beq 312a00 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a5128 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #132] @ 0x84 │ │ │ │ beq 312a78 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #256] @ 312ac8 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #232] @ 312acc │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r8 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ blx r6 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d920 │ │ │ │ + bl 74d950 │ │ │ │ mov r1, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ bl 311e88 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 312a34 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #148] @ 312ad0 │ │ │ │ ldr r3, [pc, #104] @ 312aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -206627,31 +206627,31 @@ │ │ │ │ ldr ip, [pc, #84] @ 312ad4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #108 @ 0x6c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 312a34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq fp, r1, r8, asr #15 │ │ │ │ + strdeq fp, [r1], r8 │ │ │ │ addseq r8, r9, ip, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r2, sp, r0, ror #28 │ │ │ │ - rsbeq r2, sp, r4, lsl #28 │ │ │ │ - rsbeq r6, sp, r0, ror r6 │ │ │ │ + @ instruction: 0x006d2e90 │ │ │ │ + rsbeq r2, sp, r4, lsr lr │ │ │ │ + rsbeq r6, sp, r0, lsr #13 │ │ │ │ @ instruction: 0x009981f8 │ │ │ │ - rsbeq r6, sp, ip, ror #12 │ │ │ │ - rsbeq r6, sp, ip, asr #12 │ │ │ │ + @ instruction: 0x006d669c │ │ │ │ + rsbeq r6, sp, ip, ror r6 │ │ │ │ addseq pc, r6, r8, lsl #21 │ │ │ │ - @ instruction: 0x006d2d9c │ │ │ │ + rsbeq r2, sp, ip, asr #27 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ ldrsbeq r8, [r9], r8 @ │ │ │ │ - ldrdeq r2, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, sp, ip, lsl #30 │ │ │ │ │ │ │ │ 00312ad8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312b2c │ │ │ │ @@ -206661,23 +206661,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 311d78 │ │ │ │ - umulleq fp, r1, r4, r5 │ │ │ │ - rsbeq r6, sp, r4, lsl #9 │ │ │ │ - @ instruction: 0x006d6494 │ │ │ │ + addeq fp, r1, r4, asr #11 │ │ │ │ + strheq r6, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, sp, r4, asr #9 │ │ │ │ │ │ │ │ 00312b38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 312ba0 │ │ │ │ @@ -206687,28 +206687,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, r4, lsl #3 │ │ │ │ add r0, r0, r4, lsl #2 │ │ │ │ ldr r0, [r0, #260] @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq fp, r1, r4, lsr r5 │ │ │ │ - rsbeq r6, sp, r4, lsr #8 │ │ │ │ - rsbeq r6, sp, r4, lsr r4 │ │ │ │ + addeq fp, r1, r4, ror #10 │ │ │ │ + rsbeq r6, sp, r4, asr r4 │ │ │ │ + rsbeq r6, sp, r4, ror #8 │ │ │ │ │ │ │ │ 00312bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 312c10 │ │ │ │ @@ -206719,26 +206719,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702f74 │ │ │ │ - addeq fp, r1, r0, asr #9 │ │ │ │ - strheq r6, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, sp, ip, lsr #7 │ │ │ │ + b 702fa4 │ │ │ │ + strdeq fp, [r1], r0 │ │ │ │ + rsbeq r6, sp, ip, ror #7 │ │ │ │ + ldrdeq r6, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ │ │ │ │ 00312c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 312c70 │ │ │ │ @@ -206748,45 +206748,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #340 @ 0x154 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702f0c │ │ │ │ - addeq fp, r1, r0, asr r4 │ │ │ │ - rsbeq r6, sp, r0, asr #6 │ │ │ │ - rsbeq r6, sp, r0, asr r3 │ │ │ │ + b 702f3c │ │ │ │ + addeq fp, r1, r0, lsl #9 │ │ │ │ + rsbeq r6, sp, r0, ror r3 │ │ │ │ + rsbeq r6, sp, r0, lsl #7 │ │ │ │ │ │ │ │ 00312c7c : │ │ │ │ cmp r0, #2 │ │ │ │ bhi 312c9c │ │ │ │ ldr r3, [pc, #28] @ 312ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq fp, r1, r4, lsl #8 │ │ │ │ + addeq fp, r1, r4, lsr r4 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 312ccc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq r2, fp, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -206805,15 +206805,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8ab024 │ │ │ │ + bl 8ab054 │ │ │ │ cmp r0, #0 │ │ │ │ blt 312d5c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -206822,17 +206822,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 2490b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 312d80 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9996c8 │ │ │ │ + b 9996f8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - rsbeq r6, sp, r0, asr #5 │ │ │ │ + strdeq r6, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 312ebc │ │ │ │ ldr r3, [pc, #288] @ 312ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -206888,65 +206888,65 @@ │ │ │ │ beq 312ea4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 312edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 312de4 │ │ │ │ ldr r0, [pc, #52] @ 312ee0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 312de4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r9, r8, ror sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r9, ip, asr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r9, r8, lsr #26 │ │ │ │ andeq r1, r0, r0, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r6, [sp], #-16 @ │ │ │ │ - ldrdeq r6, [sp], #-16 @ │ │ │ │ + rsbeq r6, sp, r0, ror #3 │ │ │ │ + rsbeq r6, sp, r0, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 312f88 │ │ │ │ ldr r2, [pc, #140] @ 312f8c │ │ │ │ ldr r1, [pc, #140] @ 312f90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #112] @ 312f94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #100] @ 312f98 │ │ │ │ ldr r1, [pc, #100] @ 312f9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r2, [pc, #76] @ 312fa0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -206954,17 +206954,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq fp, r1, r0, asr #4 │ │ │ │ - strheq r5, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r2, r6, r8, ror #28 │ │ │ │ + addeq fp, r1, r0, ror r2 │ │ │ │ + rsbeq r5, ip, r8, ror #17 │ │ │ │ + @ instruction: 0x00762e98 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ addseq pc, r6, r4, ror r6 @ │ │ │ │ strdeq r2, [fp], r8 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 312fc4 │ │ │ │ @@ -207170,27 +207170,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 313450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 313158 │ │ │ │ ldr ip, [pc, #300] @ 313454 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 3130e8 │ │ │ │ ldr ip, [pc, #268] @ 313448 │ │ │ │ @@ -207210,69 +207210,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 313458 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 3130e8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 31345c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 3130e8 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 313460 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 313158 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00997af0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r9, ip, asr #21 │ │ │ │ addseq r7, r9, r8, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq fp, r1, r4, lsl r0 │ │ │ │ - strdeq sl, [r1], ip │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ - strdeq r5, [sp], #-244 @ 0xffffff0c @ │ │ │ │ - ldrdeq sl, [r1], r4 │ │ │ │ - rsbeq r5, sp, ip, asr #31 │ │ │ │ + addeq fp, r1, r4, asr #32 │ │ │ │ + addeq fp, r1, ip, lsr #32 │ │ │ │ + addeq sl, r1, r8, lsr #30 │ │ │ │ + rsbeq r6, sp, r4, lsr #32 │ │ │ │ + addeq sl, r1, r4, lsl #30 │ │ │ │ + strdeq r5, [sp], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r4, r0, r0, ror #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r0, lsr #29 │ │ │ │ + ldrdeq r5, [sp], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0x000049b4 │ │ │ │ - rsbeq r5, sp, r8, lsr sp │ │ │ │ - rsbeq r5, sp, r0, lsl #27 │ │ │ │ - rsbeq r5, sp, r4, lsl #28 │ │ │ │ + rsbeq r5, sp, r8, ror #26 │ │ │ │ + strheq r5, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, sp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 3138c8 │ │ │ │ ldr ip, [pc, #1100] @ 3138cc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -207298,15 +207298,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 3135b4 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -207326,21 +207326,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 3138e4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 71051c │ │ │ │ + bl 71054c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3135dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #876] @ 3138e8 │ │ │ │ ldr r3, [pc, #844] @ 3138cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207357,47 +207357,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 3138f0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 3138f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 313568 │ │ │ │ mov r0, fp │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r2, [pc, #780] @ 3138f8 │ │ │ │ ldr r1, [pc, #780] @ 3138fc │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, fp │ │ │ │ bl 3390b0 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313868 │ │ │ │ - bl 8128d4 │ │ │ │ + bl 812904 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 810c54 │ │ │ │ + bl 810c84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 313568 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313690 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -207419,28 +207419,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 3136e0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 313870 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -207500,89 +207500,89 @@ │ │ │ │ bl 24b244 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 313574 │ │ │ │ ldr ip, [pc, #248] @ 313918 │ │ │ │ ldr r1, [pc, #248] @ 31391c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 313920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 313568 │ │ │ │ ldr ip, [pc, #220] @ 313924 │ │ │ │ ldr r1, [pc, #220] @ 313928 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 31392c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 313568 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 313690 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r6, r0 │ │ │ │ b 313708 │ │ │ │ ldr ip, [pc, #160] @ 313930 │ │ │ │ ldr r2, [pc, #160] @ 313934 │ │ │ │ ldr r1, [pc, #160] @ 313938 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 58e41c │ │ │ │ b 313568 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r9, r8, r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r9, r4, ror r6 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq sl, r1, ip, lsl #25 │ │ │ │ - @ instruction: 0x006d5d90 │ │ │ │ - rsbeq r5, sp, r8, lsr #27 │ │ │ │ + @ instruction: 0x0081acbc │ │ │ │ + rsbeq r5, sp, r0, asr #27 │ │ │ │ + ldrdeq r5, [sp], #-216 @ 0xffffff28 @ │ │ │ │ addeq r1, fp, r8, lsl #30 │ │ │ │ umullseq r7, r9, r8, r5 │ │ │ │ - rsbeq r5, sp, r8, ror #25 │ │ │ │ - rsbeq r5, sp, r8, asr #25 │ │ │ │ + rsbeq r5, sp, r8, lsl sp │ │ │ │ + strdeq r5, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - rsbeq r5, sp, r8, lsr sp │ │ │ │ - rsbeq r5, sp, ip, asr #26 │ │ │ │ + rsbeq r5, sp, r8, ror #26 │ │ │ │ + rsbeq r5, sp, ip, ror sp │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - strheq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, sp, r4, ror #20 │ │ │ │ + rsbeq r5, sp, r8, ror #21 │ │ │ │ + @ instruction: 0x006d5a94 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - rsbeq r5, sp, r0, asr #21 │ │ │ │ - rsbeq r5, sp, ip, lsr sl │ │ │ │ + strdeq r5, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r5, sp, ip, ror #20 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - @ instruction: 0x0081a8b0 │ │ │ │ - rsbeq r4, ip, r8, lsr #30 │ │ │ │ - ldrsbeq r2, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq sl, r1, r0, ror #17 │ │ │ │ + rsbeq r4, ip, r8, asr pc │ │ │ │ + rsbseq r2, r6, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 313bd4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -207700,26 +207700,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 313bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3139f0 │ │ │ │ ldr r3, [pc, #148] @ 313c00 │ │ │ │ ldr r1, [pc, #148] @ 313c04 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -207738,34 +207738,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 313c14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3139f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009971b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r7, r9, r0, r1 │ │ │ │ - umulleq sl, r1, r0, r7 │ │ │ │ - addeq sl, r1, r8, ror r7 │ │ │ │ + addeq sl, r1, r0, asr #15 │ │ │ │ + addeq sl, r1, r8, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r9, ip, lsl r1 │ │ │ │ andeq r5, r0, r8, lsr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r5, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq sl, [r1], r8 │ │ │ │ - ldrdeq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x0081a5b4 │ │ │ │ - rsbeq r5, sp, ip, lsr #13 │ │ │ │ + rsbeq r5, sp, r8, lsr #16 │ │ │ │ + addeq sl, r1, r8, lsl #12 │ │ │ │ + rsbeq r5, sp, r4, lsl #14 │ │ │ │ + addeq sl, r1, r4, ror #11 │ │ │ │ + ldrdeq r5, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - rsbeq r5, sp, r4, ror #15 │ │ │ │ + rsbeq r5, sp, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 313d94 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -207779,29 +207779,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #304] @ 313da8 │ │ │ │ ldr r3, [pc, #304] @ 313dac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 313cfc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da68 │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 313db0 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 313d9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -207838,42 +207838,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 313dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 313c90 │ │ │ │ ldr r0, [pc, #64] @ 313dc4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 313c90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq sl, r1, r4, lsl r5 │ │ │ │ + addeq sl, r1, r4, asr #10 │ │ │ │ @ instruction: 0x00996ed0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, sp, r8, lsl #12 │ │ │ │ - rsbeq r5, sp, r0, lsr #12 │ │ │ │ + rsbeq r5, sp, r8, lsr r6 │ │ │ │ + rsbeq r5, sp, r0, asr r6 │ │ │ │ umullseq r6, r9, ip, lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r9, r4, asr lr │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, r0, ror r6 │ │ │ │ - rsbeq r5, sp, r4, lsl #13 │ │ │ │ + rsbeq r5, sp, r0, lsr #13 │ │ │ │ + strheq r5, [sp], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 314cd8 │ │ │ │ ldr r1, [pc, #3828] @ 314cdc │ │ │ │ @@ -207947,23 +207947,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 314cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 314124 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3145a4 │ │ │ │ @@ -208133,15 +208133,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -208149,15 +208149,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 314d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3140dc │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208333,23 +208333,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 314d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314448 │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 314264 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -208451,28 +208451,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 314d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -208526,23 +208526,23 @@ │ │ │ │ beq 314c90 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 314d18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 314ce8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -208569,25 +208569,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 314d20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31427c │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 3142e0 │ │ │ │ b 314068 │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -208618,23 +208618,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 314d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ mov r0, r2 │ │ │ │ b 3142d8 │ │ │ │ ldr r3, [pc, #864] @ 314d24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -208654,23 +208654,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 314d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314448 │ │ │ │ ldr r2, [pc, #704] @ 314d10 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -208692,25 +208692,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 314d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314348 │ │ │ │ ldr r3, [pc, #512] @ 314ce8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -208733,22 +208733,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 314d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 314148 │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 3142d8 │ │ │ │ ldr r0, [pc, #424] @ 314d3c │ │ │ │ @@ -208756,123 +208756,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3140dc │ │ │ │ ldr r0, [pc, #384] @ 314d40 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314448 │ │ │ │ ldr r0, [pc, #356] @ 314d44 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 314448 │ │ │ │ ldr r0, [pc, #328] @ 314d48 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314348 │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 314194 │ │ │ │ ldr r0, [pc, #288] @ 314d4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ ldr r0, [pc, #264] @ 314d50 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 314148 │ │ │ │ ldr r0, [pc, #240] @ 314d54 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31427c │ │ │ │ ldr r0, [pc, #220] @ 314d58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ ldr r0, [pc, #196] @ 314d5c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 314184 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 314d60 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 314184 │ │ │ │ addseq r6, r9, ip, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r9, r4, lsl #26 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, asr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, sp, ip, ror r5 │ │ │ │ + rsbeq r5, sp, ip, lsr #11 │ │ │ │ addseq r6, r9, r0, lsr sl │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - rsbeq r5, sp, r0, asr #10 │ │ │ │ + rsbeq r5, sp, r0, ror r5 │ │ │ │ andeq r3, r0, r8, asr #2 │ │ │ │ - rsbeq r5, sp, r0, asr r0 │ │ │ │ + rsbeq r5, sp, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, lsr #9 │ │ │ │ - ldrdeq r4, [sp], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, sp, ip, asr #26 │ │ │ │ + rsbeq r4, sp, r0, lsl #30 │ │ │ │ + rsbeq r4, sp, ip, ror sp │ │ │ │ andeq r1, r0, ip, ror #16 │ │ │ │ - @ instruction: 0x006d4d94 │ │ │ │ + rsbeq r4, sp, r4, asr #27 │ │ │ │ andeq r3, r0, r0, asr #14 │ │ │ │ - rsbeq r4, sp, r8, asr fp │ │ │ │ - rsbeq r4, sp, r8, asr #21 │ │ │ │ - rsbeq r4, sp, r8, lsl fp │ │ │ │ + rsbeq r4, sp, r8, lsl #23 │ │ │ │ + strdeq r4, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, sp, r8, asr #22 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ - strheq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, sp, r8, lsr #24 │ │ │ │ - rsbeq r4, sp, r0, lsl #19 │ │ │ │ - ldrdeq r4, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r4, sp, r4, lsr sl │ │ │ │ - rsbeq r4, sp, ip, lsr #17 │ │ │ │ - rsbeq r4, sp, ip, lsl r8 │ │ │ │ - @ instruction: 0x006d4a94 │ │ │ │ - rsbeq r4, sp, r4, asr #17 │ │ │ │ - rsbeq r4, sp, r0, lsr #18 │ │ │ │ - rsbeq r4, sp, r0, lsl #19 │ │ │ │ + rsbeq r4, sp, r4, ror #17 │ │ │ │ + rsbeq r4, sp, r8, asr ip │ │ │ │ + strheq r4, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, sp, r8, lsl #20 │ │ │ │ + rsbeq r4, sp, r4, ror #20 │ │ │ │ + ldrdeq r4, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, sp, ip, asr #16 │ │ │ │ + rsbeq r4, sp, r4, asr #21 │ │ │ │ + strdeq r4, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r4, sp, r0, asr r9 │ │ │ │ + strheq r4, [sp], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 315d18 │ │ │ │ mov r6, r3 │ │ │ │ @@ -208924,15 +208924,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 315398 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da68 │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e2c │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 3157d4 │ │ │ │ bhi 31505c │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 3156c8 │ │ │ │ @@ -208966,15 +208966,15 @@ │ │ │ │ bne 3152f0 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3153d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 70da38 │ │ │ │ + bl 70da68 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 314dc8 │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -209037,30 +209037,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 315d34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e24 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 3152d0 │ │ │ │ bhi 31544c │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 315768 │ │ │ │ @@ -209142,25 +209142,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #2932] @ 315d38 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 315d3c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315084 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 315610 │ │ │ │ @@ -209200,25 +209200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #2708] @ 315d40 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 315d44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314f08 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 315c10 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -209242,22 +209242,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 315d4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 315938 │ │ │ │ ldr r3, [pc, #2648] @ 315de0 │ │ │ │ @@ -209298,22 +209298,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 315d54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314ef0 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 3157ec │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 314e8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209337,25 +209337,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #2184] @ 315d58 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 315d5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 314e8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -209399,25 +209399,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #1944] @ 315d60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 315d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -209464,15 +209464,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 315d6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314ea4 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 315084 │ │ │ │ ldr r2, [pc, #1776] @ 315dcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -209492,15 +209492,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #1588] @ 315d70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 315d74 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3151d0 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -209565,25 +209565,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #1304] @ 315d78 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 315d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -209600,15 +209600,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 314e24 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -209620,15 +209620,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 312cd0 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 315524 │ │ │ │ ldr r0, [pc, #1112] @ 315d84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314ef0 │ │ │ │ ldr r3, [pc, #1032] @ 315d48 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 315de0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -209646,22 +209646,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 315d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31538c │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 24a890 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -209688,22 +209688,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 315d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 3150f8 │ │ │ │ ldr r3, [pc, #860] @ 315dcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315510 │ │ │ │ @@ -209721,25 +209721,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #708] @ 315d94 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 315d98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315510 │ │ │ │ ldr r3, [pc, #720] @ 315dcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315220 │ │ │ │ ldr r3, [pc, #720] @ 315de0 │ │ │ │ @@ -209756,25 +209756,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #576] @ 315d9c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 315da0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315220 │ │ │ │ ldr r2, [pc, #580] @ 315dcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31575c │ │ │ │ ldr r2, [pc, #580] @ 315de0 │ │ │ │ @@ -209790,25 +209790,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #448] @ 315da4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 315da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31575c │ │ │ │ ldr r2, [pc, #436] @ 315dcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -209827,25 +209827,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #308] @ 315dac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 315db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3152dc │ │ │ │ ldr r2, [pc, #292] @ 315dcc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 315084 │ │ │ │ @@ -209863,112 +209863,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #172] @ 315db4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 315db8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3151d0 │ │ │ │ umullseq r5, r9, r0, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r9, r8, ror sp │ │ │ │ addseq r5, r9, r4, asr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r9, r1, r0, lsl r3 │ │ │ │ + addeq r9, r1, r0, asr #6 │ │ │ │ andeq r3, r0, ip, ror sl │ │ │ │ - ldrdeq r4, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - strdeq r4, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, sp, r8, ror #13 │ │ │ │ - rsbeq r4, sp, r0, asr #15 │ │ │ │ - strdeq r4, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, sp, r0, lsl #16 │ │ │ │ + rsbeq r4, sp, r8, lsr #16 │ │ │ │ + rsbeq r4, sp, r8, lsl r7 │ │ │ │ + strdeq r4, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, sp, r0, lsr #12 │ │ │ │ andeq r5, r0, r8, asr #4 │ │ │ │ - rsbeq r4, sp, r8, asr #16 │ │ │ │ + rsbeq r4, sp, r8, ror r8 │ │ │ │ andeq r3, r0, r0, asr #3 │ │ │ │ - rsbeq r4, sp, r4, asr #16 │ │ │ │ - rsbeq r4, sp, r8, asr r5 │ │ │ │ - rsbeq r4, sp, ip, asr #7 │ │ │ │ - rsbeq r4, sp, r8, lsl #9 │ │ │ │ - ldrdeq r4, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - umulleq r8, r1, r8, sl │ │ │ │ - rsbeq r4, sp, r0, ror r5 │ │ │ │ + rsbeq r4, sp, r4, ror r8 │ │ │ │ + rsbeq r4, sp, r8, lsl #11 │ │ │ │ + strdeq r4, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq r4, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r4, sp, r4, lsl #6 │ │ │ │ + addeq r8, r1, r8, asr #21 │ │ │ │ + rsbeq r4, sp, r0, lsr #11 │ │ │ │ + ldrdeq r4, [sp], #-16 @ │ │ │ │ rsbeq r4, sp, r0, lsr #3 │ │ │ │ - rsbeq r4, sp, r0, ror r1 │ │ │ │ - strheq r4, [sp], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r4, sp, ip, lsr r0 │ │ │ │ - rsbeq r3, sp, r0, lsr #31 │ │ │ │ - @ instruction: 0x006d4394 │ │ │ │ - strdeq r4, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, sp, r4, ror #3 │ │ │ │ + rsbeq r4, sp, ip, rrx │ │ │ │ + ldrdeq r3, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, sp, r4, asr #7 │ │ │ │ + rsbeq r4, sp, r8, lsr #4 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq r4, sp, r0, ror #1 │ │ │ │ - rsbeq r3, sp, r8, ror #30 │ │ │ │ - rsbeq r3, sp, ip, asr #27 │ │ │ │ - rsbeq r3, sp, ip, lsr #31 │ │ │ │ - rsbeq r3, sp, r0, asr #26 │ │ │ │ - rsbeq r3, sp, r0, asr #27 │ │ │ │ - strheq r3, [sp], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, sp, ip, lsl #27 │ │ │ │ - rsbeq r3, sp, r4, lsr #24 │ │ │ │ - strdeq r3, [sp], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r3, sp, r4, lsr #23 │ │ │ │ + rsbeq r4, sp, r0, lsl r1 │ │ │ │ + @ instruction: 0x006d3f98 │ │ │ │ + strdeq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r3, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r3, sp, r0, ror sp │ │ │ │ + strdeq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r3, sp, r8, ror #25 │ │ │ │ + strheq r3, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r3, sp, r4, asr ip │ │ │ │ + rsbeq r3, sp, r4, lsr #26 │ │ │ │ + ldrdeq r3, [sp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, r4, ror fp │ │ │ │ - strdeq r3, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r3, sp, r8, asr #20 │ │ │ │ - rsbeq r3, sp, ip, lsl r9 │ │ │ │ + rsbeq r3, sp, ip, lsr #20 │ │ │ │ + rsbeq r3, sp, r8, ror sl │ │ │ │ + rsbeq r3, sp, ip, asr #18 │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ - ldrdeq r3, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006d3890 │ │ │ │ - strheq r3, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, sp, r4, lsl #20 │ │ │ │ + rsbeq r3, sp, r0, asr #17 │ │ │ │ + rsbeq r3, sp, r0, ror #23 │ │ │ │ andeq r1, r0, r0, lsl #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r3, sp, ip, lsr #19 │ │ │ │ - strdeq r3, [sp], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, sp, r0, lsr r9 │ │ │ │ + ldrdeq r3, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, sp, ip, lsr #22 │ │ │ │ + rsbeq r3, sp, r0, ror #18 │ │ │ │ + rsbeq r3, sp, r4, lsl r8 │ │ │ │ + rsbeq r3, sp, r8, lsl #21 │ │ │ │ + rsbeq r3, sp, r4, ror #18 │ │ │ │ rsbeq r3, sp, r4, ror #15 │ │ │ │ - rsbeq r3, sp, r8, asr sl │ │ │ │ - rsbeq r3, sp, r4, lsr r9 │ │ │ │ - strheq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - strheq r3, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x006d3798 │ │ │ │ - rsbeq r3, sp, r0, lsr r8 │ │ │ │ - rsbeq r3, sp, r8, ror r7 │ │ │ │ - strheq r3, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, sp, r4, asr r7 │ │ │ │ - rsbeq r3, sp, r8, asr r8 │ │ │ │ - rsbeq r3, sp, r0, lsr r7 │ │ │ │ - rsbeq r3, sp, ip, lsl r8 │ │ │ │ - rsbeq r3, sp, r0, lsl r7 │ │ │ │ - ldrdeq r3, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, sp, ip, asr #15 │ │ │ │ - ldrdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r3, sp, r8, lsl #15 │ │ │ │ - strheq r3, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, sp, r8, lsl #13 │ │ │ │ - @ instruction: 0x006d369c │ │ │ │ - strheq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r3, sp, r8, ror r6 │ │ │ │ - rsbeq r3, sp, r8, asr #13 │ │ │ │ - rsbeq r3, sp, r4, asr r7 │ │ │ │ - rsbeq r3, sp, ip, lsr r6 │ │ │ │ + rsbeq r3, sp, r4, ror #19 │ │ │ │ + rsbeq r3, sp, r8, asr #15 │ │ │ │ + rsbeq r3, sp, r0, ror #16 │ │ │ │ + rsbeq r3, sp, r8, lsr #15 │ │ │ │ + rsbeq r3, sp, r8, ror #17 │ │ │ │ + rsbeq r3, sp, r4, lsl #15 │ │ │ │ + rsbeq r3, sp, r8, lsl #17 │ │ │ │ + rsbeq r3, sp, r0, ror #14 │ │ │ │ + rsbeq r3, sp, ip, asr #16 │ │ │ │ + rsbeq r3, sp, r0, asr #14 │ │ │ │ + rsbeq r3, sp, r0, lsl #18 │ │ │ │ + strdeq r3, [sp], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, sp, r8, lsl #14 │ │ │ │ + strheq r3, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, sp, ip, ror #13 │ │ │ │ + strheq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, sp, ip, asr #13 │ │ │ │ + rsbeq r3, sp, r4, ror #15 │ │ │ │ + rsbeq r3, sp, r8, lsr #13 │ │ │ │ strdeq r3, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r3, sp, ip, lsl r6 │ │ │ │ - addeq r7, r1, r4, asr lr │ │ │ │ - rsbeq r3, sp, ip, lsr #16 │ │ │ │ - @ instruction: 0x006d2f90 │ │ │ │ + rsbeq r3, sp, r4, lsl #15 │ │ │ │ + rsbeq r3, sp, ip, ror #12 │ │ │ │ + rsbeq r3, sp, r8, lsr #14 │ │ │ │ + rsbeq r3, sp, ip, asr #12 │ │ │ │ + addeq r7, r1, r4, lsl #29 │ │ │ │ + rsbeq r3, sp, ip, asr r8 │ │ │ │ + rsbeq r2, sp, r0, asr #31 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, sp, r8, asr #17 │ │ │ │ - rsbeq r3, sp, ip, asr #10 │ │ │ │ - @ instruction: 0x006d3890 │ │ │ │ - rsbeq r3, sp, r4, ror #10 │ │ │ │ + strdeq r3, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, sp, ip, ror r5 │ │ │ │ + rsbeq r3, sp, r0, asr #17 │ │ │ │ + @ instruction: 0x006d3594 │ │ │ │ ldr r2, [pc, #-208] @ 315dbc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3157ac │ │ │ │ ldr r2, [pc, #-192] @ 315de0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -209985,26 +209985,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 315dc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3157ac │ │ │ │ ldr r3, [pc, #-340] @ 315dcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3157e0 │ │ │ │ ldr r3, [pc, #-340] @ 315de0 │ │ │ │ @@ -210021,25 +210021,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #-444] @ 315dc4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 315dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3157e0 │ │ │ │ ldr r3, [pc, #-480] @ 315dcc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 315774 │ │ │ │ ldr r3, [pc, #-480] @ 315de0 │ │ │ │ @@ -210056,30 +210056,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #-572] @ 315dd0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 315dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315774 │ │ │ │ ldr r0, [pc, #-608] @ 315dd8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee0 │ │ │ │ ldr r1, [pc, #-632] @ 315ddc │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -210100,154 +210100,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 315de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315628 │ │ │ │ ldr r0, [pc, #-772] @ 315de8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31538c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 315dec │ │ │ │ ldr r0, [pc, #-792] @ 315df0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315510 │ │ │ │ ldr r0, [pc, #-812] @ 315df4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 3150f8 │ │ │ │ ldr r2, [pc, #-832] @ 315df8 │ │ │ │ ldr r0, [pc, #-832] @ 315dfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 314f08 │ │ │ │ ldr r2, [pc, #-852] @ 315e00 │ │ │ │ ldr r0, [pc, #-852] @ 315e04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315220 │ │ │ │ ldr r2, [pc, #-872] @ 315e08 │ │ │ │ ldr r0, [pc, #-872] @ 315e0c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 31575c │ │ │ │ ldr r2, [pc, #-900] @ 315e10 │ │ │ │ ldr r0, [pc, #-900] @ 315e14 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldr r2, [pc, #-928] @ 315e18 │ │ │ │ ldr r0, [pc, #-928] @ 315e1c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldr r2, [pc, #-956] @ 315e20 │ │ │ │ ldr r0, [pc, #-956] @ 315e24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315084 │ │ │ │ ldr r0, [pc, #-980] @ 315e28 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 315628 │ │ │ │ ldr r2, [pc, #-1000] @ 315e2c │ │ │ │ ldr r0, [pc, #-1000] @ 315e30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 315774 │ │ │ │ ldr r2, [pc, #-1020] @ 315e34 │ │ │ │ ldr r0, [pc, #-1020] @ 315e38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315084 │ │ │ │ ldr r2, [pc, #-1044] @ 315e3c │ │ │ │ ldr r0, [pc, #-1044] @ 315e40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 315084 │ │ │ │ ldr r2, [pc, #-1068] @ 315e44 │ │ │ │ ldr r0, [pc, #-1068] @ 315e48 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldr r0, [pc, #-1096] @ 315e4c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3157ac │ │ │ │ ldr r2, [pc, #-1120] @ 315e50 │ │ │ │ ldr r0, [pc, #-1120] @ 315e54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 3152dc │ │ │ │ ldr r2, [pc, #-1144] @ 315e58 │ │ │ │ ldr r0, [pc, #-1144] @ 315e5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3157e0 │ │ │ │ ldr r3, [pc, #-1164] @ 315e60 │ │ │ │ ldr lr, [pc, #-1164] @ 315e64 │ │ │ │ ldr r1, [pc, #-1164] @ 315e68 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 315e6c │ │ │ │ @@ -210265,34 +210265,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #-1244] @ 315e74 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 315e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ ldr r2, [pc, #-1288] @ 315e7c │ │ │ │ ldr r0, [pc, #-1288] @ 315e80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 314ee8 │ │ │ │ │ │ │ │ 003163a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -210312,146 +210312,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 3165b8 │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 316420 │ │ │ │ ldr r1, [pc, #416] @ 3165bc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337bbc │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 316590 │ │ │ │ ldr r1, [pc, #384] @ 3165c0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #368] @ 3165c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bc40 │ │ │ │ + bl 74bc70 │ │ │ │ ldr r1, [pc, #348] @ 3165c8 │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr r1, [pc, #332] @ 3165cc │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74babc │ │ │ │ + bl 74baec │ │ │ │ ldr r1, [pc, #312] @ 3165d0 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb3c │ │ │ │ + bl 74bb6c │ │ │ │ ldr r1, [pc, #296] @ 3165d4 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb3c │ │ │ │ + bl 74bb6c │ │ │ │ ldr r1, [pc, #280] @ 3165d8 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb3c │ │ │ │ + bl 74bb6c │ │ │ │ ldr r1, [pc, #264] @ 3165dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 3165e0 │ │ │ │ - bl 74bb3c │ │ │ │ + bl 74bb6c │ │ │ │ ldr r8, [pc, #248] @ 3165e4 │ │ │ │ ldr r1, [pc, #248] @ 3165e8 │ │ │ │ ldr r7, [pc, #248] @ 3165ec │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bc90 │ │ │ │ + bl 74bcc0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #192] @ 3165f0 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339568 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 338de8 │ │ │ │ ldr r2, [pc, #132] @ 3165f4 │ │ │ │ ldr r1, [pc, #132] @ 3165f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 75470c │ │ │ │ + b 75473c │ │ │ │ ldr r3, [pc, #100] @ 3165fc │ │ │ │ ldr r1, [pc, #100] @ 316600 │ │ │ │ ldr r0, [pc, #100] @ 316604 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 316608 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strheq r2, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, sp, r4, ror #29 │ │ │ │ addseq r4, r9, ip, lsl #14 │ │ │ │ - rsbseq r2, r8, r8, lsl #29 │ │ │ │ - ldrdeq r3, [sp], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r3, sp, r0, asr #17 │ │ │ │ - rsbseq ip, r4, ip, lsr r7 │ │ │ │ + ldrheq r2, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r3, sp, r0, lsl #18 │ │ │ │ + strdeq r3, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, r4, ip, ror #14 │ │ │ │ + ldrdeq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r9, r0, r4, lsl #4 │ │ │ │ + ldrsheq r9, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ rsbeq r3, sp, r4, lsr #17 │ │ │ │ - ldrsbeq r9, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r9, r0, r8, asr #3 │ │ │ │ - rsbeq r3, sp, r4, ror r8 │ │ │ │ - rsbeq r3, sp, r4, ror #16 │ │ │ │ - addeq r7, r1, r4, asr ip │ │ │ │ - rsbeq r2, sp, r8, lsr #28 │ │ │ │ - rsbseq fp, r6, ip, lsl r5 │ │ │ │ - rsbeq r2, sp, ip, lsr lr │ │ │ │ + @ instruction: 0x006d3894 │ │ │ │ + addeq r7, r1, r4, lsl #25 │ │ │ │ + rsbeq r2, sp, r8, asr lr │ │ │ │ + rsbseq fp, r6, ip, asr #10 │ │ │ │ + rsbeq r2, sp, ip, ror #28 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strdeq r2, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r2, sp, r8, lsl #26 │ │ │ │ - addeq r7, r1, r8, lsr #23 │ │ │ │ - rsbeq r2, sp, r8, ror #25 │ │ │ │ - rsbeq r3, sp, r4, asr #14 │ │ │ │ + rsbeq r2, sp, r0, lsr #26 │ │ │ │ + rsbeq r2, sp, r8, lsr sp │ │ │ │ + ldrdeq r7, [r1], r8 │ │ │ │ + rsbeq r2, sp, r8, lsl sp │ │ │ │ + rsbeq r3, sp, r4, ror r7 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0031660c : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00316614 : │ │ │ │ @@ -210479,44 +210479,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 3166f4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 999418 │ │ │ │ + bl 999448 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 99d5ac │ │ │ │ + bl 99d5dc │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316738 │ │ │ │ ldr r3, [pc, #188] @ 316758 │ │ │ │ ldr r2, [pc, #188] @ 31675c │ │ │ │ ldr r1, [pc, #188] @ 316760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810920 │ │ │ │ + bl 810950 │ │ │ │ ldr r3, [pc, #144] @ 316764 │ │ │ │ ldr r1, [pc, #144] @ 316768 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 337b30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 99944c │ │ │ │ + bl 99947c │ │ │ │ ldr r2, [pc, #112] @ 31676c │ │ │ │ ldr r3, [pc, #80] @ 316750 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210528,27 +210528,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 316770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ @ instruction: 0x009944dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009944b8 │ │ │ │ - addeq r7, r1, r4, lsr #21 │ │ │ │ - rsbeq r2, ip, ip, lsl r1 │ │ │ │ - ldrsbeq pc, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrdeq r7, [r1], r4 │ │ │ │ + rsbeq r2, ip, ip, asr #2 │ │ │ │ + rsbseq pc, r5, r0, lsl #14 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq r2, r8, r8, asr #23 │ │ │ │ + ldrsheq r2, [r8], #-184 @ 0xffffff48 @ │ │ │ │ addseq r4, r9, r8, lsl r4 │ │ │ │ - rsbeq r3, sp, r4, lsl #12 │ │ │ │ + rsbeq r3, sp, r4, lsr r6 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ tst r3, #2 │ │ │ │ beq 31678c │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq 3167d8 │ │ │ │ and r3, r3, #24 │ │ │ │ @@ -210698,18 +210698,18 @@ │ │ │ │ subeq r3, r2, r3 │ │ │ │ streq r3, [r0, #412] @ 0x19c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r7, [r1], r0 │ │ │ │ + addeq r7, r1, r0, lsl #18 │ │ │ │ ldr r0, [pc, #4] @ 3169f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq lr, sl, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #280] @ 316b2c │ │ │ │ ldr r3, [pc, #280] @ 316b30 │ │ │ │ @@ -210741,15 +210741,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 316b28 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [pc, #160] @ 316b40 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316a60 │ │ │ │ ldr r3, [pc, #144] @ 316b44 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -210764,39 +210764,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 316b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 316a60 │ │ │ │ ldr r0, [pc, #52] @ 316b50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 316a60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r9, r0, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrsbeq r4, [r9], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r9, ip, lsr #1 │ │ │ │ andeq r1, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r3, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, sp, r4, ror #5 │ │ │ │ + rsbeq r3, sp, r0, lsl #6 │ │ │ │ + rsbeq r3, sp, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #632] @ 316de4 │ │ │ │ ldr r2, [pc, #632] @ 316de8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210810,15 +210810,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ ldr r8, [pc, #568] @ 316dec │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 316c94 │ │ │ │ ldr r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne 316c94 │ │ │ │ @@ -210842,15 +210842,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #5 │ │ │ │ movne r3, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #380] @ 0x17c │ │ │ │ add r1, r1, #2 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ and r6, r6, #192 @ 0xc0 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ beq 316d00 │ │ │ │ cmp r6, #128 @ 0x80 │ │ │ │ beq 316cec │ │ │ │ cmp r6, #0 │ │ │ │ @@ -210868,15 +210868,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r2, #0 │ │ │ │ bne 316d2c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldr r2, [pc, #344] @ 316df4 │ │ │ │ ldr r3, [pc, #328] @ 316de8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -210929,48 +210929,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r7, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 316e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 316c84 │ │ │ │ ldr r0, [pc, #72] @ 316e08 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 316c84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r8, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r4, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r9, r8, ror lr │ │ │ │ andeq r4, r0, r8, lsl fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, sp, r0, ror r0 │ │ │ │ rsbeq r3, sp, r0, lsr #1 │ │ │ │ + ldrdeq r3, [sp], #-0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #476] @ 317000 │ │ │ │ ldr r5, [pc, #476] @ 317004 │ │ │ │ ldr r2, [pc, #476] @ 317008 │ │ │ │ @@ -210979,15 +210979,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov ip, #4 │ │ │ │ ldr r2, [pc, #432] @ 31700c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr r3, [r0, #1768] @ 0x6e8 │ │ │ │ str r3, [r0, #1128] @ 0x468 │ │ │ │ @@ -210999,23 +210999,23 @@ │ │ │ │ str ip, [sp, #8] │ │ │ │ add r5, r4, #1072 @ 0x430 │ │ │ │ asr ip, ip, #31 │ │ │ │ mov r3, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ add r0, r0, #1600 @ 0x640 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316f00 │ │ │ │ add r5, r4, #1488 @ 0x5d0 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ bne 316f4c │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq 316fa0 │ │ │ │ ldr r3, [r4, #1564] @ 0x61c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -211041,15 +211041,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 317010 │ │ │ │ ldr r2, [pc, #224] @ 317014 │ │ │ │ ldr r1, [pc, #224] @ 317018 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ b 316eb0 │ │ │ │ ldr r3, [r4, #1772] @ 0x6ec │ │ │ │ add r2, r4, #1168 @ 0x490 │ │ │ │ mov r1, #0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r2, r2, #4 │ │ │ │ str r3, [r4, #1552] @ 0x610 │ │ │ │ @@ -211060,15 +211060,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 317024 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ ldr r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ bne 316ed4 │ │ │ │ ldr r1, [pc, #128] @ 317028 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ @@ -211088,17 +211088,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r1, r4, lsr #8 │ │ │ │ - rsbeq r3, sp, r4, lsr #1 │ │ │ │ - rsbeq r3, sp, ip, ror r0 │ │ │ │ + addeq r7, r1, r4, asr r4 │ │ │ │ + ldrdeq r3, [sp], #-4 @ │ │ │ │ + rsbeq r3, sp, ip, lsr #1 │ │ │ │ addeq lr, sl, r4, asr #13 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #25 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ @@ -211114,45 +211114,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #112] @ 3170e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #100] @ 3170e8 │ │ │ │ ldr r0, [pc, #100] @ 3170ec │ │ │ │ ldr r1, [pc, #100] @ 3170f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r7, r1, r0, lsl #4 │ │ │ │ - rsbeq r1, ip, r8, ror #14 │ │ │ │ - rsbseq lr, r5, r8, lsl sp │ │ │ │ + addeq r7, r1, r0, lsr r2 │ │ │ │ + @ instruction: 0x006c1798 │ │ │ │ + rsbseq lr, r5, r8, asr #26 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ umulleq lr, sl, r8, r4 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addseq fp, r6, r4, ror r9 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -211175,25 +211175,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3171dc │ │ │ │ ldr r1, [pc, #144] @ 3171e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #124] @ 3171e4 │ │ │ │ ldr r1, [pc, #124] @ 3171e8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r7 │ │ │ │ add r5, r4, #1168 @ 0x490 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r0 │ │ │ │ bl 338fb0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -211206,34 +211206,34 @@ │ │ │ │ add r1, r4, #1600 @ 0x640 │ │ │ │ str r3, [r4, #1560] @ 0x618 │ │ │ │ str r5, [r4, #772] @ 0x304 │ │ │ │ str r7, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3390b0 │ │ │ │ - addeq r7, r1, r4, lsl r1 │ │ │ │ - rsbeq r2, sp, ip, ror #26 │ │ │ │ - rsbeq r2, sp, r0, lsl #27 │ │ │ │ - strheq r2, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, sp, r8, asr #3 │ │ │ │ + addeq r7, r1, r4, asr #2 │ │ │ │ + @ instruction: 0x006d2d9c │ │ │ │ + strheq r2, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, sp, ip, ror #3 │ │ │ │ + strdeq r2, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 317304 │ │ │ │ ldr r2, [pc, #256] @ 317308 │ │ │ │ ldr r1, [pc, #256] @ 31730c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #780 @ 0x30c │ │ │ │ bl 24a890 │ │ │ │ @@ -211281,17 +211281,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r1, r4, asr #32 │ │ │ │ - @ instruction: 0x006d2c9c │ │ │ │ - strheq r2, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + addeq r7, r1, r4, ror r0 │ │ │ │ + rsbeq r2, sp, ip, asr #25 │ │ │ │ + rsbeq r2, sp, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #388] @ 0x184 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 3174e0 │ │ │ │ @@ -211381,43 +211381,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 317500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317374 │ │ │ │ ldr r0, [pc, #60] @ 317504 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ b 317374 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r9, r0, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r0, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r9, r0, asr r7 │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, ip, lsr #20 │ │ │ │ - rsbeq r2, sp, r0, asr sl │ │ │ │ + rsbeq r2, sp, ip, asr sl │ │ │ │ + rsbeq r2, sp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #396] @ 3176b0 │ │ │ │ ldr r2, [pc, #396] @ 3176b4 │ │ │ │ @@ -211499,42 +211499,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3176d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31756c │ │ │ │ ldr r0, [pc, #60] @ 3176d8 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31756c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009935f0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009935d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r9, r0, ror r5 │ │ │ │ addseq r3, r9, r8, lsr r5 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, r0, asr #17 │ │ │ │ - rsbeq r2, sp, r0, ror #17 │ │ │ │ + strdeq r2, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r2, sp, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #760] @ 3179ec │ │ │ │ ldr r3, [pc, #760] @ 3179f0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -211554,15 +211554,15 @@ │ │ │ │ bl 2a4008 │ │ │ │ ldr r3, [pc, #704] @ 3179f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #680] @ 3179fc │ │ │ │ ldr r9, [r5, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 317898 │ │ │ │ cmp r4, #61 @ 0x3d │ │ │ │ @@ -211661,22 +211661,22 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 317a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 317764 │ │ │ │ ldr r3, [pc, #256] @ 317a20 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3177b0 │ │ │ │ ldr r3, [pc, #224] @ 317a14 │ │ │ │ @@ -211692,34 +211692,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 317a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3177b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 317a28 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 317764 │ │ │ │ ldr r0, [pc, #116] @ 317a2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3177b0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 317a30 │ │ │ │ ldr r1, [pc, #96] @ 317a34 │ │ │ │ ldr r0, [pc, #96] @ 317a38 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 317a3c │ │ │ │ @@ -211735,22 +211735,22 @@ │ │ │ │ andeq r2, r0, ip, lsr r3 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ addseq r3, r9, ip, asr r3 │ │ │ │ addseq r3, r9, r4, lsl #6 │ │ │ │ andeq r2, r0, r0, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, sp, ip, asr #13 │ │ │ │ + strdeq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - rsbeq r2, sp, ip, asr #13 │ │ │ │ - rsbeq r2, sp, ip, ror r6 │ │ │ │ - ldrdeq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - addeq r6, r1, r8, ror r8 │ │ │ │ - rsbeq r2, sp, r8, asr #11 │ │ │ │ - ldrdeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ + strdeq r2, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r2, sp, ip, lsr #13 │ │ │ │ + rsbeq r2, sp, ip, lsl #14 │ │ │ │ + addeq r6, r1, r8, lsr #17 │ │ │ │ + strdeq r2, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r2, sp, r4, lsl #12 │ │ │ │ andeq r0, r0, r3, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #500] @ 317c4c │ │ │ │ ldr r3, [pc, #500] @ 317c50 │ │ │ │ @@ -211854,46 +211854,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 317c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317ab4 │ │ │ │ ldr r0, [pc, #68] @ 317c74 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #416] @ 0x1a0 │ │ │ │ b 317ab4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r9], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r9, r4, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r9, r4, ror #31 │ │ │ │ addseq r2, r9, ip, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r2, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r2, sp, r0, ror #9 │ │ │ │ + rsbeq r2, sp, r8, lsl #10 │ │ │ │ ldrb r1, [r1] │ │ │ │ b 317310 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1308] @ 3181b4 │ │ │ │ @@ -212036,15 +212036,15 @@ │ │ │ │ movne r4, #97 @ 0x61 │ │ │ │ moveq r4, #98 @ 0x62 │ │ │ │ cmp r3, #0 │ │ │ │ bne 318050 │ │ │ │ add r0, r9, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8ad4fc │ │ │ │ + bl 8ad52c │ │ │ │ b 317d5c │ │ │ │ cmp r2, r1 │ │ │ │ ldr r3, [r3, #772] @ 0x304 │ │ │ │ movne r2, #96 @ 0x60 │ │ │ │ moveq r2, #6 │ │ │ │ strb r2, [r3, #46] @ 0x2e │ │ │ │ sub r3, r7, r4 │ │ │ │ @@ -212072,23 +212072,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3181d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317d48 │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31803c │ │ │ │ @@ -212154,29 +212154,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3181dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 317ec4 │ │ │ │ ldr r0, [pc, #268] @ 3181e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r9, #776] @ 0x308 │ │ │ │ add r3, r9, r3 │ │ │ │ ldrb r8, [r3, #796] @ 0x31c │ │ │ │ b 317d48 │ │ │ │ ldr r1, [pc, #232] @ 3181e4 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -212196,55 +212196,55 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3181e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317fe8 │ │ │ │ ldr r0, [pc, #104] @ 3181ec │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 317ec4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 3181f0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r8, #324] @ 0x144 │ │ │ │ b 317fe8 │ │ │ │ addseq r2, r9, r0, ror lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r9, r8, lsl lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00992db0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r2, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, sp, ip, ror #3 │ │ │ │ andeq r2, r0, r8, asr r1 │ │ │ │ - rsbeq r2, sp, r4, asr r1 │ │ │ │ - rsbeq r2, sp, r4, lsr #1 │ │ │ │ + rsbeq r2, sp, r4, lsl #3 │ │ │ │ + ldrdeq r2, [sp], #-4 @ │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ - rsbeq r2, sp, ip, asr #32 │ │ │ │ - rsbeq r2, sp, r8, asr #1 │ │ │ │ - rsbeq r2, sp, r8, asr #32 │ │ │ │ + rsbeq r2, sp, ip, ror r0 │ │ │ │ + strdeq r2, [sp], #-8 @ │ │ │ │ + rsbeq r2, sp, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3124] @ 318e44 │ │ │ │ sub sp, sp, #284 @ 0x11c │ │ │ │ @@ -212464,15 +212464,15 @@ │ │ │ │ cmp r9, #8 │ │ │ │ orreq r7, r7, #8 │ │ │ │ b 318454 │ │ │ │ add r6, sl, #1072 @ 0x430 │ │ │ │ add r6, r6, #8 │ │ │ │ add r6, r5, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31889c │ │ │ │ ldr r6, [r9, #1144] @ 0x478 │ │ │ │ cmp r6, #1 │ │ │ │ bne 31836c │ │ │ │ ldr r1, [r9, #1128] @ 0x468 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -212522,24 +212522,24 @@ │ │ │ │ beq 318a78 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ stm sp, {r7, sl} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2020] @ 318e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3182e4 │ │ │ │ and r9, r9, #192 @ 0xc0 │ │ │ │ subs r1, r9, #128 @ 0x80 │ │ │ │ beq 318934 │ │ │ │ subs r1, r9, #192 @ 0xc0 │ │ │ │ beq 3188b8 │ │ │ │ @@ -212652,31 +212652,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 318e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 318324 │ │ │ │ add r1, sl, #1136 @ 0x470 │ │ │ │ add r1, r1, #13 │ │ │ │ add r1, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 8acf74 │ │ │ │ + bl 8acfa4 │ │ │ │ b 31836c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 318c38 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3167f8 │ │ │ │ ldrb r3, [r5, #789] @ 0x315 │ │ │ │ @@ -212787,22 +212787,22 @@ │ │ │ │ strb r3, [r2, #47] @ 0x2f │ │ │ │ b 3189d0 │ │ │ │ ldr r0, [pc, #1036] @ 318e8c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r9, #255 @ 0xff │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [r6, #776] @ 0x308 │ │ │ │ b 3182e4 │ │ │ │ ldr r0, [pc, #1008] @ 318e90 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 318324 │ │ │ │ ldr r1, [r3, #772] @ 0x304 │ │ │ │ ldrb r2, [r1, #47] @ 0x2f │ │ │ │ orr r2, r2, #4 │ │ │ │ strb r2, [r1, #47] @ 0x2f │ │ │ │ ldrb r2, [r3, #789] @ 0x315 │ │ │ │ tst r2, #16 │ │ │ │ @@ -212853,22 +212853,22 @@ │ │ │ │ beq 318d6c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 318e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 318950 │ │ │ │ ldr r3, [pc, #724] @ 318e94 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3186d0 │ │ │ │ @@ -212885,22 +212885,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r9, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 318e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3186d0 │ │ │ │ ldr r3, [pc, #608] @ 318ea0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3188c4 │ │ │ │ @@ -212916,21 +212916,21 @@ │ │ │ │ beq 318d5c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 318ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3188c4 │ │ │ │ strb r2, [r3, #798] @ 0x31e │ │ │ │ ldrb r3, [r3, #781] @ 0x30d │ │ │ │ tst r3, #2 │ │ │ │ beq 318a24 │ │ │ │ mov r3, #420 @ 0x1a4 │ │ │ │ mla r3, r4, r3, r5 │ │ │ │ @@ -212957,37 +212957,37 @@ │ │ │ │ beq 318dec │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 318eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3185b0 │ │ │ │ ldr r0, [pc, #332] @ 318eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3188c4 │ │ │ │ ldr r0, [pc, #320] @ 318eb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 318950 │ │ │ │ ldr r0, [pc, #304] @ 318eb8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3186d0 │ │ │ │ add sl, sp, #52 @ 0x34 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, sl │ │ │ │ bl 249840 │ │ │ │ b 318db8 │ │ │ │ @@ -213006,80 +213006,80 @@ │ │ │ │ ldrb r1, [r6, #-232] @ 0xffffff18 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r1, [r3] │ │ │ │ b 3187b8 │ │ │ │ ldr r0, [pc, #204] @ 318ec0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3185b0 │ │ │ │ ldrb r3, [r9] │ │ │ │ sub r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #9 │ │ │ │ bhi 3187a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ add r3, sp, #32 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 9892c8 │ │ │ │ + bl 9892f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3187a0 │ │ │ │ ldr r3, [pc, #140] @ 318ec4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3] │ │ │ │ b 3187a0 │ │ │ │ addseq r2, r9, r4, lsl #18 │ │ │ │ addseq r2, r9, ip, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r5, r1, r4, lsr pc │ │ │ │ + addeq r5, r1, r4, ror #30 │ │ │ │ addseq r2, r9, r0, lsr #14 │ │ │ │ addseq r2, r9, r8, lsr #13 │ │ │ │ - addeq r5, r1, r0, asr ip │ │ │ │ + addeq r5, r1, r0, lsl #25 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r1, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, sp, r4, lsr #24 │ │ │ │ addseq r2, r9, ip, lsr r4 │ │ │ │ addseq r1, sl, r0, asr r5 │ │ │ │ addseq r1, sl, r4, lsr #10 │ │ │ │ andeq r2, r0, r8, asr r3 │ │ │ │ - rsbeq r1, sp, ip, lsl fp │ │ │ │ + rsbeq r1, sp, ip, asr #22 │ │ │ │ @ instruction: 0x009921bc │ │ │ │ - rsbeq r1, sp, r0, asr #16 │ │ │ │ - rsbeq r1, sp, r4, asr #18 │ │ │ │ + rsbeq r1, sp, r0, ror r8 │ │ │ │ + rsbeq r1, sp, r4, ror r9 │ │ │ │ andeq r5, r0, r0, asr #3 │ │ │ │ - rsbeq r1, sp, r4, asr r7 │ │ │ │ - ldrdeq r1, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, sp, r4, lsl #15 │ │ │ │ + rsbeq r1, sp, r4, lsl #14 │ │ │ │ andeq r1, r0, r8, lsr #2 │ │ │ │ - rsbeq r1, sp, r0, asr #13 │ │ │ │ + strdeq r1, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r4, r0, r8, lsl #5 │ │ │ │ - rsbeq r1, sp, r8, asr #13 │ │ │ │ - rsbeq r1, sp, r0, lsr r6 │ │ │ │ - rsbeq r1, sp, r4, asr #11 │ │ │ │ - strheq r1, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r1, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r1, sp, r0, ror #12 │ │ │ │ + strdeq r1, [sp], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r1, sp, r0, ror #11 │ │ │ │ addseq r0, sl, r8, ror #29 │ │ │ │ - rsbeq r1, sp, r0, asr r6 │ │ │ │ + rsbeq r1, sp, r0, lsl #13 │ │ │ │ umullseq r0, sl, r0, lr │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 318eec │ │ │ │ ldr r3, [pc, #32] @ 318efc │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r5, r1, ip, lsl #8 │ │ │ │ + addeq r5, r1, ip, lsr r4 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -213087,15 +213087,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 318f40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, sl, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 318fd0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -213105,15 +213105,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -213123,18 +213123,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 318fc4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7504dc │ │ │ │ - addeq r5, r1, r0, lsl #7 │ │ │ │ - rsbeq r1, sp, r8, lsl #12 │ │ │ │ - rsbeq r1, sp, r0, lsr #12 │ │ │ │ + b 75050c │ │ │ │ + @ instruction: 0x008153b0 │ │ │ │ + rsbeq r1, sp, r8, lsr r6 │ │ │ │ + rsbeq r1, sp, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 319248 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 31924c │ │ │ │ @@ -213142,15 +213142,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 319254 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -213192,15 +213192,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 319210 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ad4fc │ │ │ │ + bl 8ad52c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 319114 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -213273,27 +213273,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 319100 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 8ad4fc │ │ │ │ + bl 8ad52c │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 319114 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 319100 │ │ │ │ - addeq r5, r1, r8, ror #5 │ │ │ │ - @ instruction: 0x006d1594 │ │ │ │ - strheq r1, [sp], #-84 @ 0xffffffac @ │ │ │ │ - addeq r5, r1, r0, lsl #5 │ │ │ │ + addeq r5, r1, r8, lsl r3 │ │ │ │ + rsbeq r1, sp, r4, asr #11 │ │ │ │ + rsbeq r1, sp, r4, ror #11 │ │ │ │ + @ instruction: 0x008152b0 │ │ │ │ bge fedc3d0c <__bss_end__@@Base+0xfe01139c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -213363,17 +213363,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 319398 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bge fedc3e3c <__bss_end__@@Base+0xfe0114cc> │ │ │ │ - addeq r4, r1, r4, ror pc │ │ │ │ - rsbeq r1, sp, ip, lsr #4 │ │ │ │ - rsbeq r1, sp, ip, asr #4 │ │ │ │ + addeq r4, r1, r4, lsr #31 │ │ │ │ + rsbeq r1, sp, ip, asr r2 │ │ │ │ + rsbeq r1, sp, ip, ror r2 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3194e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -213382,25 +213382,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3194ec │ │ │ │ ldr r1, [pc, #292] @ 3194f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #272] @ 3194f4 │ │ │ │ ldr r1, [pc, #272] @ 3194f8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #240] @ 3194fc │ │ │ │ ldr r1, [pc, #240] @ 319500 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 319504 │ │ │ │ @@ -213437,44 +213437,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #112] @ 319530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r4, r1, r0, lsr pc │ │ │ │ - strdeq pc, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq ip, r5, ip, lsr #19 │ │ │ │ - @ instruction: 0x006d1190 │ │ │ │ - rsbeq r1, sp, r8, lsr #3 │ │ │ │ + addeq r4, r1, r0, ror #30 │ │ │ │ + rsbeq pc, fp, ip, lsr #8 │ │ │ │ + ldrsbeq ip, [r5], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r1, sp, r0, asr #3 │ │ │ │ + ldrdeq r1, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r1, sp, r4, asr r1 │ │ │ │ + rsbeq r1, sp, r4, lsl #3 │ │ │ │ addseq r9, r6, r0, lsl #19 │ │ │ │ addeq ip, sl, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 319654 │ │ │ │ @@ -213560,28 +213560,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r1, r0, ror #24 │ │ │ │ - rsbeq r0, sp, r4, lsr #30 │ │ │ │ - rsbeq r0, sp, r0, lsl pc │ │ │ │ + umulleq r4, r1, r0, ip │ │ │ │ + rsbeq r0, sp, r4, asr pc │ │ │ │ + rsbeq r0, sp, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 319744 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -213590,28 +213590,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r1, r8, ror #23 │ │ │ │ - rsbeq r0, sp, ip, lsr #29 │ │ │ │ - @ instruction: 0x006d0e98 │ │ │ │ + addeq r4, r1, r8, lsl ip │ │ │ │ + ldrdeq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, sp, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 3197e4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3197e8 │ │ │ │ @@ -213619,15 +213619,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 3197b8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -213641,32 +213641,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r4, r1, r4, ror fp │ │ │ │ - rsbeq r0, sp, r8, lsr #28 │ │ │ │ - rsbeq r0, sp, ip, lsr lr │ │ │ │ + addeq r4, r1, r4, lsr #23 │ │ │ │ + rsbeq r0, sp, r8, asr lr │ │ │ │ + rsbeq r0, sp, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 3198cc │ │ │ │ ldr r2, [pc, #196] @ 3198d0 │ │ │ │ ldr r1, [pc, #196] @ 3198d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [pc, #164] @ 3198d8 │ │ │ │ ldr r8, [pc, #164] @ 3198dc │ │ │ │ ldr r7, [pc, #164] @ 3198e0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -213674,42 +213674,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 319860 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 3198ac │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 319854 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ cmp r4, r6 │ │ │ │ bne 319860 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrdeq r4, [r1], r8 │ │ │ │ - rsbeq r0, sp, ip, lsl #27 │ │ │ │ - rsbeq r0, sp, r0, lsr #27 │ │ │ │ + addeq r4, r1, r8, lsl #22 │ │ │ │ + strheq r0, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r0, [sp], #-208 @ 0xffffff30 @ │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213728,15 +213728,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 319c10 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 319c14 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -213757,15 +213757,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 319ab0 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 8acf74 │ │ │ │ + bl 8acfa4 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 319b04 │ │ │ │ mov r5, r1 │ │ │ │ b 319afc │ │ │ │ tst r5, #1 │ │ │ │ @@ -213904,21 +213904,21 @@ │ │ │ │ b 319b4c │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 319b4c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r4, r1, r4, ror #19 │ │ │ │ + addeq r4, r1, r4, lsl sl │ │ │ │ addseq r1, r9, r4, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, sp, r0, lsl #25 │ │ │ │ - rsbeq r0, sp, ip, ror #24 │ │ │ │ - addeq r4, r1, r3, ror r9 │ │ │ │ - addeq r4, r1, r2, ror #16 │ │ │ │ + strheq r0, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x006d0c9c │ │ │ │ + addeq r4, r1, r3, lsr #19 │ │ │ │ + umulleq r4, r1, r2, r8 │ │ │ │ addseq r1, r9, ip, asr r0 │ │ │ │ addseq r1, r9, r8 │ │ │ │ │ │ │ │ 00319c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -213949,20 +213949,20 @@ │ │ │ │ ldr r2, [pc, #180] @ 319d4c │ │ │ │ ldr r1, [pc, #180] @ 319d50 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #156] @ 319d54 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #140] @ 319d58 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ bl 337c5c │ │ │ │ ldr r3, [pc, #124] @ 319d5c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -213986,25 +213986,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 319d68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x00990ed4 │ │ │ │ - ldrdeq r4, [r1], ip │ │ │ │ - strheq r0, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r4, r1, ip, lsl #14 │ │ │ │ + rsbeq r0, sp, r0, ror #21 │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ - rsbeq lr, fp, r8, lsr #22 │ │ │ │ - ldrsbeq ip, [r5], #-12 @ │ │ │ │ - rsbseq r5, r6, ip, lsl #11 │ │ │ │ - rsbseq r7, r6, r0, ror r1 │ │ │ │ + rsbeq lr, fp, r8, asr fp │ │ │ │ + rsbseq ip, r5, ip, lsl #2 │ │ │ │ + ldrheq r5, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, r6, r0, lsr #3 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - addeq r4, r1, r4, lsl r6 │ │ │ │ - strheq r0, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r0, sp, ip, asr #19 │ │ │ │ + addeq r4, r1, r4, asr #12 │ │ │ │ + rsbeq r0, sp, r8, ror #19 │ │ │ │ + strdeq r0, [sp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 00319d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #76] @ 319dd0 │ │ │ │ @@ -214015,26 +214015,26 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 702f74 │ │ │ │ - @ instruction: 0x008145b0 │ │ │ │ - rsbeq r0, sp, r4, ror r9 │ │ │ │ - rsbeq r0, sp, r8, lsl #19 │ │ │ │ + b 702fa4 │ │ │ │ + addeq r4, r1, r0, ror #11 │ │ │ │ + rsbeq r0, sp, r4, lsr #19 │ │ │ │ + strheq r0, [sp], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00319ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 319e30 │ │ │ │ @@ -214044,23 +214044,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #352 @ 0x160 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 702f0c │ │ │ │ - addeq r4, r1, r0, asr #10 │ │ │ │ - rsbeq r0, sp, ip, lsl r9 │ │ │ │ - rsbeq r0, sp, r8, lsl #18 │ │ │ │ + b 702f3c │ │ │ │ + addeq r4, r1, r0, ror r5 │ │ │ │ + rsbeq r0, sp, ip, asr #18 │ │ │ │ + rsbeq r0, sp, r8, lsr r9 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #40] @ 319e70 │ │ │ │ mvn r2, #0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ str r3, [r0, #176] @ 0xb0 │ │ │ │ str r3, [r0, #212] @ 0xd4 │ │ │ │ str r3, [r0, #216] @ 0xd8 │ │ │ │ @@ -214071,15 +214071,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldclgt 15, cr15, [r9], {255} @ 0xff │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq fp, sl, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #171] @ 0xab │ │ │ │ mov r5, r1 │ │ │ │ @@ -214119,15 +214119,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrh r3, [sp, #22] │ │ │ │ mov r7, r3 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ strne r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #220] @ 31a040 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -214155,49 +214155,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #112] @ 31a050 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 319ef4 │ │ │ │ ldr r1, [pc, #72] @ 31a058 │ │ │ │ ldr r0, [pc, #72] @ 31a05c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 319ef4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r0, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r4, lsr ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addseq r0, r9, r8, lsl ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, sp, ip, lsr #15 │ │ │ │ - rsbeq r0, sp, ip, asr #14 │ │ │ │ - rsbeq r0, sp, ip, ror r7 │ │ │ │ + ldrdeq r0, [sp], #-124 @ 0xffffff84 @ │ │ │ │ rsbeq r0, sp, ip, ror r7 │ │ │ │ + rsbeq r0, sp, ip, lsr #15 │ │ │ │ + rsbeq r0, sp, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ and r7, r2, #255 @ 0xff │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ 31a2c0 │ │ │ │ @@ -214255,25 +214255,25 @@ │ │ │ │ mov r5, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r3, sp, #19 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r5, [r4, #216] @ 0xd8 │ │ │ │ b 31a0f8 │ │ │ │ ldrb r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, r6 │ │ │ │ beq 31a0f8 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ strb r7, [r4, #168] @ 0xa8 │ │ │ │ b 31a0f8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ orr r5, r6, #192 @ 0xc0 │ │ │ │ cmp r3, r5 │ │ │ │ beq 31a0f8 │ │ │ │ eor r3, r3, r5 │ │ │ │ @@ -214283,22 +214283,22 @@ │ │ │ │ lsr r6, r6, #5 │ │ │ │ add r7, r4, #180 @ 0xb4 │ │ │ │ and r6, r6, #1 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ bic r3, r3, #32 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31a0f8 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ moveq r5, #1 │ │ │ │ addeq r2, sp, #24 │ │ │ │ @@ -214322,47 +214322,47 @@ │ │ │ │ beq 31a29c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #104] @ 31a2e4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31a2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31a0d0 │ │ │ │ ldr r1, [pc, #72] @ 31a2ec │ │ │ │ ldr r0, [pc, #72] @ 31a2f0 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31a0d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r0, r9, r4, sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - umulleq r4, r1, r8, r2 │ │ │ │ + addeq r4, r1, r8, asr #5 │ │ │ │ addseq r0, r9, r4, lsl sl │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006d0594 │ │ │ │ - rsbeq r0, sp, r8, lsr r5 │ │ │ │ - rsbeq r0, sp, r8, ror #10 │ │ │ │ + rsbeq r0, sp, r4, asr #11 │ │ │ │ rsbeq r0, sp, r8, ror #10 │ │ │ │ + @ instruction: 0x006d0598 │ │ │ │ + @ instruction: 0x006d0598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #604] @ 31a568 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #600] @ 31a56c │ │ │ │ @@ -214377,31 +214377,31 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #568] @ 31a578 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #548] @ 31a57c │ │ │ │ ldr r1, [pc, #548] @ 31a580 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r8, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #19] │ │ │ │ add r7, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a4f8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmn r3, #1 │ │ │ │ bne 31a3b4 │ │ │ │ ldr r3, [pc, #472] @ 31a584 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -214431,19 +214431,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r8} │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add r2, sp, #19 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31a4c0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214492,56 +214492,56 @@ │ │ │ │ ldr r1, [pc, #168] @ 31a5ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #164] @ 31a5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #28 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 31a47c │ │ │ │ ldr r1, [pc, #140] @ 31a5b4 │ │ │ │ mov ip, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 31a5b8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 31a5bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 31a5c0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 31a47c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 31a5c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ b 31a464 │ │ │ │ - addeq r4, r1, ip, asr r0 │ │ │ │ + addeq r4, r1, ip, lsl #1 │ │ │ │ @ instruction: 0x009907fc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq fp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq fp, ip, ip, lsl #8 │ │ │ │ - rsbeq r0, sp, ip, asr #7 │ │ │ │ - strheq r0, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq fp, ip, r0, ror #7 │ │ │ │ + rsbeq fp, ip, ip, lsr r4 │ │ │ │ + strdeq r0, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, sp, r8, ror #7 │ │ │ │ umlaleq r2, r6, r8, r4 │ │ │ │ adceq r2, r6, r0, ror r4 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ strdeq fp, [sl], r0 │ │ │ │ - rsbeq r0, sp, ip, lsr #5 │ │ │ │ + ldrdeq r0, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ umullseq r0, r9, r0, r6 │ │ │ │ addeq fp, sl, ip, ror r2 │ │ │ │ - umulleq r3, r1, r4, lr │ │ │ │ - rsbeq r0, sp, r4, ror #6 │ │ │ │ - rsbeq r0, sp, r8, asr #6 │ │ │ │ + addeq r3, r1, r4, asr #29 │ │ │ │ + @ instruction: 0x006d0394 │ │ │ │ + rsbeq r0, sp, r8, ror r3 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - rsbeq r0, sp, ip, ror #6 │ │ │ │ - addeq r3, r1, r0, asr #28 │ │ │ │ - rsbeq r0, sp, r8, lsl #6 │ │ │ │ + @ instruction: 0x006d039c │ │ │ │ + addeq r3, r1, r0, ror lr │ │ │ │ + rsbeq r0, sp, r8, lsr r3 │ │ │ │ andeq r0, r0, r3, lsl #4 │ │ │ │ strdeq fp, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31a694 │ │ │ │ @@ -214551,55 +214551,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31a698 │ │ │ │ ldr r1, [pc, #164] @ 31a69c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 31a6a0 │ │ │ │ ldr r1, [pc, #144] @ 31a6a4 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 31a6a8 │ │ │ │ ldr lr, [pc, #112] @ 31a6ac │ │ │ │ ldr ip, [pc, #112] @ 31a6b0 │ │ │ │ ldr r1, [pc, #112] @ 31a6b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r3, r1, r8, sp │ │ │ │ - ldrdeq lr, [fp], #-16 @ │ │ │ │ - rsbseq fp, r5, r0, lsl #15 │ │ │ │ - @ instruction: 0x006c9c98 │ │ │ │ - rsbeq r9, ip, ip, ror ip │ │ │ │ + addeq r3, r1, r8, asr #27 │ │ │ │ + rsbeq lr, fp, r0, lsl #4 │ │ │ │ + ldrheq fp, [r5], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, ip, r8, asr #25 │ │ │ │ + rsbeq r9, ip, ip, lsr #25 │ │ │ │ addeq fp, sl, ip, lsl #2 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0x00968cd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -214611,15 +214611,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebf00 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r0 │ │ │ │ @@ -214678,23 +214678,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8e30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8e30 │ │ │ │ - addeq r3, r1, r0, lsr #25 │ │ │ │ - rsbeq r0, sp, ip, lsr r0 │ │ │ │ - rsbeq r0, sp, r8, lsr #32 │ │ │ │ - rsbeq r0, sp, ip, ror r1 │ │ │ │ - rsbeq r0, sp, r4, ror r1 │ │ │ │ - rsbeq lr, ip, ip, ror r8 │ │ │ │ - rsbeq r0, sp, r0, asr #2 │ │ │ │ - rsbeq r0, sp, r0, lsr #2 │ │ │ │ - rsbeq lr, ip, r4, lsl r8 │ │ │ │ + ldrdeq r3, [r1], r0 │ │ │ │ + rsbeq r0, sp, ip, rrx │ │ │ │ + rsbeq r0, sp, r8, asr r0 │ │ │ │ + rsbeq r0, sp, ip, lsr #3 │ │ │ │ + rsbeq r0, sp, r4, lsr #3 │ │ │ │ + rsbeq lr, ip, ip, lsr #17 │ │ │ │ + rsbeq r0, sp, r0, ror r1 │ │ │ │ + rsbeq r0, sp, r0, asr r1 │ │ │ │ + rsbeq lr, ip, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #340] @ 31a990 │ │ │ │ ldr ip, [pc, #340] @ 31a994 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214746,26 +214746,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #148] @ 31a9b0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 31a9b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31a870 │ │ │ │ ldr r2, [pc, #108] @ 31a9b8 │ │ │ │ ldr r3, [pc, #68] @ 31a994 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -214776,29 +214776,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31a9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009902d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009902b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r0, r9, ip, r2 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r8, asr #31 │ │ │ │ - @ instruction: 0x006cfe90 │ │ │ │ + strdeq pc, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq pc, ip, r0, asr #29 │ │ │ │ addseq r0, r9, r8, asr #3 │ │ │ │ - rsbeq pc, ip, r4, ror pc @ │ │ │ │ - rsbeq pc, ip, r0, lsr #29 │ │ │ │ + rsbeq pc, ip, r4, lsr #31 │ │ │ │ + ldrdeq pc, [ip], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 31ab08 │ │ │ │ ldr r2, [pc, #300] @ 31ab0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -214849,49 +214849,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #112] @ 31ab28 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ab2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31aa10 │ │ │ │ ldr r1, [pc, #68] @ 31ab30 │ │ │ │ ldr r0, [pc, #68] @ 31ab34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31aa10 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r9, r8, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r8, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsheq r0, [r9], ip │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, ip, lsr #28 │ │ │ │ - rsbeq pc, ip, r0, ror ip @ │ │ │ │ - strdeq pc, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, ip, ip, asr lr @ │ │ │ │ rsbeq pc, ip, r0, lsr #25 │ │ │ │ + rsbeq pc, ip, r8, lsr #28 │ │ │ │ + ldrdeq pc, [ip], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31acc4 │ │ │ │ ldr r3, [pc, #372] @ 31acc8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -214932,15 +214932,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31abac │ │ │ │ ldr r3, [pc, #196] @ 31acd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -214962,47 +214962,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #104] @ 31ace4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31ace8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ab9c │ │ │ │ ldr r1, [pc, #68] @ 31acec │ │ │ │ ldr r0, [pc, #68] @ 31acf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ab9c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, asr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq pc, r8, r4, pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, ror #30 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r0, lsl fp @ │ │ │ │ - rsbeq pc, ip, r4, lsr fp @ │ │ │ │ - rsbeq pc, ip, r4, ror #21 │ │ │ │ - rsbeq pc, ip, r8, ror #22 │ │ │ │ + rsbeq pc, ip, r0, asr #22 │ │ │ │ + rsbeq pc, ip, r4, ror #22 │ │ │ │ + rsbeq pc, ip, r4, lsl fp @ │ │ │ │ + @ instruction: 0x006cfb98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #372] @ 31ae80 │ │ │ │ ldr r3, [pc, #372] @ 31ae84 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -215043,15 +215043,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #11 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ad68 │ │ │ │ ldr r3, [pc, #196] @ 31ae94 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -215073,47 +215073,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #104] @ 31aea0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31aea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ad58 │ │ │ │ ldr r1, [pc, #68] @ 31aea8 │ │ │ │ ldr r0, [pc, #68] @ 31aeac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ad58 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r8, lsl #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0098fdd8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r4, lsr #27 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, r4, asr r9 @ │ │ │ │ - rsbeq pc, ip, r8, ror r9 @ │ │ │ │ - rsbeq pc, ip, r8, lsr #18 │ │ │ │ - rsbeq pc, ip, ip, lsr #19 │ │ │ │ + rsbeq pc, ip, r4, lsl #19 │ │ │ │ + rsbeq pc, ip, r8, lsr #19 │ │ │ │ + rsbeq pc, ip, r8, asr r9 @ │ │ │ │ + ldrdeq pc, [ip], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #408] @ 31b060 │ │ │ │ ldr r3, [pc, #408] @ 31b064 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -215170,15 +215170,15 @@ │ │ │ │ tst r6, #64 @ 0x40 │ │ │ │ mvneq r3, r6, lsl #26 │ │ │ │ bicne r3, r6, #64 @ 0x40 │ │ │ │ mvneq r3, r3, lsr #26 │ │ │ │ strb r3, [r0, #170] @ 0xaa │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 31af18 │ │ │ │ ldr r3, [pc, #180] @ 31b074 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31af2c │ │ │ │ ldr r3, [pc, #164] @ 31b078 │ │ │ │ @@ -215194,46 +215194,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #100] @ 31b080 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31af2c │ │ │ │ ldr r1, [pc, #68] @ 31b088 │ │ │ │ ldr r0, [pc, #68] @ 31b08c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31af2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r4, lsr ip @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, ror #23 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, ip, lsr #23 │ │ │ │ - rsbeq pc, ip, r8, lsl r7 @ │ │ │ │ - rsbseq r1, r5, r4, lsl #23 │ │ │ │ + ldrsbeq r1, [r5], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq pc, ip, r8, asr #14 │ │ │ │ + ldrheq r1, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq pc, ip, r8, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #224] @ 0xe0 │ │ │ │ lsr r2, r2, ip │ │ │ │ rsb r1, ip, #32 │ │ │ │ @@ -215303,15 +215303,15 @@ │ │ │ │ bne 31b244 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b28c │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ strb r5, [r4, #171] @ 0xab │ │ │ │ b 31b160 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ strb r6, [r4, #168] @ 0xa8 │ │ │ │ bne 31b218 │ │ │ │ @@ -215323,15 +215323,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r5 │ │ │ │ bne 31b240 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r2, [pc, #336] @ 31b370 │ │ │ │ ldr r3, [pc, #312] @ 31b35c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -215348,21 +215348,21 @@ │ │ │ │ tst r3, #1 │ │ │ │ and r3, r2, #127 @ 0x7f │ │ │ │ strb r3, [r4, #170] @ 0xaa │ │ │ │ bne 31b27c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #168 @ 0xa8 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8acf74 │ │ │ │ + bl 8acfa4 │ │ │ │ ldr r1, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq 31b1c4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 31b1c8 │ │ │ │ ldr r3, [pc, #212] @ 31b374 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31b150 │ │ │ │ ldr r3, [pc, #196] @ 31b378 │ │ │ │ @@ -215379,53 +215379,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #128] @ 31b380 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 31b384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31b150 │ │ │ │ tst r3, #16 │ │ │ │ beq 31b27c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ str r3, [r4, #176] @ 0xb0 │ │ │ │ b 31b28c │ │ │ │ ldr r1, [pc, #72] @ 31b388 │ │ │ │ ldr r0, [pc, #72] @ 31b38c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31b150 │ │ │ │ addseq pc, r8, r4, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r4, ror #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, ip, lsr #19 │ │ │ │ addseq pc, r8, r8, lsr #18 │ │ │ │ @ instruction: 0x0098f8f4 │ │ │ │ andeq r4, r0, r8, ror fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, r8, asr #17 │ │ │ │ - strheq pc, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r1, r5, r0, lsl #17 │ │ │ │ - rsbeq pc, ip, r8, asr #9 │ │ │ │ + ldrsheq r1, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, ip, r4, ror #9 │ │ │ │ + ldrheq r1, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq pc, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r4, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, ip, #8 │ │ │ │ mvn r1, #0 │ │ │ │ lsl ip, ip, #3 │ │ │ │ lsr lr, r2, r4 │ │ │ │ @@ -215493,22 +215493,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #3 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #169] @ 0xa9 │ │ │ │ b 31b458 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #7 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrb r3, [sp, #23] │ │ │ │ ldr r2, [r5, #216] @ 0xd8 │ │ │ │ and r7, r3, #254 @ 0xfe │ │ │ │ cmp r2, #0 │ │ │ │ strb r7, [sp, #23] │ │ │ │ orrne r7, r3, #1 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ @@ -215517,30 +215517,30 @@ │ │ │ │ ldrb r7, [r5, #171] @ 0xab │ │ │ │ cmp r7, #0 │ │ │ │ strbne r7, [sp, #23] │ │ │ │ bne 31b458 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, #5 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ strb r7, [r5, #171] @ 0xab │ │ │ │ b 31b458 │ │ │ │ ldrb r3, [r5, #171] @ 0xab │ │ │ │ and r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ bne 31b454 │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #8 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b568 │ │ │ │ str r7, [r5, #216] @ 0xd8 │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b458 │ │ │ │ ldr r3, [pc, #236] @ 31b664 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -215560,60 +215560,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #156] @ 31b670 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31b674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b46c │ │ │ │ add r3, sp, #23 │ │ │ │ mov r7, #1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r5, #180 @ 0xb4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31b568 │ │ │ │ b 31b564 │ │ │ │ ldr r1, [pc, #76] @ 31b678 │ │ │ │ ldr r0, [pc, #76] @ 31b67c │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r7, [sp, #23] │ │ │ │ b 31b46c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, r4, lsl r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r1, r9, asr pc │ │ │ │ + addeq r2, r1, r9, lsl #31 │ │ │ │ @ instruction: 0x0098f6f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r8, r0, lsr #13 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, ip, ip, lsr r2 @ │ │ │ │ - rsbeq pc, ip, r0, ror #2 │ │ │ │ - rsbeq pc, ip, r0, ror #3 │ │ │ │ - rsbeq pc, ip, ip, asr r1 @ │ │ │ │ + rsbeq pc, ip, ip, ror #4 │ │ │ │ + @ instruction: 0x006cf190 │ │ │ │ + rsbeq pc, ip, r0, lsl r2 @ │ │ │ │ + rsbeq pc, ip, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r4, #171] @ 0xab │ │ │ │ ldr r2, [pc, #380] @ 31b81c │ │ │ │ @@ -215652,15 +215652,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r6, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #1 │ │ │ │ strne r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #216] @ 31b82c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -215687,48 +215687,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #108] @ 31b83c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31b840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31b6e8 │ │ │ │ ldr r1, [pc, #68] @ 31b844 │ │ │ │ ldr r0, [pc, #68] @ 31b848 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31b6e8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r8, ip, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r0, asr #8 │ │ │ │ addseq pc, r8, r4, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ muleq r0, r0, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq lr, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq lr, ip, ip, asr pc │ │ │ │ - rsbeq lr, ip, ip, lsl #31 │ │ │ │ + rsbeq lr, ip, ip, ror #31 │ │ │ │ rsbeq lr, ip, ip, lsl #31 │ │ │ │ + strheq lr, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + strheq lr, [ip], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 0031b84c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -215745,15 +215745,15 @@ │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ ldr r3, [pc, #156] @ 31b930 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r0, r0, #180 @ 0xb4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8ad764 │ │ │ │ + bl 8ad794 │ │ │ │ ldr r0, [pc, #132] @ 31b934 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r4, #224] @ 0xe0 │ │ │ │ bl 3380b4 │ │ │ │ mov r1, #8 │ │ │ │ lsl r1, r1, r8 │ │ │ │ @@ -215765,32 +215765,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #244 @ 0xf4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ umullseq pc, r8, r4, r2 @ │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ - rsbeq lr, ip, r8, asr #28 │ │ │ │ + rsbeq lr, ip, r8, ror lr │ │ │ │ addeq r9, sl, r4, ror lr │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 31b97c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 31b970 │ │ │ │ @@ -215828,32 +215828,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 9b2648 │ │ │ │ + b 9b2678 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 998250 │ │ │ │ + bl 998280 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 998250 │ │ │ │ + bl 998280 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -215864,60 +215864,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 31ba84 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ tst r1, #1 │ │ │ │ bne 31bab4 │ │ │ │ tst r1, #2 │ │ │ │ beq 31bb10 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31bb10 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31bad4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 31ba8c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 31bafc │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 31ba8c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ tst r1, #8 │ │ │ │ beq 31bb24 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 31ba74 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 31bc0c │ │ │ │ @@ -215929,30 +215929,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldr r2, [pc, #72] @ 31bc14 │ │ │ │ ldr r3, [pc, #64] @ 31bc10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216001,47 +216001,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 31bd80 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 9d6d68 │ │ │ │ + bl 9d6d98 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d6d70 │ │ │ │ + bl 9d6da0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d6fb4 │ │ │ │ + bl 9d6fe4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 9d7248 │ │ │ │ + bl 9d7278 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 31be5c │ │ │ │ - bl 9d6fb4 │ │ │ │ + bl 9d6fe4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9d7574 │ │ │ │ + bl 9d75a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 9d6d70 │ │ │ │ + bl 9d6da0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d6e1c │ │ │ │ - bl 9d7574 │ │ │ │ + bl 9d6e4c │ │ │ │ + bl 9d75a4 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldr r3, [pc, #304] @ 31be60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31bd98 │ │ │ │ ldr r2, [pc, #288] @ 31be64 │ │ │ │ ldr r3, [pc, #268] @ 31be54 │ │ │ │ @@ -216084,51 +216084,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 31be7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31bd3c │ │ │ │ ldr r0, [pc, #80] @ 31be80 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31bd3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r4, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r8, ip, asr #29 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0098edd0 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r3, r0, r4, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, ip, ip, lsr fp │ │ │ │ - rsbeq lr, ip, r8, ror fp │ │ │ │ + rsbeq lr, ip, ip, ror #22 │ │ │ │ + rsbeq lr, ip, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 31bfcc │ │ │ │ ldr r2, [pc, #304] @ 31bfd0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -216137,19 +216137,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 31bf54 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -216195,29 +216195,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 31bf3c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #32] @ 31bfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ b 31bf54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r8, r8, ror ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0098ebb8 │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 31bfe8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ umulleq r9, sl, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -216235,29 +216235,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 997cd4 │ │ │ │ + bl 997d04 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 997cd4 │ │ │ │ + bl 997d04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, r4 │ │ │ │ bl 31be84 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -216291,21 +216291,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31bc18 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31be84 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -216327,15 +216327,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 249078 │ │ │ │ ldr r2, [pc, #80] @ 31c200 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ade20 │ │ │ │ + bl 8ade50 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216358,32 +216358,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 31c27c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr lr, [pc, #60] @ 31c280 │ │ │ │ ldr ip, [pc, #60] @ 31c284 │ │ │ │ ldr r1, [pc, #60] @ 31c288 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - addeq r2, r1, ip, asr #3 │ │ │ │ - @ instruction: 0x006bc598 │ │ │ │ - rsbseq r9, r5, ip, asr #22 │ │ │ │ + b 74c2e8 │ │ │ │ + strdeq r2, [r1], ip │ │ │ │ + rsbeq ip, fp, r8, asr #11 │ │ │ │ + rsbseq r9, r5, ip, ror fp │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ addseq r7, r6, ip, lsl r3 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 31c2c4 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -216418,26 +216418,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998260 │ │ │ │ + bl 998290 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 31c350 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31ba4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 997d3c │ │ │ │ + bl 997d6c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 31c33c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 31c46c │ │ │ │ @@ -216446,40 +216446,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr ip, [pc, #196] @ 31c478 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r1, [pc, #152] @ 31c47c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r0, [pc, #120] @ 31c480 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 3380b4 │ │ │ │ ldr r0, [pc, #104] @ 31c484 │ │ │ │ ldr r3, [pc, #104] @ 31c488 │ │ │ │ @@ -216488,28 +216488,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 997cec │ │ │ │ + bl 997d1c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 997cec │ │ │ │ + bl 997d1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31bfec │ │ │ │ - addeq r2, r1, r4, ror r0 │ │ │ │ - @ instruction: 0x006ce698 │ │ │ │ - rsbeq lr, ip, r8, ror #19 │ │ │ │ + addeq r2, r1, r4, lsr #1 │ │ │ │ + rsbeq lr, ip, r8, asr #13 │ │ │ │ + rsbeq lr, ip, r8, lsl sl │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -216523,46 +216523,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 8adce4 │ │ │ │ + bl 8add14 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c4fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 31c518 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 997d34 │ │ │ │ + bl 997d64 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 997d34 │ │ │ │ + bl 997d64 │ │ │ │ ldr r0, [pc, #28] @ 31c54c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 338274 │ │ │ │ - addeq r1, r1, r0, asr #30 │ │ │ │ - rsbeq lr, ip, r8, ror #10 │ │ │ │ - strheq lr, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + addeq r1, r1, r0, ror pc │ │ │ │ + @ instruction: 0x006ce598 │ │ │ │ + rsbeq lr, ip, r8, ror #17 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -216580,41 +216580,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 31c5fc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31ba4c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 31c59c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 998260 │ │ │ │ + bl 998290 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c5e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997d3c │ │ │ │ + bl 997d6c │ │ │ │ b 31c5f4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -216665,15 +216665,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31c694 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8acf58 │ │ │ │ + bl 8acf88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31c728 │ │ │ │ cmn r0, #1 │ │ │ │ bne 31c6a4 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -216685,15 +216685,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c840 │ │ │ │ ldr r2, [pc, #356] @ 31c8ac │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ade20 │ │ │ │ + bl 8ade50 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 31c6a4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -216701,19 +216701,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998250 │ │ │ │ + bl 998280 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31c81c │ │ │ │ mov r0, r5 │ │ │ │ - bl 997eb8 │ │ │ │ + bl 997ee8 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 31c6d8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -216723,15 +216723,15 @@ │ │ │ │ bne 31c6e8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31ba4c │ │ │ │ b 31c6e8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -216772,26 +216772,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - addeq r1, r1, r8, asr #23 │ │ │ │ - rsbeq lr, ip, r4, lsl r2 │ │ │ │ - rsbeq lr, ip, ip, asr r2 │ │ │ │ - addeq r1, r1, r4, lsr #23 │ │ │ │ - strdeq lr, [ip], #-16 @ │ │ │ │ - rsbeq lr, ip, r8, asr r2 │ │ │ │ - addeq r1, r1, r0, lsl #23 │ │ │ │ - rsbeq lr, ip, ip, asr #3 │ │ │ │ - strdeq lr, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - addeq r1, r1, ip, asr fp │ │ │ │ - rsbeq lr, ip, r8, lsr #3 │ │ │ │ - strheq lr, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + strdeq r1, [r1], r8 │ │ │ │ + rsbeq lr, ip, r4, asr #4 │ │ │ │ + rsbeq lr, ip, ip, lsl #5 │ │ │ │ + ldrdeq r1, [r1], r4 │ │ │ │ + rsbeq lr, ip, r0, lsr #4 │ │ │ │ + rsbeq lr, ip, r8, lsl #5 │ │ │ │ + @ instruction: 0x00811bb0 │ │ │ │ + strdeq lr, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, ip, r8, lsr #4 │ │ │ │ + addeq r1, r1, ip, lsl #23 │ │ │ │ + ldrdeq lr, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq lr, ip, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -216832,15 +216832,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 31ca8c │ │ │ │ ldr r2, [pc, #284] @ 31cab0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 8ade20 │ │ │ │ + bl 8ade50 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -216869,29 +216869,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 31c9a8 │ │ │ │ ldr r0, [pc, #128] @ 31cab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 31ca70 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ca00 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ca00 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 31ca00 │ │ │ │ ldr r0, [pc, #76] @ 31cab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -216901,19 +216901,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 31cac8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - ldrdeq lr, [ip], #-0 @ │ │ │ │ - rsbeq lr, ip, r8, asr r0 │ │ │ │ - addeq r1, r1, r8, asr r9 │ │ │ │ - rsbeq sp, ip, r0, lsr #31 │ │ │ │ - rsbeq lr, ip, r8 │ │ │ │ + rsbeq lr, ip, r0, lsl #2 │ │ │ │ + rsbeq lr, ip, r8, lsl #1 │ │ │ │ + addeq r1, r1, r8, lsl #19 │ │ │ │ + ldrdeq sp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, ip, r8, lsr r0 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -217064,15 +217064,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 31cb88 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 8ad1b8 │ │ │ │ + bl 8ad1e8 │ │ │ │ b 31cb88 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 31cb88 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -217082,15 +217082,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cb88 │ │ │ │ mov r0, r6 │ │ │ │ bl 31bb38 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #756] @ 31d088 │ │ │ │ ldr r3, [pc, #724] @ 31d06c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -217099,24 +217099,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 997cd4 │ │ │ │ + bl 997d04 │ │ │ │ b 31cc7c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 31cf54 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -217162,22 +217162,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 31d09c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31cb54 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31cc20 │ │ │ │ tst r3, #15 │ │ │ │ beq 31cb88 │ │ │ │ b 31cc30 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -217195,15 +217195,15 @@ │ │ │ │ b 31ccd0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 997cd4 │ │ │ │ + bl 997d04 │ │ │ │ b 31cc84 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 31d0a0 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -217232,68 +217232,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 31cf8c │ │ │ │ b 31cc54 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998260 │ │ │ │ + bl 998290 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d038 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997d3c │ │ │ │ + bl 997d6c │ │ │ │ b 31ce14 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 31cc30 │ │ │ │ b 31cc1c │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 31ccd0 │ │ │ │ ldr r0, [pc, #128] @ 31d0a8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31cb54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 997eb8 │ │ │ │ + bl 997ee8 │ │ │ │ b 31cfec │ │ │ │ ldr r3, [pc, #96] @ 31d0ac │ │ │ │ ldr r1, [pc, #96] @ 31d0b0 │ │ │ │ ldr r0, [pc, #96] @ 31d0b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 31d0b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq lr, r8, r0, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r8, r4, ror #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq r1, r1, r4, ror r8 │ │ │ │ + addeq r1, r1, r4, lsr #17 │ │ │ │ addseq sp, r8, r4, lsl #31 │ │ │ │ @ instruction: 0x0098dedc │ │ │ │ addseq sp, r8, ip, lsr lr │ │ │ │ addseq sp, r8, r0, lsl #27 │ │ │ │ @ instruction: 0x0098dcd0 │ │ │ │ andeq r2, r0, r0, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, ip, r8, ror ip │ │ │ │ + rsbeq sp, ip, r8, lsr #25 │ │ │ │ addseq sp, r8, r4, lsr #23 │ │ │ │ addseq sp, r8, ip, asr fp │ │ │ │ - rsbeq sp, ip, r8, ror #22 │ │ │ │ - addeq r1, r1, r0, lsr #7 │ │ │ │ - rsbeq sp, ip, r8, ror #19 │ │ │ │ - rsbeq sp, ip, r4, ror #21 │ │ │ │ + @ instruction: 0x006cdb98 │ │ │ │ + ldrdeq r1, [r1], r0 │ │ │ │ + rsbeq sp, ip, r8, lsl sl │ │ │ │ + rsbeq sp, ip, r4, lsl fp │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -217410,15 +217410,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 31ba4c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 31d15c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 8ad4fc │ │ │ │ + bl 8ad52c │ │ │ │ b 31d15c │ │ │ │ ldr r3, [pc, #412] @ 31d454 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d170 │ │ │ │ ldr r3, [pc, #396] @ 31d458 │ │ │ │ @@ -217434,22 +217434,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 31d460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31d170 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31d35c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -217463,15 +217463,15 @@ │ │ │ │ bl 31be84 │ │ │ │ b 31d338 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 31d15c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998250 │ │ │ │ + bl 998280 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 31d400 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31d3cc │ │ │ │ @@ -217481,31 +217481,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 31d290 │ │ │ │ ldr r0, [pc, #168] @ 31d464 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31d170 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ b 31d3a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 997eb8 │ │ │ │ + bl 997ee8 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 31d390 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 31d468 │ │ │ │ ldr r1, [pc, #72] @ 31d46c │ │ │ │ ldr r0, [pc, #72] @ 31d470 │ │ │ │ @@ -217514,29 +217514,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, r8, r0, lsr sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0098d9f8 │ │ │ │ - addeq r1, r1, fp, lsr #5 │ │ │ │ + ldrdeq r1, [r1], fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq sp, r8, ip, r9 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x006cd89c │ │ │ │ - rsbeq sp, ip, r8, lsr r8 │ │ │ │ - addeq r0, r1, ip, asr #31 │ │ │ │ - rsbeq sp, ip, r4, lsl r6 │ │ │ │ - rsbeq sp, ip, r0, lsl r7 │ │ │ │ + rsbeq sp, ip, ip, asr #17 │ │ │ │ + rsbeq sp, ip, r8, ror #16 │ │ │ │ + strdeq r0, [r1], ip │ │ │ │ + rsbeq sp, ip, r4, asr #12 │ │ │ │ + rsbeq sp, ip, r0, asr #14 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #4] @ 31d484 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r8, sl, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #456] @ 31d668 │ │ │ │ ldr r2, [pc, #456] @ 31d66c │ │ │ │ @@ -217545,27 +217545,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #420] @ 31d674 │ │ │ │ ldr r1, [pc, #420] @ 31d678 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #400] @ 31d67c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmn r3, #1 │ │ │ │ add r9, r0, #120 @ 0x78 │ │ │ │ bne 31d51c │ │ │ │ ldr r3, [pc, #364] @ 31d680 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -217603,36 +217603,36 @@ │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #236] @ 0xec │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #3 │ │ │ │ - bl 74d920 │ │ │ │ + bl 74d950 │ │ │ │ ldr r3, [pc, #200] @ 31d69c │ │ │ │ ldr r2, [pc, #200] @ 31d6a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ add r5, r4, #368 @ 0x170 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3a5198 │ │ │ │ ldr r3, [pc, #128] @ 31d6a4 │ │ │ │ @@ -217642,40 +217642,40 @@ │ │ │ │ mov lr, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x00810fbc │ │ │ │ - @ instruction: 0x006c829c │ │ │ │ - rsbeq r8, ip, r0, asr #4 │ │ │ │ - rsbeq sp, ip, r0, lsl #17 │ │ │ │ - @ instruction: 0x006cd894 │ │ │ │ + addeq r0, r1, ip, ror #31 │ │ │ │ + rsbeq r8, ip, ip, asr #5 │ │ │ │ + rsbeq r8, ip, r0, ror r2 │ │ │ │ + strheq sp, [ip], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sp, ip, r4, asr #17 │ │ │ │ addseq sp, r8, ip, lsr #12 │ │ │ │ adceq pc, r5, r4, lsr r3 @ │ │ │ │ - addeq r0, r1, r4, lsr pc │ │ │ │ - addeq r0, r1, r4, lsl pc │ │ │ │ + addeq r0, r1, r4, ror #30 │ │ │ │ + addeq r0, r1, r4, asr #30 │ │ │ │ ldrdeq pc, [r5], r8 @ │ │ │ │ - ldrdeq r0, [r1], ip │ │ │ │ - rsbeq fp, fp, r0, lsr r2 │ │ │ │ - rsbseq r8, r5, r4, ror #15 │ │ │ │ - rsbeq sp, ip, r4, lsr #15 │ │ │ │ + addeq r0, r1, ip, lsl #30 │ │ │ │ + rsbeq fp, fp, r0, ror #4 │ │ │ │ + rsbseq r8, r5, r4, lsl r8 │ │ │ │ + ldrdeq sp, [ip], #-116 @ 0xffffff8c @ │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - addeq r0, r1, r8, lsr lr │ │ │ │ + addeq r0, r1, r8, ror #28 │ │ │ │ + rsbeq sp, ip, r8, lsl #15 │ │ │ │ rsbeq sp, ip, r8, asr r7 │ │ │ │ - rsbeq sp, ip, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #180] @ 31d77c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -217683,55 +217683,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 31d780 │ │ │ │ ldr r1, [pc, #164] @ 31d784 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 31d788 │ │ │ │ ldr r1, [pc, #144] @ 31d78c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 31d790 │ │ │ │ ldr lr, [pc, #112] @ 31d794 │ │ │ │ ldr ip, [pc, #112] @ 31d798 │ │ │ │ ldr r1, [pc, #112] @ 31d79c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str lr, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ str ip, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r1, r0, lsr #27 │ │ │ │ - rsbeq fp, fp, r8, ror #1 │ │ │ │ - @ instruction: 0x00758698 │ │ │ │ - strheq r6, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x006c6b94 │ │ │ │ + ldrdeq r0, [r1], r0 @ │ │ │ │ + rsbeq fp, fp, r8, lsl r1 │ │ │ │ + rsbseq r8, r5, r8, asr #13 │ │ │ │ + rsbeq r6, ip, r0, ror #23 │ │ │ │ + rsbeq r6, ip, r4, asr #23 │ │ │ │ addeq r8, sl, ip, ror #6 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ addseq r6, r6, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -217743,42 +217743,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31d838 │ │ │ │ ldr r1, [pc, #108] @ 31d83c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #88] @ 31d840 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r6, r0, #120 @ 0x78 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #56] @ 31d844 │ │ │ │ ldr r1, [pc, #56] @ 31d848 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c4fc │ │ │ │ - @ instruction: 0x00810cb0 │ │ │ │ - @ instruction: 0x006cd590 │ │ │ │ - rsbeq sp, ip, r0, lsr #11 │ │ │ │ - @ instruction: 0x006cd590 │ │ │ │ - strheq sl, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r8, r5, ip, ror #10 │ │ │ │ + b 74c52c │ │ │ │ + addeq r0, r1, r0, ror #25 │ │ │ │ + rsbeq sp, ip, r0, asr #11 │ │ │ │ + ldrdeq sp, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sp, ip, r0, asr #11 │ │ │ │ + rsbeq sl, fp, r8, ror #31 │ │ │ │ + @ instruction: 0x0075859c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 31d998 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #304] @ 31d99c │ │ │ │ @@ -217786,15 +217786,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ bl 2ebf00 │ │ │ │ ldrh r2, [r5, #108] @ 0x6c │ │ │ │ mov r1, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ @@ -217854,23 +217854,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8e30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e8e30 │ │ │ │ - strdeq r0, [r1], ip │ │ │ │ - rsbeq sp, ip, r0, ror #9 │ │ │ │ - strdeq sp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq sp, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, ip, ip, asr #9 │ │ │ │ - rsbeq fp, ip, r4, ror #13 │ │ │ │ - rsbeq ip, ip, r8, lsr #31 │ │ │ │ - rsbeq ip, ip, r8, lsl #31 │ │ │ │ - rsbeq fp, ip, ip, ror r6 │ │ │ │ + addeq r0, r1, ip, lsr #24 │ │ │ │ + rsbeq sp, ip, r0, lsl r5 │ │ │ │ + rsbeq sp, ip, r4, lsr #10 │ │ │ │ + rsbeq sp, ip, r4, lsl #10 │ │ │ │ + strdeq sp, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq fp, ip, r4, lsl r7 │ │ │ │ + ldrdeq ip, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + strheq ip, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq fp, ip, ip, lsr #13 │ │ │ │ │ │ │ │ 0031d9bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr fp, [pc, #308] @ 31db08 │ │ │ │ @@ -217902,20 +217902,20 @@ │ │ │ │ ldr r2, [pc, #216] @ 31db14 │ │ │ │ ldr r1, [pc, #216] @ 31db18 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #192] @ 31db1c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #176] @ 31db20 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ bl 337c5c │ │ │ │ ldr r3, [pc, #160] @ 31db24 │ │ │ │ mov r1, r9 │ │ │ │ @@ -217949,27 +217949,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq sp, r8, ip, lsr r1 │ │ │ │ - addeq r0, r1, ip, ror #20 │ │ │ │ - rsbeq sp, ip, r4, ror r3 │ │ │ │ - rsbeq sl, fp, r4, lsl #27 │ │ │ │ - rsbseq r8, r5, r8, lsr r3 │ │ │ │ - rsbseq r1, r6, r8, ror #15 │ │ │ │ - rsbseq r3, r6, ip, asr #7 │ │ │ │ + umulleq r0, r1, ip, sl │ │ │ │ + rsbeq sp, ip, r4, lsr #7 │ │ │ │ + strheq sl, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r5, r8, ror #6 │ │ │ │ + rsbseq r1, r6, r8, lsl r8 │ │ │ │ + ldrsheq r3, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - umulleq r0, r1, ip, r9 │ │ │ │ - rsbeq sp, ip, ip, lsl #5 │ │ │ │ - strdeq sp, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - addeq r0, r1, r8, ror r9 │ │ │ │ - rsbeq sp, ip, r8, ror #4 │ │ │ │ - ldrdeq sp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + addeq r0, r1, ip, asr #19 │ │ │ │ + strheq sp, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sp, ip, r0, lsr #6 │ │ │ │ + addeq r0, r1, r8, lsr #19 │ │ │ │ + @ instruction: 0x006cd298 │ │ │ │ + rsbeq sp, ip, r8, lsl #6 │ │ │ │ │ │ │ │ 0031db40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #80] @ 31dba8 │ │ │ │ @@ -217980,27 +217980,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70eb54 │ │ │ │ - addeq r0, r1, r8, lsl #18 │ │ │ │ - rsbeq sp, ip, r0, lsl #4 │ │ │ │ - rsbeq sp, ip, ip, ror #3 │ │ │ │ + b 70eb84 │ │ │ │ + addeq r0, r1, r8, lsr r9 │ │ │ │ + rsbeq sp, ip, r0, lsr r2 │ │ │ │ + rsbeq sp, ip, ip, lsl r2 │ │ │ │ │ │ │ │ 0031dbb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 31dc08 │ │ │ │ @@ -218010,47 +218010,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #368 @ 0x170 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70ea34 │ │ │ │ - umulleq r0, r1, r4, r8 │ │ │ │ - rsbeq sp, ip, ip, ror r1 │ │ │ │ - @ instruction: 0x006cd190 │ │ │ │ + b 70ea64 │ │ │ │ + addeq r0, r1, r4, asr #17 │ │ │ │ + rsbeq sp, ip, ip, lsr #3 │ │ │ │ + rsbeq sp, ip, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 31dc24 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq r7, sl, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 31dcb0 │ │ │ │ ldr r2, [pc, #112] @ 31dcb4 │ │ │ │ ldr r1, [pc, #112] @ 31dcb8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #84] @ 31dcbc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #68] @ 31dcc0 │ │ │ │ ldr r2, [pc, #68] @ 31dcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -218058,17 +218058,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008108b4 │ │ │ │ - rsbeq sl, fp, r0, ror fp │ │ │ │ - rsbseq r8, r5, r4, lsr #2 │ │ │ │ + addeq r0, r1, r4, ror #17 │ │ │ │ + rsbeq sl, fp, r0, lsr #23 │ │ │ │ + rsbseq r8, r5, r4, asr r1 │ │ │ │ ldrheq r6, [r6], r8 │ │ │ │ addeq r7, sl, r0, lsl #29 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218080,15 +218080,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 31dd58 │ │ │ │ ldr r1, [pc, #96] @ 31dd5c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #76] @ 31dd60 │ │ │ │ ldr r2, [pc, #76] @ 31dd64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -218099,17 +218099,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r0, r1, ip, lsl r8 │ │ │ │ - strdeq sp, [ip], #-0 @ │ │ │ │ - rsbeq sp, ip, r8, lsl #2 │ │ │ │ + addeq r0, r1, ip, asr #16 │ │ │ │ + rsbeq sp, ip, r0, lsr #2 │ │ │ │ + rsbeq sp, ip, r8, lsr r1 │ │ │ │ addseq ip, r8, r0, lsl #28 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 31de08 │ │ │ │ @@ -218121,15 +218121,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 31de0c │ │ │ │ ldr r1, [pc, #116] @ 31de10 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #92] @ 31de14 │ │ │ │ ldr r2, [pc, #92] @ 31de18 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -218144,17 +218144,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addeq r0, r1, ip, ror r7 │ │ │ │ - rsbeq sp, ip, r0, asr r0 │ │ │ │ - rsbeq sp, ip, ip, rrx │ │ │ │ + addeq r0, r1, ip, lsr #15 │ │ │ │ + rsbeq sp, ip, r0, lsl #1 │ │ │ │ + @ instruction: 0x006cd09c │ │ │ │ addseq ip, r8, ip, asr sp │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 31deb0 │ │ │ │ @@ -218164,42 +218164,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 31deb4 │ │ │ │ ldr r1, [pc, #108] @ 31deb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #88] @ 31debc │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #56] @ 31dec0 │ │ │ │ ldr r1, [pc, #56] @ 31dec4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c4fc │ │ │ │ - addeq r0, r1, r8, asr #13 │ │ │ │ - rsbeq ip, ip, r4, lsr #31 │ │ │ │ - strheq ip, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq ip, ip, r4, lsl pc │ │ │ │ - rsbeq sl, fp, ip, lsr r9 │ │ │ │ - ldrsheq r7, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + b 74c52c │ │ │ │ + strdeq r0, [r1], r8 │ │ │ │ + ldrdeq ip, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, ip, ip, ror #31 │ │ │ │ + rsbeq ip, ip, r4, asr #30 │ │ │ │ + rsbeq sl, fp, ip, ror #18 │ │ │ │ + rsbseq r7, r5, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 31e014 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218208,28 +218208,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #268] @ 31e020 │ │ │ │ ldr r1, [pc, #268] @ 31e024 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31df68 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -218256,42 +218256,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 3390b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 338fb0 │ │ │ │ - addeq r0, r1, ip, lsl r6 │ │ │ │ - strdeq ip, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq ip, ip, r4, lsl pc │ │ │ │ - rsbeq sl, fp, ip, lsr #17 │ │ │ │ - rsbseq r7, r5, r0, ror #28 │ │ │ │ + addeq r0, r1, ip, asr #12 │ │ │ │ + rsbeq ip, ip, r8, lsr #30 │ │ │ │ + rsbeq ip, ip, r4, asr #30 │ │ │ │ + ldrdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x00757e90 │ │ │ │ addeq r7, sl, ip, lsl #23 │ │ │ │ - rsbeq ip, ip, ip, asr #27 │ │ │ │ - rsbeq fp, ip, r4, ror r3 │ │ │ │ - rsbeq fp, ip, r8, lsl #7 │ │ │ │ + strdeq ip, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, ip, r4, lsr #7 │ │ │ │ + strheq fp, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0031e038 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 31e230 │ │ │ │ @@ -218299,143 +218299,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 31e234 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r2, [pc, #448] @ 31e238 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #424] @ 31e23c │ │ │ │ ldr r6, [pc, #424] @ 31e240 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 31e244 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 31e248 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #340] @ 31e24c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #304] @ 31e250 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c5c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74d920 │ │ │ │ + bl 74d950 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #232] @ 31e254 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 31e258 │ │ │ │ ldr r6, [pc, #228] @ 31e25c │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #184] @ 31e260 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339568 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 338cf0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq ip, [ip], #-220 @ 0xffffff24 @ │ │ │ │ - umulleq r0, r1, r4, r4 │ │ │ │ - rsbeq ip, ip, ip, ror #26 │ │ │ │ - rsbeq sl, fp, ip, lsr #14 │ │ │ │ - rsbseq r7, r5, r0, ror #25 │ │ │ │ + rsbeq ip, ip, ip, ror #27 │ │ │ │ + addeq r0, r1, r4, asr #9 │ │ │ │ + @ instruction: 0x006ccd9c │ │ │ │ + rsbeq sl, fp, ip, asr r7 │ │ │ │ + rsbseq r7, r5, r0, lsl sp │ │ │ │ addseq ip, r8, ip, asr sl │ │ │ │ - rsbeq ip, ip, r8, asr #26 │ │ │ │ - rsbeq ip, ip, r8, lsr #22 │ │ │ │ - rsbseq r2, r6, ip, lsl sp │ │ │ │ - strheq fp, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq sp, ip, r0, lsl #28 │ │ │ │ - rsbeq fp, ip, r8, asr #3 │ │ │ │ + rsbeq ip, ip, r8, ror sp │ │ │ │ + rsbeq ip, ip, r8, asr fp │ │ │ │ + rsbseq r2, r6, ip, asr #26 │ │ │ │ + rsbeq fp, ip, r4, ror #3 │ │ │ │ + rsbeq sp, ip, r0, lsr lr │ │ │ │ + strdeq fp, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldr r0, [pc, #4] @ 31e270 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r7, sl, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 31e370 │ │ │ │ @@ -218446,18 +218446,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ ldr r7, [pc, #172] @ 31e37c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31e2f8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -218484,27 +218484,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43ff18 │ │ │ │ - umulleq r0, r1, r4, r2 │ │ │ │ - rsbeq sl, fp, r0, lsr #10 │ │ │ │ - ldrsbeq r7, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + addeq r0, r1, r4, asr #5 │ │ │ │ + rsbeq sl, fp, r0, asr r5 │ │ │ │ + rsbseq r7, r5, r0, lsl #22 │ │ │ │ addseq ip, r8, r8, asr #16 │ │ │ │ - rsbeq ip, ip, r8, asr sl │ │ │ │ + rsbeq ip, ip, r8, lsl #21 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e46c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -218513,25 +218513,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 31e470 │ │ │ │ ldr r1, [pc, #188] @ 31e474 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #168] @ 31e478 │ │ │ │ ldr r1, [pc, #168] @ 31e47c │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #136] @ 31e480 │ │ │ │ ldr r3, [pc, #136] @ 31e484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -218543,31 +218543,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 31e490 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r0, r1, r0, r1 │ │ │ │ - rsbeq sl, fp, r0, lsl r4 │ │ │ │ - rsbseq r7, r5, r0, asr #19 │ │ │ │ - rsbeq r6, ip, r0, lsl #24 │ │ │ │ - rsbeq r0, ip, r8, lsr #32 │ │ │ │ + addeq r0, r1, r0, asr #3 │ │ │ │ + rsbeq sl, fp, r0, asr #8 │ │ │ │ + ldrsheq r7, [r5], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r6, ip, r0, lsr ip │ │ │ │ + rsbeq r0, ip, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ strdeq r7, [sl], r8 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ @ instruction: 0x009659bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -218580,23 +218580,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75470c │ │ │ │ - bl 74dafc │ │ │ │ + bl 75473c │ │ │ │ + bl 74db2c │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7507e4 │ │ │ │ - addeq r0, r1, ip, ror r0 │ │ │ │ - rsbeq sl, fp, r8, lsl #6 │ │ │ │ - ldrheq r7, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + b 750814 │ │ │ │ + addeq r0, r1, ip, lsr #1 │ │ │ │ + rsbeq sl, fp, r8, lsr r3 │ │ │ │ + rsbseq r7, r5, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 31e584 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -218604,52 +218604,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 31e588 │ │ │ │ ldr r1, [pc, #104] @ 31e58c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #84] @ 31e590 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #56] @ 31e594 │ │ │ │ ldr r1, [pc, #56] @ 31e598 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c4fc │ │ │ │ - addeq r0, r1, r4, lsr #32 │ │ │ │ - rsbeq ip, ip, r4, lsl #18 │ │ │ │ - rsbeq ip, ip, r4, lsl r9 │ │ │ │ - rsbeq ip, ip, ip, lsr r8 │ │ │ │ - rsbeq sl, fp, r8, ror #4 │ │ │ │ - rsbseq r7, r5, ip, lsl r8 │ │ │ │ + b 74c52c │ │ │ │ + addeq r0, r1, r4, asr r0 │ │ │ │ + rsbeq ip, ip, r4, lsr r9 │ │ │ │ + rsbeq ip, ip, r4, asr #18 │ │ │ │ + rsbeq ip, ip, ip, ror #16 │ │ │ │ + @ instruction: 0x006ba298 │ │ │ │ + rsbseq r7, r5, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31e5c8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r7, sl, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 31e6b0 │ │ │ │ ldr r2, [pc, #204] @ 31e6b4 │ │ │ │ @@ -218657,25 +218657,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 31e6bc │ │ │ │ ldr r1, [pc, #172] @ 31e6c0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #140] @ 31e6c4 │ │ │ │ ldr r2, [pc, #140] @ 31e6c8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 31e6cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -218688,31 +218688,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r0, ip, ror pc @ │ │ │ │ - ldrdeq sl, [fp], #-16 @ │ │ │ │ - rsbseq r7, r5, r4, lsl #15 │ │ │ │ - rsbeq r6, ip, r0, asr #19 │ │ │ │ - rsbeq pc, fp, r8, ror #27 │ │ │ │ + addeq pc, r0, ip, lsr #31 │ │ │ │ + rsbeq sl, fp, r0, lsl #4 │ │ │ │ + ldrheq r7, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r6, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq pc, fp, r8, lsl lr @ │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ addeq r7, sl, r8, lsl r6 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ addseq r5, r6, r8, asr r8 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -218739,16 +218739,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq pc, r0, r8, lsr lr @ │ │ │ │ - rsbeq ip, ip, r8, lsl r7 │ │ │ │ + addeq pc, r0, r8, ror #28 │ │ │ │ + rsbeq ip, ip, r8, asr #14 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -218771,19 +218771,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ - bl 74dafc │ │ │ │ + bl 75473c │ │ │ │ + bl 74db2c │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 31e7b8 │ │ │ │ @@ -218791,35 +218791,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq pc, [r0], r8 │ │ │ │ - rsbeq sl, fp, r8, lsr #32 │ │ │ │ - ldrsbeq r7, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq pc, r0, r8, lsl #28 │ │ │ │ + rsbeq sl, fp, r8, asr r0 │ │ │ │ + rsbseq r7, r5, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #500] @ 31ea44 │ │ │ │ ldr r2, [pc, #500] @ 31ea48 │ │ │ │ ldr r1, [pc, #500] @ 31ea4c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr fp, [pc, #472] @ 31ea50 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 31ea1c │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -218836,15 +218836,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #360] @ 31ea58 │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -218867,18 +218867,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ea30 │ │ │ │ ldr r0, [pc, #248] @ 31ea64 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -218895,21 +218895,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -218929,23 +218929,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 31e898 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31e754 │ │ │ │ bl 31e714 │ │ │ │ - addeq pc, r0, r4, lsl sp @ │ │ │ │ - rsbeq r6, ip, r4, ror r7 │ │ │ │ - @ instruction: 0x006bfb9c │ │ │ │ + addeq pc, r0, r4, asr #26 │ │ │ │ + rsbeq r6, ip, r4, lsr #15 │ │ │ │ + rsbeq pc, fp, ip, asr #23 │ │ │ │ addseq ip, r8, r0, lsr #5 │ │ │ │ - rsbeq ip, ip, ip, lsr #11 │ │ │ │ - addeq pc, r0, r8, ror ip @ │ │ │ │ - rsbeq r9, fp, r0, asr #29 │ │ │ │ - rsbseq r7, r5, r8, ror #8 │ │ │ │ - rsbeq ip, ip, r4, lsl #10 │ │ │ │ + ldrdeq ip, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ + addeq pc, r0, r8, lsr #25 │ │ │ │ + strdeq r9, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x00757498 │ │ │ │ + rsbeq ip, ip, r4, lsr r5 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 31eb54 │ │ │ │ ldr r2, [pc, #208] @ 31eb58 │ │ │ │ @@ -218953,25 +218953,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 31eb60 │ │ │ │ ldr r1, [pc, #176] @ 31eb64 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 31eb68 │ │ │ │ ldr r3, [pc, #144] @ 31eb6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 31eb70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -218985,31 +218985,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq pc, [r0], ip │ │ │ │ - rsbeq r9, fp, r0, lsr sp │ │ │ │ - rsbseq r7, r5, r4, ror #5 │ │ │ │ - rsbeq r6, ip, r0, lsr #10 │ │ │ │ - rsbeq pc, fp, r8, asr #18 │ │ │ │ + addeq pc, r0, ip, lsl #22 │ │ │ │ + rsbeq r9, fp, r0, ror #26 │ │ │ │ + rsbseq r7, r5, r4, lsl r3 │ │ │ │ + rsbeq r6, ip, r0, asr r5 │ │ │ │ + rsbeq pc, fp, r8, ror r9 @ │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addeq r7, sl, ip, ror r1 │ │ │ │ addseq r5, r6, r0, ror #7 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -219024,23 +219024,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 31ec7c │ │ │ │ cmp r8, #4 │ │ │ │ bne 31ec84 │ │ │ │ ldr fp, [pc, #148] @ 31ec94 │ │ │ │ ldr sl, [pc, #148] @ 31ec98 │ │ │ │ @@ -219051,22 +219051,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 750504 │ │ │ │ + bl 750534 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 31ec1c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -219074,31 +219074,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 31ebf8 │ │ │ │ bl 31e714 │ │ │ │ - ldrdeq pc, [r0], r0 │ │ │ │ - rsbeq r6, ip, r0, lsr r4 │ │ │ │ - rsbeq pc, fp, r8, asr r8 @ │ │ │ │ + addeq pc, r0, r0, lsl #20 │ │ │ │ + rsbeq r6, ip, r0, ror #8 │ │ │ │ + rsbeq pc, fp, r8, lsl #17 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - rsbeq ip, ip, r4, ror r2 │ │ │ │ - rsbeq ip, ip, r4, ror #2 │ │ │ │ + rsbeq ip, ip, r4, lsr #5 │ │ │ │ + @ instruction: 0x006cc194 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31eccc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r7, sl, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 31ed9c │ │ │ │ ldr r2, [pc, #180] @ 31eda0 │ │ │ │ @@ -219106,25 +219106,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #148] @ 31eda8 │ │ │ │ ldr r1, [pc, #148] @ 31edac │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #116] @ 31edb0 │ │ │ │ ldr r1, [pc, #116] @ 31edb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 31edb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -219142,20 +219142,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - addeq pc, r0, r4, ror #17 │ │ │ │ - rsbeq r9, fp, ip, asr #21 │ │ │ │ - rsbseq r7, r5, r0, lsl #1 │ │ │ │ - rsbeq ip, ip, ip, lsr #3 │ │ │ │ - rsbeq ip, ip, ip, asr #3 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq pc, r0, r4, lsl r9 @ │ │ │ │ + strdeq r9, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + ldrheq r7, [r5], #-0 @ │ │ │ │ + ldrdeq ip, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq ip, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ addseq r5, r6, r8, lsr #7 │ │ │ │ @@ -219178,15 +219178,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #416] @ 31efd4 │ │ │ │ ldr r3, [pc, #416] @ 31efd8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -219206,15 +219206,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31efbc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba520 │ │ │ │ + b 6ba550 │ │ │ │ ldr r2, [pc, #316] @ 31efe0 │ │ │ │ ldr r3, [pc, #288] @ 31efc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -219235,15 +219235,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31efbc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba4b4 │ │ │ │ + b 6ba4e4 │ │ │ │ bl 249078 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 31ee68 │ │ │ │ ldr r3, [pc, #192] @ 31efe8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219263,46 +219263,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 31eff4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ee4c │ │ │ │ ldr r0, [pc, #76] @ 31eff8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31ee4c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r0, ip, ror #15 │ │ │ │ + addeq pc, r0, ip, lsl r8 @ │ │ │ │ addseq fp, r8, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq ip, [ip], #-4 @ │ │ │ │ - ldrdeq ip, [ip], #-4 @ │ │ │ │ + rsbeq ip, ip, r4, ror #1 │ │ │ │ + rsbeq ip, ip, r4, lsl #2 │ │ │ │ addseq fp, r8, r0, ror #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r8, r4, lsr #25 │ │ │ │ addseq fp, r8, r0, ror ip │ │ │ │ addseq fp, r8, r0, lsr ip │ │ │ │ andeq r4, r0, ip, lsr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r4, ror #30 │ │ │ │ - rsbeq fp, ip, r8, lsl #31 │ │ │ │ + @ instruction: 0x006cbf94 │ │ │ │ + strheq fp, [ip], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 31f214 │ │ │ │ ldr r3, [pc, #508] @ 31f218 │ │ │ │ @@ -219319,21 +219319,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 31f224 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #448] @ 31f228 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f0c4 │ │ │ │ ldr r2, [pc, #420] @ 31f22c │ │ │ │ ldr r3, [pc, #396] @ 31f218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219348,52 +219348,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8acf58 │ │ │ │ + bl 8acf88 │ │ │ │ ldr r3, [pc, #340] @ 31f230 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 31f170 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 31f080 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #300] @ 31f234 │ │ │ │ ldr r2, [pc, #300] @ 31f238 │ │ │ │ ldr r1, [pc, #300] @ 31f23c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 31f080 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ba874 │ │ │ │ + bl 6ba8a4 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31f080 │ │ │ │ ldr r2, [pc, #232] @ 31f240 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 8ade20 │ │ │ │ + bl 8ade50 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 31f080 │ │ │ │ ldr r3, [pc, #204] @ 31f244 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f0ec │ │ │ │ @@ -219411,120 +219411,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 31f250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31f0ec │ │ │ │ ldr r0, [pc, #88] @ 31f254 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31f0ec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098bafc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - umulleq pc, r0, ip, r5 @ │ │ │ │ - rsbeq fp, ip, r4, lsr pc │ │ │ │ - rsbeq fp, ip, ip, lsl pc │ │ │ │ + addeq pc, r0, ip, asr #11 │ │ │ │ + rsbeq fp, ip, r4, ror #30 │ │ │ │ + rsbeq fp, ip, ip, asr #30 │ │ │ │ @ instruction: 0x0098bab0 │ │ │ │ addseq fp, r8, ip, lsl #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - addeq pc, r0, r8, asr #9 │ │ │ │ - rsbeq fp, ip, ip, lsr #27 │ │ │ │ - rsbeq fp, ip, r8, asr #27 │ │ │ │ + strdeq pc, [r0], r8 │ │ │ │ + ldrdeq fp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq fp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r1, r0, r8, lsl #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r8, lsr #27 │ │ │ │ - ldrdeq fp, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq fp, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq fp, ip, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 31f2bc │ │ │ │ ldr r2, [pc, #76] @ 31f2c0 │ │ │ │ ldr r1, [pc, #76] @ 31f2c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq pc, r0, r0, ror #6 │ │ │ │ - rsbeq fp, ip, r4, asr #24 │ │ │ │ - rsbeq fp, ip, r4, ror #24 │ │ │ │ + umulleq pc, r0, r0, r3 @ │ │ │ │ + rsbeq fp, ip, r4, ror ip │ │ │ │ + @ instruction: 0x006cbc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 31f314 │ │ │ │ ldr r2, [pc, #52] @ 31f318 │ │ │ │ ldr r1, [pc, #52] @ 31f31c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 8ad4fc │ │ │ │ - strdeq pc, [r0], r0 │ │ │ │ - rsbeq fp, ip, r4, ror ip │ │ │ │ - rsbeq fp, ip, ip, lsl #25 │ │ │ │ + b 8ad52c │ │ │ │ + addeq pc, r0, r0, lsr #6 │ │ │ │ + rsbeq fp, ip, r4, lsr #25 │ │ │ │ + strheq fp, [ip], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 31f368 │ │ │ │ ldr r2, [pc, #48] @ 31f36c │ │ │ │ ldr r1, [pc, #48] @ 31f370 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6ba720 │ │ │ │ - umulleq pc, r0, r8, r2 @ │ │ │ │ - rsbeq fp, ip, ip, ror fp │ │ │ │ - @ instruction: 0x006cbb9c │ │ │ │ + b 6ba750 │ │ │ │ + addeq pc, r0, r8, asr #5 │ │ │ │ + rsbeq fp, ip, ip, lsr #23 │ │ │ │ + rsbeq fp, ip, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 31f3e4 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 31f3e8 │ │ │ │ @@ -219534,60 +219534,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ba874 │ │ │ │ + bl 6ba8a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r0, r0, asr #4 │ │ │ │ - rsbeq fp, ip, r8, lsr fp │ │ │ │ - rsbeq fp, ip, r0, lsr #22 │ │ │ │ + addeq pc, r0, r0, ror r2 @ │ │ │ │ + rsbeq fp, ip, r8, ror #22 │ │ │ │ + rsbeq fp, ip, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31f464 │ │ │ │ ldr r2, [pc, #92] @ 31f468 │ │ │ │ ldr r1, [pc, #92] @ 31f46c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f458 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 249078 │ │ │ │ - addeq pc, r0, r8, asr #3 │ │ │ │ - rsbeq fp, ip, ip, asr #22 │ │ │ │ - rsbeq fp, ip, r4, ror #22 │ │ │ │ + strdeq pc, [r0], r8 │ │ │ │ + rsbeq fp, ip, ip, ror fp │ │ │ │ + @ instruction: 0x006cbb94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 31f5cc │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -219603,15 +219603,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #264] @ 31f5e0 │ │ │ │ ldr r3, [pc, #264] @ 31f5e4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -219626,15 +219626,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 31f5c8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6ba5e4 │ │ │ │ + b 6ba614 │ │ │ │ ldr r3, [pc, #184] @ 31f5ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f4f0 │ │ │ │ ldr r3, [pc, #168] @ 31f5f0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -219650,44 +219650,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31f5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31f4f0 │ │ │ │ ldr r0, [pc, #68] @ 31f5fc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 31f4f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq pc, r0, ip, asr #2 │ │ │ │ + addeq pc, r0, ip, ror r1 @ │ │ │ │ addseq fp, r8, r8, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, ip, r0, lsr sl │ │ │ │ - rsbeq fp, ip, r8, lsl #20 │ │ │ │ + rsbeq fp, ip, r0, ror #20 │ │ │ │ + rsbeq fp, ip, r8, lsr sl │ │ │ │ addseq fp, r8, ip, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r8, ip, lsl r6 │ │ │ │ andeq r2, r0, r4, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, ip, r0, ror sl │ │ │ │ - @ instruction: 0x006cba90 │ │ │ │ + rsbeq fp, ip, r0, lsr #21 │ │ │ │ + rsbeq fp, ip, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 31f6f8 │ │ │ │ ldr r2, [pc, #224] @ 31f6fc │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -219696,67 +219696,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #184] @ 31f704 │ │ │ │ ldr r1, [pc, #184] @ 31f708 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #136] @ 31f70c │ │ │ │ ldr r1, [pc, #136] @ 31f710 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31f6e4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f6c4 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 8fd9b8 │ │ │ │ + b 8fd9e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 8ada78 │ │ │ │ + bl 8adaa8 │ │ │ │ b 31f6a4 │ │ │ │ - @ instruction: 0x0080efbc │ │ │ │ - rsbeq fp, ip, r8, lsr r9 │ │ │ │ - rsbeq fp, ip, r0, asr r9 │ │ │ │ - rsbeq r9, fp, r8, ror r1 │ │ │ │ - rsbseq r6, r5, ip, lsr #14 │ │ │ │ - rsbeq fp, ip, ip, lsr r8 │ │ │ │ - rsbeq fp, ip, ip, asr r8 │ │ │ │ + addeq lr, r0, ip, ror #31 │ │ │ │ + rsbeq fp, ip, r8, ror #18 │ │ │ │ + rsbeq fp, ip, r0, lsl #19 │ │ │ │ + rsbeq r9, fp, r8, lsr #3 │ │ │ │ + rsbseq r6, r5, ip, asr r7 │ │ │ │ + rsbeq fp, ip, ip, ror #16 │ │ │ │ + rsbeq fp, ip, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 31f870 │ │ │ │ ldr r7, [pc, #324] @ 31f874 │ │ │ │ ldr r6, [pc, #324] @ 31f878 │ │ │ │ @@ -219767,21 +219767,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 75470c │ │ │ │ - bl 754c10 │ │ │ │ + bl 75473c │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f7e8 │ │ │ │ ldr r1, [pc, #240] @ 31f87c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -219790,15 +219790,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 31f884 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31f830 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -219816,37 +219816,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 31f894 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f7c8 │ │ │ │ bl 249078 │ │ │ │ ldr r2, [pc, #92] @ 31f898 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ade20 │ │ │ │ + bl 8ade50 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq lr, r0, r4, lsr #29 │ │ │ │ - rsbeq fp, ip, r8, lsl #15 │ │ │ │ - rsbeq fp, ip, r8, lsr #15 │ │ │ │ + ldrdeq lr, [r0], r4 │ │ │ │ + strheq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldrdeq fp, [ip], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -219865,45 +219865,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [pc, #368] @ 31fa60 │ │ │ │ ldr r1, [pc, #368] @ 31fa64 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 31f954 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31fa14 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31f9f4 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31f9bc │ │ │ │ ldr r1, [pc, #236] @ 31fa68 │ │ │ │ mov r2, #1 │ │ │ │ @@ -219914,33 +219914,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 31fa70 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6ba4b4 │ │ │ │ + b 6ba4e4 │ │ │ │ ldr ip, [pc, #176] @ 31fa74 │ │ │ │ ldr r3, [pc, #176] @ 31fa78 │ │ │ │ ldr r1, [pc, #176] @ 31fa7c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 31fa80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -219948,36 +219948,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 31fa84 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq lr, r0, ip, lsl sp │ │ │ │ - rsbeq fp, ip, r0, lsl #12 │ │ │ │ - rsbeq fp, ip, r8, lsr #12 │ │ │ │ - rsbeq fp, ip, r4, ror r6 │ │ │ │ - rsbeq fp, ip, ip, lsl #13 │ │ │ │ + addeq lr, r0, ip, asr #26 │ │ │ │ + rsbeq fp, ip, r0, lsr r6 │ │ │ │ + rsbeq fp, ip, r8, asr r6 │ │ │ │ + rsbeq fp, ip, r4, lsr #13 │ │ │ │ + strheq fp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - rsbeq fp, ip, ip, asr r6 │ │ │ │ + rsbeq fp, ip, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 31fbc4 │ │ │ │ ldr r2, [pc, #292] @ 31fbc8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -219986,33 +219986,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31fb60 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31fb80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #212] @ 31fbd0 │ │ │ │ ldr r1, [pc, #212] @ 31fbd4 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 31fb2c │ │ │ │ ldr r3, [pc, #172] @ 31fbd8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -220023,15 +220023,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 31fbe4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220040,41 +220040,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq lr, r0, r4, lsr fp │ │ │ │ - strheq fp, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq fp, ip, r8, asr #9 │ │ │ │ - rsbeq fp, ip, r0, asr #7 │ │ │ │ - rsbeq fp, ip, r0, ror #7 │ │ │ │ + addeq lr, r0, r4, ror #22 │ │ │ │ + rsbeq fp, ip, r0, ror #9 │ │ │ │ + strdeq fp, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq fp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, ip, r0, lsl r4 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31fc0c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r6, sl, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -220092,17 +220092,17 @@ │ │ │ │ bne 31fcc4 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 31fce0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8ad4fc │ │ │ │ + bl 8ad52c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -220147,15 +220147,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31fdf0 │ │ │ │ ldr r3, [pc, #220] @ 31fe40 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -220166,28 +220166,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #160] @ 31fe44 │ │ │ │ ldr r2, [pc, #160] @ 31fe48 │ │ │ │ ldr r1, [pc, #160] @ 31fe4c │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220196,64 +220196,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 31fe54 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq fp, ip, r0, ror #7 │ │ │ │ - addeq lr, r0, r0, lsr r9 │ │ │ │ - strheq fp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, ip, r0, lsl r4 │ │ │ │ + addeq lr, r0, r0, ror #18 │ │ │ │ + rsbeq fp, ip, r4, ror #7 │ │ │ │ strdeq r5, [sl], ip │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - rsbeq fp, ip, r4, asr #6 │ │ │ │ - rsbeq fp, ip, r4, lsr #6 │ │ │ │ + rsbeq fp, ip, r4, ror r3 │ │ │ │ + rsbeq fp, ip, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 31fecc │ │ │ │ ldr r2, [pc, #92] @ 31fed0 │ │ │ │ ldr r1, [pc, #92] @ 31fed4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #60] @ 31fed8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #48] @ 31fedc │ │ │ │ ldr r1, [pc, #48] @ 31fee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - addeq lr, r0, ip, ror #15 │ │ │ │ - rsbeq r8, fp, r4, asr #18 │ │ │ │ - ldrsheq r5, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + b 74c2e8 │ │ │ │ + addeq lr, r0, ip, lsl r8 │ │ │ │ + rsbeq r8, fp, r4, ror r9 │ │ │ │ + rsbseq r5, r5, r0, lsr #30 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ addseq r4, r6, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -220263,58 +220263,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #100] @ 31ff8c │ │ │ │ ldr r7, [pc, #100] @ 31ff90 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 338fb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3390b0 │ │ │ │ - addeq lr, r0, ip, asr r7 │ │ │ │ - ldrdeq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - strdeq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r9, ip, r0, lsl #8 │ │ │ │ - rsbeq r9, ip, r4, lsl r4 │ │ │ │ + addeq lr, r0, ip, lsl #15 │ │ │ │ + rsbeq fp, ip, ip, lsl #4 │ │ │ │ + rsbeq fp, ip, ip, lsr #4 │ │ │ │ + rsbeq r9, ip, r0, lsr r4 │ │ │ │ + rsbeq r9, ip, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 320018 │ │ │ │ ldr r2, [pc, #108] @ 32001c │ │ │ │ ldr r1, [pc, #108] @ 320020 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -220326,17 +220326,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq lr, r0, ip, lsr #13 │ │ │ │ - rsbeq fp, ip, r0, lsr r1 │ │ │ │ - rsbeq fp, ip, r0, asr r1 │ │ │ │ + ldrdeq lr, [r0], ip │ │ │ │ + rsbeq fp, ip, r0, ror #2 │ │ │ │ + rsbeq fp, ip, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 3201dc │ │ │ │ ldr r1, [pc, #412] @ 3201e0 │ │ │ │ @@ -220375,15 +220375,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 320150 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 320158 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r2, [pc, #256] @ 3201e8 │ │ │ │ ldr r3, [pc, #244] @ 3201e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220421,39 +220421,39 @@ │ │ │ │ bne 3201bc │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 3200ac │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl 8acf74 │ │ │ │ + bl 8acfa4 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 3200ac │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 3200ac │ │ │ │ ldr r1, [pc, #44] @ 3201f0 │ │ │ │ ldr r0, [pc, #44] @ 3201f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 32017c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0098aad4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r8, r4, lsr #21 │ │ │ │ addseq sl, r8, ip, lsr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - umulleq lr, r0, ip, r4 │ │ │ │ - rsbeq sl, ip, r0, asr #31 │ │ │ │ + addeq lr, r0, ip, asr #9 │ │ │ │ + strdeq sl, [ip], #-240 @ 0xffffff10 @ │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 32025c │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -220470,22 +220470,22 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r0, [pc, #4] @ 320268 │ │ │ │ add r0, pc, r0 │ │ │ │ b 249240 │ │ │ │ - rsbeq sl, ip, r4, asr #30 │ │ │ │ + rsbeq sl, ip, r4, ror pc │ │ │ │ ldr r0, [pc, #4] @ 320278 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r5, sl, r4, lsl #23 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 32028c │ │ │ │ add r0, pc, r0 │ │ │ │ b 338274 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -220506,15 +220506,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #1044] @ 320708 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220606,15 +220606,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -220629,15 +220629,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldr r3, [pc, #588] @ 320730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -220652,15 +220652,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -220689,28 +220689,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldr r3, [pc, #376] @ 32074c │ │ │ │ ldr ip, [pc, #376] @ 320750 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 320754 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320438 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -220722,28 +220722,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 32075c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldr r3, [pc, #264] @ 320760 │ │ │ │ ldr ip, [pc, #264] @ 320764 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 320768 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -220762,110 +220762,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 320770 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3203e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq lr, r0, r0, lsl #8 │ │ │ │ + addeq lr, r0, r0, lsr r4 │ │ │ │ addseq sl, r8, r4, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, ip, r8, lsl #30 │ │ │ │ - rsbeq sl, ip, r8, ror #29 │ │ │ │ + rsbeq sl, ip, r8, lsr pc │ │ │ │ + rsbeq sl, ip, r8, lsl pc │ │ │ │ addseq sl, r8, r0, lsr #16 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ addseq sl, r8, r8, lsr #14 │ │ │ │ - addeq lr, r0, r4, asr r2 │ │ │ │ - rsbeq sl, ip, ip, lsr #27 │ │ │ │ - rsbeq sl, ip, r8, lsl #27 │ │ │ │ - strdeq lr, [r0], r8 │ │ │ │ - @ instruction: 0x006cad90 │ │ │ │ - rsbeq sl, ip, ip, lsr #26 │ │ │ │ + addeq lr, r0, r4, lsl #5 │ │ │ │ + ldrdeq sl, [ip], #-220 @ 0xffffff24 @ │ │ │ │ + strheq sl, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + addeq lr, r0, r8, lsr #4 │ │ │ │ + rsbeq sl, ip, r0, asr #27 │ │ │ │ + rsbeq sl, ip, ip, asr sp │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ - umulleq lr, r0, ip, r1 │ │ │ │ - rsbeq sl, ip, r8, ror sp │ │ │ │ - ldrdeq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - addeq lr, r0, r8, lsl #2 │ │ │ │ - rsbeq sl, ip, r0, lsl sp │ │ │ │ - rsbeq sl, ip, ip, lsr ip │ │ │ │ - ldrdeq lr, [r0], r4 │ │ │ │ - rsbeq sl, ip, r8, lsl #27 │ │ │ │ - rsbeq sl, ip, r8, lsl #24 │ │ │ │ - strheq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - strheq sl, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - addeq lr, r0, r0, asr r0 │ │ │ │ - ldrdeq sl, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq sl, ip, r4, lsl #23 │ │ │ │ - rsbeq sl, ip, ip, asr #24 │ │ │ │ - rsbeq sl, ip, r8, lsl fp │ │ │ │ + addeq lr, r0, ip, asr #3 │ │ │ │ + rsbeq sl, ip, r8, lsr #27 │ │ │ │ + rsbeq sl, ip, r0, lsl #26 │ │ │ │ + addeq lr, r0, r8, lsr r1 │ │ │ │ + rsbeq sl, ip, r0, asr #26 │ │ │ │ + rsbeq sl, ip, ip, ror #24 │ │ │ │ + addeq lr, r0, r4, lsl #2 │ │ │ │ + strheq sl, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq sl, ip, r8, lsr ip │ │ │ │ + rsbeq sl, ip, r0, ror #25 │ │ │ │ + rsbeq sl, ip, r8, ror #23 │ │ │ │ + addeq lr, r0, r0, lsl #1 │ │ │ │ + rsbeq sl, ip, ip, lsl #26 │ │ │ │ + strheq sl, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, ip, ip, ror ip │ │ │ │ + rsbeq sl, ip, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 320814 │ │ │ │ ldr r2, [pc, #136] @ 320818 │ │ │ │ ldr r1, [pc, #136] @ 32081c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #104] @ 320820 │ │ │ │ ldr r3, [pc, #104] @ 320824 │ │ │ │ ldr r1, [pc, #104] @ 320828 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 32082c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, r4, lsr #30 │ │ │ │ - rsbeq r8, fp, r4, lsr #32 │ │ │ │ - ldrsbeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + addeq sp, r0, r4, asr pc │ │ │ │ + rsbeq r8, fp, r4, asr r0 │ │ │ │ + rsbseq r5, r5, r8, lsl #12 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x009639f4 │ │ │ │ - @ instruction: 0x006cab9c │ │ │ │ + rsbeq sl, ip, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 320964 │ │ │ │ ldr r2, [pc, #284] @ 320968 │ │ │ │ ldr r1, [pc, #284] @ 32096c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 320920 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 320900 │ │ │ │ @@ -220882,28 +220882,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -220921,23 +220921,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 320978 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sp, r0, r4, ror #28 │ │ │ │ - rsbeq sl, ip, r8, ror #18 │ │ │ │ - rsbeq sl, ip, r8, lsl #19 │ │ │ │ - addeq sp, r0, r8, ror #26 │ │ │ │ - @ instruction: 0x006ca89c │ │ │ │ - rsbeq sl, ip, r0, asr #20 │ │ │ │ + umulleq sp, r0, r4, lr │ │ │ │ + @ instruction: 0x006ca998 │ │ │ │ + strheq sl, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + umulleq sp, r0, r8, sp │ │ │ │ + rsbeq sl, ip, ip, asr #17 │ │ │ │ + rsbeq sl, ip, r0, ror sl │ │ │ │ ldr r0, [pc, #4] @ 320988 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r5, sl, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 320dc4 │ │ │ │ ldr lr, [pc, #1056] @ 320dc8 │ │ │ │ @@ -220952,15 +220952,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #1004] @ 320dd8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 320be8 │ │ │ │ @@ -220978,24 +220978,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 326610 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 320cb4 │ │ │ │ ldr r9, [pc, #916] @ 320de0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 320de4 │ │ │ │ ldr r1, [pc, #908] @ 320de8 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 320dec │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -221064,15 +221064,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 320e04 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #604] @ 320e08 │ │ │ │ ldr r3, [pc, #540] @ 320dcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -221099,15 +221099,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 320e10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 320a14 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 320b74 │ │ │ │ @@ -221131,168 +221131,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320b74 │ │ │ │ ldr r3, [pc, #360] @ 320e24 │ │ │ │ ldr ip, [pc, #360] @ 320e28 │ │ │ │ ldr r1, [pc, #360] @ 320e2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320ba4 │ │ │ │ ldr r3, [pc, #320] @ 320e30 │ │ │ │ ldr ip, [pc, #320] @ 320e34 │ │ │ │ ldr r1, [pc, #320] @ 320e38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320ba4 │ │ │ │ ldr ip, [pc, #284] @ 320e3c │ │ │ │ ldr r1, [pc, #284] @ 320e40 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320b74 │ │ │ │ ldr ip, [pc, #252] @ 320e44 │ │ │ │ ldr r1, [pc, #252] @ 320e48 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320b74 │ │ │ │ ldr ip, [pc, #216] @ 320e4c │ │ │ │ ldr r1, [pc, #216] @ 320e50 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320ba4 │ │ │ │ ldr ip, [pc, #184] @ 320e54 │ │ │ │ ldr r1, [pc, #184] @ 320e58 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 320b74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq sp, r0, r0, asr sp │ │ │ │ + addeq sp, r0, r0, lsl #27 │ │ │ │ addseq sl, r8, r8, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, ip, r4, lsl sl │ │ │ │ - rsbeq sl, ip, r8, lsr #20 │ │ │ │ + rsbeq sl, ip, r4, asr #20 │ │ │ │ + rsbeq sl, ip, r8, asr sl │ │ │ │ addseq sl, r8, ip, lsr #2 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ - @ instruction: 0x0080dcb8 │ │ │ │ - rsbeq r7, fp, ip, asr #26 │ │ │ │ - rsbseq r1, r4, r4, lsl #23 │ │ │ │ - rsbeq sl, ip, r4, asr sl │ │ │ │ - @ instruction: 0x006f7398 │ │ │ │ + addeq sp, r0, r8, ror #25 │ │ │ │ + rsbeq r7, fp, ip, ror sp │ │ │ │ + ldrheq r1, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sl, ip, r4, lsl #21 │ │ │ │ + rsbeq r7, pc, r8, asr #7 │ │ │ │ @ instruction: 0x009992b8 │ │ │ │ - strdeq sl, [ip], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sl, ip, r8, ror #19 │ │ │ │ - @ instruction: 0x006ca894 │ │ │ │ - rsbeq sl, ip, r8, ror r8 │ │ │ │ + rsbeq sl, ip, r4, lsr #20 │ │ │ │ + rsbeq sl, ip, r8, lsl sl │ │ │ │ + rsbeq sl, ip, r4, asr #17 │ │ │ │ + rsbeq sl, ip, r8, lsr #17 │ │ │ │ addseq r9, r8, r8, ror #30 │ │ │ │ - @ instruction: 0x006ca894 │ │ │ │ - rsbeq sl, ip, r4, ror #15 │ │ │ │ + rsbeq sl, ip, r4, asr #17 │ │ │ │ + rsbeq sl, ip, r4, lsl r8 │ │ │ │ addseq r9, r9, r0, lsl #3 │ │ │ │ - strheq sl, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq sl, ip, ip, lsl #17 │ │ │ │ - rsbeq sl, ip, r0, ror r7 │ │ │ │ - addeq sp, r0, r0, asr #20 │ │ │ │ - rsbeq sl, ip, r4, lsr #13 │ │ │ │ - rsbeq sl, ip, ip, lsr r7 │ │ │ │ - addeq sp, r0, ip, lsl #20 │ │ │ │ - rsbeq sl, ip, r8, lsl #15 │ │ │ │ - rsbeq sl, ip, r8, lsl #14 │ │ │ │ - rsbeq sl, ip, r8, asr #15 │ │ │ │ - rsbeq sl, ip, r0, ror #13 │ │ │ │ - ldrdeq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - strheq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - ldrdeq sl, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq sl, ip, ip, lsl #13 │ │ │ │ - @ instruction: 0x006ca79c │ │ │ │ - rsbeq sl, ip, r4, ror #12 │ │ │ │ + rsbeq sl, ip, r8, ror #17 │ │ │ │ + strheq sl, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sl, ip, r0, lsr #15 │ │ │ │ + addeq sp, r0, r0, ror sl │ │ │ │ + ldrdeq sl, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, ip, ip, ror #14 │ │ │ │ + addeq sp, r0, ip, lsr sl │ │ │ │ + strheq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, ip, r8, lsr r7 │ │ │ │ + strdeq sl, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq sl, ip, r0, lsl r7 │ │ │ │ + rsbeq sl, ip, r4, lsl #16 │ │ │ │ + rsbeq sl, ip, r8, ror #13 │ │ │ │ + rsbeq sl, ip, ip, lsl #14 │ │ │ │ + strheq sl, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, ip, ip, asr #15 │ │ │ │ + @ instruction: 0x006ca694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 320ef0 │ │ │ │ ldr r2, [pc, #124] @ 320ef4 │ │ │ │ ldr r1, [pc, #124] @ 320ef8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #92] @ 320efc │ │ │ │ ldr r1, [pc, #92] @ 320f00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 320f04 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq sp, r0, ip, lsl #17 │ │ │ │ - rsbeq r7, fp, ip, lsr r9 │ │ │ │ - ldrsheq r4, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + @ instruction: 0x0080d8bc │ │ │ │ + rsbeq r7, fp, ip, ror #18 │ │ │ │ + rsbseq r4, r5, r0, lsr #30 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ addseq r3, r6, r4, ror #8 │ │ │ │ - @ instruction: 0x006ca690 │ │ │ │ + rsbeq sl, ip, r0, asr #13 │ │ │ │ ldr r0, [pc, #4] @ 320f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r4, sl, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 320fa0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221301,15 +221301,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 320fa8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 320f90 │ │ │ │ @@ -221319,42 +221319,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 320f80 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7504dc │ │ │ │ - addeq sp, r0, r0, lsr #16 │ │ │ │ - rsbeq sl, ip, ip, ror r6 │ │ │ │ - rsbeq sl, ip, ip, asr r6 │ │ │ │ + b 75050c │ │ │ │ + addeq sp, r0, r0, asr r8 │ │ │ │ + rsbeq sl, ip, ip, lsr #13 │ │ │ │ + rsbeq sl, ip, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 321050 │ │ │ │ ldr r2, [pc, #140] @ 321054 │ │ │ │ ldr r1, [pc, #140] @ 321058 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #108] @ 32105c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #96] @ 321060 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #80] @ 321064 │ │ │ │ ldr r2, [pc, #80] @ 321068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -221364,17 +221364,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq sp, r0, r8, r7 │ │ │ │ - rsbeq r7, fp, r8, ror #15 │ │ │ │ - @ instruction: 0x00754d9c │ │ │ │ + addeq sp, r0, r8, asr #15 │ │ │ │ + rsbeq r7, fp, r8, lsl r8 │ │ │ │ + rsbseq r4, r5, ip, asr #27 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ addseq r3, r6, r8, asr #7 │ │ │ │ addeq r4, sl, r8, asr #28 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221384,67 +221384,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 3210d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq sp, [r0], r4 │ │ │ │ - rsbeq sl, ip, r8, lsl r5 │ │ │ │ - rsbeq sl, ip, ip, lsr #10 │ │ │ │ + addeq sp, r0, r4, lsl #14 │ │ │ │ + rsbeq sl, ip, r8, asr #10 │ │ │ │ + rsbeq sl, ip, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32112c │ │ │ │ ldr r2, [pc, #56] @ 321130 │ │ │ │ ldr r1, [pc, #56] @ 321134 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24a890 │ │ │ │ - addeq sp, r0, r4, ror #12 │ │ │ │ - rsbeq sl, ip, r8, lsr #9 │ │ │ │ - strheq sl, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + umulleq sp, r0, r4, r6 │ │ │ │ + ldrdeq sl, [ip], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sl, ip, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 3211b4 │ │ │ │ ldr r2, [pc, #100] @ 3211b8 │ │ │ │ ldr r1, [pc, #100] @ 3211bc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 321198 │ │ │ │ ldr r1, [pc, #56] @ 3211c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -221453,58 +221453,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 3211c4 │ │ │ │ ldr r0, [pc, #36] @ 3211c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sp, r0, r8, lsl #12 │ │ │ │ - rsbeq sl, ip, ip, asr #8 │ │ │ │ - rsbeq sl, ip, r0, ror #8 │ │ │ │ + addeq sp, r0, r8, lsr r6 │ │ │ │ + rsbeq sl, ip, ip, ror r4 │ │ │ │ + @ instruction: 0x006ca490 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - rsbeq sl, ip, r8, lsr #8 │ │ │ │ - rsbeq sl, ip, r8, lsr r4 │ │ │ │ + rsbeq sl, ip, r8, asr r4 │ │ │ │ + rsbeq sl, ip, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 321244 │ │ │ │ ldr r2, [pc, #96] @ 321248 │ │ │ │ ldr r1, [pc, #96] @ 32124c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #64] @ 321250 │ │ │ │ ldr r1, [pc, #64] @ 321254 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324570 │ │ │ │ - addeq sp, r0, r4, ror r5 │ │ │ │ - strheq sl, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sl, ip, r8, asr #7 │ │ │ │ - strheq r7, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r5, r4, ror #22 │ │ │ │ + addeq sp, r0, r4, lsr #11 │ │ │ │ + rsbeq sl, ip, r4, ror #7 │ │ │ │ + strdeq sl, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, fp, r0, ror #11 │ │ │ │ + @ instruction: 0x00754b94 │ │ │ │ ldr r0, [pc, #4] @ 321264 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r4, sl, r4, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -221534,15 +221534,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 3212fc │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3212d8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl 996c70 │ │ │ │ + bl 996ca0 │ │ │ │ add r4, r4, #1 │ │ │ │ b 321284 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 321448 │ │ │ │ @@ -221551,36 +221551,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #268] @ 321454 │ │ │ │ ldr r1, [pc, #268] @ 321458 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #232] @ 32145c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3390b0 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -221618,20 +221618,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a890 │ │ │ │ b 321410 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 321408 │ │ │ │ - addeq sp, r0, ip, ror #8 │ │ │ │ - rsbeq r8, ip, r0 │ │ │ │ - rsbeq r8, ip, r4, lsl r0 │ │ │ │ - ldrdeq sl, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sl, ip, ip, ror #5 │ │ │ │ - ldrdeq sl, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + umulleq sp, r0, ip, r4 │ │ │ │ + rsbeq r8, ip, r0, lsr r0 │ │ │ │ + rsbeq r8, ip, r4, asr #32 │ │ │ │ + rsbeq sl, ip, r4, lsl #6 │ │ │ │ + rsbeq sl, ip, ip, lsl r3 │ │ │ │ + rsbeq sl, ip, ip, lsl #6 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3214c4 │ │ │ │ ldr r2, [pc, #72] @ 3214c8 │ │ │ │ @@ -221639,27 +221639,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #40] @ 3214d0 │ │ │ │ ldr r1, [pc, #40] @ 3214d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - addeq sp, r0, r0, lsl r3 │ │ │ │ - rsbeq r7, fp, r8, lsr r3 │ │ │ │ - rsbseq r4, r5, ip, ror #17 │ │ │ │ + b 74c2e8 │ │ │ │ + addeq sp, r0, r0, asr #6 │ │ │ │ + rsbeq r7, fp, r8, ror #6 │ │ │ │ + rsbseq r4, r5, ip, lsl r9 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ addseq r3, r6, ip, lsr #32 │ │ │ │ │ │ │ │ 003214d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -221702,25 +221702,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 339134 │ │ │ │ ldr r6, [pc, #120] @ 3215fc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70ed44 │ │ │ │ + bl 70ed74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3215c0 │ │ │ │ ldr r3, [pc, #100] @ 321600 │ │ │ │ ldr r1, [pc, #100] @ 321604 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 3215e0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -221730,19 +221730,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 321608 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 757724 │ │ │ │ + b 757754 │ │ │ │ umullseq r9, r8, r4, r5 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x007c5494 │ │ │ │ - rsbseq r1, r4, r8, asr #10 │ │ │ │ + rsbseq r5, ip, r4, asr #9 │ │ │ │ + rsbseq r1, r4, r8, ror r5 │ │ │ │ │ │ │ │ 0032160c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 321854 │ │ │ │ @@ -221763,15 +221763,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 338c04 │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 3216b0 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9978cc │ │ │ │ + bl 9978fc │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 32183c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -221795,19 +221795,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3217f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 339134 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 70ed44 │ │ │ │ + bl 70ed74 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3217cc │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3217dc │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -221827,45 +221827,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 321790 │ │ │ │ - bl 7082c4 │ │ │ │ + bl 7082f4 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 3217dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 70ed70 │ │ │ │ + bl 70eda0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 321774 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3216cc │ │ │ │ ldr r0, [pc, #120] @ 32185c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r2, [pc, #96] @ 321860 │ │ │ │ ldr r3, [pc, #84] @ 321858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -221879,23 +221879,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 321864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r8, ip, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, ip, r0, lsr #29 │ │ │ │ + ldrdeq r9, [ip], #-224 @ 0xffffff20 @ │ │ │ │ addseq r9, r8, r4, lsl r3 │ │ │ │ - rsbeq r9, ip, r0, lsr #28 │ │ │ │ + rsbeq r9, ip, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -221980,15 +221980,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 321c1c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321bf4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -222031,15 +222031,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 32190c │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 3219a4 │ │ │ │ @@ -222103,15 +222103,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 321a60 │ │ │ │ ldr r0, [pc, #116] @ 321c30 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r1, [pc, #96] @ 321c30 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -222127,19 +222127,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248760 │ │ │ │ b 3219d4 │ │ │ │ addseq r9, r8, r4, ror r2 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r9, ip, r4, lsl #23 │ │ │ │ + strheq r9, [ip], #-180 @ 0xffffff4c @ │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ @ instruction: 0x000051b8 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq r9, ip, r8, ror #21 │ │ │ │ + rsbeq r9, ip, r8, lsl fp │ │ │ │ │ │ │ │ 00321c38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -222157,15 +222157,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -222215,15 +222215,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 321d84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 321ee8 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 321e7c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -222255,15 +222255,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 321e14 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 321cd0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -222292,15 +222292,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ b 321e20 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 321dbc │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -222337,17 +222337,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 321f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 321f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r0, lsl #17 │ │ │ │ - rsbeq r9, ip, ip, asr #15 │ │ │ │ - strdeq r9, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x0080c8b0 │ │ │ │ + strdeq r9, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r9, ip, r0, lsr #16 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00321f6c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 322078 │ │ │ │ @@ -222413,18 +222413,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umullseq r8, r8, r8, fp @ │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r9, ip, r0, lsr #13 │ │ │ │ - addeq ip, r0, r4, ror #14 │ │ │ │ - strheq r9, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - ldrdeq r9, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + ldrdeq r9, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + umulleq ip, r0, r4, r7 │ │ │ │ + rsbeq r9, ip, r0, ror #13 │ │ │ │ + rsbeq r9, ip, r4, lsl #14 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 00322098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222438,15 +222438,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 321c38 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -222458,17 +222458,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322138 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, ip, lsr #13 │ │ │ │ - strdeq r9, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r9, ip, r0, lsr #12 │ │ │ │ + ldrdeq ip, [r0], ip @ │ │ │ │ + rsbeq r9, ip, ip, lsr #12 │ │ │ │ + rsbeq r9, ip, r0, asr r6 │ │ │ │ │ │ │ │ 0032213c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -222499,17 +222499,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3221d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3221d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r0, lsl r6 │ │ │ │ - rsbeq r9, ip, ip, asr r5 │ │ │ │ - rsbeq r9, ip, r0, lsl #11 │ │ │ │ + addeq ip, r0, r0, asr #12 │ │ │ │ + rsbeq r9, ip, ip, lsl #11 │ │ │ │ + strheq r9, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 003221dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222545,17 +222545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 322284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq ip, r0, r0, ror #10 │ │ │ │ - strheq r9, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r9, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + umulleq ip, r0, r0, r5 │ │ │ │ + rsbeq r9, ip, r0, ror #9 │ │ │ │ + rsbeq r9, ip, r4, lsl #10 │ │ │ │ │ │ │ │ 00322288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222565,21 +222565,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 321c38 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -222597,17 +222597,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9d4b40 <__bss_end__@@Base+0xfdc221d0> │ │ │ │ ... │ │ │ │ blcc fe9d4b4c <__bss_end__@@Base+0xfdc221dc> │ │ │ │ - addeq ip, r0, r8, lsr #9 │ │ │ │ - strdeq r9, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r9, ip, r8, lsl r4 │ │ │ │ + ldrdeq ip, [r0], r8 │ │ │ │ + rsbeq r9, ip, r4, lsr #8 │ │ │ │ + rsbeq r9, ip, r8, asr #8 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00322358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -222637,17 +222637,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3223e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ - rsbeq r9, ip, ip, asr #6 │ │ │ │ - rsbeq r9, ip, r0, ror r3 │ │ │ │ + addeq ip, r0, ip, lsr #8 │ │ │ │ + rsbeq r9, ip, ip, ror r3 │ │ │ │ + rsbeq r9, ip, r0, lsr #7 │ │ │ │ │ │ │ │ 003223ec : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003223f4 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -222677,15 +222677,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32249c │ │ │ │ mov r5, #0 │ │ │ │ b 322490 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 321868 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -222707,17 +222707,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3224e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3224ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - strdeq ip, [r0], ip @ │ │ │ │ - rsbeq r9, ip, r8, asr #4 │ │ │ │ - rsbeq r9, ip, ip, ror #4 │ │ │ │ + addeq ip, r0, ip, lsr #6 │ │ │ │ + rsbeq r9, ip, r8, ror r2 │ │ │ │ + @ instruction: 0x006c929c │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -222785,15 +222785,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 322698 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 322674 │ │ │ │ @@ -222820,33 +222820,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addeq ip, r0, r8, ror #2 │ │ │ │ - strheq r9, [ip], #-4 @ │ │ │ │ - rsbeq r9, ip, ip, ror #1 │ │ │ │ + umulleq ip, r0, r8, r1 │ │ │ │ + rsbeq r9, ip, r4, ror #1 │ │ │ │ + rsbeq r9, ip, ip, lsl r1 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addeq ip, r0, r4, asr #2 │ │ │ │ - @ instruction: 0x006c9094 │ │ │ │ - ldrdeq r9, [ip], #-8 @ │ │ │ │ + addeq ip, r0, r4, ror r1 │ │ │ │ + rsbeq r9, ip, r4, asr #1 │ │ │ │ + rsbeq r9, ip, r8, lsl #2 │ │ │ │ │ │ │ │ 003226b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3226e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248d18 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -222925,19 +222925,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, ip, ror #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r9, [ip], #-12 @ │ │ │ │ - strheq r9, [ip], #-4 @ │ │ │ │ - @ instruction: 0x006c909c │ │ │ │ - rsbeq r8, ip, r0, lsr #27 │ │ │ │ - rsbeq r5, pc, r0, ror #13 │ │ │ │ + rsbeq r9, ip, ip, ror #1 │ │ │ │ + rsbeq r9, ip, r4, ror #1 │ │ │ │ + rsbeq r9, ip, ip, asr #1 │ │ │ │ + ldrdeq r8, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r5, pc, r0, lsl r7 @ │ │ │ │ addseq r8, r8, r4, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 322980 │ │ │ │ mov r3, r1 │ │ │ │ @@ -223009,18 +223009,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r4, lsr #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, ip, r4, ror pc │ │ │ │ - rsbeq r8, ip, r4, ror #30 │ │ │ │ - rsbeq r8, ip, r8, asr #24 │ │ │ │ - rsbeq r5, pc, r8, ror r5 @ │ │ │ │ + rsbeq r8, ip, r4, lsr #31 │ │ │ │ + @ instruction: 0x006c8f94 │ │ │ │ + rsbeq r8, ip, r8, ror ip │ │ │ │ + rsbeq r5, pc, r8, lsr #11 │ │ │ │ @ instruction: 0x009881d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 322ad8 │ │ │ │ @@ -223063,15 +223063,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322a60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 322ac4 │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322acc │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 322a24 │ │ │ │ @@ -223088,15 +223088,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 998ee0 │ │ │ │ + bl 998f10 │ │ │ │ b 322a64 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r8, r8, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r8, ip, lsl #1 │ │ │ │ @@ -223195,42 +223195,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 322cd4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 322cd8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #60] @ 322cdc │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ addseq r8, r8, r0, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00987fdc │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - @ instruction: 0x006c8990 │ │ │ │ - rsbeq r8, ip, ip, lsl #26 │ │ │ │ + rsbeq r8, ip, r0, asr #19 │ │ │ │ + rsbeq r8, ip, ip, lsr sp │ │ │ │ @ instruction: 0x009971f8 │ │ │ │ - strdeq r8, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, ip, r0, lsr #26 │ │ │ │ addseq r7, r8, ip, ror #29 │ │ │ │ - rsbeq r8, ip, ip, ror #23 │ │ │ │ - rsbeq r8, ip, r8, asr #24 │ │ │ │ - strdeq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r8, ip, ip, lsl ip │ │ │ │ + rsbeq r8, ip, r8, ror ip │ │ │ │ + rsbeq r8, ip, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 323224 │ │ │ │ ldr r3, [pc, #1324] @ 323228 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -223246,15 +223246,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 323238 │ │ │ │ @@ -223410,15 +223410,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223521,87 +223521,87 @@ │ │ │ │ bl 24b430 │ │ │ │ ldr r1, [pc, #232] @ 323260 │ │ │ │ ldr r0, [pc, #232] @ 323264 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ mov r3, #0 │ │ │ │ b 322ff8 │ │ │ │ ldr r0, [pc, #196] @ 323268 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #168] @ 32326c │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 323270 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r1, [pc, #124] @ 323274 │ │ │ │ ldr r0, [pc, #124] @ 323278 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ addseq r7, r8, ip, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq fp, r0, r4, ror fp │ │ │ │ - strdeq r8, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r8, [ip], #-184 @ 0xffffff48 @ │ │ │ │ + addeq fp, r0, r4, lsr #23 │ │ │ │ + rsbeq r8, ip, r8, lsr #24 │ │ │ │ + rsbeq r8, ip, r8, lsl #24 │ │ │ │ @ instruction: 0x00987db8 │ │ │ │ - rsbeq fp, ip, r8, lsl r7 │ │ │ │ - @ instruction: 0x006c8b90 │ │ │ │ + rsbeq fp, ip, r8, asr #14 │ │ │ │ + rsbeq r8, ip, r0, asr #23 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strheq r8, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, ip, ip, lsr #18 │ │ │ │ + rsbeq r8, ip, r0, ror #23 │ │ │ │ + rsbeq r8, ip, ip, asr r9 │ │ │ │ @ instruction: 0x00996ed0 │ │ │ │ - rsbeq r4, pc, ip, lsl #29 │ │ │ │ - rsbseq sl, sl, r0, ror #14 │ │ │ │ + strheq r4, [pc], #-236 @ │ │ │ │ + @ instruction: 0x007aa790 │ │ │ │ addseq r7, r8, r4, ror #19 │ │ │ │ - addeq fp, r0, r4, lsl r7 │ │ │ │ - rsbeq r8, ip, r0, asr #15 │ │ │ │ - rsbeq r8, ip, r8, ror #15 │ │ │ │ - rsbeq r8, ip, r4, lsr #16 │ │ │ │ - ldrdeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - umulleq fp, r0, r4, r6 │ │ │ │ - rsbeq r8, ip, r4, ror #14 │ │ │ │ + addeq fp, r0, r4, asr #14 │ │ │ │ + strdeq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r8, ip, r8, lsl r8 │ │ │ │ + rsbeq r8, ip, r4, asr r8 │ │ │ │ + rsbeq r8, ip, r4, lsl #16 │ │ │ │ + addeq fp, r0, r4, asr #13 │ │ │ │ + @ instruction: 0x006c8794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 32339c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [r4] │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3232dc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323334 │ │ │ │ @@ -223620,20 +223620,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 334c14 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3233ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r3, [pc, #116] @ 3233b0 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -223655,22 +223655,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 3233c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq r2, [sl], r4 │ │ │ │ - umulleq fp, r0, r4, r5 │ │ │ │ - rsbeq r5, fp, r4, asr #9 │ │ │ │ - rsbseq r2, r5, r8, ror sl │ │ │ │ - rsbeq r8, ip, r8, lsl #14 │ │ │ │ + addeq fp, r0, r4, asr #11 │ │ │ │ + strdeq r5, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r2, r5, r8, lsr #21 │ │ │ │ + rsbeq r8, ip, r8, lsr r7 │ │ │ │ addeq r2, sl, ip, lsr #24 │ │ │ │ - addeq fp, r0, r8, lsl #10 │ │ │ │ - rsbeq r8, ip, r8, lsl #13 │ │ │ │ - rsbeq lr, fp, r0, lsl ip │ │ │ │ + addeq fp, r0, r8, lsr r5 │ │ │ │ + strheq r8, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq lr, fp, r0, asr #24 │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 323488 │ │ │ │ ldr r2, [pc, #172] @ 32348c │ │ │ │ @@ -223678,15 +223678,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 323490 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 323468 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 323434 │ │ │ │ mov r0, r4 │ │ │ │ @@ -223713,17 +223713,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq fp, r0, r4, lsr #9 │ │ │ │ - rsbeq r8, ip, r4, lsl r5 │ │ │ │ - rsbeq r8, ip, r4, lsr r5 │ │ │ │ + ldrdeq fp, [r0], r4 │ │ │ │ + rsbeq r8, ip, r4, asr #10 │ │ │ │ + rsbeq r8, ip, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 3236f4 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -223735,15 +223735,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 321554 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -223795,15 +223795,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -223868,23 +223868,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r0, ip, asr #7 │ │ │ │ - rsbeq r8, ip, r8, lsr r4 │ │ │ │ - rsbeq r8, ip, r4, asr r4 │ │ │ │ - rsbeq r8, ip, r8, lsl #6 │ │ │ │ - rsbeq r7, ip, r8, ror #31 │ │ │ │ - rsbseq ip, r5, r8, asr ip │ │ │ │ - strdeq r8, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r4, pc, r8, lsl #17 │ │ │ │ - rsbseq sl, sl, r4, lsr #3 │ │ │ │ + strdeq fp, [r0], ip │ │ │ │ + rsbeq r8, ip, r8, ror #8 │ │ │ │ + rsbeq r8, ip, r4, lsl #9 │ │ │ │ + rsbeq r8, ip, r8, lsr r3 │ │ │ │ + rsbeq r8, ip, r8, lsl r0 │ │ │ │ + rsbseq ip, r5, r8, lsl #25 │ │ │ │ + rsbeq r8, ip, r4, lsr #10 │ │ │ │ + strheq r4, [pc], #-136 @ │ │ │ │ + ldrsbeq sl, [sl], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 00323718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -223980,21 +223980,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 5528d4 │ │ │ │ bl 339644 │ │ │ │ mov r1, r6 │ │ │ │ - bl 74dcec │ │ │ │ + bl 74dd1c │ │ │ │ ldr r2, [pc, #204] @ 323984 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 323988 │ │ │ │ @@ -224025,28 +224025,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 323994 │ │ │ │ ldr r2, [pc, #72] @ 323998 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009873d4 │ │ │ │ - addeq fp, r0, r4, asr #2 │ │ │ │ + addeq fp, r0, r4, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r8, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, ip, r0, ror sp │ │ │ │ - rsbeq r8, ip, r4, lsr #5 │ │ │ │ - rsbeq r8, ip, ip, lsl #5 │ │ │ │ - rsbseq ip, fp, r8, lsr #28 │ │ │ │ - rsbeq r7, ip, r4, lsr #27 │ │ │ │ - rsbeq r8, ip, r0, lsl r2 │ │ │ │ - rsbeq r7, ip, r8, ror #26 │ │ │ │ + rsbeq r8, ip, ip, lsl #6 │ │ │ │ + rsbeq r7, ip, r0, lsr #27 │ │ │ │ + ldrdeq r8, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + strheq r8, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq ip, fp, r8, asr lr │ │ │ │ + ldrdeq r7, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, ip, r0, asr #4 │ │ │ │ + @ instruction: 0x006c7d98 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ addseq r7, r8, r4, lsl r2 │ │ │ │ - rsbeq r8, ip, r8, asr #1 │ │ │ │ - rsbeq r8, ip, ip, lsl r1 │ │ │ │ + strdeq r8, [ip], #-8 @ │ │ │ │ + rsbeq r8, ip, ip, asr #2 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -224092,17 +224092,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 737b78 │ │ │ │ + bl 737ba8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730ed0 │ │ │ │ + bl 730f00 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsheq r7, [r8], r0 │ │ │ │ @@ -224147,26 +224147,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 323b5c │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r8, ip, ip, lsl r1 │ │ │ │ - addeq sl, r0, r0, lsl #28 │ │ │ │ - rsbeq r8, ip, r8, ror #1 │ │ │ │ + rsbeq r8, ip, ip, asr #2 │ │ │ │ + addeq sl, r0, r0, lsr lr │ │ │ │ + rsbeq r8, ip, r8, lsl r1 │ │ │ │ │ │ │ │ 00323b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -224280,17 +224280,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq sl, r0, r0, lsl ip │ │ │ │ - strdeq r7, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r7, ip, r8, asr #30 │ │ │ │ + addeq sl, r0, r0, asr #24 │ │ │ │ + rsbeq r7, ip, ip, lsr #30 │ │ │ │ + rsbeq r7, ip, r8, ror pc │ │ │ │ │ │ │ │ 00323d38 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 323d50 │ │ │ │ @@ -224353,15 +224353,15 @@ │ │ │ │ 00323e10 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 323e28 │ │ │ │ bx r3 │ │ │ │ - b 7016bc │ │ │ │ + b 7016ec │ │ │ │ │ │ │ │ 00323e2c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323e44 │ │ │ │ @@ -224379,24 +224379,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 323e9c │ │ │ │ ldr r2, [pc, #48] @ 323ea0 │ │ │ │ ldr r1, [pc, #48] @ 323ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r1, [pc, #28] @ 323ea8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 74c2b8 │ │ │ │ + b 74c2e8 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq r7, ip, r0, lsl lr │ │ │ │ + rsbeq r7, ip, r0, asr #28 │ │ │ │ addseq r0, r6, r4, lsr #17 │ │ │ │ │ │ │ │ 00323eac : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -224415,28 +224415,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ - addeq sl, r0, r8, lsr sl │ │ │ │ - rsbeq r7, ip, r8, lsr #27 │ │ │ │ - rsbeq r7, ip, r0, lsr #26 │ │ │ │ + addeq sl, r0, r8, ror #20 │ │ │ │ + ldrdeq r7, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r7, ip, r0, asr sp │ │ │ │ │ │ │ │ 00323f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ str r0, [r4, #608] @ 0x260 │ │ │ │ pop {r4, lr} │ │ │ │ - b 755244 │ │ │ │ + b 755274 │ │ │ │ │ │ │ │ 00323f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 324000 │ │ │ │ @@ -224446,16 +224446,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ - bl 74d20c │ │ │ │ + bl 75473c │ │ │ │ + bl 74d23c │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 323fd8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 323fb8 │ │ │ │ @@ -224481,17 +224481,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 5875dc │ │ │ │ b 323f84 │ │ │ │ - ldrdeq sl, [r0], r0 │ │ │ │ - rsbeq r4, fp, r0, ror #16 │ │ │ │ - rsbseq r1, r5, ip, lsl lr │ │ │ │ + addeq sl, r0, r0, lsl #20 │ │ │ │ + @ instruction: 0x006b4890 │ │ │ │ + rsbseq r1, r5, ip, asr #28 │ │ │ │ addeq r1, sl, ip, ror #31 │ │ │ │ │ │ │ │ 00324010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224511,16 +224511,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ - bl 74d20c │ │ │ │ + bl 75473c │ │ │ │ + bl 74d23c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3240a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -224529,93 +224529,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3240c4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5878c8 │ │ │ │ - ldrdeq sl, [r0], r0 │ │ │ │ - rsbeq r4, fp, r8, ror #14 │ │ │ │ - rsbseq r1, r5, ip, lsl sp │ │ │ │ + addeq sl, r0, r0, lsl #18 │ │ │ │ + @ instruction: 0x006b4798 │ │ │ │ + rsbseq r1, r5, ip, asr #26 │ │ │ │ addeq r1, sl, r0, lsr pc │ │ │ │ ldr r0, [pc, #4] @ 3240d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x008a1fb4 │ │ │ │ │ │ │ │ 003240d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #56] @ 32413c │ │ │ │ ldr r2, [pc, #56] @ 324140 │ │ │ │ ldr r1, [pc, #56] @ 324144 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addeq sl, r0, r0, ror r8 │ │ │ │ - rsbeq r7, ip, r8, lsr ip │ │ │ │ - rsbeq r7, ip, r4, asr ip │ │ │ │ + addeq sl, r0, r0, lsr #17 │ │ │ │ + rsbeq r7, ip, r8, ror #24 │ │ │ │ + rsbeq r7, ip, r4, lsl #25 │ │ │ │ │ │ │ │ 00324148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 3241d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3241bc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #84] @ 3241dc │ │ │ │ ldr r2, [pc, #84] @ 3241e0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r7, ip, r4, lsl #24 │ │ │ │ - strdeq sl, [r0], r0 │ │ │ │ - strheq r7, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, ip, r4, lsr ip │ │ │ │ + addeq sl, r0, r0, lsr #16 │ │ │ │ + rsbeq r7, ip, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -224676,15 +224676,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 324388 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7505e4 │ │ │ │ + bl 750614 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 32437c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 324358 │ │ │ │ @@ -224696,15 +224696,15 @@ │ │ │ │ bl 248a84 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 324314 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -224724,19 +224724,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 3243bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbeq r7, ip, ip, asr #21 │ │ │ │ - rsbeq r7, ip, r8, lsr #20 │ │ │ │ - addeq sl, r0, r0, lsl #12 │ │ │ │ - rsbeq r7, ip, r0, ror #19 │ │ │ │ - rsbeq r7, ip, ip, lsl sl │ │ │ │ + strdeq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r7, ip, r8, asr sl │ │ │ │ + addeq sl, r0, r0, lsr r6 │ │ │ │ + rsbeq r7, ip, r0, lsl sl │ │ │ │ + rsbeq r7, ip, ip, asr #20 │ │ │ │ │ │ │ │ 003243c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -224802,15 +224802,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 758288 │ │ │ │ + bl 7582b8 │ │ │ │ mov r0, sl │ │ │ │ bl 248d18 │ │ │ │ cmp r7, r4 │ │ │ │ bne 32449c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -224833,22 +224833,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009866dc │ │ │ │ - rsbeq r7, ip, ip, lsl #19 │ │ │ │ + strheq r7, [ip], #-156 @ 0xffffff64 @ │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbeq r7, ip, r4, asr r9 │ │ │ │ - rsbeq r2, sp, r0, lsr r7 │ │ │ │ - rsbeq r7, ip, r4, asr #17 │ │ │ │ - addeq sl, r0, r0, ror #8 │ │ │ │ - rsbeq r7, ip, r0, asr #16 │ │ │ │ - strheq r7, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r7, ip, r4, lsl #19 │ │ │ │ + rsbeq r2, sp, r0, ror #14 │ │ │ │ + strdeq r7, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + umulleq sl, r0, r0, r4 │ │ │ │ + rsbeq r7, ip, r0, ror r8 │ │ │ │ + rsbeq r7, ip, ip, ror #17 │ │ │ │ │ │ │ │ 00324570 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 324408 │ │ │ │ │ │ │ │ 0032457c : │ │ │ │ @@ -224918,36 +224918,36 @@ │ │ │ │ beq 3246a4 │ │ │ │ ldr r3, [pc, #88] @ 3246cc │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r1, [pc, #48] @ 3246d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324648 │ │ │ │ ldr r0, [pc, #40] @ 3246d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e18c │ │ │ │ + bl 74e1bc │ │ │ │ ldr r1, [pc, #32] @ 3246d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ b 32466c │ │ │ │ @ instruction: 0x009864dc │ │ │ │ - rsbeq r7, ip, ip, asr #15 │ │ │ │ + strdeq r7, [ip], #-124 @ 0xffffff84 @ │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r7, ip, r8, asr #14 │ │ │ │ rsbeq r7, ip, r8, ror r7 │ │ │ │ - rsbeq r7, ip, r4, ror r7 │ │ │ │ + rsbeq r7, ip, r8, lsr #15 │ │ │ │ + rsbeq r7, ip, r4, lsr #15 │ │ │ │ │ │ │ │ 003246dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -224956,29 +224956,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 324748 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 32474c │ │ │ │ add r1, pc, r1 │ │ │ │ b 3246f8 │ │ │ │ - rsbeq r7, ip, ip, lsl r7 │ │ │ │ - rsbeq r7, ip, r4, lsr #13 │ │ │ │ + rsbeq r7, ip, ip, asr #14 │ │ │ │ + ldrdeq r7, [ip], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 00324750 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -224991,22 +224991,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758f2c │ │ │ │ + bl 758f5c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3247b8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 32461c │ │ │ │ @@ -225016,16 +225016,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 324800 │ │ │ │ add r1, pc, r1 │ │ │ │ b 324778 │ │ │ │ - @ instruction: 0x006c7698 │ │ │ │ - strdeq r7, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, ip, r8, asr #13 │ │ │ │ + rsbeq r7, ip, r0, lsr #12 │ │ │ │ │ │ │ │ 00324804 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 32461c │ │ │ │ │ │ │ │ @@ -225055,15 +225055,15 @@ │ │ │ │ bl 248a84 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759fbc │ │ │ │ + bl 759fec │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 324858 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225081,15 +225081,15 @@ │ │ │ │ bl 248a84 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 759fbc │ │ │ │ + bl 759fec │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3248c0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225111,42 +225111,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r7, ip, ip, asr r5 │ │ │ │ - rsbeq r7, ip, r8, asr #11 │ │ │ │ - rsbeq r7, ip, r0, lsr r5 │ │ │ │ + rsbeq r7, ip, ip, lsl #11 │ │ │ │ + strdeq r7, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ rsbeq r7, ip, r0, ror #10 │ │ │ │ + @ instruction: 0x006c7590 │ │ │ │ ldr r0, [pc, #4] @ 324984 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, sl, r8, lsr r7 │ │ │ │ │ │ │ │ 00324988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #96] @ 324a14 │ │ │ │ ldr r2, [pc, #96] @ 324a18 │ │ │ │ ldr r1, [pc, #96] @ 324a1c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3249f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225156,37 +225156,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq sl, r0, r4, lsr r0 │ │ │ │ - rsbeq r7, ip, r0, lsl #9 │ │ │ │ - @ instruction: 0x006c7494 │ │ │ │ + addeq sl, r0, r4, rrx │ │ │ │ + strheq r7, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r7, ip, r4, asr #9 │ │ │ │ │ │ │ │ 00324a20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #96] @ 324aac │ │ │ │ ldr r2, [pc, #96] @ 324ab0 │ │ │ │ ldr r1, [pc, #96] @ 324ab4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324a8c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225196,37 +225196,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq r9, r0, ip, pc @ │ │ │ │ - rsbeq r7, ip, r8, ror #7 │ │ │ │ - strdeq r7, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + addeq r9, r0, ip, asr #31 │ │ │ │ + rsbeq r7, ip, r8, lsl r4 │ │ │ │ + rsbeq r7, ip, ip, lsr #8 │ │ │ │ │ │ │ │ 00324ab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #96] @ 324b44 │ │ │ │ ldr r2, [pc, #96] @ 324b48 │ │ │ │ ldr r1, [pc, #96] @ 324b4c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 324b24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225236,37 +225236,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, r4, lsl #30 │ │ │ │ - rsbeq r7, ip, r0, asr r3 │ │ │ │ - rsbeq r7, ip, r4, ror #6 │ │ │ │ + addeq r9, r0, r4, lsr pc │ │ │ │ + rsbeq r7, ip, r0, lsl #7 │ │ │ │ + @ instruction: 0x006c7394 │ │ │ │ │ │ │ │ 00324b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #96] @ 324bdc │ │ │ │ ldr r2, [pc, #96] @ 324be0 │ │ │ │ ldr r1, [pc, #96] @ 324be4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324bbc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -225276,17 +225276,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r9, r0, ip, ror #28 │ │ │ │ - strheq r7, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r7, ip, ip, asr #5 │ │ │ │ + umulleq r9, r0, ip, lr │ │ │ │ + rsbeq r7, ip, r8, ror #5 │ │ │ │ + strdeq r7, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 324c80 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -225324,16 +225324,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r5, r0, ror #10 │ │ │ │ - rsbseq fp, r5, r8, lsr r5 │ │ │ │ + @ instruction: 0x0075b590 │ │ │ │ + rsbseq fp, r5, r8, ror #10 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 324ccc │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225391,16 +225391,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 324dac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r5, r4, asr r4 │ │ │ │ - rsbseq fp, r5, ip, lsr #8 │ │ │ │ + rsbseq fp, r5, r4, lsl #9 │ │ │ │ + rsbseq fp, r5, ip, asr r4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -225728,15 +225728,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ adceq r7, r5, r8, ror r6 │ │ │ │ addseq r5, r8, r8, lsr r9 │ │ │ │ addseq r4, r9, r4, ror ip │ │ │ │ addseq r4, r9, r4, ror #23 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x006c6b98 │ │ │ │ + rsbeq r6, ip, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -225758,22 +225758,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 3253ec │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 707934 │ │ │ │ + bl 707964 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70d968 │ │ │ │ + bl 70d998 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 58e44c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ mov r5, r0 │ │ │ │ bl 5642c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3253b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -225874,15 +225874,15 @@ │ │ │ │ bne 325674 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3254f0 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 3256cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 249840 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -225891,15 +225891,15 @@ │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3256a8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 71a880 │ │ │ │ + bl 71a8b0 │ │ │ │ ldr r3, [pc, #556] @ 3257b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3254f0 │ │ │ │ ldr r3, [pc, #540] @ 3257b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -225925,26 +225925,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3257c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3254f0 │ │ │ │ ldr r2, [pc, #392] @ 3257c4 │ │ │ │ ldr r3, [pc, #360] @ 3257a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -225990,15 +225990,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 71a4d4 │ │ │ │ + bl 71a504 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -226010,15 +226010,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 71a0e4 │ │ │ │ + bl 71a114 │ │ │ │ b 325560 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 248d18 │ │ │ │ b 3256c0 │ │ │ │ mov r0, ip │ │ │ │ bl 248d18 │ │ │ │ b 32569c │ │ │ │ @@ -226026,28 +226026,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3254f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009949b8 │ │ │ │ addseq r5, r8, r4, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r8, r0, asr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r0, lsl #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, ip, r8, ror #16 │ │ │ │ + @ instruction: 0x006c6898 │ │ │ │ @ instruction: 0x009854d8 │ │ │ │ - rsbeq r6, ip, r8, asr #14 │ │ │ │ + rsbeq r6, ip, r8, ror r7 │ │ │ │ │ │ │ │ 003257cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -226142,22 +226142,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 325968 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addeq r9, r0, r4, asr #2 │ │ │ │ - rsbeq r6, ip, r4, lsr #12 │ │ │ │ - rsbeq r6, ip, r0, lsr #12 │ │ │ │ - rsbeq r6, ip, r4, lsr #12 │ │ │ │ - rsbeq r6, ip, ip, ror r6 │ │ │ │ - rsbeq r6, ip, r8, asr #12 │ │ │ │ - rsbeq r6, ip, ip, lsl #12 │ │ │ │ - rsbeq r6, ip, r4, ror r6 │ │ │ │ + addeq r9, r0, r4, ror r1 │ │ │ │ + rsbeq r6, ip, r4, asr r6 │ │ │ │ + rsbeq r6, ip, r0, asr r6 │ │ │ │ + rsbeq r6, ip, r4, asr r6 │ │ │ │ + rsbeq r6, ip, ip, lsr #13 │ │ │ │ + rsbeq r6, ip, r8, ror r6 │ │ │ │ + rsbeq r6, ip, ip, lsr r6 │ │ │ │ + rsbeq r6, ip, r4, lsr #13 │ │ │ │ │ │ │ │ 0032596c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -226200,15 +226200,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 325bd0 │ │ │ │ ldr r2, [pc, #432] @ 325bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ bl 24978c │ │ │ │ ldr r2, [pc, #408] @ 325bd8 │ │ │ │ ldr r3, [pc, #384] @ 325bc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -226233,15 +226233,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 325a30 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 325a08 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 325a08 │ │ │ │ @@ -226278,57 +226278,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 325a38 │ │ │ │ ldr r2, [pc, #128] @ 325bf4 │ │ │ │ ldr r3, [pc, #128] @ 325bf8 │ │ │ │ ldr r1, [pc, #128] @ 325bfc │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 325c00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 325a30 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 325c04 │ │ │ │ ldr r3, [pc, #96] @ 325c08 │ │ │ │ ldr r1, [pc, #96] @ 325c0c │ │ │ │ ldr r2, [pc, #96] @ 325c10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 325a9c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r8, r8, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r6, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq r8, [r0], r4 │ │ │ │ - @ instruction: 0x006c659c │ │ │ │ + rsbeq r6, ip, r8, lsr #12 │ │ │ │ + addeq r9, r0, r4, lsr #32 │ │ │ │ + rsbeq r6, ip, ip, asr #11 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ ldrsbeq r5, [r8], r4 │ │ │ │ - rsbeq r6, ip, r4, ror #10 │ │ │ │ - addeq r8, r0, r4, lsl #31 │ │ │ │ - rsbeq r6, ip, r0, lsr r5 │ │ │ │ - @ instruction: 0x006c649c │ │ │ │ - addeq r8, r0, r8, asr #29 │ │ │ │ + @ instruction: 0x006c6594 │ │ │ │ + @ instruction: 0x00808fb4 │ │ │ │ + rsbeq r6, ip, r0, ror #10 │ │ │ │ + rsbeq r6, ip, ip, asr #9 │ │ │ │ + strdeq r8, [r0], r8 @ │ │ │ │ + rsbeq r6, ip, r4, lsr #9 │ │ │ │ + ldrdeq r6, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + addeq r8, r0, r4, asr #29 │ │ │ │ + rsbeq r6, ip, r8, ror #8 │ │ │ │ + andeq r0, r0, sl, lsl #3 │ │ │ │ rsbeq r6, ip, r4, ror r4 │ │ │ │ - rsbeq r6, ip, r0, lsr #9 │ │ │ │ umulleq r8, r0, r4, lr │ │ │ │ - rsbeq r6, ip, r8, lsr r4 │ │ │ │ - andeq r0, r0, sl, lsl #3 │ │ │ │ - rsbeq r6, ip, r4, asr #8 │ │ │ │ - addeq r8, r0, r4, ror #28 │ │ │ │ - rsbeq r6, ip, r0, lsl r4 │ │ │ │ + rsbeq r6, ip, r0, asr #8 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 00325c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -226465,21 +226465,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 24ab30 <__printf_chk@plt> │ │ │ │ b 325de8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - @ instruction: 0x006bb19c │ │ │ │ + rsbeq fp, fp, ip, asr #3 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ umullseq r4, r8, ip, sp │ │ │ │ - rsbeq r6, ip, ip, lsr #5 │ │ │ │ - rsbeq r6, ip, r8, lsr r2 │ │ │ │ - rsbeq r6, ip, r4, ror #4 │ │ │ │ - rsbeq r6, ip, r0, lsr #4 │ │ │ │ + ldrdeq r6, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r6, ip, r8, ror #4 │ │ │ │ + @ instruction: 0x006c6294 │ │ │ │ + rsbeq r6, ip, r0, asr r2 │ │ │ │ │ │ │ │ 00325e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -226571,15 +226571,15 @@ │ │ │ │ b 325f3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r4, r8, r0, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r8, ip, asr #24 │ │ │ │ addseq r4, r8, r0, asr #23 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r6, ip, r4, lsl #2 │ │ │ │ + rsbeq r6, ip, r4, lsr r1 │ │ │ │ │ │ │ │ 00325fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 32621c │ │ │ │ @@ -226718,19 +226718,19 @@ │ │ │ │ bl 248d18 │ │ │ │ b 3261bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00984af8 │ │ │ │ addseq r4, r8, r4, asr #21 │ │ │ │ - strdeq r5, [ip], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, ip, r4, lsr #32 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ + rsbeq r5, ip, r4, asr #31 │ │ │ │ + rsbeq r5, ip, r0, ror #30 │ │ │ │ @ instruction: 0x006c5f94 │ │ │ │ - rsbeq r5, ip, r0, lsr pc │ │ │ │ - rsbeq r5, ip, r4, ror #30 │ │ │ │ │ │ │ │ 00326240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -226748,26 +226748,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 3265d4 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 74e12c │ │ │ │ - bl 754c10 │ │ │ │ + bl 74e15c │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #812] @ 3265d8 │ │ │ │ ldr r2, [pc, #812] @ 3265dc │ │ │ │ ldr r1, [pc, #812] @ 3265e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -226955,28 +226955,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 325430 │ │ │ │ b 326584 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, ip, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r8, r8, lsl #17 │ │ │ │ - addeq r8, r0, r4, ror #14 │ │ │ │ - strdeq r2, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq ip, r3, r4, lsr #6 │ │ │ │ + umulleq r8, r0, r4, r7 │ │ │ │ + rsbeq r2, fp, r4, lsr #10 │ │ │ │ + rsbseq ip, r3, r4, asr r3 │ │ │ │ adceq r6, r5, ip, lsr #9 │ │ │ │ - rsbseq r9, r6, r8, lsl r0 │ │ │ │ - strdeq r5, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r9, r6, r8, asr #32 │ │ │ │ + rsbeq r5, ip, r4, lsr #28 │ │ │ │ adceq r6, r5, r0, lsl #8 │ │ │ │ - @ instruction: 0x006c5d90 │ │ │ │ + rsbeq r5, ip, r0, asr #27 │ │ │ │ addseq r4, r8, r0, ror #12 │ │ │ │ adceq r6, r5, r0, asr #6 │ │ │ │ - rsbeq r5, ip, r8, asr #25 │ │ │ │ + strdeq r5, [ip], #-200 @ 0xffffff38 @ │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r5, ip, r0, lsr #24 │ │ │ │ - rsbeq r5, ip, r8, lsr ip │ │ │ │ + rsbeq r5, ip, r0, asr ip │ │ │ │ + rsbeq r5, ip, r8, ror #24 │ │ │ │ │ │ │ │ 00326610 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227055,15 +227055,15 @@ │ │ │ │ bl 24afec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24978c │ │ │ │ cmp r4, #0 │ │ │ │ blt 3267a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 3267a0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3267d4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -227082,15 +227082,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 70a71c │ │ │ │ + bl 70a74c │ │ │ │ cmp r0, #0 │ │ │ │ beq 326718 │ │ │ │ b 3267a0 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -227185,25 +227185,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 74e12c │ │ │ │ - bl 754c10 │ │ │ │ + bl 74e15c │ │ │ │ + bl 754c40 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 326b34 │ │ │ │ ldr r1, [pc, #464] @ 326b38 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b034 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -227305,25 +227305,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r8, r0, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r8, [r0], ip │ │ │ │ - rsbeq r1, fp, r4, asr #28 │ │ │ │ - rsbseq fp, r3, r4, ror ip │ │ │ │ + addeq r8, r0, ip, ror #1 │ │ │ │ + rsbeq r1, fp, r4, ror lr │ │ │ │ + rsbseq fp, r3, r4, lsr #25 │ │ │ │ adceq r5, r5, r4, asr lr │ │ │ │ - rsbeq r5, ip, ip, lsl #16 │ │ │ │ + rsbeq r5, ip, ip, lsr r8 │ │ │ │ ldrdeq r5, [r5], r4 @ │ │ │ │ addseq r4, r8, r0, lsl #1 │ │ │ │ - rsbeq r5, ip, r8, lsr #14 │ │ │ │ + rsbeq r5, ip, r8, asr r7 │ │ │ │ adceq r5, r5, r4, ror #26 │ │ │ │ - rsbeq r5, ip, ip, lsl #14 │ │ │ │ - strheq r5, [ip], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r5, ip, ip, lsr r7 │ │ │ │ + rsbeq r5, ip, r4, ror #9 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00326b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227362,15 +227362,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r7, r0, ip, asr #16 │ │ │ │ + rsbseq r7, r0, ip, ror r8 │ │ │ │ │ │ │ │ 00326c10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -227891,20 +227891,20 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r8, r4, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00983adc │ │ │ │ umullseq r3, r8, ip, sl │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r5, ip, r0, lsr #1 │ │ │ │ - @ instruction: 0x006c5094 │ │ │ │ - rsbeq r4, ip, r0, lsr #31 │ │ │ │ - rsbeq r4, ip, r0, lsr #30 │ │ │ │ + ldrdeq r5, [ip], #-0 @ │ │ │ │ + rsbeq r5, ip, r4, asr #1 │ │ │ │ + ldrdeq r4, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, ip, r0, asr pc │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r4, ip, r0, asr #28 │ │ │ │ + rsbeq r4, ip, r0, ror lr │ │ │ │ │ │ │ │ 00327460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -228683,15 +228683,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 719e08 │ │ │ │ + bl 719e38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 328490 │ │ │ │ cmp r7, fp │ │ │ │ bcc 328440 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -228902,20 +228902,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 3280ec │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 3283c8 │ │ │ │ b 328100 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -228942,15 +228942,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71a0e4 │ │ │ │ + bl 71a114 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32808c │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 24b2a4 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 248d18 │ │ │ │ @@ -229049,29 +229049,29 @@ │ │ │ │ addseq r3, r8, r4, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r8, ip, lsl r4 │ │ │ │ addseq r3, r8, r8, lsl #7 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ - rsbeq r4, ip, r8, asr #12 │ │ │ │ - strdeq r4, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - addeq r6, r0, r8, ror #17 │ │ │ │ - rsbeq r4, ip, r0, lsl r2 │ │ │ │ - rsbeq r4, ip, ip, asr #4 │ │ │ │ + rsbeq r4, ip, r8, ror r6 │ │ │ │ + rsbeq r4, ip, r0, lsr #12 │ │ │ │ + addeq r6, r0, r8, lsl r9 │ │ │ │ + rsbeq r4, ip, r0, asr #4 │ │ │ │ + rsbeq r4, ip, ip, ror r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, ip, r4, lsl r9 │ │ │ │ + rsbeq r3, ip, r4, asr #18 │ │ │ │ bge fedd3100 <__bss_end__@@Base+0xfe020790> │ │ │ │ bge fedd3108 <__bss_end__@@Base+0xfe020798> │ │ │ │ - addeq r5, r0, r8, lsr #21 │ │ │ │ - ldrdeq r3, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, ip, ip, lsl #8 │ │ │ │ + ldrdeq r5, [r0], r8 │ │ │ │ + rsbeq r3, ip, r0, lsl #8 │ │ │ │ + rsbeq r3, ip, ip, lsr r4 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - strdeq r3, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r3, ip, r8, lsr #4 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 328800 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 328670 │ │ │ │ @@ -229553,15 +229553,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 719e08 │ │ │ │ + bl 719e38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3293f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 329398 │ │ │ │ @@ -229878,23 +229878,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 328e9c │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -229928,15 +229928,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 71a0e4 │ │ │ │ + bl 71a114 │ │ │ │ cmp r0, #0 │ │ │ │ beq 328e30 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 24b2a4 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 248d18 │ │ │ │ @@ -230322,19 +230322,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 24a5fc │ │ │ │ mvn fp, #0 │ │ │ │ b 327784 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r4, r0, ip, lsl #5 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - umulleq r5, r0, r8, r0 │ │ │ │ - strheq r2, [ip], #-156 @ 0xffffff64 @ │ │ │ │ + addeq r5, r0, r8, asr #1 │ │ │ │ + rsbeq r2, ip, ip, ror #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addeq r5, r0, r8, lsr r0 │ │ │ │ - rsbeq r2, ip, r8, asr r9 │ │ │ │ + addeq r5, r0, r8, rrx │ │ │ │ + rsbeq r2, ip, r8, lsl #19 │ │ │ │ │ │ │ │ 00329a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -230425,15 +230425,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, ip, r4, lsr r8 │ │ │ │ + rsbeq r2, ip, r4, ror #16 │ │ │ │ │ │ │ │ 00329b9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -230451,15 +230451,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r2, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, ip, ip, lsl #16 │ │ │ │ │ │ │ │ 00329bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 329e7c │ │ │ │ @@ -230492,29 +230492,29 @@ │ │ │ │ bne 329c64 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329d48 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 70ed70 │ │ │ │ + bl 70eda0 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 329cc8 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 7082c4 │ │ │ │ + bl 7082f4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 329c70 │ │ │ │ cmp r9, #0 │ │ │ │ bne 329e70 │ │ │ │ ldr r0, [pc, #412] @ 329e88 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230543,15 +230543,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 329d60 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 329d70 │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 329c88 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -230567,49 +230567,49 @@ │ │ │ │ beq 329e58 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 329e64 │ │ │ │ ldr r0, [pc, #216] @ 329e94 │ │ │ │ ldr r9, [pc, #216] @ 329e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9990b8 │ │ │ │ + bl 9990e8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 9990b8 │ │ │ │ + bl 9990e8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 9990b8 │ │ │ │ + bl 9990e8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 329c88 │ │ │ │ mov r9, #1 │ │ │ │ b 329d60 │ │ │ │ ldr r0, [pc, #96] @ 329e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r0, [pc, #88] @ 329ea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9990b8 │ │ │ │ + bl 9990e8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 329da8 │ │ │ │ ldr r1, [pc, #68] @ 329ea4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 329db4 │ │ │ │ ldr r1, [pc, #60] @ 329ea8 │ │ │ │ @@ -230620,20 +230620,20 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00980efc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r9, r8, lsr #4 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ adceq r2, r5, ip, asr #22 │ │ │ │ addseq r0, r8, r4, lsl #28 │ │ │ │ - rsbeq r2, ip, r0, asr r7 │ │ │ │ - rsbeq r2, ip, r4, ror r7 │ │ │ │ + rsbeq r2, ip, r0, lsl #15 │ │ │ │ + rsbeq r2, ip, r4, lsr #15 │ │ │ │ + strheq r2, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, ip, r8, asr #11 │ │ │ │ rsbeq r2, ip, r0, lsl #11 │ │ │ │ - @ instruction: 0x006c2598 │ │ │ │ - rsbeq r2, ip, r0, asr r5 │ │ │ │ - rsbeq r2, ip, r4, asr #10 │ │ │ │ + rsbeq r2, ip, r4, ror r5 │ │ │ │ │ │ │ │ 00329eac : │ │ │ │ ldr r3, [pc, #16] @ 329ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -231100,15 +231100,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 32a1d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r8, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r8, r8, asr #26 │ │ │ │ addseq r0, r8, r8, ror #19 │ │ │ │ - umulleq r4, r0, lr, r8 │ │ │ │ + addeq r4, r0, lr, asr #17 │ │ │ │ andeq r5, r0, r4, ror #5 │ │ │ │ addseq r0, r8, ip, lsr #18 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 0032a5fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -231536,17 +231536,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 32aca4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 32aca8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - umulleq r3, r0, r0, sp │ │ │ │ - rsbeq r1, ip, r8, ror #17 │ │ │ │ - strdeq r1, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r3, r0, r0, asr #27 │ │ │ │ + rsbeq r1, ip, r8, lsl r9 │ │ │ │ + rsbeq r1, ip, ip, lsr #18 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 0032acac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -231592,15 +231592,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 32ae68 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -231617,55 +231617,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 715dc4 │ │ │ │ + bl 715df4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 32ae0c │ │ │ │ ldr r1, [pc, #196] @ 32aeb8 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 706914 │ │ │ │ + bl 706944 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 99fe78 │ │ │ │ + bl 99fea8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 32ae84 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 32ad30 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r5, [r6] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ad30 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 32aebc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 991b04 │ │ │ │ + bl 991b34 │ │ │ │ b 32ad30 │ │ │ │ ldr r3, [pc, #80] @ 32aec0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ b 32ad90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 32aec4 │ │ │ │ ldr r1, [pc, #56] @ 32aec8 │ │ │ │ ldr r0, [pc, #56] @ 32aecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -231676,17 +231676,17 @@ │ │ │ │ addseq pc, r7, r8, asr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0097fdf0 │ │ │ │ @ instruction: 0x0097fddc │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r4, asr r0 │ │ │ │ - addeq r3, r0, r4, lsl #23 │ │ │ │ - rsbeq r7, fp, r8, lsl r3 │ │ │ │ - rsbeq r7, fp, ip, lsr #6 │ │ │ │ + @ instruction: 0x00803bb4 │ │ │ │ + rsbeq r7, fp, r8, asr #6 │ │ │ │ + rsbeq r7, fp, ip, asr r3 │ │ │ │ │ │ │ │ 0032aed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 32b008 │ │ │ │ @@ -231702,15 +231702,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 32b010 │ │ │ │ ldr r8, [pc, #256] @ 32b014 │ │ │ │ ldr r6, [pc, #256] @ 32b018 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 32af50 │ │ │ │ - bl 708364 │ │ │ │ + bl 708394 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2494bc │ │ │ │ @@ -231730,15 +231730,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 2494bc │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 32af50 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32afb0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2488bc │ │ │ │ mov r0, r4 │ │ │ │ @@ -231759,21 +231759,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 2494bc │ │ │ │ b 32af44 │ │ │ │ - ldrsbeq r5, [r5], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r5, r5, r4, lsl #6 │ │ │ │ addseq lr, r8, r8, ror pc │ │ │ │ + strdeq r1, [ip], #-104 @ 0xffffff98 @ │ │ │ │ rsbeq r1, ip, r8, asr #13 │ │ │ │ - @ instruction: 0x006c1698 │ │ │ │ - rsbeq r1, ip, r8, ror r6 │ │ │ │ - @ instruction: 0x0075c798 │ │ │ │ - rsbeq fp, sp, r4, lsr r3 │ │ │ │ + rsbeq r1, ip, r8, lsr #13 │ │ │ │ + rsbseq ip, r5, r8, asr #15 │ │ │ │ + rsbeq fp, sp, r4, ror #6 │ │ │ │ │ │ │ │ 0032b024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -231843,40 +231843,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 32b1ac │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 72bf3c │ │ │ │ + bl 72bf6c │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 32b13c │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 911268 │ │ │ │ - ldrdeq r1, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrdeq r1, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + b 911298 │ │ │ │ + rsbeq r1, ip, r0, lsl #10 │ │ │ │ + rsbeq r1, ip, ip, lsl #10 │ │ │ │ │ │ │ │ 0032b1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 32b48c │ │ │ │ @@ -231914,15 +231914,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 32b498 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ cmp r7, #0 │ │ │ │ beq 32b47c │ │ │ │ ldr r9, [pc, #556] @ 32b49c │ │ │ │ ldr r8, [pc, #556] @ 32b4a0 │ │ │ │ ldr sl, [pc, #556] @ 32b4a4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -231956,129 +231956,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b47c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b33c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 32b4a8 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b288 │ │ │ │ ldr r1, [pc, #328] @ 32b4ac │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b294 │ │ │ │ ldr r1, [pc, #300] @ 32b4b0 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2a0 │ │ │ │ ldr r1, [pc, #272] @ 32b4b4 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2ac │ │ │ │ ldr r1, [pc, #244] @ 32b4b8 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2b8 │ │ │ │ ldr r1, [pc, #216] @ 32b4bc │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2c4 │ │ │ │ ldr r1, [pc, #188] @ 32b4c0 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2d0 │ │ │ │ ldr r1, [pc, #160] @ 32b4c4 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2dc │ │ │ │ ldr r1, [pc, #132] @ 32b4c8 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2e8 │ │ │ │ ldr r1, [pc, #104] @ 32b4cc │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 32b2f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 911bc0 │ │ │ │ + bl 911bf0 │ │ │ │ b 32b20c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, asr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r7, r0, lsl #18 │ │ │ │ - rsbeq r1, ip, ip, asr #7 │ │ │ │ - rsbeq r1, ip, r4, asr #7 │ │ │ │ - ldrdeq r1, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r1, ip, r4, ror #7 │ │ │ │ + strdeq r1, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq r1, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r1, ip, r0, lsl #8 │ │ │ │ + rsbeq r1, ip, r4, lsl r4 │ │ │ │ + rsbeq r1, ip, r0, ror #6 │ │ │ │ + rsbeq r1, ip, ip, asr r3 │ │ │ │ + rsbeq r1, ip, r4, asr r3 │ │ │ │ + rsbeq r1, ip, ip, asr #6 │ │ │ │ + rsbeq r1, ip, r4, asr #6 │ │ │ │ + rsbeq r1, ip, ip, lsr r3 │ │ │ │ rsbeq r1, ip, r0, lsr r3 │ │ │ │ - rsbeq r1, ip, ip, lsr #6 │ │ │ │ - rsbeq r1, ip, r4, lsr #6 │ │ │ │ - rsbeq r1, ip, ip, lsl r3 │ │ │ │ - rsbeq r1, ip, r4, lsl r3 │ │ │ │ - rsbeq r1, ip, ip, lsl #6 │ │ │ │ - rsbeq r1, ip, r0, lsl #6 │ │ │ │ - strdeq r1, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r1, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r1, ip, r8, ror #5 │ │ │ │ + rsbeq r1, ip, r8, lsr #6 │ │ │ │ + rsbeq r1, ip, r0, lsr #6 │ │ │ │ + rsbeq r1, ip, r8, lsl r3 │ │ │ │ │ │ │ │ 0032b4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 32b780 │ │ │ │ @@ -232112,101 +232112,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b67c │ │ │ │ ldr r2, [pc, #572] @ 32b79c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 32b7a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6e4 │ │ │ │ ldr r2, [pc, #540] @ 32b7a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 32b7a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6fc │ │ │ │ ldr r2, [pc, #508] @ 32b7ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 32b7b0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6f0 │ │ │ │ ldr r2, [pc, #476] @ 32b7b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 32b7b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32b620 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b708 │ │ │ │ ldr r2, [pc, #432] @ 32b7bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 32b7c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r1, [pc, #400] @ 32b7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 977228 │ │ │ │ + bl 977258 │ │ │ │ ldr r1, [pc, #372] @ 32b7c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248d18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 977438 │ │ │ │ + bl 977468 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 32b714 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 97f764 │ │ │ │ + bl 97f794 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 8c21a0 │ │ │ │ + bl 8c21d0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b558 │ │ │ │ ldr r2, [pc, #236] @ 32b7cc │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b560 │ │ │ │ @@ -232221,17 +232221,17 @@ │ │ │ │ b 32b5b0 │ │ │ │ ldr r2, [pc, #204] @ 32b7dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b60c │ │ │ │ ldr r1, [pc, #196] @ 32b7e0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 911aac │ │ │ │ + bl 911adc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #164] @ 32b7e4 │ │ │ │ ldr r3, [pc, #64] @ 32b784 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232249,99 +232249,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, lsr #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0097f5f8 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r1, ip, r8, lsl r2 │ │ │ │ - rsbeq r1, ip, r8, lsr #4 │ │ │ │ + rsbeq r1, ip, r8, asr #4 │ │ │ │ + rsbeq r1, ip, r8, asr r2 │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ - ldrsbeq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r1, ip, r0, lsr #4 │ │ │ │ - rsbseq r7, r7, r8, lsr #19 │ │ │ │ - rsbeq r1, ip, r8, lsl #4 │ │ │ │ - rsbseq r7, r7, r0, lsl #19 │ │ │ │ - rsbeq r1, ip, ip, ror #3 │ │ │ │ - rsbseq r7, r7, r8, asr r9 │ │ │ │ + rsbseq r7, r7, r0, lsl #20 │ │ │ │ + rsbeq r1, ip, r0, asr r2 │ │ │ │ + ldrsbeq r7, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, ip, r8, lsr r2 │ │ │ │ + ldrheq r7, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, ip, ip, lsl r2 │ │ │ │ + rsbseq r7, r7, r8, lsl #19 │ │ │ │ + rsbeq r1, ip, r4, lsl #4 │ │ │ │ + rsbseq r7, r7, r4, asr r9 │ │ │ │ + rsbeq r1, ip, r0, ror #3 │ │ │ │ ldrdeq r1, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r7, r7, r4, lsr #18 │ │ │ │ - strheq r1, [ip], #-16 @ │ │ │ │ - rsbeq r1, ip, r4, lsr #3 │ │ │ │ - @ instruction: 0x006c1190 │ │ │ │ + rsbeq r1, ip, r0, asr #3 │ │ │ │ + rsbeq r2, fp, r8, ror #14 │ │ │ │ + rsbeq r2, fp, ip, asr r7 │ │ │ │ + rsbeq r2, fp, r0, asr r7 │ │ │ │ + rsbeq r2, fp, r4, asr #14 │ │ │ │ rsbeq r2, fp, r8, lsr r7 │ │ │ │ - rsbeq r2, fp, ip, lsr #14 │ │ │ │ - rsbeq r2, fp, r0, lsr #14 │ │ │ │ - rsbeq r2, fp, r4, lsl r7 │ │ │ │ - rsbeq r2, fp, r8, lsl #14 │ │ │ │ - ldrsbeq r7, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r7, fp, r8, lsl #16 │ │ │ │ @ instruction: 0x0097f3d4 │ │ │ │ │ │ │ │ 0032b7e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d454 │ │ │ │ ldr r1, [pc, #112] @ 32b87c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b860 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32b854 │ │ │ │ ldr r2, [pc, #72] @ 32b880 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 32b884 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9115a4 │ │ │ │ + b 9115d4 │ │ │ │ ldr r2, [pc, #44] @ 32b888 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32b838 │ │ │ │ ldr r1, [pc, #36] @ 32b88c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9115a4 │ │ │ │ - strdeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r4, fp, r4, ror r9 │ │ │ │ - rsbseq pc, r0, ip, ror ip @ │ │ │ │ - rsbseq fp, r8, r4, lsl #6 │ │ │ │ - rsbeq r0, ip, r0, lsr #31 │ │ │ │ + b 9115d4 │ │ │ │ + rsbeq r1, ip, r0, lsr #32 │ │ │ │ + rsbeq r4, fp, r4, lsr #19 │ │ │ │ + rsbseq pc, r0, ip, lsr #25 │ │ │ │ + rsbseq fp, r8, r4, lsr r3 │ │ │ │ + ldrdeq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 0032b890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 32d4c0 │ │ │ │ ldr r1, [pc, #28] @ 32b8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9114ec │ │ │ │ - rsbseq pc, r0, ip, lsl #24 │ │ │ │ + b 91151c │ │ │ │ + rsbseq pc, r0, ip, lsr ip @ │ │ │ │ │ │ │ │ 0032b8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 32b9a0 │ │ │ │ @@ -232366,17 +232366,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 32b9a8 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ mov r0, r5 │ │ │ │ - bl 911c1c │ │ │ │ + bl 911c4c │ │ │ │ ldr r2, [pc, #76] @ 32b9ac │ │ │ │ ldr r3, [pc, #64] @ 32b9a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -232389,15 +232389,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, r8, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r0, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, ip, r0, lsl #30 │ │ │ │ @ instruction: 0x0097f1b4 │ │ │ │ │ │ │ │ 0032b9b0 : │ │ │ │ mov r0, #0 │ │ │ │ b 32d520 │ │ │ │ │ │ │ │ 0032b9b8 : │ │ │ │ @@ -232418,31 +232418,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ ldr r1, [pc, #232] @ 32baf8 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #212] @ 32bafc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72bf3c │ │ │ │ + bl 72bf6c │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 32bad4 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -232473,24 +232473,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 32bb04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32ba90 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r7, ip, lsr r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r5, r4, asr r7 │ │ │ │ - rsbseq pc, r1, r0, ror sl @ │ │ │ │ - rsbseq r4, r3, r8, asr #10 │ │ │ │ + rsbseq r0, r5, r4, lsl #15 │ │ │ │ + rsbseq pc, r1, r0, lsr #21 │ │ │ │ + rsbseq r4, r3, r8, ror r5 │ │ │ │ addseq pc, r7, ip, ror r0 @ │ │ │ │ - rsbeq r0, ip, r4, asr sp │ │ │ │ + rsbeq r0, ip, r4, lsl #27 │ │ │ │ │ │ │ │ 0032bb08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 32bbe8 │ │ │ │ @@ -232502,25 +232502,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ ldr r1, [pc, #156] @ 32bbf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981c34 │ │ │ │ + bl 981c64 │ │ │ │ ldr r1, [pc, #140] @ 32bbf8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 538e18 │ │ │ │ @@ -232543,17 +232543,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097eff4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r5, ip, lsl #12 │ │ │ │ - rsbseq pc, r1, ip, lsr #18 │ │ │ │ - rsbseq r4, r3, r4, lsl #8 │ │ │ │ + rsbseq r0, r5, ip, lsr r6 │ │ │ │ + rsbseq pc, r1, ip, asr r9 @ │ │ │ │ + rsbseq r4, r3, r4, lsr r4 │ │ │ │ addseq lr, r7, ip, ror #30 │ │ │ │ │ │ │ │ 0032bc00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -232652,15 +232652,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 32bdfc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 981a3c │ │ │ │ + bl 981a6c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 535c08 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a0080 │ │ │ │ @@ -232680,15 +232680,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r8, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r3, ip, ror #18 │ │ │ │ + @ instruction: 0x0073699c │ │ │ │ addseq lr, r7, r0, ror #26 │ │ │ │ │ │ │ │ 0032be04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -232726,71 +232726,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 32c2d4 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c274 │ │ │ │ ldr r1, [pc, #1040] @ 32c2d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #1028] @ 32c2dc │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #1012] @ 32c2e0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #996] @ 32c2e4 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #980] @ 32c2e8 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #964] @ 32c2ec │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c238 │ │ │ │ ldr r2, [pc, #936] @ 32c2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 32c2f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c22c │ │ │ │ ldr r2, [pc, #908] @ 32c2f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 32c2fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 32be74 │ │ │ │ mov r0, r8 │ │ │ │ - bl 912238 │ │ │ │ + bl 912268 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #860] @ 32c300 │ │ │ │ ldr r3, [pc, #792] @ 32c2c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -232809,166 +232809,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 32c2d4 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c25c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c244 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32bf7c │ │ │ │ ldr r1, [pc, #700] @ 32c304 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32bf7c │ │ │ │ ldr r2, [pc, #632] @ 32c2d4 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c268 │ │ │ │ ldr r1, [pc, #640] @ 32c308 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #628] @ 32c30c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #612] @ 32c310 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #596] @ 32c314 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #580] @ 32c318 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #564] @ 32c31c │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #548] @ 32c320 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #532] @ 32c324 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32bf7c │ │ │ │ ldr r2, [pc, #428] @ 32c2d4 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c280 │ │ │ │ ldr r1, [pc, #468] @ 32c328 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #456] @ 32c32c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #440] @ 32c330 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #424] @ 32c334 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32bf7c │ │ │ │ ldr r2, [pc, #304] @ 32c2d4 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 32c28c │ │ │ │ ldr r1, [pc, #360] @ 32c338 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #348] @ 32c33c │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #332] @ 32c340 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #316] @ 32c344 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [pc, #300] @ 32c348 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32bf7c │ │ │ │ ldr r2, [pc, #280] @ 32c34c │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bf6c │ │ │ │ ldr r2, [pc, #272] @ 32c350 │ │ │ │ add r2, pc, r2 │ │ │ │ b 32bf48 │ │ │ │ ldr r1, [pc, #264] @ 32c354 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32c024 │ │ │ │ ldr r3, [pc, #244] @ 32c358 │ │ │ │ add r3, pc, r3 │ │ │ │ b 32c00c │ │ │ │ ldr r3, [pc, #236] @ 32c35c │ │ │ │ add r3, pc, r3 │ │ │ │ b 32c080 │ │ │ │ @@ -232989,57 +232989,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ @ instruction: 0x0097ecf8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r7, r8, asr #25 │ │ │ │ - addeq r2, r0, r4, lsr ip │ │ │ │ - ldrdeq r0, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x006c0a94 │ │ │ │ + addeq r2, r0, r4, ror #24 │ │ │ │ + rsbeq r0, ip, ip, lsl #20 │ │ │ │ + rsbeq r0, ip, r4, asr #21 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbeq r0, ip, ip, ror r9 │ │ │ │ - rsbeq r0, ip, r8, lsl #19 │ │ │ │ - rsbeq r0, ip, r4, lsl #19 │ │ │ │ + rsbeq r0, ip, ip, lsr #19 │ │ │ │ + strheq r0, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + strheq r0, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + strheq r0, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r0, ip, ip, lsr #19 │ │ │ │ + rsbeq r0, ip, r8, lsr #19 │ │ │ │ + rsbseq r7, r7, r8, lsl r0 │ │ │ │ + @ instruction: 0x006c0990 │ │ │ │ + ldrsheq r6, [r7], #-244 @ 0xffffff0c @ │ │ │ │ rsbeq r0, ip, r0, lsl #19 │ │ │ │ - rsbeq r0, ip, ip, ror r9 │ │ │ │ - rsbeq r0, ip, r8, ror r9 │ │ │ │ - rsbseq r6, r7, r8, ror #31 │ │ │ │ - rsbeq r0, ip, r0, ror #18 │ │ │ │ - rsbseq r6, r7, r4, asr #31 │ │ │ │ - rsbeq r0, ip, r0, asr r9 │ │ │ │ addseq lr, r7, r0, ror fp │ │ │ │ - rsbeq r0, ip, r8, asr r8 │ │ │ │ - strheq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, ip, r0, asr #16 │ │ │ │ - ldrdeq r0, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, ip, ip, lsr #16 │ │ │ │ - strheq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r0, ip, ip, lsl r8 │ │ │ │ - rsbeq r0, ip, ip, lsl r8 │ │ │ │ - @ instruction: 0x006c0790 │ │ │ │ - strdeq r0, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r0, ip, r4, ror r7 │ │ │ │ - rsbeq r0, ip, r8, lsl r7 │ │ │ │ - rsbeq r0, ip, r4, lsl r7 │ │ │ │ - rsbeq r0, ip, r4, ror r6 │ │ │ │ - strdeq r0, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x006c069c │ │ │ │ - rsbeq r0, ip, r8, ror r6 │ │ │ │ - rsbeq r0, ip, r4, lsl #13 │ │ │ │ - rsbeq r1, fp, r4, ror #23 │ │ │ │ - ldrdeq r1, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r0, ip, ip, lsl #13 │ │ │ │ + rsbeq r0, ip, r8, lsl #17 │ │ │ │ + rsbeq r0, ip, ip, ror #15 │ │ │ │ + rsbeq r0, ip, r0, ror r8 │ │ │ │ + rsbeq r0, ip, r4, lsl #16 │ │ │ │ + rsbeq r0, ip, ip, asr r8 │ │ │ │ + rsbeq r0, ip, ip, ror #15 │ │ │ │ + rsbeq r0, ip, ip, asr #16 │ │ │ │ + rsbeq r0, ip, ip, asr #16 │ │ │ │ + rsbeq r0, ip, r0, asr #15 │ │ │ │ + rsbeq r0, ip, r0, lsr #14 │ │ │ │ + rsbeq r0, ip, r4, lsr #15 │ │ │ │ + rsbeq r0, ip, r8, asr #14 │ │ │ │ + rsbeq r0, ip, r4, asr #14 │ │ │ │ + rsbeq r0, ip, r4, lsr #13 │ │ │ │ + rsbeq r0, ip, r8, lsr #14 │ │ │ │ + rsbeq r0, ip, ip, asr #13 │ │ │ │ + rsbeq r0, ip, r8, lsr #13 │ │ │ │ + strheq r0, [ip], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r1, fp, r4, lsl ip │ │ │ │ + rsbeq r1, fp, r8, lsl #24 │ │ │ │ + strheq r0, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r3, r5, ip, lsl #31 │ │ │ │ + rsbseq r3, r5, r0, lsl #31 │ │ │ │ + rsbseq r3, r5, r4, ror pc │ │ │ │ + rsbseq r3, r5, r8, ror #30 │ │ │ │ rsbseq r3, r5, ip, asr pc │ │ │ │ - rsbseq r3, r5, r0, asr pc │ │ │ │ - rsbseq r3, r5, r4, asr #30 │ │ │ │ - rsbseq r3, r5, r8, lsr pc │ │ │ │ - rsbseq r3, r5, ip, lsr #30 │ │ │ │ - strdeq r2, [r0], r4 │ │ │ │ - rsbeq r0, ip, ip, ror r6 │ │ │ │ + addeq r2, r0, r4, lsr #16 │ │ │ │ + rsbeq r0, ip, ip, lsr #13 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0032c378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233058,20 +233058,20 @@ │ │ │ │ bl 32d790 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c3d8 │ │ │ │ ldr r1, [pc, #112] @ 32c43c │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a0080 │ │ │ │ mov r0, r4 │ │ │ │ - bl 911548 │ │ │ │ + bl 911578 │ │ │ │ ldr r2, [pc, #76] @ 32c440 │ │ │ │ ldr r3, [pc, #64] @ 32c438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233084,15 +233084,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq pc, [r0], #-0 @ │ │ │ │ + rsbseq pc, r0, r0, lsr #2 │ │ │ │ addseq lr, r7, r0, lsr #14 │ │ │ │ │ │ │ │ 0032c444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233111,20 +233111,20 @@ │ │ │ │ bl 32d5c0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c4b8 │ │ │ │ ldr r1, [pc, #148] @ 32c52c │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c508 │ │ │ │ mov r0, r4 │ │ │ │ - bl 911cd4 │ │ │ │ + bl 911d04 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 5a0080 │ │ │ │ ldr r2, [pc, #100] @ 32c530 │ │ │ │ ldr r3, [pc, #88] @ 32c528 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -233141,22 +233141,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 32c534 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ b 32c4b0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0097e6b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r0, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r0, ip, r0, ror #9 │ │ │ │ addseq lr, r7, r8, asr #12 │ │ │ │ - rsbeq r0, ip, ip, asr #8 │ │ │ │ + rsbeq r0, ip, ip, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 32c76c │ │ │ │ @@ -233167,94 +233167,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 32c774 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ ldr r6, [pc, #492] @ 32c778 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c6f8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ bl 24b034 │ │ │ │ ldr r3, [pc, #456] @ 32c77c │ │ │ │ ldr r1, [pc, #456] @ 32c780 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 757724 │ │ │ │ + bl 757754 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 32c784 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ ldr r1, [pc, #412] @ 32c788 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ ldr r1, [pc, #392] @ 32c78c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ ldr r1, [pc, #372] @ 32c790 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ ldr r1, [pc, #352] @ 32c794 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 32c664 │ │ │ │ mov r0, sp │ │ │ │ - bl 998f2c │ │ │ │ + bl 998f5c │ │ │ │ ldr r2, [pc, #300] @ 32c798 │ │ │ │ ldr r1, [pc, #300] @ 32c79c │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75789c │ │ │ │ + bl 7578cc │ │ │ │ ldr r1, [pc, #280] @ 32c7a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75b434 │ │ │ │ + bl 75b464 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97c94c │ │ │ │ + bl 97c97c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 8c21a0 │ │ │ │ + bl 8c21d0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 977438 │ │ │ │ + bl 977468 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32c6e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c74c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233279,43 +233279,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9838e4 │ │ │ │ + bl 983914 │ │ │ │ b 32c6e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 32c7a8 │ │ │ │ ldr r1, [pc, #84] @ 32c7ac │ │ │ │ ldr r0, [pc, #84] @ 32c7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0097e5b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r8, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r8, fp, ip, lsr #26 │ │ │ │ addseq lr, r7, ip, lsl #11 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x0074fb90 │ │ │ │ - rsbeq r0, ip, ip, asr #15 │ │ │ │ - rsbseq lr, r2, r4, lsl #4 │ │ │ │ - rsbseq sp, r1, ip, ror r8 │ │ │ │ - rsbeq r0, ip, r0, asr #15 │ │ │ │ - rsbeq fp, lr, r8, ror #4 │ │ │ │ - rsbeq r0, ip, r4, lsl #6 │ │ │ │ - rsbseq ip, r5, r0, asr #8 │ │ │ │ - strdeq r0, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq pc, r4, r0, asr #23 │ │ │ │ + strdeq r0, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq lr, r2, r4, lsr r2 │ │ │ │ + rsbseq sp, r1, ip, lsr #17 │ │ │ │ + strdeq r0, [ip], #-112 @ 0xffffff90 @ │ │ │ │ + @ instruction: 0x006eb298 │ │ │ │ + rsbeq r0, ip, r4, lsr r3 │ │ │ │ + rsbseq ip, r5, r0, ror r4 │ │ │ │ + rsbeq r0, ip, ip, lsr #6 │ │ │ │ addseq lr, r7, r4, lsl r4 │ │ │ │ - addeq r2, r0, r0, ror #6 │ │ │ │ - rsbeq lr, sl, ip, lsl #3 │ │ │ │ - rsbeq lr, sl, r4, lsr #3 │ │ │ │ + umulleq r2, r0, r0, r3 │ │ │ │ + strheq lr, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrdeq lr, [sl], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 32c970 │ │ │ │ ldr r4, [pc, #420] @ 32c974 │ │ │ │ ldr r3, [pc, #420] @ 32c978 │ │ │ │ @@ -233325,37 +233325,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c890 │ │ │ │ ldr r7, [pc, #368] @ 32c97c │ │ │ │ ldr r2, [pc, #368] @ 32c980 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 32c984 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #324] @ 32c988 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 32c8d4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -233381,23 +233381,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [pc, #172] @ 32c990 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2494bc │ │ │ │ b 32c890 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [pc, #144] @ 32c994 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2494bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -233420,57 +233420,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2494bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 32c928 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r4, asr #6 │ │ │ │ - strheq r0, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r0, ip, r8, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - addeq r2, r0, ip, lsr #5 │ │ │ │ - rsbeq r0, ip, r0, lsl #3 │ │ │ │ + ldrdeq r2, [r0], ip │ │ │ │ + strheq r0, [ip], #-16 @ │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - rsbeq r0, ip, ip, ror #2 │ │ │ │ + @ instruction: 0x006c019c │ │ │ │ addseq lr, r7, ip, ror r2 │ │ │ │ - rsbeq r0, ip, r4, lsl r1 │ │ │ │ - ldrdeq r0, [ip], #-0 @ │ │ │ │ - rsbeq r0, ip, r8, asr #1 │ │ │ │ + rsbeq r0, ip, r4, asr #2 │ │ │ │ + rsbeq r0, ip, r0, lsl #2 │ │ │ │ + strdeq r0, [ip], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 32ca78 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ca38 │ │ │ │ ldr r5, [pc, #164] @ 32ca7c │ │ │ │ ldr r2, [pc, #164] @ 32ca80 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #116] @ 32ca84 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ca58 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -233478,26 +233478,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [pc, #32] @ 32ca88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2494bc │ │ │ │ b 32ca38 │ │ │ │ - ldrdeq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - addeq r2, r0, r0, ror #1 │ │ │ │ - strheq pc, [fp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq pc, fp, r4, lsr #31 │ │ │ │ - strheq pc, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r0, ip, ip │ │ │ │ + addeq r2, r0, r0, lsl r1 │ │ │ │ + rsbeq pc, fp, r8, ror #31 │ │ │ │ + ldrdeq pc, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq pc, fp, r8, ror #31 │ │ │ │ │ │ │ │ 0032ca8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 32cc74 │ │ │ │ @@ -233510,46 +233510,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 32cc88 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7016c4 │ │ │ │ + bl 7016f4 │ │ │ │ ldr ip, [pc, #348] @ 32cc8c │ │ │ │ ldr r3, [pc, #348] @ 32cc90 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ ldr r3, [pc, #312] @ 32cc94 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 32cc2c │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -233558,15 +233558,15 @@ │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -233616,17 +233616,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r7, r0, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ - rsbeq fp, sl, r0, ror #25 │ │ │ │ - rsbseq r5, r3, r0, lsl fp │ │ │ │ + addeq r2, r0, ip, lsr #32 │ │ │ │ + rsbeq fp, sl, r0, lsl sp │ │ │ │ + rsbseq r5, r3, r0, asr #22 │ │ │ │ addseq lr, r7, ip, lsl r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ andeq r4, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror #17 │ │ │ │ addseq sp, r7, r0, ror #29 │ │ │ │ │ │ │ │ 0032cc9c : │ │ │ │ @@ -233635,15 +233635,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 32ceb4 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 75505c │ │ │ │ + bl 75508c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32ceac │ │ │ │ ldr r9, [pc, #484] @ 32ceb8 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -233689,15 +233689,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 755e0c │ │ │ │ + bl 755e3c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 32cdbc │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ @@ -233760,16 +233760,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 32ce84 │ │ │ │ - rsbseq r5, r3, r8, lsr #18 │ │ │ │ - rsbeq r7, fp, ip, ror pc │ │ │ │ + rsbseq r5, r3, r8, asr r9 │ │ │ │ + rsbeq r7, fp, ip, lsr #31 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0032cec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -233790,26 +233790,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 248a0c │ │ │ │ ldr r5, [pc, #88] @ 32cf70 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7016c4 │ │ │ │ + bl 7016f4 │ │ │ │ ldr ip, [pc, #76] @ 32cf74 │ │ │ │ ldr r3, [pc, #76] @ 32cf78 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 976ab8 │ │ │ │ + bl 976ae8 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -233828,29 +233828,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 32d04c │ │ │ │ ldr r4, [pc, #180] @ 32d050 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32d004 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 330a4c │ │ │ │ @@ -233858,52 +233858,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 32d058 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r1, r0, ip, lsl fp │ │ │ │ - rsbeq fp, sl, r8, lsl #16 │ │ │ │ - rsbseq r5, r3, r0, asr #12 │ │ │ │ - rsbeq pc, fp, r8, asr #20 │ │ │ │ - rsbeq pc, fp, r4, lsl #19 │ │ │ │ + addeq r1, r0, ip, asr #22 │ │ │ │ + rsbeq fp, sl, r8, lsr r8 │ │ │ │ + rsbseq r5, r3, r0, ror r6 │ │ │ │ + rsbeq pc, fp, r8, ror sl @ │ │ │ │ + strheq pc, [fp], #-148 @ 0xffffff6c @ │ │ │ │ │ │ │ │ 0032d05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 74ea18 │ │ │ │ + bl 74ea48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32d0c8 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr ip, [pc, #128] @ 32d114 │ │ │ │ ldr r2, [pc, #128] @ 32d118 │ │ │ │ ldr r1, [pc, #128] @ 32d11c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 333980 │ │ │ │ ldr r3, [pc, #80] @ 32d120 │ │ │ │ ldr ip, [pc, #80] @ 32d124 │ │ │ │ @@ -233911,50 +233911,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r1, r0, r0, lsr #20 │ │ │ │ - rsbeq fp, sl, ip, lsl #14 │ │ │ │ - rsbseq r5, r3, r8, lsr r5 │ │ │ │ - addeq r1, r0, r0, ror #19 │ │ │ │ - rsbeq pc, fp, ip, lsr #19 │ │ │ │ - strheq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + addeq r1, r0, r0, asr sl │ │ │ │ + rsbeq fp, sl, ip, lsr r7 │ │ │ │ + rsbseq r5, r3, r8, ror #10 │ │ │ │ + addeq r1, r0, r0, lsl sl │ │ │ │ + ldrdeq pc, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, fp, ip, ror #17 │ │ │ │ │ │ │ │ 0032d12c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 32d1c0 │ │ │ │ ldr r3, [pc, #124] @ 32d1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 758c40 │ │ │ │ + bl 758c70 │ │ │ │ ldr r1, [pc, #96] @ 32d1c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ ldr r2, [pc, #76] @ 32d1cc │ │ │ │ ldr r3, [pc, #64] @ 32d1c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -233982,25 +233982,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 32d420 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2491c8 │ │ │ │ ldr r4, [pc, #556] @ 32d424 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr ip, [pc, #544] @ 32d428 │ │ │ │ ldr r2, [pc, #544] @ 32d42c │ │ │ │ ldr r1, [pc, #544] @ 32d430 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d40c │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 32d434 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -234090,19 +234090,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 32d2c8 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 911268 │ │ │ │ + bl 911298 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 32d3d8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2488bc │ │ │ │ mov r0, r4 │ │ │ │ @@ -234119,27 +234119,27 @@ │ │ │ │ bl 2494bc │ │ │ │ b 32d314 │ │ │ │ ldr r1, [pc, #60] @ 32d450 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2494bc │ │ │ │ b 32d3b8 │ │ │ │ - ldrsbeq r2, [r5], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r3, r5, r4 │ │ │ │ addseq sp, r7, r0, lsr #18 │ │ │ │ - addeq r1, r0, ip, lsr #17 │ │ │ │ - @ instruction: 0x006ab598 │ │ │ │ - rsbseq r5, r3, r4, asr #7 │ │ │ │ - rsbeq pc, fp, r0, lsl #17 │ │ │ │ + ldrdeq r1, [r0], ip │ │ │ │ + rsbeq fp, sl, r8, asr #11 │ │ │ │ + ldrsheq r5, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq pc, fp, r8, lsr r8 @ │ │ │ │ - rsbeq pc, fp, r8, lsr r8 @ │ │ │ │ - rsbseq r5, fp, ip, lsr ip │ │ │ │ - rsbeq pc, fp, r4, lsr #15 │ │ │ │ - rsbeq pc, fp, r8, lsl #15 │ │ │ │ - strheq pc, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq pc, fp, r8, ror #16 │ │ │ │ + rsbeq pc, fp, r8, ror #16 │ │ │ │ + rsbseq r5, fp, ip, ror #24 │ │ │ │ + ldrdeq pc, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + strheq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq pc, fp, r0, ror #13 │ │ │ │ │ │ │ │ 0032d454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -234149,26 +234149,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 32d4bc │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 72ce34 │ │ │ │ + bl 72ce64 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq sp, r7, r0, lsr #13 │ │ │ │ @ instruction: 0x000018b0 │ │ │ │ - ldrsheq fp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq fp, r1, ip, lsr #30 │ │ │ │ │ │ │ │ 0032d4c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -234177,15 +234177,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 32d518 │ │ │ │ ldr r3, [pc, #52] @ 32d51c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 99f6cc │ │ │ │ + bl 99f6fc │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -234220,50 +234220,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r0, r4, asr #10 │ │ │ │ - rsbeq pc, fp, ip, lsr #11 │ │ │ │ - rsbeq pc, fp, r0, lsr #8 │ │ │ │ + addeq r1, r0, r4, ror r5 │ │ │ │ + ldrdeq pc, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, fp, r0, asr r4 @ │ │ │ │ │ │ │ │ 0032d5bc : │ │ │ │ b 3aa744 │ │ │ │ │ │ │ │ 0032d5c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr ip, [pc, #104] @ 32d654 │ │ │ │ ldr r2, [pc, #104] @ 32d658 │ │ │ │ ldr r1, [pc, #104] @ 32d65c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 3aa74c │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -234274,26 +234274,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, r0, r8, asr #9 │ │ │ │ - strheq fp, [sl], #-16 @ │ │ │ │ - rsbseq r4, r3, r0, ror #31 │ │ │ │ + strdeq r1, [r0], r8 │ │ │ │ + rsbeq fp, sl, r0, ror #3 │ │ │ │ + rsbseq r5, r3, r0, lsl r0 │ │ │ │ │ │ │ │ 0032d660 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 717348 │ │ │ │ + bl 717378 │ │ │ │ mov r4, r0 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d694 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488bc │ │ │ │ mov r0, r5 │ │ │ │ @@ -234307,65 +234307,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d714 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2491c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757bac │ │ │ │ + bl 757bdc │ │ │ │ ldr r1, [pc, #68] @ 32d718 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 755050 │ │ │ │ + bl 755080 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d6fc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488bc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r5, r0, lsl #22 │ │ │ │ + rsbseq r2, r5, r0, lsr fp │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0032d71c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 32d788 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2491c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757bac │ │ │ │ + bl 757bdc │ │ │ │ ldr r1, [pc, #68] @ 32d78c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 755050 │ │ │ │ + bl 755080 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 32d770 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488bc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r5, ip, lsl #21 │ │ │ │ + ldrheq r2, [r5], #-172 @ 0xffffff54 @ │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0032d790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234373,32 +234373,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 32d860 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32d82c │ │ │ │ ldr ip, [pc, #144] @ 32d864 │ │ │ │ ldr r2, [pc, #144] @ 32d868 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 248a0c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 99f6cc │ │ │ │ + bl 99f6fc │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -234410,28 +234410,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 32d874 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32d878 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 32d80c │ │ │ │ - rsbeq pc, fp, r4, lsr #7 │ │ │ │ - rsbseq r2, r5, r4, lsl #20 │ │ │ │ - addeq r1, r0, r4, ror #5 │ │ │ │ - rsbeq pc, fp, r0, lsr #7 │ │ │ │ - rsbeq pc, fp, r4, lsr #6 │ │ │ │ - addeq r1, r0, r8, ror r2 │ │ │ │ - rsbeq pc, fp, r8, asr #2 │ │ │ │ + ldrdeq pc, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r2, r5, r4, lsr sl │ │ │ │ + addeq r1, r0, r4, lsl r3 │ │ │ │ + ldrdeq pc, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq pc, fp, r4, asr r3 @ │ │ │ │ + addeq r1, r0, r8, lsr #5 │ │ │ │ + rsbeq pc, fp, r8, ror r1 @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32d88c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r8, r9, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1448] @ 32de50 │ │ │ │ ldr r2, [pc, #1448] @ 32de54 │ │ │ │ @@ -234439,15 +234439,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1412] @ 32de5c │ │ │ │ ldr r9, [pc, #1412] @ 32de60 │ │ │ │ ldr r2, [pc, #1412] @ 32de64 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -234465,524 +234465,524 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1360] @ 32de74 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1340] @ 32de78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1328] @ 32de7c │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1324] @ 32de80 │ │ │ │ ldr r2, [pc, #1324] @ 32de84 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1300] @ 32de88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1288] @ 32de8c │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1284] @ 32de90 │ │ │ │ ldr r2, [pc, #1284] @ 32de94 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1260] @ 32de98 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1248] @ 32de9c │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1244] @ 32dea0 │ │ │ │ ldr r2, [pc, #1244] @ 32dea4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1220] @ 32dea8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1208] @ 32deac │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1204] @ 32deb0 │ │ │ │ ldr r2, [pc, #1204] @ 32deb4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1180] @ 32deb8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1168] @ 32debc │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1164] @ 32dec0 │ │ │ │ ldr r2, [pc, #1164] @ 32dec4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #1140] @ 32dec8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1124] @ 32decc │ │ │ │ ldr r2, [pc, #1124] @ 32ded0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1116] @ 32ded4 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr r2, [pc, #1084] @ 32ded8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1068] @ 32dedc │ │ │ │ ldr r6, [pc, #1068] @ 32dee0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1060] @ 32dee4 │ │ │ │ ldr r3, [pc, #1060] @ 32dee8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr r2, [pc, #1028] @ 32deec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #1012] @ 32def0 │ │ │ │ ldr r6, [pc, #1012] @ 32def4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1004] @ 32def8 │ │ │ │ ldr r3, [pc, #1004] @ 32defc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr r2, [pc, #972] @ 32df00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #956] @ 32df04 │ │ │ │ ldr r6, [pc, #956] @ 32df08 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #948] @ 32df0c │ │ │ │ ldr r3, [pc, #948] @ 32df10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr r2, [pc, #916] @ 32df14 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #904] @ 32df18 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #900] @ 32df1c │ │ │ │ ldr r2, [pc, #900] @ 32df20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #876] @ 32df24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #864] @ 32df28 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #860] @ 32df2c │ │ │ │ ldr r2, [pc, #860] @ 32df30 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #836] @ 32df34 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #824] @ 32df38 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #820] @ 32df3c │ │ │ │ ldr r2, [pc, #820] @ 32df40 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #796] @ 32df44 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #784] @ 32df48 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #780] @ 32df4c │ │ │ │ ldr r2, [pc, #780] @ 32df50 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #756] @ 32df54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #744] @ 32df58 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #740] @ 32df5c │ │ │ │ ldr r2, [pc, #740] @ 32df60 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #716] @ 32df64 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #704] @ 32df68 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #700] @ 32df6c │ │ │ │ ldr r2, [pc, #700] @ 32df70 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #676] @ 32df74 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #664] @ 32df78 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #660] @ 32df7c │ │ │ │ ldr r2, [pc, #660] @ 32df80 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #636] @ 32df84 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #624] @ 32df88 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #620] @ 32df8c │ │ │ │ ldr r2, [pc, #620] @ 32df90 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7597b0 │ │ │ │ + bl 7597e0 │ │ │ │ ldr r2, [pc, #596] @ 32df94 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r6, [pc, #580] @ 32df98 │ │ │ │ ldr r3, [pc, #580] @ 32df9c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 75828c │ │ │ │ + bl 7582bc │ │ │ │ ldr r2, [pc, #548] @ 32dfa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #536] @ 32dfa4 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r3, [pc, #532] @ 32dfa8 │ │ │ │ ldr r2, [pc, #532] @ 32dfac │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #508] @ 32dfb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r6, [pc, #492] @ 32dfb4 │ │ │ │ ldr r0, [pc, #492] @ 32dfb8 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75828c │ │ │ │ + bl 7582bc │ │ │ │ ldr r2, [pc, #456] @ 32dfbc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75a11c │ │ │ │ + bl 75a14c │ │ │ │ ldr r6, [pc, #440] @ 32dfc0 │ │ │ │ ldr r0, [pc, #440] @ 32dfc4 │ │ │ │ ldr r3, [pc, #440] @ 32dfc8 │ │ │ │ ldr r2, [pc, #440] @ 32dfcc │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr r2, [pc, #404] @ 32dfd0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 75a11c │ │ │ │ - strdeq r1, [r0], r8 │ │ │ │ - strdeq sl, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r4, r3, r4, lsr #26 │ │ │ │ - rsbseq r8, r2, r0, ror #10 │ │ │ │ + b 75a14c │ │ │ │ + addeq r1, r0, r8, lsr #6 │ │ │ │ + rsbeq sl, sl, r4, lsr #30 │ │ │ │ + rsbseq r4, r3, r4, asr sp │ │ │ │ + @ instruction: 0x00728590 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ - rsbeq pc, fp, r8, ror #6 │ │ │ │ + @ instruction: 0x006bf398 │ │ │ │ addseq sp, r7, r8, lsl r2 │ │ │ │ andeq r0, r0, r8, ror lr │ │ │ │ andeq r2, r0, r0, ror r1 │ │ │ │ - rsbeq pc, fp, r8, asr r2 @ │ │ │ │ - rsbeq pc, fp, ip, asr r2 @ │ │ │ │ + rsbeq pc, fp, r8, lsl #5 │ │ │ │ + rsbeq pc, fp, ip, lsl #5 │ │ │ │ strheq r2, [r0], -r8 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ - rsbeq pc, fp, r0, asr #4 │ │ │ │ - rsbeq sp, fp, r4, lsl ip │ │ │ │ + rsbeq pc, fp, r0, ror r2 @ │ │ │ │ + rsbeq sp, fp, r4, asr #24 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r1, r0, r4, lsr #15 │ │ │ │ - rsbeq pc, fp, r8, lsl r2 @ │ │ │ │ - rsbseq sl, r5, r8, ror #19 │ │ │ │ + rsbeq pc, fp, r8, asr #4 │ │ │ │ + rsbseq sl, r5, r8, lsl sl │ │ │ │ andeq r1, r0, r0, asr #30 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - strdeq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r5, r3, r0, ror r6 │ │ │ │ + rsbeq pc, fp, ip, lsr #4 │ │ │ │ + rsbseq r5, r3, r0, lsr #13 │ │ │ │ andeq r1, r0, r4, lsl #29 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - rsbeq pc, fp, r0, ror #3 │ │ │ │ - rsbeq pc, fp, ip, ror #3 │ │ │ │ + rsbeq pc, fp, r0, lsl r2 @ │ │ │ │ + rsbeq pc, fp, ip, lsl r2 @ │ │ │ │ andeq r1, r0, r8, asr #27 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - ldrdeq pc, [fp], #-16 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #4 │ │ │ │ andeq r2, r0, r0, lsr r3 │ │ │ │ - rsbeq pc, fp, ip, asr #3 │ │ │ │ + strdeq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - rsbeq pc, fp, r8, asr #3 │ │ │ │ + strdeq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - ldrdeq pc, [fp], #-16 @ │ │ │ │ - strheq pc, [fp], #-16 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #4 │ │ │ │ + rsbeq pc, fp, r0, ror #3 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ - rsbeq sl, sl, r4, ror #29 │ │ │ │ + rsbeq sl, sl, r4, lsl pc │ │ │ │ andeq r1, r0, r0, lsr r3 │ │ │ │ - rsbeq pc, fp, r4, lsr #3 │ │ │ │ - rsbeq pc, fp, ip, ror r1 @ │ │ │ │ + ldrdeq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, fp, ip, lsr #3 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ - rsbeq pc, fp, r4, lsl #3 │ │ │ │ + strheq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq pc, fp, ip, lsl #3 │ │ │ │ - rsbseq r6, r6, ip, lsr r6 │ │ │ │ + strheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r6, r6, ip, ror #12 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - rsbeq pc, fp, r0, ror r1 @ │ │ │ │ - @ instruction: 0x006bf190 │ │ │ │ + rsbeq pc, fp, r0, lsr #3 │ │ │ │ + rsbeq pc, fp, r0, asr #3 │ │ │ │ andeq r1, r0, r0, ror #23 │ │ │ │ andeq r1, r0, r8, lsr r4 │ │ │ │ - rsbeq pc, fp, ip, ror r1 @ │ │ │ │ - rsbeq pc, fp, r0, lsr #3 │ │ │ │ + rsbeq pc, fp, ip, lsr #3 │ │ │ │ + ldrdeq pc, [fp], #-16 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr #22 │ │ │ │ - rsbeq pc, fp, ip, lsl #3 │ │ │ │ - @ instruction: 0x006bf19c │ │ │ │ + strheq pc, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, fp, ip, asr #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr sl │ │ │ │ - rsbeq pc, fp, r4, lsl #3 │ │ │ │ - @ instruction: 0x006bf194 │ │ │ │ + strheq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, fp, r4, asr #3 │ │ │ │ andeq r0, r0, r8, lsr #18 │ │ │ │ muleq r0, r0, r9 │ │ │ │ - rsbeq pc, fp, r0, lsl #3 │ │ │ │ - rsbseq r0, r0, r0, lsr r2 │ │ │ │ + strheq pc, [fp], #-16 @ │ │ │ │ + rsbseq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ andeq r0, r0, r0, lsl #17 │ │ │ │ - rsbeq pc, fp, r0, lsl #3 │ │ │ │ - @ instruction: 0x006bf190 │ │ │ │ + strheq pc, [fp], #-16 @ │ │ │ │ + rsbeq pc, fp, r0, asr #3 │ │ │ │ andeq r0, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0, ror #15 │ │ │ │ - rsbeq pc, fp, r8, ror r1 @ │ │ │ │ - @ instruction: 0x006bf194 │ │ │ │ + rsbeq pc, fp, r8, lsr #3 │ │ │ │ + rsbeq pc, fp, r4, asr #3 │ │ │ │ andeq r1, r0, ip, lsl #20 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - rsbeq pc, fp, ip, ror r1 @ │ │ │ │ - rsbeq pc, fp, r8, ror r1 @ │ │ │ │ + rsbeq pc, fp, ip, lsr #3 │ │ │ │ + rsbeq pc, fp, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, lsr r6 │ │ │ │ muleq r0, r8, r6 │ │ │ │ - rsbeq pc, fp, r4, ror #2 │ │ │ │ - rsbeq pc, fp, r0, lsl #3 │ │ │ │ + @ instruction: 0x006bf194 │ │ │ │ + strheq pc, [fp], #-16 @ │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - rsbeq pc, fp, r0, ror r1 @ │ │ │ │ - rsbeq pc, fp, r8, lsl #3 │ │ │ │ + rsbeq pc, fp, r0, lsr #3 │ │ │ │ + strheq pc, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbeq pc, fp, r8, ror r1 @ │ │ │ │ - rsbeq r7, fp, r0, lsr #9 │ │ │ │ + rsbeq pc, fp, r8, lsr #3 │ │ │ │ + ldrdeq r7, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, ip, asr #30 │ │ │ │ - rsbeq pc, fp, ip, asr r1 @ │ │ │ │ - ldrdeq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq pc, fp, ip, lsl #3 │ │ │ │ + rsbeq r7, lr, r0, lsl #16 │ │ │ │ andeq r2, r0, r8, lsl #13 │ │ │ │ muleq r0, ip, r5 │ │ │ │ - rsbeq pc, fp, ip, ror #2 │ │ │ │ - rsbeq pc, fp, ip, ror #2 │ │ │ │ + @ instruction: 0x006bf19c │ │ │ │ + @ instruction: 0x006bf19c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 758c40 │ │ │ │ + bl 758c70 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7588f4 │ │ │ │ + bl 758924 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 32e024 │ │ │ │ ldr r1, [pc, #100] @ 32e074 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 758630 │ │ │ │ + b 758660 │ │ │ │ ldr r3, [pc, #76] @ 32e078 │ │ │ │ ldr ip, [pc, #76] @ 32e07c │ │ │ │ ldr r1, [pc, #76] @ 32e080 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, fp, r4, asr #29 │ │ │ │ - addeq r0, r0, r4, ror fp │ │ │ │ - rsbeq lr, fp, r8, lsr #31 │ │ │ │ - rsbeq lr, fp, ip, lsl #31 │ │ │ │ + strdeq lr, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + addeq r0, r0, r4, lsr #23 │ │ │ │ + ldrdeq lr, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + strheq lr, [fp], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 32e1dc │ │ │ │ ldr r2, [pc, #320] @ 32e1e0 │ │ │ │ ldr r1, [pc, #320] @ 32e1e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c18 │ │ │ │ + bl 754c48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e120 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c28 │ │ │ │ + bl 754c58 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 32e194 │ │ │ │ bl 24a0bc │ │ │ │ cmp r0, #7 │ │ │ │ bls 32e1b8 │ │ │ │ ldr r1, [pc, #164] @ 32e1e8 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -235020,41 +235020,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 32e1f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32e1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - addeq r0, r0, r4, lsl #22 │ │ │ │ - rsbeq sl, sl, r4, lsl #14 │ │ │ │ - rsbseq r4, r3, r4, lsr r5 │ │ │ │ - rsbseq r5, r3, r8, lsl #6 │ │ │ │ - ldrheq r5, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - addeq r0, r0, r4, ror #19 │ │ │ │ - strdeq lr, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq lr, fp, r0, lsr lr │ │ │ │ + addeq r0, r0, r4, lsr fp │ │ │ │ + rsbeq sl, sl, r4, lsr r7 │ │ │ │ + rsbseq r4, r3, r4, ror #10 │ │ │ │ + rsbseq r5, r3, r8, lsr r3 │ │ │ │ + rsbseq r5, r3, r4, ror #5 │ │ │ │ + addeq r0, r0, r4, lsl sl │ │ │ │ + rsbeq lr, fp, r8, lsr #28 │ │ │ │ + rsbeq lr, fp, r0, ror #28 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #184] @ 32e2e0 │ │ │ │ ldr r2, [pc, #184] @ 32e2e4 │ │ │ │ ldr r1, [pc, #184] @ 32e2e8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248d18 │ │ │ │ @@ -235085,17 +235085,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r0, r0, ip, ror r9 │ │ │ │ - rsbeq sl, sl, r8, ror r5 │ │ │ │ - rsbseq r4, r3, r4, lsr #7 │ │ │ │ + addeq r0, r0, ip, lsr #19 │ │ │ │ + rsbeq sl, sl, r8, lsr #11 │ │ │ │ + ldrsbeq r4, [r3], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e350 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e354 │ │ │ │ @@ -235103,27 +235103,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r0, r0, ip, r8 @ │ │ │ │ - @ instruction: 0x006aa494 │ │ │ │ - rsbseq r4, r3, r4, asr #5 │ │ │ │ + addeq r0, r0, ip, asr #17 │ │ │ │ + rsbeq sl, sl, r4, asr #9 │ │ │ │ + ldrsheq r4, [r3], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e3c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e3c4 │ │ │ │ @@ -235131,53 +235131,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, ip, lsr #16 │ │ │ │ - rsbeq sl, sl, r4, lsr #8 │ │ │ │ - rsbseq r4, r3, r4, asr r2 │ │ │ │ + addeq r0, r0, ip, asr r8 │ │ │ │ + rsbeq sl, sl, r4, asr r4 │ │ │ │ + rsbseq r4, r3, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e428 │ │ │ │ ldr r2, [pc, #68] @ 32e42c │ │ │ │ ldr r1, [pc, #68] @ 32e430 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, asr #15 │ │ │ │ - strheq sl, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r4, r3, r8, ror #3 │ │ │ │ + strdeq r0, [r0], r0 @ │ │ │ │ + rsbeq sl, sl, r8, ror #7 │ │ │ │ + rsbseq r4, r3, r8, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e498 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e49c │ │ │ │ @@ -235185,79 +235185,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r4, asr r7 │ │ │ │ - rsbeq sl, sl, ip, asr #6 │ │ │ │ - rsbseq r4, r3, ip, ror r1 │ │ │ │ + addeq r0, r0, r4, lsl #15 │ │ │ │ + rsbeq sl, sl, ip, ror r3 │ │ │ │ + rsbseq r4, r3, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e500 │ │ │ │ ldr r2, [pc, #68] @ 32e504 │ │ │ │ ldr r1, [pc, #68] @ 32e508 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, ror #13 │ │ │ │ - rsbeq sl, sl, r0, ror #5 │ │ │ │ - rsbseq r4, r3, r0, lsl r1 │ │ │ │ + addeq r0, r0, r8, lsl r7 │ │ │ │ + rsbeq sl, sl, r0, lsl r3 │ │ │ │ + rsbseq r4, r3, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e568 │ │ │ │ ldr r2, [pc, #68] @ 32e56c │ │ │ │ ldr r1, [pc, #68] @ 32e570 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, lsl #13 │ │ │ │ - rsbeq sl, sl, r8, ror r2 │ │ │ │ - rsbseq r4, r3, r8, lsr #1 │ │ │ │ + @ instruction: 0x008006b0 │ │ │ │ + rsbeq sl, sl, r8, lsr #5 │ │ │ │ + ldrsbeq r4, [r3], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e5d8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e5dc │ │ │ │ @@ -235265,79 +235265,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r4, lsl r6 │ │ │ │ - rsbeq sl, sl, ip, lsl #4 │ │ │ │ - rsbseq r4, r3, ip, lsr r0 │ │ │ │ + addeq r0, r0, r4, asr #12 │ │ │ │ + rsbeq sl, sl, ip, lsr r2 │ │ │ │ + rsbseq r4, r3, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e640 │ │ │ │ ldr r2, [pc, #68] @ 32e644 │ │ │ │ ldr r1, [pc, #68] @ 32e648 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, lsr #11 │ │ │ │ - rsbeq sl, sl, r0, lsr #3 │ │ │ │ - ldrsbeq r3, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq r0, [r0], r8 │ │ │ │ + ldrdeq sl, [sl], #-16 @ │ │ │ │ + rsbseq r4, r3, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e6a8 │ │ │ │ ldr r2, [pc, #68] @ 32e6ac │ │ │ │ ldr r1, [pc, #68] @ 32e6b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, asr #10 │ │ │ │ - rsbeq sl, sl, r8, lsr r1 │ │ │ │ - rsbseq r3, r3, r8, ror #30 │ │ │ │ + addeq r0, r0, r0, ror r5 │ │ │ │ + rsbeq sl, sl, r8, ror #2 │ │ │ │ + @ instruction: 0x00733f98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 32e718 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 32e71c │ │ │ │ @@ -235345,160 +235345,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r0, [r0], r4 │ │ │ │ - rsbeq sl, sl, ip, asr #1 │ │ │ │ - ldrsheq r3, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + addeq r0, r0, r4, lsl #10 │ │ │ │ + strdeq sl, [sl], #-12 @ │ │ │ │ + rsbseq r3, r3, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 32e780 │ │ │ │ ldr r2, [pc, #68] @ 32e784 │ │ │ │ ldr r1, [pc, #68] @ 32e788 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r8, ror #8 │ │ │ │ - rsbeq sl, sl, r0, rrx │ │ │ │ - @ instruction: 0x00733e90 │ │ │ │ + umulleq r0, r0, r8, r4 @ │ │ │ │ + @ instruction: 0x006aa090 │ │ │ │ + rsbseq r3, r3, r0, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #332] @ 32e904 │ │ │ │ ldr r2, [pc, #332] @ 32e908 │ │ │ │ ldr r1, [pc, #332] @ 32e90c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 32e894 │ │ │ │ ldr r0, [pc, #292] @ 32e910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r1, [pc, #284] @ 32e914 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 756c9c │ │ │ │ + bl 756ccc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32e834 │ │ │ │ ldr r1, [pc, #256] @ 32e918 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75704c │ │ │ │ + bl 75707c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 32e85c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7553d4 │ │ │ │ + bl 755404 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 758c40 │ │ │ │ + bl 758c70 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r1, [pc, #168] @ 32e91c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 756e58 │ │ │ │ + bl 756e88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32e8a8 │ │ │ │ mov r4, #0 │ │ │ │ b 32e834 │ │ │ │ ldr r0, [pc, #132] @ 32e920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ mov r5, r0 │ │ │ │ b 32e810 │ │ │ │ ldr r2, [pc, #116] @ 32e924 │ │ │ │ ldr r1, [pc, #116] @ 32e928 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 32e92c │ │ │ │ ldr r3, [pc, #104] @ 32e930 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ - bl 75a280 │ │ │ │ + bl 75a2b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e88c │ │ │ │ ldr r1, [pc, #72] @ 32e934 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r4, r0 │ │ │ │ b 32e834 │ │ │ │ - addeq r0, r0, ip, ror #7 │ │ │ │ - rsbeq r9, sl, r8, ror #31 │ │ │ │ - rsbseq r3, r3, r8, lsl lr │ │ │ │ - rsbeq lr, fp, r8, asr #16 │ │ │ │ - rsbeq lr, fp, ip, asr #16 │ │ │ │ - rsbseq sp, r4, ip, lsr #18 │ │ │ │ - rsbeq lr, fp, ip, ror #15 │ │ │ │ - strheq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - strdeq r0, [r0], r8 │ │ │ │ - rsbeq ip, sl, r0, lsr #1 │ │ │ │ - rsbeq lr, fp, r0, lsl #14 │ │ │ │ + addeq r0, r0, ip, lsl r4 │ │ │ │ + rsbeq sl, sl, r8, lsl r0 │ │ │ │ + rsbseq r3, r3, r8, asr #28 │ │ │ │ + rsbeq lr, fp, r8, ror r8 │ │ │ │ + rsbeq lr, fp, ip, ror r8 │ │ │ │ + rsbseq sp, r4, ip, asr r9 │ │ │ │ + rsbeq lr, fp, ip, lsl r8 │ │ │ │ + rsbeq lr, fp, r8, ror #15 │ │ │ │ + addeq r0, r0, r8, lsr #6 │ │ │ │ + ldrdeq ip, [sl], #-0 @ │ │ │ │ + rsbeq lr, fp, r0, lsr r7 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - rsbeq r6, fp, ip, ror r9 │ │ │ │ + rsbeq r6, fp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32e9a0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32e9a4 │ │ │ │ @@ -235506,55 +235506,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r0, asr r2 │ │ │ │ - rsbeq r9, sl, r8, asr #28 │ │ │ │ - rsbseq r3, r3, r8, ror ip │ │ │ │ + addeq r0, r0, r0, lsl #5 │ │ │ │ + rsbeq r9, sl, r8, ror lr │ │ │ │ + rsbseq r3, r3, r8, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32ea0c │ │ │ │ ldr r2, [pc, #72] @ 32ea10 │ │ │ │ ldr r1, [pc, #72] @ 32ea14 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, ror #3 │ │ │ │ - ldrdeq r9, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - rsbseq r3, r3, r8, lsl #24 │ │ │ │ + addeq r0, r0, r0, lsl r2 │ │ │ │ + rsbeq r9, sl, r8, lsl #28 │ │ │ │ + rsbseq r3, r3, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 32ea80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 32ea84 │ │ │ │ @@ -235562,55 +235562,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r0, r0, ror r1 │ │ │ │ - rsbeq r9, sl, r8, ror #26 │ │ │ │ - @ instruction: 0x00733b98 │ │ │ │ + addeq r0, r0, r0, lsr #3 │ │ │ │ + @ instruction: 0x006a9d98 │ │ │ │ + rsbseq r3, r3, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 32eaec │ │ │ │ ldr r2, [pc, #72] @ 32eaf0 │ │ │ │ ldr r1, [pc, #72] @ 32eaf4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r0, r0, r0, lsl #2 │ │ │ │ - strdeq r9, [sl], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r3, r3, r8, lsr #22 │ │ │ │ + addeq r0, r0, r0, lsr r1 │ │ │ │ + rsbeq r9, sl, r8, lsr #26 │ │ │ │ + rsbseq r3, r3, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32eb64 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 32eb68 │ │ │ │ @@ -235618,29 +235618,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq r0, r0, r0, r0 @ │ │ │ │ - rsbeq r9, sl, r8, lsl #25 │ │ │ │ - ldrheq r3, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + addeq r0, r0, r0, asr #1 │ │ │ │ + strheq r9, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r3, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 32ec40 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -235656,26 +235656,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #124] @ 32ec54 │ │ │ │ ldr r3, [pc, #124] @ 32ec58 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 9192f4 │ │ │ │ + bl 919324 │ │ │ │ ldr r2, [pc, #88] @ 32ec5c │ │ │ │ ldr r3, [pc, #64] @ 32ec48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235685,19 +235685,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - addeq r0, r0, r0, lsr #32 │ │ │ │ + addeq r0, r0, r0, asr r0 │ │ │ │ addseq fp, r7, r8, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, ip, lsr #20 │ │ │ │ - strdeq r9, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r3, r3, ip, asr sl │ │ │ │ + rsbeq r9, sl, r4, lsr #24 │ │ │ │ addseq fp, r7, ip, lsr pc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq fp, r7, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -235717,24 +235717,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ ldr r2, [pc, #80] @ 32ed40 │ │ │ │ ldr r3, [pc, #64] @ 32ed34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235744,19 +235744,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r0, lsr pc @ │ │ │ │ + rsbseq pc, pc, r0, ror #30 │ │ │ │ addseq fp, r7, r8, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, ip, lsr r9 │ │ │ │ - rsbeq r9, sl, r4, lsl #22 │ │ │ │ + rsbseq r3, r3, ip, ror #18 │ │ │ │ + rsbeq r9, sl, r4, lsr fp │ │ │ │ addseq fp, r7, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 32ee1c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -235774,24 +235774,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ ldr r2, [pc, #92] @ 32ee30 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 32ee24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -235804,19 +235804,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, ip, asr #28 │ │ │ │ + rsbseq pc, pc, ip, ror lr @ │ │ │ │ addseq fp, r7, r4, lsr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, r8, asr r8 │ │ │ │ - rsbeq r9, sl, r0, lsr #20 │ │ │ │ + rsbseq r3, r3, r8, lsl #17 │ │ │ │ + rsbeq r9, sl, r0, asr sl │ │ │ │ addseq fp, r7, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 32ef1c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -235834,31 +235834,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 910f58 │ │ │ │ + bl 910f88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eed8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2551dc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 910a10 │ │ │ │ + bl 910a40 │ │ │ │ ldr r2, [pc, #80] @ 32ef30 │ │ │ │ ldr r3, [pc, #64] @ 32ef24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235868,19 +235868,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, ip, asr sp @ │ │ │ │ + rsbseq pc, pc, ip, lsl #27 │ │ │ │ @ instruction: 0x0097bcb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, r8, ror #14 │ │ │ │ - rsbeq r9, sl, r0, lsr r9 │ │ │ │ + @ instruction: 0x00733798 │ │ │ │ + rsbeq r9, sl, r0, ror #18 │ │ │ │ addseq fp, r7, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32ef80 │ │ │ │ ldr r2, [pc, #52] @ 32ef84 │ │ │ │ @@ -235888,221 +235888,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r8, asr ip @ │ │ │ │ - rsbeq r9, sl, r0, asr r8 │ │ │ │ - rsbseq r3, r3, r0, lsl #13 │ │ │ │ + rsbseq pc, pc, r8, lsl #25 │ │ │ │ + rsbeq r9, sl, r0, lsl #17 │ │ │ │ + ldrheq r3, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32efd8 │ │ │ │ ldr r2, [pc, #52] @ 32efdc │ │ │ │ ldr r1, [pc, #52] @ 32efe0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r0, lsl #24 │ │ │ │ - strdeq r9, [sl], #-120 @ 0xffffff88 @ │ │ │ │ - rsbseq r3, r3, r8, lsr #12 │ │ │ │ + rsbseq pc, pc, r0, lsr ip @ │ │ │ │ + rsbeq r9, sl, r8, lsr #16 │ │ │ │ + rsbseq r3, r3, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f030 │ │ │ │ ldr r2, [pc, #52] @ 32f034 │ │ │ │ ldr r1, [pc, #52] @ 32f038 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r8, lsr #23 │ │ │ │ - rsbeq r9, sl, r0, lsr #15 │ │ │ │ - ldrsbeq r3, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsbeq pc, [pc], #-184 @ │ │ │ │ + ldrdeq r9, [sl], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r3, r3, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f088 │ │ │ │ ldr r2, [pc, #52] @ 32f08c │ │ │ │ ldr r1, [pc, #52] @ 32f090 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r0, asr fp @ │ │ │ │ - rsbeq r9, sl, r8, asr #14 │ │ │ │ - rsbseq r3, r3, r8, ror r5 │ │ │ │ + rsbseq pc, pc, r0, lsl #23 │ │ │ │ + rsbeq r9, sl, r8, ror r7 │ │ │ │ + rsbseq r3, r3, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f0e0 │ │ │ │ ldr r2, [pc, #52] @ 32f0e4 │ │ │ │ ldr r1, [pc, #52] @ 32f0e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - ldrsheq pc, [pc], #-168 @ │ │ │ │ - strdeq r9, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r3, r3, r0, lsr #10 │ │ │ │ + rsbseq pc, pc, r8, lsr #22 │ │ │ │ + rsbeq r9, sl, r0, lsr #14 │ │ │ │ + rsbseq r3, r3, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f138 │ │ │ │ ldr r2, [pc, #52] @ 32f13c │ │ │ │ ldr r1, [pc, #52] @ 32f140 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r0, lsr #21 │ │ │ │ - @ instruction: 0x006a9698 │ │ │ │ - rsbseq r3, r3, r8, asr #9 │ │ │ │ + ldrsbeq pc, [pc], #-160 @ │ │ │ │ + rsbeq r9, sl, r8, asr #13 │ │ │ │ + ldrsheq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f190 │ │ │ │ ldr r2, [pc, #52] @ 32f194 │ │ │ │ ldr r1, [pc, #52] @ 32f198 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r8, asr #20 │ │ │ │ - rsbeq r9, sl, r0, asr #12 │ │ │ │ - rsbseq r3, r3, r0, ror r4 │ │ │ │ + rsbseq pc, pc, r8, ror sl @ │ │ │ │ + rsbeq r9, sl, r0, ror r6 │ │ │ │ + rsbseq r3, r3, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f1e8 │ │ │ │ ldr r2, [pc, #52] @ 32f1ec │ │ │ │ ldr r1, [pc, #52] @ 32f1f0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - ldrsheq pc, [pc], #-144 @ │ │ │ │ - rsbeq r9, sl, r8, ror #11 │ │ │ │ - rsbseq r3, r3, r8, lsl r4 │ │ │ │ + rsbseq pc, pc, r0, lsr #20 │ │ │ │ + rsbeq r9, sl, r8, lsl r6 │ │ │ │ + rsbseq r3, r3, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32f240 │ │ │ │ ldr r2, [pc, #52] @ 32f244 │ │ │ │ ldr r1, [pc, #52] @ 32f248 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - @ instruction: 0x007ff998 │ │ │ │ - @ instruction: 0x006a9590 │ │ │ │ - rsbseq r3, r3, r0, asr #7 │ │ │ │ + rsbseq pc, pc, r8, asr #19 │ │ │ │ + rsbeq r9, sl, r0, asr #11 │ │ │ │ + ldrsheq r3, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 32f29c │ │ │ │ ldr r2, [pc, #56] @ 32f2a0 │ │ │ │ ldr r1, [pc, #56] @ 32f2a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ - rsbseq pc, pc, r0, asr #18 │ │ │ │ - rsbeq r9, sl, r8, lsr r5 │ │ │ │ - rsbseq r3, r3, r8, ror #6 │ │ │ │ + rsbseq pc, pc, r0, ror r9 @ │ │ │ │ + rsbeq r9, sl, r8, ror #10 │ │ │ │ + @ instruction: 0x00733398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 32f3ac │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -236119,30 +236119,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 919708 │ │ │ │ + bl 919738 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 32f388 │ │ │ │ cmp r1, #0 │ │ │ │ beq 32f348 │ │ │ │ mov r0, r1 │ │ │ │ - bl 9122f0 │ │ │ │ + bl 912320 │ │ │ │ ldr r2, [pc, #112] @ 32f3c0 │ │ │ │ ldr r3, [pc, #96] @ 32f3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236157,22 +236157,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 2548b8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f348 │ │ │ │ - bl 9122f0 │ │ │ │ + bl 912320 │ │ │ │ b 32f348 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r8, ror #17 │ │ │ │ + rsbseq pc, pc, r8, lsl r9 @ │ │ │ │ addseq fp, r7, r0, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r3, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - strheq r9, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq r3, r3, r4, lsr #6 │ │ │ │ + rsbeq r9, sl, ip, ror #9 │ │ │ │ addseq fp, r7, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 32f52c │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -236189,15 +236189,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #276] @ 32f540 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -236238,15 +236238,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 919a14 │ │ │ │ + bl 919a44 │ │ │ │ ldr r2, [pc, #88] @ 32f548 │ │ │ │ ldr r3, [pc, #64] @ 32f534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236256,19 +236256,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, ip, asr #15 │ │ │ │ + ldrsheq pc, [pc], #-124 @ │ │ │ │ addseq fp, r7, r4, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r3, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, sl, r0, lsr #7 │ │ │ │ + rsbseq r3, r3, r8, lsl #4 │ │ │ │ + ldrdeq r9, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ addseq fp, r7, r8, ror #13 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq fp, r7, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -236288,15 +236288,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -236314,17 +236314,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 32f5c8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 910f58 │ │ │ │ + bl 910f88 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 910a10 │ │ │ │ + bl 910a40 │ │ │ │ ldr r2, [pc, #84] @ 32f67c │ │ │ │ ldr r3, [pc, #68] @ 32f670 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236335,19 +236335,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, pc, r4, asr #12 │ │ │ │ + rsbseq pc, pc, r4, ror r6 @ │ │ │ │ umullseq fp, r7, ip, r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r3, r3, ip, asr #32 │ │ │ │ - rsbeq r9, sl, r4, lsl r2 │ │ │ │ + rsbseq r3, r3, ip, ror r0 │ │ │ │ + rsbeq r9, sl, r4, asr #4 │ │ │ │ addseq fp, r7, ip, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 32f6f4 │ │ │ │ ldr r2, [pc, #92] @ 32f6f8 │ │ │ │ @@ -236355,32 +236355,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f6d8 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24b034 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq pc, pc, ip, lsl #10 │ │ │ │ - rsbeq r9, sl, r4, lsl #2 │ │ │ │ - rsbseq r2, r3, r4, lsr pc │ │ │ │ + rsbseq pc, pc, ip, lsr r5 @ │ │ │ │ + rsbeq r9, sl, r4, lsr r1 │ │ │ │ + rsbseq r2, r3, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f778 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f77c │ │ │ │ @@ -236388,32 +236388,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r8, lsl #9 │ │ │ │ - rsbeq r9, sl, r0, lsl #1 │ │ │ │ - ldrheq r2, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + ldrheq pc, [pc], #-72 @ │ │ │ │ + strheq r9, [sl], #-0 @ │ │ │ │ + rsbseq r2, r3, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f7fc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f800 │ │ │ │ @@ -236421,32 +236421,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r4, lsl #8 │ │ │ │ - strdeq r8, [sl], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r2, r3, ip, lsr #28 │ │ │ │ + rsbseq pc, pc, r4, lsr r4 @ │ │ │ │ + rsbeq r9, sl, ip, lsr #32 │ │ │ │ + rsbseq r2, r3, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f880 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f884 │ │ │ │ @@ -236454,32 +236454,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r0, lsl #7 │ │ │ │ - rsbeq r8, sl, r8, ror pc │ │ │ │ - rsbseq r2, r3, r8, lsr #27 │ │ │ │ + ldrheq pc, [pc], #-48 @ │ │ │ │ + rsbeq r8, sl, r8, lsr #31 │ │ │ │ + ldrsbeq r2, [r3], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f904 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f908 │ │ │ │ @@ -236487,32 +236487,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq pc, [pc], #-44 @ │ │ │ │ - strdeq r8, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - rsbseq r2, r3, r4, lsr #26 │ │ │ │ + rsbseq pc, pc, ip, lsr #6 │ │ │ │ + rsbeq r8, sl, r4, lsr #30 │ │ │ │ + rsbseq r2, r3, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32f988 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32f98c │ │ │ │ @@ -236520,32 +236520,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r8, ror r2 @ │ │ │ │ - rsbeq r8, sl, r0, ror lr │ │ │ │ - rsbseq r2, r3, r0, lsr #25 │ │ │ │ + rsbseq pc, pc, r8, lsr #5 │ │ │ │ + rsbeq r8, sl, r0, lsr #29 │ │ │ │ + ldrsbeq r2, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32fa0c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32fa10 │ │ │ │ @@ -236553,32 +236553,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq pc, [pc], #-20 @ │ │ │ │ - rsbeq r8, sl, ip, ror #27 │ │ │ │ - rsbseq r2, r3, ip, lsl ip │ │ │ │ + rsbseq pc, pc, r4, lsr #4 │ │ │ │ + rsbeq r8, sl, ip, lsl lr │ │ │ │ + rsbseq r2, r3, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32fa90 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32fa94 │ │ │ │ @@ -236586,32 +236586,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, r0, ror r1 @ │ │ │ │ - rsbeq r8, sl, r8, ror #26 │ │ │ │ - @ instruction: 0x00732b98 │ │ │ │ + rsbseq pc, pc, r0, lsr #3 │ │ │ │ + @ instruction: 0x006a8d98 │ │ │ │ + rsbseq r2, r3, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 32fb14 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 32fb18 │ │ │ │ @@ -236619,32 +236619,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 248d18 │ │ │ │ mov r0, r5 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, pc, ip, ror #1 │ │ │ │ - rsbeq r8, sl, r4, ror #25 │ │ │ │ - rsbseq r2, r3, r4, lsl fp │ │ │ │ + rsbseq pc, pc, ip, lsl r1 @ │ │ │ │ + rsbeq r8, sl, r4, lsl sp │ │ │ │ + rsbseq r2, r3, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 32fbb0 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -236653,15 +236653,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 524f40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fb90 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -236673,32 +236673,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, pc, r4, rrx │ │ │ │ - rsbseq r2, r3, r8, lsl #21 │ │ │ │ - rsbeq r8, sl, r8, asr ip │ │ │ │ + @ instruction: 0x007ff094 │ │ │ │ + ldrheq r2, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r8, sl, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 32fc74 │ │ │ │ ldr r2, [pc, #160] @ 32fc78 │ │ │ │ ldr r1, [pc, #160] @ 32fc7c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 248d18 │ │ │ │ @@ -236722,17 +236722,17 @@ │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 248d18 │ │ │ │ - ldrsbeq lr, [pc], #-240 @ │ │ │ │ - rsbeq r8, sl, r8, asr #23 │ │ │ │ - ldrsheq r2, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq pc, pc, r0 │ │ │ │ + strdeq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r2, r3, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 32fd84 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -236741,15 +236741,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 32fd8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #196] @ 32fd90 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fd34 │ │ │ │ @@ -236781,30 +236781,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, pc, r0, lsl pc @ │ │ │ │ - rsbseq r2, r3, ip, lsr #18 │ │ │ │ - strdeq r8, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r6, r3, r4, asr #27 │ │ │ │ - rsbeq sp, fp, r4, asr r4 │ │ │ │ - rsbeq sp, fp, r8, asr #6 │ │ │ │ - rsbeq sp, fp, ip, ror r2 │ │ │ │ + rsbseq lr, pc, r0, asr #30 │ │ │ │ + rsbseq r2, r3, ip, asr r9 │ │ │ │ + rsbeq r8, sl, ip, lsr #22 │ │ │ │ + ldrsheq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, fp, r4, lsl #9 │ │ │ │ + rsbeq sp, fp, r8, ror r3 │ │ │ │ + rsbeq sp, fp, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 32ff1c │ │ │ │ ldr ip, [pc, #356] @ 32ff20 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -236831,39 +236831,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9192f4 │ │ │ │ + bl 919324 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fec8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe94 │ │ │ │ mov r1, r4 │ │ │ │ bl 535fe4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fe90 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 912294 │ │ │ │ + bl 9122c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 32fed4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32feb8 │ │ │ │ mov r1, r4 │ │ │ │ bl 535fe4 │ │ │ │ @@ -236873,15 +236873,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32e200 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 249738 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #92] @ 32ff38 │ │ │ │ ldr r3, [pc, #64] @ 32ff20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -236896,17 +236896,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, ip, asr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r7, r4, lsr sp │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - @ instruction: 0x006a8998 │ │ │ │ - @ instruction: 0x007fed9c │ │ │ │ - rsbseq r2, r3, r8, asr #15 │ │ │ │ + rsbeq r8, sl, r8, asr #19 │ │ │ │ + rsbseq lr, pc, ip, asr #27 │ │ │ │ + ldrsheq r2, [r3], #-120 @ 0xffffff88 @ │ │ │ │ addseq sl, r7, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 3301d0 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -236923,15 +236923,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -237047,15 +237047,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 919708 │ │ │ │ + bl 919738 │ │ │ │ ldr r2, [pc, #88] @ 3301ec │ │ │ │ ldr r3, [pc, #64] @ 3301d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237065,19 +237065,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r4, asr ip @ │ │ │ │ + rsbseq lr, pc, r4, lsl #25 │ │ │ │ addseq sl, r7, ip, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, r3, r0, ror #12 │ │ │ │ - rsbeq r8, sl, r8, lsr #16 │ │ │ │ + @ instruction: 0x00732690 │ │ │ │ + rsbeq r8, sl, r8, asr r8 │ │ │ │ addseq sl, r7, r8, lsr #22 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq sl, r7, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -237097,24 +237097,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 330468 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 24b244 │ │ │ │ @@ -237140,20 +237140,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 330478 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7596e4 │ │ │ │ + bl 759714 │ │ │ │ ldr r2, [pc, #372] @ 33047c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759f48 │ │ │ │ + bl 759f78 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -237204,56 +237204,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 33048c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 7596e4 │ │ │ │ + bl 759714 │ │ │ │ ldr r2, [pc, #136] @ 330490 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 330494 │ │ │ │ - bl 759f48 │ │ │ │ + bl 759f78 │ │ │ │ ldr r3, [pc, #120] @ 330498 │ │ │ │ ldr r2, [pc, #120] @ 33049c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759570 │ │ │ │ + bl 7595a0 │ │ │ │ ldr r2, [pc, #96] @ 3304a0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 759f48 │ │ │ │ + bl 759f78 │ │ │ │ b 3302b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, pc, r0, lsr #19 │ │ │ │ + ldrsbeq lr, [pc], #-144 @ │ │ │ │ @ instruction: 0x0097a8f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, sl, r0, lsl #11 │ │ │ │ - ldrheq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq r8, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r2, r3, r0, ror #7 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - rsbeq ip, fp, r4, ror #28 │ │ │ │ + @ instruction: 0x006bce94 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - rsbeq ip, fp, r8, asr #28 │ │ │ │ + rsbeq ip, fp, r8, ror lr │ │ │ │ addseq sl, r7, r0, lsl #15 │ │ │ │ - ldrdeq ip, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq ip, fp, ip, lsl #26 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - strheq ip, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq ip, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq ip, fp, ip, ror #25 │ │ │ │ + rsbeq ip, fp, ip, lsl #26 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - ldrdeq ip, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq ip, fp, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 330850 │ │ │ │ ldr ip, [pc, #916] @ 330854 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -237283,32 +237283,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 919a14 │ │ │ │ + bl 919a44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 330644 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 33086c │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -237349,18 +237349,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 33063c │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 91234c │ │ │ │ + bl 91237c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #536] @ 330870 │ │ │ │ ldr r3, [pc, #504] @ 330854 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -237412,15 +237412,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 330880 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330640 │ │ │ │ ldr r1, [pc, #308] @ 330884 │ │ │ │ ldr r3, [pc, #308] @ 330888 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 33088c │ │ │ │ @@ -237430,28 +237430,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 330890 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330640 │ │ │ │ ldr r3, [pc, #252] @ 330894 │ │ │ │ ldr ip, [pc, #252] @ 330898 │ │ │ │ ldr r1, [pc, #252] @ 33089c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 3308a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330640 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 3308a4 │ │ │ │ ldr r1, [pc, #212] @ 3308a8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237460,15 +237460,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 3308b0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330640 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 3308b4 │ │ │ │ ldr r1, [pc, #160] @ 3308b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -237477,46 +237477,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 3308c0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 330640 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r7, r8, asr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r7, r0, lsr r6 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq lr, pc, r0, lsr #13 │ │ │ │ - @ instruction: 0x006a8298 │ │ │ │ - rsbseq r2, r3, r4, asr #1 │ │ │ │ + ldrsbeq lr, [pc], #-96 @ │ │ │ │ + rsbeq r8, sl, r8, asr #5 │ │ │ │ + ldrsheq r2, [r3], #-4 @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x0097a4bc │ │ │ │ - rsbeq ip, fp, ip, lsl #21 │ │ │ │ - @ instruction: 0x007fe490 │ │ │ │ - @ instruction: 0x006bc894 │ │ │ │ + strheq ip, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq lr, pc, r0, asr #9 │ │ │ │ + rsbeq ip, fp, r4, asr #17 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - rsbeq ip, fp, r0, asr sl │ │ │ │ - rsbseq lr, pc, ip, asr #8 │ │ │ │ - rsbeq ip, fp, ip, asr #16 │ │ │ │ + rsbeq ip, fp, r0, lsl #21 │ │ │ │ + rsbseq lr, pc, ip, ror r4 @ │ │ │ │ + rsbeq ip, fp, ip, ror r8 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - rsbseq lr, pc, r8, lsl #8 │ │ │ │ - rsbeq ip, fp, r0, lsr #22 │ │ │ │ - rsbeq ip, fp, r8, lsl r8 │ │ │ │ + rsbseq lr, pc, r8, lsr r4 @ │ │ │ │ + rsbeq ip, fp, r0, asr fp │ │ │ │ + rsbeq ip, fp, r8, asr #16 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq ip, fp, r0, lsl #20 │ │ │ │ - ldrdeq ip, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq lr, pc, r8, asr #7 │ │ │ │ + rsbeq ip, fp, r0, lsr sl │ │ │ │ + rsbeq ip, fp, ip, lsl #16 │ │ │ │ + ldrsheq lr, [pc], #-56 @ │ │ │ │ muleq r0, r3, r2 │ │ │ │ - rsbeq ip, fp, r4, lsr #20 │ │ │ │ - @ instruction: 0x006bc798 │ │ │ │ - rsbseq lr, pc, r4, lsl #7 │ │ │ │ + rsbeq ip, fp, r4, asr sl │ │ │ │ + rsbeq ip, fp, r8, asr #15 │ │ │ │ + ldrheq lr, [pc], #-52 @ │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 003308c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237544,27 +237544,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 3309c0 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3309a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ - bl 754c38 │ │ │ │ + bl 754c2c │ │ │ │ + bl 754c68 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3309a8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754420 │ │ │ │ + bl 754450 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 330964 │ │ │ │ @@ -237577,31 +237577,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r8, fp, ip, lsl #20 │ │ │ │ + rsbeq r8, fp, ip, lsr sl │ │ │ │ │ │ │ │ 003309c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754c68 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 330a34 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 754420 │ │ │ │ + bl 754450 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3309f0 │ │ │ │ @@ -237622,25 +237622,25 @@ │ │ │ │ 00330a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #300] @ 330b9c │ │ │ │ ldr r2, [pc, #300] @ 330ba0 │ │ │ │ ldr r1, [pc, #300] @ 330ba4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 330b78 │ │ │ │ @@ -237669,15 +237669,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 24b064 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 330b28 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 24b244 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -237700,38 +237700,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, pc, r4, lsr r1 @ │ │ │ │ - rsbeq r7, sl, r0, lsr sp │ │ │ │ - rsbseq r1, r3, r0, ror #22 │ │ │ │ + rsbseq lr, pc, r4, ror #2 │ │ │ │ + rsbeq r7, sl, r0, ror #26 │ │ │ │ + @ instruction: 0x00731b90 │ │ │ │ │ │ │ │ 00330ba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 331208 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #1584] @ 33120c │ │ │ │ ldr r1, [pc, #1584] @ 331210 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 331188 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3311ec │ │ │ │ @@ -237947,40 +237947,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 331220 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 330f10 │ │ │ │ ldr r3, [pc, #676] @ 331224 │ │ │ │ ldr ip, [pc, #676] @ 331228 │ │ │ │ ldr r1, [pc, #676] @ 33122c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 331230 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 330f10 │ │ │ │ ldr r3, [pc, #644] @ 331234 │ │ │ │ ldr ip, [pc, #644] @ 331238 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 33123c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -237992,15 +237992,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 33124c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238012,15 +238012,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33125c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238032,15 +238032,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 33126c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238052,15 +238052,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238072,15 +238072,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 331288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -238089,80 +238089,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 331290 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 331294 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 330f10 │ │ │ │ ldr r3, [pc, #224] @ 331298 │ │ │ │ ldr r4, [pc, #224] @ 33129c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 3312a0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 3312a4 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 330f10 │ │ │ │ ldr r1, [pc, #180] @ 3312a8 │ │ │ │ ldr r0, [pc, #180] @ 3312ac │ │ │ │ ldr r2, [pc, #180] @ 3312b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsbeq sp, [pc], #-252 @ │ │ │ │ - rsbeq r7, sl, r8, asr #23 │ │ │ │ - ldrsheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sp, pc, r8, asr ip @ │ │ │ │ - strheq ip, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq ip, fp, r0, rrx │ │ │ │ + rsbseq lr, pc, ip │ │ │ │ + strdeq r7, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r3, r4, lsr #20 │ │ │ │ + rsbseq sp, pc, r8, lsl #25 │ │ │ │ + rsbeq ip, fp, r4, ror #9 │ │ │ │ + @ instruction: 0x006bc090 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - rsbseq sp, pc, r0, lsr #24 │ │ │ │ - @ instruction: 0x006bc39c │ │ │ │ - rsbeq ip, fp, r4, lsr r0 │ │ │ │ + rsbseq sp, pc, r0, asr ip @ │ │ │ │ + rsbeq ip, fp, ip, asr #7 │ │ │ │ + rsbeq ip, fp, r4, rrx │ │ │ │ muleq r0, sp, r3 │ │ │ │ - rsbseq sp, pc, ip, ror #23 │ │ │ │ - rsbeq ip, fp, r8, ror r3 │ │ │ │ - rsbeq ip, fp, r4 │ │ │ │ - @ instruction: 0x007fdb9c │ │ │ │ - rsbeq ip, fp, r4, asr #6 │ │ │ │ - strheq fp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sp, pc, ip, lsl ip @ │ │ │ │ + rsbeq ip, fp, r8, lsr #7 │ │ │ │ + rsbeq ip, fp, r4, lsr r0 │ │ │ │ + rsbseq sp, pc, ip, asr #23 │ │ │ │ + rsbeq ip, fp, r4, ror r3 │ │ │ │ + rsbeq fp, fp, r0, ror #31 │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - rsbseq sp, pc, ip, asr #22 │ │ │ │ - rsbeq ip, fp, r0, lsl r3 │ │ │ │ - rsbeq fp, fp, r0, ror #30 │ │ │ │ + rsbseq sp, pc, ip, ror fp @ │ │ │ │ + rsbeq ip, fp, r0, asr #6 │ │ │ │ + @ instruction: 0x006bbf90 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - ldrsheq sp, [pc], #-172 @ │ │ │ │ - ldrdeq ip, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq fp, fp, r0, lsl pc │ │ │ │ + rsbseq sp, pc, ip, lsr #22 │ │ │ │ + rsbeq ip, fp, ip, lsl #6 │ │ │ │ + rsbeq fp, fp, r0, asr #30 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbseq sp, pc, ip, lsr #21 │ │ │ │ - rsbeq ip, fp, r8, lsr #5 │ │ │ │ - rsbeq fp, fp, r4, asr #29 │ │ │ │ - rsbseq sp, pc, ip, asr sl @ │ │ │ │ - rsbeq ip, fp, r4, ror r2 │ │ │ │ - rsbeq fp, fp, r0, ror lr │ │ │ │ + ldrsbeq sp, [pc], #-172 @ │ │ │ │ + ldrdeq ip, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ + strdeq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sp, pc, ip, lsl #21 │ │ │ │ + rsbeq ip, fp, r4, lsr #5 │ │ │ │ + rsbeq fp, fp, r0, lsr #29 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - rsbeq ip, fp, ip, asr #2 │ │ │ │ - rsbeq fp, fp, ip, lsr #28 │ │ │ │ + rsbeq ip, fp, ip, ror r1 │ │ │ │ + rsbeq fp, fp, ip, asr lr │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - rsbseq sp, pc, r4, ror #19 │ │ │ │ - rsbeq ip, fp, r4, lsl r2 │ │ │ │ - strdeq fp, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sp, pc, r4, lsl sl @ │ │ │ │ + rsbeq ip, fp, r4, asr #4 │ │ │ │ + rsbeq fp, fp, r0, lsr #28 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - rsbeq fp, fp, ip, asr #27 │ │ │ │ - rsbeq ip, fp, r0, lsl r1 │ │ │ │ + strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq ip, fp, r0, asr #2 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003312b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238170,25 +238170,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 331304 │ │ │ │ ldr r2, [pc, #52] @ 331308 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75963c │ │ │ │ + bl 75966c │ │ │ │ ldr r2, [pc, #28] @ 33130c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 75a11c │ │ │ │ - rsbeq pc, sl, r0, asr #22 │ │ │ │ + b 75a14c │ │ │ │ + rsbeq pc, sl, r0, ror fp @ │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - rsbeq ip, fp, ip, asr #2 │ │ │ │ + rsbeq ip, fp, ip, ror r1 │ │ │ │ │ │ │ │ 00331310 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331318 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -238228,22 +238228,22 @@ │ │ │ │ bl 58e44c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 3313b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ - rsbeq ip, fp, r4, asr #1 │ │ │ │ + strdeq ip, [fp], #-4 @ │ │ │ │ │ │ │ │ 003313bc : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3313d4 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -238282,23 +238282,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #2840] @ 331f88 │ │ │ │ ldr r1, [pc, #2840] @ 331f8c │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 5c8a48 │ │ │ │ ldr r3, [pc, #2804] @ 331f90 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -238312,15 +238312,15 @@ │ │ │ │ beq 331720 │ │ │ │ ldr r3, [pc, #2764] @ 331f98 │ │ │ │ ldr r1, [pc, #2764] @ 331f9c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 757724 │ │ │ │ + bl 757754 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 3317cc │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331510 │ │ │ │ mov r0, r4 │ │ │ │ @@ -238333,42 +238333,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 33177c │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331608 │ │ │ │ ldr r7, [pc, #2672] @ 331fa0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 331fa4 │ │ │ │ ldr r1, [pc, #2660] @ 331fa8 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 754c38 │ │ │ │ + bl 754c68 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3315b8 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 331598 │ │ │ │ b 331f3c │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331d14 │ │ │ │ mov r0, r9 │ │ │ │ - bl 754420 │ │ │ │ + bl 754450 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331588 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 331d14 │ │ │ │ ldr r5, [pc, #2540] @ 331fac │ │ │ │ @@ -238377,77 +238377,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ cmp r0, #0 │ │ │ │ beq 331f58 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 331608 │ │ │ │ ldr r0, [pc, #2488] @ 331fb8 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331688 │ │ │ │ ldr r0, [pc, #2464] @ 331fbc │ │ │ │ ldr r2, [pc, #2464] @ 331fc0 │ │ │ │ ldr r1, [pc, #2464] @ 331fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 331fc8 │ │ │ │ ldr r1, [pc, #2428] @ 331fcc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 331fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7540f4 │ │ │ │ + bl 754124 │ │ │ │ ldr r1, [pc, #2400] @ 331fd4 │ │ │ │ ldr r0, [pc, #2400] @ 331fd8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7540f4 │ │ │ │ + bl 754124 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #2372] @ 331fdc │ │ │ │ ldr r2, [pc, #2372] @ 331fe0 │ │ │ │ ldr r1, [pc, #2372] @ 331fe4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 331fe8 │ │ │ │ - bl 754968 │ │ │ │ - bl 72cf34 │ │ │ │ + bl 754998 │ │ │ │ + bl 72cf64 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 74ea3c │ │ │ │ + bl 74ea6c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #2312] @ 331fec │ │ │ │ ldr r3, [pc, #2192] @ 331f78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238466,17 +238466,17 @@ │ │ │ │ beq 3314ec │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3314ec │ │ │ │ bl 332c34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3314ec │ │ │ │ - bl 758c40 │ │ │ │ + bl 758c70 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 755fec │ │ │ │ + bl 75601c │ │ │ │ cmp r0, #0 │ │ │ │ bne 331e00 │ │ │ │ ldr r3, [pc, #2192] @ 331ff0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -238495,46 +238495,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 331ff8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 331ffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3316dc │ │ │ │ ldr r3, [pc, #2092] @ 332000 │ │ │ │ ldr ip, [pc, #2092] @ 332004 │ │ │ │ ldr r1, [pc, #2092] @ 332008 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 33200c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3317bc │ │ │ │ mov r0, #0 │ │ │ │ bl 2491c8 │ │ │ │ ldr r7, [pc, #2052] @ 332010 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #2036] @ 332014 │ │ │ │ ldr r1, [pc, #2036] @ 332018 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -238697,25 +238697,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 2488bc │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 331510 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #1364] @ 332040 │ │ │ │ ldr r2, [pc, #1364] @ 332044 │ │ │ │ ldr r1, [pc, #1364] @ 332048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 33203c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -238780,18 +238780,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2494bc │ │ │ │ b 331980 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 332050 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r0, [pc, #1052] @ 332054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ b 331ac4 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 331aa0 │ │ │ │ mov r1, #0 │ │ │ │ b 331c74 │ │ │ │ @@ -238810,15 +238810,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 331c58 │ │ │ │ ldr r0, [pc, #952] @ 332058 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r1, [pc, #932] @ 33205c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2494bc │ │ │ │ b 331a48 │ │ │ │ @@ -238839,69 +238839,69 @@ │ │ │ │ b 3319c4 │ │ │ │ ldr r1, [pc, #868] @ 33206c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2494bc │ │ │ │ b 331998 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 701258 │ │ │ │ + bl 701288 │ │ │ │ ldr r3, [pc, #844] @ 332070 │ │ │ │ ldr ip, [pc, #844] @ 332074 │ │ │ │ ldr r1, [pc, #844] @ 332078 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 33207c │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 331e4c │ │ │ │ ldr r1, [pc, #792] @ 332080 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 331de4 │ │ │ │ ldr sl, [pc, #764] @ 332084 │ │ │ │ ldr r9, [pc, #764] @ 332088 │ │ │ │ ldr r7, [pc, #764] @ 33208c │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 701258 │ │ │ │ + bl 701288 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 331d9c │ │ │ │ ldr r1, [pc, #676] @ 332090 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ mov r0, fp │ │ │ │ bl 248d18 │ │ │ │ b 3317bc │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 332094 │ │ │ │ ldr r2, [pc, #648] @ 332098 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -238909,29 +238909,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 3320a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [pc, #616] @ 3320a4 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ b 3317bc │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 701258 │ │ │ │ + bl 701288 │ │ │ │ ldr r1, [pc, #588] @ 3320a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ b 331df4 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -238959,22 +238959,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 331bdc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 3320b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r1, [pc, #396] @ 3320b4 │ │ │ │ ldr r0, [pc, #396] @ 3320b8 │ │ │ │ ldr r2, [pc, #396] @ 3320bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -238994,113 +238994,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r9, r7, r4, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009796dc │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq sp, pc, r8, asr #14 │ │ │ │ - rsbeq r7, sl, r8, lsr r3 │ │ │ │ - rsbseq r1, r3, r8, ror #2 │ │ │ │ + rsbseq sp, pc, r8, ror r7 @ │ │ │ │ + rsbeq r7, sl, r8, ror #6 │ │ │ │ + @ instruction: 0x00731198 │ │ │ │ andeq r1, r0, r0, ror #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq sl, r4, r4, ror ip │ │ │ │ - rsbseq sp, pc, r4, ror r6 @ │ │ │ │ - rsbeq r7, sl, r8, ror #4 │ │ │ │ - @ instruction: 0x00731098 │ │ │ │ - rsbseq sp, pc, r4, ror #11 │ │ │ │ - rsbeq r7, sl, r0, lsr r2 │ │ │ │ - ldrheq r5, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, r4, r4, lsr #25 │ │ │ │ + rsbseq sp, pc, r4, lsr #13 │ │ │ │ + @ instruction: 0x006a7298 │ │ │ │ + rsbseq r1, r3, r8, asr #1 │ │ │ │ + rsbseq sp, pc, r4, lsl r6 @ │ │ │ │ + rsbeq r7, sl, r0, ror #4 │ │ │ │ + rsbseq r5, r3, r0, ror #9 │ │ │ │ + rsbeq ip, fp, r0, lsl r3 │ │ │ │ + ldrheq sp, [pc], #-88 @ │ │ │ │ + strheq r7, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r0, r3, r4, ror #31 │ │ │ │ + rsbseq r7, r4, ip, lsl #14 │ │ │ │ rsbeq ip, fp, r0, ror #5 │ │ │ │ - rsbseq sp, pc, r8, lsl #11 │ │ │ │ - rsbeq r7, sl, r4, lsl #3 │ │ │ │ - ldrheq r0, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - ldrsbeq r7, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - strheq ip, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r6, fp, r8, lsl #30 │ │ │ │ - @ instruction: 0x006bc298 │ │ │ │ - rsbeq r6, fp, ip, lsl r5 │ │ │ │ - rsbseq sp, pc, ip, lsl #10 │ │ │ │ - rsbeq fp, fp, ip, lsl r9 │ │ │ │ - rsbseq r0, r5, r4, asr fp │ │ │ │ + rsbeq r6, fp, r8, lsr pc │ │ │ │ + rsbeq ip, fp, r8, asr #5 │ │ │ │ + rsbeq r6, fp, ip, asr #10 │ │ │ │ + rsbseq sp, pc, ip, lsr r5 @ │ │ │ │ + rsbeq fp, fp, ip, asr #18 │ │ │ │ + rsbseq r0, r5, r4, lsl #23 │ │ │ │ muleq r0, r3, r6 │ │ │ │ addseq r9, r7, r0, lsr r4 │ │ │ │ strdeq fp, [r4], r0 @ │ │ │ │ - strdeq fp, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq fp, fp, ip, lsl r8 │ │ │ │ + rsbeq fp, fp, ip, lsr #26 │ │ │ │ + rsbeq fp, fp, ip, asr #16 │ │ │ │ andeq r0, r0, fp, asr #12 │ │ │ │ - rsbseq sp, pc, ip, asr #7 │ │ │ │ - rsbeq fp, fp, ip, ror #25 │ │ │ │ - rsbeq fp, fp, r0, ror #15 │ │ │ │ + ldrsheq sp, [pc], #-60 @ │ │ │ │ + rsbeq fp, fp, ip, lsl sp │ │ │ │ + rsbeq fp, fp, r0, lsl r8 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ - rsbseq sp, pc, r0, lsr #7 │ │ │ │ - rsbeq r6, sl, r8, lsl #31 │ │ │ │ - ldrheq r0, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq fp, fp, r8, ror #27 │ │ │ │ - rsbseq lr, r4, ip, lsl #18 │ │ │ │ - rsbeq r1, fp, r4, lsl #7 │ │ │ │ - @ instruction: 0x006bbc94 │ │ │ │ - rsbeq fp, fp, r8, ror ip │ │ │ │ - rsbeq fp, fp, r0, ror #24 │ │ │ │ - rsbeq fp, fp, r4, asr #24 │ │ │ │ - rsbeq fp, fp, r8, lsr #24 │ │ │ │ + ldrsbeq sp, [pc], #-48 @ │ │ │ │ + strheq r6, [sl], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r0, r3, r8, ror #27 │ │ │ │ + rsbeq fp, fp, r8, lsl lr │ │ │ │ + rsbseq lr, r4, ip, lsr r9 │ │ │ │ + strheq r1, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq fp, fp, r4, asr #25 │ │ │ │ + rsbeq fp, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x006bbc90 │ │ │ │ + rsbeq fp, fp, r4, ror ip │ │ │ │ + rsbeq fp, fp, r8, asr ip │ │ │ │ muleq r0, r0, sp │ │ │ │ - ldrheq sp, [pc], #-8 @ │ │ │ │ - strheq r6, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r0, r3, r4, ror #21 │ │ │ │ - rsbeq fp, fp, r4, lsl sl │ │ │ │ - rsbeq fp, fp, r4, ror #21 │ │ │ │ - rsbeq fp, fp, r4, lsl #22 │ │ │ │ - strdeq fp, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x006b0f9c │ │ │ │ - rsbeq r0, fp, r8, lsl #31 │ │ │ │ - rsbeq r0, fp, r4, ror pc │ │ │ │ - rsbeq r0, fp, r0, ror #30 │ │ │ │ - rsbeq r0, fp, ip, asr #30 │ │ │ │ - rsbseq ip, pc, ip, ror lr @ │ │ │ │ - rsbeq fp, fp, r0, ror #22 │ │ │ │ - rsbeq fp, fp, ip, lsl #5 │ │ │ │ + rsbseq sp, pc, r8, ror #1 │ │ │ │ + rsbeq r6, sl, r4, ror #25 │ │ │ │ + rsbseq r0, r3, r4, lsl fp │ │ │ │ + rsbeq fp, fp, r4, asr #20 │ │ │ │ + rsbeq fp, fp, r4, lsl fp │ │ │ │ + rsbeq fp, fp, r4, lsr fp │ │ │ │ + rsbeq fp, fp, r8, lsr #20 │ │ │ │ + rsbeq r0, fp, ip, asr #31 │ │ │ │ + strheq r0, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r0, fp, r4, lsr #31 │ │ │ │ + @ instruction: 0x006b0f90 │ │ │ │ + rsbeq r0, fp, ip, ror pc │ │ │ │ + rsbseq ip, pc, ip, lsr #29 │ │ │ │ + @ instruction: 0x006bbb90 │ │ │ │ + strheq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ - rsbeq fp, fp, r4, asr fp │ │ │ │ - rsbseq lr, r4, ip, lsr #8 │ │ │ │ - rsbeq r0, fp, r0, asr #29 │ │ │ │ - ldrsheq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, fp, r8, lsl #2 │ │ │ │ - @ instruction: 0x007fcd90 │ │ │ │ - strdeq fp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x006bb198 │ │ │ │ + rsbeq fp, fp, r4, lsl #23 │ │ │ │ + rsbseq lr, r4, ip, asr r4 │ │ │ │ + strdeq r0, [fp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sp, r2, r0, lsr #6 │ │ │ │ + rsbseq r1, fp, r8, lsr r1 │ │ │ │ + rsbseq ip, pc, r0, asr #27 │ │ │ │ + rsbeq fp, fp, r4, lsr #14 │ │ │ │ + rsbeq fp, fp, r8, asr #3 │ │ │ │ andeq r0, r0, fp, asr r6 │ │ │ │ - rsbeq fp, fp, r0, lsr r7 │ │ │ │ - rsbeq fp, fp, r8, asr #20 │ │ │ │ - rsbeq fp, fp, ip, ror #17 │ │ │ │ - ldrdeq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - @ instruction: 0x006bb098 │ │ │ │ - ldrdeq fp, [fp], #-100 @ 0xffffff9c @ │ │ │ │ - muleq r0, r9, r5 │ │ │ │ - rsbeq fp, fp, ip, ror r0 │ │ │ │ + rsbeq fp, fp, r0, ror #14 │ │ │ │ + rsbeq fp, fp, r8, ror sl │ │ │ │ rsbeq fp, fp, ip, lsl r9 │ │ │ │ + rsbeq fp, fp, r0, lsl #16 │ │ │ │ + rsbeq fp, fp, r8, asr #1 │ │ │ │ + rsbeq fp, fp, r4, lsl #14 │ │ │ │ + muleq r0, r9, r5 │ │ │ │ + rsbeq fp, fp, ip, lsr #1 │ │ │ │ + rsbeq fp, fp, ip, asr #18 │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - rsbeq fp, fp, r0, rrx │ │ │ │ - rsbeq fp, fp, ip, ror #18 │ │ │ │ + @ instruction: 0x006bb090 │ │ │ │ + @ instruction: 0x006bb99c │ │ │ │ andeq r0, r0, r5, lsr r6 │ │ │ │ │ │ │ │ 003320d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 332138 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 99aff8 │ │ │ │ + bl 99b028 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74ea18 │ │ │ │ + bl 74ea48 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -239108,15 +239108,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ adceq sl, r4, r0, ror #14 │ │ │ │ │ │ │ │ 0033213c : │ │ │ │ - b 99b028 │ │ │ │ + b 99b058 │ │ │ │ │ │ │ │ 00332140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 332238 │ │ │ │ @@ -239141,22 +239141,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 3380b4 │ │ │ │ ldr r4, [pc, #144] @ 332248 │ │ │ │ mov r0, #5 │ │ │ │ - bl 74ea3c │ │ │ │ + bl 74ea6c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 74db34 │ │ │ │ + bl 74db64 │ │ │ │ bl 339644 │ │ │ │ bl 33846c │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 99b064 │ │ │ │ + bl 99b094 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 332204 │ │ │ │ ldr r3, [pc, #80] @ 332240 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -239188,58 +239188,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 332308 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3322cc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #128] @ 33230c │ │ │ │ ldr r2, [pc, #128] @ 332310 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 332300 │ │ │ │ ldr r1, [pc, #64] @ 332314 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 3322e4 │ │ │ │ - rsbseq fp, sl, r8, ror #13 │ │ │ │ - rsbseq ip, pc, r8, ror #21 │ │ │ │ - rsbeq ip, fp, r4, lsr r1 │ │ │ │ + rsbseq fp, sl, r8, lsl r7 │ │ │ │ + rsbseq ip, pc, r8, lsl fp @ │ │ │ │ + rsbeq ip, fp, r4, ror #2 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 332324 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, r9, r0, lsl #28 │ │ │ │ │ │ │ │ 00332328 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -239252,25 +239252,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 757bac │ │ │ │ + bl 757bdc │ │ │ │ ldr r1, [pc, #160] @ 332418 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3323dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #124] @ 33241c │ │ │ │ ldr r3, [pc, #112] @ 332414 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239290,42 +239290,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332398 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009787d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ addseq r8, r7, r4, ror r7 │ │ │ │ - rsbseq ip, pc, r8, lsl #19 │ │ │ │ - rsbeq ip, fp, r4 │ │ │ │ - rsbeq fp, fp, ip, ror #31 │ │ │ │ + ldrheq ip, [pc], #-152 @ │ │ │ │ + rsbeq ip, fp, r4, lsr r0 │ │ │ │ + rsbeq ip, fp, ip, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 332438 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, r9, r0, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3324d4 │ │ │ │ ldr r2, [pc, #128] @ 3324d8 │ │ │ │ ldr r1, [pc, #128] @ 3324dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #100] @ 3324e0 │ │ │ │ ldr r1, [pc, #100] @ 3324e4 │ │ │ │ ldr ip, [pc, #100] @ 3324e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -239342,20 +239342,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, pc, ip, lsr r9 @ │ │ │ │ - rsbeq r6, sl, r8, asr #6 │ │ │ │ - rsbseq r0, r3, r8, ror r1 │ │ │ │ + rsbseq ip, pc, ip, ror #18 │ │ │ │ + rsbeq r6, sl, r8, ror r3 │ │ │ │ + rsbseq r0, r3, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - rsbeq fp, fp, r8, lsl #31 │ │ │ │ - rsbseq r5, r5, ip, ror #5 │ │ │ │ + strheq fp, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r5, r5, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -239363,42 +239363,42 @@ │ │ │ │ beq 33251c │ │ │ │ bl 2541e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33257c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 332540 │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 332568 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 332590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #16] @ 332594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ + strdeq fp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ rsbeq fp, fp, ip, asr #29 │ │ │ │ - @ instruction: 0x006bbe9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 332ac0 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -239412,24 +239412,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #1236] @ 332acc │ │ │ │ ldr r2, [pc, #1236] @ 332ad0 │ │ │ │ ldr r1, [pc, #1236] @ 332ad4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -239497,15 +239497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3327a4 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3329fc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -239521,15 +239521,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #836] @ 332af0 │ │ │ │ ldr r3, [pc, #792] @ 332ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239568,38 +239568,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3328c4 │ │ │ │ ldr r7, [pc, #680] @ 332afc │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 758d0c │ │ │ │ + bl 758d3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 332a40 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 755244 │ │ │ │ + bl 755274 │ │ │ │ ldr r1, [pc, #644] @ 332b00 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757724 │ │ │ │ + bl 757754 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 332b04 │ │ │ │ ldr r2, [pc, #616] @ 332b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 332b0c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -239610,28 +239610,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 3327a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3327a4 │ │ │ │ ldr r3, [pc, #508] @ 332b10 │ │ │ │ ldr ip, [pc, #508] @ 332b14 │ │ │ │ ldr r1, [pc, #508] @ 332b18 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3327a4 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 332998 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -239643,15 +239643,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3327a4 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 332960 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -239669,118 +239669,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 332838 │ │ │ │ ldr r0, [pc, #320] @ 332b2c │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 332838 │ │ │ │ ldr r3, [pc, #300] @ 332b30 │ │ │ │ ldr ip, [pc, #300] @ 332b34 │ │ │ │ ldr r1, [pc, #300] @ 332b38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3327a4 │ │ │ │ ldr r0, [pc, #264] @ 332b3c │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 3327a4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 332b40 │ │ │ │ ldr ip, [pc, #244] @ 332b44 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 332b48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3327a4 │ │ │ │ ldr r3, [pc, #204] @ 332b4c │ │ │ │ ldr r0, [pc, #204] @ 332b50 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 332b54 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [pc, #168] @ 332b58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9984bc │ │ │ │ + bl 9984ec │ │ │ │ b 3327a4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r7, r0, ror #10 │ │ │ │ addseq r8, r7, r0, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq ip, [pc], #-120 @ │ │ │ │ - rsbeq r6, sl, ip, lsr #3 │ │ │ │ - ldrsbeq pc, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x007fc690 │ │ │ │ - @ instruction: 0x006bbe90 │ │ │ │ - rsbeq fp, fp, r8, ror #26 │ │ │ │ - rsbseq ip, pc, r4, lsr r6 @ │ │ │ │ - rsbeq fp, fp, r8, lsr #26 │ │ │ │ - rsbeq fp, fp, r0, lsl sp │ │ │ │ + rsbseq ip, pc, r8, ror #15 │ │ │ │ + ldrdeq r6, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r0, r3, r8 │ │ │ │ + rsbseq ip, pc, r0, asr #13 │ │ │ │ + rsbeq fp, fp, r0, asr #29 │ │ │ │ + @ instruction: 0x006bbd98 │ │ │ │ + rsbseq ip, pc, r4, ror #12 │ │ │ │ + rsbeq fp, fp, r8, asr sp │ │ │ │ + rsbeq fp, fp, r0, asr #26 │ │ │ │ addseq r8, r7, r8, ror #6 │ │ │ │ adceq sl, r4, ip, rrx │ │ │ │ adceq sl, r4, r0, asr #32 │ │ │ │ - rsbeq r2, fp, r4, lsl sl │ │ │ │ - rsbseq r9, r4, r8, asr #17 │ │ │ │ - rsbseq ip, pc, r8, lsl r5 @ │ │ │ │ - rsbeq fp, fp, r0, asr #28 │ │ │ │ + rsbeq r2, fp, r4, asr #20 │ │ │ │ + ldrsheq r9, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, pc, r8, asr #10 │ │ │ │ + rsbeq fp, fp, r0, ror lr │ │ │ │ adceq r9, r4, ip, lsl #31 │ │ │ │ - @ instruction: 0x007fc498 │ │ │ │ - strheq fp, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, fp, r8, ror fp │ │ │ │ - rsbseq ip, pc, r4, asr #8 │ │ │ │ - rsbeq fp, fp, r8, ror ip │ │ │ │ - rsbeq fp, fp, r4, lsr #22 │ │ │ │ - muleq r0, r0, sp │ │ │ │ + rsbseq ip, pc, r8, asr #9 │ │ │ │ + rsbeq fp, fp, ip, ror #23 │ │ │ │ + rsbeq fp, fp, r8, lsr #23 │ │ │ │ + rsbseq ip, pc, r4, ror r4 @ │ │ │ │ rsbeq fp, fp, r8, lsr #25 │ │ │ │ - rsbseq ip, pc, r8, lsr #7 │ │ │ │ - rsbeq fp, fp, r8, ror #21 │ │ │ │ - rsbeq fp, fp, r8, lsl #21 │ │ │ │ - rsbeq fp, fp, r4, asr #22 │ │ │ │ - rsbseq ip, pc, ip, asr r3 @ │ │ │ │ - rsbeq fp, fp, r8, lsl #25 │ │ │ │ - rsbeq fp, fp, ip, lsr sl │ │ │ │ - rsbseq ip, pc, r8, lsr #6 │ │ │ │ - rsbeq fp, fp, ip, lsr #23 │ │ │ │ - rsbeq fp, fp, r8, lsl #20 │ │ │ │ - rsbeq fp, fp, r4, asr #23 │ │ │ │ + rsbeq fp, fp, r4, asr fp │ │ │ │ + muleq r0, r0, sp │ │ │ │ + ldrdeq fp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq ip, [pc], #-56 @ │ │ │ │ + rsbeq fp, fp, r8, lsl fp │ │ │ │ + strheq fp, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, fp, r4, ror fp │ │ │ │ + rsbseq ip, pc, ip, lsl #7 │ │ │ │ + strheq fp, [fp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq fp, fp, ip, ror #20 │ │ │ │ + rsbseq ip, pc, r8, asr r3 @ │ │ │ │ + ldrdeq fp, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, fp, r8, lsr sl │ │ │ │ + strdeq fp, [fp], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7176f8 │ │ │ │ + bl 717728 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7176f0 │ │ │ │ + bl 717720 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7176e0 │ │ │ │ + bl 717710 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332bac │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239793,21 +239793,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7176f8 │ │ │ │ + bl 717728 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7176f0 │ │ │ │ + bl 717720 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7176e0 │ │ │ │ + bl 717710 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 332c18 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -239927,15 +239927,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 3334a8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33330c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -239972,29 +239972,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #1548] @ 3334b8 │ │ │ │ ldr lr, [pc, #1548] @ 3334bc │ │ │ │ ldr r1, [pc, #1548] @ 3334c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #1508] @ 3334c4 │ │ │ │ ldr r3, [pc, #1460] @ 333498 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240013,42 +240013,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #1412] @ 3334d4 │ │ │ │ ldr lr, [pc, #1412] @ 3334d8 │ │ │ │ ldr r1, [pc, #1412] @ 3334dc │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #1372] @ 3334e0 │ │ │ │ ldr ip, [pc, #1372] @ 3334e4 │ │ │ │ ldr r1, [pc, #1372] @ 3334e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -240130,15 +240130,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 3334fc │ │ │ │ movcc r3, r1 │ │ │ │ @@ -240182,15 +240182,15 @@ │ │ │ │ beq 333180 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d73e0 │ │ │ │ + bl 9d7410 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 333500 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -240254,54 +240254,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #508] @ 333510 │ │ │ │ ldr ip, [pc, #508] @ 333514 │ │ │ │ ldr r1, [pc, #508] @ 333518 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 33351c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 3330f0 │ │ │ │ ldr r3, [pc, #464] @ 333520 │ │ │ │ ldr ip, [pc, #464] @ 333524 │ │ │ │ ldr r1, [pc, #464] @ 333528 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #428] @ 33352c │ │ │ │ ldr ip, [pc, #428] @ 333530 │ │ │ │ ldr r1, [pc, #428] @ 333534 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 333538 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r3, [pc, #396] @ 33353c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 333540 │ │ │ │ ldr r1, [pc, #384] @ 333544 │ │ │ │ @@ -240309,15 +240309,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r2, [pc, #268] @ 3334fc │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 333548 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -240330,15 +240330,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 333554 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 333558 │ │ │ │ @@ -240351,69 +240351,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 333564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 332ed8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r7, r4, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq fp, pc, r8, ror #31 │ │ │ │ - rsbeq fp, fp, r0, ror sl │ │ │ │ - strheq fp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, pc, r8, lsl r0 @ │ │ │ │ + rsbeq fp, fp, r0, lsr #21 │ │ │ │ + rsbeq fp, fp, ip, ror #13 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ + rsbseq fp, pc, r4, ror #30 │ │ │ │ + rsbeq fp, fp, r0, asr fp │ │ │ │ + rsbeq fp, fp, ip, lsr r6 │ │ │ │ rsbseq fp, pc, r4, lsr pc @ │ │ │ │ - rsbeq fp, fp, r0, lsr #22 │ │ │ │ - rsbeq fp, fp, ip, lsl #12 │ │ │ │ - rsbseq fp, pc, r4, lsl #30 │ │ │ │ - rsbeq fp, fp, ip, asr r8 │ │ │ │ - ldrdeq fp, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #17 │ │ │ │ + rsbeq fp, fp, r8, lsl #12 │ │ │ │ addseq r7, r7, r4, lsr ip │ │ │ │ + ldrheq fp, [pc], #-236 @ │ │ │ │ + strheq fp, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, fp, r0, lsr #11 │ │ │ │ rsbseq fp, pc, ip, lsl #29 │ │ │ │ - rsbeq fp, fp, ip, lsl #17 │ │ │ │ + rsbeq fp, fp, ip, asr #16 │ │ │ │ rsbeq fp, fp, r0, ror r5 │ │ │ │ - rsbseq fp, pc, ip, asr lr @ │ │ │ │ - rsbeq fp, fp, ip, lsl r8 │ │ │ │ - rsbeq fp, fp, r0, asr #10 │ │ │ │ - rsbseq fp, pc, r8, lsr #28 │ │ │ │ - strheq fp, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq fp, fp, r0, lsl #10 │ │ │ │ + rsbseq fp, pc, r8, asr lr @ │ │ │ │ + rsbeq fp, fp, r8, ror #15 │ │ │ │ + rsbeq fp, fp, r0, lsr r5 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ + ldrsheq fp, [pc], #-168 @ │ │ │ │ + rsbeq fp, fp, r8, lsr #10 │ │ │ │ + ldrdeq fp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq fp, pc, r8, asr #21 │ │ │ │ - strdeq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq fp, fp, ip, lsr #3 │ │ │ │ - @ instruction: 0x007fba98 │ │ │ │ - rsbeq fp, fp, r4, ror #11 │ │ │ │ - rsbeq fp, fp, r8, ror r1 │ │ │ │ + rsbeq fp, fp, r4, lsl r6 │ │ │ │ + rsbeq fp, fp, r8, lsr #3 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ + rsbseq fp, pc, ip, lsl #21 │ │ │ │ + ldrdeq fp, [fp], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq fp, fp, r0, ror r1 │ │ │ │ rsbseq fp, pc, ip, asr sl @ │ │ │ │ - rsbeq fp, fp, r8, lsr #9 │ │ │ │ - rsbeq fp, fp, r0, asr #2 │ │ │ │ - rsbseq fp, pc, ip, lsr #20 │ │ │ │ - @ instruction: 0x006bb594 │ │ │ │ - rsbeq fp, fp, ip, lsl #2 │ │ │ │ + rsbeq fp, fp, r4, asr #11 │ │ │ │ + rsbeq fp, fp, ip, lsr r1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq fp, fp, r4, lsr #11 │ │ │ │ - ldrsheq fp, [pc], #-148 @ │ │ │ │ - ldrdeq fp, [fp], #-0 @ │ │ │ │ - rsbseq fp, pc, r0, lsr #19 │ │ │ │ ldrdeq fp, [fp], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq fp, fp, r4, ror r0 │ │ │ │ + rsbseq fp, pc, r4, lsr #20 │ │ │ │ + rsbeq fp, fp, r0, lsl #2 │ │ │ │ + ldrsbeq fp, [pc], #-144 @ │ │ │ │ + rsbeq fp, fp, r4, lsl #12 │ │ │ │ + rsbeq fp, fp, r4, lsr #1 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq fp, fp, r8, lsr #8 │ │ │ │ - rsbeq fp, fp, r4, lsr #32 │ │ │ │ - rsbseq fp, pc, ip, asr #18 │ │ │ │ + rsbeq fp, fp, r8, asr r4 │ │ │ │ + rsbeq fp, fp, r4, asr r0 │ │ │ │ + rsbseq fp, pc, ip, ror r9 @ │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00333568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240509,15 +240509,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 333900 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 333904 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -240527,15 +240527,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 333910 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 333914 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240546,15 +240546,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 333924 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240565,15 +240565,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 333930 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 333934 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240589,15 +240589,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 333944 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3336fc │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 333948 │ │ │ │ ldr r3, [pc, #248] @ 33394c │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 333950 │ │ │ │ @@ -240606,26 +240606,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3336fc │ │ │ │ ldr r1, [pc, #200] @ 333954 │ │ │ │ ldr r3, [pc, #200] @ 333958 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 33395c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 333960 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3336fc │ │ │ │ ldr r3, [pc, #172] @ 333964 │ │ │ │ ldr r1, [pc, #172] @ 333968 │ │ │ │ ldr r0, [pc, #172] @ 33396c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 333970 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -240637,48 +240637,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 33397c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsbeq fp, [pc], #-100 @ │ │ │ │ - rsbeq fp, fp, r4, lsr #7 │ │ │ │ - rsbeq sl, fp, ip, lsr #27 │ │ │ │ + rsbseq fp, pc, r4, lsl #14 │ │ │ │ + ldrdeq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + ldrdeq sl, [fp], #-220 @ 0xffffff24 @ │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbseq fp, pc, r8, lsl #13 │ │ │ │ - rsbeq fp, fp, r0, lsr r3 │ │ │ │ - rsbeq sl, fp, r4, ror #26 │ │ │ │ + ldrheq fp, [pc], #-104 @ │ │ │ │ + rsbeq fp, fp, r0, ror #6 │ │ │ │ + @ instruction: 0x006bad94 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - rsbseq fp, pc, r0, asr #12 │ │ │ │ - rsbeq fp, fp, r4, lsl #7 │ │ │ │ - rsbeq sl, fp, r8, lsl sp │ │ │ │ + rsbseq fp, pc, r0, ror r6 @ │ │ │ │ + strheq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, fp, r8, asr #26 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - ldrsheq fp, [pc], #-80 @ │ │ │ │ - rsbeq fp, fp, r0, ror #7 │ │ │ │ - rsbeq sl, fp, ip, asr #25 │ │ │ │ + rsbseq fp, pc, r0, lsr #12 │ │ │ │ + rsbeq fp, fp, r0, lsl r4 │ │ │ │ + strdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - rsbeq fp, fp, ip, lsl #8 │ │ │ │ - rsbseq fp, pc, r0, lsr #11 │ │ │ │ - rsbeq sl, fp, r0, lsl #25 │ │ │ │ + rsbeq fp, fp, ip, lsr r4 │ │ │ │ + ldrsbeq fp, [pc], #-80 @ │ │ │ │ + strheq sl, [fp], #-192 @ 0xffffff40 @ │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - rsbeq fp, fp, r4, lsl r4 │ │ │ │ - rsbseq fp, pc, r8, asr r5 @ │ │ │ │ - rsbeq sl, fp, r8, lsr ip │ │ │ │ - rsbeq fp, fp, ip, asr r3 │ │ │ │ - rsbseq fp, pc, ip, lsl r5 @ │ │ │ │ - strdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq fp, fp, r4, asr #8 │ │ │ │ + rsbseq fp, pc, r8, lsl #11 │ │ │ │ + rsbeq sl, fp, r8, ror #24 │ │ │ │ + rsbeq fp, fp, ip, lsl #7 │ │ │ │ + rsbseq fp, pc, ip, asr #10 │ │ │ │ + rsbeq sl, fp, r8, lsr #24 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - ldrsheq fp, [pc], #-72 @ │ │ │ │ - ldrdeq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, fp, ip, lsr #5 │ │ │ │ + rsbseq fp, pc, r8, lsr #10 │ │ │ │ + rsbeq sl, fp, r8, lsl #24 │ │ │ │ + ldrdeq fp, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - ldrsbeq fp, [pc], #-68 @ │ │ │ │ - strheq sl, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq fp, fp, r8, asr r2 │ │ │ │ + rsbseq fp, pc, r4, lsl #10 │ │ │ │ + rsbeq sl, fp, r8, ror #23 │ │ │ │ + rsbeq fp, fp, r8, lsl #5 │ │ │ │ │ │ │ │ 00333980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -240772,15 +240772,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 333d04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -240790,27 +240790,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r3, [pc, #432] @ 333d14 │ │ │ │ ldr ip, [pc, #432] @ 333d18 │ │ │ │ ldr r1, [pc, #432] @ 333d1c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 333d20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 333c08 │ │ │ │ ldr r4, [pc, #392] @ 333d24 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 333d28 │ │ │ │ ldr ip, [pc, #388] @ 333d2c │ │ │ │ @@ -240821,27 +240821,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r3, [pc, #340] @ 333d34 │ │ │ │ ldr ip, [pc, #340] @ 333d38 │ │ │ │ ldr r1, [pc, #340] @ 333d3c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r4, [pc, #304] @ 333d40 │ │ │ │ add r4, pc, r4 │ │ │ │ b 333b9c │ │ │ │ ldr r3, [pc, #296] @ 333d44 │ │ │ │ ldr r4, [pc, #296] @ 333d48 │ │ │ │ ldr r1, [pc, #296] @ 333d4c │ │ │ │ @@ -240850,92 +240850,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r3, [pc, #252] @ 333d50 │ │ │ │ ldr ip, [pc, #252] @ 333d54 │ │ │ │ ldr r1, [pc, #252] @ 333d58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 333d5c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r3, [pc, #212] @ 333d60 │ │ │ │ ldr ip, [pc, #212] @ 333d64 │ │ │ │ ldr r1, [pc, #212] @ 333d68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 333d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ ldr r3, [pc, #180] @ 333d70 │ │ │ │ ldr ip, [pc, #180] @ 333d74 │ │ │ │ ldr r1, [pc, #180] @ 333d78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 333b10 │ │ │ │ bl 24ac98 │ │ │ │ - ldrsheq fp, [pc], #-60 @ │ │ │ │ - rsbseq fp, pc, r4, asr #5 │ │ │ │ - ldrdeq fp, [fp], #-16 @ │ │ │ │ - rsbeq sl, fp, r0, lsr #19 │ │ │ │ + rsbseq fp, pc, ip, lsr #8 │ │ │ │ + ldrsheq fp, [pc], #-36 @ │ │ │ │ + rsbeq fp, fp, r0, lsl #4 │ │ │ │ + ldrdeq sl, [fp], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ + rsbseq fp, pc, r8, lsr #5 │ │ │ │ + rsbeq sl, fp, r8, ror #19 │ │ │ │ + rsbeq sl, fp, ip, lsl #19 │ │ │ │ rsbseq fp, pc, r8, ror r2 @ │ │ │ │ strheq sl, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq sl, fp, ip, asr r9 │ │ │ │ - rsbseq fp, pc, r8, asr #4 │ │ │ │ - rsbeq sl, fp, r8, lsl #19 │ │ │ │ - rsbeq sl, fp, r8, lsr #18 │ │ │ │ + rsbeq sl, fp, r8, asr r9 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - rsbseq r5, r5, r0, lsr #18 │ │ │ │ - rsbseq fp, pc, r4, lsl #4 │ │ │ │ - rsbeq fp, fp, r8, asr #2 │ │ │ │ - ldrdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq fp, pc, ip, asr #3 │ │ │ │ - rsbeq fp, fp, r0, asr #2 │ │ │ │ - strheq sl, [fp], #-128 @ 0xffffff80 @ │ │ │ │ - ldrheq r5, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq fp, pc, ip, lsl #3 │ │ │ │ - rsbeq fp, fp, r4, ror #2 │ │ │ │ - rsbeq sl, fp, r4, ror #16 │ │ │ │ - rsbseq fp, pc, r8, asr r1 @ │ │ │ │ - strheq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, fp, ip, lsr #16 │ │ │ │ + rsbseq r5, r5, r0, asr r9 │ │ │ │ + rsbseq fp, pc, r4, lsr r2 @ │ │ │ │ + rsbeq fp, fp, r8, ror r1 │ │ │ │ + rsbeq sl, fp, ip, lsl #18 │ │ │ │ + ldrsheq fp, [pc], #-28 @ │ │ │ │ + rsbeq fp, fp, r0, ror r1 │ │ │ │ + rsbeq sl, fp, r0, ror #17 │ │ │ │ + rsbseq r5, r5, r8, ror #17 │ │ │ │ + ldrheq fp, [pc], #-28 @ │ │ │ │ + @ instruction: 0x006bb194 │ │ │ │ + @ instruction: 0x006ba894 │ │ │ │ + rsbseq fp, pc, r8, lsl #3 │ │ │ │ + rsbeq fp, fp, r8, ror #3 │ │ │ │ + rsbeq sl, fp, ip, asr r8 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - rsbseq fp, pc, r0, lsr #2 │ │ │ │ - rsbeq fp, fp, ip, asr r1 │ │ │ │ - rsbeq sl, fp, r0, lsl #16 │ │ │ │ + rsbseq fp, pc, r0, asr r1 @ │ │ │ │ + rsbeq fp, fp, ip, lsl #3 │ │ │ │ + rsbeq sl, fp, r0, lsr r8 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - rsbseq fp, pc, ip, ror #1 │ │ │ │ - rsbeq fp, fp, r4, lsl #2 │ │ │ │ - rsbeq sl, fp, r4, asr #15 │ │ │ │ + rsbseq fp, pc, ip, lsl r1 @ │ │ │ │ + rsbeq fp, fp, r4, lsr r1 │ │ │ │ + strdeq sl, [fp], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 333f30 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -240953,36 +240953,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9750b8 │ │ │ │ + bl 9750e8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 915ec4 │ │ │ │ + bl 915ef4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 977438 │ │ │ │ + bl 977468 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 333f24 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 333e84 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 333ecc │ │ │ │ - bl 911600 │ │ │ │ + bl 911630 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 333f18 │ │ │ │ ldr r2, [pc, #248] @ 333f44 │ │ │ │ ldr r3, [pc, #232] @ 333f38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241000,20 +241000,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 333e28 │ │ │ │ ldr r1, [pc, #176] @ 333f48 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 99c5d0 │ │ │ │ + bl 99c600 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 98a4c4 │ │ │ │ + bl 98a4f4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 333ee4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 333e34 │ │ │ │ mov r1, r0 │ │ │ │ @@ -241029,31 +241029,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 333ebc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ mvn r0, #0 │ │ │ │ b 333e44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, pc, r0, lsr #32 │ │ │ │ + rsbseq fp, pc, r0, asr r0 @ │ │ │ │ addseq r6, r7, r8, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, r2, ip, lsl #16 │ │ │ │ - ldrdeq r4, [sl], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq lr, r2, ip, lsr r8 │ │ │ │ + rsbeq r4, sl, ip, lsl #20 │ │ │ │ addseq r6, r7, r8, asr #25 │ │ │ │ - rsbeq r1, sp, r4, ror r9 │ │ │ │ - @ instruction: 0x006baf98 │ │ │ │ - rsbeq sl, fp, r0, lsr #11 │ │ │ │ + rsbeq r1, sp, r4, lsr #19 │ │ │ │ + rsbeq sl, fp, r8, asr #31 │ │ │ │ + ldrdeq sl, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 00333f54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 334424 │ │ │ │ @@ -241061,24 +241061,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #1176] @ 33442c │ │ │ │ ldr r2, [pc, #1176] @ 334430 │ │ │ │ ldr r1, [pc, #1176] @ 334434 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 334438 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 334020 │ │ │ │ @@ -241158,15 +241158,15 @@ │ │ │ │ bl 24b244 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 3342f0 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -241180,15 +241180,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 331340 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -241313,37 +241313,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3342f0 │ │ │ │ b 3341a0 │ │ │ │ ldr r0, [pc, #216] @ 33444c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #196] @ 334450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #180] @ 334454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 334458 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r0, [pc, #140] @ 33445c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ ldr r3, [pc, #124] @ 334460 │ │ │ │ ldr r1, [pc, #124] @ 334464 │ │ │ │ ldr r0, [pc, #124] @ 334468 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 33446c │ │ │ │ @@ -241358,58 +241358,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 33447c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r6, r7, r8, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sl, pc, ip, lsl lr @ │ │ │ │ - rsbeq r4, sl, ip, lsl #16 │ │ │ │ - rsbseq lr, r2, ip, lsr r6 │ │ │ │ + rsbseq sl, pc, ip, asr #28 │ │ │ │ + rsbeq r4, sl, ip, lsr r8 │ │ │ │ + rsbseq lr, r2, ip, ror #12 │ │ │ │ addseq r6, r7, r8, asr fp │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ adceq r8, r4, r4, lsr r8 │ │ │ │ umlaleq r8, r4, r4, r7 │ │ │ │ addseq r6, r7, ip, lsl r8 │ │ │ │ - rsbeq sl, fp, r8, lsr ip │ │ │ │ - rsbeq sl, fp, r4, asr #22 │ │ │ │ - rsbeq sl, fp, r4, lsl #25 │ │ │ │ - rsbeq sl, fp, r0, ror #22 │ │ │ │ + rsbeq sl, fp, r8, ror #24 │ │ │ │ + rsbeq sl, fp, r4, ror fp │ │ │ │ + strheq sl, [fp], #-196 @ 0xffffff3c @ │ │ │ │ @ instruction: 0x006bab90 │ │ │ │ - rsbseq sl, pc, ip, asr #19 │ │ │ │ - rsbeq sl, fp, ip, lsr #1 │ │ │ │ - strheq sl, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sl, fp, r0, asr #23 │ │ │ │ + ldrsheq sl, [pc], #-156 @ │ │ │ │ + ldrdeq sl, [fp], #-12 @ │ │ │ │ + rsbeq sl, fp, r8, ror #21 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbseq sl, pc, r8, lsr #19 │ │ │ │ - rsbeq sl, fp, r8, lsl #1 │ │ │ │ - ldrdeq sl, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq sl, [pc], #-152 @ │ │ │ │ + strheq sl, [fp], #-8 @ │ │ │ │ + rsbeq sl, fp, r0, lsl #22 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 00334480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 3344d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 99a718 │ │ │ │ + bl 99a748 │ │ │ │ ldr r4, [pc, #40] @ 3344d4 │ │ │ │ ldr r3, [pc, #40] @ 3344d8 │ │ │ │ ldr r1, [pc, #40] @ 3344dc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 99df80 │ │ │ │ - rsbseq r5, r5, r0, asr r9 │ │ │ │ + b 99dfb0 │ │ │ │ + rsbseq r5, r5, r0, lsl #19 │ │ │ │ addseq r6, r7, r4, ror #12 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 003344e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -241425,15 +241425,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 7570fc │ │ │ │ + bl 75712c │ │ │ │ cmn r0, #1 │ │ │ │ beq 3345c0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -241454,15 +241454,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 334618 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -241470,29 +241470,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33454c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75704c │ │ │ │ + bl 75707c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addseq r6, r7, ip, lsl r6 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x006bab94 │ │ │ │ - rsbseq sl, pc, r4, lsr r8 @ │ │ │ │ - rsbeq sl, fp, r4, lsr #22 │ │ │ │ - rsbeq r9, fp, r8, lsl #30 │ │ │ │ + rsbeq sl, fp, r4, asr #23 │ │ │ │ + rsbseq sl, pc, r4, ror #16 │ │ │ │ + rsbeq sl, fp, r4, asr fp │ │ │ │ + rsbeq r9, fp, r8, lsr pc │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0033461c : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241547,15 +241547,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 334684 │ │ │ │ - bl 912238 │ │ │ │ + bl 912268 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 334764 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -241635,17 +241635,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 334874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - rsbseq sl, pc, r5, lsr r7 @ │ │ │ │ - rsbseq sl, pc, r8, ror #10 │ │ │ │ - rsbeq r9, fp, r4, asr #24 │ │ │ │ + rsbseq sl, pc, r5, ror #14 │ │ │ │ + @ instruction: 0x007fa598 │ │ │ │ + rsbeq r9, fp, r4, ror ip │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 00334878 : │ │ │ │ ldr r2, [pc, #80] @ 3348d0 │ │ │ │ ldr r3, [pc, #80] @ 3348d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241662,15 +241662,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3348d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71fb78 │ │ │ │ + b 71fba8 │ │ │ │ umullseq r6, r7, r4, r2 │ │ │ │ andeq r1, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 003348dc : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -241688,15 +241688,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 334930 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 71fb78 │ │ │ │ + b 71fba8 │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 00334934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241856,74 +241856,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 334b70 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #68] @ 334c04 │ │ │ │ ldr r2, [pc, #68] @ 334c08 │ │ │ │ ldr r1, [pc, #68] @ 334c0c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 334c10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334b84 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 334b38 │ │ │ │ b 334b84 │ │ │ │ - ldrheq r5, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r2, r7, r8, ror #11 │ │ │ │ - ldrsheq sl, [pc], #-32 @ │ │ │ │ - strdeq r3, [sl], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r4, ip, r8, asr #16 │ │ │ │ + rsbseq r5, r6, ip, ror #17 │ │ │ │ + rsbseq r2, r7, r8, lsl r6 │ │ │ │ + rsbseq sl, pc, r0, lsr #6 │ │ │ │ + rsbeq r3, sl, r8, lsr #24 │ │ │ │ + rsbeq r4, ip, r8, ror r8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00334c14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #88] @ 334c90 │ │ │ │ ldr r2, [pc, #88] @ 334c94 │ │ │ │ ldr r1, [pc, #88] @ 334c98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 334c80 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754bfc │ │ │ │ - rsbseq sl, pc, r8, ror r2 @ │ │ │ │ - rsbeq r3, sl, r0, lsl #23 │ │ │ │ - rsbseq r1, r4, r4, lsr r1 │ │ │ │ + b 754c2c │ │ │ │ + rsbseq sl, pc, r8, lsr #5 │ │ │ │ + strheq r3, [sl], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r1, r4, r4, ror #2 │ │ │ │ │ │ │ │ 00334c9c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 324148 │ │ │ │ │ │ │ │ @@ -241978,40 +241978,40 @@ │ │ │ │ 00334d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr r7, [pc, #156] @ 334e24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 334e04 │ │ │ │ ldr r4, [pc, #132] @ 334e28 │ │ │ │ ldr r2, [pc, #132] @ 334e2c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334e04 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -242020,54 +242020,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sp, r2, ip, asr r8 │ │ │ │ - rsbseq sl, pc, r4, lsr r1 @ │ │ │ │ - rsbeq r3, sl, r4, lsl #20 │ │ │ │ + rsbseq sp, r2, ip, lsl #17 │ │ │ │ + rsbseq sl, pc, r4, ror #2 │ │ │ │ + rsbeq r3, sl, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 334f9c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #316] @ 334fa0 │ │ │ │ ldr r1, [pc, #316] @ 334fa4 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 334f68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 334f34 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 334ee4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #252] @ 334fa8 │ │ │ │ ldr r1, [pc, #252] @ 334fac │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 334f18 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242079,72 +242079,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 334d64 │ │ │ │ cmp r0, #0 │ │ │ │ bne 334f18 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr ip, [pc, #104] @ 334fbc │ │ │ │ ldr r1, [pc, #104] @ 334fc0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 334f88 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr ip, [pc, #76] @ 334fc4 │ │ │ │ ldr r1, [pc, #76] @ 334fc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 334f14 │ │ │ │ - rsbseq sl, pc, r4, lsl #1 │ │ │ │ - rsbeq r3, sl, r8, asr r9 │ │ │ │ - rsbseq r0, r4, ip, lsl #30 │ │ │ │ - rsbeq r6, fp, ip, lsl #31 │ │ │ │ - rsbeq r6, fp, r0, lsr #31 │ │ │ │ - rsbseq r9, pc, r4, ror #31 │ │ │ │ - rsbeq sl, fp, ip, lsl #4 │ │ │ │ - rsbeq sl, fp, r4, asr #3 │ │ │ │ - ldrdeq sl, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq sl, fp, r8, ror #2 │ │ │ │ - rsbeq sl, fp, r0, ror #2 │ │ │ │ - rsbeq sl, fp, r4, asr #2 │ │ │ │ + ldrheq sl, [pc], #-4 @ │ │ │ │ + rsbeq r3, sl, r8, lsl #19 │ │ │ │ + rsbseq r0, r4, ip, lsr pc │ │ │ │ + strheq r6, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrdeq r6, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq sl, pc, r4, lsl r0 @ │ │ │ │ + rsbeq sl, fp, ip, lsr r2 │ │ │ │ + strdeq sl, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, fp, r8, lsl #4 │ │ │ │ + @ instruction: 0x006ba198 │ │ │ │ + @ instruction: 0x006ba190 │ │ │ │ + rsbeq sl, fp, r4, ror r1 │ │ │ │ │ │ │ │ 00334fcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 334e30 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 33502c │ │ │ │ @@ -242156,56 +242156,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 3350b4 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 33500c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 3350b8 │ │ │ │ ldr r5, [pc, #100] @ 3350bc │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33500c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sp, r2, ip, lsr #11 │ │ │ │ - rsbseq r9, pc, r4, lsl #29 │ │ │ │ - rsbeq r3, sl, r4, asr r7 │ │ │ │ + ldrsbeq sp, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrheq r9, [pc], #-228 @ │ │ │ │ + rsbeq r3, sl, r4, lsl #15 │ │ │ │ │ │ │ │ 003350c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74e010 │ │ │ │ + bl 74e040 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3350fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242238,25 +242238,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00335160 : │ │ │ │ mov r0, r1 │ │ │ │ - b 74dafc │ │ │ │ + b 74db2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 74bf04 │ │ │ │ + bl 74bf34 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 3351f8 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -242274,15 +242274,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 335270 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242294,29 +242294,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r9, fp, r4, asr #31 │ │ │ │ - @ instruction: 0x007f9d98 │ │ │ │ - rsbeq r9, fp, r0, ror pc │ │ │ │ - rsbeq r9, fp, r8, lsl #31 │ │ │ │ - rsbseq r9, pc, r0, asr sp @ │ │ │ │ - rsbeq r9, fp, ip, lsr #30 │ │ │ │ + strdeq r9, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r9, pc, r8, asr #27 │ │ │ │ + rsbeq r9, fp, r0, lsr #31 │ │ │ │ + strheq r9, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, pc, r0, lsl #27 │ │ │ │ + rsbeq r9, fp, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 3355d4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -242337,27 +242337,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, sl │ │ │ │ bne 335370 │ │ │ │ ldr r2, [pc, #692] @ 3355e8 │ │ │ │ ldr r3, [pc, #672] @ 3355d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242383,94 +242383,94 @@ │ │ │ │ bl 335168 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 33532c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 3353fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 81407c │ │ │ │ + bl 8140ac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e5cb0 │ │ │ │ + bl 7e5ce0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 33532c │ │ │ │ - bl 7e7a00 │ │ │ │ + bl 7e7a30 │ │ │ │ cmp r6, r0 │ │ │ │ beq 335444 │ │ │ │ ldr ip, [pc, #528] @ 3355ec │ │ │ │ ldr r1, [pc, #528] @ 3355f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 33532c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 335438 │ │ │ │ - bl 81034c │ │ │ │ + bl 81037c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 335458 │ │ │ │ mov r1, r8 │ │ │ │ - bl 810d58 │ │ │ │ + bl 810d88 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 335538 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 248d18 │ │ │ │ b 33532c │ │ │ │ bl 248d18 │ │ │ │ str sl, [r7] │ │ │ │ b 33532c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810be8 │ │ │ │ + bl 810c18 │ │ │ │ b 33532c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 7e5cb0 │ │ │ │ + bl 7e5ce0 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 3354dc │ │ │ │ - bl 7e7a00 │ │ │ │ + bl 7e7a30 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335594 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 810a4c │ │ │ │ + bl 810a7c │ │ │ │ cmp r0, #0 │ │ │ │ blt 3354d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3354e0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810d58 │ │ │ │ + bl 810d88 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 33553c │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 814fd8 │ │ │ │ + bl 815008 │ │ │ │ b 33542c │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [pc, #260] @ 3355f4 │ │ │ │ ldr r2, [pc, #260] @ 3355f8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -242479,21 +242479,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 3355fc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3354d0 │ │ │ │ b 33542c │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 8107f8 │ │ │ │ + bl 810828 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33555c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33559c │ │ │ │ ldr r3, [pc, #156] @ 335600 │ │ │ │ @@ -242503,50 +242503,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r5, sl │ │ │ │ b 33552c │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ b 33547c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 33560c │ │ │ │ ldr r2, [pc, #100] @ 335610 │ │ │ │ ldr r1, [pc, #100] @ 335614 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 33558c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r4, ror r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, pc, r8, asr #25 │ │ │ │ - rsbseq r0, r4, r4, lsr #21 │ │ │ │ - strdeq r3, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrsheq r9, [pc], #-200 @ │ │ │ │ + ldrsbeq r0, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r3, sl, r0, lsr #10 │ │ │ │ addseq r5, r7, r0, ror #15 │ │ │ │ - rsbeq r9, fp, r4, lsl #28 │ │ │ │ - rsbeq r9, fp, r0, lsl #27 │ │ │ │ - rsbseq r9, pc, r4, lsl #21 │ │ │ │ - rsbeq r9, fp, r0, lsr #26 │ │ │ │ - rsbeq r9, fp, ip, lsr ip │ │ │ │ - rsbseq r9, pc, ip, lsl #20 │ │ │ │ - rsbeq r9, fp, ip, asr sp │ │ │ │ - ldrdeq r9, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r9, pc, ip, asr #19 │ │ │ │ - @ instruction: 0x006b9c90 │ │ │ │ - @ instruction: 0x006b9b9c │ │ │ │ + rsbeq r9, fp, r4, lsr lr │ │ │ │ + strheq r9, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrheq r9, [pc], #-164 @ │ │ │ │ + rsbeq r9, fp, r0, asr sp │ │ │ │ + rsbeq r9, fp, ip, ror #24 │ │ │ │ + rsbseq r9, pc, ip, lsr sl @ │ │ │ │ + rsbeq r9, fp, ip, lsl #27 │ │ │ │ + rsbeq r9, fp, ip, lsl #24 │ │ │ │ + ldrsheq r9, [pc], #-156 @ │ │ │ │ + rsbeq r9, fp, r0, asr #25 │ │ │ │ + rsbeq r9, fp, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -242591,35 +242591,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 335788 │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 335794 │ │ │ │ mov r0, r7 │ │ │ │ bl 24b034 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #112] @ 3357bc │ │ │ │ ldr r3, [pc, #104] @ 3357b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242635,25 +242635,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 3357c0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 335718 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 335718 │ │ │ │ - bl 7e5fb4 │ │ │ │ + bl 7e5fe4 │ │ │ │ mov r7, r0 │ │ │ │ b 335718 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r8, asr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, r8, asr #7 │ │ │ │ - rsbseq sl, r4, r0, lsr sl │ │ │ │ + rsbseq sl, r4, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 3358b0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242662,15 +242662,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3358a0 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -242678,15 +242678,15 @@ │ │ │ │ bl 24b034 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #96] @ 3358b8 │ │ │ │ ldr r3, [pc, #88] @ 3358b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242708,16 +242708,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 3358c0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 335828 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, lsr #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009752bc │ │ │ │ - rsbseq sl, r4, r4, lsr #18 │ │ │ │ - rsbseq sl, r4, r8, lsl r9 │ │ │ │ + rsbseq sl, r4, r4, asr r9 │ │ │ │ + rsbseq sl, r4, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 335994 │ │ │ │ mov r4, r1 │ │ │ │ @@ -242726,27 +242726,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335984 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 24b034 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #84] @ 33599c │ │ │ │ ldr r3, [pc, #76] @ 335998 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -242765,24 +242765,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 3359a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 335918 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, ip, lsr #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, ip, asr #3 │ │ │ │ - rsbseq sl, r4, r4, lsr r8 │ │ │ │ + rsbseq sl, r4, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 8adce4 │ │ │ │ + b 8add14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 335b9c │ │ │ │ ldr ip, [pc, #444] @ 335ba0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -242804,27 +242804,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, r8 │ │ │ │ bne 335ab4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #308] @ 335bac │ │ │ │ ldr r3, [pc, #292] @ 335ba0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -242847,69 +242847,69 @@ │ │ │ │ bl 335168 │ │ │ │ cmp r0, r8 │ │ │ │ beq 335a64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 335b60 │ │ │ │ - bl 8b9898 │ │ │ │ + bl 8b98c8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 335b20 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8ad764 │ │ │ │ + bl 8ad794 │ │ │ │ cmp r0, #0 │ │ │ │ beq 335b6c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248d18 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 335a70 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [pc, #128] @ 335bb0 │ │ │ │ ldr ip, [pc, #128] @ 335bb4 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 335bb8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 335bbc │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 335b08 │ │ │ │ bl 248d18 │ │ │ │ str r7, [r9] │ │ │ │ b 335a64 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [pc, #68] @ 335bc0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 998420 │ │ │ │ + bl 998450 │ │ │ │ b 335b08 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r7, r4, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r7, r4, lsl #2 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ umullseq r5, r7, ip, r0 │ │ │ │ - rsbseq r9, pc, r0, asr #8 │ │ │ │ - ldrdeq r9, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r9, fp, r8, lsl r6 │ │ │ │ + rsbseq r9, pc, r0, ror r4 @ │ │ │ │ + rsbeq r9, fp, ip, lsl #14 │ │ │ │ + rsbeq r9, fp, r8, asr #12 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - rsbeq r9, fp, ip, ror r7 │ │ │ │ + rsbeq r9, fp, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 335d5c │ │ │ │ mov r4, r1 │ │ │ │ @@ -242919,24 +242919,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, r6 │ │ │ │ beq 335ce0 │ │ │ │ bl 248c64 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -242961,15 +242961,15 @@ │ │ │ │ beq 335d24 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 335d2c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 98949c │ │ │ │ + bl 9894cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 335d50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 335d50 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -242997,15 +242997,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 335ca4 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b9a8 │ │ │ │ + bl 74b9d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 248d18 │ │ │ │ b 335ce0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 335d2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, lsr #30 │ │ │ │ @@ -243023,15 +243023,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 335e78 │ │ │ │ @@ -243055,15 +243055,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 24a800 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r2, [pc, #72] @ 335e7c │ │ │ │ ldr r3, [pc, #60] @ 335e74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243075,15 +243075,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, fp, r8, asr r5 │ │ │ │ + rsbeq r9, fp, r8, lsl #11 │ │ │ │ addseq r4, r7, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -243102,29 +243102,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 24a890 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, r5 │ │ │ │ bne 335f78 │ │ │ │ ldr r2, [pc, #388] @ 3360b4 │ │ │ │ ldr r3, [pc, #380] @ 3360b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243189,15 +243189,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b9a8 │ │ │ │ + bl 74b9d8 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 248d18 │ │ │ │ b 335f28 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -243213,23 +243213,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 3360c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 33605c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r4, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r7, r4, ror #23 │ │ │ │ - rsbeq r9, fp, ip, asr #5 │ │ │ │ - rsbeq r9, fp, r8, asr #1 │ │ │ │ - ldrsheq r8, [pc], #-228 @ │ │ │ │ + strdeq r9, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq r9, [fp], #-8 @ │ │ │ │ + rsbseq r8, pc, r4, lsr #30 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 336198 │ │ │ │ @@ -243239,23 +243239,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 33614c │ │ │ │ mov r1, r7 │ │ │ │ bl 524f40 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -243294,24 +243294,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ bl 525054 │ │ │ │ bl 24b034 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #72] @ 336264 │ │ │ │ ldr r3, [pc, #64] @ 336260 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243343,15 +243343,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ ldr r3, [pc, #256] @ 3363b4 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -243380,15 +243380,15 @@ │ │ │ │ bl 24a800 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 336388 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r2, [pc, #116] @ 3363bc │ │ │ │ ldr r3, [pc, #100] @ 3363b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -243410,20 +243410,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r4, r7, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq r9, [fp], #-8 @ │ │ │ │ - rsbeq r9, fp, r0, lsl #1 │ │ │ │ + rsbeq r9, fp, r8, lsr #2 │ │ │ │ + strheq r9, [fp], #-0 @ │ │ │ │ addseq r4, r7, ip, asr #15 │ │ │ │ - rsbseq r8, pc, r8, ror #23 │ │ │ │ - rsbeq r8, fp, r8, asr #27 │ │ │ │ - strdeq r8, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r8, pc, r8, lsl ip @ │ │ │ │ + strdeq r8, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r9, fp, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 336508 │ │ │ │ mov r4, r3 │ │ │ │ @@ -243433,25 +243433,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a5b0 │ │ │ │ + bl 97a5e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336454 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 336498 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 336510 │ │ │ │ @@ -243468,50 +243468,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 336514 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 336518 │ │ │ │ ldr r1, [pc, #108] @ 33651c │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #84] @ 336520 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 336450 │ │ │ │ ldr ip, [pc, #64] @ 336524 │ │ │ │ ldr r1, [pc, #64] @ 336528 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 33652c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 336454 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, r8, lsr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009746b8 │ │ │ │ - ldrsbeq r8, [pc], #-172 @ │ │ │ │ - strdeq r2, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq ip, r2, ip, lsr #2 │ │ │ │ - strdeq r8, [fp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r8, fp, r4, ror #29 │ │ │ │ - rsbeq r8, fp, r4, ror ip │ │ │ │ + rsbseq r8, pc, ip, lsl #22 │ │ │ │ + rsbeq r2, sl, ip, lsr #6 │ │ │ │ + rsbseq ip, r2, ip, asr r1 │ │ │ │ + rsbeq r8, fp, r4, lsr #30 │ │ │ │ + rsbeq r8, fp, r4, lsl pc │ │ │ │ + rsbeq r8, fp, r4, lsr #25 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 336604 │ │ │ │ @@ -243521,30 +243521,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 979ae8 │ │ │ │ + bl 979b18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3365bc │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bd10c │ │ │ │ + bl 9bd13c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 33660c │ │ │ │ ldr r3, [pc, #64] @ 336608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243577,28 +243577,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3366d4 │ │ │ │ ldr r2, [pc, #536] @ 3368b0 │ │ │ │ ldr r3, [pc, #528] @ 3368ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243615,15 +243615,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 989878 │ │ │ │ + bl 9898a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3367cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 33673c │ │ │ │ ldr r3, [pc, #424] @ 3368b4 │ │ │ │ @@ -243632,23 +243632,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 3368c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 248d18 │ │ │ │ b 336690 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 989878 │ │ │ │ + bl 9898a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3367fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 336704 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -243682,82 +243682,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 3368d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 3368dc │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 336730 │ │ │ │ ldr r3, [pc, #220] @ 3368e0 │ │ │ │ ldr ip, [pc, #220] @ 3368e4 │ │ │ │ ldr r1, [pc, #220] @ 3368e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 336730 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 9892c8 │ │ │ │ + bl 9892f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336730 │ │ │ │ ldr r3, [pc, #152] @ 3368ec │ │ │ │ ldr ip, [pc, #152] @ 3368f0 │ │ │ │ ldr r1, [pc, #152] @ 3368f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 336730 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3368f8 │ │ │ │ ldr r1, [pc, #108] @ 3368fc │ │ │ │ ldr r0, [pc, #108] @ 336900 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r4, r7, r0, ror #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r7, ip, ror r4 │ │ │ │ - rsbseq r8, pc, ip, ror #16 │ │ │ │ - strdeq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, fp, r4, asr #20 │ │ │ │ + @ instruction: 0x007f889c │ │ │ │ + rsbeq r8, fp, r4, lsr #28 │ │ │ │ + rsbeq r8, fp, r4, ror sl │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbseq r8, pc, r8, asr #15 │ │ │ │ - strheq r8, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, fp, r0, lsl #26 │ │ │ │ - rsbeq r8, fp, ip, lsr #24 │ │ │ │ - @ instruction: 0x007f879c │ │ │ │ - rsbeq r8, fp, r0, ror r9 │ │ │ │ + ldrsheq r8, [pc], #-120 @ │ │ │ │ + rsbeq r8, fp, r0, ror #25 │ │ │ │ + rsbeq r8, fp, r0, lsr sp │ │ │ │ + rsbeq r8, fp, ip, asr ip │ │ │ │ + rsbseq r8, pc, ip, asr #15 │ │ │ │ + rsbeq r8, fp, r0, lsr #19 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r8, pc, r0, ror r7 @ │ │ │ │ - rsbeq r8, fp, ip, lsr #24 │ │ │ │ - rsbeq r8, fp, r0, asr r9 │ │ │ │ - rsbseq r8, pc, r0, lsr #14 │ │ │ │ - rsbeq r8, fp, ip, ror ip │ │ │ │ - rsbeq r8, fp, r0, lsl #18 │ │ │ │ - rsbseq r8, pc, ip, ror #13 │ │ │ │ - ldrdeq r8, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r8, fp, r8, ror #23 │ │ │ │ + rsbseq r8, pc, r0, lsr #15 │ │ │ │ + rsbeq r8, fp, ip, asr ip │ │ │ │ + rsbeq r8, fp, r0, lsl #19 │ │ │ │ + rsbseq r8, pc, r0, asr r7 @ │ │ │ │ + rsbeq r8, fp, ip, lsr #25 │ │ │ │ + rsbeq r8, fp, r0, lsr r9 │ │ │ │ + rsbseq r8, pc, ip, lsl r7 @ │ │ │ │ + rsbeq r8, fp, r4, lsl #24 │ │ │ │ + rsbeq r8, fp, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 336b98 │ │ │ │ mov r6, r1 │ │ │ │ @@ -243770,27 +243770,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 978220 │ │ │ │ + bl 978250 │ │ │ │ cmp r0, r4 │ │ │ │ beq 3369ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 336afc │ │ │ │ cmp r3, #3 │ │ │ │ @@ -243804,18 +243804,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 9784d0 │ │ │ │ + bl 978500 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #424] @ 336bac │ │ │ │ ldr r3, [pc, #404] @ 336b9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243833,15 +243833,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3369e0 │ │ │ │ ldr r1, [pc, #332] @ 336bb0 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -243874,21 +243874,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 3369e0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 74b9a8 │ │ │ │ + bl 74b9d8 │ │ │ │ b 3369e0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 97978c │ │ │ │ + bl 9797bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3369e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 3369e0 │ │ │ │ @@ -243904,39 +243904,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3369e0 │ │ │ │ ldr r5, [pc, #76] @ 336bc8 │ │ │ │ add r5, pc, r5 │ │ │ │ b 3369b0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 336ae0 │ │ │ │ ldr r5, [pc, #60] @ 336bcc │ │ │ │ add r5, pc, r5 │ │ │ │ b 336b34 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r7, ip, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r8, [pc], #-92 @ │ │ │ │ - rsbeq r8, fp, ip, lsr #23 │ │ │ │ - rsbeq r8, fp, ip, lsl #15 │ │ │ │ + rsbseq r8, pc, ip, ror #11 │ │ │ │ + ldrdeq r8, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + strheq r8, [fp], #-124 @ 0xffffff84 @ │ │ │ │ addseq r4, r7, r0, lsl r1 │ │ │ │ - ldrdeq r8, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r8, fp, ip, lsr #21 │ │ │ │ - rsbeq r8, fp, r0, lsl sl │ │ │ │ - rsbseq r8, pc, ip, lsr #8 │ │ │ │ - ldrdeq r7, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r8, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq r9, r5, r0, lsr #2 │ │ │ │ - rsbseq r9, r5, ip, lsl #2 │ │ │ │ + rsbeq r8, fp, r0, lsl #22 │ │ │ │ + ldrdeq r8, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r8, fp, r0, asr #20 │ │ │ │ + rsbseq r8, pc, ip, asr r4 @ │ │ │ │ + rsbeq r7, sl, r8, lsl #14 │ │ │ │ + rsbeq r8, fp, ip, lsr #12 │ │ │ │ + rsbseq r9, r5, r0, asr r1 │ │ │ │ + rsbseq r9, r5, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 336dc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -243946,24 +243946,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, r7 │ │ │ │ bne 336c88 │ │ │ │ ldr r2, [pc, #388] @ 336dd0 │ │ │ │ ldr r3, [pc, #380] @ 336dcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -243994,15 +243994,15 @@ │ │ │ │ beq 336ce4 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b9a8 │ │ │ │ + bl 74b9d8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 248d18 │ │ │ │ b 336c44 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -244075,25 +244075,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a5b0 │ │ │ │ + bl 97a5e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 336e74 │ │ │ │ ldr r2, [pc, #176] @ 336f04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 336ef8 │ │ │ │ @@ -244134,15 +244134,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 336e74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r3, r7, r0, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r8, [pc], #-4 @ │ │ │ │ + rsbseq r8, pc, r4, lsr #2 │ │ │ │ umullseq r3, r7, r8, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 337018 │ │ │ │ @@ -244153,15 +244153,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 337020 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -244173,15 +244173,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97a5b0 │ │ │ │ + bl 97a5e0 │ │ │ │ ldr r2, [pc, #120] @ 337024 │ │ │ │ ldr r3, [pc, #108] @ 33701c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244205,15 +244205,15 @@ │ │ │ │ b 336f84 │ │ │ │ mov ip, #4 │ │ │ │ b 336f84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r3, r7, r8, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, lr, ror #31 │ │ │ │ + rsbseq r8, pc, lr, lsl r0 @ │ │ │ │ addseq r3, r7, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 33715c │ │ │ │ @@ -244224,25 +244224,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 97a5b0 │ │ │ │ + bl 97a5e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3370c8 │ │ │ │ ldr r2, [pc, #188] @ 337164 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 337158 │ │ │ │ @@ -244286,15 +244286,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 3370c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r3, r7, ip, asr #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, ip, lsr #29 │ │ │ │ + ldrsbeq r7, [pc], #-236 @ │ │ │ │ addseq r3, r7, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 337280 │ │ │ │ @@ -244305,15 +244305,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 337288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -244325,15 +244325,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 97a5b0 │ │ │ │ + bl 97a5e0 │ │ │ │ ldr r2, [pc, #128] @ 33728c │ │ │ │ ldr r3, [pc, #116] @ 337284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244359,15 +244359,15 @@ │ │ │ │ b 3371e4 │ │ │ │ mov ip, #1 │ │ │ │ b 3371e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r3, r7, r8, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007f7d9b │ │ │ │ + rsbseq r7, pc, fp, asr #27 │ │ │ │ addseq r3, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 3373ac │ │ │ │ @@ -244378,35 +244378,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337338 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 3373b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33737c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 99f780 │ │ │ │ + bl 99f7b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 337388 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 248d18 │ │ │ │ ldr r2, [pc, #120] @ 3373b8 │ │ │ │ ldr r3, [pc, #108] @ 3373b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -244421,28 +244421,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 99f494 │ │ │ │ + bl 99f4c4 │ │ │ │ b 337330 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 74b9a8 │ │ │ │ + bl 74b9d8 │ │ │ │ b 337330 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r0, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, fp, r8, rrx │ │ │ │ + @ instruction: 0x006b0098 │ │ │ │ @ instruction: 0x009737d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 337484 │ │ │ │ @@ -244452,30 +244452,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 24a890 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 99f5f4 │ │ │ │ + bl 99f624 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r2, [pc, #72] @ 33748c │ │ │ │ ldr r3, [pc, #64] @ 337488 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244491,25 +244491,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, r4, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009736d0 │ │ │ │ ldr r1, [pc, #4] @ 33749c │ │ │ │ add r1, pc, r1 │ │ │ │ - b 757340 │ │ │ │ - rsbeq pc, sl, r0, ror #29 │ │ │ │ + b 757370 │ │ │ │ + rsbeq pc, sl, r0, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 953468 │ │ │ │ + bl 953498 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -244527,27 +244527,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9558e8 │ │ │ │ + bl 955918 │ │ │ │ cmp r0, #0 │ │ │ │ beq 337564 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 953468 │ │ │ │ + bl 953498 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 3375b4 │ │ │ │ ldr r3, [pc, #64] @ 3375b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -244571,29 +244571,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9558e8 │ │ │ │ + b 955918 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 337668 │ │ │ │ ldr r2, [pc, #92] @ 337684 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -244614,16 +244614,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 337688 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 24a578 │ │ │ │ - rsbeq r7, fp, r0, lsl #31 │ │ │ │ - rsbeq r7, fp, r0, lsr pc │ │ │ │ + strheq r7, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r7, fp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 337728 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 33772c │ │ │ │ @@ -244632,40 +244632,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337708 │ │ │ │ - bl 7d5c50 │ │ │ │ + bl 7d5c80 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8158cc │ │ │ │ + b 8158fc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r7, [pc], #-128 @ │ │ │ │ - rsbseq lr, r3, r0, asr #13 │ │ │ │ - rsbeq r1, sl, ip, lsl #2 │ │ │ │ + rsbseq r7, pc, r0, lsl #18 │ │ │ │ + ldrsheq lr, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r1, sl, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 3378a0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -244674,15 +244674,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 74b994 │ │ │ │ + bl 74b9c4 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -244721,15 +244721,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 24a800 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 979e58 │ │ │ │ + bl 979e88 │ │ │ │ ldr r2, [pc, #124] @ 3378b8 │ │ │ │ ldr r3, [pc, #100] @ 3378a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244751,22 +244751,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009733bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r7, pc, ip, lsr #15 │ │ │ │ - @ instruction: 0x006b7c94 │ │ │ │ - rsbeq r7, fp, r4, ror #25 │ │ │ │ - ldrdeq r7, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + ldrsbeq r7, [pc], #-124 @ │ │ │ │ + rsbeq r7, fp, r4, asr #25 │ │ │ │ + rsbeq r7, fp, r4, lsl sp │ │ │ │ + rsbeq r7, fp, r0, lsl #28 │ │ │ │ @ instruction: 0x009732d8 │ │ │ │ - ldrsheq r7, [pc], #-100 @ │ │ │ │ - ldrdeq r7, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r7, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r7, pc, r4, lsr #14 │ │ │ │ + rsbeq r7, fp, ip, lsl #24 │ │ │ │ + rsbeq r7, fp, r0, lsr #24 │ │ │ │ │ │ │ │ 003378c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -244815,15 +244815,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -244833,22 +244833,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3379a4 │ │ │ │ - rsbseq r7, pc, r0, lsl #12 │ │ │ │ - rsbeq r7, fp, ip, lsl #25 │ │ │ │ - ldrdeq r7, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #11 │ │ │ │ - rsbeq r7, fp, r0, lsl ip │ │ │ │ - rsbeq r7, fp, ip, lsl #15 │ │ │ │ + rsbseq r7, pc, r0, lsr r6 @ │ │ │ │ + strheq r7, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r7, fp, ip, lsl #16 │ │ │ │ + ldrsbeq r7, [pc], #-92 @ │ │ │ │ + rsbeq r7, fp, r0, asr #24 │ │ │ │ + strheq r7, [fp], #-124 @ 0xffffff84 @ │ │ │ │ │ │ │ │ 00337a08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -244892,15 +244892,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 337b28 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 756c9c │ │ │ │ + bl 756ccc │ │ │ │ ldr r2, [pc, #84] @ 337b2c │ │ │ │ ldr r3, [pc, #64] @ 337b1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -244913,15 +244913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r7, ip, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x006b7894 │ │ │ │ + rsbeq r7, fp, r4, asr #17 │ │ │ │ addseq r3, r7, r0, rrx │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ addseq r3, r7, ip, lsr r0 │ │ │ │ │ │ │ │ 00337b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -244930,80 +244930,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 337b88 │ │ │ │ mov r0, r4 │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337b94 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756c9c │ │ │ │ + b 756ccc │ │ │ │ ldr r2, [pc, #40] @ 337bb8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337b70 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337b70 │ │ │ │ - bl 7e5fb4 │ │ │ │ + bl 7e5fe4 │ │ │ │ mov r2, r0 │ │ │ │ b 337b70 │ │ │ │ - rsbseq r8, r4, r0, lsr r6 │ │ │ │ + rsbseq r8, r4, r0, ror #12 │ │ │ │ │ │ │ │ 00337bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 337c50 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 337c20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 810330 │ │ │ │ + bl 810360 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 337c2c │ │ │ │ ldr r3, [pc, #76] @ 337c54 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 756c9c │ │ │ │ + b 756ccc │ │ │ │ ldr r2, [pc, #48] @ 337c58 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337c00 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 81068c │ │ │ │ + bl 8106bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 337c00 │ │ │ │ - bl 7e5fb4 │ │ │ │ + bl 7e5fe4 │ │ │ │ mov r2, r0 │ │ │ │ b 337c00 │ │ │ │ addseq r2, r7, ip, lsr pc │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x00748598 │ │ │ │ + rsbseq r8, r4, r8, asr #11 │ │ │ │ │ │ │ │ 00337c5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337cd4 │ │ │ │ @@ -245015,33 +245015,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337cb0 │ │ │ │ ldr r3, [pc, #68] @ 337cd8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756c9c │ │ │ │ + b 756ccc │ │ │ │ ldr r2, [pc, #48] @ 337cdc │ │ │ │ add r2, pc, r2 │ │ │ │ b 337c8c │ │ │ │ ldr r3, [pc, #40] @ 337ce0 │ │ │ │ ldr r1, [pc, #40] @ 337ce4 │ │ │ │ ldr r0, [pc, #40] @ 337ce8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 337cec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umullseq r2, r7, ip, lr │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r8, r4, r4, lsl r5 │ │ │ │ - rsbseq r7, pc, r0, asr #5 │ │ │ │ - @ instruction: 0x006b749c │ │ │ │ - rsbeq r7, fp, ip, ror r9 │ │ │ │ + rsbseq r8, r4, r4, asr #10 │ │ │ │ + ldrsheq r7, [pc], #-32 @ │ │ │ │ + rsbeq r7, fp, ip, asr #9 │ │ │ │ + rsbeq r7, fp, ip, lsr #19 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 00337cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245054,22 +245054,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 337d44 │ │ │ │ ldr r3, [pc, #36] @ 337d4c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 756c9c │ │ │ │ + b 756ccc │ │ │ │ ldr r2, [pc, #16] @ 337d50 │ │ │ │ add r2, pc, r2 │ │ │ │ b 337d20 │ │ │ │ bl 24b888 │ │ │ │ addseq r2, r7, r8, lsl #28 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbseq r8, r4, r0, lsl #9 │ │ │ │ + ldrheq r8, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 00337d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -245089,15 +245089,15 @@ │ │ │ │ beq 337e44 │ │ │ │ ldr r3, [pc, #168] @ 337e50 │ │ │ │ ldr r1, [pc, #168] @ 337e54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 756c9c │ │ │ │ + bl 756ccc │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 337df0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -245107,94 +245107,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 337e58 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 755fec │ │ │ │ + bl 75601c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337dc8 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 24b888 │ │ │ │ - rsbeq r7, fp, r8, ror #17 │ │ │ │ + rsbeq r7, fp, r8, lsl r9 │ │ │ │ addseq r2, r7, r8, lsl #27 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - strheq r7, [fp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r6, r3, r8, lsr #11 │ │ │ │ + rsbeq r7, fp, r4, ror #17 │ │ │ │ + ldrsbeq r6, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 337e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x0088e4b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 337ee0 │ │ │ │ ldr r2, [pc, #88] @ 337ee4 │ │ │ │ ldr r1, [pc, #88] @ 337ee8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #60] @ 337eec │ │ │ │ ldr r3, [pc, #60] @ 337ef0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, pc, ip, lsl r2 @ │ │ │ │ - rsbeq r0, sl, ip, asr #18 │ │ │ │ - rsbeq r0, sl, r4, ror #18 │ │ │ │ + rsbseq r7, pc, ip, asr #4 │ │ │ │ + rsbeq r0, sl, ip, ror r9 │ │ │ │ + @ instruction: 0x006a0994 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 337fa8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ ldr ip, [pc, #136] @ 337fac │ │ │ │ ldr r2, [pc, #136] @ 337fb0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r0, #0 │ │ │ │ beq 337f58 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 337f78 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -245213,17 +245213,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r7, fp, r4, ror #25 │ │ │ │ - rsbseq r7, pc, r8, lsl #3 │ │ │ │ - ldrdeq r7, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r7, fp, r4, lsl sp │ │ │ │ + ldrheq r7, [pc], #-24 @ │ │ │ │ + rsbeq r7, fp, r4, lsl #26 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 338014 │ │ │ │ ldr r2, [pc, #68] @ 338018 │ │ │ │ @@ -245231,26 +245231,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r7, [pc], #-8 @ │ │ │ │ - rsbeq r7, fp, r0, lsr #24 │ │ │ │ - rsbeq r7, fp, ip, lsl #24 │ │ │ │ + rsbseq r7, pc, r8, lsl #2 │ │ │ │ + rsbeq r7, fp, r0, asr ip │ │ │ │ + rsbeq r7, fp, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3380a8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3380ac │ │ │ │ @@ -245258,15 +245258,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #1 │ │ │ │ beq 33807c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -245277,133 +245277,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, pc, ip, rrx │ │ │ │ - strheq r7, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, fp, r0, lsr #23 │ │ │ │ + @ instruction: 0x007f709c │ │ │ │ + rsbeq r7, fp, r4, ror #23 │ │ │ │ + ldrdeq r7, [fp], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 003380b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 338178 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r8, [pc, #148] @ 33817c │ │ │ │ ldr r2, [pc, #148] @ 338180 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 338184 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 338138 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ed0c │ │ │ │ + b 74ed3c │ │ │ │ ldr r6, [pc, #72] @ 338188 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r2, [pc, #56] @ 33818c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ed0c │ │ │ │ - rsbeq r7, fp, r4, lsr #22 │ │ │ │ - rsbseq r6, pc, r4, asr #31 │ │ │ │ - rsbeq r7, fp, r8, lsl #22 │ │ │ │ + b 74ed3c │ │ │ │ + rsbeq r7, fp, r4, asr fp │ │ │ │ + ldrsheq r6, [pc], #-244 @ │ │ │ │ + rsbeq r7, fp, r8, lsr fp │ │ │ │ adceq r4, r4, r0, ror #14 │ │ │ │ - ldrdeq r7, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - ldrdeq r7, [fp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, fp, r0, lsl #22 │ │ │ │ + rsbeq r7, fp, r4, lsl #22 │ │ │ │ │ │ │ │ 00338190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 33825c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r8, [pc, #156] @ 338260 │ │ │ │ ldr r2, [pc, #156] @ 338264 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 338268 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 33821c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ed0c │ │ │ │ + b 74ed3c │ │ │ │ ldr r6, [pc, #72] @ 33826c │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r2, [pc, #56] @ 338270 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 74ed0c │ │ │ │ - rsbeq r7, fp, r8, asr #20 │ │ │ │ - rsbseq r6, pc, r8, ror #29 │ │ │ │ - rsbeq r7, fp, r4, lsr sl │ │ │ │ + b 74ed3c │ │ │ │ + rsbeq r7, fp, r8, ror sl │ │ │ │ + rsbseq r6, pc, r8, lsl pc @ │ │ │ │ + rsbeq r7, fp, r4, ror #20 │ │ │ │ adceq r4, r4, r4, lsl #13 │ │ │ │ - rsbeq r7, fp, ip, ror #19 │ │ │ │ - strdeq r7, [fp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r7, fp, ip, lsl sl │ │ │ │ + rsbeq r7, fp, r0, lsr #20 │ │ │ │ │ │ │ │ 00338274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 338430 │ │ │ │ @@ -245419,24 +245419,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3383ec │ │ │ │ ldr r7, [pc, #372] @ 33843c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 338440 │ │ │ │ ldr r1, [pc, #360] @ 338444 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #336] @ 338448 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -245448,28 +245448,28 @@ │ │ │ │ beq 338374 │ │ │ │ ldr r5, [pc, #288] @ 33844c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3383b8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 74ed74 │ │ │ │ + bl 74eda4 │ │ │ │ ldr r2, [pc, #264] @ 338450 │ │ │ │ ldr r3, [pc, #236] @ 338438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33842c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7553d4 │ │ │ │ + b 755404 │ │ │ │ ldr r2, [pc, #216] @ 338454 │ │ │ │ ldr r3, [pc, #184] @ 338438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -245483,55 +245483,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 338458 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r2, [pc, #136] @ 33845c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r0, [r5] │ │ │ │ b 338338 │ │ │ │ ldr r4, [pc, #108] @ 338460 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr r3, [pc, #96] @ 338464 │ │ │ │ ldr r2, [pc, #96] @ 338468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 3382c0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r4], r4 @ │ │ │ │ addseq r2, r7, r0, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, pc, r0, ror #27 │ │ │ │ - rsbeq r0, sl, r4, lsl #10 │ │ │ │ - rsbeq r0, sl, ip, lsl r5 │ │ │ │ + rsbseq r6, pc, r0, lsl lr @ │ │ │ │ + rsbeq r0, sl, r4, lsr r5 │ │ │ │ + rsbeq r0, sl, ip, asr #10 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ adceq r4, r4, ip, lsr r5 │ │ │ │ addseq r2, r7, ip, asr #15 │ │ │ │ umullseq r2, r7, r8, r7 │ │ │ │ + rsbeq r7, fp, r0, lsl #17 │ │ │ │ + rsbeq r7, fp, r4, lsl #17 │ │ │ │ rsbeq r7, fp, r0, asr r8 │ │ │ │ - rsbeq r7, fp, r4, asr r8 │ │ │ │ - rsbeq r7, fp, r0, lsr #16 │ │ │ │ - rsbseq r6, pc, r8, lsr #25 │ │ │ │ - rsbeq r7, fp, r4, lsl r8 │ │ │ │ + ldrsbeq r6, [pc], #-200 @ │ │ │ │ + rsbeq r7, fp, r4, asr #16 │ │ │ │ │ │ │ │ 0033846c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3384f0 │ │ │ │ @@ -245540,37 +245540,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3384a8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ed0c │ │ │ │ + b 74ed3c │ │ │ │ ldr r6, [pc, #68] @ 3384f4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr ip, [pc, #56] @ 3384f8 │ │ │ │ ldr r2, [pc, #56] @ 3384fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ed0c │ │ │ │ + b 74ed3c │ │ │ │ adceq r4, r4, r0, ror #7 │ │ │ │ - rsbeq r7, fp, r4, ror #14 │ │ │ │ - rsbseq r6, pc, ip, ror #23 │ │ │ │ - rsbeq r7, fp, ip, asr r7 │ │ │ │ + @ instruction: 0x006b7794 │ │ │ │ + rsbseq r6, pc, ip, lsl ip @ │ │ │ │ + rsbeq r7, fp, ip, lsl #15 │ │ │ │ │ │ │ │ 00338500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 338584 │ │ │ │ @@ -245579,37 +245579,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33853c │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ed74 │ │ │ │ + b 74eda4 │ │ │ │ ldr r6, [pc, #68] @ 338588 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr ip, [pc, #56] @ 33858c │ │ │ │ ldr r2, [pc, #56] @ 338590 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ed74 │ │ │ │ + b 74eda4 │ │ │ │ adceq r4, r4, ip, asr #6 │ │ │ │ - ldrdeq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r6, pc, r8, asr fp @ │ │ │ │ - rsbeq r7, fp, r8, asr #13 │ │ │ │ + rsbeq r7, fp, r0, lsl #14 │ │ │ │ + rsbseq r6, pc, r8, lsl #23 │ │ │ │ + strdeq r7, [fp], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 00338594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 338618 │ │ │ │ @@ -245618,52 +245618,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3385d0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ff64 │ │ │ │ + b 74ff94 │ │ │ │ ldr r6, [pc, #68] @ 33861c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 755c3c │ │ │ │ + bl 755c6c │ │ │ │ ldr ip, [pc, #56] @ 338620 │ │ │ │ ldr r2, [pc, #56] @ 338624 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74ff64 │ │ │ │ + b 74ff94 │ │ │ │ @ instruction: 0x00a442b8 │ │ │ │ - rsbeq r7, fp, ip, lsr r6 │ │ │ │ - rsbseq r6, pc, r4, asr #21 │ │ │ │ - rsbeq r7, fp, r4, lsr r6 │ │ │ │ + rsbeq r7, fp, ip, ror #12 │ │ │ │ + ldrsheq r6, [pc], #-164 @ │ │ │ │ + rsbeq r7, fp, r4, ror #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3386a4 │ │ │ │ ldr r2, [pc, #96] @ 3386a8 │ │ │ │ ldr r1, [pc, #96] @ 3386ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #68] @ 3386b0 │ │ │ │ ldr r3, [pc, #68] @ 3386b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -245672,58 +245672,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r6, [pc], #-164 @ │ │ │ │ - rsbeq r0, sl, r4, ror r1 │ │ │ │ - rsbseq sp, r3, r8, lsr #14 │ │ │ │ + rsbseq r6, pc, r4, ror #21 │ │ │ │ + rsbeq r0, sl, r4, lsr #3 │ │ │ │ + rsbseq sp, r3, r8, asr r7 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - ldrdeq r7, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, fp, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 33872c │ │ │ │ ldr r2, [pc, #92] @ 338730 │ │ │ │ ldr r1, [pc, #92] @ 338734 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 338738 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #64] @ 33873c │ │ │ │ ldr r3, [pc, #64] @ 338740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, ip, lsr #20 │ │ │ │ - rsbeq r0, sl, r0, ror #1 │ │ │ │ - rsbeq r0, ip, r0, lsr sp │ │ │ │ + rsbseq r6, pc, ip, asr sl @ │ │ │ │ + rsbeq r0, sl, r0, lsl r1 │ │ │ │ + rsbeq r0, ip, r0, ror #26 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 338754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ strdeq sp, [r8], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 338894 │ │ │ │ ldr r6, [pc, #292] @ 338898 │ │ │ │ @@ -245734,23 +245734,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3387dc │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 338808 │ │ │ │ @@ -245796,29 +245796,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3388a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248a84 │ │ │ │ - rsbseq r6, pc, ip, lsl #19 │ │ │ │ - rsbeq r0, fp, r8, lsr #23 │ │ │ │ - strheq r0, [fp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r3, fp, r8, lsl r1 │ │ │ │ + ldrheq r6, [pc], #-156 @ │ │ │ │ + ldrdeq r0, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, fp, ip, ror #23 │ │ │ │ + rsbeq r3, fp, r8, asr #2 │ │ │ │ + rsbeq r7, fp, r0, lsr r4 │ │ │ │ rsbeq r7, fp, r0, lsl #8 │ │ │ │ - ldrdeq r7, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 338914 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3388fc │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -245827,44 +245827,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 338918 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 755044 │ │ │ │ - rsbeq r0, fp, r8, ror sl │ │ │ │ + b 755074 │ │ │ │ + rsbeq r0, fp, r8, lsr #21 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 33897c │ │ │ │ ldr r2, [pc, #72] @ 338980 │ │ │ │ ldr r1, [pc, #72] @ 338984 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, pc, r4, asr #15 │ │ │ │ - rsbeq pc, r9, r4, lsl #29 │ │ │ │ - rsbseq sp, r3, r8, lsr r4 │ │ │ │ + ldrsheq r6, [pc], #-116 @ │ │ │ │ + strheq pc, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sp, r3, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 338a58 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -245874,54 +245874,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 338a60 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 338a38 │ │ │ │ ldr r3, [pc, #128] @ 338a64 │ │ │ │ ldr r9, [pc, #128] @ 338a68 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8be16c │ │ │ │ + bl 8be19c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3389fc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, pc, r0, ror #14 │ │ │ │ - rsbeq r0, fp, ip, ror r9 │ │ │ │ - rsbeq r0, fp, r8, ror #18 │ │ │ │ - ldrsbeq r7, [r4], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r7, fp, r8, ror r2 │ │ │ │ + @ instruction: 0x007f6790 │ │ │ │ + rsbeq r0, fp, ip, lsr #19 │ │ │ │ + @ instruction: 0x006b0998 │ │ │ │ + rsbseq r7, r4, r8, lsl #16 │ │ │ │ + rsbeq r7, fp, r8, lsr #5 │ │ │ │ │ │ │ │ 00338a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 338b74 │ │ │ │ @@ -245932,30 +245932,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 74e18c │ │ │ │ + bl 74e1bc │ │ │ │ ldr r1, [pc, #200] @ 338b80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b40 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 338b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74e18c │ │ │ │ + bl 74e1bc │ │ │ │ ldr r1, [pc, #164] @ 338b88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 338b58 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 338b8c │ │ │ │ ldr r3, [pc, #112] @ 338b78 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -245973,29 +245973,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 338b90 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ b 338ad0 │ │ │ │ ldr r1, [pc, #52] @ 338b94 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 755044 │ │ │ │ + bl 755074 │ │ │ │ b 338afc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r7, ip, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ + rsbeq r7, fp, r0, lsr #4 │ │ │ │ + strheq r0, [fp], #-140 @ 0xffffff74 @ │ │ │ │ strdeq r7, [fp], #-16 @ │ │ │ │ - rsbeq r0, fp, ip, lsl #17 │ │ │ │ - rsbeq r7, fp, r0, asr #3 │ │ │ │ - rsbeq r0, fp, r0, ror #16 │ │ │ │ + @ instruction: 0x006b0890 │ │ │ │ addseq r2, r7, r0, lsl r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00338b98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -246007,27 +246007,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 338c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 755fec │ │ │ │ + bl 75601c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, fp, ip, ror #1 │ │ │ │ - rsbeq r3, fp, ip, asr r2 │ │ │ │ + rsbeq r7, fp, ip, lsl r1 │ │ │ │ + rsbeq r3, fp, ip, lsl #5 │ │ │ │ │ │ │ │ 00338c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 338c78 │ │ │ │ @@ -246037,32 +246037,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #56] @ 338c84 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3246dc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r6, [pc], #-76 @ │ │ │ │ - rsbeq pc, r9, ip, lsl #23 │ │ │ │ - rsbseq sp, r3, r0, asr #2 │ │ │ │ - rsbeq r7, fp, r8, asr r0 │ │ │ │ + rsbseq r6, pc, ip, lsl #10 │ │ │ │ + strheq pc, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sp, r3, r0, ror r1 │ │ │ │ + rsbeq r7, fp, r8, lsl #1 │ │ │ │ │ │ │ │ 00338c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 338ce0 │ │ │ │ @@ -246072,56 +246072,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #28] @ 338cec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3246dc │ │ │ │ - rsbseq r6, pc, r8, asr r4 @ │ │ │ │ - rsbeq pc, r9, r0, lsl fp @ │ │ │ │ - rsbseq sp, r3, r4, asr #1 │ │ │ │ - ldrdeq r6, [fp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r6, pc, r8, lsl #9 │ │ │ │ + rsbeq pc, r9, r0, asr #22 │ │ │ │ + ldrsheq sp, [r3], #-4 @ │ │ │ │ + rsbeq r7, fp, r4 │ │ │ │ │ │ │ │ 00338cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 338db8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #152] @ 338dbc │ │ │ │ ldr r1, [pc, #152] @ 338dc0 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #128] @ 338dc4 │ │ │ │ ldr r1, [pc, #128] @ 338dc8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #96] @ 338dcc │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 32461c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -246135,20 +246135,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r6, pc, ip, ror #7 │ │ │ │ - rsbeq r0, fp, r0, lsl #12 │ │ │ │ - rsbeq r0, fp, r4, lsl r6 │ │ │ │ - rsbeq pc, r9, ip, ror sl @ │ │ │ │ - rsbseq sp, r3, r0, lsr r0 │ │ │ │ - rsbeq r6, fp, r4, lsr pc │ │ │ │ + rsbseq r6, pc, ip, lsl r4 @ │ │ │ │ + rsbeq r0, fp, r0, lsr r6 │ │ │ │ + rsbeq r0, fp, r4, asr #12 │ │ │ │ + rsbeq pc, r9, ip, lsr #21 │ │ │ │ + rsbseq sp, r3, r0, rrx │ │ │ │ + rsbeq r6, fp, r4, ror #30 │ │ │ │ │ │ │ │ 00338dd0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246177,44 +246177,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338e84 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ b 338e44 │ │ │ │ ldr r3, [pc, #28] @ 338ebc │ │ │ │ ldr r1, [pc, #28] @ 338ec0 │ │ │ │ ldr r0, [pc, #28] @ 338ec4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r6, pc, ip, asr r2 @ │ │ │ │ - rsbeq r6, fp, r8, lsl #28 │ │ │ │ - rsbeq r6, fp, r8, lsl lr │ │ │ │ + rsbseq r6, pc, ip, lsl #5 │ │ │ │ + rsbeq r6, fp, r8, lsr lr │ │ │ │ + rsbeq r6, fp, r8, asr #28 │ │ │ │ │ │ │ │ 00338ec8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -246235,46 +246235,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 338f6c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ b 338f24 │ │ │ │ ldr r3, [pc, #28] @ 338fa4 │ │ │ │ ldr r1, [pc, #28] @ 338fa8 │ │ │ │ ldr r0, [pc, #28] @ 338fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r6, pc, r4, ror r1 @ │ │ │ │ - rsbeq r6, fp, r0, lsr #26 │ │ │ │ - rsbeq r6, fp, r0, lsr sp │ │ │ │ + rsbseq r6, pc, r4, lsr #3 │ │ │ │ + rsbeq r6, fp, r0, asr sp │ │ │ │ + rsbeq r6, fp, r0, ror #26 │ │ │ │ │ │ │ │ 00338fb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33900c │ │ │ │ @@ -246284,26 +246284,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #32] @ 339018 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 324408 │ │ │ │ - rsbseq r6, pc, r0, lsr r1 @ │ │ │ │ - rsbeq pc, r9, r8, ror #15 │ │ │ │ - @ instruction: 0x0073cd9c │ │ │ │ - rsbeq r6, fp, ip, lsr #25 │ │ │ │ + rsbseq r6, pc, r0, ror #2 │ │ │ │ + rsbeq pc, r9, r8, lsl r8 @ │ │ │ │ + rsbseq ip, r3, ip, asr #27 │ │ │ │ + ldrdeq r6, [fp], #-204 @ 0xffffff34 @ │ │ │ │ │ │ │ │ 0033901c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 3390a0 │ │ │ │ @@ -246316,33 +246316,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #32] @ 3390ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 324814 │ │ │ │ - rsbseq r6, pc, r8, asr #1 │ │ │ │ - rsbeq pc, r9, r4, lsl #15 │ │ │ │ - rsbseq ip, r3, r8, lsr sp │ │ │ │ - rsbeq r6, fp, ip, lsl ip │ │ │ │ + ldrsheq r6, [pc], #-8 @ │ │ │ │ + strheq pc, [r9], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq ip, r3, r8, ror #26 │ │ │ │ + rsbeq r6, fp, ip, asr #24 │ │ │ │ │ │ │ │ 003390b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -246367,17 +246367,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 339130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [pc], #-240 @ │ │ │ │ - @ instruction: 0x006b6b9c │ │ │ │ - rsbeq r6, fp, r8, asr #23 │ │ │ │ + rsbseq r6, pc, r0, lsr #32 │ │ │ │ + rsbeq r6, fp, ip, asr #23 │ │ │ │ + strdeq r6, [fp], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 00339134 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 339158 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -246394,17 +246394,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 339194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, ip, lsl #31 │ │ │ │ - rsbeq r6, fp, r8, lsr fp │ │ │ │ - rsbeq r6, fp, r4, lsl #23 │ │ │ │ + ldrheq r5, [pc], #-252 @ │ │ │ │ + rsbeq r6, fp, r8, ror #22 │ │ │ │ + strheq r6, [fp], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 00339198 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -246430,17 +246430,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 33921c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, lsl #30 │ │ │ │ - strheq r6, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, fp, r8, lsl fp │ │ │ │ + rsbseq r5, pc, r4, lsr pc @ │ │ │ │ + rsbeq r6, fp, r0, ror #21 │ │ │ │ + rsbeq r6, fp, r8, asr #22 │ │ │ │ │ │ │ │ 00339220 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -246452,15 +246452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r4, [pc, #480] @ 339450 │ │ │ │ ldr r2, [pc, #480] @ 339454 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 339458 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -246468,33 +246468,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 33945c │ │ │ │ ldr r9, [pc, #452] @ 339460 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #436] @ 339464 │ │ │ │ ldr r1, [pc, #436] @ 339468 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3393d8 │ │ │ │ ldr r3, [pc, #396] @ 33946c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 33937c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -246534,38 +246534,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3392fc │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3393c8 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ b 3392fc │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ b 3393a4 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248a0c │ │ │ │ ldr r2, [pc, #136] @ 339474 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 339478 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [pc, #104] @ 33947c │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3392d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 339480 │ │ │ │ @@ -246575,29 +246575,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009718d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x007f5e90 │ │ │ │ - rsbeq r0, fp, ip, lsr #1 │ │ │ │ - rsbeq r0, fp, r0, asr #1 │ │ │ │ + rsbseq r5, pc, r0, asr #29 │ │ │ │ + ldrdeq r0, [fp], #-12 @ │ │ │ │ + strdeq r0, [fp], #-0 @ │ │ │ │ ldrdeq r3, [r4], r0 @ │ │ │ │ addseq r1, r7, r8, ror r8 │ │ │ │ - rsbeq pc, r9, ip, lsl #10 │ │ │ │ - rsbseq ip, r3, r8, asr #21 │ │ │ │ + rsbeq pc, r9, ip, lsr r5 @ │ │ │ │ + ldrsheq ip, [r3], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ @ instruction: 0x009717d8 │ │ │ │ - rsbeq r6, fp, ip, asr #18 │ │ │ │ - rsbeq r6, fp, r8, asr #16 │ │ │ │ + rsbeq r6, fp, ip, ror r9 │ │ │ │ + rsbeq r6, fp, r8, ror r8 │ │ │ │ muleq r0, ip, sl │ │ │ │ - ldrsbeq r5, [pc], #-192 @ │ │ │ │ - rsbeq r6, fp, ip, ror r8 │ │ │ │ - rsbeq r6, fp, ip, lsl #17 │ │ │ │ + rsbseq r5, pc, r0, lsl #26 │ │ │ │ + rsbeq r6, fp, ip, lsr #17 │ │ │ │ + strheq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 0033948c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 339548 │ │ │ │ @@ -246607,53 +246607,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 339550 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #128] @ 339554 │ │ │ │ ldr r7, [pc, #128] @ 339558 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 339500 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74d998 │ │ │ │ + b 74d9c8 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248a0c │ │ │ │ ldr r2, [pc, #72] @ 33955c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 339560 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [pc, #40] @ 339564 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3394ec │ │ │ │ - rsbseq r5, pc, ip, asr ip @ │ │ │ │ - rsbeq pc, r9, r8, lsl #6 │ │ │ │ - rsbseq ip, r3, r4, asr #17 │ │ │ │ + rsbseq r5, pc, ip, lsl #25 │ │ │ │ + rsbeq pc, r9, r8, lsr r3 @ │ │ │ │ + ldrsheq ip, [r3], #-132 @ 0xffffff7c @ │ │ │ │ umlaleq r3, r4, r4, r3 │ │ │ │ addseq r1, r7, r8, lsr r6 │ │ │ │ - rsbeq r6, fp, r4, lsr #16 │ │ │ │ - rsbeq r6, fp, r0, lsr #14 │ │ │ │ + rsbeq r6, fp, r4, asr r8 │ │ │ │ + rsbeq r6, fp, r0, asr r7 │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 00339568 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -246664,53 +246664,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 33962c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #128] @ 339630 │ │ │ │ ldr r7, [pc, #128] @ 339634 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3395dc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 74dac0 │ │ │ │ + b 74daf0 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 248a0c │ │ │ │ ldr r2, [pc, #72] @ 339638 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33963c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [pc, #40] @ 339640 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3395c8 │ │ │ │ - rsbseq r5, pc, r0, lsl #23 │ │ │ │ - rsbeq pc, r9, ip, lsr #4 │ │ │ │ - rsbseq ip, r3, r8, ror #15 │ │ │ │ + ldrheq r5, [pc], #-176 @ │ │ │ │ + rsbeq pc, r9, ip, asr r2 @ │ │ │ │ + rsbseq ip, r3, r8, lsl r8 │ │ │ │ @ instruction: 0x00a432b8 │ │ │ │ addseq r1, r7, ip, asr r5 │ │ │ │ - rsbeq r6, fp, r8, asr #14 │ │ │ │ - rsbeq r6, fp, r4, asr #12 │ │ │ │ + rsbeq r6, fp, r8, ror r7 │ │ │ │ + rsbeq r6, fp, r4, ror r6 │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 00339644 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246735,31 +246735,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3396f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3396fc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ adceq r3, r4, ip, lsl #4 │ │ │ │ @ instruction: 0x009714b0 │ │ │ │ - @ instruction: 0x006b6698 │ │ │ │ - rsbeq r6, fp, r4, lsr #11 │ │ │ │ + rsbeq r6, fp, r8, asr #13 │ │ │ │ + ldrdeq r6, [fp], #-84 @ 0xffffffac @ │ │ │ │ muleq r0, ip, sl │ │ │ │ │ │ │ │ 00339700 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 339738 │ │ │ │ mov r3, #0 │ │ │ │ @@ -246810,15 +246810,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3397d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r8, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 3398f4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -246835,24 +246835,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 339904 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 33987c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 3398c0 │ │ │ │ @@ -246879,25 +246879,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 33987c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r0, lsr #19 │ │ │ │ + ldrsbeq r5, [pc], #-144 @ │ │ │ │ addseq r1, r7, r0, lsl r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, ip, ror #10 │ │ │ │ - rsbeq r6, fp, r8, asr r5 │ │ │ │ + @ instruction: 0x006b659c │ │ │ │ + rsbeq r6, fp, r8, lsl #11 │ │ │ │ umullseq r1, r7, r0, r2 │ │ │ │ - rsbeq r6, fp, ip, ror #9 │ │ │ │ - rsbeq r6, fp, ip, asr #9 │ │ │ │ + rsbeq r6, fp, ip, lsl r5 │ │ │ │ + strdeq r6, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 3399e8 │ │ │ │ ldr r2, [pc, #188] @ 3399ec │ │ │ │ ldr r1, [pc, #188] @ 3399f0 │ │ │ │ @@ -246905,15 +246905,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r6, [pc, #152] @ 3399f4 │ │ │ │ ldr r1, [pc, #152] @ 3399f8 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -246922,59 +246922,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 3399fc │ │ │ │ ldr r3, [pc, #124] @ 339a00 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ ldr ip, [pc, #100] @ 339a04 │ │ │ │ ldr r3, [pc, #100] @ 339a08 │ │ │ │ ldr r1, [pc, #100] @ 339a0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 755e94 │ │ │ │ + bl 755ec4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, r8, ror r8 @ │ │ │ │ - rsbeq lr, r9, r4, lsl #29 │ │ │ │ - rsbseq ip, r3, r8, lsr r4 │ │ │ │ - rsbseq sl, r5, r0, asr #16 │ │ │ │ - rsbeq r6, fp, r8, ror #8 │ │ │ │ + rsbseq r5, pc, r8, lsr #17 │ │ │ │ + strheq lr, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq ip, r3, r8, ror #8 │ │ │ │ + rsbseq sl, r5, r0, ror r8 │ │ │ │ + @ instruction: 0x006b6498 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - rsbeq r6, fp, ip, lsr #8 │ │ │ │ + rsbeq r6, fp, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 339a88 │ │ │ │ ldr r2, [pc, #96] @ 339a8c │ │ │ │ ldr r1, [pc, #96] @ 339a90 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #68] @ 339a94 │ │ │ │ ldr r3, [pc, #68] @ 339a98 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -246983,17 +246983,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r8, ror r7 @ │ │ │ │ - rsbeq r6, fp, r0, asr r3 │ │ │ │ - rsbeq r6, fp, r4, ror #6 │ │ │ │ + rsbseq r5, pc, r8, lsr #15 │ │ │ │ + rsbeq r6, fp, r0, lsl #7 │ │ │ │ + @ instruction: 0x006b6394 │ │ │ │ addseq r1, r7, r4, asr #1 │ │ │ │ andeq r2, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339b64 │ │ │ │ @@ -247011,24 +247011,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ ldr r2, [pc, #80] @ 339b78 │ │ │ │ ldr r3, [pc, #64] @ 339b6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247038,19 +247038,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r5, [pc], #-100 @ │ │ │ │ + rsbseq r5, pc, r4, lsr #14 │ │ │ │ addseq r1, r7, r0, asr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, r0, asr #5 │ │ │ │ - rsbeq r6, fp, r4, lsr #5 │ │ │ │ + strdeq r6, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq r6, [fp], #-36 @ 0xffffffdc @ │ │ │ │ addseq r0, r7, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 339c44 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -247067,24 +247067,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ ldr r2, [pc, #80] @ 339c58 │ │ │ │ ldr r3, [pc, #64] @ 339c4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -247094,19 +247094,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, lsl r6 @ │ │ │ │ + rsbseq r5, pc, r4, asr #12 │ │ │ │ addseq r0, r7, r0, ror pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, r0, ror #3 │ │ │ │ - rsbeq r6, fp, r4, asr #3 │ │ │ │ + rsbeq r6, fp, r0, lsl r2 │ │ │ │ + strdeq r6, [fp], #-20 @ 0xffffffec @ │ │ │ │ addseq r0, r7, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 339d30 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -247123,24 +247123,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 978bac │ │ │ │ + bl 978bdc │ │ │ │ ldr r2, [pc, #92] @ 339d44 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 339d38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247153,32 +247153,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, pc, r4, lsr r5 @ │ │ │ │ + rsbseq r5, pc, r4, ror #10 │ │ │ │ umullseq r0, r7, r0, lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r6, fp, r0, lsl #2 │ │ │ │ - rsbeq r6, fp, r4, ror #1 │ │ │ │ + rsbeq r6, fp, r0, lsr r1 │ │ │ │ + rsbeq r6, fp, r4, lsl r1 │ │ │ │ addseq r0, r7, r0, lsr lr │ │ │ │ │ │ │ │ 00339d48 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339d4c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00339d50 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 339d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r8, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 339de0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -247186,15 +247186,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 339de8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -247203,17 +247203,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r4, lsl #9 │ │ │ │ - rsbeq r6, fp, r8, asr r0 │ │ │ │ - rsbeq r6, fp, r4, ror r0 │ │ │ │ + ldrheq r5, [pc], #-68 @ │ │ │ │ + rsbeq r6, fp, r8, lsl #1 │ │ │ │ + rsbeq r6, fp, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 339ed0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -247221,39 +247221,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 339ed4 │ │ │ │ ldr r1, [pc, #188] @ 339ed8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #168] @ 339edc │ │ │ │ ldr r1, [pc, #168] @ 339ee0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #136] @ 339ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #120] @ 339ee8 │ │ │ │ ldr r1, [pc, #120] @ 339eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #92] @ 339ef0 │ │ │ │ ldr r2, [pc, #92] @ 339ef4 │ │ │ │ ldr r3, [pc, #92] @ 339ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -247263,19 +247263,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, pc, r8, lsl #8 │ │ │ │ - rsbeq lr, r9, ip, lsr #19 │ │ │ │ - rsbseq fp, r3, ip, asr pc │ │ │ │ - ldrdeq r5, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r5, fp, r0, ror #31 │ │ │ │ + rsbseq r5, pc, r8, lsr r4 @ │ │ │ │ + ldrdeq lr, [r9], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq fp, r3, ip, lsl #31 │ │ │ │ + rsbeq r6, fp, r4 │ │ │ │ + rsbeq r6, fp, r0, lsl r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ addeq ip, r8, r8, lsl r6 │ │ │ │ addseq sl, r4, r4, lsl #28 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247287,110 +247287,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 339f64 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r5, [pc], #-32 @ │ │ │ │ - rsbeq r5, fp, r4, asr #29 │ │ │ │ - rsbeq r5, fp, r0, ror #29 │ │ │ │ + rsbseq r5, pc, r0, lsr #6 │ │ │ │ + strdeq r5, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, fp, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 339fcc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 339fd0 │ │ │ │ ldr r1, [pc, #72] @ 339fd4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r5, pc, r0, lsl #5 │ │ │ │ - rsbeq r5, fp, r4, asr lr │ │ │ │ - rsbeq r5, fp, r0, ror lr │ │ │ │ + ldrheq r5, [pc], #-32 @ │ │ │ │ + rsbeq r5, fp, r4, lsl #29 │ │ │ │ + rsbeq r5, fp, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 33a028 │ │ │ │ ldr r2, [pc, #56] @ 33a02c │ │ │ │ ldr r1, [pc, #56] @ 33a030 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a188 │ │ │ │ - rsbseq r5, pc, r4, lsl r2 @ │ │ │ │ - rsbeq r5, fp, r8, ror #27 │ │ │ │ - rsbeq r5, fp, r4, lsl #28 │ │ │ │ + rsbseq r5, pc, r4, asr #4 │ │ │ │ + rsbeq r5, fp, r8, lsl lr │ │ │ │ + rsbeq r5, fp, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 33a0a4 │ │ │ │ ldr r2, [pc, #88] @ 33a0a8 │ │ │ │ ldr r1, [pc, #88] @ 33a0ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r5, [pc], #-24 @ │ │ │ │ - rsbeq r5, fp, ip, lsl #27 │ │ │ │ - rsbeq r5, fp, r8, lsr #27 │ │ │ │ + rsbseq r5, pc, r8, ror #3 │ │ │ │ + strheq r5, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r5, [fp], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -247431,15 +247431,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 33a184 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -247524,15 +247524,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [pc, #964] @ 33a6a4 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -247765,24 +247765,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 33a604 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ addseq r0, r7, ip, asr #18 │ │ │ │ - rsbeq r5, fp, r4, ror ip │ │ │ │ + rsbeq r5, fp, r4, lsr #25 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbseq r4, pc, ip, ror #24 │ │ │ │ + @ instruction: 0x007f4c9c │ │ │ │ addseq r0, r7, r4, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, fp, r8, ror r1 │ │ │ │ + rsbeq r5, fp, r8, lsr #3 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 33a710 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 33a6c0 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -248243,23 +248243,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 33ae24 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r2, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, fp, r4, lsl #30 │ │ │ │ strdeq fp, [r8], ip │ │ │ │ │ │ │ │ 0033ae28 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033ae2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -248271,26 +248271,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 33ae8c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r5, fp, r0, asr r0 │ │ │ │ - ldrsheq r4, [pc], #-84 @ │ │ │ │ - rsbeq r5, fp, ip, lsr #32 │ │ │ │ + rsbeq r5, fp, r0, lsl #1 │ │ │ │ + rsbseq r4, pc, r4, lsr #12 │ │ │ │ + rsbeq r5, fp, ip, asr r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -256794,23 +256794,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 3433b0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70ec14 │ │ │ │ + b 70ec44 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 343388 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 343384 │ │ │ │ @@ -256820,15 +256820,15 @@ │ │ │ │ b 343388 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 707688 │ │ │ │ + bl 7076b8 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 34341c │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -256836,21 +256836,21 @@ │ │ │ │ beq 343450 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 3434b4 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70ba30 │ │ │ │ + b 70ba60 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 34341c │ │ │ │ tst r1, #2 │ │ │ │ bne 34341c │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -256867,40 +256867,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 343344 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 343344 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 70ba30 │ │ │ │ + b 70ba60 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 343428 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ b 343428 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 343490 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ b 343490 │ │ │ │ ldr r3, [pc, #100] @ 343588 │ │ │ │ ldr r2, [pc, #100] @ 34358c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -256913,25 +256913,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 343590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x009675f0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, sl, r4, asr r9 │ │ │ │ + rsbeq ip, sl, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -256945,15 +256945,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 3435f8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 343664 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -256964,23 +256964,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 3435d8 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 3435f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -257015,15 +257015,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 3436bc │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -257062,26 +257062,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 343768 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3437ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r2, r8, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 3438e0 │ │ │ │ ldr r2, [pc, #216] @ 3438e4 │ │ │ │ @@ -257089,25 +257089,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #184] @ 3438ec │ │ │ │ ldr r1, [pc, #184] @ 3438f0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #152] @ 3438f4 │ │ │ │ ldr r2, [pc, #152] @ 3438f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 3438fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 343900 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -257124,34 +257124,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, lr, r8, ror pc │ │ │ │ - rsbeq r4, r9, ip, lsr #31 │ │ │ │ - rsbseq r2, r3, r0, ror #10 │ │ │ │ - @ instruction: 0x006a179c │ │ │ │ - rsbeq sl, r9, r4, asr #23 │ │ │ │ - rsbeq ip, sl, r8, lsl #13 │ │ │ │ + rsbseq fp, lr, r8, lsr #31 │ │ │ │ + ldrdeq r4, [r9], #-252 @ 0xffffff04 @ │ │ │ │ + @ instruction: 0x00732590 │ │ │ │ + rsbeq r1, sl, ip, asr #15 │ │ │ │ + strdeq sl, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + strheq ip, [sl], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - rsbeq ip, sl, ip, lsl #13 │ │ │ │ + strheq ip, [sl], #-108 @ 0xffffff94 @ │ │ │ │ umulleq r2, r8, r8, ip │ │ │ │ addseq r1, r4, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -257231,22 +257231,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 343e3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 343980 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34396c │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -257345,15 +257345,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 343e34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343960 │ │ │ │ ldr r0, [pc, #548] @ 343e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 343960 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -257417,15 +257417,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 343e34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343960 │ │ │ │ ldr r0, [pc, #264] @ 343e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 343960 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 343d88 │ │ │ │ bhi 343bf8 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 343d88 │ │ │ │ bhi 343e08 │ │ │ │ @@ -257445,55 +257445,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34396c │ │ │ │ ldr r0, [pc, #164] @ 343e54 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 343980 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 34396c │ │ │ │ ldr r3, [pc, #88] @ 343e34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 343960 │ │ │ │ ldr r0, [pc, #104] @ 343e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 343960 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 34396c │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 343d78 │ │ │ │ b 343c0c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r6, r8, ror #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r6, r0, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r6, ip, lsl #3 │ │ │ │ - @ instruction: 0x007eba98 │ │ │ │ + rsbseq fp, lr, r8, asr #21 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq ip, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq ip, sl, r8, lsr #10 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbseq fp, lr, r2, ror r9 │ │ │ │ - ldrsheq fp, [lr], #-139 @ 0xffffff75 @ │ │ │ │ - rsbeq ip, sl, ip, ror #5 │ │ │ │ - rsbeq ip, sl, ip, ror #3 │ │ │ │ - strdeq ip, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, sl, r4, ror #2 │ │ │ │ + rsbseq fp, lr, r2, lsr #19 │ │ │ │ + rsbseq fp, lr, fp, lsr #18 │ │ │ │ + rsbeq ip, sl, ip, lsl r3 │ │ │ │ + rsbeq ip, sl, ip, lsl r2 │ │ │ │ + rsbeq ip, sl, r8, lsr #4 │ │ │ │ + @ instruction: 0x006ac194 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -258399,20 +258399,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 344cb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq sl, lr, r4, lsr #22 │ │ │ │ - rsbeq fp, sl, r8, ror #6 │ │ │ │ - rsbeq fp, sl, ip, ror r3 │ │ │ │ - rsbseq sl, lr, r0, lsl #22 │ │ │ │ - rsbeq fp, sl, r4, asr #6 │ │ │ │ - rsbeq fp, sl, r0, ror r3 │ │ │ │ + rsbseq sl, lr, r4, asr fp │ │ │ │ + @ instruction: 0x006ab398 │ │ │ │ + rsbeq fp, sl, ip, lsr #7 │ │ │ │ + rsbseq sl, lr, r0, lsr fp │ │ │ │ + rsbeq fp, sl, r4, ror r3 │ │ │ │ + rsbeq fp, sl, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -262148,18 +262148,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 3487a4 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3487cc │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -262184,15 +262184,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 348728 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ b 348728 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -264671,15 +264671,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 34af30 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34aea4 │ │ │ │ ldr r0, [pc, #148] @ 34af34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -264691,33 +264691,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 34af30 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 34aea4 │ │ │ │ ldr r0, [pc, #72] @ 34af38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 34aea4 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq pc, r5, ip, lsl sp @ │ │ │ │ - rsbseq r4, lr, r5, asr #14 │ │ │ │ + rsbseq r4, lr, r5, ror r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r5, sl, r0, lsl #3 │ │ │ │ - rsbeq r5, sl, r0, lsr r1 │ │ │ │ + strheq r5, [sl], #-16 @ │ │ │ │ + rsbeq r5, sl, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 34b0ac │ │ │ │ mov r8, r3 │ │ │ │ @@ -287308,47 +287308,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3610cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 360e40 │ │ │ │ ldr r0, [pc, #80] @ 3610d0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 360e40 │ │ │ │ ldr r0, [pc, #60] @ 3610d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 360e24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r4, r0, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, ip, ip, ror #14 │ │ │ │ + @ instruction: 0x007ce79c │ │ │ │ addseq r9, r4, r8, lsr #26 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, r4, ip, asr #25 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r8, r0 │ │ │ │ - rsbeq pc, r8, r8, lsr #32 │ │ │ │ - strheq lr, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, r8, r0, lsr r0 @ │ │ │ │ + rsbeq pc, r8, r8, asr r0 @ │ │ │ │ + rsbeq lr, r8, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -287463,22 +287463,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3612d8 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 361270 │ │ │ │ ldr r0, [pc, #28] @ 3612dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 361270 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 360db8 │ │ │ │ b 361274 │ │ │ │ addseq r9, r4, r8, asr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq lr, r8, r8, lsl lr │ │ │ │ + rsbeq lr, r8, r8, asr #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 361520 │ │ │ │ mov lr, ip │ │ │ │ @@ -288370,22 +288370,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 36216c │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -288430,15 +288430,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3620e8 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ b 36210c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 362234 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -288669,15 +288669,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3631bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3623b8 │ │ │ │ ldr r0, [pc, #3112] @ 3631c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3623b8 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3623dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3631c4 │ │ │ │ @@ -288738,15 +288738,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -288772,15 +288772,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3631bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3623b8 │ │ │ │ ldr r0, [pc, #2720] @ 3631d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3623b8 │ │ │ │ mov r7, #3 │ │ │ │ b 3624f0 │ │ │ │ tst r8, #8 │ │ │ │ bne 3629ac │ │ │ │ ldr r3, [pc, #2692] @ 3631d8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -288838,41 +288838,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3628d4 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -288928,15 +288928,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3631bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3623b8 │ │ │ │ ldr r0, [pc, #2120] @ 3631ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3623b8 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 362dc4 │ │ │ │ ldr r3, [pc, #2100] @ 3631f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -289107,15 +289107,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -289128,15 +289128,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 363210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3624d4 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 362fa8 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -289199,15 +289199,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3631bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3623b8 │ │ │ │ ldr r0, [pc, #1088] @ 363220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3623b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 363224 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -289344,22 +289344,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3624d4 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3628e8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -289381,15 +289381,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 362910 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2a1bf8 │ │ │ │ @@ -289447,45 +289447,45 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r4, r4, ror r7 │ │ │ │ addseq r8, r4, r0, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ adceq sl, r1, ip, lsr #6 │ │ │ │ addeq r3, r6, r4, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r8, r0, asr sp │ │ │ │ + rsbeq sp, r8, r0, lsl #27 │ │ │ │ addseq r8, r4, r8, asr r5 │ │ │ │ adceq sl, r1, r0, lsr #4 │ │ │ │ addeq r3, r6, r4, asr #29 │ │ │ │ addseq r8, r4, r0, lsr r4 │ │ │ │ - rsbeq sp, r8, r4, ror #21 │ │ │ │ + rsbeq sp, r8, r4, lsl fp │ │ │ │ adceq sl, r1, r8, lsl r1 │ │ │ │ @ instruction: 0x00863db0 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ addseq r8, r4, ip, lsr #3 │ │ │ │ - rsbeq sp, r8, r0, lsr #17 │ │ │ │ + ldrdeq sp, [r8], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x00a19eb0 │ │ │ │ addeq r3, r6, r0, asr #22 │ │ │ │ adceq r9, r1, r0, ror #27 │ │ │ │ addeq r3, r6, r4, lsl #21 │ │ │ │ @ instruction: 0x00947ff8 │ │ │ │ addeq r3, r6, r4, ror r9 │ │ │ │ andeq r1, r0, r8, lsl r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r8, r4, lsr r4 │ │ │ │ + rsbeq sp, r8, r4, ror #8 │ │ │ │ adceq r9, r1, r0, lsr fp │ │ │ │ ldrdeq r3, [r6], r4 │ │ │ │ @ instruction: 0x008637b0 │ │ │ │ - @ instruction: 0x0068d498 │ │ │ │ + rsbeq sp, r8, r8, asr #9 │ │ │ │ addeq r3, r6, r0, lsr r7 │ │ │ │ addeq r3, r6, r8, ror #12 │ │ │ │ - rsbeq sp, r8, r8, ror r1 │ │ │ │ - rsbseq ip, ip, r0, lsl #12 │ │ │ │ - rsbeq ip, r8, r0, asr #28 │ │ │ │ - rsbeq sp, r8, r4, lsr #2 │ │ │ │ + rsbeq sp, r8, r8, lsr #3 │ │ │ │ + rsbseq ip, ip, r0, lsr r6 │ │ │ │ + rsbeq ip, r8, r0, ror lr │ │ │ │ + rsbeq sp, r8, r4, asr r1 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 363674 │ │ │ │ ldr r3, [pc, #1052] @ 363678 │ │ │ │ @@ -289566,15 +289566,15 @@ │ │ │ │ bne 3635d4 │ │ │ │ ldr r0, [pc, #780] @ 363698 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #756] @ 36369c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3636a0 │ │ │ │ @@ -289672,22 +289672,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3636b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36329c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3635d8 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3635d8 │ │ │ │ @@ -289733,15 +289733,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3633b8 │ │ │ │ ldr r0, [pc, #144] @ 3636c4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36329c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3635a0 │ │ │ │ b 3633b8 │ │ │ │ ldr r3, [pc, #64] @ 36369c │ │ │ │ @@ -289752,31 +289752,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3633b8 │ │ │ │ @ instruction: 0x009478bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r7, r4, ip, r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq ip, ip, r9, ror #5 │ │ │ │ + rsbseq ip, ip, r9, lsl r3 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r7, r4, ip, lsr #15 │ │ │ │ - strdeq ip, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, r8, ip, lsr #32 │ │ │ │ andeq r2, r0, r8, lsr #17 │ │ │ │ addseq r7, r4, r4, asr r7 │ │ │ │ @ instruction: 0x009476f4 │ │ │ │ @ instruction: 0x009476b4 │ │ │ │ addseq r7, r4, r8, asr #12 │ │ │ │ andeq r3, r0, r0, lsl r9 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq ip, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq ip, r8, ip, ror #27 │ │ │ │ addseq r7, r4, ip, asr r5 │ │ │ │ addseq r7, r4, r4, lsr #10 │ │ │ │ - rsbeq ip, r8, r4, lsr #26 │ │ │ │ + rsbeq ip, r8, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 363e3c │ │ │ │ ldr r3, [pc, #1884] @ 363e40 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289837,22 +289837,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 363e60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 363720 │ │ │ │ ldr r3, [pc, #1620] @ 363e58 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 363740 │ │ │ │ ldr r2, [pc, #1612] @ 363e64 │ │ │ │ @@ -289866,15 +289866,15 @@ │ │ │ │ bne 3638b8 │ │ │ │ ldr r0, [pc, #1580] @ 363e68 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #1556] @ 363e6c │ │ │ │ ldr r3, [pc, #1508] @ 363e40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290244,28 +290244,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 36387c │ │ │ │ b 3638b8 │ │ │ │ ldr r0, [pc, #180] @ 363ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 363720 │ │ │ │ addseq r7, r4, r4, lsr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r4, r4, lsl r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq fp, ip, ip, ror lr │ │ │ │ + rsbseq fp, ip, ip, lsr #29 │ │ │ │ addseq r7, r4, ip, asr #7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r8, ip, ror r8 │ │ │ │ + rsbeq ip, r8, ip, lsr #17 │ │ │ │ @ instruction: 0x009472fc │ │ │ │ - rsbeq ip, r8, r0, lsl #23 │ │ │ │ + strheq ip, [r8], #-176 @ 0xffffff50 @ │ │ │ │ @ instruction: 0x009472bc │ │ │ │ addseq r7, r4, r0, lsl #5 │ │ │ │ addseq r7, r4, r0, asr r2 │ │ │ │ addseq r7, r4, r0, lsr #4 │ │ │ │ @ instruction: 0x009471f0 │ │ │ │ addseq r7, r4, r0, asr #3 │ │ │ │ umullseq r7, r4, r0, r1 │ │ │ │ @@ -290289,15 +290289,15 @@ │ │ │ │ addseq r6, r4, r0, lsr lr │ │ │ │ addseq r6, r4, r0, lsl #28 │ │ │ │ @ instruction: 0x00946dd0 │ │ │ │ addseq r6, r4, r0, lsr #27 │ │ │ │ addseq r6, r4, r0, ror sp │ │ │ │ addseq r6, r4, r0, asr #26 │ │ │ │ addseq r6, r4, r0, lsl sp │ │ │ │ - rsbeq ip, r8, r8, ror r2 │ │ │ │ + rsbeq ip, r8, r8, lsr #5 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -290354,15 +290354,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 70d2c8 │ │ │ │ + b 70d2f8 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 363fc8 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 343724 │ │ │ │ @@ -290432,15 +290432,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3641ec │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -290470,27 +290470,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 70d2c8 │ │ │ │ + b 70d2f8 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 36419c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343724 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 343680 │ │ │ │ addseq r6, r4, r8, ror #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq ip, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r8, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3647e4 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -290713,15 +290713,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3644f4 │ │ │ │ ldr r0, [pc, #676] @ 364820 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r0, r5 │ │ │ │ bl 3433dc │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 364248 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -290834,28 +290834,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 364840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3642a0 │ │ │ │ ldr r0, [pc, #172] @ 364844 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3642a0 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 249840 │ │ │ │ @@ -290869,34 +290869,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 364248 │ │ │ │ addseq r6, r4, r4, lsl #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009468d8 │ │ │ │ addseq r6, r4, r4, asr #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq fp, ip, sl, ror #6 │ │ │ │ - rsbseq fp, ip, r0, lsl #7 │ │ │ │ + @ instruction: 0x007cb39a │ │ │ │ + ldrheq fp, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq r6, r4, r8, asr #15 │ │ │ │ - rsbseq fp, ip, r0, lsr #6 │ │ │ │ + rsbseq fp, ip, r0, asr r3 │ │ │ │ addseq r6, r4, r4, lsr r7 │ │ │ │ addseq r6, r4, r4, asr #12 │ │ │ │ - rsbseq fp, ip, sp, asr #3 │ │ │ │ + ldrsheq fp, [ip], #-29 @ 0xffffffe3 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x009465bc │ │ │ │ - rsbeq fp, r8, r0, lsl pc │ │ │ │ + rsbeq fp, r8, r0, asr #30 │ │ │ │ addseq r6, r4, r8, asr #10 │ │ │ │ - ldrdeq fp, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq fp, r8, r0, lsl #30 │ │ │ │ andeq r4, r0, r4, ror #18 │ │ │ │ addseq r6, r4, r8, asr #9 │ │ │ │ addseq r6, r4, ip, lsr r4 │ │ │ │ andeq r3, r0, r4, lsl pc │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r8, r0, lsr #25 │ │ │ │ - rsbeq fp, r8, r4, asr #25 │ │ │ │ + ldrdeq fp, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + strdeq fp, [r8], #-196 @ 0xffffff3c @ │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 364868 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -290979,153 +290979,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, fp │ │ │ │ - bl 70e328 │ │ │ │ + bl 70e358 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 364c84 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r3, [pc, #656] @ 364c88 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 364c8c │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 364c90 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 70e1d0 │ │ │ │ + bl 70e200 │ │ │ │ ldr r3, [pc, #372] @ 364c94 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e328 │ │ │ │ + bl 70e358 │ │ │ │ ldr r3, [pc, #308] @ 364c98 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, fp │ │ │ │ - bl 70e328 │ │ │ │ + bl 70e358 │ │ │ │ ldr r3, [pc, #252] @ 364c9c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, sl │ │ │ │ - bl 70e328 │ │ │ │ + bl 70e358 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 364c54 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -291161,22 +291161,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ adceq r7, r1, r0, ror #31 │ │ │ │ @ instruction: 0x00861bb0 │ │ │ │ - rsbeq fp, r8, r8, ror fp │ │ │ │ - rsbeq fp, r8, r8, lsl fp │ │ │ │ - rsbeq fp, r8, ip, lsl fp │ │ │ │ - rsbeq fp, r8, ip, asr #21 │ │ │ │ - rsbeq fp, r8, r4, ror sl │ │ │ │ + rsbeq fp, r8, r8, lsr #23 │ │ │ │ + rsbeq fp, r8, r8, asr #22 │ │ │ │ + rsbeq fp, r8, ip, asr #22 │ │ │ │ + strdeq fp, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, r8, r4, lsr #21 │ │ │ │ + rsbeq fp, r8, r0, asr sl │ │ │ │ rsbeq fp, r8, r0, lsr #20 │ │ │ │ - strdeq fp, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r8, r8, asr #19 │ │ │ │ + strdeq fp, [r8], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -291192,27 +291192,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #456] @ 364ee0 │ │ │ │ ldr r1, [pc, #456] @ 364ee4 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -291252,41 +291252,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 364ee8 │ │ │ │ ldr r1, [pc, #272] @ 364eec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2a1d98 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 364ef0 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 43ff18 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 364d6c │ │ │ │ @@ -291301,32 +291301,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 364ef8 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq sl, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq fp, r8, ip, ror #5 │ │ │ │ - rsbeq r8, r8, r8, lsl #28 │ │ │ │ - strheq r0, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrdeq r9, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, r7, ip, ror #19 │ │ │ │ - rsbseq r0, r1, r0, lsr #31 │ │ │ │ - rsbeq fp, r8, r4, lsl #15 │ │ │ │ - ldrdeq fp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, ip, r8, ror #21 │ │ │ │ + rsbeq fp, r8, ip, lsl r3 │ │ │ │ + rsbeq r8, r8, r8, lsr lr │ │ │ │ + rsbeq r0, r8, r8, ror #5 │ │ │ │ + rsbeq r9, r7, ip, lsl #14 │ │ │ │ + rsbeq r3, r7, ip, lsl sl │ │ │ │ + ldrsbeq r0, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + strheq fp, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq fp, r8, ip, lsl #14 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 364f48 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 364f28 │ │ │ │ @@ -291393,20 +291393,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 365038 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, r6, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 365120 │ │ │ │ ldr r2, [pc, #204] @ 365124 │ │ │ │ @@ -291414,37 +291414,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 36512c │ │ │ │ ldr r1, [pc, #172] @ 365130 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 365134 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #136] @ 365138 │ │ │ │ ldr r1, [pc, #136] @ 36513c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #104] @ 365140 │ │ │ │ ldr r1, [pc, #104] @ 365144 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -291457,35 +291457,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq sl, ip, r4, asr #15 │ │ │ │ - rsbeq r3, r7, ip, asr r7 │ │ │ │ - rsbseq r0, r1, r0, lsl sp │ │ │ │ - rsbeq pc, r7, r4, asr pc @ │ │ │ │ - rsbeq r9, r7, ip, ror r3 │ │ │ │ + ldrsheq sl, [ip], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r3, r7, ip, lsl #15 │ │ │ │ + rsbseq r0, r1, r0, asr #26 │ │ │ │ + rsbeq pc, r7, r4, lsl #31 │ │ │ │ + rsbeq r9, r7, ip, lsr #7 │ │ │ │ addseq r5, r4, r4, lsl #21 │ │ │ │ - strdeq pc, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq pc, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, r7, r8, lsr #4 │ │ │ │ + rsbeq pc, r7, ip, lsl #4 │ │ │ │ addeq r1, r6, r4, asr sp │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, ip, lsl #18 │ │ │ │ ldr r3, [pc, #20] @ 365168 │ │ │ │ ldr r2, [pc, #20] @ 36516c │ │ │ │ ldr r1, [pc, #20] @ 365170 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7596e4 │ │ │ │ + b 759714 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - strdeq fp, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, r8, r8, lsr #12 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3651e8 │ │ │ │ @@ -291584,49 +291584,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #120] @ 3653a0 │ │ │ │ ldr r1, [pc, #120] @ 3653a4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #88] @ 3653a8 │ │ │ │ ldr r3, [pc, #88] @ 3653ac │ │ │ │ ldr r1, [pc, #88] @ 3653b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #48] @ 3653b4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e05c │ │ │ │ - rsbseq sl, ip, ip, lsl r5 │ │ │ │ - strheq r3, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r0, r1, ip, ror #20 │ │ │ │ - rsbeq pc, r7, r8, lsr #25 │ │ │ │ - ldrdeq r9, [r7], #-0 @ │ │ │ │ + b 74e08c │ │ │ │ + rsbseq sl, ip, ip, asr #10 │ │ │ │ + rsbeq r3, r7, r8, ror #9 │ │ │ │ + @ instruction: 0x00710a9c │ │ │ │ + ldrdeq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r9, r7, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ addseq r0, r2, r0, lsl r2 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -291637,62 +291637,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #148] @ 365490 │ │ │ │ ldr r1, [pc, #148] @ 365494 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #116] @ 365498 │ │ │ │ ldr r1, [pc, #116] @ 36549c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3654a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #72] @ 3654a4 │ │ │ │ ldr r2, [pc, #72] @ 3654a8 │ │ │ │ ldr r1, [pc, #72] @ 3654ac │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7597b0 │ │ │ │ - rsbseq sl, ip, r8, asr #8 │ │ │ │ - rsbeq r3, r7, r4, ror #7 │ │ │ │ - @ instruction: 0x00710998 │ │ │ │ - ldrdeq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq r8, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + b 7597e0 │ │ │ │ + rsbseq sl, ip, r8, ror r4 │ │ │ │ + rsbeq r3, r7, r4, lsl r4 │ │ │ │ + rsbseq r0, r1, r8, asr #19 │ │ │ │ + rsbeq pc, r7, r4, lsl #24 │ │ │ │ + rsbeq r9, r7, ip, lsr #32 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ addseq r0, r2, r8, asr #2 │ │ │ │ - rsbeq fp, r8, r4, lsr r3 │ │ │ │ + rsbeq fp, r8, r4, ror #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq fp, r8, ip, ror #5 │ │ │ │ + rsbeq fp, r8, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 365538 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -291700,135 +291700,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 365540 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #76] @ 365544 │ │ │ │ ldr r1, [pc, #76] @ 365548 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sl, ip, r8, asr r3 │ │ │ │ - strdeq pc, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r8, r7, r8, lsl pc │ │ │ │ - rsbeq fp, r8, r8, lsl #5 │ │ │ │ - @ instruction: 0x0068b29c │ │ │ │ + rsbseq sl, ip, r8, lsl #7 │ │ │ │ + rsbeq pc, r7, r4, lsr #22 │ │ │ │ + rsbeq r8, r7, r8, asr #30 │ │ │ │ + strheq fp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r8, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3655cc │ │ │ │ ldr r2, [pc, #104] @ 3655d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3655d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #72] @ 3655d8 │ │ │ │ ldr r1, [pc, #72] @ 3655dc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq sl, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq pc, r7, ip, asr sl @ │ │ │ │ - rsbeq r8, r7, r4, lsl #29 │ │ │ │ - strdeq fp, [r8], #-16 @ │ │ │ │ - rsbeq fp, r8, r4, lsl #4 │ │ │ │ + rsbseq sl, ip, ip, ror #5 │ │ │ │ + rsbeq pc, r7, ip, lsl #21 │ │ │ │ + strheq r8, [r7], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq fp, r8, r0, lsr #4 │ │ │ │ + rsbeq fp, r8, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 36564c │ │ │ │ ldr r2, [pc, #84] @ 365650 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 365654 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #52] @ 365658 │ │ │ │ ldr r1, [pc, #52] @ 36565c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36f9b8 │ │ │ │ - rsbseq sl, ip, r8, lsr #4 │ │ │ │ - rsbeq pc, r7, r8, asr #19 │ │ │ │ - strdeq r8, [r7], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq fp, r8, ip, asr r1 │ │ │ │ - rsbeq fp, r8, r0, ror r1 │ │ │ │ + rsbseq sl, ip, r8, asr r2 │ │ │ │ + strdeq pc, [r7], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ + rsbeq fp, r8, ip, lsl #3 │ │ │ │ + rsbeq fp, r8, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 365730 │ │ │ │ ldr r2, [pc, #184] @ 365734 │ │ │ │ ldr r1, [pc, #184] @ 365738 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2a2144 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 365704 │ │ │ │ tst r3, #8 │ │ │ │ bne 36571c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291836,26 +291836,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3656e4 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70e7d4 │ │ │ │ - rsbseq sl, ip, r4, lsr #3 │ │ │ │ - strdeq fp, [r8], #-8 @ │ │ │ │ - rsbeq fp, r8, r8, lsl #2 │ │ │ │ + b 70e804 │ │ │ │ + ldrsbeq sl, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq fp, r8, r8, lsr #2 │ │ │ │ + rsbeq fp, r8, r8, lsr r1 │ │ │ │ │ │ │ │ 0036573c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3658cc │ │ │ │ @@ -291873,38 +291873,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #284] @ 3658d4 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ cmp fp, #0 │ │ │ │ bne 36582c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36587c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -291921,20 +291921,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36580c │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -291949,19 +291949,19 @@ │ │ │ │ bl 33adc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70e7b8 │ │ │ │ + b 70e7e8 │ │ │ │ ldrdeq r1, [r6], r0 │ │ │ │ - rsbeq fp, r8, r4, asr #32 │ │ │ │ - rsbeq fp, r8, r4 │ │ │ │ - rsbeq sl, r8, r0, lsr #31 │ │ │ │ + rsbeq fp, r8, r4, ror r0 │ │ │ │ + rsbeq fp, r8, r4, lsr r0 │ │ │ │ + ldrdeq sl, [r8], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 365a5c │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 365a60 │ │ │ │ @@ -291970,15 +291970,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 365a68 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -291997,15 +291997,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 365a70 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1d98 │ │ │ │ ldr r3, [pc, #204] @ 365a74 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -292019,15 +292019,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 365a78 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -292050,22 +292050,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 43ff18 │ │ │ │ - rsbseq r9, ip, r4, lsr #30 │ │ │ │ - rsbeq sl, r8, ip, ror lr │ │ │ │ - @ instruction: 0x0068ae90 │ │ │ │ + rsbseq r9, ip, r4, asr pc │ │ │ │ + rsbeq sl, r8, ip, lsr #29 │ │ │ │ + rsbeq sl, r8, r0, asr #29 │ │ │ │ addseq r5, r4, r8, ror #3 │ │ │ │ - rsbeq r2, r7, ip, asr #28 │ │ │ │ - rsbseq r0, r1, r0, lsl #8 │ │ │ │ + rsbeq r2, r7, ip, ror lr │ │ │ │ + rsbseq r0, r1, r0, lsr r4 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - rsbeq sl, r8, ip, lsl lr │ │ │ │ + rsbeq sl, r8, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 365c38 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 365c3c │ │ │ │ @@ -292074,15 +292074,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 365c44 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -292114,15 +292114,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 365c48 │ │ │ │ ldr r1, [pc, #256] @ 365c4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2a1d98 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -292144,15 +292144,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -292169,22 +292169,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 43ff18 │ │ │ │ - rsbseq r9, ip, r4, lsl #27 │ │ │ │ - ldrdeq sl, [r8], #-204 @ 0xffffff34 @ │ │ │ │ - strdeq sl, [r8], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq r9, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sl, r8, ip, lsl #26 │ │ │ │ + rsbeq sl, r8, r0, lsr #26 │ │ │ │ addseq r5, r4, r8, asr #32 │ │ │ │ - rsbeq r2, r7, ip, ror ip │ │ │ │ - rsbseq r0, r1, r0, lsr r2 │ │ │ │ + rsbeq r2, r7, ip, lsr #25 │ │ │ │ + rsbseq r0, r1, r0, ror #4 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - rsbeq sl, r8, r4, lsr ip │ │ │ │ + rsbeq sl, r8, r4, ror #24 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 365cb4 │ │ │ │ cmp r1, #10 │ │ │ │ beq 365c94 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 365cc4 │ │ │ │ @@ -292257,15 +292257,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 365d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ strdeq r1, [r6], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3660bc │ │ │ │ ldr r2, [pc, #772] @ 3660c0 │ │ │ │ @@ -292345,28 +292345,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 70d814 │ │ │ │ + bl 70d844 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 365f74 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -292420,15 +292420,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 29f3cc │ │ │ │ @@ -292480,25 +292480,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3661d0 │ │ │ │ ldr r1, [pc, #176] @ 3661d4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3661d8 │ │ │ │ ldr r1, [pc, #144] @ 3661dc │ │ │ │ ldr r3, [pc, #144] @ 3661e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -292512,35 +292512,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, ip, ip, ror r7 │ │ │ │ - rsbeq r2, r7, r0, asr #13 │ │ │ │ - rsbseq pc, r0, r4, ror ip @ │ │ │ │ - strheq lr, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq r8, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, ip, ip, lsr #15 │ │ │ │ + strdeq r2, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq pc, r0, r4, lsr #25 │ │ │ │ + rsbeq lr, r7, r0, ror #29 │ │ │ │ + rsbeq r8, r7, r8, lsl #6 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ addeq r0, r6, ip, lsr lr │ │ │ │ - rsbeq sl, r8, r0, lsr #13 │ │ │ │ + ldrdeq sl, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0091f7f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 366280 │ │ │ │ @@ -292550,41 +292550,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 36628c │ │ │ │ ldr r2, [pc, #84] @ 366290 │ │ │ │ ldr r1, [pc, #84] @ 366294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7596e4 │ │ │ │ + bl 759714 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, ip, ip, ror #12 │ │ │ │ - strheq lr, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r8, r7, r0, ror #3 │ │ │ │ + @ instruction: 0x007c969c │ │ │ │ + rsbeq lr, r7, r8, ror #27 │ │ │ │ + rsbeq r8, r7, r0, lsl r2 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - rsbeq sl, r8, r4, lsl r5 │ │ │ │ + rsbeq sl, r8, r4, asr #10 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 36630c │ │ │ │ @@ -292625,15 +292625,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [pc, #832] @ 3666a4 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 366610 │ │ │ │ @@ -292665,15 +292665,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2a1d98 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3666b8 │ │ │ │ ldr r2, [pc, #672] @ 3666bc │ │ │ │ @@ -292682,67 +292682,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 71031c │ │ │ │ + bl 71034c │ │ │ │ ldr r3, [pc, #632] @ 3666c0 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #580] @ 3666c4 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #536] @ 3666c8 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3666cc │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -292761,44 +292761,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3666d8 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #340] @ 3666dc │ │ │ │ ldr r1, [pc, #340] @ 3666e0 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 43d950 │ │ │ │ cmp r0, #0 │ │ │ │ bne 366620 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 70d1e8 │ │ │ │ + b 70d218 │ │ │ │ ldr ip, [pc, #268] @ 3666e4 │ │ │ │ ldr r2, [pc, #268] @ 3666e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -292831,41 +292831,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 33adc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ b 366550 │ │ │ │ - rsbseq r9, ip, ip, asr #10 │ │ │ │ - rsbeq sl, r8, r4, ror #9 │ │ │ │ - rsbeq r7, r8, ip, lsl #19 │ │ │ │ + rsbseq r9, ip, ip, ror r5 │ │ │ │ + rsbeq sl, r8, r4, lsl r5 │ │ │ │ + strheq r7, [r8], #-156 @ 0xffffff64 @ │ │ │ │ @ instruction: 0x009447b4 │ │ │ │ - rsbseq r9, ip, r0, lsr #9 │ │ │ │ - @ instruction: 0x0070f990 │ │ │ │ - ldrdeq r2, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrsbeq r9, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq pc, r0, r0, asr #19 │ │ │ │ + rsbeq r2, r7, ip, lsl #8 │ │ │ │ addeq r0, r6, ip, lsr #23 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq sl, r8, r0, ror r4 │ │ │ │ - rsbeq sl, r8, r4, ror r3 │ │ │ │ - rsbeq sl, r8, r4, asr r3 │ │ │ │ + rsbeq sl, r8, r0, lsr #9 │ │ │ │ + rsbeq sl, r8, r4, lsr #7 │ │ │ │ + rsbeq sl, r8, r4, lsl #7 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - ldrdeq sl, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r9, ip, r0, lsr #6 │ │ │ │ - rsbeq r2, r7, r0, ror #4 │ │ │ │ - rsbseq pc, r0, r4, lsl r8 @ │ │ │ │ - rsbeq r7, r7, r0, asr lr │ │ │ │ - rsbeq r5, sl, r0, lsl #1 │ │ │ │ - @ instruction: 0x0068a290 │ │ │ │ + rsbeq sl, r8, ip, lsl #8 │ │ │ │ + rsbseq r9, ip, r0, asr r3 │ │ │ │ + @ instruction: 0x00672290 │ │ │ │ + rsbseq pc, r0, r4, asr #16 │ │ │ │ + rsbeq r7, r7, r0, lsl #29 │ │ │ │ + strheq r5, [sl], #-0 @ │ │ │ │ + rsbeq sl, r8, r0, asr #5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq sl, r8, r8, lsr #4 │ │ │ │ + rsbeq sl, r8, r8, asr r2 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq sl, r8, r4, ror #3 │ │ │ │ - rsbeq sl, r8, r0, ror r2 │ │ │ │ + rsbeq sl, r8, r4, lsl r2 │ │ │ │ + rsbeq sl, r8, r0, lsr #5 │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 366764 │ │ │ │ mov r4, r1 │ │ │ │ @@ -292874,75 +292874,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, ip, r8, asr r1 │ │ │ │ - strdeq sl, [r8], #-8 @ │ │ │ │ - rsbeq r7, r8, r0, lsr #11 │ │ │ │ + rsbseq r9, ip, r8, lsl #3 │ │ │ │ + rsbeq sl, r8, r8, lsr #2 │ │ │ │ + ldrdeq r7, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3667cc │ │ │ │ ldr r2, [pc, #68] @ 3667d0 │ │ │ │ ldr r1, [pc, #68] @ 3667d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, ip, ip, ror #1 │ │ │ │ - rsbeq sl, r8, ip, lsl #1 │ │ │ │ - rsbeq r7, r8, r4, lsr r5 │ │ │ │ + rsbseq r9, ip, ip, lsl r1 │ │ │ │ + strheq sl, [r8], #-12 @ │ │ │ │ + rsbeq r7, r8, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 366824 │ │ │ │ ldr r2, [pc, #52] @ 366828 │ │ │ │ ldr r1, [pc, #52] @ 36682c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a2144 │ │ │ │ - rsbseq r9, ip, r4, lsl #1 │ │ │ │ - rsbeq sl, r8, r4, lsr #32 │ │ │ │ - rsbeq r7, r8, ip, asr #9 │ │ │ │ + ldrheq r9, [ip], #-4 @ │ │ │ │ + rsbeq sl, r8, r4, asr r0 │ │ │ │ + strdeq r7, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ sub r2, r2, #1 │ │ │ │ sub ip, r1, #1 │ │ │ │ add r1, r1, r2 │ │ │ │ ldrb r2, [ip, #1]! │ │ │ │ ldr r2, [r3, r2, lsl #2] │ │ │ │ cmp r1, ip │ │ │ │ bic r2, r2, #-16777216 @ 0xff000000 │ │ │ │ @@ -292975,18 +292975,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3668e0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r0, r6, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 366be8 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293019,190 +293019,190 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r7, lr, lsl #2] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 71031c │ │ │ │ + bl 71034c │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70d1e8 │ │ │ │ + bl 70d218 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r1, [pc, #600] @ 366bfc │ │ │ │ ldr r8, [pc, #600] @ 366c00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, r4, #352 @ 0x160 │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ bl 37645c │ │ │ │ str r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r2, [pc, #564] @ 366c04 │ │ │ │ add ip, r7, #24 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #540] @ 366c08 │ │ │ │ ldr r1, [pc, #540] @ 366c0c │ │ │ │ add ip, r7, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #520] @ 366c10 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ bl 376518 │ │ │ │ ldr r1, [pc, #500] @ 366c14 │ │ │ │ add ip, r7, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #472] @ 366c18 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #460] @ 366c1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #184 @ 0xb8 │ │ │ │ mov r8, #108 @ 0x6c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r4, #1036] @ 0x40c │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #436] @ 366c20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #424] @ 366c24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ ldr r2, [pc, #408] @ 366c28 │ │ │ │ mov r0, #2097152 @ 0x200000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r3, [pc, #380] @ 366c2c │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #324] @ 366c30 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #152 @ 0x98 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [pc, #272] @ 366c34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #264] @ 366c38 │ │ │ │ add fp, r4, #688 @ 0x2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #200 @ 0xc8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #200] @ 366c3c │ │ │ │ add fp, r4, #856 @ 0x358 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r6, #248 @ 0xf8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #296 @ 0x128 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a1d98 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r9, ip, r0, ror #7 │ │ │ │ + rsbseq r9, ip, r0, lsl r4 │ │ │ │ @ instruction: 0x009441fc │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - @ instruction: 0x007c9398 │ │ │ │ - rsbeq r9, r8, r0, lsl #31 │ │ │ │ - rsbeq r9, r8, ip, asr pc │ │ │ │ - rsbeq r9, r8, ip, asr r4 │ │ │ │ - rsbeq r9, r8, ip, lsl #8 │ │ │ │ - rsbeq r9, r8, r8, lsl r4 │ │ │ │ - rsbeq r9, r8, r8, lsr #8 │ │ │ │ - rsbeq r1, r7, r0, asr #27 │ │ │ │ - rsbseq pc, r0, r4, asr r3 @ │ │ │ │ - rsbeq r2, r9, ip, asr #19 │ │ │ │ + rsbseq r9, ip, r8, asr #7 │ │ │ │ + strheq r9, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r9, r8, ip, lsl #31 │ │ │ │ + rsbeq r9, r8, ip, lsl #9 │ │ │ │ + rsbeq r9, r8, ip, lsr r4 │ │ │ │ + rsbeq r9, r8, r8, asr #8 │ │ │ │ + rsbeq r9, r8, r8, asr r4 │ │ │ │ + strdeq r1, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq pc, r0, r4, lsl #7 │ │ │ │ + strdeq r2, [r9], #-156 @ 0xffffff64 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ strdeq r0, [r6], r8 │ │ │ │ - rsbeq r9, r8, r4, ror lr │ │ │ │ - rsbeq r9, r8, r8, ror #28 │ │ │ │ - rsbeq r9, r8, r0, asr #28 │ │ │ │ + rsbeq r9, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x00689e98 │ │ │ │ + rsbeq r9, r8, r0, ror lr │ │ │ │ andeq r0, r1, r0, asr #32 │ │ │ │ - rsbeq r9, r8, r8, lsl #28 │ │ │ │ - ldrdeq r9, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r8, r8, lsr lr │ │ │ │ + rsbeq r9, r8, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ cmp ip, #63 @ 0x3f │ │ │ │ @@ -293256,17 +293256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 366d3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 366d40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r8, ip, ip, asr #31 │ │ │ │ - rsbeq r9, r8, r4, lsr ip │ │ │ │ - rsbeq r9, r8, r4, asr #24 │ │ │ │ + ldrsheq r8, [ip], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r8, r4, ror #24 │ │ │ │ + rsbeq r9, r8, r4, ror ip │ │ │ │ muleq r0, sp, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #176] @ 366e10 │ │ │ │ @@ -293430,15 +293430,15 @@ │ │ │ │ bic r5, r5, #15 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 70d814 │ │ │ │ + bl 70d844 │ │ │ │ lsl fp, sl, fp │ │ │ │ asr r3, fp, #31 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r9, r4 │ │ │ │ @@ -293453,15 +293453,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ cmp ip, r4 │ │ │ │ orrgt sl, sl, #1 │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ orrs r0, r0, sl │ │ │ │ bne 367308 │ │ │ │ cmp r7, #0 │ │ │ │ blt 36707c │ │ │ │ sub r3, r4, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ @@ -293485,15 +293485,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 367020 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 367054 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3] │ │ │ │ bl 248b2c │ │ │ │ ldr r1, [r6, #8] │ │ │ │ @@ -293668,15 +293668,15 @@ │ │ │ │ ldr r3, [pc, #224] @ 367470 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 36713c │ │ │ │ ldr r0, [pc, #208] @ 367474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36713c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ b 3672d8 │ │ │ │ cmp r5, #0 │ │ │ │ ldrne r3, [r4, #196] @ 0xc4 │ │ │ │ ldreq r3, [r4, #148] @ 0x94 │ │ │ │ b 3672e0 │ │ │ │ @@ -293720,20 +293720,20 @@ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r0, r0, pc, lsl #4 │ │ │ │ andeq r0, r0, r3, lsl #2 │ │ │ │ @ instruction: 0xfffff578 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, r8, r0, lsl #12 │ │ │ │ + rsbeq r9, r8, r0, lsr r6 │ │ │ │ @ instruction: 0xfffff944 │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ - rsbseq r8, ip, r4, asr #17 │ │ │ │ - rsbeq r9, r8, ip, lsr #10 │ │ │ │ - rsbeq r9, r8, r0, ror #10 │ │ │ │ + ldrsheq r8, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r8, ip, asr r5 │ │ │ │ + @ instruction: 0x00689590 │ │ │ │ andeq r0, r0, sl, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #680] @ 367750 │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -293863,15 +293863,15 @@ │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r7, [r0, #276] @ 0x114 │ │ │ │ mov r6, r7 │ │ │ │ b 3674f4 │ │ │ │ ldr r0, [pc, #192] @ 36776c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3674ec │ │ │ │ ldr r3, [pc, #176] @ 367770 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367508 │ │ │ │ ldr r3, [pc, #136] @ 36775c │ │ │ │ @@ -293887,42 +293887,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 367778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367508 │ │ │ │ ldr r0, [pc, #64] @ 36777c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367508 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r4, r0, asr r6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r4, r4, lsl #12 │ │ │ │ - rsbseq r8, ip, ip, lsr #7 │ │ │ │ - rsbeq r9, r8, ip, lsr #6 │ │ │ │ + ldrsbeq r8, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r9, r8, ip, asr r3 │ │ │ │ andeq r1, r0, r0, ror #2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r8, ip, ror #5 │ │ │ │ - rsbeq r9, r8, r0, lsl r3 │ │ │ │ + rsbeq r9, r8, ip, lsl r3 │ │ │ │ + rsbeq r9, r8, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #412] @ 367934 │ │ │ │ cmp r2, #20 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294003,47 +294003,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 367958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367804 │ │ │ │ ldr r0, [pc, #80] @ 36795c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36787c │ │ │ │ ldr r0, [pc, #64] @ 367960 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367804 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r4, r0, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r4, r0, ror #6 │ │ │ │ - rsbseq r8, ip, sp, ror r1 │ │ │ │ + rsbseq r8, ip, sp, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r4, r8, lsl #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, ip, lsr r0 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r9, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r9, r8, ip, ror #2 │ │ │ │ - rsbeq r9, r8, r4, asr #3 │ │ │ │ + rsbeq r9, r8, r8, ror #3 │ │ │ │ + @ instruction: 0x0068919c │ │ │ │ + strdeq r9, [r8], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #788] @ 367c90 │ │ │ │ ldr r1, [pc, #788] @ 367c94 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294181,22 +294181,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 367cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3679c4 │ │ │ │ and r7, r7, #3 │ │ │ │ str r7, [r6, #1072] @ 0x430 │ │ │ │ b 3679f0 │ │ │ │ tst r7, #1 │ │ │ │ beq 3679f0 │ │ │ │ ldr r3, [pc, #184] @ 367ca0 │ │ │ │ @@ -294213,20 +294213,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 367c8c │ │ │ │ ldr r0, [pc, #172] @ 367ccc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #156] @ 367cd0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3679c4 │ │ │ │ ldr r2, [pc, #136] @ 367cd4 │ │ │ │ ldr r3, [pc, #68] @ 367c94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -294237,35 +294237,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r3, r4, r8, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r4, r0, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r3, r4, ip, lsl r1 │ │ │ │ tstne r1, r0 │ │ │ │ - rsbseq r7, ip, r9, lsr #29 │ │ │ │ + ldrsbeq r7, [ip], #-233 @ 0xffffff17 @ │ │ │ │ @ instruction: 0x37777777 │ │ │ │ sbcsne r0, fp, r0 │ │ │ │ svc 0x0000b8f7 │ │ │ │ andeq r3, r0, r0, lsr #27 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r8, asr #30 │ │ │ │ + rsbeq r8, r8, r8, ror pc │ │ │ │ addseq r2, r4, r8, lsl pc │ │ │ │ - rsbeq r8, r8, r8, asr pc │ │ │ │ - rsbeq r8, r8, r0, lsl pc │ │ │ │ + rsbeq r8, r8, r8, lsl #31 │ │ │ │ + rsbeq r8, r8, r0, asr #30 │ │ │ │ addseq r2, r4, r8, asr #29 │ │ │ │ - rsbeq r8, r8, ip, lsr pc │ │ │ │ + rsbeq r8, r8, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #532] @ 367f08 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ mov r4, r2 │ │ │ │ @@ -294370,58 +294370,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 367f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367d54 │ │ │ │ ldr r0, [pc, #116] @ 367f3c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367d38 │ │ │ │ ldr r6, [pc, #100] @ 367f40 │ │ │ │ mov r7, r6 │ │ │ │ b 367d40 │ │ │ │ ldr r6, [pc, #92] @ 367f44 │ │ │ │ mov r7, r6 │ │ │ │ b 367d40 │ │ │ │ ldr r0, [pc, #84] @ 367f48 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367d54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r4, r4, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r4, r4, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00942db8 │ │ │ │ - ldrsbeq r7, [ip], #-186 @ 0xffffff46 @ │ │ │ │ - bcs 9ea750 <_IO_stdin_used@@Base+0x120c0> │ │ │ │ + rsbseq r7, ip, sl, lsl #24 │ │ │ │ + bcs 9ea750 <_IO_stdin_used@@Base+0x12090> │ │ │ │ andeq r1, r2, r7, lsl #16 │ │ │ │ ldrbeq r0, [r1, r0, asr #15]! │ │ │ │ andeq r2, r0, r4, lsr pc │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r4, lsl #27 │ │ │ │ - rsbeq r8, r8, r0, lsr sp │ │ │ │ + strheq r8, [r8], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r8, r8, r0, ror #26 │ │ │ │ andseq r0, r8, r2 │ │ │ │ streq r0, [r1, #-160] @ 0xffffff60 │ │ │ │ - rsbeq r8, r8, r0, lsl #27 │ │ │ │ + strheq r8, [r8], #-208 @ 0xffffff30 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #632] @ 3681dc │ │ │ │ ldr r1, [pc, #632] @ 3681e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294531,15 +294531,15 @@ │ │ │ │ ldr r0, [pc, #244] @ 368200 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #216] @ 368204 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 367fa8 │ │ │ │ ldr r3, [pc, #184] @ 3681f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -294554,52 +294554,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 36820c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367fa8 │ │ │ │ bl 3767ac │ │ │ │ ldrb r3, [r5, #1077] @ 0x435 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367fd8 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r5, #1077] @ 0x435 │ │ │ │ b 367fd8 │ │ │ │ ldr r0, [pc, #72] @ 368210 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 367fa8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00942bb0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r2, r4, r8, fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, ip, r3, lsr #20 │ │ │ │ + rsbseq r7, ip, r3, asr sl │ │ │ │ addseq r2, r4, r4, lsr fp │ │ │ │ @ instruction: 0xfffffbc9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r2, r4, ip, lsr #20 │ │ │ │ - strdeq r8, [r8], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r8, r8, r4, lsr #24 │ │ │ │ andeq r1, r0, ip, lsl sp │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r8, r0, lsl fp │ │ │ │ - rsbeq r8, r8, r0, lsl fp │ │ │ │ + rsbeq r8, r8, r0, asr #22 │ │ │ │ + rsbeq r8, r8, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #224] @ 36830c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -294607,25 +294607,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #208] @ 368310 │ │ │ │ ldr r1, [pc, #208] @ 368314 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #188] @ 368318 │ │ │ │ ldr r1, [pc, #188] @ 36831c │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #156] @ 368320 │ │ │ │ ldr r1, [pc, #156] @ 368324 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #896 @ 0x380 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ @@ -294635,67 +294635,67 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #100] @ 368330 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #88] @ 368334 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ strb r2, [r4, #67] @ 0x43 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r7, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, r7, r4, lsl #11 │ │ │ │ - rsbseq sp, r0, r4, lsr fp │ │ │ │ - rsbeq ip, r7, r4, ror sp │ │ │ │ - @ instruction: 0x0067619c │ │ │ │ + rsbseq r7, ip, ip, ror #21 │ │ │ │ + strheq r0, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq sp, r0, r4, ror #22 │ │ │ │ + rsbeq ip, r7, r4, lsr #27 │ │ │ │ + rsbeq r6, r7, ip, asr #3 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ streq r1, [r1, #-623] @ 0xfffffd91 │ │ │ │ - @ instruction: 0x00688a9c │ │ │ │ + rsbeq r8, r8, ip, asr #21 │ │ │ │ @ instruction: 0x0091d8f0 │ │ │ │ andeq r0, r0, r4, lsl #15 │ │ │ │ umulleq lr, r5, r4, sp │ │ │ │ ldr r2, [pc, #12] @ 36834c │ │ │ │ ldr r1, [pc, #12] @ 368350 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759f48 │ │ │ │ - rsbeq r8, r8, r0, lsr #20 │ │ │ │ + b 759f78 │ │ │ │ rsbeq r8, r8, r0, asr sl │ │ │ │ + rsbeq r8, r8, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 36838c │ │ │ │ ldr r1, [pc, #32] @ 368390 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 368394 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - rsbseq r7, ip, r8, ror r9 │ │ │ │ - rsbeq r0, r8, ip, asr #29 │ │ │ │ + rsbseq r7, ip, r8, lsr #19 │ │ │ │ + strdeq r0, [r8], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 3683d0 │ │ │ │ ldr r1, [pc, #32] @ 3683d4 │ │ │ │ @@ -294703,16 +294703,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 3683d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ - rsbseq r7, ip, r4, lsr r9 │ │ │ │ - rsbeq r0, r8, r8, lsl #29 │ │ │ │ + rsbseq r7, ip, r4, ror #18 │ │ │ │ + strheq r0, [r8], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1564] @ 368a10 │ │ │ │ cmp r2, #253 @ 0xfd │ │ │ │ @@ -294831,15 +294831,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368470 │ │ │ │ ldr r0, [pc, #1128] @ 368a34 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [pc, #1092] @ 368a20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ b 368470 │ │ │ │ ldr r3, [pc, #1068] @ 368a20 │ │ │ │ @@ -295034,22 +295034,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 368a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 368478 │ │ │ │ ldr r1, [pc, #284] @ 368a44 │ │ │ │ subs r7, r4, #1024 @ 0x400 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, r7 │ │ │ │ mov r1, #0 │ │ │ │ sbcs r2, r1, r2 │ │ │ │ @@ -295063,15 +295063,15 @@ │ │ │ │ ldr r7, [r0, #1112] @ 0x458 │ │ │ │ mov r5, r7 │ │ │ │ b 368470 │ │ │ │ ldr r0, [pc, #224] @ 368a48 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 368478 │ │ │ │ ldr r2, [pc, #204] @ 368a4c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 368950 │ │ │ │ ldr r2, [pc, #136] @ 368a1c │ │ │ │ @@ -295086,64 +295086,64 @@ │ │ │ │ beq 3689f8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 368a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368950 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 368a54 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ b 368950 │ │ │ │ addseq r2, r4, r4, lsl r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r4, r4, lsl #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r2, r4, r4, r6 │ │ │ │ - rsbseq r7, ip, r8, lsl #10 │ │ │ │ - rsbseq r7, ip, lr, asr #10 │ │ │ │ - rsbseq r7, ip, r0, asr #10 │ │ │ │ - rsbeq r8, r8, ip, lsl #8 │ │ │ │ + rsbseq r7, ip, r8, lsr r5 │ │ │ │ + rsbseq r7, ip, lr, ror r5 │ │ │ │ + rsbseq r7, ip, r0, ror r5 │ │ │ │ + rsbeq r8, r8, ip, lsr r4 │ │ │ │ andeq r3, r0, r8, ror #23 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r8, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r8, r8, r8, lsl #10 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - strheq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, r8, ip, ror #9 │ │ │ │ andeq r1, r0, r4, lsl #13 │ │ │ │ - strheq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r8, r8, ip, asr #7 │ │ │ │ + rsbeq r8, r8, ip, ror #7 │ │ │ │ + strdeq r8, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368b68 │ │ │ │ ldr r2, [pc, #248] @ 368b6c │ │ │ │ ldr r1, [pc, #248] @ 368b70 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #160 @ 0xa0 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368b74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #216] @ 368b78 │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r0, #2784] @ 0xae0 │ │ │ │ str r4, [r0, #2792] @ 0xae8 │ │ │ │ @@ -295189,17 +295189,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, ip, r4, ror r2 │ │ │ │ - ldrdeq r7, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r8, r8, r4, asr #7 │ │ │ │ + rsbseq r7, ip, r4, lsr #5 │ │ │ │ + rsbeq r7, r8, r0, lsl #30 │ │ │ │ + strdeq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ andeq r1, r0, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -295209,52 +295209,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #128] @ 368c44 │ │ │ │ ldr r2, [pc, #128] @ 368c48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #100] @ 368c4c │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #80] @ 368c50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #68] @ 368c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #376 @ 0x178 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r7, ip, ip, asr #2 │ │ │ │ - rsbeq pc, r6, r8, lsl ip @ │ │ │ │ - rsbseq sp, r0, ip, asr #3 │ │ │ │ + rsbseq r7, ip, ip, ror r1 │ │ │ │ + rsbeq pc, r6, r8, asr #24 │ │ │ │ + ldrsheq sp, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ addseq ip, r1, r4, ror #31 │ │ │ │ andeq r0, r0, r0, lsr #9 │ │ │ │ - rsbeq r8, r8, r0, ror r2 │ │ │ │ + rsbeq r8, r8, r0, lsr #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ addeq lr, r5, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #248] @ 368d68 │ │ │ │ @@ -295263,15 +295263,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #172 @ 0xac │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #232] @ 368d74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [pc, #212] @ 368d78 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #1792] @ 0x700 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ @@ -295317,17 +295317,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r7, ip, r4, ror r0 │ │ │ │ - ldrdeq r7, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, r8, r8, ror #3 │ │ │ │ + rsbseq r7, ip, r4, lsr #1 │ │ │ │ + rsbeq r7, r8, r0, lsl #26 │ │ │ │ + rsbeq r8, r8, r8, lsl r2 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ ldreq r6, [r4, #-1842] @ 0xfffff8ce │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #248] @ 368e8c │ │ │ │ @@ -295339,25 +295339,25 @@ │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #216] @ 368e98 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #208] @ 368e9c │ │ │ │ ldr r1, [pc, #208] @ 368ea0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r8, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r8, #2024] @ 0x7e8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3668e4 │ │ │ │ ldr r2, [r4, #1748] @ 0x6d4 │ │ │ │ ldr r3, [r8, #2024] @ 0x7e8 │ │ │ │ @@ -295368,15 +295368,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 368ea8 │ │ │ │ add r3, r6, #188 @ 0xbc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295390,21 +295390,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 43ff18 │ │ │ │ - rsbseq r6, ip, r4, asr pc │ │ │ │ - strheq r7, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r8, r8, r4, lsr #1 │ │ │ │ + rsbseq r6, ip, r4, lsl #31 │ │ │ │ + rsbeq r7, r8, r0, ror #23 │ │ │ │ + ldrdeq r8, [r8], #-4 @ │ │ │ │ andeq r0, r0, r7, asr #16 │ │ │ │ - strdeq pc, [r6], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq ip, r0, r8, lsr #31 │ │ │ │ - rsbeq r8, r8, r8, rrx │ │ │ │ + rsbeq pc, r6, r4, lsr #20 │ │ │ │ + ldrsbeq ip, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00688098 │ │ │ │ andeq r0, r0, r7, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #360] @ 36902c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -295413,15 +295413,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #344] @ 369030 │ │ │ │ ldr r2, [pc, #344] @ 369034 │ │ │ │ ldr r3, [pc, #344] @ 369038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #328] @ 36903c │ │ │ │ ldr r3, [pc, #328] @ 369040 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #324] @ 369044 │ │ │ │ ldr r6, [pc, #324] @ 369048 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -295430,95 +295430,95 @@ │ │ │ │ add r4, r0, #5120 @ 0x1400 │ │ │ │ ldr r0, [pc, #304] @ 36904c │ │ │ │ add r9, r9, #40 @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r3, [pc, #280] @ 369050 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ - bl 759fbc │ │ │ │ + bl 759fec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #236] @ 369054 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [pc, #224] @ 369058 │ │ │ │ ldr r1, [pc, #224] @ 36905c │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #200] @ 369060 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, #196608 @ 0x30000 │ │ │ │ - bl 74d920 │ │ │ │ + bl 74d950 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #136] @ 369064 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #100] @ 369068 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr r3, [pc, #88] @ 36906c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 759fbc │ │ │ │ - rsbseq r6, ip, r4, lsr #28 │ │ │ │ - @ instruction: 0x00687f94 │ │ │ │ - rsbeq r7, r8, ip, ror sl │ │ │ │ + b 759fec │ │ │ │ + rsbseq r6, ip, r4, asr lr │ │ │ │ + rsbeq r7, r8, r4, asr #31 │ │ │ │ + rsbeq r7, r8, ip, lsr #21 │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - ldrdeq r3, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r3, ip, ip, lsl #18 │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ - rsbeq pc, r6, r4, asr #17 │ │ │ │ - rsbseq ip, r0, r8, ror lr │ │ │ │ - @ instruction: 0x00687f94 │ │ │ │ - rsbeq r7, r8, r4, lsl #31 │ │ │ │ - rsbeq r7, r8, r0, ror #30 │ │ │ │ - @ instruction: 0x00681e90 │ │ │ │ - rsbeq r1, r8, ip, ror #27 │ │ │ │ + strdeq pc, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq ip, r0, r8, lsr #29 │ │ │ │ + rsbeq r7, r8, r4, asr #31 │ │ │ │ + strheq r7, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + @ instruction: 0x00687f90 │ │ │ │ + rsbeq r1, r8, r0, asr #29 │ │ │ │ + rsbeq r1, r8, ip, lsl lr │ │ │ │ muleq r0, r8, r4 │ │ │ │ - rsbeq r1, r8, ip, lsr lr │ │ │ │ - rsbeq r2, r8, ip, ror pc │ │ │ │ - rsbseq r7, r1, r8, lsr #28 │ │ │ │ + rsbeq r1, r8, ip, ror #28 │ │ │ │ + rsbeq r2, r8, ip, lsr #31 │ │ │ │ + rsbseq r7, r1, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [pc, #516] @ 36928c │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr fp, [pc, #512] @ 369290 │ │ │ │ @@ -295531,27 +295531,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #480] @ 36929c │ │ │ │ mov r5, r0 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #468] @ 3692a0 │ │ │ │ ldr r7, [pc, #468] @ 3692a4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, sl, #208 @ 0xd0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r5, #1032] @ 0x408 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ bl 3668e4 │ │ │ │ ldr r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -295563,15 +295563,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [pc, #372] @ 3692ac │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -295586,82 +295586,82 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 3390b0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [pc, #260] @ 3692b0 │ │ │ │ add r4, r4, #5120 @ 0x1400 │ │ │ │ ldr fp, [r2, r3] │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ bl 339568 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 33901c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, fp │ │ │ │ bl 33948c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ mov r2, #196608 @ 0x30000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, ip, ip, asr ip │ │ │ │ - strheq r7, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r6, ip, ip, lsl #25 │ │ │ │ + rsbeq r7, r8, r8, ror #17 │ │ │ │ addseq r1, r4, r0, ror sl │ │ │ │ - rsbeq r7, r8, ip, asr #27 │ │ │ │ + strdeq r7, [r8], #-220 @ 0xffffff24 @ │ │ │ │ andeq r0, r0, r1, ror #15 │ │ │ │ - rsbeq r0, r8, ip, asr r2 │ │ │ │ - rsbeq r0, r8, r0, ror r2 │ │ │ │ - rsbeq r7, r8, ip, asr sp │ │ │ │ + rsbeq r0, r8, ip, lsl #5 │ │ │ │ + rsbeq r0, r8, r0, lsr #5 │ │ │ │ + rsbeq r7, r8, ip, lsl #27 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1948] @ 369a68 │ │ │ │ @@ -295766,22 +295766,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 369a90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369314 │ │ │ │ ldr r3, [pc, #1532] @ 369a94 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ bhi 369344 │ │ │ │ add r3, r3, r4 │ │ │ │ ldrsh r3, [r3, r4] │ │ │ │ @@ -295823,15 +295823,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ str r7, [r4, #140] @ 0x8c │ │ │ │ b 369358 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -295861,15 +295861,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ str r7, [r4, #136] @ 0x88 │ │ │ │ b 369358 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ str r7, [r6, #144] @ 0x90 │ │ │ │ b 369358 │ │ │ │ ldr r2, [pc, #1176] @ 369aa0 │ │ │ │ ldr r3, [pc, #1120] @ 369a6c │ │ │ │ @@ -295884,15 +295884,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bic r7, r7, #-268435456 @ 0xf0000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #61440 @ 0xf000 │ │ │ │ str r7, [r6, #128] @ 0x80 │ │ │ │ b 369358 │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -296001,15 +296001,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bic r1, r1, #-67108864 @ 0xfc000000 │ │ │ │ bic r1, r1, #15 │ │ │ │ add r2, r1, r2 │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ str r7, [r4, #188] @ 0xbc │ │ │ │ b 369358 │ │ │ │ add r4, r6, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ bic r7, r7, #1879048207 @ 0x7000000f │ │ │ │ mov r3, #0 │ │ │ │ cmp r3, r3 │ │ │ │ @@ -296039,15 +296039,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ asr r1, r1, #31 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r4, #160] @ 0xa0 │ │ │ │ bic r2, r2, #-67108864 @ 0xfc000000 │ │ │ │ bic r2, r2, #15 │ │ │ │ add r2, r2, ip │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ str r7, [r4, #184] @ 0xb8 │ │ │ │ b 369358 │ │ │ │ ldr r3, [pc, #488] @ 369aac │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ and r3, r3, r7 │ │ │ │ str r3, [r6, #180] @ 0xb4 │ │ │ │ b 369358 │ │ │ │ @@ -296079,15 +296079,15 @@ │ │ │ │ ldr r3, [pc, #316] @ 369a78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 36974c │ │ │ │ ldr r0, [pc, #352] @ 369ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36974c │ │ │ │ bic r7, r7, #-16777216 @ 0xff000000 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ bic r7, r7, #16515072 @ 0xfc0000 │ │ │ │ str r7, [r6, #156] @ 0x9c │ │ │ │ b 369358 │ │ │ │ ldr r2, [pc, #320] @ 369ab4 │ │ │ │ @@ -296105,15 +296105,15 @@ │ │ │ │ str r7, [fp, #1112] @ 0x458 │ │ │ │ strb r3, [r6, #1032] @ 0x408 │ │ │ │ b 369358 │ │ │ │ ldr r0, [pc, #264] @ 369ab8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369314 │ │ │ │ ldr r3, [pc, #244] @ 369abc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369994 │ │ │ │ ldr r3, [pc, #156] @ 369a78 │ │ │ │ @@ -296128,60 +296128,60 @@ │ │ │ │ beq 369a50 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 369ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369994 │ │ │ │ ldr r0, [pc, #128] @ 369ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36974c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 369ac8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369994 │ │ │ │ addseq r1, r4, r8, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r4, r0, lsr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x009417b4 │ │ │ │ - rsbseq r6, ip, r2, lsr r7 │ │ │ │ - rsbseq r6, ip, r8, ror r7 │ │ │ │ + rsbseq r6, ip, r2, ror #14 │ │ │ │ + rsbseq r6, ip, r8, lsr #15 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r8, r0, asr sl │ │ │ │ - rsbseq r6, ip, lr, ror #13 │ │ │ │ + rsbeq r7, r8, r0, lsl #21 │ │ │ │ + rsbseq r6, ip, lr, lsl r7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r1, r4, ip, lsl #10 │ │ │ │ - strheq r7, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r7, r8, ip, ror #19 │ │ │ │ strdeq r7, [r3], -pc @ │ │ │ │ @ instruction: 0x003f0fff │ │ │ │ - rsbeq r7, r8, r4, lsl r6 │ │ │ │ + rsbeq r7, r8, r4, asr #12 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r7, r8, ip, asr r5 │ │ │ │ + rsbeq r7, r8, ip, lsl #11 │ │ │ │ andeq r4, r0, r0, asr r6 │ │ │ │ - rsbeq r7, r8, r4, asr r5 │ │ │ │ - strdeq r7, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r7, r8, r0, ror #10 │ │ │ │ + rsbeq r7, r8, r4, lsl #11 │ │ │ │ + rsbeq r7, r8, r8, lsr #10 │ │ │ │ + @ instruction: 0x00687590 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr ip, [pc, #3476] @ 36a878 │ │ │ │ ldr r1, [pc, #3476] @ 36a87c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -296253,23 +296253,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3184] @ 36a898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369b30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ str r6, [r4, #200] @ 0xc8 │ │ │ │ b 369b50 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, #4096 @ 0x1000 │ │ │ │ @@ -296394,20 +296394,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #184] @ 0xb8 │ │ │ │ str sl, [sp, #188] @ 0xbc │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #2656] @ 36a8a8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 369b30 │ │ │ │ ldr r1, [r8, #128] @ 0x80 │ │ │ │ ldr r2, [r8, #120] @ 0x78 │ │ │ │ and r1, r1, r0 │ │ │ │ and r2, r2, r0 │ │ │ │ add r1, r1, #1 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -296418,15 +296418,15 @@ │ │ │ │ ldr r3, [pc, #2656] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #2576] @ 36a8ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr ip, [r8, #216] @ 0xd8 │ │ │ │ ldr r0, [pc, #2556] @ 36a8b0 │ │ │ │ ands lr, r0, ip, lsr #16 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ beq 369fd4 │ │ │ │ @@ -296493,50 +296493,50 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #2296] @ 36a8bc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr r3, [pc, #2316] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #2256] @ 36a8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr r3, [pc, #2276] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #2220] @ 36a8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr r3, [pc, #2236] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #2184] @ 36a8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr r0, [pc, #2168] @ 36a8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #2116] @ 36a8b0 │ │ │ │ ands r0, ip, r3 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ beq 36a554 │ │ │ │ @@ -296855,15 +296855,15 @@ │ │ │ │ ldr r3, [pc, #908] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #872] @ 36a8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mla r3, r2, r3, r4 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -296894,15 +296894,15 @@ │ │ │ │ ldr r3, [pc, #752] @ 36a8e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 369ce0 │ │ │ │ ldr r0, [pc, #724] @ 36a8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r8, #212] @ 0xd4 │ │ │ │ b 369ce0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -296921,15 +296921,15 @@ │ │ │ │ beq 36a3f0 │ │ │ │ b 36a2b0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r0, #16 │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ b 36a318 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ movne ip, #0 │ │ │ │ andeq ip, ip, #1 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36a904 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -297054,44 +297054,44 @@ │ │ │ │ strb r3, [fp, r6] │ │ │ │ b 36a798 │ │ │ │ addseq r1, r4, r0, lsr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r4, ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00940fbc │ │ │ │ - rsbseq r6, ip, r0, ror r0 │ │ │ │ + rsbseq r6, ip, r0, lsr #1 │ │ │ │ andeq r2, r0, r8, asr #4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r8, r4, lsr #8 │ │ │ │ + rsbeq r7, r8, r4, asr r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addseq r0, r4, r4, lsl sp │ │ │ │ - rsbeq r7, r8, r8, asr #7 │ │ │ │ - rsbeq r7, r8, r8, lsr r2 │ │ │ │ - rsbeq r7, r8, r4, lsl r2 │ │ │ │ + strdeq r7, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, r8, r8, ror #4 │ │ │ │ + rsbeq r7, r8, r4, asr #4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrheq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq r7, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r7, r8, r4, lsl r1 │ │ │ │ - rsbeq r7, r8, r4, lsr #2 │ │ │ │ - rsbeq r7, r8, r0, ror #1 │ │ │ │ - rsbeq r7, r8, r8, lsl #1 │ │ │ │ - rsbseq r5, ip, sl, lsr #22 │ │ │ │ - rsbseq r5, ip, r6, lsl #17 │ │ │ │ - strdeq r6, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r5, ip, lr, lsl #14 │ │ │ │ - rsbeq r6, r8, ip, ror #22 │ │ │ │ - rsbseq r5, ip, r6, lsl #12 │ │ │ │ + rsbseq r5, ip, r8, ror #27 │ │ │ │ + rsbeq r7, r8, ip, lsr #4 │ │ │ │ + rsbeq r7, r8, r4, asr #2 │ │ │ │ + rsbeq r7, r8, r4, asr r1 │ │ │ │ + rsbeq r7, r8, r0, lsl r1 │ │ │ │ + strheq r7, [r8], #-8 @ │ │ │ │ + rsbseq r5, ip, sl, asr fp │ │ │ │ + ldrheq r5, [ip], #-134 @ 0xffffff7a @ │ │ │ │ + rsbeq r6, r8, r0, lsr #24 │ │ │ │ + rsbseq r5, ip, lr, lsr r7 │ │ │ │ + @ instruction: 0x00686b9c │ │ │ │ + rsbseq r5, ip, r6, lsr r6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ adceq r1, r1, r4, ror #29 │ │ │ │ adceq r1, r1, r0, ror #28 │ │ │ │ - rsbseq r4, ip, sl, lsr #30 │ │ │ │ - rsbeq r6, r8, r0, lsr #4 │ │ │ │ - rsbeq r6, r8, r0, lsl #7 │ │ │ │ - rsbseq r5, r1, ip, asr #3 │ │ │ │ + rsbseq r4, ip, sl, asr pc │ │ │ │ + rsbeq r6, r8, r0, asr r2 │ │ │ │ + strheq r6, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq r5, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ cmp r3, #0 │ │ │ │ lsr r6, r6, #14 │ │ │ │ beq 36adf4 │ │ │ │ cmp r2, #12 │ │ │ │ moveq r1, r6 │ │ │ │ orrne r1, r6, #1 │ │ │ │ tst r1, #1 │ │ │ │ @@ -297410,15 +297410,15 @@ │ │ │ │ tst r6, #1 │ │ │ │ rsb r1, r3, #3 │ │ │ │ beq 36afec │ │ │ │ ldr r3, [pc, #-1308] @ 36a8f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, #-1312] @ 36a8fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36a938 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ bl 249840 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r0 │ │ │ │ @@ -297595,15 +297595,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 36b178 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r2, [pc, #168] @ 36b1b4 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 36b1ac │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -297627,27 +297627,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ b 36b104 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ blcc fea1d9a8 <__bss_end__@@Base+0xfdc6b038> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addseq pc, r3, r0, lsl #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r4, ip, r8, asr #28 │ │ │ │ + rsbseq r4, ip, r8, ror lr │ │ │ │ @ instruction: 0x0093f9fc │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -298216,22 +298216,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 36bc04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36ba04 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -298292,28 +298292,28 @@ │ │ │ │ b 36b9f0 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 36b9f0 │ │ │ │ ldr r0, [pc, #60] @ 36bc08 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36ba04 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq pc, r3, r4, r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r3, r8, ror r1 @ │ │ │ │ - rsbseq r4, ip, r8, lsl r4 │ │ │ │ + rsbseq r4, ip, r8, asr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r3, r8, lsl #2 │ │ │ │ andeq r3, r0, ip, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r8, r0, lsr #24 │ │ │ │ - rsbeq r5, r8, r4, asr #22 │ │ │ │ + rsbeq r5, r8, r0, asr ip │ │ │ │ + rsbeq r5, r8, r4, ror fp │ │ │ │ │ │ │ │ 0036bc0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 36bd94 │ │ │ │ @@ -298390,41 +298390,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 36bdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36bca8 │ │ │ │ ldr r0, [pc, #60] @ 36bdbc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36bca8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, ip, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0093eed4 │ │ │ │ - rsbseq r4, ip, r8, lsl #4 │ │ │ │ + rsbseq r4, ip, r8, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r3, r4, ror #28 │ │ │ │ andeq r4, r0, r0, asr ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r8, ip, asr #19 │ │ │ │ - rsbeq r5, r8, r8, ror #19 │ │ │ │ + strdeq r5, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r5, r8, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -298452,17 +298452,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 36be10 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 36be70 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754284 │ │ │ │ + bl 7542b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 36bdf0 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -298487,30 +298487,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 36bfb8 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 70829c │ │ │ │ + bl 7082cc │ │ │ │ ldr r2, [pc, #248] @ 36bfdc │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -298552,18 +298552,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 36bfe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - ldrheq r3, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r5, r8, r4, asr #15 │ │ │ │ - ldrdeq r5, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r8, r8, lsl #18 │ │ │ │ + rsbseq r3, ip, ip, ror #29 │ │ │ │ + strdeq r5, [r8], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r5, r8, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -298574,22 +298574,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 36c088 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 36c088 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -298917,15 +298917,15 @@ │ │ │ │ bgt 36c3f0 │ │ │ │ b 36c524 │ │ │ │ mov r0, #0 │ │ │ │ b 36c528 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r3, r0, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r3, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r3, ip, r4, ror #21 │ │ │ │ adceq r0, r2, r0, ror r5 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq lr, r3, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -298961,15 +298961,15 @@ │ │ │ │ bls 36c714 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 36c668 │ │ │ │ ldr r2, [pc, #244] @ 36c754 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299273,44 +299273,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36cb88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c940 │ │ │ │ ldr r0, [pc, #68] @ 36cb8c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 36c940 │ │ │ │ addseq lr, r3, r0, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r3, r8, lsr r2 │ │ │ │ addseq lr, r3, r8, lsr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r3, ip, r3, asr #9 │ │ │ │ + ldrsheq r3, [ip], #-67 @ 0xffffffbd @ │ │ │ │ addseq lr, r3, ip, lsl #3 │ │ │ │ addseq lr, r3, r0, lsr r1 │ │ │ │ addseq lr, r3, ip, ror r0 │ │ │ │ andeq r3, r0, r0, lsr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00684c9c │ │ │ │ - strheq r4, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, r8, ip, asr #25 │ │ │ │ + rsbeq r4, r8, r8, ror #25 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 36cbe0 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -299379,15 +299379,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 24a890 │ │ │ │ - bl 7172e0 │ │ │ │ + bl 717310 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 36ce18 │ │ │ │ cmp r2, #2 │ │ │ │ beq 36ce84 │ │ │ │ @@ -299531,15 +299531,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 36cf7c │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cdd8 │ │ │ │ ldr r3, [pc, #828] @ 36d280 │ │ │ │ @@ -299709,32 +299709,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 36d19c │ │ │ │ cmp r5, r0 │ │ │ │ blt 36cdd8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2a0a04 │ │ │ │ b 36cdd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d60c8 │ │ │ │ + bl 9d60f8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a095c │ │ │ │ b 36d060 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 36cf94 │ │ │ │ @@ -299743,19 +299743,19 @@ │ │ │ │ bne 36cf94 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36cfe4 │ │ │ │ b 36cfd8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r3, ip, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r8, r0, ror #22 │ │ │ │ + @ instruction: 0x00684b90 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ addseq sp, r3, r4, lsr sp │ │ │ │ - rsbeq r4, r8, r0, ror #19 │ │ │ │ - rsbeq r4, r8, r0, ror #17 │ │ │ │ + rsbeq r4, r8, r0, lsl sl │ │ │ │ + rsbeq r4, r8, r0, lsl r9 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 0036d288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -299992,22 +299992,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36d72c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36d2f8 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 36d388 │ │ │ │ bne 36d324 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -300030,35 +300030,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c758 │ │ │ │ ldr r0, [pc, #88] @ 36d734 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 36d2f8 │ │ │ │ addseq sp, r3, r8, ror #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r3, r4, asr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r2, ip, r1, lsl fp │ │ │ │ + rsbseq r2, ip, r1, asr #22 │ │ │ │ addseq sp, r3, r8, ror #15 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ addseq sp, r3, ip, asr #14 │ │ │ │ - rsbseq r2, ip, r0, ror sl │ │ │ │ + rsbseq r2, ip, r0, lsr #21 │ │ │ │ addseq sp, r3, ip, asr #13 │ │ │ │ - rsbseq r2, ip, r4, lsr #19 │ │ │ │ + ldrsbeq r2, [ip], #-148 @ 0xffffff6c @ │ │ │ │ addseq sp, r3, r8, asr r6 │ │ │ │ - @ instruction: 0x007c299c │ │ │ │ + rsbseq r2, ip, ip, asr #19 │ │ │ │ andeq r1, r0, r0, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r4, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r8, ip, lsr #4 │ │ │ │ addseq sp, r3, ip, ror #8 │ │ │ │ - strheq r4, [r8], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, r8, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 36d81c │ │ │ │ mov r5, r2 │ │ │ │ @@ -300299,15 +300299,15 @@ │ │ │ │ bgt 36d990 │ │ │ │ b 36daac │ │ │ │ mov r0, #0 │ │ │ │ b 36dab0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093d1d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, ip, r4, lsl r5 │ │ │ │ + rsbseq r2, ip, r4, asr #10 │ │ │ │ ldrdeq lr, [r1], r8 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq sp, r3, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300426,15 +300426,15 @@ │ │ │ │ bgt 36db94 │ │ │ │ b 36dca8 │ │ │ │ mov r0, #0 │ │ │ │ b 36dcac │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r3, ip, asr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, ip, r0, lsl r3 │ │ │ │ + rsbseq r2, ip, r0, asr #6 │ │ │ │ adceq lr, r1, ip, asr #27 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -300563,15 +300563,15 @@ │ │ │ │ bgt 36dd90 │ │ │ │ b 36decc │ │ │ │ mov r0, #0 │ │ │ │ b 36ded0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0093cdd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, ip, r4, lsl r1 │ │ │ │ + rsbseq r2, ip, r4, asr #2 │ │ │ │ ldrdeq lr, [r1], r8 @ │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ addseq ip, r3, ip, lsr ip │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 36e0a0 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -300670,15 +300670,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2a24e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7172e0 │ │ │ │ + bl 717310 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248fdc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 248fdc │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -300765,15 +300765,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 36e838 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a24e4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -300837,15 +300837,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 9d5ea8 │ │ │ │ + bl 9d5ed8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 36e1f0 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 36e1f0 │ │ │ │ @@ -300924,15 +300924,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 36f088 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -301065,31 +301065,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 36e15c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 36e584 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #2412] @ 36f088 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 36e838 │ │ │ │ mov sl, #1 │ │ │ │ b 36e24c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #2360] @ 36f088 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2a24e4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -301574,23 +301574,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 36ef58 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -301665,34 +301665,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d814 │ │ │ │ + bl 70d844 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 36ed54 │ │ │ │ addseq ip, r3, r8, asr sl │ │ │ │ addseq ip, r3, r4, ror #19 │ │ │ │ addseq ip, r3, ip, lsl r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ addseq ip, r3, r8, lsl #6 │ │ │ │ - rsbseq r1, ip, lr, asr r5 │ │ │ │ - rsbseq r1, ip, r8, lsl #8 │ │ │ │ + rsbseq r1, ip, lr, lsl #11 │ │ │ │ + rsbseq r1, ip, r8, lsr r4 │ │ │ │ addeq r8, r5, ip, asr #11 │ │ │ │ @ instruction: 0x008582b0 │ │ │ │ addseq fp, r3, r8, asr #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbseq r0, ip, ip, asr ip │ │ │ │ - ldrsheq r0, [ip], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r0, ip, ip, lsr #21 │ │ │ │ - strheq r2, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r2, r8, r0, ror #9 │ │ │ │ + rsbseq r0, ip, ip, lsl #25 │ │ │ │ + rsbseq r0, ip, ip, lsr #22 │ │ │ │ + ldrsbeq r0, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r2, r8, r4, ror #7 │ │ │ │ + rsbeq r2, r8, r0, lsl r5 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 248b2c │ │ │ │ mov r7, #1 │ │ │ │ @@ -301704,15 +301704,15 @@ │ │ │ │ b 36ed54 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 70d8f8 │ │ │ │ + bl 70d928 │ │ │ │ mov r1, r0 │ │ │ │ b 36ef34 │ │ │ │ cmp r8, #0 │ │ │ │ blt 36f13c │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -302021,15 +302021,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r0, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r0, ip, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 36f414 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -302146,15 +302146,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -302214,29 +302214,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ b 36f7e0 │ │ │ │ ldr lr, [pc, #40] @ 36f924 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 36f764 │ │ │ │ - rsbseq r0, ip, r0, asr r7 │ │ │ │ - ldrsbeq r0, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, ip, r8, ror #11 │ │ │ │ - rsbseq r0, ip, r4, lsl #11 │ │ │ │ + rsbseq r0, ip, r0, lsl #15 │ │ │ │ + rsbseq r0, ip, r0, lsl #14 │ │ │ │ + rsbseq r0, ip, r8, lsl r6 │ │ │ │ + ldrheq r0, [ip], #-84 @ 0xffffffac @ │ │ │ │ b 36f620 │ │ │ │ │ │ │ │ 0036f92c : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -302264,21 +302264,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0036f998 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d1e8 │ │ │ │ + b 70d218 │ │ │ │ │ │ │ │ 0036f9a8 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 70d1e8 │ │ │ │ + b 70d218 │ │ │ │ │ │ │ │ 0036f9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -302496,41 +302496,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fd3c │ │ │ │ ldr r0, [pc, #504] @ 36ff24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 719198 │ │ │ │ + bl 7191c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36fedc │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 36ff28 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7078e8 │ │ │ │ + bl 707918 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36fe60 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fea8 │ │ │ │ mov r0, r8 │ │ │ │ bl 58e3b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9c9904 │ │ │ │ + bl 9c9934 │ │ │ │ mov r0, r8 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ ldr r3, [pc, #396] @ 36ff2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 36ff30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -302544,23 +302544,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36fe8c │ │ │ │ cmp r3, #1 │ │ │ │ beq 36fe70 │ │ │ │ - bl 7016bc │ │ │ │ + bl 7016ec │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 70d1e8 │ │ │ │ + bl 70d218 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 36ff40 │ │ │ │ ldr r3, [pc, #248] @ 36ff18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -302574,15 +302574,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 36fcf0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ mov r0, #0 │ │ │ │ b 36fe14 │ │ │ │ ldr r2, [pc, #204] @ 36ff44 │ │ │ │ ldr r3, [pc, #204] @ 36ff48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -302601,79 +302601,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ b 36fd80 │ │ │ │ ldr r3, [pc, #124] @ 36ff60 │ │ │ │ ldr ip, [pc, #124] @ 36ff64 │ │ │ │ ldr r1, [pc, #124] @ 36ff68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36ff6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 36fe68 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00a1cdbc │ │ │ │ addseq sl, r3, ip, asr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r3, r8, lsr #30 │ │ │ │ adceq ip, r1, r8, lsl sp │ │ │ │ + ldrdeq r1, [r8], #-180 @ 0xffffff4c @ │ │ │ │ rsbeq r1, r8, r4, lsr #23 │ │ │ │ - rsbeq r1, r8, r4, ror fp │ │ │ │ addeq r7, r5, r4, lsr #10 │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, r4, ror #9 │ │ │ │ @ instruction: 0x0093acf8 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbseq pc, fp, ip, asr #31 │ │ │ │ - strdeq r8, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - rsbseq r5, r0, r0, asr #29 │ │ │ │ - @ instruction: 0x007bff94 │ │ │ │ - strdeq r1, [r8], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00681898 │ │ │ │ + ldrsheq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r8, r6, ip, lsr #18 │ │ │ │ + ldrsheq r5, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq pc, fp, r4, asr #31 │ │ │ │ + rsbeq r1, r8, r0, lsr #20 │ │ │ │ + rsbeq r1, r8, r8, asr #17 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 0036ff70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74e12c │ │ │ │ + bl 74e15c │ │ │ │ ldr r3, [pc, #192] @ 370060 │ │ │ │ ldr r2, [pc, #192] @ 370064 │ │ │ │ ldr r1, [pc, #192] @ 370068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #164] @ 37006c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 370050 │ │ │ │ ldr r3, [pc, #148] @ 370070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 370074 │ │ │ │ @@ -302688,36 +302688,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e328 │ │ │ │ + bl 70e358 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 37007c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 36ffe0 │ │ │ │ - ldrsbeq pc, [fp], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r6, r0, lsl #16 │ │ │ │ - rsbeq r2, pc, r0, lsr r6 @ │ │ │ │ - strdeq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq pc, fp, ip, lsl #30 │ │ │ │ + rsbeq r8, r6, r0, lsr r8 │ │ │ │ + rsbeq r2, pc, r0, ror #12 │ │ │ │ + rsbeq pc, r7, r8, lsr #8 │ │ │ │ addeq r7, r5, r8, ror #5 │ │ │ │ ldrdeq r7, [r5], r4 │ │ │ │ - rsbeq r1, r8, r8, lsl #18 │ │ │ │ + rsbeq r1, r8, r8, lsr r9 │ │ │ │ addeq r7, r5, ip, ror #4 │ │ │ │ │ │ │ │ 00370080 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302749,45 +302749,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70e7c8 │ │ │ │ + bl 70e7f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e1d0 │ │ │ │ + bl 70e200 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3701d0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37018c │ │ │ │ ldr r0, [pc, #236] @ 370224 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ ldr r2, [pc, #208] @ 370228 │ │ │ │ ldr r3, [pc, #192] @ 37021c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 370214 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 37022c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 702d48 │ │ │ │ + b 702d78 │ │ │ │ ldr r2, [pc, #156] @ 370230 │ │ │ │ ldr r3, [pc, #132] @ 37021c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -302806,32 +302806,32 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cdc │ │ │ │ + bl 702d0c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ b 370124 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r3, r0, ror sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - rsbeq r1, r8, r0, ror #15 │ │ │ │ + rsbeq r1, r8, r0, lsl r8 │ │ │ │ @ instruction: 0x0093a9bc │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ addseq sl, r3, r0, lsl #19 │ │ │ │ - rsbeq r9, r8, r4, asr #4 │ │ │ │ - b 99f5c0 │ │ │ │ + rsbeq r9, r8, r4, ror r2 │ │ │ │ + b 99f5f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ 370324 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -303024,17 +303024,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 370544 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq ip, r1, r8, ror #21 │ │ │ │ - rsbseq pc, fp, r0, lsr #21 │ │ │ │ - rsbeq r1, r8, ip, asr #8 │ │ │ │ - rsbeq r1, r8, r4, ror #8 │ │ │ │ + ldrsbeq pc, [fp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, r8, ip, ror r4 │ │ │ │ + @ instruction: 0x00681494 │ │ │ │ │ │ │ │ 00370548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 370604 │ │ │ │ @@ -303077,17 +303077,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ adceq ip, r1, r0, lsr #20 │ │ │ │ - ldrsbeq pc, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r1, r8, r4, lsl #7 │ │ │ │ - strheq r1, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq pc, fp, r8, lsl #20 │ │ │ │ + strheq r1, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r1, r8, r8, ror #7 │ │ │ │ │ │ │ │ 00370614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 370690 │ │ │ │ @@ -303142,15 +303142,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3707c8 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3707cc │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -303195,18 +303195,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8e30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2e8e30 │ │ │ │ - rsbeq sp, r7, r0, lsl #10 │ │ │ │ - strheq r1, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r1, r8, r0, lsl #5 │ │ │ │ - rsbeq r1, r8, r8, asr #4 │ │ │ │ + rsbeq sp, r7, r0, lsr r5 │ │ │ │ + rsbeq r1, r8, ip, ror #5 │ │ │ │ + strheq r1, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r1, r8, r8, ror r2 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -303280,15 +303280,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 370920 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r6, r5, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -303375,15 +303375,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c89c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 370b88 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 36b1d0 │ │ │ │ @@ -303422,15 +303422,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 370ac8 │ │ │ │ ldr r0, [pc, #120] @ 370bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3709e8 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3709e8 │ │ │ │ mov fp, #16 │ │ │ │ @@ -303441,24 +303441,24 @@ │ │ │ │ b 3709e8 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 36b1d0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 36c89c │ │ │ │ b 370aa8 │ │ │ │ addseq sl, r3, r8, asr #3 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x00680e98 │ │ │ │ + rsbeq r0, r8, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 370d30 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -303630,35 +303630,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #188] @ 370f5c │ │ │ │ ldr r1, [pc, #188] @ 370f60 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #156] @ 370f64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #140] @ 370f68 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 370f6c │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -303677,58 +303677,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x007bf790 │ │ │ │ - rsbeq r7, r6, r0, asr #18 │ │ │ │ - ldrsheq r4, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r7, ip, lsr #2 │ │ │ │ - rsbeq sp, r6, r0, asr r5 │ │ │ │ + rsbseq pc, fp, r0, asr #15 │ │ │ │ + rsbeq r7, r6, r0, ror r9 │ │ │ │ + rsbseq r4, r0, r4, lsr #30 │ │ │ │ + rsbeq r4, r7, ip, asr r1 │ │ │ │ + rsbeq sp, r6, r0, lsl #11 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ addseq r6, r1, r4, lsr #7 │ │ │ │ - rsbeq r0, r8, r4, ror #21 │ │ │ │ + rsbeq r0, r8, r4, lsl fp │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 370f90 │ │ │ │ ldr r1, [pc, #12] @ 370f94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 759f48 │ │ │ │ - rsbeq r0, r8, r4, lsl #21 │ │ │ │ - rsbeq pc, r7, ip, lsl #28 │ │ │ │ + b 759f78 │ │ │ │ + strheq r0, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r7, ip, lsr lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 370ff4 │ │ │ │ ldr r2, [pc, #68] @ 370ff8 │ │ │ │ ldr r1, [pc, #68] @ 370ffc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a2144 │ │ │ │ - rsbseq pc, fp, r8, asr r6 @ │ │ │ │ - rsbeq r0, r8, ip, ror #20 │ │ │ │ - rsbeq r0, r8, r0, lsl #21 │ │ │ │ + rsbseq pc, fp, r8, lsl #13 │ │ │ │ + @ instruction: 0x00680a9c │ │ │ │ + strheq r0, [r8], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 371450 │ │ │ │ ldr lr, [pc, #1080] @ 371454 │ │ │ │ ldr ip, [pc, #1080] @ 371458 │ │ │ │ @@ -303744,15 +303744,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #1020] @ 371464 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 371418 │ │ │ │ @@ -303767,15 +303767,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 24a6f8 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 371470 │ │ │ │ beq 371440 │ │ │ │ ldr r0, [pc, #956] @ 371474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 371478 │ │ │ │ ldr r1, [pc, #932] @ 371470 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -303835,15 +303835,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a1d98 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -303862,87 +303862,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #608] @ 3714a0 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37645c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 37995c │ │ │ │ ldr r0, [pc, #580] @ 3714a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r2, [pc, #572] @ 3714a8 │ │ │ │ ldr r1, [pc, #572] @ 3714ac │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 376518 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #508] @ 3714b0 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3714b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #472] @ 3714b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ ldr r2, [pc, #444] @ 3714bc │ │ │ │ ldr r3, [pc, #444] @ 3714c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r2, [pc, #408] @ 3714c4 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 43ff18 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -303960,36 +303960,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ b 37112c │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 371110 │ │ │ │ ldr r0, [pc, #244] @ 3714cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 371110 │ │ │ │ ldr r3, [pc, #224] @ 3714d0 │ │ │ │ ldr ip, [pc, #224] @ 3714d4 │ │ │ │ ldr r1, [pc, #224] @ 3714d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 37112c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 371470 │ │ │ │ ldr r3, [pc, #76] @ 371478 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -303997,68 +303997,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3710dc │ │ │ │ ldr r2, [pc, #52] @ 371478 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3710e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq pc, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq pc, fp, r0, lsr #12 │ │ │ │ @ instruction: 0x00939af0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r8, ip, ror #19 │ │ │ │ - rsbeq r0, r8, r0, lsl #20 │ │ │ │ + rsbeq r0, r8, ip, lsl sl │ │ │ │ + rsbeq r0, r8, r0, lsr sl │ │ │ │ @ instruction: 0x00939ab0 │ │ │ │ - rsbeq r0, r8, r8, asr #19 │ │ │ │ - strheq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + strdeq r0, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r0, r8, ip, ror #19 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - rsbeq r0, r8, ip, lsr #19 │ │ │ │ + ldrdeq r0, [r8], #-156 @ 0xffffff64 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ addseq r9, r3, r0, ror #19 │ │ │ │ - rsbseq pc, fp, r0, ror #8 │ │ │ │ - rsbeq r7, r6, r0, lsl r6 │ │ │ │ - rsbseq r4, r0, r4, asr #23 │ │ │ │ + @ instruction: 0x007bf490 │ │ │ │ + rsbeq r7, r6, r0, asr #12 │ │ │ │ + ldrsheq r4, [r0], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbseq pc, fp, r0, lsl #8 │ │ │ │ - strheq r7, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r4, r0, r8, asr fp │ │ │ │ - ldrdeq r0, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq lr, r7, r8, lsr #23 │ │ │ │ - @ instruction: 0x0067eb98 │ │ │ │ - rsbeq lr, r7, r8, lsr #23 │ │ │ │ - rsbeq r8, r8, ip, asr r1 │ │ │ │ + rsbseq pc, fp, r0, lsr r4 @ │ │ │ │ + rsbeq r7, r6, r0, ror #11 │ │ │ │ + rsbseq r4, r0, r8, lsl #23 │ │ │ │ + rsbeq r0, r8, r0, lsl #18 │ │ │ │ + ldrdeq lr, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq lr, r7, r8, asr #23 │ │ │ │ + ldrdeq lr, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r8, r8, ip, lsl #3 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ @ instruction: 0x008561b8 │ │ │ │ - rsbeq r0, r8, r8, lsl r8 │ │ │ │ - ldrdeq r0, [r8], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r0, r8, r8, asr #16 │ │ │ │ + rsbeq r0, r8, ip, lsl #16 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - rsbeq r0, r8, r4, lsl r7 │ │ │ │ - rsbseq pc, fp, r4, lsl r2 @ │ │ │ │ - strheq r0, [r8], #-100 @ 0xffffff9c @ │ │ │ │ - @ instruction: 0x00680698 │ │ │ │ + rsbeq r0, r8, r4, asr #14 │ │ │ │ + rsbseq pc, fp, r4, asr #4 │ │ │ │ + rsbeq r0, r8, r4, ror #13 │ │ │ │ + rsbeq r0, r8, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 37157c │ │ │ │ ldr r2, [pc, #136] @ 371580 │ │ │ │ ldr r1, [pc, #136] @ 371584 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -304072,30 +304072,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, fp, r4, lsl r1 @ │ │ │ │ - rsbeq r0, r8, r0, lsr #10 │ │ │ │ - rsbeq r0, r8, r0, asr #10 │ │ │ │ + rsbseq pc, fp, r4, asr #2 │ │ │ │ + rsbeq r0, r8, r0, asr r5 │ │ │ │ + rsbeq r0, r8, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #60] @ 3715e8 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -304185,28 +304185,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 372270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3717e8 │ │ │ │ ldr r3, [pc, #2800] @ 372274 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 371fec │ │ │ │ cmp r3, r4 │ │ │ │ @@ -304408,15 +304408,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 372268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3716c0 │ │ │ │ ldr r0, [pc, #2028] @ 3722a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3716c0 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 371a20 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -304627,15 +304627,15 @@ │ │ │ │ b 3716c8 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3716c8 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3716c8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -304855,15 +304855,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3722cc │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3717e8 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -304896,46 +304896,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r9, r3, r0, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009394f0 │ │ │ │ - rsbseq lr, fp, r8, ror #18 │ │ │ │ + @ instruction: 0x007be998 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r8, r8, ror #7 │ │ │ │ + rsbeq r0, r8, r8, lsl r4 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ addseq r9, r3, r4, lsr #6 │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - ldrsheq lr, [fp], #-118 @ 0xffffff8a @ │ │ │ │ - ldrsheq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq lr, fp, r6, lsr #16 │ │ │ │ + rsbseq lr, fp, r8, lsr #16 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - rsbseq lr, fp, r8, lsl r8 │ │ │ │ + rsbseq lr, fp, r8, asr #16 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r0, r8, r8, ror r0 │ │ │ │ + rsbeq r0, r8, r8, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbseq lr, fp, r4, ror #6 │ │ │ │ + @ instruction: 0x007be394 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbseq lr, fp, r6, lsr #4 │ │ │ │ - rsbseq lr, fp, r4, ror #10 │ │ │ │ - @ instruction: 0x00677198 │ │ │ │ - rsbeq pc, r7, r0, ror #19 │ │ │ │ - ldrsbeq lr, [fp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r6, r7, r4, ror #28 │ │ │ │ - rsbeq r6, r7, r8, ror lr │ │ │ │ + rsbseq lr, fp, r6, asr r2 │ │ │ │ + @ instruction: 0x007be594 │ │ │ │ + rsbeq r7, r7, r8, asr #3 │ │ │ │ + rsbeq pc, r7, r0, lsl sl @ │ │ │ │ + rsbseq lr, fp, r4, lsl #8 │ │ │ │ + @ instruction: 0x00676e94 │ │ │ │ + rsbeq r6, r7, r8, lsr #29 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3732c4 │ │ │ │ @@ -305872,27 +305872,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 373374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3723b4 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 372358 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -305933,15 +305933,15 @@ │ │ │ │ beq 37256c │ │ │ │ b 3729c4 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 372358 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r2, [pc, #228] @ 373380 │ │ │ │ ldr r3, [pc, #40] @ 3732c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -305954,22 +305954,22 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r3, r8, ror #15 │ │ │ │ @ instruction: 0x009387b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - @ instruction: 0x007bde9a │ │ │ │ + rsbseq sp, fp, sl, asr #29 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbseq sp, fp, r4, lsr #29 │ │ │ │ - rsbseq sp, fp, r6, asr #30 │ │ │ │ - rsbseq sp, fp, sl, ror #31 │ │ │ │ + ldrsbeq sp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq sp, fp, r6, ror pc │ │ │ │ + rsbseq lr, fp, sl, lsl r0 │ │ │ │ @ instruction: 0x009385d0 │ │ │ │ - rsbseq sp, fp, r0, lsr #31 │ │ │ │ + ldrsbeq sp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ @ instruction: 0x009384b0 │ │ │ │ addseq r8, r3, r4, lsl r4 │ │ │ │ addseq r8, r3, r4, ror #3 │ │ │ │ addseq r8, r3, r0, ror r1 │ │ │ │ addseq r8, r3, ip, lsl r1 │ │ │ │ @@ -305990,33 +305990,33 @@ │ │ │ │ addseq r7, r3, r8, ror ip │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ @ instruction: 0x00937bb4 │ │ │ │ addseq r7, r3, ip, lsl #21 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r7, r8, ror #19 │ │ │ │ + rsbeq lr, r7, r8, lsl sl │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ addseq r7, r3, r4, asr #17 │ │ │ │ addseq r7, r3, r8, ror r8 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ addseq r7, r3, r4, asr #9 │ │ │ │ - ldrdeq lr, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq lr, r7, r8, lsl #10 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ addseq r7, r3, ip, asr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r7, r3, r0, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, r7, r8, lsl #6 │ │ │ │ - ldrsbeq ip, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq ip, fp, r4, asr ip │ │ │ │ - rsbeq r5, r7, r8, lsl #17 │ │ │ │ - rsbseq ip, fp, ip, lsr #24 │ │ │ │ - strheq r5, [r7], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r5, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, r7, r8, lsr r3 │ │ │ │ + rsbseq ip, fp, r0, lsl #26 │ │ │ │ + rsbseq ip, fp, r4, lsl #25 │ │ │ │ + strheq r5, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq ip, fp, ip, asr ip │ │ │ │ + rsbeq r5, r7, ip, ror #13 │ │ │ │ + rsbeq r5, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 373384 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -306225,15 +306225,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 37338c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3723b4 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 373390 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 36d288 │ │ │ │ @@ -306349,15 +306349,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3729c4 │ │ │ │ ldr r0, [pc, #-1380] @ 3733a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 372358 │ │ │ │ ldr r3, [pc, #-1416] @ 3733a8 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -306497,15 +306497,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3743a8 │ │ │ │ ldr r0, [pc, #2204] @ 3743ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #2176] @ 3743e4 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 373c10 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 37404c │ │ │ │ @@ -306545,15 +306545,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3743a8 │ │ │ │ ldr r0, [pc, #2028] @ 3743f8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 373b50 │ │ │ │ ldr r0, [pc, #2020] @ 3743fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4] │ │ │ │ b 373b70 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -306586,15 +306586,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 374404 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #1820] @ 3743e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 373b70 │ │ │ │ cmp sl, #0 │ │ │ │ bne 373c68 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -306961,15 +306961,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ b 373dfc │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 2488ec │ │ │ │ mov r9, r0 │ │ │ │ @@ -306979,15 +306979,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 70d2c8 │ │ │ │ + bl 70d2f8 │ │ │ │ b 374024 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -307042,41 +307042,41 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 248a24 │ │ │ │ addseq r7, r3, r4, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrheq r7, [r3], r8 │ │ │ │ - rsbseq ip, fp, r8, lsl #24 │ │ │ │ + rsbseq ip, fp, r8, lsr ip │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r6, r3, r8, ror #31 │ │ │ │ - rsbeq lr, r7, r4, asr #2 │ │ │ │ + rsbeq lr, r7, r4, ror r1 │ │ │ │ umullseq r6, r3, r4, pc @ │ │ │ │ addseq r6, r3, ip, lsr #30 │ │ │ │ - rsbeq lr, r7, r4, ror r0 │ │ │ │ - rsbeq lr, r7, ip, lsr r0 │ │ │ │ + rsbeq lr, r7, r4, lsr #1 │ │ │ │ + rsbeq lr, r7, ip, rrx │ │ │ │ umullseq r6, r3, r0, lr │ │ │ │ - rsbeq lr, r7, ip, lsl r0 │ │ │ │ + rsbeq lr, r7, ip, asr #32 │ │ │ │ addseq r6, r3, r0, asr #21 │ │ │ │ - strdeq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sp, r7, r8, lsr #24 │ │ │ │ addseq r6, r3, r8, asr #20 │ │ │ │ - rsbeq sp, r7, r8, asr #23 │ │ │ │ - ldrsbeq ip, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r4, r7, ip, lsl #29 │ │ │ │ + strdeq sp, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq ip, fp, ip, lsl #6 │ │ │ │ + strheq r4, [r7], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 00374424 : │ │ │ │ ldr r0, [pc, #4] @ 374430 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0070bd94 │ │ │ │ + rsbseq fp, r0, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 374440 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, r5, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3744a8 │ │ │ │ ldr r3, [pc, #76] @ 3744ac │ │ │ │ @@ -307097,16 +307097,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @ instruction: 0x009366b8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq ip, fp, r8, lsr r2 │ │ │ │ - rsbeq sp, r7, ip, ror #16 │ │ │ │ + rsbseq ip, fp, r8, ror #4 │ │ │ │ + @ instruction: 0x0067d89c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 374520 │ │ │ │ ldr r2, [pc, #80] @ 374524 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307127,16 +307127,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r4, asr #12 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq ip, fp, r8, asr #3 │ │ │ │ - rsbeq sp, r7, r8, lsl r8 │ │ │ │ + ldrsheq ip, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, r7, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 374598 │ │ │ │ ldr r2, [pc, #80] @ 37459c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307157,16 +307157,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, ip, asr #11 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq ip, fp, r0, asr r1 │ │ │ │ - rsbeq sp, r7, r0, lsr #15 │ │ │ │ + rsbseq ip, fp, r0, lsl #3 │ │ │ │ + ldrdeq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 374610 │ │ │ │ ldr r2, [pc, #80] @ 374614 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -307187,16 +307187,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r4, asr r5 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - ldrsbeq ip, [fp], #-8 @ │ │ │ │ - rsbeq sp, r7, r8, lsr #14 │ │ │ │ + rsbseq ip, fp, r8, lsl #2 │ │ │ │ + rsbeq sp, r7, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ 374750 │ │ │ │ ldr r9, [pc, #280] @ 374754 │ │ │ │ ldr sl, [pc, #280] @ 374758 │ │ │ │ @@ -307207,39 +307207,39 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #232] @ 37475c │ │ │ │ ldr r1, [pc, #232] @ 374760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 3a55a4 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ bl 3a5128 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3746ec │ │ │ │ ldr ip, [pc, #176] @ 374764 │ │ │ │ add r3, r7, #104 @ 0x68 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307252,33 +307252,33 @@ │ │ │ │ add r5, r4, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a58b0 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, fp │ │ │ │ add r0, r4, #108 @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 24a890 │ │ │ │ - rsbseq ip, fp, r4, ror r0 │ │ │ │ - ldrdeq sp, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sp, r7, r4, ror #13 │ │ │ │ - ldrdeq r1, [r7], #-8 @ │ │ │ │ - rsbeq r1, r7, ip, ror r0 │ │ │ │ - rsbeq sp, r7, r4, lsl #13 │ │ │ │ + rsbseq ip, fp, r4, lsr #1 │ │ │ │ + rsbeq sp, r7, r8, lsl #14 │ │ │ │ + rsbeq sp, r7, r4, lsl r7 │ │ │ │ + rsbeq r1, r7, r8, lsl #2 │ │ │ │ + rsbeq r1, r7, ip, lsr #1 │ │ │ │ + strheq sp, [r7], #-100 @ 0xffffff9c @ │ │ │ │ addeq r2, r5, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 374810 │ │ │ │ ldr r2, [pc, #140] @ 374814 │ │ │ │ @@ -307286,48 +307286,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #108] @ 37481c │ │ │ │ ldr ip, [pc, #108] @ 374820 │ │ │ │ ldr r1, [pc, #108] @ 374824 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 374828 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r8, lsr #30 │ │ │ │ - rsbeq r4, r6, ip, lsr #32 │ │ │ │ - rsbseq r1, r0, r0, ror #11 │ │ │ │ + rsbseq fp, fp, r8, asr pc │ │ │ │ + rsbeq r4, r6, ip, asr r0 │ │ │ │ + rsbseq r1, r0, r0, lsl r6 │ │ │ │ addeq r2, r5, r8, ror #26 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x00912bb0 │ │ │ │ - rsbeq sp, r7, r8, ror r5 │ │ │ │ + rsbeq sp, r7, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #66 @ 0x42 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #80] @ 37489c │ │ │ │ @@ -307350,16 +307350,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ addseq r6, r3, r8, asr #5 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq fp, fp, ip, asr #28 │ │ │ │ - rsbeq sp, r7, ip, ror r4 │ │ │ │ + rsbseq fp, fp, ip, ror lr │ │ │ │ + rsbeq sp, r7, ip, lsr #9 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ add r4, r0, #124 @ 0x7c │ │ │ │ lsr r2, r2, r1 │ │ │ │ rsb ip, r1, #32 │ │ │ │ orr r2, r2, r3, lsl ip │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -307462,15 +307462,15 @@ │ │ │ │ strb r3, [ip, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 374a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r2, r5, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #584] @ 0x248 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307497,15 +307497,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [r4, #576] @ 0x240 │ │ │ │ - bl 9acd50 │ │ │ │ + bl 9acd80 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #580] @ 0x244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -307638,30 +307638,30 @@ │ │ │ │ ldr r1, [pc, #68] @ 374d54 │ │ │ │ ldr r0, [pc, #68] @ 374d58 │ │ │ │ mov r2, lr │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, ip │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r1, [pc, #44] @ 374d5c │ │ │ │ ldr r2, [pc, #44] @ 374d60 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r1] │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ b 24abf0 <__fprintf_chk@plt> │ │ │ │ - rsbseq fp, fp, r4, lsr #23 │ │ │ │ + ldrsbeq fp, [fp], #-180 @ 0xffffff4c @ │ │ │ │ addseq r5, r3, ip, asr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq fp, fp, r4, asr #20 │ │ │ │ - rsbeq sp, r7, ip, asr r0 │ │ │ │ + rsbseq fp, fp, r4, ror sl │ │ │ │ + rsbeq sp, r7, ip, lsl #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sp, r7, r4, rrx │ │ │ │ + @ instruction: 0x0067d094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 374f40 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307669,27 +307669,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 374f44 │ │ │ │ ldr r1, [pc, #436] @ 374f48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #416] @ 374f4c │ │ │ │ ldr r1, [pc, #416] @ 374f50 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #396] @ 374f54 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ add r8, r0, #240 @ 0xf0 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r2, [pc, #360] @ 374f58 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -307697,21 +307697,21 @@ │ │ │ │ asr r3, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, r7, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a58b0 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r8, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #296] @ 374f5c │ │ │ │ ldrh r2, [r4, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, r4, #588 @ 0x24c │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ @@ -307742,58 +307742,58 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #220 @ 0xdc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a58b0 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, r6, lsl r3 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r1, [pc, #124] @ 374f6c │ │ │ │ ldr r2, [pc, #124] @ 374f70 │ │ │ │ ldr r0, [pc, #124] @ 374f74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #144] @ 0x90 │ │ │ │ str r1, [r4, #172] @ 0xac │ │ │ │ str r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [r4, #228] @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ str r0, [r4, #576] @ 0x240 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrsbeq fp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r0, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, r7, ip, asr r9 │ │ │ │ - rsbeq sp, r7, r0 │ │ │ │ - rsbeq sp, r7, r8, lsl r0 │ │ │ │ + rsbseq fp, fp, ip, lsl #20 │ │ │ │ + rsbeq r0, r7, ip, ror #19 │ │ │ │ + rsbeq r0, r7, ip, lsl #19 │ │ │ │ + rsbeq sp, r7, r0, lsr r0 │ │ │ │ + rsbeq sp, r7, r8, asr #32 │ │ │ │ addeq r2, r5, r4, lsr #16 │ │ │ │ - rsbeq ip, r7, r4, ror #31 │ │ │ │ - rsbeq ip, r7, ip, lsr #31 │ │ │ │ - rsbeq ip, r7, r8, lsl #31 │ │ │ │ + rsbeq sp, r7, r4, lsl r0 │ │ │ │ + ldrdeq ip, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + strheq ip, [r7], #-248 @ 0xffffff08 @ │ │ │ │ addeq r2, r5, ip, lsr r7 │ │ │ │ - rsbeq ip, r7, r0, asr pc │ │ │ │ + rsbeq ip, r7, r0, lsl #31 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq ip, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, r7, ip, lsr #30 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #276] @ 3750a4 │ │ │ │ ldr r0, [pc, #276] @ 3750a8 │ │ │ │ @@ -307847,39 +307847,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r6, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3750c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 374fc8 │ │ │ │ ldr r0, [pc, #48] @ 3750c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 374fc8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r5, r3, r4, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r3, r4, ror #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, r3, r4, asr #22 │ │ │ │ andeq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0067cd90 │ │ │ │ - rsbeq ip, r7, r4, ror #27 │ │ │ │ + rsbeq ip, r7, r0, asr #27 │ │ │ │ + rsbeq ip, r7, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ 3751f4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -307887,42 +307887,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 3751f8 │ │ │ │ ldr r1, [pc, #256] @ 3751fc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #236] @ 375200 │ │ │ │ ldr r1, [pc, #236] @ 375204 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #204] @ 375208 │ │ │ │ ldr r1, [pc, #204] @ 37520c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #180] @ 375210 │ │ │ │ ldr r1, [pc, #180] @ 375214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #152] @ 375218 │ │ │ │ ldr r2, [pc, #152] @ 37521c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #144] @ 375220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -307946,19 +307946,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, fp, r4, ror r6 │ │ │ │ - rsbeq r3, r6, ip, asr #13 │ │ │ │ - rsbseq r0, r0, ip, ror ip │ │ │ │ - rsbeq r0, r7, r4, lsr r6 │ │ │ │ - rsbeq r0, r7, r4, asr #12 │ │ │ │ + rsbseq fp, fp, r4, lsr #13 │ │ │ │ + strdeq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r0, ip, lsr #25 │ │ │ │ + rsbeq r0, r7, r4, ror #12 │ │ │ │ + rsbeq r0, r7, r4, ror r6 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r0, lsl #12 │ │ │ │ addeq r2, r5, ip, lsl #9 │ │ │ │ addseq r2, r1, r4, lsr #5 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ @@ -308004,18 +308004,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, fp, ip, lsl #10 │ │ │ │ + rsbseq fp, fp, ip, lsr r5 │ │ │ │ addseq r5, r3, r8, lsr #17 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, ip, lsr #24 │ │ │ │ + rsbeq ip, r7, ip, asr ip │ │ │ │ ldr r2, [pc, #136] @ 37537c │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375380 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308044,18 +308044,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r4, ror #8 │ │ │ │ + @ instruction: 0x007bb494 │ │ │ │ addseq r5, r3, ip, lsl #16 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r4, lsr #23 │ │ │ │ + ldrdeq ip, [r7], #-180 @ 0xffffff4c @ │ │ │ │ ldr r2, [pc, #136] @ 37541c │ │ │ │ and r3, r1, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, r3, lsl #2 │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #120] @ 375420 │ │ │ │ cmn r2, #1 │ │ │ │ @@ -308084,18 +308084,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r4, asr #7 │ │ │ │ + ldrsheq fp, [fp], #-52 @ 0xffffffcc @ │ │ │ │ addseq r5, r3, ip, ror #14 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r4, lsl #22 │ │ │ │ + rsbeq ip, r7, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3754d4 │ │ │ │ and r3, r1, #7 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -308130,18 +308130,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, fp, r4, lsl r3 │ │ │ │ + rsbseq fp, fp, r4, asr #6 │ │ │ │ @ instruction: 0x009356b0 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq ip, r7, r4, lsr sl │ │ │ │ + rsbeq ip, r7, r4, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 375558 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 37555c │ │ │ │ @@ -308149,63 +308149,63 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r0, [r0, #136] @ 0x88 │ │ │ │ lsr r0, r0, #4 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq fp, fp, r4, asr r2 │ │ │ │ - rsbeq ip, r7, r0, lsr #17 │ │ │ │ - strheq ip, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq fp, fp, r4, lsl #5 │ │ │ │ + ldrdeq ip, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq ip, r7, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3755d8 │ │ │ │ ldr r2, [pc, #92] @ 3755dc │ │ │ │ ldr r1, [pc, #92] @ 3755e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #580] @ 0x244 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3755cc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9adc7c │ │ │ │ - ldrsbeq fp, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, r7, r0, lsr #16 │ │ │ │ - rsbeq ip, r7, r8, lsr r8 │ │ │ │ + b 9adcac │ │ │ │ + rsbseq fp, fp, r8, lsl #4 │ │ │ │ + rsbeq ip, r7, r0, asr r8 │ │ │ │ + rsbeq ip, r7, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 375660 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -308215,31 +308215,31 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ str r6, [r0, #144] @ 0x90 │ │ │ │ str r5, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, fp, r0, asr r1 │ │ │ │ - rsbeq ip, r7, ip, lsr #15 │ │ │ │ - @ instruction: 0x0067c798 │ │ │ │ + rsbseq fp, fp, r0, lsl #3 │ │ │ │ + ldrdeq ip, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq ip, r7, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3756d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3756d4 │ │ │ │ @@ -308247,27 +308247,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ orr r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374a6c │ │ │ │ - rsbseq fp, fp, ip, asr #1 │ │ │ │ - rsbeq ip, r7, r8, lsl r7 │ │ │ │ - rsbeq ip, r7, r0, lsr r7 │ │ │ │ + ldrsheq fp, [fp], #-12 @ │ │ │ │ + rsbeq ip, r7, r8, asr #14 │ │ │ │ + rsbeq ip, r7, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 375740 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 375744 │ │ │ │ @@ -308275,42 +308275,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r4, r4, #3 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ ldrb r2, [r0, #120] @ 0x78 │ │ │ │ bic r2, r2, r1, lsl r4 │ │ │ │ strb r2, [r0, #120] @ 0x78 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 374a6c │ │ │ │ - rsbseq fp, fp, ip, asr r0 │ │ │ │ - rsbeq ip, r7, r8, lsr #13 │ │ │ │ - rsbeq ip, r7, r0, asr #13 │ │ │ │ + rsbseq fp, fp, ip, lsl #1 │ │ │ │ + ldrdeq ip, [r7], #-104 @ 0xffffff98 @ │ │ │ │ + strdeq ip, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #108] @ 3757d0 │ │ │ │ ldr r2, [pc, #108] @ 3757d4 │ │ │ │ ldr r1, [pc, #108] @ 3757d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #5 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -308321,17 +308321,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq sl, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq ip, r7, r8, lsr r6 │ │ │ │ - rsbeq ip, r7, r0, asr r6 │ │ │ │ + rsbseq fp, fp, r0, lsr #32 │ │ │ │ + rsbeq ip, r7, r8, ror #12 │ │ │ │ + rsbeq ip, r7, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375918 │ │ │ │ mov r4, r1 │ │ │ │ @@ -308342,15 +308342,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r1, r4, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 3758b8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -308370,15 +308370,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a300 │ │ │ │ + bl 71a330 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3758b8 │ │ │ │ add r3, r5, r6 │ │ │ │ sub r2, r5, #1 │ │ │ │ ldrb r1, [r3, #-1]! │ │ │ │ strb r1, [r2, #1]! │ │ │ │ cmp r5, r3 │ │ │ │ @@ -308394,26 +308394,26 @@ │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a300 │ │ │ │ + bl 71a330 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, fp, r4, asr pc │ │ │ │ - strheq ip, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x0067c598 │ │ │ │ + rsbseq sl, fp, r4, lsl #31 │ │ │ │ + rsbeq ip, r7, ip, ror #11 │ │ │ │ + rsbeq ip, r7, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #288] @ 375a60 │ │ │ │ mov r5, r1 │ │ │ │ @@ -308424,15 +308424,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #9 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ and r1, r5, #3 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ tst r3, #12 │ │ │ │ beq 375a08 │ │ │ │ ands r2, r3, #32 │ │ │ │ @@ -308452,15 +308452,15 @@ │ │ │ │ subs r0, r0, r7 │ │ │ │ sbc r1, r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 71a300 │ │ │ │ + bl 71a330 │ │ │ │ asr r1, r6, #1 │ │ │ │ cmp r1, #0 │ │ │ │ ble 375a08 │ │ │ │ add r3, r4, r6 │ │ │ │ sub r1, r3, r1 │ │ │ │ sub r4, r4, #1 │ │ │ │ ldrb r2, [r3, #-1]! │ │ │ │ @@ -308476,26 +308476,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ adds r0, r0, r7 │ │ │ │ str r2, [sp, #8] │ │ │ │ adc r1, r1, r3 │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r6, ip} │ │ │ │ - bl 71a300 │ │ │ │ + bl 71a330 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, fp, ip, lsl #28 │ │ │ │ - rsbeq ip, r7, r4, ror r4 │ │ │ │ - rsbeq ip, r7, r0, asr r4 │ │ │ │ + rsbseq sl, fp, ip, lsr lr │ │ │ │ + rsbeq ip, r7, r4, lsr #9 │ │ │ │ + rsbeq ip, r7, r0, lsl #9 │ │ │ │ │ │ │ │ 00375a6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr fp, [pc, #660] @ 375d18 │ │ │ │ @@ -308515,91 +308515,91 @@ │ │ │ │ ldr r9, [pc, #616] @ 375d24 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r3, [pc, #588] @ 375d28 │ │ │ │ ldr r2, [pc, #588] @ 375d2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #104 @ 0x68 │ │ │ │ ldr r3, [pc, #580] @ 375d30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r3, [pc, #528] @ 375d34 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ cmp r7, #0 │ │ │ │ beq 375c78 │ │ │ │ ldr r1, [pc, #496] @ 375d38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1152 @ 0x480 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r1, [pc, #480] @ 375d3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r3, [pc, #464] @ 375d40 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a55a0 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5430 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r2, [pc, #356] @ 375d44 │ │ │ │ ldr r1, [pc, #356] @ 375d48 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r1, [pc, #344] @ 375d4c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r9, [pc, #332] @ 375d50 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r8, [pc, #328] @ 375d54 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #324] @ 375d58 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -308607,119 +308607,119 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 3a55a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #288] @ 375d5c │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [pc, #264] @ 375d5c │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a505c │ │ │ │ ldr r1, [pc, #224] @ 375d60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn r2, #0 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r1, [pc, #208] @ 375d64 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ ldr r3, [pc, #152] @ 375d40 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3a55a0 │ │ │ │ mov r0, fp │ │ │ │ bl 3a5430 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mvn r2, #0 │ │ │ │ b 375bdc │ │ │ │ - rsbeq ip, r7, r8, asr #6 │ │ │ │ + rsbeq ip, r7, r8, ror r3 │ │ │ │ addseq r5, r3, r8, lsl #1 │ │ │ │ - rsbeq ip, r7, r8, asr r4 │ │ │ │ - rsbseq r4, r0, ip, lsr ip │ │ │ │ - rsbseq sl, fp, ip, ror ip │ │ │ │ - ldrdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x00700290 │ │ │ │ - strdeq ip, [r7], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq ip, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq ip, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq ip, r7, r8, lsl #9 │ │ │ │ + rsbseq r4, r0, ip, ror #24 │ │ │ │ + rsbseq sl, fp, ip, lsr #25 │ │ │ │ + rsbeq r2, r6, ip, lsl #26 │ │ │ │ + rsbseq r0, r0, r0, asr #5 │ │ │ │ + rsbeq ip, r7, r4, lsr #8 │ │ │ │ + rsbeq ip, r7, ip, lsl #8 │ │ │ │ + rsbeq ip, r7, r4, lsl #8 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ - rsbeq ip, r7, r0, asr #6 │ │ │ │ - rsbeq ip, r7, ip, lsr r3 │ │ │ │ - rsbseq sl, fp, r8, asr #22 │ │ │ │ - rsbeq ip, r7, r0, lsr #6 │ │ │ │ - rsbeq pc, r6, r8, asr #22 │ │ │ │ + rsbeq ip, r7, r0, ror r3 │ │ │ │ + rsbeq ip, r7, ip, ror #6 │ │ │ │ + rsbseq sl, fp, r8, ror fp │ │ │ │ + rsbeq ip, r7, r0, asr r3 │ │ │ │ + rsbeq pc, r6, r8, ror fp @ │ │ │ │ muleq r0, r1, r2 │ │ │ │ - rsbeq ip, r7, r4, lsr #5 │ │ │ │ - @ instruction: 0x0067c298 │ │ │ │ + ldrdeq ip, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r7, r8, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 375d78 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq r1, r5, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 375dd8 │ │ │ │ ldr r2, [pc, #68] @ 375ddc │ │ │ │ ldr r1, [pc, #68] @ 375de0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #40] @ 375de4 │ │ │ │ ldr r1, [pc, #40] @ 375de8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74e05c │ │ │ │ - rsbseq sl, fp, r8, ror #20 │ │ │ │ - rsbeq r2, r6, r4, lsr #20 │ │ │ │ - ldrdeq pc, [pc], #-248 @ │ │ │ │ + b 74e08c │ │ │ │ + @ instruction: 0x007baa98 │ │ │ │ + rsbeq r2, r6, r4, asr sl │ │ │ │ + rsbseq r0, r0, r8 │ │ │ │ addeq r1, r5, r0, lsr #19 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 375ef8 │ │ │ │ @@ -308729,49 +308729,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 375efc │ │ │ │ ldr r1, [pc, #228] @ 375f00 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #208] @ 375f04 │ │ │ │ ldr r2, [pc, #208] @ 375f08 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #168] @ 375f0c │ │ │ │ ldr r1, [pc, #168] @ 375f10 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #136] @ 375f14 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3390b0 │ │ │ │ add r1, r5, #920 @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ bl 338fb0 │ │ │ │ ldr r1, [pc, #68] @ 375f18 │ │ │ │ @@ -308781,21 +308781,21 @@ │ │ │ │ bl 3243c0 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 324570 │ │ │ │ - rsbseq sl, fp, r0, lsl #20 │ │ │ │ - rsbeq r2, r6, ip, lsr #19 │ │ │ │ - rsbeq pc, pc, ip, asr pc @ │ │ │ │ - rsbeq ip, r7, ip, asr #2 │ │ │ │ - rsbeq ip, r7, r0, lsr r1 │ │ │ │ - strheq r3, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrdeq r3, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, fp, r0, lsr sl │ │ │ │ + ldrdeq r2, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq pc, pc, ip, lsl #31 │ │ │ │ + rsbeq ip, r7, ip, ror r1 │ │ │ │ + rsbeq ip, r7, r0, ror #2 │ │ │ │ + rsbeq r3, r7, ip, ror #9 │ │ │ │ + rsbeq r3, r7, r0, lsl #10 │ │ │ │ addeq r1, r5, r4, asr #17 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ lsr r3, r3, r1 │ │ │ │ ldr ip, [r0, #1052] @ 0x41c │ │ │ │ tst r3, ip │ │ │ │ mov ip, #0 │ │ │ │ @@ -308815,15 +308815,15 @@ │ │ │ │ orr r2, r2, r3 │ │ │ │ str r2, [r0, #1064] @ 0x428 │ │ │ │ ldr r3, [r0, #1068] @ 0x42c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r1, #0 │ │ │ │ beq 375f64 │ │ │ │ tst ip, r3 │ │ │ │ orrne r2, r2, r3 │ │ │ │ strne r2, [r0, #1064] @ 0x428 │ │ │ │ b 375f6c │ │ │ │ ldr r1, [sp] │ │ │ │ @@ -308852,30 +308852,30 @@ │ │ │ │ b 375fb8 │ │ │ │ ldr r0, [r0, #1060] @ 0x424 │ │ │ │ b 375fb8 │ │ │ │ ldr r0, [r0, #1056] @ 0x420 │ │ │ │ b 375fb8 │ │ │ │ ldr r0, [r0, #1052] @ 0x41c │ │ │ │ b 375fb8 │ │ │ │ - rsbseq sl, fp, ip, lsl #16 │ │ │ │ + rsbseq sl, fp, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 376090 │ │ │ │ ldr r2, [pc, #96] @ 376094 │ │ │ │ ldr r1, [pc, #96] @ 376098 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ str r3, [r0, #1056] @ 0x420 │ │ │ │ str r3, [r0, #1060] @ 0x424 │ │ │ │ str r3, [r0, #1064] @ 0x428 │ │ │ │ str r3, [r0, #1068] @ 0x42c │ │ │ │ str r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -308883,17 +308883,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sl, [fp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r7, ip, lsr #30 │ │ │ │ - rsbeq fp, r7, ip, lsr pc │ │ │ │ + rsbseq sl, fp, r0, lsl #16 │ │ │ │ + rsbeq fp, r7, ip, asr pc │ │ │ │ + rsbeq fp, r7, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -308906,15 +308906,15 @@ │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [pc, #204] @ 3761c4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #20 │ │ │ │ bhi 3760d0 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -308946,29 +308946,29 @@ │ │ │ │ ldr r2, [r5, #1052] @ 0x41c │ │ │ │ tst r3, r2 │ │ │ │ beq 376158 │ │ │ │ tst r6, r3 │ │ │ │ ldr r0, [r9, r4, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 376158 │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1056] @ 0x420 │ │ │ │ b 3760d8 │ │ │ │ ldr r3, [r0, #1064] @ 0x428 │ │ │ │ ldr r2, [r0, #1068] @ 0x42c │ │ │ │ str r6, [r0, #1052] @ 0x41c │ │ │ │ b 3760d8 │ │ │ │ ldr r3, [r5, #1064] @ 0x428 │ │ │ │ ldr r2, [r5, #1068] @ 0x42c │ │ │ │ str r6, [r5, #1060] @ 0x424 │ │ │ │ b 3760d8 │ │ │ │ - ldrsheq sl, [fp], #-105 @ 0xffffff97 @ │ │ │ │ + rsbseq sl, fp, r9, lsr #14 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3761f4 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308990,24 +308990,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #132] @ 3762d0 │ │ │ │ ldr r1, [pc, #132] @ 3762d4 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3762a4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -309024,30 +309024,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sl, fp, r8, lsl r6 │ │ │ │ - @ instruction: 0x0066259c │ │ │ │ - rsbeq pc, pc, r0, asr fp @ │ │ │ │ - strheq r9, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq fp, r7, r4, asr #26 │ │ │ │ + rsbseq sl, fp, r8, asr #12 │ │ │ │ + rsbeq r2, r6, ip, asr #11 │ │ │ │ + rsbeq pc, pc, r0, lsl #23 │ │ │ │ + rsbeq r9, r7, ip, ror #23 │ │ │ │ + rsbeq fp, r7, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 376304 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, r5, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3763cc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -309056,54 +309056,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3763d0 │ │ │ │ ldr r1, [pc, #156] @ 3763d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #136] @ 3763d8 │ │ │ │ ldr r1, [pc, #136] @ 3763dc │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3763e0 │ │ │ │ ldr r1, [pc, #100] @ 3763e4 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #64] @ 3763e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, fp, ip, lsl r5 │ │ │ │ - @ instruction: 0x00662490 │ │ │ │ - rsbeq pc, pc, r0, asr #20 │ │ │ │ - strheq r9, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r9, r7, r8, asr #21 │ │ │ │ - rsbeq fp, r7, r0, lsr #24 │ │ │ │ + rsbseq sl, fp, ip, asr #10 │ │ │ │ + rsbeq r2, r6, r0, asr #9 │ │ │ │ + rsbeq pc, pc, r0, ror sl @ │ │ │ │ + rsbeq r9, r7, r4, ror #21 │ │ │ │ + strdeq r9, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, r7, r0, asr ip │ │ │ │ addseq r1, r1, r0, ror #11 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -309138,24 +309138,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 376508 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a224 │ │ │ │ + bl 74a254 │ │ │ │ ldr ip, [pc, #124] @ 37650c │ │ │ │ ldr r2, [pc, #124] @ 376510 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #96] @ 376514 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -309171,17 +309171,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r7, r8, lsr #22 │ │ │ │ - rsbseq sl, fp, ip, lsr #7 │ │ │ │ - rsbeq r9, r7, ip, ror #18 │ │ │ │ + rsbeq fp, r7, r8, asr fp │ │ │ │ + ldrsbeq sl, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x0067999c │ │ │ │ addeq r1, r5, r0, asr #6 │ │ │ │ │ │ │ │ 00376518 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -309219,23 +309219,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 376650 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -309257,17 +309257,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrheq sl, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r9, r7, r0, lsl #17 │ │ │ │ - rsbeq r9, r7, r8, lsl #17 │ │ │ │ + rsbseq sl, fp, r8, ror #5 │ │ │ │ + strheq r9, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + strheq r9, [r7], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 00376654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -309318,15 +309318,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ │ │ │ │ 00376730 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -309351,15 +309351,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ │ │ │ │ 003767ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3769a8 │ │ │ │ @@ -309384,20 +309384,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37686c │ │ │ │ ldr r2, [pc, #364] @ 3769c0 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309459,51 +309459,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #120] @ 3769d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3769d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376860 │ │ │ │ ldr r1, [pc, #76] @ 3769dc │ │ │ │ ldr r0, [pc, #76] @ 3769e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 376860 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r0, asr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r3, r8, lsr r3 │ │ │ │ - rsbseq sl, fp, ip, lsr r0 │ │ │ │ - rsbeq r9, r7, r8, lsl #12 │ │ │ │ - rsbeq r9, r7, ip, lsl r6 │ │ │ │ + rsbseq sl, fp, ip, rrx │ │ │ │ + rsbeq r9, r7, r8, lsr r6 │ │ │ │ + rsbeq r9, r7, ip, asr #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r3, ip, asr r2 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq r1, r5, ip, asr #21 │ │ │ │ - rsbeq fp, r7, ip, lsr #12 │ │ │ │ - @ instruction: 0x00751a98 │ │ │ │ - rsbeq fp, r7, r8, lsr r6 │ │ │ │ + ldrsheq r1, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq fp, r7, ip, asr r6 │ │ │ │ + rsbseq r1, r5, r8, asr #21 │ │ │ │ + rsbeq fp, r7, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 376c38 │ │ │ │ ldr r3, [pc, #568] @ 376c3c │ │ │ │ @@ -309550,20 +309550,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 376bd4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 376b8c │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 376aa8 │ │ │ │ ldr r2, [pc, #364] @ 376c58 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -309589,25 +309589,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 376c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376a84 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 376c6c │ │ │ │ ldr r3, [pc, #160] @ 376c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -309641,33 +309641,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 376a44 │ │ │ │ mov r5, #1 │ │ │ │ b 376b90 │ │ │ │ ldr r0, [pc, #76] @ 376c70 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 376a84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r3, r0, lsl r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r3, r0, ror #1 │ │ │ │ - @ instruction: 0x0067b590 │ │ │ │ - rsbseq lr, r6, r0, asr sl │ │ │ │ - ldrsbeq r9, [fp], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x0067939c │ │ │ │ - strheq r9, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq fp, r7, r0, asr #11 │ │ │ │ + rsbseq lr, r6, r0, lsl #21 │ │ │ │ + rsbseq r9, fp, r8, lsl #28 │ │ │ │ + rsbeq r9, r7, ip, asr #7 │ │ │ │ + rsbeq r9, r7, r0, ror #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r7, r8, lsr #8 │ │ │ │ + rsbeq fp, r7, r8, asr r4 │ │ │ │ addseq r3, r3, ip, ror pc │ │ │ │ - rsbeq fp, r7, r8, lsr #7 │ │ │ │ + ldrdeq fp, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 00376c74 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3769e4 │ │ │ │ │ │ │ │ 00376c7c : │ │ │ │ mov r2, #0 │ │ │ │ @@ -309706,20 +309706,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 376d68 │ │ │ │ ldr r3, [pc, #336] @ 376e88 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -309776,48 +309776,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 376e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 376d44 │ │ │ │ mov r0, r4 │ │ │ │ b 376d80 │ │ │ │ ldr r0, [pc, #68] @ 376ea0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 376d44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r8, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r0, asr lr │ │ │ │ - rsbseq r9, fp, r8, asr fp │ │ │ │ - rsbeq r9, r7, r4, lsr #2 │ │ │ │ - rsbeq r9, r7, r8, lsr r1 │ │ │ │ + rsbseq r9, fp, r8, lsl #23 │ │ │ │ + rsbeq r9, r7, r4, asr r1 │ │ │ │ + rsbeq r9, r7, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, ip, lsl #27 │ │ │ │ andeq r5, r0, r4, lsr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq fp, [r7], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq fp, r7, ip, asr #3 │ │ │ │ + rsbeq fp, r7, r4, ror #3 │ │ │ │ + strdeq fp, [r7], #-28 @ 0xffffffe4 @ │ │ │ │ │ │ │ │ 00376ea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -309828,25 +309828,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #340] @ 377044 │ │ │ │ ldr r2, [pc, #340] @ 377048 │ │ │ │ ldr r1, [pc, #340] @ 37704c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r6, [pc, #312] @ 377050 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377030 │ │ │ │ ldr r2, [pc, #296] @ 377054 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -309893,48 +309893,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 377068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376f38 │ │ │ │ ldr r0, [pc, #80] @ 37706c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 376f38 │ │ │ │ mvn r0, #0 │ │ │ │ b 376f48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, r0, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, fp, r8, asr #18 │ │ │ │ - rsbeq r8, r7, ip, lsl #30 │ │ │ │ - rsbeq r8, r7, r0, lsr #30 │ │ │ │ + rsbseq r9, fp, r8, ror r9 │ │ │ │ + rsbeq r8, r7, ip, lsr pc │ │ │ │ + rsbeq r8, r7, r0, asr pc │ │ │ │ addseq r3, r3, r0, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r4, asr #23 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r7, r0, asr r0 │ │ │ │ - rsbeq fp, r7, r8, ror r0 │ │ │ │ + rsbeq fp, r7, r0, lsl #1 │ │ │ │ + rsbeq fp, r7, r8, lsr #1 │ │ │ │ │ │ │ │ 00377070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 37720c │ │ │ │ @@ -309968,25 +309968,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #260] @ 37721c │ │ │ │ ldr r2, [pc, #260] @ 377220 │ │ │ │ ldr r1, [pc, #260] @ 377224 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3770c4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -310015,44 +310015,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 377238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3770c8 │ │ │ │ ldr r0, [pc, #68] @ 37723c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3770c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, ip, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r4, ror sl │ │ │ │ addseq r3, r3, r4, asr #20 │ │ │ │ - rsbseq r9, fp, r0, lsr #14 │ │ │ │ - rsbeq r8, r7, r4, ror #25 │ │ │ │ - strdeq r8, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r9, fp, r0, asr r7 │ │ │ │ + rsbeq r8, r7, r4, lsl sp │ │ │ │ + rsbeq r8, r7, r8, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsl #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, r8, ror #29 │ │ │ │ - rsbeq sl, r7, ip, lsl #30 │ │ │ │ + rsbeq sl, r7, r8, lsl pc │ │ │ │ + rsbeq sl, r7, ip, lsr pc │ │ │ │ │ │ │ │ 00377240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3773f4 │ │ │ │ @@ -310072,20 +310072,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 377404 │ │ │ │ ldr r7, [pc, #372] @ 377408 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3772ec │ │ │ │ ldr r2, [pc, #312] @ 37740c │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -310132,53 +310132,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #128] @ 377420 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 377424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3772e4 │ │ │ │ ldr r1, [pc, #84] @ 377428 │ │ │ │ ldr r0, [pc, #84] @ 37742c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3772e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009338bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r3, r4, lsr #17 │ │ │ │ - rsbseq r9, fp, ip, lsr #11 │ │ │ │ - rsbeq r8, r7, r8, ror fp │ │ │ │ - rsbeq r8, r7, ip, lsl #23 │ │ │ │ + ldrsbeq r9, [fp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r8, r7, r8, lsr #23 │ │ │ │ + strheq r8, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r4, lsl r8 │ │ │ │ andeq r1, r0, r8, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbseq sl, r4, ip, lsl #29 │ │ │ │ - rsbeq sl, r7, ip, ror #23 │ │ │ │ - rsbseq sl, r4, r0, asr lr │ │ │ │ - strdeq sl, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + ldrheq sl, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sl, r7, ip, lsl ip │ │ │ │ + rsbseq sl, r4, r0, lsl #29 │ │ │ │ + rsbeq sl, r7, r4, lsr #24 │ │ │ │ │ │ │ │ 00377430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 377590 │ │ │ │ @@ -310207,15 +310207,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37758c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ ldr r2, [pc, #224] @ 3775a4 │ │ │ │ ldr r3, [pc, #204] @ 377594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -310246,147 +310246,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3775b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37748c │ │ │ │ ldr r0, [pc, #56] @ 3775b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 37748c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r3, ip, asr #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009336b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r3, r0, lsl #13 │ │ │ │ addseq r3, r3, r0, asr r6 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r7, r4, asr #23 │ │ │ │ - rsbeq sl, r7, r8, asr #23 │ │ │ │ + strdeq sl, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + strdeq sl, [r7], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 003775bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #84] @ 377634 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr ip, [pc, #68] @ 377638 │ │ │ │ ldr r2, [pc, #68] @ 37763c │ │ │ │ ldr r1, [pc, #68] @ 377640 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, lr, r4, ror #11 │ │ │ │ - rsbseq r9, fp, r4, asr #4 │ │ │ │ - rsbeq r8, r7, ip, lsl #16 │ │ │ │ - rsbeq r8, r7, r0, lsr #16 │ │ │ │ + rsbeq r5, lr, r4, lsl r6 │ │ │ │ + rsbseq r9, fp, r4, ror r2 │ │ │ │ + rsbeq r8, r7, ip, lsr r8 │ │ │ │ + rsbeq r8, r7, r0, asr r8 │ │ │ │ │ │ │ │ 00377644 : │ │ │ │ - b 74dac0 │ │ │ │ + b 74daf0 │ │ │ │ │ │ │ │ 00377648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #124] @ 3776f0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3776f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr ip, [pc, #104] @ 3776f8 │ │ │ │ ldr r2, [pc, #104] @ 3776fc │ │ │ │ ldr r1, [pc, #104] @ 377700 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #72] @ 377704 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, lr, r0, asr r5 │ │ │ │ + rsbeq r5, lr, r0, lsl #11 │ │ │ │ umullseq r3, r3, r8, r4 @ │ │ │ │ - rsbseq r9, fp, r8, lsr #3 │ │ │ │ - rsbeq r8, r7, ip, ror #14 │ │ │ │ - rsbeq r8, r7, ip, ror r7 │ │ │ │ + ldrsbeq r9, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + @ instruction: 0x0067879c │ │ │ │ + rsbeq r8, r7, ip, lsr #15 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ ldr r0, [pc, #4] @ 377714 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x008501b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 377794 │ │ │ │ ldr r2, [pc, #100] @ 377798 │ │ │ │ ldr r1, [pc, #100] @ 37779c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #72] @ 3777a0 │ │ │ │ ldr r2, [pc, #72] @ 3777a4 │ │ │ │ ldr r3, [pc, #72] @ 3777a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -310396,17 +310396,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, fp, ip, asr r1 │ │ │ │ - ldrdeq r8, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r7, r4, ror #13 │ │ │ │ + rsbseq r9, fp, ip, lsl #3 │ │ │ │ + rsbeq r8, r7, r0, lsl #14 │ │ │ │ + rsbeq r8, r7, r4, lsl r7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310418,37 +310418,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #184] @ 3778b0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 377840 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377884 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr ip, [pc, #100] @ 3778b4 │ │ │ │ ldr r2, [pc, #100] @ 3778b8 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -310464,20 +310464,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, fp, ip, asr #1 │ │ │ │ - rsbeq sl, r7, r0, lsr #19 │ │ │ │ - strheq sl, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrsheq r9, [fp], #-12 @ │ │ │ │ + ldrdeq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sl, r7, ip, ror #19 │ │ │ │ addseq r3, r3, r0, lsr #6 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, r0, asr r9 │ │ │ │ + rsbeq sl, r7, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3779f8 │ │ │ │ ldr r2, [pc, #292] @ 3779fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310485,15 +310485,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 377a00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #256] @ 377a04 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 377950 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -310507,15 +310507,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr ip, [pc, #172] @ 377a08 │ │ │ │ ldr r2, [pc, #172] @ 377a0c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310529,15 +310529,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr r1, [pc, #84] @ 377a08 │ │ │ │ ldr r2, [pc, #88] @ 377a10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -310549,38 +310549,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r8, fp, r0, asr #31 │ │ │ │ - rsbeq sl, r7, ip, lsl #17 │ │ │ │ - rsbeq sl, r7, r8, lsr #17 │ │ │ │ + ldrsheq r8, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + strheq sl, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq sl, [r7], #-136 @ 0xffffff78 @ │ │ │ │ addseq r3, r3, r4, lsl r2 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - @ instruction: 0x0067a89c │ │ │ │ - rsbeq sl, r7, r0, lsr #16 │ │ │ │ + rsbeq sl, r7, ip, asr #17 │ │ │ │ + rsbeq sl, r7, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #100] @ 377a9c │ │ │ │ ldr r2, [pc, #100] @ 377aa0 │ │ │ │ ldr r1, [pc, #100] @ 377aa4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377a7c │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -310590,17 +310590,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r8, fp, r8, asr lr │ │ │ │ - rsbeq sl, r7, ip, lsr #14 │ │ │ │ - rsbeq sl, r7, r8, asr #14 │ │ │ │ + rsbseq r8, fp, r8, lsl #29 │ │ │ │ + rsbeq sl, r7, ip, asr r7 │ │ │ │ + rsbeq sl, r7, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 377d2c │ │ │ │ ldr r2, [pc, #620] @ 377d30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -310608,15 +310608,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 377d34 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #584] @ 377d38 │ │ │ │ ldr r6, [pc, #584] @ 377d3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 377c24 │ │ │ │ @@ -310624,15 +310624,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377c98 │ │ │ │ cmp r3, #3 │ │ │ │ beq 377ba8 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr r2, [pc, #528] @ 377d40 │ │ │ │ ldr ip, [pc, #528] @ 377d44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -310673,15 +310673,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 377c8c │ │ │ │ cmp r4, #1 │ │ │ │ bne 377cbc │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 377c88 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr r1, [pc, #336] @ 377d44 │ │ │ │ ldr r2, [pc, #336] @ 377d48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -310700,15 +310700,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 377cd4 │ │ │ │ cmp r4, #2 │ │ │ │ bne 377b84 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr ip, [pc, #228] @ 377d44 │ │ │ │ ldr r2, [pc, #232] @ 377d4c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -310720,62 +310720,62 @@ │ │ │ │ bl 377a14 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 377ba8 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 377ba8 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr r2, [pc, #160] @ 377d50 │ │ │ │ ldr ip, [pc, #144] @ 377d44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 377b38 │ │ │ │ - bl 758504 │ │ │ │ + bl 758534 │ │ │ │ ldr r2, [pc, #140] @ 377d54 │ │ │ │ ldr ip, [pc, #120] @ 377d44 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 377b38 │ │ │ │ bl 377a14 │ │ │ │ b 377b84 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #112] @ 377d58 │ │ │ │ ldr r2, [pc, #112] @ 377d5c │ │ │ │ ldr r1, [pc, #112] @ 377d60 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 377b84 │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 377b84 │ │ │ │ - ldrsbeq r8, [fp], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x0067a69c │ │ │ │ - strheq sl, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - @ instruction: 0x007b8d9c │ │ │ │ + rsbseq r8, fp, r4, lsl #28 │ │ │ │ + rsbeq sl, r7, ip, asr #13 │ │ │ │ + rsbeq sl, r7, r8, ror #13 │ │ │ │ + rsbseq r8, fp, ip, asr #27 │ │ │ │ addseq r3, r3, r0, lsr #32 │ │ │ │ - rsbeq sl, r7, r4, ror #15 │ │ │ │ + rsbeq sl, r7, r4, lsl r8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq sl, r7, r8, ror r6 │ │ │ │ - rsbeq sl, r7, ip, ror r6 │ │ │ │ - rsbeq sl, r7, ip, ror r5 │ │ │ │ - ldrdeq sl, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r8, fp, r8, lsr #23 │ │ │ │ - rsbeq sl, r7, ip, ror r4 │ │ │ │ - @ instruction: 0x0067a498 │ │ │ │ + rsbeq sl, r7, r8, lsr #13 │ │ │ │ + rsbeq sl, r7, ip, lsr #13 │ │ │ │ + rsbeq sl, r7, ip, lsr #11 │ │ │ │ + rsbeq sl, r7, r8, lsl #12 │ │ │ │ + ldrsbeq r8, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sl, r7, ip, lsr #9 │ │ │ │ + rsbeq sl, r7, r8, asr #9 │ │ │ │ │ │ │ │ 00377d64 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -311260,23 +311260,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 378654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3782e0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 378030 │ │ │ │ b 378378 │ │ │ │ @@ -311348,28 +311348,28 @@ │ │ │ │ strb r3, [r4, #176] @ 0xb0 │ │ │ │ strb r0, [r4, #180] @ 0xb4 │ │ │ │ b 37832c │ │ │ │ ldr r0, [pc, #60] @ 378658 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3782e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r3, r8, ror #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsbeq r8, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, fp, r8, lsl #12 │ │ │ │ addseq r2, r3, r0, ror #15 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r0, ror lr │ │ │ │ - rsbeq r9, r7, ip, ror #26 │ │ │ │ + rsbeq r9, r7, r0, lsr #29 │ │ │ │ + @ instruction: 0x00679d9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #1080] @ 378aac │ │ │ │ ldr ip, [pc, #1080] @ 378ab0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -311540,23 +311540,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 378ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3786bc │ │ │ │ ldrb r1, [r4, #237] @ 0xed │ │ │ │ mov r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ strb r2, [r4, #236] @ 0xec │ │ │ │ beq 378788 │ │ │ │ @@ -311571,15 +311571,15 @@ │ │ │ │ ldrb r7, [r4, #177] @ 0xb1 │ │ │ │ strb r3, [r4, #238] @ 0xee │ │ │ │ b 3787a4 │ │ │ │ ldr r0, [pc, #320] @ 378ad8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3786bc │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movcs r3, #0 │ │ │ │ tst r2, #32 │ │ │ │ @@ -311642,22 +311642,22 @@ │ │ │ │ ldrb r3, [r3, #182] @ 0xb6 │ │ │ │ strb r3, [r4, #214] @ 0xd6 │ │ │ │ b 3789d8 │ │ │ │ addseq r2, r3, r0, lsr #9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r3, r8, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, fp, r7, lsl #4 │ │ │ │ + rsbseq r8, fp, r7, lsr r2 │ │ │ │ @ instruction: 0x009323d4 │ │ │ │ addseq r2, r3, r4, lsr r3 │ │ │ │ andeq r2, r0, ip, lsl r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r4, ror sl │ │ │ │ - rsbeq r9, r7, r8, asr sl │ │ │ │ + rsbeq r9, r7, r4, lsr #21 │ │ │ │ + rsbeq r9, r7, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #14 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #608] @ 378d5c │ │ │ │ @@ -311794,71 +311794,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 378d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 378b60 │ │ │ │ ldr r0, [pc, #60] @ 378d84 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 378b60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r3, r4, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r3, r4 │ │ │ │ - ldrheq r7, [fp], #-213 @ 0xffffff2b @ │ │ │ │ + rsbseq r7, fp, r5, ror #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r3, r4, lsl #31 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r8, ror #13 │ │ │ │ - rsbeq r9, r7, ip, lsl #14 │ │ │ │ + rsbeq r9, r7, r8, lsl r7 │ │ │ │ + rsbeq r9, r7, ip, lsr r7 │ │ │ │ │ │ │ │ 00378d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74e12c │ │ │ │ - bl 754c10 │ │ │ │ + bl 74e15c │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #64] @ 378dec │ │ │ │ ldr r2, [pc, #64] @ 378df0 │ │ │ │ ldr r1, [pc, #64] @ 378df4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r0, [r0, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, fp, r0, asr #22 │ │ │ │ - strdeq pc, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r9, lr, r8, lsr #16 │ │ │ │ + rsbseq r7, fp, r0, ror fp │ │ │ │ + rsbeq pc, r5, r8, lsr #20 │ │ │ │ + rsbeq r9, lr, r8, asr r8 │ │ │ │ │ │ │ │ 00378df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #140] @ 378e9c │ │ │ │ @@ -311885,26 +311885,26 @@ │ │ │ │ str r0, [r4] │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ 378ea8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ - rsbeq r9, r7, r8, lsl #21 │ │ │ │ - rsbeq r9, r7, r4, lsr r6 │ │ │ │ + strheq r9, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, r7, r4, ror #12 │ │ │ │ addeq lr, r4, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 378ff0 │ │ │ │ ldr r2, [pc, #300] @ 378ff4 │ │ │ │ @@ -311963,41 +311963,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 379014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 378f00 │ │ │ │ ldr r0, [pc, #60] @ 379018 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 378f00 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r0, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r0, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r3, ip, lsl #24 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq lr, r4, ip, lsl sl │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r8, lsl #11 │ │ │ │ - rsbeq r9, r7, r4, lsr #11 │ │ │ │ + strheq r9, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r9, [r7], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 379174 │ │ │ │ ldr ip, [pc, #320] @ 379178 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -312053,84 +312053,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 379194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 379074 │ │ │ │ ldr r0, [pc, #68] @ 379198 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 379074 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r3, r0, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r0, asr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r1, r3, r8, sl │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r7, r8, ror #8 │ │ │ │ - rsbeq r9, r7, r4, lsl #9 │ │ │ │ + @ instruction: 0x00679498 │ │ │ │ + strheq r9, [r7], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 3791ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ strdeq lr, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379220 │ │ │ │ ldr r2, [pc, #88] @ 379224 │ │ │ │ ldr r1, [pc, #88] @ 379228 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #60] @ 37922c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, fp, r8, asr #14 │ │ │ │ - strdeq pc, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq ip, pc, r4, lsr #23 │ │ │ │ - rsbeq r9, r7, r4, lsr #8 │ │ │ │ + rsbseq r7, fp, r8, ror r7 │ │ │ │ + rsbeq pc, r5, r0, lsr #12 │ │ │ │ + ldrdeq ip, [pc], #-180 @ │ │ │ │ + rsbeq r9, r7, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3792ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -312138,25 +312138,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3792f0 │ │ │ │ ldr r1, [pc, #148] @ 3792f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #128] @ 3792f8 │ │ │ │ ldr r1, [pc, #128] @ 3792fc │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #96] @ 379300 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37645c │ │ │ │ ldr r1, [pc, #76] @ 379304 │ │ │ │ @@ -312170,20 +312170,20 @@ │ │ │ │ bl 3243c0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324570 │ │ │ │ - ldrsbeq r7, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq pc, r5, r8, ror #10 │ │ │ │ - rsbeq ip, pc, r8, lsl fp @ │ │ │ │ - rsbeq r9, r7, ip, lsr #7 │ │ │ │ - strheq r9, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r9, r7, r0, lsl r6 │ │ │ │ + rsbseq r7, fp, r0, lsl #14 │ │ │ │ + @ instruction: 0x0065f598 │ │ │ │ + rsbeq ip, pc, r8, asr #22 │ │ │ │ + ldrdeq r9, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r9, r7, ip, ror #7 │ │ │ │ + rsbeq r9, r7, r0, asr #12 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 00379308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -312444,22 +312444,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3798ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 379464 │ │ │ │ ldr r3, [pc, #400] @ 3798f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -312477,22 +312477,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3798f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379524 │ │ │ │ ldr r3, [pc, #280] @ 3798f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379660 │ │ │ │ @@ -312509,69 +312509,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3798fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379660 │ │ │ │ ldr r0, [pc, #160] @ 379900 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3795a0 │ │ │ │ ldr r0, [pc, #140] @ 379904 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 379524 │ │ │ │ ldr r0, [pc, #120] @ 379908 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 379660 │ │ │ │ bl 24ac98 │ │ │ │ @ instruction: 0x009317f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r3, r0, ror #15 │ │ │ │ addseq r1, r3, ip, ror #14 │ │ │ │ - rsbseq r7, fp, ip, lsl #10 │ │ │ │ + rsbseq r7, fp, ip, lsr r5 │ │ │ │ @ instruction: 0x009316d4 │ │ │ │ umullseq r1, r3, r0, r6 │ │ │ │ addseq r1, r3, r0, ror #12 │ │ │ │ addseq r1, r3, r4, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009315bc │ │ │ │ addseq r1, r3, r4, asr r5 │ │ │ │ addseq r1, r3, ip, lsr #10 │ │ │ │ @ instruction: 0x009314f8 │ │ │ │ addseq r1, r3, r0, ror #8 │ │ │ │ muleq r0, ip, sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r8, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r8, r7, r4, ror #31 │ │ │ │ andeq r3, r0, ip, ror lr │ │ │ │ - ldrdeq r8, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r8, r7, ip, lsl #30 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ - rsbeq r8, r7, r8, lsl #28 │ │ │ │ - rsbeq r8, r7, r8, asr #29 │ │ │ │ - rsbeq r8, r7, ip, asr lr │ │ │ │ - strdeq r8, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r8, r7, r8, lsr lr │ │ │ │ + strdeq r8, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, r7, ip, lsl #29 │ │ │ │ + rsbeq r8, r7, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 379308 │ │ │ │ @@ -312583,105 +312583,105 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ │ │ │ │ 0037995c : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 379990 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq lr, r4, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 379a24 │ │ │ │ ldr r2, [pc, #120] @ 379a28 │ │ │ │ ldr r1, [pc, #120] @ 379a2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #92] @ 379a30 │ │ │ │ ldr r1, [pc, #92] @ 379a34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r2, [pc, #68] @ 379a38 │ │ │ │ ldr r3, [pc, #68] @ 379a3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r6, [fp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq lr, r5, ip, lsl #28 │ │ │ │ - strheq ip, [pc], #-60 @ │ │ │ │ + rsbseq r6, fp, r0, ror #31 │ │ │ │ + rsbeq lr, r5, ip, lsr lr │ │ │ │ + rsbeq ip, pc, ip, ror #7 │ │ │ │ addeq lr, r4, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - rsbeq r8, r7, ip, lsl #29 │ │ │ │ + strheq r8, [r7], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 379ab0 │ │ │ │ ldr r2, [pc, #88] @ 379ab4 │ │ │ │ ldr r1, [pc, #88] @ 379ab8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r8, lsl #30 │ │ │ │ - rsbeq r8, r7, r0, lsr lr │ │ │ │ - rsbeq r8, r7, r0, asr #28 │ │ │ │ + rsbseq r6, fp, r8, lsr pc │ │ │ │ + rsbeq r8, r7, r0, ror #28 │ │ │ │ + rsbeq r8, r7, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #232] @ 379bbc │ │ │ │ ldr r8, [pc, #232] @ 379bc0 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -312690,47 +312690,47 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [pc, #192] @ 379bc8 │ │ │ │ ldr r7, [pc, #192] @ 379bcc │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338fb0 │ │ │ │ ldr r2, [pc, #140] @ 379bd0 │ │ │ │ add fp, r4, #760 @ 0x2f8 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #21 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, fp │ │ │ │ bl 3390b0 │ │ │ │ ldr r1, [pc, #68] @ 379bd4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37645c │ │ │ │ str r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -312738,21 +312738,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x007b6e90 │ │ │ │ - rsbeq r8, r7, ip, asr #27 │ │ │ │ - rsbeq r8, r7, r8, lsr #27 │ │ │ │ - rsbeq pc, r6, r0, lsr #16 │ │ │ │ - rsbeq pc, r6, r4, lsr r8 @ │ │ │ │ + rsbseq r6, fp, r0, asr #29 │ │ │ │ + strdeq r8, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + ldrdeq r8, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq pc, r6, r0, asr r8 @ │ │ │ │ + rsbeq pc, r6, r4, ror #16 │ │ │ │ addeq sp, r4, ip, asr #29 │ │ │ │ - rsbeq r8, r7, r0, lsr #26 │ │ │ │ + rsbeq r8, r7, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #17 │ │ │ │ mov r4, r2 │ │ │ │ @@ -312817,15 +312817,15 @@ │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ beq 379db8 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 379db8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ strb sl, [r5, #933] @ 0x3a5 │ │ │ │ b 379c2c │ │ │ │ ldrb r8, [r0, #932] @ 0x3a4 │ │ │ │ mov r7, r8 │ │ │ │ b 379c2c │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r7, r8 │ │ │ │ @@ -312854,47 +312854,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 379e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 379c40 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 379cfc │ │ │ │ ldr r0, [pc, #64] @ 379e0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 379c40 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r3, r4, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r3, r4, lsl #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r3, ip, asr #29 │ │ │ │ - ldrheq r6, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r6, fp, r4, ror #25 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r7, r8, lsl #22 │ │ │ │ - rsbeq r8, r7, r8, lsl fp │ │ │ │ + rsbeq r8, r7, r8, lsr fp │ │ │ │ + rsbeq r8, r7, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1080] @ 37a260 │ │ │ │ ldr r1, [pc, #1080] @ 37a264 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -312983,15 +312983,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37a1dc │ │ │ │ ldr r0, [r5, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ bne 37a0b4 │ │ │ │ and r3, r7, #252 @ 0xfc │ │ │ │ tst r7, #32 │ │ │ │ ldrb r2, [r5, #932] @ 0x3a4 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ @@ -313035,24 +313035,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #520] @ 37a28c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 379e6c │ │ │ │ ldrb r3, [r5, #928] @ 0x3a0 │ │ │ │ bic r2, r2, #32 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ strb r2, [r5, #932] @ 0x3a4 │ │ │ │ beq 379e78 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ @@ -313069,34 +313069,34 @@ │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldrb r6, [r5, #929] @ 0x3a1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #424] @ 37a29c │ │ │ │ ldr r1, [pc, #424] @ 37a2a0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ strh r2, [r3] │ │ │ │ strb r6, [r5, #929] @ 0x3a1 │ │ │ │ b 379e78 │ │ │ │ ldr r0, [pc, #372] @ 37a2a4 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 379e6c │ │ │ │ and r2, r7, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 376c74 │ │ │ │ ldrb r3, [r5, #932] @ 0x3a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a1e0 │ │ │ │ @@ -313168,53 +313168,53 @@ │ │ │ │ beq 379f80 │ │ │ │ b 37a1dc │ │ │ │ addseq r0, r3, ip, ror #25 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r3, ip, asr #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r0, r3, r4, ip │ │ │ │ - @ instruction: 0x007b6a91 │ │ │ │ + rsbseq r6, fp, r1, asr #21 │ │ │ │ addseq r0, r3, ip, ror #23 │ │ │ │ @ instruction: 0x00930bb8 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r7, r8, lsl #17 │ │ │ │ - rsbseq r6, fp, r0, lsr #17 │ │ │ │ - strdeq lr, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq fp, pc, r4, lsr #25 │ │ │ │ - rsbeq r8, r7, r0, lsr #15 │ │ │ │ - rsbeq r8, r7, ip, lsr #15 │ │ │ │ - rsbeq r8, r7, r8, lsl #16 │ │ │ │ + strheq r8, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r6, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, r5, r0, lsr #14 │ │ │ │ + ldrdeq fp, [pc], #-196 @ │ │ │ │ + ldrdeq r8, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r8, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r8, r7, r8, lsr r8 │ │ │ │ addseq r0, r3, r4, lsl #19 │ │ │ │ addseq r0, r3, r4, asr r9 │ │ │ │ @ instruction: 0x009308fc │ │ │ │ @ instruction: 0x009308d4 │ │ │ │ ldr r0, [pc, #8] @ 37a2c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq sp, r4, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e12c │ │ │ │ - bl 754c10 │ │ │ │ + bl 74e15c │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #124] @ 37a370 │ │ │ │ ldr r2, [pc, #124] @ 37a374 │ │ │ │ ldr r1, [pc, #124] @ 37a378 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37a344 │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -313231,17 +313231,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x007b669c │ │ │ │ - rsbeq lr, r5, ip, lsr #9 │ │ │ │ - ldrdeq r8, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r6, fp, ip, asr #13 │ │ │ │ + ldrdeq lr, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, lr, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 37a454 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -313249,33 +313249,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 37a458 │ │ │ │ ldr r1, [pc, #176] @ 37a45c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #156] @ 37a460 │ │ │ │ ldr r1, [pc, #156] @ 37a464 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #124] @ 37a468 │ │ │ │ ldr r1, [pc, #124] @ 37a46c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #100] @ 37a470 │ │ │ │ ldr r1, [pc, #100] @ 37a474 │ │ │ │ ldr r2, [pc, #100] @ 37a478 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -313288,19 +313288,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, fp, r0, lsl #12 │ │ │ │ - rsbeq lr, r5, ip, lsl r4 │ │ │ │ - rsbeq fp, pc, ip, asr #19 │ │ │ │ - rsbeq r7, r7, ip, lsr #27 │ │ │ │ - rsbeq r7, r7, r4, asr #27 │ │ │ │ + rsbseq r6, fp, r0, lsr r6 │ │ │ │ + rsbeq lr, r5, ip, asr #8 │ │ │ │ + strdeq fp, [pc], #-156 @ │ │ │ │ + ldrdeq r7, [r7], #-220 @ 0xffffff24 @ │ │ │ │ + strdeq r7, [r7], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ umulleq sp, r4, ip, r6 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -313314,15 +313314,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 37a510 │ │ │ │ @@ -313342,32 +313342,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r6, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, r7, ip, asr #9 │ │ │ │ - strheq r8, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq r6, fp, r4, lsr #10 │ │ │ │ + strdeq r8, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r8, r7, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a5b0 │ │ │ │ ldr r2, [pc, #96] @ 37a5b4 │ │ │ │ ldr r1, [pc, #96] @ 37a5b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -313375,32 +313375,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, fp, r0, asr #8 │ │ │ │ - rsbeq r8, r7, ip, lsl #8 │ │ │ │ - rsbeq r8, r7, r0, lsr #8 │ │ │ │ + rsbseq r6, fp, r0, ror r4 │ │ │ │ + rsbeq r8, r7, ip, lsr r4 │ │ │ │ + rsbeq r8, r7, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37a634 │ │ │ │ ldr r2, [pc, #96] @ 37a638 │ │ │ │ ldr r1, [pc, #96] @ 37a63c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249840 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313408,17 +313408,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r6, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r8, r7, r0, lsl #7 │ │ │ │ - @ instruction: 0x00678394 │ │ │ │ + rsbseq r6, fp, ip, ror #7 │ │ │ │ + strheq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r8, r7, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 37a730 │ │ │ │ ldr r7, [pc, #216] @ 37a734 │ │ │ │ ldr r4, [pc, #216] @ 37a738 │ │ │ │ @@ -313429,22 +313429,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 249840 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -313462,73 +313462,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 37a73c │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r6, fp, r8, lsr r3 │ │ │ │ - rsbeq r8, r7, r4, lsl #6 │ │ │ │ - rsbeq r8, r7, r0, lsr #6 │ │ │ │ - @ instruction: 0x0067829c │ │ │ │ + rsbseq r6, fp, r8, ror #6 │ │ │ │ + rsbeq r8, r7, r4, lsr r3 │ │ │ │ + rsbeq r8, r7, r0, asr r3 │ │ │ │ + rsbeq r8, r7, ip, asr #5 │ │ │ │ │ │ │ │ 0037a740 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 37a7dc │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #104] @ 37a7e0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 37a7e4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr r3, [pc, #84] @ 37a7e8 │ │ │ │ ldr r2, [pc, #84] @ 37a7ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #52] @ 37a7f0 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74dac0 │ │ │ │ - rsbeq r8, r7, ip, lsr #4 │ │ │ │ - rsbeq r2, lr, ip, asr #8 │ │ │ │ + b 74daf0 │ │ │ │ + rsbeq r8, r7, ip, asr r2 │ │ │ │ + rsbeq r2, lr, ip, ror r4 │ │ │ │ umullseq r0, r3, r4, r3 │ │ │ │ - rsbseq r6, fp, r0, lsl #4 │ │ │ │ - rsbeq r8, r7, r8, asr #3 │ │ │ │ + rsbseq r6, fp, r0, lsr r2 │ │ │ │ + strdeq r8, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ │ │ │ │ 0037a7f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -313578,17 +313578,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 37a8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r6, fp, r0, ror #1 │ │ │ │ - strheq r8, [r7], #-4 @ │ │ │ │ - strdeq r8, [r7], #-4 @ │ │ │ │ + rsbseq r6, fp, r0, lsl r1 │ │ │ │ + rsbeq r8, r7, r4, ror #1 │ │ │ │ + rsbeq r8, r7, r4, lsr #2 │ │ │ │ │ │ │ │ 0037a8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -313778,51 +313778,51 @@ │ │ │ │ ldr r0, [pc, #60] @ 37ac0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r6, fp, ip, ror r0 │ │ │ │ - rsbeq r8, r7, ip, asr #32 │ │ │ │ - rsbseq r5, fp, r0, lsl lr │ │ │ │ - rsbeq r7, r7, r4, ror #27 │ │ │ │ - rsbeq r7, r7, r4, lsr lr │ │ │ │ - rsbseq r5, fp, ip, ror #27 │ │ │ │ - rsbeq r7, r7, r0, asr #27 │ │ │ │ - rsbeq r7, r7, r8, lsr #28 │ │ │ │ - rsbseq r5, fp, r8, asr #27 │ │ │ │ - @ instruction: 0x00677d9c │ │ │ │ - rsbeq r7, r7, r8, lsl lr │ │ │ │ + rsbseq r6, fp, ip, lsr #1 │ │ │ │ + rsbeq r8, r7, ip, ror r0 │ │ │ │ + rsbseq r5, fp, r0, asr #28 │ │ │ │ + rsbeq r7, r7, r4, lsl lr │ │ │ │ + rsbeq r7, r7, r4, ror #28 │ │ │ │ + rsbseq r5, fp, ip, lsl lr │ │ │ │ + strdeq r7, [r7], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r7, r7, r8, asr lr │ │ │ │ + ldrsheq r5, [fp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r7, r7, ip, asr #27 │ │ │ │ + rsbeq r7, r7, r8, asr #28 │ │ │ │ ldr r0, [pc, #4] @ 37ac1c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r4, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37ac6c │ │ │ │ ldr r2, [pc, #52] @ 37ac70 │ │ │ │ ldr r1, [pc, #52] @ 37ac74 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #24] @ 37ac78 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74e05c │ │ │ │ - rsbseq r5, fp, r4, lsl lr │ │ │ │ - rsbeq sp, r5, r0, lsl #23 │ │ │ │ - rsbeq fp, pc, r4, lsr r1 @ │ │ │ │ + b 74e08c │ │ │ │ + rsbseq r5, fp, r4, asr #28 │ │ │ │ + strheq sp, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq fp, pc, r4, ror #2 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #456] @ 37ae5c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -313832,15 +313832,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #436] @ 37ae60 │ │ │ │ ldr r1, [pc, #436] @ 37ae64 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #416] @ 37ae68 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 37acf4 │ │ │ │ ldr r3, [pc, #400] @ 37ae6c │ │ │ │ mov r5, r0 │ │ │ │ @@ -313861,15 +313861,15 @@ │ │ │ │ ldr r1, [pc, #344] @ 37ae74 │ │ │ │ ldr r0, [pc, #344] @ 37ae78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ae10 │ │ │ │ ldr r6, [r0, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt 37ad78 │ │ │ │ cmp r6, #3 │ │ │ │ ldrb r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -313934,41 +313934,41 @@ │ │ │ │ ldr r1, [pc, #60] @ 37ae7c │ │ │ │ ldr r0, [pc, #60] @ 37ae80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #28 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ae10 │ │ │ │ - rsbseq r5, fp, r0, asr #27 │ │ │ │ - rsbeq r7, r7, r8, ror sp │ │ │ │ - @ instruction: 0x00677d90 │ │ │ │ + ldrsheq r5, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r7, r7, r8, lsr #27 │ │ │ │ + rsbeq r7, r7, r0, asr #27 │ │ │ │ addseq pc, r2, r8, asr #28 │ │ │ │ - rsbseq r5, fp, r4, asr sp │ │ │ │ + rsbseq r5, fp, r4, lsl #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq r5, fp, r8, lsr sp │ │ │ │ - rsbeq r7, r7, r4, lsr sp │ │ │ │ - rsbseq r5, fp, r4, lsl ip │ │ │ │ - rsbeq r7, r7, r4, lsr ip │ │ │ │ + rsbseq r5, fp, r8, ror #26 │ │ │ │ + rsbeq r7, r7, r4, ror #26 │ │ │ │ + rsbseq r5, fp, r4, asr #24 │ │ │ │ + rsbeq r7, r7, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37af1c │ │ │ │ ldr r2, [pc, #128] @ 37af20 │ │ │ │ ldr r1, [pc, #128] @ 37af24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mvn ip, #0 │ │ │ │ add r2, r0, #964 @ 0x3c4 │ │ │ │ str ip, [r0, #956] @ 0x3bc │ │ │ │ strb r3, [r0, #960] @ 0x3c0 │ │ │ │ strb r3, [r0, #961] @ 0x3c1 │ │ │ │ strb r3, [r0, #962] @ 0x3c2 │ │ │ │ @@ -313984,17 +313984,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r5, [fp], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r7, r7, r8, ror fp │ │ │ │ - @ instruction: 0x00677b94 │ │ │ │ + rsbseq r5, fp, r4, ror #23 │ │ │ │ + rsbeq r7, r7, r8, lsr #23 │ │ │ │ + rsbeq r7, r7, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1160] @ 37b3c8 │ │ │ │ cmp r2, #17 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -314021,15 +314021,15 @@ │ │ │ │ ldr r1, [pc, #1080] @ 37b3d4 │ │ │ │ ldr r0, [pc, #1080] @ 37b3d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r3, #2 │ │ │ │ bgt 37aff0 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ cmp r3, #3 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -314060,15 +314060,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37b050 │ │ │ │ ldr r1, [pc, #924] @ 37b3dc │ │ │ │ ldr r0, [pc, #924] @ 37b3e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 37b2bc │ │ │ │ tst r5, #1 │ │ │ │ beq 37aff0 │ │ │ │ lsr sl, r5, #1 │ │ │ │ lsr r9, r5, #4 │ │ │ │ ands sl, sl, #1 │ │ │ │ @@ -314130,15 +314130,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 37b168 │ │ │ │ ldr r1, [pc, #652] @ 37b3e4 │ │ │ │ ldr r0, [pc, #652] @ 37b3e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ beq 37aff0 │ │ │ │ ldrb r2, [r4, #968] @ 0x3c8 │ │ │ │ mvn r1, #0 │ │ │ │ bic r2, r2, #48 @ 0x30 │ │ │ │ str r1, [r4, #956] @ 0x3bc │ │ │ │ @@ -314157,15 +314157,15 @@ │ │ │ │ ldrb r3, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #4 │ │ │ │ beq 37aff0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r3, [r0, #969] @ 0x3c9 │ │ │ │ bic r2, r5, #112 @ 0x70 │ │ │ │ bic r3, r3, r2 │ │ │ │ strb r3, [r0, #969] @ 0x3c9 │ │ │ │ b 37aff0 │ │ │ │ strb r5, [r0, #970] @ 0x3ca │ │ │ │ b 37aff0 │ │ │ │ @@ -314189,15 +314189,15 @@ │ │ │ │ ldr r1, [pc, #440] @ 37b3f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 37ae84 │ │ │ │ lsr r2, r5, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ strb r2, [r0, #976] @ 0x3d0 │ │ │ │ @@ -314284,27 +314284,27 @@ │ │ │ │ strb r7, [r4, #974] @ 0x3ce │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ beq 37b330 │ │ │ │ cmn r2, #1 │ │ │ │ bne 37b378 │ │ │ │ b 37aff0 │ │ │ │ addseq pc, r2, ip, asr #23 │ │ │ │ - rsbseq r5, fp, r5, ror #21 │ │ │ │ + rsbseq r5, fp, r5, lsl fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrheq r5, [fp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r7, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r5, fp, r4, lsl sl │ │ │ │ - rsbeq r7, r7, ip, asr #20 │ │ │ │ - ldrsheq r5, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r7, r7, r8, asr r9 │ │ │ │ - rsbseq r5, fp, ip, lsl r8 │ │ │ │ - rsbeq sp, r5, r4, lsl #11 │ │ │ │ - rsbeq sl, pc, r8, lsr fp @ │ │ │ │ - rsbseq r5, fp, r4, lsr #15 │ │ │ │ - rsbeq r7, r7, r0, lsr #15 │ │ │ │ + rsbseq r5, fp, r8, ror #21 │ │ │ │ + rsbeq r7, r7, r8, lsl #22 │ │ │ │ + rsbseq r5, fp, r4, asr #20 │ │ │ │ + rsbeq r7, r7, ip, ror sl │ │ │ │ + rsbseq r5, fp, ip, lsr #18 │ │ │ │ + rsbeq r7, r7, r8, lsl #19 │ │ │ │ + rsbseq r5, fp, ip, asr #16 │ │ │ │ + strheq sp, [r5], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq sl, pc, r8, ror #22 │ │ │ │ + ldrsbeq r5, [fp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r7, [r7], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #248] @ 37b510 │ │ │ │ ldr r6, [pc, #248] @ 37b514 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -314312,15 +314312,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, r5, #16 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r7, #0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [pc, #204] @ 37b51c │ │ │ │ mov r6, #18 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #196] @ 37b520 │ │ │ │ ldr r6, [pc, #196] @ 37b524 │ │ │ │ @@ -314331,57 +314331,57 @@ │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r8 │ │ │ │ bl 3390b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ bl 338fb0 │ │ │ │ ldr r2, [pc, #84] @ 37b528 │ │ │ │ ldr r1, [pc, #84] @ 37b52c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #60] @ 37b530 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37645c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ str r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 37995c │ │ │ │ - rsbseq r5, fp, ip, lsr r6 │ │ │ │ - rsbeq r7, r7, r4, lsr #12 │ │ │ │ - strdeq r7, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r5, fp, ip, ror #12 │ │ │ │ + rsbeq r7, r7, r4, asr r6 │ │ │ │ + rsbeq r7, r7, r8, lsr #12 │ │ │ │ @ instruction: 0x0084c6b8 │ │ │ │ - rsbeq sp, r6, r4, asr #29 │ │ │ │ - ldrdeq sp, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq sp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq sl, pc, r0, lsr #17 │ │ │ │ - rsbeq r7, r7, r0, asr #7 │ │ │ │ + strdeq sp, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq sp, r6, r8, lsl #30 │ │ │ │ + rsbeq sp, r5, r0, lsr #6 │ │ │ │ + ldrdeq sl, [pc], #-128 @ │ │ │ │ + strdeq r7, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ @@ -314465,50 +314465,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b5fc │ │ │ │ ldr r0, [pc, #72] @ 37b72c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b5fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, ip, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r2, ip, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, r0, lsl r5 @ │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r7, r4, lsl #8 │ │ │ │ - rsbeq r7, r7, r8, ror r4 │ │ │ │ + rsbeq r7, r7, r4, lsr r4 │ │ │ │ + rsbeq r7, r7, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 37b870 │ │ │ │ ldr lr, [pc, #296] @ 37b874 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -314565,40 +314565,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37b890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b784 │ │ │ │ ldr r0, [pc, #56] @ 37b894 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b784 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r2, ip, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r2, ip, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, r8, ror r3 @ │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00677394 │ │ │ │ - strheq r7, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, r7, r4, asr #7 │ │ │ │ + rsbeq r7, r7, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -314648,15 +314648,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 37ba2c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ba00 │ │ │ │ ldr r3, [pc, #632] @ 37bc08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ba00 │ │ │ │ @@ -314673,22 +314673,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 37bc14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [pc, #528] @ 37bc18 │ │ │ │ ldr r3, [pc, #492] @ 37bbf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -314730,22 +314730,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37bc24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b948 │ │ │ │ ldr r1, [pc, #300] @ 37bc1c │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37bba0 │ │ │ │ ldr r1, [pc, #264] @ 37bc0c │ │ │ │ @@ -314763,26 +314763,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 37bc28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bb94 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 37b980 │ │ │ │ @@ -314794,43 +314794,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 37ba6c │ │ │ │ b 37b988 │ │ │ │ ldr r0, [pc, #108] @ 37bc2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37bb78 │ │ │ │ ldr r0, [pc, #92] @ 37bc30 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37b948 │ │ │ │ ldr r0, [pc, #76] @ 37bc34 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ba00 │ │ │ │ addseq pc, r2, r8, asr r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r2, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r2, r4, asr #3 │ │ │ │ andeq r4, r0, r4, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r7, r0, asr #5 │ │ │ │ + strdeq r7, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ addseq pc, r2, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, asr lr │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ - rsbeq r7, r7, r4, lsr r2 │ │ │ │ - rsbeq r7, r7, ip, asr #1 │ │ │ │ - rsbeq r7, r7, r0, asr #1 │ │ │ │ - rsbeq r7, r7, r0, ror r1 │ │ │ │ - rsbeq r7, r7, r4, lsl #2 │ │ │ │ + rsbeq r7, r7, r4, ror #4 │ │ │ │ + strdeq r7, [r7], #-12 @ │ │ │ │ + strdeq r7, [r7], #-0 @ │ │ │ │ + rsbeq r7, r7, r0, lsr #3 │ │ │ │ + rsbeq r7, r7, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 37bd1c │ │ │ │ mov r7, r1 │ │ │ │ @@ -314880,17 +314880,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 2488bc │ │ │ │ - rsbeq r7, r7, r4, lsl r1 │ │ │ │ - rsbeq r7, r7, r8, lsl #2 │ │ │ │ - rsbeq r7, r7, r0, lsl r1 │ │ │ │ + rsbeq r7, r7, r4, asr #2 │ │ │ │ + rsbeq r7, r7, r8, lsr r1 │ │ │ │ + rsbeq r7, r7, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 37c130 │ │ │ │ ldr r3, [pc, #1008] @ 37c134 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -315032,24 +315032,24 @@ │ │ │ │ beq 37c0c0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 37c168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37be68 │ │ │ │ ldr r3, [pc, #444] @ 37c16c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bdd0 │ │ │ │ ldr r3, [pc, #412] @ 37c160 │ │ │ │ @@ -315066,25 +315066,25 @@ │ │ │ │ beq 37c0e4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 37c170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bdd0 │ │ │ │ ldr r3, [pc, #308] @ 37c174 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bec8 │ │ │ │ @@ -315102,75 +315102,75 @@ │ │ │ │ beq 37c108 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 37c178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37bec8 │ │ │ │ ldr r0, [pc, #180] @ 37c17c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37be68 │ │ │ │ ldr r0, [pc, #148] @ 37c180 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr ip, [r4] │ │ │ │ b 37bdd0 │ │ │ │ ldr r0, [pc, #116] @ 37c184 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37bec8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092edd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0092edb8 │ │ │ │ - rsbeq r7, r7, r0, lsl r0 │ │ │ │ - @ instruction: 0x007b4d98 │ │ │ │ - strdeq r6, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r7, r7, r0, asr #32 │ │ │ │ + rsbseq r4, fp, r8, asr #27 │ │ │ │ + rsbeq r7, r7, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r2, ip, lsl sp │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, r0, lsl lr │ │ │ │ + rsbeq r6, r7, r0, asr #28 │ │ │ │ andeq r4, r0, r8, ror r4 │ │ │ │ - strdeq r6, [r7], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r7, r8, lsr #30 │ │ │ │ andeq r2, r0, r8, ror #20 │ │ │ │ - strheq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r6, r7, r0, asr #26 │ │ │ │ - @ instruction: 0x00676e9c │ │ │ │ - strheq r6, [r7], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r7, r4, ror #27 │ │ │ │ + rsbeq r6, r7, r0, ror sp │ │ │ │ + rsbeq r6, r7, ip, asr #29 │ │ │ │ + rsbeq r6, r7, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -315196,18 +315196,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37c218 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addseq lr, r2, r0, lsr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r7, ip, ror #27 │ │ │ │ + rsbeq r6, r7, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 37c390 │ │ │ │ ldr ip, [pc, #348] @ 37c394 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -315267,51 +315267,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37c3b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37c280 │ │ │ │ ldr r0, [pc, #76] @ 37c3b8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37c280 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r0, ror #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, r8, asr #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r2, ip, lsl #17 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addeq fp, r4, r0, lsl #17 │ │ │ │ - strheq r6, [r7], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r6, r7, r4, lsl sp │ │ │ │ + rsbeq r6, r7, r4, ror #25 │ │ │ │ + rsbeq r6, r7, r4, asr #26 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c4e0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -315485,15 +315485,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 37c77c │ │ │ │ ldr r8, [pc, #480] @ 37c86c │ │ │ │ mov r9, r4 │ │ │ │ b 37c6bc │ │ │ │ - bl 811d10 │ │ │ │ + bl 811d40 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 37c6e4 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -315583,45 +315583,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37c88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37c62c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 37c890 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37c62c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, ip, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, r0, lsl r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0x0092e3d8 │ │ │ │ - bl 87cc84 │ │ │ │ + bl 87cc84 │ │ │ │ umullseq lr, r2, r0, r3 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r6, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r6, [r7], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r6, r7, r8, ror #17 │ │ │ │ + rsbeq r6, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 37cbbc │ │ │ │ ldr r3, [pc, #784] @ 37cbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -315711,40 +315711,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 37cbcc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37cb0c │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ add r0, r4, #16 │ │ │ │ bl 53cea8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 37c8f8 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 812794 │ │ │ │ + bl 8127c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 37caa0 │ │ │ │ cmp r0, #1 │ │ │ │ beq 37cae0 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 812840 │ │ │ │ + bl 812870 │ │ │ │ b 37c8ec │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -315796,44 +315796,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37cbdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37ca14 │ │ │ │ ldr r0, [pc, #64] @ 37cbe0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r4] │ │ │ │ b 37ca14 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq lr, r2, r8, ror #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r2, ip, lsr r2 │ │ │ │ addseq lr, r2, r4, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, r8, asr #11 │ │ │ │ strdeq r6, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r7, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 37cd38 │ │ │ │ mov r7, r3 │ │ │ │ @@ -315853,15 +315853,15 @@ │ │ │ │ beq 37cc54 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -315873,15 +315873,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 71afb0 │ │ │ │ + bl 71afe0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -315907,15 +315907,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ str r7, [r4] │ │ │ │ b 37ccd8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sp, r2, r0, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -315979,15 +315979,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 37cdd0 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -316013,15 +316013,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 37cdd8 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -316038,23 +316038,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 37cdc0 │ │ │ │ ldr r0, [pc, #416] @ 37d0c8 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mvn r0, #0 │ │ │ │ b 37cddc │ │ │ │ ldr r0, [pc, #388] @ 37d0cc │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 37cf38 │ │ │ │ ldr r3, [pc, #364] @ 37d0d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cdc0 │ │ │ │ ldr r3, [pc, #348] @ 37d0d4 │ │ │ │ @@ -316075,23 +316075,23 @@ │ │ │ │ beq 37d084 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37d0e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37cdc0 │ │ │ │ ldr r3, [pc, #216] @ 37d0d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37cdd8 │ │ │ │ ldr r3, [pc, #216] @ 37d0e4 │ │ │ │ @@ -316112,52 +316112,52 @@ │ │ │ │ beq 37d09c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 37d0e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37cdd8 │ │ │ │ ldr r0, [pc, #96] @ 37d0ec │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37cdc0 │ │ │ │ ldr r0, [pc, #76] @ 37d0f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37cdd8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092ddb0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r4, lsl #27 │ │ │ │ addseq sp, r2, r0, lsr sp │ │ │ │ - rsbeq r6, r7, r4, lsr #5 │ │ │ │ - rsbeq r6, r7, r4, ror r3 │ │ │ │ + ldrdeq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r7, r4, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r7, r0, lsr r2 │ │ │ │ + rsbeq r6, r7, r0, ror #4 │ │ │ │ andeq r5, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x00676294 │ │ │ │ - rsbeq r6, r7, r0, ror #3 │ │ │ │ rsbeq r6, r7, r4, asr #5 │ │ │ │ + rsbeq r6, r7, r0, lsl r2 │ │ │ │ + strdeq r6, [r7], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 37d940 │ │ │ │ @@ -316207,15 +316207,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 37d954 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 37d958 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1912] @ 37d95c │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -316242,15 +316242,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71afb0 │ │ │ │ + bl 71afe0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37d868 │ │ │ │ @@ -316299,15 +316299,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ ldr r2, [pc, #1552] @ 37d964 │ │ │ │ ldr r3, [pc, #1516] @ 37d944 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316458,24 +316458,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 37d974 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d324 │ │ │ │ ldr r3, [pc, #892] @ 37d978 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -316495,24 +316495,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 37d97c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 37d210 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -316539,26 +316539,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 37d984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mvn r4, #0 │ │ │ │ b 37d34c │ │ │ │ cmp r5, #0 │ │ │ │ bne 37d210 │ │ │ │ b 37d6a8 │ │ │ │ ldr r1, [pc, #564] @ 37d988 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -316584,53 +316584,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 37d98c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 37d324 │ │ │ │ ldr r0, [pc, #392] @ 37d990 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37d680 │ │ │ │ ldr r0, [pc, #376] @ 37d994 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d324 │ │ │ │ ldr r0, [pc, #332] @ 37d998 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 37d324 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -316658,64 +316658,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 37d9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37d738 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 37d9a4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37d738 │ │ │ │ ldr r0, [pc, #120] @ 37d9a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37d738 │ │ │ │ addseq sp, r2, r0, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r4, asr #19 │ │ │ │ - rsbseq r3, fp, r4, lsr #19 │ │ │ │ - rsbeq ip, r7, r8, asr #4 │ │ │ │ - strdeq fp, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrsbeq r3, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r7, r8, ror r2 │ │ │ │ + rsbeq fp, r5, ip, lsr #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ addseq sp, r2, r0, asr #15 │ │ │ │ andeq r4, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x00675f90 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r5, r7, r0, asr #26 │ │ │ │ + rsbeq r5, r7, r0, ror sp │ │ │ │ andeq r5, r0, ip, ror #3 │ │ │ │ - ldrdeq r5, [r7], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, r7, ip, lsl #26 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - strdeq r5, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, r7, r0, ror #23 │ │ │ │ rsbeq r5, r7, r4, lsr #28 │ │ │ │ - rsbeq r5, r7, ip, asr #26 │ │ │ │ + rsbeq r5, r7, r0, lsl ip │ │ │ │ + rsbeq r5, r7, r4, asr lr │ │ │ │ + rsbeq r5, r7, ip, ror sp │ │ │ │ andeq r3, r0, r8, lsl #21 │ │ │ │ - strheq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r5, r7, r0, asr fp │ │ │ │ - ldrdeq r5, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, r7, r8, ror #23 │ │ │ │ + rsbeq r5, r7, r0, lsl #23 │ │ │ │ + rsbeq r5, r7, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -316783,33 +316783,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37dbf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37da3c │ │ │ │ ldr r0, [pc, #228] @ 37dbf4 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 37da3c │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 37da3c │ │ │ │ ldr r3, [pc, #184] @ 37dbf8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -316829,43 +316829,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37dbfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37da3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 37dc00 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37da3c │ │ │ │ addseq sp, r2, ip, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r2, r4, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsbeq sp, [r2], r0 │ │ │ │ andeq r5, r0, r8, asr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r8, asr #24 │ │ │ │ rsbeq r5, r7, r8, ror ip │ │ │ │ + rsbeq r5, r7, r8, lsr #25 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ - rsbeq r5, r7, r4, lsl #22 │ │ │ │ - rsbeq r5, r7, ip, lsr fp │ │ │ │ + rsbeq r5, r7, r4, lsr fp │ │ │ │ + rsbeq r5, r7, ip, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -317054,30 +317054,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 37e0ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ddb4 │ │ │ │ ldr r1, [pc, #400] @ 37e0f0 │ │ │ │ ldr r3, [pc, #344] @ 37e0bc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -317156,46 +317156,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ddb4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r2, r4, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0092ceb8 │ │ │ │ - rsbeq r5, r7, ip, asr #20 │ │ │ │ - rsbeq r0, fp, ip, lsl #13 │ │ │ │ + rsbeq r5, r7, ip, ror sl │ │ │ │ + strheq r0, [fp], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, r4, ror #25 │ │ │ │ - rsbseq r1, r2, ip, asr #32 │ │ │ │ - @ instruction: 0x006b059c │ │ │ │ + rsbseq r1, r2, ip, ror r0 │ │ │ │ + rsbeq r0, fp, ip, asr #11 │ │ │ │ andeq r2, r0, r0, lsl #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r8, r9, r0, lsr #11 │ │ │ │ + ldrdeq r8, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r0, lsr #17 │ │ │ │ + ldrdeq r5, [r7], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x0092cbb4 │ │ │ │ - rsbseq r0, r2, ip, lsr #30 │ │ │ │ - rsbeq r5, r7, r0, asr #16 │ │ │ │ - rsbseq r0, r2, r0, lsl pc │ │ │ │ - rsbeq r5, r7, r4, lsr #16 │ │ │ │ - rsbseq r0, r2, r0, asr #29 │ │ │ │ - rsbeq r0, fp, r0, lsl r4 │ │ │ │ - strheq r5, [r7], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r5, r7, r0, asr #15 │ │ │ │ - rsbeq r5, r7, r8, lsr #15 │ │ │ │ - rsbeq r0, fp, r8, ror #7 │ │ │ │ - @ instruction: 0x00675794 │ │ │ │ - @ instruction: 0x00675798 │ │ │ │ - rsbseq r2, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x00675798 │ │ │ │ + rsbseq r0, r2, ip, asr pc │ │ │ │ + rsbeq r5, r7, r0, ror r8 │ │ │ │ + rsbseq r0, r2, r0, asr #30 │ │ │ │ + rsbeq r5, r7, r4, asr r8 │ │ │ │ + ldrsheq r0, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r0, fp, r0, asr #8 │ │ │ │ + rsbeq r5, r7, ip, ror #15 │ │ │ │ + strdeq r5, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + ldrdeq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, fp, r8, lsl r4 │ │ │ │ + rsbeq r5, r7, r4, asr #15 │ │ │ │ + rsbeq r5, r7, r8, asr #15 │ │ │ │ + rsbseq r2, r0, ip, ror #2 │ │ │ │ + rsbeq r5, r7, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 37e344 │ │ │ │ ldr r3, [pc, #512] @ 37e348 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -317304,42 +317304,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37e364 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e21c │ │ │ │ ldr r0, [pc, #60] @ 37e368 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e21c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0092c9d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, ip, ror #17 │ │ │ │ andeq r1, r0, r4, asr r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r7, r8, ror #10 │ │ │ │ - rsbeq r5, r7, r8, lsl #11 │ │ │ │ + @ instruction: 0x00675598 │ │ │ │ + strheq r5, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 37e554 │ │ │ │ ldr r1, [pc, #464] @ 37e558 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -317400,28 +317400,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 37e568 │ │ │ │ ldr r0, [pc, #256] @ 37e56c │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ ldr r2, [pc, #232] @ 37e570 │ │ │ │ ldr r3, [pc, #204] @ 37e558 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e550 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ ldr r3, [pc, #184] @ 37e574 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e3bc │ │ │ │ ldr r3, [pc, #168] @ 37e578 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317438,43 +317438,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 37e580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e3bc │ │ │ │ ldr r0, [pc, #68] @ 37e584 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e3bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq ip, r2, r0, r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, r0, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0092c6fc │ │ │ │ - rsbeq r5, r7, ip, asr #9 │ │ │ │ + strdeq r5, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ addseq ip, r2, ip, lsl #13 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r5, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r5, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r7, r0, ror #7 │ │ │ │ + rsbeq r5, r7, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -317569,15 +317569,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 71afb0 │ │ │ │ + bl 71afe0 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 37eb5c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -317600,15 +317600,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ b 37e628 │ │ │ │ ldr r2, [pc, #3472] @ 37f53c │ │ │ │ ldr r3, [pc, #3456] @ 37f530 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -317674,15 +317674,15 @@ │ │ │ │ beq 37e778 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 37f540 │ │ │ │ ldr r0, [pc, #3208] @ 37f544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r3, [pc, #3172] @ 37f538 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e628 │ │ │ │ @@ -317704,24 +317704,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 37f54c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e628 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 37c21c │ │ │ │ ldr r3, [pc, #2996] @ 37f538 │ │ │ │ @@ -317749,27 +317749,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 37f554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r3, [pc, #2824] @ 37f538 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37e628 │ │ │ │ @@ -317790,15 +317790,15 @@ │ │ │ │ beq 37f514 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 37f55c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e94c │ │ │ │ ldr r3, [pc, #2696] @ 37f538 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -317822,15 +317822,15 @@ │ │ │ │ beq 37f84c │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 37f564 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e94c │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ef54 │ │ │ │ @@ -317869,15 +317869,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 37f56c │ │ │ │ add r0, pc, r0 │ │ │ │ b 37e94c │ │ │ │ ldr r3, [pc, #2436] @ 37f570 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -317913,29 +317913,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37f578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 37e864 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -318009,29 +318009,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 37f580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37e778 │ │ │ │ ldr r2, [pc, #1836] @ 37f584 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -318057,29 +318057,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 37f588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 37bc38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -318305,27 +318305,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 37f594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f0e0 │ │ │ │ b 37f10c │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318337,15 +318337,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 37f598 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r3, [pc, #620] @ 37f59c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fa24 │ │ │ │ @@ -318364,30 +318364,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 37f5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f228 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -318427,15 +318427,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -318446,97 +318446,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 37f5a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f228 │ │ │ │ ldr r0, [pc, #200] @ 37f5ac │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e628 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 37f5b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r0, [pc, #152] @ 37f5b4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e628 │ │ │ │ addseq ip, r2, r8, asr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r2, r8, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r2, r8, ror #6 │ │ │ │ - rsbseq r2, fp, ip, ror #4 │ │ │ │ - rsbeq r5, r7, r4, asr r5 │ │ │ │ + @ instruction: 0x007b229c │ │ │ │ + rsbeq r5, r7, r4, lsl #11 │ │ │ │ andeq r3, r0, ip, lsl fp │ │ │ │ - rsbeq r5, r7, r4 │ │ │ │ + rsbeq r5, r7, r4, lsr r0 │ │ │ │ muleq r0, ip, sp │ │ │ │ - rsbeq r5, r7, ip, asr r1 │ │ │ │ + rsbeq r5, r7, ip, lsl #3 │ │ │ │ andeq r3, r0, r8, lsl lr │ │ │ │ - strheq r4, [r7], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r4, r7, r8, ror #31 │ │ │ │ andeq r1, r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x00674e90 │ │ │ │ + rsbeq r4, r7, r0, asr #29 │ │ │ │ andeq r2, r0, r4, ror #1 │ │ │ │ - rsbeq r4, r7, r8, lsl #30 │ │ │ │ + rsbeq r4, r7, r8, lsr pc │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r1, r0, r8, asr r9 │ │ │ │ - rsbeq r5, r7, r8, ror #15 │ │ │ │ + rsbeq r5, r7, r8, lsl r8 │ │ │ │ andeq r2, r0, r4, lsl #7 │ │ │ │ - rsbeq r4, r7, r4, asr #28 │ │ │ │ + rsbeq r4, r7, r4, ror lr │ │ │ │ andeq r4, r0, r8, lsl r0 │ │ │ │ - rsbeq r4, r7, r8, asr #28 │ │ │ │ + rsbeq r4, r7, r8, ror lr │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, r0, asr #5 │ │ │ │ - rsbeq r4, r7, r4, ror #22 │ │ │ │ - rsbeq r5, r7, r8, ror #3 │ │ │ │ + @ instruction: 0x00674b94 │ │ │ │ + rsbeq r5, r7, r8, lsl r2 │ │ │ │ andeq r2, r0, ip, lsl #3 │ │ │ │ - rsbeq r4, r7, r0, ror #29 │ │ │ │ + rsbeq r4, r7, r0, lsl pc │ │ │ │ andeq r4, r0, r8, lsl #29 │ │ │ │ - strheq r4, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r4, r7, r0, lsr #9 │ │ │ │ - ldrdeq r4, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, r7, r8, lsl #11 │ │ │ │ + rsbeq r4, r7, r8, ror #29 │ │ │ │ + ldrdeq r4, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, r7, r0, lsl #14 │ │ │ │ + strheq r4, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r0, lsl #21 │ │ │ │ - rsbeq r4, r7, r4, asr #21 │ │ │ │ + strdeq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ andeq r5, r0, r0, lsl #9 │ │ │ │ - rsbeq r4, r7, ip, asr #18 │ │ │ │ - ldrdeq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r4, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r4, r7, r8, asr #5 │ │ │ │ + rsbeq r4, r7, ip, ror r9 │ │ │ │ + rsbeq r4, r7, r8, lsl #22 │ │ │ │ + rsbeq r4, r7, ip, lsl #8 │ │ │ │ + rsbeq r4, r7, r8, ror #3 │ │ │ │ + strdeq r4, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r2, r0, r0, ror r9 │ │ │ │ - rsbeq r4, r7, r8, ror #11 │ │ │ │ + rsbeq r4, r7, r8, lsl r6 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r4, r7, r8, lsl #12 │ │ │ │ - rsbeq r4, r7, ip, ror #5 │ │ │ │ - rsbeq r4, r7, r0, lsr #7 │ │ │ │ - rsbeq r4, r7, r0, asr #8 │ │ │ │ - @ instruction: 0x00674694 │ │ │ │ + rsbeq r4, r7, r8, lsr r6 │ │ │ │ + rsbeq r4, r7, ip, lsl r3 │ │ │ │ + ldrdeq r4, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r4, r7, r0, ror r4 │ │ │ │ + rsbeq r4, r7, r4, asr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r7, r0, lsl r9 │ │ │ │ - rsbeq r4, r7, ip, lsr #13 │ │ │ │ - rsbeq r4, r7, r0, asr #15 │ │ │ │ - strdeq r4, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq r4, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r4, r7, ip, lsl #9 │ │ │ │ - rsbeq r4, r7, r8, lsl #16 │ │ │ │ - rsbeq r4, r7, ip, asr #32 │ │ │ │ + rsbeq r4, r7, r0, asr #18 │ │ │ │ + ldrdeq r4, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq r4, [r7], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r7, r4, lsr #18 │ │ │ │ + rsbeq r4, r7, r8, lsl #8 │ │ │ │ + strheq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r4, r7, r8, lsr r8 │ │ │ │ + rsbeq r4, r7, ip, ror r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f16c │ │ │ │ ldr r3, [pc, #-128] @ 37f5b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -318557,26 +318557,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 37f5bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f16c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f16c │ │ │ │ ldr r3, [pc, #-284] @ 37f5c0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318598,33 +318598,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 37f5c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f15c │ │ │ │ ldr r0, [pc, #-424] @ 37f5c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -318655,38 +318655,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 37f5cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ef1c │ │ │ │ ldr r0, [pc, #-644] @ 37f5d0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e628 │ │ │ │ ldr r0, [pc, #-664] @ 37f5d4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e628 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37f89c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -318712,26 +318712,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 37f5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f11c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f12c │ │ │ │ ldr r3, [pc, #-872] @ 37f5e0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -318753,46 +318753,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 37f5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f14c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 37f15c │ │ │ │ b 37f6d4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 37f5e8 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r0, [pc, #-1060] @ 37f5ec │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37e778 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -318805,22 +318805,22 @@ │ │ │ │ b 37f40c │ │ │ │ ldr r0, [pc, #-1136] @ 37f5f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f2d4 │ │ │ │ ldr r0, [pc, #-1164] @ 37f5f4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f15c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 37f16c │ │ │ │ b 37f630 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -318842,81 +318842,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 37f600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37eff8 │ │ │ │ ldr r0, [pc, #-1336] @ 37f604 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f16c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 37f608 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f3cc │ │ │ │ ldr r0, [pc, #-1392] @ 37f60c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37eff8 │ │ │ │ ldr r0, [pc, #-1416] @ 37f610 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f11c │ │ │ │ ldr r0, [pc, #-1440] @ 37f614 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f14c │ │ │ │ ldr r0, [pc, #-1464] @ 37f618 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37f228 │ │ │ │ ldr r0, [pc, #-1508] @ 37f61c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ef1c │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 37fe68 │ │ │ │ @@ -319049,41 +319049,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 37fde4 │ │ │ │ ldr r0, [pc, #72] @ 37fe88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 37fde4 │ │ │ │ ldr r0, [pc, #60] @ 37fe8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 37fde4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 37e588 │ │ │ │ b 37fdbc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbeq r4, r7, ip, lsl r7 │ │ │ │ - rsbeq r4, r7, ip, asr r7 │ │ │ │ + rsbeq r4, r7, ip, asr #14 │ │ │ │ + rsbeq r4, r7, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 37e588 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -319172,25 +319172,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 380598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff80 │ │ │ │ ldr r3, [pc, #1328] @ 38059c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319208,25 +319208,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3805a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ff80 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 37ffc8 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 37ffc8 │ │ │ │ @@ -319282,28 +319282,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3805b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380058 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 380180 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 380180 │ │ │ │ @@ -319363,26 +319363,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3805bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380180 │ │ │ │ ldr r3, [pc, #596] @ 3805c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -319401,61 +319401,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3805c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 380058 │ │ │ │ mov fp, r7 │ │ │ │ b 380064 │ │ │ │ ldr r0, [pc, #452] @ 3805c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 37ff80 │ │ │ │ ldr r0, [pc, #424] @ 3805cc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380058 │ │ │ │ ldr r0, [pc, #400] @ 3805d0 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3803e8 │ │ │ │ ldr r0, [pc, #372] @ 3805d4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380058 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 38018c │ │ │ │ cmp r7, #0 │ │ │ │ beq 37ff80 │ │ │ │ ldr r3, [pc, #316] @ 3805d8 │ │ │ │ @@ -319474,15 +319474,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3805dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380358 │ │ │ │ mov fp, r7 │ │ │ │ b 37ffd4 │ │ │ │ ldr r3, [pc, #152] @ 380594 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319490,63 +319490,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3805e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 37ffc8 │ │ │ │ ldr r0, [pc, #136] @ 3805e4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380548 │ │ │ │ addseq sl, r2, ip, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r2, r8, lsl ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, r4, r0, asr ip │ │ │ │ - rsbseq r0, fp, r4, ror fp │ │ │ │ + rsbseq r0, fp, r4, lsr #23 │ │ │ │ addseq sl, r2, ip, lsl #23 │ │ │ │ andeq r1, r0, r0, lsr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r7, r0, ror #12 │ │ │ │ + @ instruction: 0x00674690 │ │ │ │ muleq r0, r8, sp │ │ │ │ - rsbeq r4, r7, r0, lsr r8 │ │ │ │ + rsbeq r4, r7, r0, ror #16 │ │ │ │ addeq r7, r4, ip, lsr sl │ │ │ │ - rsbseq r0, fp, r9, asr r9 │ │ │ │ + rsbseq r0, fp, r9, lsl #19 │ │ │ │ @ instruction: 0x00001db4 │ │ │ │ - rsbeq r4, r7, r0, ror #11 │ │ │ │ + rsbeq r4, r7, r0, lsl r6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, lsl r0 │ │ │ │ - strdeq r4, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r4, r7, r8, lsr #8 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ - rsbeq r4, r7, r4, lsr #9 │ │ │ │ - rsbeq r4, r7, r8, asr #10 │ │ │ │ - rsbeq r4, r7, r0, ror #5 │ │ │ │ - @ instruction: 0x00674490 │ │ │ │ - ldrdeq r4, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrdeq r4, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r7, r8, ror r5 │ │ │ │ + rsbeq r4, r7, r0, lsl r3 │ │ │ │ + rsbeq r4, r7, r0, asr #9 │ │ │ │ + rsbeq r4, r7, r8, lsl #8 │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - ldrdeq r4, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq r4, [r7], #-12 @ │ │ │ │ - rsbeq r4, r7, r0, lsl #2 │ │ │ │ + rsbeq r4, r7, r0, lsl #6 │ │ │ │ + rsbeq r4, r7, ip, ror #1 │ │ │ │ + rsbeq r4, r7, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3807f4 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3807f8 │ │ │ │ @@ -319633,28 +319633,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 380814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380684 │ │ │ │ ldr r3, [pc, #116] @ 380818 │ │ │ │ ldr ip, [pc, #116] @ 38081c │ │ │ │ ldr r1, [pc, #116] @ 380820 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 380824 │ │ │ │ @@ -319667,31 +319667,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380684 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r2, r0, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0092a4d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r2, r8, lsl #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r7, r8, lsl #4 │ │ │ │ - rsbseq r0, fp, ip, ror r3 │ │ │ │ - rsbeq r4, r7, r0, ror #3 │ │ │ │ - ldrdeq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r4, r7, r8, lsr r2 │ │ │ │ + rsbseq r0, fp, ip, lsr #7 │ │ │ │ + rsbeq r4, r7, r0, lsl r2 │ │ │ │ + rsbeq r2, r7, r0, lsl #12 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r4, r7, r8, lsl #4 │ │ │ │ + rsbeq r4, r7, r8, lsr r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -319727,37 +319727,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #76] @ 380928 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ addeq r7, r4, r8, asr #5 │ │ │ │ - rsbeq r4, r7, ip, asr r1 │ │ │ │ - rsbeq r4, r7, r8, lsr r1 │ │ │ │ + rsbeq r4, r7, ip, lsl #3 │ │ │ │ + rsbeq r4, r7, r8, ror #2 │ │ │ │ │ │ │ │ 0038092c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -319795,15 +319795,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3809ac │ │ │ │ ldr r0, [pc, #212] @ 380aa8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7506d0 │ │ │ │ + bl 750700 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 380a70 │ │ │ │ ldr sl, [pc, #184] @ 380aac │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -319850,17 +319850,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ addeq r7, r4, r4, lsl #3 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - @ instruction: 0x007b0098 │ │ │ │ - strdeq r2, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r7, ip, lsl #31 │ │ │ │ + rsbseq r0, fp, r8, asr #1 │ │ │ │ + rsbeq r2, r7, r0, lsr #6 │ │ │ │ + strheq r3, [r7], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 00380ac4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -319874,15 +319874,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 389004 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 389004 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 754284 │ │ │ │ + bl 7542b4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 380aec │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 248d18 │ │ │ │ @@ -319966,39 +319966,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 380cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380b7c │ │ │ │ ldr r0, [pc, #52] @ 380cd4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380b7c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00929fd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00929fb0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r9, r2, r0, lsr pc │ │ │ │ andeq r4, r0, r0, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r7, r8, lsr #27 │ │ │ │ - rsbeq r3, r7, r4, asr #27 │ │ │ │ + ldrdeq r3, [r7], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq r3, [r7], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 381634 │ │ │ │ ldr r1, [pc, #2372] @ 381638 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320078,15 +320078,15 @@ │ │ │ │ bne 3811f4 │ │ │ │ ldr r0, [pc, #2096] @ 381654 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #2072] @ 381658 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320109,28 +320109,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 381664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380da4 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 380d80 │ │ │ │ @@ -320200,25 +320200,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 38167c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380d3c │ │ │ │ mov r0, r7 │ │ │ │ bl 380b2c │ │ │ │ b 380fb4 │ │ │ │ ldr r3, [pc, #1568] @ 381680 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -320237,27 +320237,27 @@ │ │ │ │ beq 3814e4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 381684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [pc, #1436] @ 381688 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 38150c │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -320384,21 +320384,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #936] @ 3816b0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380d98 │ │ │ │ ldr r3, [pc, #912] @ 3816b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380da4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -320413,34 +320413,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 3816b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380da4 │ │ │ │ ldr r0, [pc, #780] @ 3816bc │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380d3c │ │ │ │ ldr r3, [pc, #756] @ 3816c0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 3813e4 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -320466,75 +320466,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3816c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3812a8 │ │ │ │ ldr r0, [pc, #584] @ 3816cc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380da4 │ │ │ │ ldr r0, [pc, #544] @ 3816d0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380da4 │ │ │ │ tst r9, #15 │ │ │ │ bne 381168 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 37c5c0 │ │ │ │ b 381168 │ │ │ │ ldr r0, [pc, #488] @ 3816d4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3810e4 │ │ │ │ bl 37c520 │ │ │ │ b 3811d0 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3813f0 │ │ │ │ b 3812a8 │ │ │ │ ldr r0, [pc, #436] @ 3816d8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3812a8 │ │ │ │ ldr r2, [pc, #260] @ 381648 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 3816dc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -320545,15 +320545,15 @@ │ │ │ │ beq 381584 │ │ │ │ ldr r0, [pc, #368] @ 3816e0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380da4 │ │ │ │ ldr r3, [pc, #332] @ 3816e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -320570,81 +320570,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3816e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380e4c │ │ │ │ ldr r0, [pc, #208] @ 3816ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 380e4c │ │ │ │ addseq r9, r2, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r2, ip, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq pc, sl, r8, ror #26 │ │ │ │ + @ instruction: 0x007afd98 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r9, r2, r8, ror #26 │ │ │ │ addseq r9, r2, r4, lsl sp │ │ │ │ - rsbeq r3, r7, r0, ror #25 │ │ │ │ + rsbeq r3, r7, r0, lsl sp │ │ │ │ addeq r6, r4, ip, lsr sp │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r7, r4, asr sp │ │ │ │ + rsbeq r3, r7, r4, lsl #27 │ │ │ │ addeq r6, r4, r4, asr #24 │ │ │ │ - rsbseq pc, sl, r2, ror fp @ │ │ │ │ - rsbeq r0, fp, r0, ror #19 │ │ │ │ - rsbeq r3, r7, ip, asr #21 │ │ │ │ + rsbseq pc, sl, r2, lsr #23 │ │ │ │ + rsbeq r0, fp, r0, lsl sl │ │ │ │ + strdeq r3, [r7], #-172 @ 0xffffff54 @ │ │ │ │ andeq r4, r0, r4, asr pc │ │ │ │ - rsbeq r3, r7, r8, asr #20 │ │ │ │ + rsbeq r3, r7, r8, ror sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbeq r3, r7, ip, ror #23 │ │ │ │ - rsbseq pc, sl, r0, lsl #20 │ │ │ │ + rsbeq r3, r7, ip, lsl ip │ │ │ │ + rsbseq pc, sl, r0, lsr sl @ │ │ │ │ @ instruction: 0x009299fc │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ addseq r9, r2, ip, lsr r9 │ │ │ │ addseq r9, r2, r0, ror #17 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ umullseq r9, r2, r8, r8 │ │ │ │ addseq r9, r2, r4, asr r8 │ │ │ │ - rsbeq r3, r7, r4, lsr fp │ │ │ │ - rsbeq r3, r7, r8, ror #22 │ │ │ │ + rsbeq r3, r7, r4, ror #22 │ │ │ │ + @ instruction: 0x00673b98 │ │ │ │ andeq r4, r0, r8, lsr #1 │ │ │ │ - rsbeq r3, r7, r0, lsr fp │ │ │ │ - rsbeq r3, r7, ip, lsl r7 │ │ │ │ - rsbseq pc, sl, lr, lsr r7 @ │ │ │ │ + rsbeq r3, r7, r0, ror #22 │ │ │ │ + rsbeq r3, r7, ip, asr #14 │ │ │ │ + rsbseq pc, sl, lr, ror #14 │ │ │ │ andeq r1, r0, r4, lsr #26 │ │ │ │ - rsbeq r3, r7, ip, ror #17 │ │ │ │ - strdeq r3, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r7, r4, ror sl │ │ │ │ - rsbeq r3, r7, ip, lsr #16 │ │ │ │ - @ instruction: 0x00673898 │ │ │ │ + rsbeq r3, r7, ip, lsl r9 │ │ │ │ + rsbeq r3, r7, r8, lsr #16 │ │ │ │ + rsbeq r3, r7, r4, lsr #21 │ │ │ │ + rsbeq r3, r7, ip, asr r8 │ │ │ │ + rsbeq r3, r7, r8, asr #17 │ │ │ │ addeq r6, r4, ip, lsr #12 │ │ │ │ - rsbeq r3, r7, r0, asr #11 │ │ │ │ + strdeq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r3, r7, r0, lsl #11 │ │ │ │ - rsbeq r3, r7, r8, asr #11 │ │ │ │ + strheq r3, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + strdeq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 381740 │ │ │ │ @@ -320703,15 +320703,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 3817f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ ldrdeq r6, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 3819e4 │ │ │ │ mov r8, r1 │ │ │ │ @@ -320727,30 +320727,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 3819f4 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 3819f8 │ │ │ │ ldr r1, [pc, #408] @ 3819fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 38092c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -320828,24 +320828,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 381a04 │ │ │ │ ldr r0, [pc, #52] @ 381a08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq pc, sl, r0, asr r3 @ │ │ │ │ + rsbseq pc, sl, r0, lsl #7 │ │ │ │ @ instruction: 0x009292f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r7, r0, lsr #21 │ │ │ │ - rsbeq r3, r7, r8, lsl #21 │ │ │ │ - rsbeq r6, r5, r4, ror #30 │ │ │ │ - rsbeq r4, pc, r8, lsl r5 @ │ │ │ │ + ldrdeq r3, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + strheq r3, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00656f94 │ │ │ │ + rsbeq r4, pc, r8, asr #10 │ │ │ │ addseq r9, r2, ip, lsl #3 │ │ │ │ - rsbeq r3, r7, r4, lsr #18 │ │ │ │ - ldrdeq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r7, r4, asr r9 │ │ │ │ + rsbeq r4, r6, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 381af0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -320853,25 +320853,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 381af4 │ │ │ │ ldr r1, [pc, #188] @ 381af8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #168] @ 381afc │ │ │ │ ldr r1, [pc, #168] @ 381b00 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #136] @ 381b04 │ │ │ │ ldr r3, [pc, #136] @ 381b08 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 381b0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -320883,31 +320883,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 381b18 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, sl, ip, asr #2 │ │ │ │ - rsbeq r6, r5, ip, lsl #27 │ │ │ │ - rsbeq r4, pc, ip, lsr r3 @ │ │ │ │ - rsbeq r3, r6, ip, ror r5 │ │ │ │ - rsbeq ip, r5, r4, lsr #19 │ │ │ │ + rsbseq pc, sl, ip, ror r1 @ │ │ │ │ + strheq r6, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, pc, ip, ror #6 │ │ │ │ + rsbeq r3, r6, ip, lsr #11 │ │ │ │ + ldrdeq ip, [r5], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ addeq r6, r4, r4, asr #6 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -320943,132 +320943,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 381bcc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 380b2c │ │ │ │ - ldrsbeq lr, [sl], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r3, r7, ip, lsr #14 │ │ │ │ - rsbeq r3, r7, r4, asr #14 │ │ │ │ + rsbseq pc, sl, r4 │ │ │ │ + rsbeq r3, r7, ip, asr r7 │ │ │ │ + rsbeq r3, r7, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 381c28 │ │ │ │ ldr r2, [pc, #64] @ 381c2c │ │ │ │ ldr r1, [pc, #64] @ 381c30 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438a1c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 380ac4 │ │ │ │ - rsbseq lr, sl, r0, lsl #31 │ │ │ │ - ldrdeq r3, [r7], #-104 @ 0xffffff98 @ │ │ │ │ - strdeq r3, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq lr, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r3, r7, r8, lsl #14 │ │ │ │ + rsbeq r3, r7, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 381ce4 │ │ │ │ ldr r2, [pc, #152] @ 381ce8 │ │ │ │ ldr r1, [pc, #152] @ 381cec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #120] @ 381cf0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 750504 │ │ │ │ + bl 750534 │ │ │ │ ldr r2, [pc, #88] @ 381cf4 │ │ │ │ ldr r1, [pc, #88] @ 381cf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 380888 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq lr, sl, ip, lsl pc │ │ │ │ - rsbeq r3, r7, r0, ror r6 │ │ │ │ - rsbeq r3, r7, r8, lsl #13 │ │ │ │ + rsbseq lr, sl, ip, asr #30 │ │ │ │ + rsbeq r3, r7, r0, lsr #13 │ │ │ │ + strheq r3, [r7], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbeq r6, r5, r8, lsr #22 │ │ │ │ - ldrdeq r4, [pc], #-8 @ │ │ │ │ + rsbeq r6, r5, r8, asr fp │ │ │ │ + rsbeq r4, pc, r8, lsl #2 │ │ │ │ ldr r0, [pc, #4] @ 381d08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r6, r4, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 381d7c │ │ │ │ ldr r2, [pc, #88] @ 381d80 │ │ │ │ ldr r1, [pc, #88] @ 381d84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 381d5c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 545554 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x007aee94 │ │ │ │ - rsbeq r3, r7, r0, ror #11 │ │ │ │ - strdeq r3, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq lr, sl, r4, asr #29 │ │ │ │ + rsbeq r3, r7, r0, lsl r6 │ │ │ │ + rsbeq r3, r7, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 381e4c │ │ │ │ ldr r3, [pc, #172] @ 381e50 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -321112,15 +321112,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r0, ror sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r7, r8, asr #10 │ │ │ │ + rsbeq r3, r7, r8, ror r5 │ │ │ │ addseq r8, r2, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 381ed0 │ │ │ │ ldr r2, [pc, #92] @ 381ed4 │ │ │ │ @@ -321128,32 +321128,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 381edc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #64] @ 381ee0 │ │ │ │ ldr r3, [pc, #64] @ 381ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, sl, r8, asr #26 │ │ │ │ - rsbeq r6, r5, ip, lsr r9 │ │ │ │ - rsbeq r7, r7, ip, lsl #11 │ │ │ │ + rsbseq lr, sl, r8, ror sp │ │ │ │ + rsbeq r6, r5, ip, ror #18 │ │ │ │ + strheq r7, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00381ee8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -321163,27 +321163,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 381f48 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r7, r8, lsl r4 │ │ │ │ + rsbeq r3, r7, r8, asr #8 │ │ │ │ │ │ │ │ 00381f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -321192,50 +321192,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 381ff0 │ │ │ │ ldr r0, [pc, #124] @ 382000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr r1, [pc, #116] @ 382004 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 810920 │ │ │ │ + bl 810950 │ │ │ │ ldr r3, [pc, #92] @ 382008 │ │ │ │ ldr r1, [pc, #92] @ 38200c │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 337b30 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 382010 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381f84 │ │ │ │ addseq r8, r2, r8, lsr #23 │ │ │ │ - strheq r3, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r6, sl, r0, lsr #25 │ │ │ │ + rsbeq r3, r7, r8, ror #7 │ │ │ │ + ldrdeq r6, [sl], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - ldrsheq r7, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r3, r7, ip, asr #6 │ │ │ │ + rsbseq r7, r1, r0, lsr #6 │ │ │ │ + rsbeq r3, r7, ip, ror r3 │ │ │ │ │ │ │ │ 00382014 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -321268,15 +321268,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3820a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r5, r4, r4, asr #27 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 38ccfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -321287,25 +321287,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #108] @ 382168 │ │ │ │ ldr r1, [pc, #108] @ 38216c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #76] @ 382170 │ │ │ │ ldr ip, [pc, #76] @ 382174 │ │ │ │ ldr r3, [pc, #76] @ 382178 │ │ │ │ ldr r1, [pc, #76] @ 38217c │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -321313,23 +321313,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - ldrsheq lr, [sl], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r6, r5, r4, ror #13 │ │ │ │ - @ instruction: 0x006f3c98 │ │ │ │ - rsbeq r3, r7, r8, asr #4 │ │ │ │ - rsbeq r3, r7, r0, ror #4 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq lr, sl, ip, lsr #22 │ │ │ │ + rsbeq r6, r5, r4, lsl r7 │ │ │ │ + rsbeq r3, pc, r8, asr #25 │ │ │ │ + rsbeq r3, r7, r8, ror r2 │ │ │ │ + @ instruction: 0x00673290 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - rsbseq r7, r1, r0, ror r1 │ │ │ │ - rsbeq r3, r7, ip, lsr r2 │ │ │ │ + rsbseq r7, r1, r0, lsr #3 │ │ │ │ + rsbeq r3, r7, ip, ror #4 │ │ │ │ addseq r6, r0, r0, ror #19 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -321437,22 +321437,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 9abfcc │ │ │ │ + bl 9abffc │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 811974 │ │ │ │ + b 8119a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -321468,15 +321468,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 811d6c │ │ │ │ + bl 811d9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -321510,25 +321510,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 3824bc │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3824bc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9a8c98 │ │ │ │ + bl 9a8cc8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 38249c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 9bca54 │ │ │ │ + bl 9bca84 │ │ │ │ b 382414 │ │ │ │ ldr r3, [pc, #60] @ 3824e0 │ │ │ │ ldr r1, [pc, #60] @ 3824e4 │ │ │ │ ldr r0, [pc, #60] @ 3824e8 │ │ │ │ ldr r2, [pc, #60] @ 3824ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -321539,21 +321539,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3824f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq lr, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r7, r8, lsr #30 │ │ │ │ - rsbeq r2, r7, r4, lsr pc │ │ │ │ + rsbseq lr, sl, r0, ror #15 │ │ │ │ + rsbeq r2, r7, r8, asr pc │ │ │ │ + rsbeq r2, r7, r4, ror #30 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - @ instruction: 0x007ae794 │ │ │ │ - rsbeq r2, r7, r8, asr #30 │ │ │ │ - rsbeq r2, r7, ip, asr pc │ │ │ │ + rsbseq lr, sl, r4, asr #15 │ │ │ │ + rsbeq r2, r7, r8, ror pc │ │ │ │ + rsbeq r2, r7, ip, lsl #31 │ │ │ │ │ │ │ │ 003824fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -321627,45 +321627,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3826ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382580 │ │ │ │ ldr r0, [pc, #64] @ 3826b0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382580 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r4, ror #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009285d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r2, ip, lsl #11 │ │ │ │ andeq r2, r0, r8, asr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, r4, lsl #28 │ │ │ │ - rsbeq r2, r7, r0, asr lr │ │ │ │ + rsbeq r2, r7, r4, lsr lr │ │ │ │ + rsbeq r2, r7, r0, lsl #29 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3826cc │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3826e4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -321678,15 +321678,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 812a4c │ │ │ │ + bl 812a7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -321738,15 +321738,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ ldr r1, [pc, #192] @ 3828b8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 5cb060 │ │ │ │ b 38278c │ │ │ │ ldr r0, [pc, #176] @ 3828bc │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -321767,42 +321767,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3828c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382778 │ │ │ │ ldr r0, [pc, #56] @ 3828cc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382778 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009283d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009283b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r2, r0, lsl #7 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r0, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00672c94 │ │ │ │ - ldrdeq r2, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r7, r4, asr #25 │ │ │ │ + rsbeq r2, r7, r4, lsl #26 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -321818,19 +321818,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 38293c │ │ │ │ ldr r0, [pc, #28] @ 382940 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9acd58 │ │ │ │ - rsbeq r2, r7, ip, lsl #25 │ │ │ │ + b 9acd88 │ │ │ │ + strheq r2, [r7], #-204 @ 0xffffff34 @ │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -321902,16 +321902,16 @@ │ │ │ │ umullseq r8, r2, r0, r1 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq lr, sl, ip, ror #4 │ │ │ │ - rsbeq r2, r7, r4, asr #23 │ │ │ │ + @ instruction: 0x007ae29c │ │ │ │ + strdeq r2, [r7], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 00382a84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -322036,31 +322036,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 382d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382aec │ │ │ │ ldr r0, [pc, #84] @ 382d18 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382aec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r2, r4, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r2, r4, asr r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r8, r2, r4, lsl r0 │ │ │ │ @@ -322070,16 +322070,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ addseq r7, r2, r8, lsr #30 │ │ │ │ andeq r2, r0, r8, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r7, ip, lsr r9 │ │ │ │ - rsbeq r2, r7, r8, lsl #19 │ │ │ │ + rsbeq r2, r7, ip, ror #18 │ │ │ │ + strheq r2, [r7], #-152 @ 0xffffff68 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -322111,15 +322111,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 382e20 │ │ │ │ @@ -322158,17 +322158,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r7, r2, ip, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r7, r2, ip, sp │ │ │ │ - rsbseq sp, sl, ip, lsl #28 │ │ │ │ - rsbeq r2, r7, r0, lsl #11 │ │ │ │ - rsbeq r2, r7, r4, asr #16 │ │ │ │ + rsbseq sp, sl, ip, lsr lr │ │ │ │ + strheq r2, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r2, r7, r4, ror r8 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 382ebc │ │ │ │ @@ -322213,15 +322213,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383094 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382f5c │ │ │ │ - bl 811d10 │ │ │ │ + bl 811d40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 382f80 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -322316,41 +322316,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 383150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382f44 │ │ │ │ ldr r0, [pc, #60] @ 383154 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 382f44 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r8, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, r8, ror #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ addseq r7, r2, ip, asr #21 │ │ │ │ andeq r2, r0, r8, asr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r2, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r2, r7, r4, asr #11 │ │ │ │ + rsbeq r2, r7, r4, ror #11 │ │ │ │ + strdeq r2, [r7], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 38338c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -322364,17 +322364,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 383344 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 3832f0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 383300 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -322394,48 +322394,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 3831d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 383350 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 383350 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r3, [pc, #268] @ 383394 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 811dd8 │ │ │ │ + bl 811e08 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 383398 │ │ │ │ ldr r3, [pc, #212] @ 383390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -322445,17 +322445,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 3832b0 │ │ │ │ ldr r2, [pc, #128] @ 38339c │ │ │ │ @@ -322469,17 +322469,17 @@ │ │ │ │ bne 383388 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5cafec │ │ │ │ cmp r1, #0 │ │ │ │ bge 3831b8 │ │ │ │ b 3832fc │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #5 │ │ │ │ - bl 808ecc │ │ │ │ + bl 808efc │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 383300 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -322506,41 +322506,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 811944 │ │ │ │ + bl 811974 │ │ │ │ ldr r0, [pc, #164] @ 38348c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8143dc │ │ │ │ + bl 81440c │ │ │ │ ldr r3, [pc, #144] @ 383490 │ │ │ │ ldr r2, [pc, #144] @ 383494 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 383498 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #104] @ 38349c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 3834a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -322551,18 +322551,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r4, r4, r8, lsr #21 │ │ │ │ - rsbseq sp, sl, ip, asr r8 │ │ │ │ - strheq r5, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r2, pc, r0, ror r9 @ │ │ │ │ - rsbeq r2, r7, r0, asr #5 │ │ │ │ + rsbseq sp, sl, ip, lsl #17 │ │ │ │ + rsbeq r5, r5, ip, ror #7 │ │ │ │ + rsbeq r2, pc, r0, lsr #19 │ │ │ │ + strdeq r2, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 003834a4 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 3834f0 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -322588,15 +322588,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -322609,15 +322609,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -322632,15 +322632,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 3836a4 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -322653,15 +322653,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -322683,15 +322683,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 383650 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r8, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009274bc │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -322841,33 +322841,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 383998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3837c4 │ │ │ │ ldr r0, [pc, #92] @ 38399c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3837c4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ umullseq r7, r2, r4, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, ip, ror r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @@ -322877,16 +322877,16 @@ │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r4, asr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r1, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r1, r7, r4, lsr #28 │ │ │ │ + rsbeq r1, r7, r8, lsl #28 │ │ │ │ + rsbeq r1, r7, r4, asr lr │ │ │ │ │ │ │ │ 003839a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -323003,31 +323003,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 383c10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383a08 │ │ │ │ ldr r0, [pc, #84] @ 383c14 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383a08 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r2, r8, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r2, r8, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsheq r7, [r2], r8 │ │ │ │ @@ -323037,16 +323037,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ addseq r7, r2, r8, lsl r0 │ │ │ │ andeq r4, r0, r4, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r7, r8, lsl #24 │ │ │ │ - rsbeq r1, r7, r4, asr ip │ │ │ │ + rsbeq r1, r7, r8, lsr ip │ │ │ │ + rsbeq r1, r7, r4, lsl #25 │ │ │ │ │ │ │ │ 00383c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -323152,25 +323152,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 383e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383c74 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 383c74 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 383d4c │ │ │ │ @@ -323178,15 +323178,15 @@ │ │ │ │ b 383c74 │ │ │ │ ldr r0, [pc, #92] @ 383e88 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383c74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r6, r2, ip, asr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00926eb4 │ │ │ │ umullseq r6, r2, r8, lr │ │ │ │ @@ -323196,16 +323196,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r7, r0, ror sl │ │ │ │ - @ instruction: 0x00671a9c │ │ │ │ + rsbeq r1, r7, r0, lsr #21 │ │ │ │ + rsbeq r1, r7, ip, asr #21 │ │ │ │ │ │ │ │ 00383e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323325,24 +323325,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 3841a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383f2c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 38400c │ │ │ │ b 383f18 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -323367,46 +323367,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 3841a4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 383f2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 384168 │ │ │ │ cmp r3, #0 │ │ │ │ beq 384154 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 384158 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 383f18 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 384140 │ │ │ │ b 384158 │ │ │ │ addseq r6, r2, ip, asr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq ip, sl, ip, lsl sp │ │ │ │ + rsbseq ip, sl, ip, asr #26 │ │ │ │ addseq r6, r2, r4, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r2, r0, ror #23 │ │ │ │ andeq r2, r0, ip, lsr #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addseq r6, r3, r0, lsr #15 │ │ │ │ - rsbeq r1, r7, r8, ror r8 │ │ │ │ - rsbeq r1, r7, r8, asr r8 │ │ │ │ + rsbeq r1, r7, r8, lsr #17 │ │ │ │ + rsbeq r1, r7, r8, lsl #17 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -323445,15 +323445,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323498,15 +323498,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 3842ec │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -323669,15 +323669,15 @@ │ │ │ │ bne 384764 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 3846c8 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -323692,35 +323692,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #448] @ 384814 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 811c9c │ │ │ │ + bl 811ccc │ │ │ │ ldr r2, [pc, #400] @ 384818 │ │ │ │ ldr r3, [pc, #380] @ 384808 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323752,31 +323752,31 @@ │ │ │ │ beq 38470c │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 384754 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [pc, #248] @ 384820 │ │ │ │ ldr r3, [pc, #220] @ 384808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 384800 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 808ecc │ │ │ │ + b 808efc │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 384718 │ │ │ │ ldr r3, [pc, #184] @ 384824 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3845b8 │ │ │ │ ldr r3, [pc, #168] @ 384828 │ │ │ │ @@ -323793,44 +323793,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 384830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3845bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 384834 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3845b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r2, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r2, r8, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ addseq r6, r2, ip, lsl #9 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ addseq r6, r2, ip, ror #7 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r7, r0, ror #3 │ │ │ │ - rsbeq r1, r7, r0, lsl #4 │ │ │ │ + rsbeq r1, r7, r0, lsl r2 │ │ │ │ + rsbeq r1, r7, r0, lsr r2 │ │ │ │ │ │ │ │ 00384838 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -324049,15 +324049,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324287,15 +324287,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 384f90 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 384d44 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -324511,15 +324511,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 812a44 │ │ │ │ + bl 812a74 │ │ │ │ ldr r2, [pc, #964] @ 3856b8 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 3856bc │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -324679,15 +324679,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 249840 │ │ │ │ b 384ffc │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -324903,15 +324903,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 249840 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 385768 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -325280,15 +325280,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 385aa8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 385aec │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 385d10 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 385df4 │ │ │ │ @@ -325327,19 +325327,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 385f80 │ │ │ │ b 385e6c │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - ldrsheq fp, [sl], #-4 @ │ │ │ │ - rsbseq fp, sl, r0, ror #1 │ │ │ │ + rsbseq fp, sl, r4, lsr #2 │ │ │ │ + rsbseq fp, sl, r0, lsl r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbseq sl, sl, r8, lsl pc │ │ │ │ + rsbseq sl, sl, r8, asr #30 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00385fc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325372,21 +325372,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 9d5e88 │ │ │ │ + bl 9d5eb8 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -325505,15 +325505,15 @@ │ │ │ │ bl 248a0c │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 814064 │ │ │ │ + bl 814094 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -325527,15 +325527,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 811c28 │ │ │ │ + bl 811c58 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -325547,15 +325547,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 811998 │ │ │ │ + b 8119c8 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 386640 │ │ │ │ @@ -325590,15 +325590,15 @@ │ │ │ │ bne 386598 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 38649c │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -325613,21 +325613,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #540] @ 386650 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -325669,28 +325669,28 @@ │ │ │ │ beq 3864e0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 386588 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [pc, #352] @ 38665c │ │ │ │ ldr r3, [pc, #324] @ 386644 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38663c │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808ecc │ │ │ │ + b 808efc │ │ │ │ ldr r1, [pc, #304] @ 386660 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -325709,15 +325709,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 38663c │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3864ec │ │ │ │ ldr r3, [pc, #200] @ 386668 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38639c │ │ │ │ ldr r3, [pc, #184] @ 38666c │ │ │ │ @@ -325734,31 +325734,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 386674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3863a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 386678 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38639c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r2, r0, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r2, r8, asr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -325766,16 +325766,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ addseq r4, r2, r8, lsl r6 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ @ instruction: 0x009245b4 │ │ │ │ andeq r4, r0, r0, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r6, r8, lsl #8 │ │ │ │ - rsbeq pc, r6, r8, lsr #8 │ │ │ │ + rsbeq pc, r6, r8, lsr r4 @ │ │ │ │ + rsbeq pc, r6, r8, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3866a4 │ │ │ │ @@ -325962,15 +325962,15 @@ │ │ │ │ beq 386994 │ │ │ │ ldr r3, [pc, #448] @ 386b2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386a54 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 81241c │ │ │ │ + bl 81244c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 386afc │ │ │ │ ldr r2, [pc, #404] @ 386b30 │ │ │ │ ldr r3, [pc, #388] @ 386b24 │ │ │ │ @@ -326005,23 +326005,23 @@ │ │ │ │ beq 386acc │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 386b40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386934 │ │ │ │ ldr r3, [pc, #232] @ 386b44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386978 │ │ │ │ @@ -326038,32 +326038,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 386b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 386978 │ │ │ │ ldr r0, [pc, #120] @ 386b4c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 386934 │ │ │ │ ldr r0, [pc, #96] @ 386b50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 386978 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 386b54 │ │ │ │ ldr r1, [pc, #80] @ 386b58 │ │ │ │ ldr r0, [pc, #80] @ 386b5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 386b60 │ │ │ │ @@ -326075,22 +326075,22 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r2, r4, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r2, r8, ror r1 │ │ │ │ andeq r4, r0, ip, lsr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r6, ip, lsr r0 @ │ │ │ │ + rsbeq pc, r6, ip, rrx │ │ │ │ andeq r3, r0, ip, lsr sp │ │ │ │ - rsbeq pc, r6, r8, ror r0 @ │ │ │ │ - rsbeq pc, r6, r0, lsl r0 @ │ │ │ │ - @ instruction: 0x0066f098 │ │ │ │ - rsbseq sl, sl, r4, asr r1 │ │ │ │ - rsbeq lr, r6, r8, asr #17 │ │ │ │ - strheq pc, [r6], #-0 @ │ │ │ │ + rsbeq pc, r6, r8, lsr #1 │ │ │ │ + rsbeq pc, r6, r0, asr #32 │ │ │ │ + rsbeq pc, r6, r8, asr #1 │ │ │ │ + rsbseq sl, sl, r4, lsl #3 │ │ │ │ + strdeq lr, [r6], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, r6, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 386bc8 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -326176,15 +326176,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 386c7c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 386c7c │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00386ce0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -326291,15 +326291,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00386e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -326307,25 +326307,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 812794 │ │ │ │ + bl 8127c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 386f0c │ │ │ │ cmp r0, #1 │ │ │ │ beq 386f48 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 812840 │ │ │ │ + bl 812870 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -326342,17 +326342,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 386ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ tst r8, #8 │ │ │ │ bne 386fd0 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 386fdc │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326373,43 +326373,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 386ed8 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 386ed8 │ │ │ │ mov r0, r5 │ │ │ │ bl 386dcc │ │ │ │ b 386ed8 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38c070 │ │ │ │ b 386ed8 │ │ │ │ - rsbseq r9, sl, ip, lsr #26 │ │ │ │ - rsbeq lr, r6, r0, lsr #9 │ │ │ │ - rsbeq lr, r6, r4, lsr #25 │ │ │ │ + rsbseq r9, sl, ip, asr sp │ │ │ │ + ldrdeq lr, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq lr, [r6], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 387090 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38703c │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -326422,15 +326422,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 386e90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 387024 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326459,26 +326459,26 @@ │ │ │ │ bl 38448c │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #52] @ 387178 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 811e40 │ │ │ │ + bl 811e70 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326567,15 +326567,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 387208 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 812a4c │ │ │ │ + bl 812a7c │ │ │ │ ldr r3, [pc, #332] @ 387428 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -326585,15 +326585,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 387208 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 38724c │ │ │ │ mov r1, #0 │ │ │ │ - bl 812a4c │ │ │ │ + bl 812a7c │ │ │ │ ldr r3, [pc, #264] @ 38742c │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 3870c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -326648,19 +326648,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 38724c │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 38724c │ │ │ │ b 387208 │ │ │ │ - rsbseq r9, sl, lr, asr #20 │ │ │ │ - rsbseq r9, sl, r3, lsr sl │ │ │ │ + rsbseq r9, sl, lr, ror sl │ │ │ │ + rsbseq r9, sl, r3, ror #20 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - @ instruction: 0x007a999c │ │ │ │ + rsbseq r9, sl, ip, asr #19 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326689,17 +326689,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -326740,15 +326740,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 3875f0 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -326759,21 +326759,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387534 │ │ │ │ blx r3 │ │ │ │ b 387534 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #24] @ 3875f4 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -326910,15 +326910,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 387a5c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 387a08 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -327025,38 +327025,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387bac │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 386dcc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ b 387924 │ │ │ │ mov r0, r4 │ │ │ │ bl 386dcc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [pc, #520] @ 387c28 │ │ │ │ ldr r3, [pc, #472] @ 387bfc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 387bac │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 808ecc │ │ │ │ + b 808efc │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 387918 │ │ │ │ cmp r3, #2 │ │ │ │ bne 38775c │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 38787c │ │ │ │ @@ -327095,26 +327095,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 387c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 387810 │ │ │ │ ldr r2, [pc, #224] @ 387c30 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 387810 │ │ │ │ @@ -327131,15 +327131,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 387c48 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 387810 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 387c4c │ │ │ │ ldr r1, [pc, #148] @ 387c50 │ │ │ │ ldr r0, [pc, #148] @ 387c54 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -327158,37 +327158,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r3, r2, r4, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009234f0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r2, ip, asr r3 │ │ │ │ - rsbseq r9, sl, r0, ror r4 │ │ │ │ + rsbseq r9, sl, r0, lsr #9 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ addseq r3, r2, ip, asr #4 │ │ │ │ addseq r3, r2, r8, ror #3 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ addseq r3, r2, r8, asr #2 │ │ │ │ ldrsheq r3, [r2], r4 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r3, r0, r0, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq lr, r6, r4, lsr #2 │ │ │ │ + rsbeq lr, r6, r4, asr r1 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r6, r8, lsl r1 │ │ │ │ + rsbeq lr, r6, r8, asr #2 │ │ │ │ addseq r2, r3, r4, lsl #25 │ │ │ │ - rsbeq lr, r6, r4, lsl #2 │ │ │ │ - rsbseq r9, sl, r0, lsr #1 │ │ │ │ - rsbeq sp, r6, r4, lsl r8 │ │ │ │ - rsbeq lr, r6, r0, rrx │ │ │ │ + rsbeq lr, r6, r4, lsr r1 │ │ │ │ + ldrsbeq r9, [sl], #-0 @ │ │ │ │ + rsbeq sp, r6, r4, asr #16 │ │ │ │ + @ instruction: 0x0066e090 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - rsbseq r9, sl, ip, ror r0 │ │ │ │ - strdeq sp, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, r6, r4, lsr #32 │ │ │ │ + rsbseq r9, sl, ip, lsr #1 │ │ │ │ + rsbeq sp, r6, r0, lsr #16 │ │ │ │ + rsbeq lr, r6, r4, asr r0 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -327206,17 +327206,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 38448c │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -327243,15 +327243,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 00387d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -327304,22 +327304,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #156] @ 387f10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387d68 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -327388,15 +327388,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 9acd60 │ │ │ │ + bl 9acd90 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 3880d0 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327467,17 +327467,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ addseq r2, r2, r4, ror #22 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - rsbseq r8, sl, r8, lsr #23 │ │ │ │ - rsbeq sp, r6, ip, lsl r3 │ │ │ │ - rsbeq sp, r6, ip, lsl #24 │ │ │ │ + ldrsbeq r8, [sl], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq sp, r6, ip, asr #6 │ │ │ │ + rsbeq sp, r6, ip, lsr ip │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -327547,22 +327547,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #152] @ 3882d8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 387d68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -327745,15 +327745,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3884f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 38841c │ │ │ │ ldr r2, [pc, #220] @ 388618 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 38834c │ │ │ │ @@ -327770,30 +327770,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 388624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38834c │ │ │ │ ldr r0, [pc, #108] @ 388628 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38834c │ │ │ │ ldr r3, [pc, #84] @ 38862c │ │ │ │ ldr r1, [pc, #84] @ 388630 │ │ │ │ ldr r0, [pc, #84] @ 388634 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 388638 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -327808,19 +327808,19 @@ │ │ │ │ addseq r2, r2, r4, asr #14 │ │ │ │ addeq pc, r3, r8, ror sl @ │ │ │ │ addseq r2, r2, r0, asr #12 │ │ │ │ addseq r2, r2, r8, lsl r6 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r6, ip, asr #14 │ │ │ │ - rsbeq sp, r6, r4, lsl #15 │ │ │ │ - rsbseq r8, sl, r0, lsl #13 │ │ │ │ - strdeq ip, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - @ instruction: 0x0066d798 │ │ │ │ + rsbeq sp, r6, ip, ror r7 │ │ │ │ + strheq sp, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq r8, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r6, r4, lsr #28 │ │ │ │ + rsbeq sp, r6, r8, asr #15 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 0038863c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -327887,15 +327887,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r2, [pc, #484] @ 388948 │ │ │ │ ldr r3, [pc, #460] @ 388934 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -327985,47 +327985,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38895c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3886a8 │ │ │ │ ldr r0, [pc, #72] @ 388960 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3886a8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009224bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r2, r2, ip, r4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x007a8591 │ │ │ │ + rsbseq r8, sl, r1, asr #11 │ │ │ │ addseq r2, r2, r8, lsl #8 │ │ │ │ @ instruction: 0x009223b0 │ │ │ │ andeq r4, r0, r4, lsl #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addseq r1, r3, r8, asr #30 │ │ │ │ - rsbeq sp, r6, r4, lsr #9 │ │ │ │ - rsbeq sp, r6, r8, ror #9 │ │ │ │ + ldrdeq sp, [r6], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, r6, r8, lsl r5 │ │ │ │ │ │ │ │ 00388964 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -328044,15 +328044,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 3889d4 │ │ │ │ ldr r2, [pc, #372] @ 388b2c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 388a84 │ │ │ │ - bl 811d10 │ │ │ │ + bl 811d40 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -328114,42 +328114,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3889c4 │ │ │ │ ldr r0, [pc, #60] @ 388b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 3889c4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r2, ip, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r2, r8, ror r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsheq r2, [r2], ip │ │ │ │ addseq r2, r2, ip, asr #1 │ │ │ │ andeq r3, r0, r4, ror r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r6, ip, asr r3 │ │ │ │ - rsbeq sp, r6, r0, ror r3 │ │ │ │ + rsbeq sp, r6, ip, lsl #7 │ │ │ │ + rsbeq sp, r6, r0, lsr #7 │ │ │ │ │ │ │ │ 00388b4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -328167,15 +328167,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 811bb0 │ │ │ │ + bl 811be0 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -328194,51 +328194,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 388d2c │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388db4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 812998 │ │ │ │ + bl 8129c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388de8 │ │ │ │ ldr r1, [pc, #496] @ 388e28 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810fe0 │ │ │ │ + bl 811010 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 388d50 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 988da4 │ │ │ │ + bl 988dd4 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388cec │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 988da4 │ │ │ │ + bl 988dd4 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 388d20 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 988da4 │ │ │ │ + bl 988dd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 382ef4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8114d0 │ │ │ │ + bl 811500 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 388e2c │ │ │ │ ldr r3, [pc, #360] @ 388e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328261,23 +328261,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 249840 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 388c8c │ │ │ │ - bl 988a20 │ │ │ │ + bl 988a50 │ │ │ │ mov r2, r0 │ │ │ │ b 388c8c │ │ │ │ ldr r1, [pc, #256] @ 388e34 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 810fe0 │ │ │ │ + bl 811010 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 388c58 │ │ │ │ ldr r3, [pc, #224] @ 388e38 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -328308,47 +328308,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 388e50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mvn r0, #0 │ │ │ │ b 388cac │ │ │ │ ldr r3, [pc, #100] @ 388e54 │ │ │ │ ldr ip, [pc, #100] @ 388e58 │ │ │ │ ldr r1, [pc, #100] @ 388e5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 388e60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 388de0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r2, r8, lsr #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ addeq pc, r3, r0, ror #4 │ │ │ │ addseq r1, r2, r0, ror #28 │ │ │ │ - strdeq sp, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, r6, ip, lsr #4 │ │ │ │ addeq pc, r3, r4, ror #2 │ │ │ │ - rsbeq sp, r6, r4, lsl #3 │ │ │ │ - rsbeq sp, r6, r0, ror r1 │ │ │ │ - rsbeq sp, r6, r4, asr #2 │ │ │ │ - @ instruction: 0x007a7e9c │ │ │ │ - ldrdeq sp, [r6], #-4 @ │ │ │ │ - rsbeq ip, r6, ip, lsl #12 │ │ │ │ + strheq sp, [r6], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sp, r6, r0, lsr #3 │ │ │ │ + rsbeq sp, r6, r4, ror r1 │ │ │ │ + rsbseq r7, sl, ip, asr #29 │ │ │ │ + rsbeq sp, r6, r4, lsl #2 │ │ │ │ + rsbeq ip, r6, ip, lsr r6 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbseq r7, sl, r4, ror #28 │ │ │ │ - rsbeq sp, r6, ip, asr #1 │ │ │ │ - ldrdeq ip, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x007a7e94 │ │ │ │ + strdeq sp, [r6], #-12 @ │ │ │ │ + rsbeq ip, r6, r8, lsl #12 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00388e64 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -328393,38 +328393,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 388fd4 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 9a8c04 │ │ │ │ + bl 9a8c34 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 24a890 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 814064 │ │ │ │ + bl 814094 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 24a890 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr ip, [pc, #116] @ 388fd8 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 382ef4 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 388efc │ │ │ │ @@ -328451,49 +328451,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ │ │ │ │ 00389004 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 389034 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 9a8c98 │ │ │ │ + bl 9a8cc8 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a8c98 │ │ │ │ + b 9a8cc8 │ │ │ │ │ │ │ │ 00389048 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7d60e4 │ │ │ │ + bl 7d6114 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 389070 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -328657,17 +328657,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 388fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 3893b0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r2, [pc, #380] @ 3894b8 │ │ │ │ ldr r3, [pc, #356] @ 3894a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -328691,17 +328691,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 389190 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3893d4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ b 389334 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 38922c │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -328733,45 +328733,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3894cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389244 │ │ │ │ ldr r0, [pc, #72] @ 3894d0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389244 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009219b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r1, r2, ip, r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ addseq r1, r2, r4, asr r8 │ │ │ │ @ instruction: 0x009217d8 │ │ │ │ - rsbseq r7, sl, ip, ror #21 │ │ │ │ + rsbseq r7, sl, ip, lsl fp │ │ │ │ andeq r5, r0, r8, lsl r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r4, asr sp │ │ │ │ - rsbeq ip, r6, ip, lsl #27 │ │ │ │ + rsbeq ip, r6, r4, lsl #27 │ │ │ │ + strheq ip, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -328809,15 +328809,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 8aa31c │ │ │ │ + bl 8aa34c │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -328914,41 +328914,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 389780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38965c │ │ │ │ ldr r0, [pc, #60] @ 389784 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38965c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009214f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009214d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r1, r2, ip, ror r4 │ │ │ │ andeq r3, r0, r0, asr #21 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r8, lsr #22 │ │ │ │ rsbeq ip, r6, r8, asr fp │ │ │ │ + rsbeq ip, r6, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 38989c │ │ │ │ @@ -329048,29 +329048,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388fe0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 3898ec │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8aa52c │ │ │ │ + bl 8aa55c │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 3898ec │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 389904 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 38992c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 389604 │ │ │ │ @@ -329109,34 +329109,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 389adc │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 389f8c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 389d74 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 389cb0 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 389c28 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808ecc │ │ │ │ + bl 808efc │ │ │ │ ldr r2, [pc, #2012] @ 38a254 │ │ │ │ ldr r3, [pc, #1992] @ 38a244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329148,17 +329148,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 389604 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 3890a0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329252,21 +329252,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 389aac │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 389a70 │ │ │ │ ldr r2, [pc, #1496] @ 38a260 │ │ │ │ ldr r3, [pc, #1464] @ 38a244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329285,15 +329285,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8aa93c │ │ │ │ + bl 8aa96c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 389c68 │ │ │ │ b 389ab8 │ │ │ │ ldr r3, [pc, #1388] @ 38a264 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329313,22 +329313,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 38a270 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3899f4 │ │ │ │ ldr r3, [pc, #1272] @ 38a274 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389a4c │ │ │ │ ldr r3, [pc, #1240] @ 38a268 │ │ │ │ @@ -329345,22 +329345,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 38a278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389a4c │ │ │ │ cmp r3, #0 │ │ │ │ bne 38a0cc │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -329404,22 +329404,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 38a284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 389b00 │ │ │ │ ldr r3, [pc, #916] @ 38a288 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -329438,31 +329438,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 38a28c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r6] │ │ │ │ b 389bd0 │ │ │ │ ldr r0, [pc, #796] @ 38a290 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3899f4 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 38a094 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -329475,21 +329475,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 38a150 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 38a294 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -329505,35 +329505,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 389b50 │ │ │ │ ldr r0, [pc, #588] @ 38a298 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389a4c │ │ │ │ ldr r0, [pc, #572] @ 38a29c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 389c20 │ │ │ │ ldr r0, [pc, #544] @ 38a2a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r6] │ │ │ │ b 389bd0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 808ecc │ │ │ │ + bl 808efc │ │ │ │ ldr r2, [pc, #504] @ 38a2a4 │ │ │ │ ldr r3, [pc, #404] @ 38a244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329559,23 +329559,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 38a2ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389dfc │ │ │ │ ldr r3, [pc, #344] @ 38a2b0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389fd4 │ │ │ │ ldr r3, [pc, #252] @ 38a268 │ │ │ │ @@ -329591,33 +329591,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 38a2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389fd4 │ │ │ │ ldr r0, [pc, #228] @ 38a2b8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389dfc │ │ │ │ ldr r0, [pc, #208] @ 38a2bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 389fd4 │ │ │ │ ldr r3, [pc, #192] @ 38a2c0 │ │ │ │ ldr r1, [pc, #192] @ 38a2c4 │ │ │ │ ldr r0, [pc, #192] @ 38a2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 38a2cc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329641,41 +329641,41 @@ │ │ │ │ umullseq r1, r2, ip, r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x00920fbc │ │ │ │ addseq r0, r2, ip, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r0, ror r5 │ │ │ │ + rsbeq ip, r6, r0, lsr #11 │ │ │ │ @ instruction: 0x00000fbc │ │ │ │ - rsbeq ip, r6, r0, ror #11 │ │ │ │ + rsbeq ip, r6, r0, lsl r6 │ │ │ │ addseq r0, r2, r0, ror #25 │ │ │ │ andeq r3, r0, r8, lsl #4 │ │ │ │ - rsbeq ip, r6, r8, asr #11 │ │ │ │ + strdeq ip, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r2, r0, r0, asr #11 │ │ │ │ - strheq ip, [r6], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq ip, r6, r0, asr #7 │ │ │ │ + rsbeq ip, r6, r4, ror #9 │ │ │ │ + strdeq ip, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbeq ip, r6, r8, lsr #7 │ │ │ │ - @ instruction: 0x0066c498 │ │ │ │ - ldrdeq ip, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrdeq ip, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r6, r8, asr #9 │ │ │ │ + rsbeq ip, r6, ip, lsl #8 │ │ │ │ addseq r0, r2, r8, ror #20 │ │ │ │ andeq r5, r0, r0, asr r3 │ │ │ │ - rsbeq ip, r6, r4, ror #8 │ │ │ │ + @ instruction: 0x0066c494 │ │ │ │ andeq r2, r0, r0, lsr r5 │ │ │ │ - rsbeq ip, r6, ip, asr #3 │ │ │ │ - rsbeq ip, r6, ip, lsr #8 │ │ │ │ - rsbeq ip, r6, r4, asr #3 │ │ │ │ - rsbseq r6, sl, ip, ror #24 │ │ │ │ - rsbeq ip, r6, ip, lsr r3 │ │ │ │ - rsbeq ip, r6, r8, ror #6 │ │ │ │ + strdeq ip, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq ip, r6, ip, asr r4 │ │ │ │ + strdeq ip, [r6], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x007a6c9c │ │ │ │ + rsbeq ip, r6, ip, ror #6 │ │ │ │ + @ instruction: 0x0066c398 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbseq r6, sl, r8, asr #24 │ │ │ │ - rsbeq ip, r6, r8, lsl r3 │ │ │ │ - rsbeq ip, r6, r4, lsr #6 │ │ │ │ + rsbseq r6, sl, r8, ror ip │ │ │ │ + rsbeq ip, r6, r8, asr #6 │ │ │ │ + rsbeq ip, r6, r4, asr r3 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 38a5bc │ │ │ │ mov r4, r0 │ │ │ │ @@ -329714,21 +329714,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 38a5cc │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 38a5c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -329809,37 +329809,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 38a5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a3fc │ │ │ │ b 38a348 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 38a5f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 38a540 │ │ │ │ ldr r3, [pc, #120] @ 38a5f4 │ │ │ │ ldr r1, [pc, #120] @ 38a5f8 │ │ │ │ ldr r0, [pc, #120] @ 38a5fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 38a600 │ │ │ │ @@ -329861,26 +329861,26 @@ │ │ │ │ addseq r0, r2, r0, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r2, r4, asr r7 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ @ instruction: 0x009206d4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq lr, r8, ip, lsr #6 │ │ │ │ - rsbeq fp, r5, ip, lsl #5 │ │ │ │ + rsbeq lr, r8, ip, asr r3 │ │ │ │ + strheq fp, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r6, r4, lsl r1 │ │ │ │ - rsbeq ip, r6, ip, lsr r1 │ │ │ │ - ldrsheq r6, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq fp, r6, r0, asr #31 │ │ │ │ - rsbeq ip, r6, ip, asr #2 │ │ │ │ + rsbeq ip, r6, r4, asr #2 │ │ │ │ + rsbeq ip, r6, ip, ror #2 │ │ │ │ + rsbseq r6, sl, r0, lsr #18 │ │ │ │ + strdeq fp, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r6, ip, ror r1 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r6, sl, ip, asr #17 │ │ │ │ - @ instruction: 0x0066bf9c │ │ │ │ - rsbeq ip, r6, r8, lsr #2 │ │ │ │ + ldrsheq r6, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r6, ip, asr #31 │ │ │ │ + rsbeq ip, r6, r8, asr r1 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -330188,21 +330188,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 38ab38 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ ldr r1, [pc, #48] @ 38ab50 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -330840,15 +330840,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 389604 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -331391,17 +331391,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 38bafc │ │ │ │ ldrheq pc, [r1], r0 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r1, ip, asr r0 @ │ │ │ │ addseq pc, r1, ip │ │ │ │ - @ instruction: 0x006f5898 │ │ │ │ - rsbeq sl, r6, r8, asr #6 │ │ │ │ - rsbeq r3, sl, r0, lsr sl │ │ │ │ + rsbeq r5, pc, r8, asr #17 │ │ │ │ + rsbeq sl, r6, r8, ror r3 │ │ │ │ + rsbeq r3, sl, r0, ror #20 │ │ │ │ umullseq lr, r1, r0, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -331447,17 +331447,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 38bfa4 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 38bf14 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 38bf94 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -331474,17 +331474,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 38bf90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38998c │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 38bf64 │ │ │ │ ldr r2, [pc, #292] @ 38c054 │ │ │ │ ldr r3, [pc, #272] @ 38c044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331533,42 +331533,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38c068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38be9c │ │ │ │ ldr r0, [pc, #60] @ 38c06c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38be9c │ │ │ │ @ instruction: 0x0091ecb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq lr, r1, r4, ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq lr, r1, r4, lsr ip │ │ │ │ addseq lr, r1, r4, ror #23 │ │ │ │ addseq lr, r1, r8, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r6, r4, ror #13 │ │ │ │ - rsbeq sl, r6, r0, lsl #14 │ │ │ │ + rsbeq sl, r6, r4, lsl r7 │ │ │ │ + rsbeq sl, r6, r0, lsr r7 │ │ │ │ │ │ │ │ 0038c070 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 38c084 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 389604 │ │ │ │ @@ -331638,15 +331638,15 @@ │ │ │ │ bne 38c124 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 38c124 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38c124 │ │ │ │ ldr r3, [pc, #1012] @ 38c59c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c1f4 │ │ │ │ @@ -331697,15 +331697,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 38c220 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388fe0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8a9f04 │ │ │ │ + bl 8a9f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38c168 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c168 │ │ │ │ cmp r3, #1 │ │ │ │ beq 38c434 │ │ │ │ @@ -331769,50 +331769,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 38c5c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c0e8 │ │ │ │ ldr r3, [pc, #496] @ 38c5c4 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38c0e8 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 9ba62c │ │ │ │ + bl 9ba65c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 38c4c8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 2488bc │ │ │ │ b 38c0e8 │ │ │ │ ldr r0, [pc, #420] @ 38c5c8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38c3c0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 389604 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -331834,22 +331834,22 @@ │ │ │ │ beq 38c558 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 38c5d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38c230 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 38c40c │ │ │ │ ldr r3, [pc, #220] @ 38c5b8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -331868,35 +331868,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 38c5d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38c40c │ │ │ │ ldr r0, [pc, #120] @ 38c5d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38c230 │ │ │ │ ldr r0, [pc, #104] @ 38c5dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38c40c │ │ │ │ addseq lr, r1, ip, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq lr, r1, r8, asr sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, r3, r4, ror #15 │ │ │ │ addseq lr, r1, r8, ror #19 │ │ │ │ @@ -331905,22 +331905,22 @@ │ │ │ │ addseq lr, r1, r8, lsl r9 │ │ │ │ addseq lr, r1, ip, asr #17 │ │ │ │ addseq lr, r1, r8, asr r8 │ │ │ │ @ instruction: 0x0091e7f8 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0066a39c │ │ │ │ + rsbeq sl, r6, ip, asr #7 │ │ │ │ muleq r0, r4, sl │ │ │ │ - rsbeq sl, r6, r8, ror #6 │ │ │ │ + @ instruction: 0x0066a398 │ │ │ │ @ instruction: 0x000016b8 │ │ │ │ - rsbeq sl, r6, r0, lsl #7 │ │ │ │ - rsbeq sl, r6, ip, ror #4 │ │ │ │ - rsbeq sl, r6, r4, lsl r3 │ │ │ │ - rsbeq sl, r6, ip, lsl #5 │ │ │ │ + strheq sl, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + @ instruction: 0x0066a29c │ │ │ │ + rsbeq sl, r6, r4, asr #6 │ │ │ │ + strheq sl, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 0038c5e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -331937,20 +331937,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 38c650 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r3, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 38c840 │ │ │ │ ldr r5, [pc, #468] @ 38c844 │ │ │ │ @@ -331961,23 +331961,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 38c72c │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 38c7bc │ │ │ │ @@ -331990,15 +331990,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332032,29 +332032,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 38c710 │ │ │ │ ldr r3, [pc, #156] @ 38c860 │ │ │ │ ldr lr, [pc, #156] @ 38c864 │ │ │ │ ldr r1, [pc, #156] @ 38c868 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -332065,30 +332065,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 38c710 │ │ │ │ - ldrdeq r8, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r8, r6, ip, ror #25 │ │ │ │ - rsbseq r4, sl, r0, asr #16 │ │ │ │ - rsbeq sl, r6, r4, lsl r2 │ │ │ │ - rsbeq sl, r6, ip, lsr #3 │ │ │ │ + rsbeq r8, r6, r4, lsl #26 │ │ │ │ + rsbeq r8, r6, ip, lsl sp │ │ │ │ + rsbseq r4, sl, r0, ror r8 │ │ │ │ + rsbeq sl, r6, r4, asr #4 │ │ │ │ + ldrdeq sl, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r4, sl, r0, asr r7 │ │ │ │ + rsbeq sl, r6, r8, lsl #3 │ │ │ │ + rsbeq sl, r6, r0, lsr r1 │ │ │ │ rsbseq r4, sl, r0, lsr #14 │ │ │ │ - rsbeq sl, r6, r8, asr r1 │ │ │ │ - rsbeq sl, r6, r0, lsl #2 │ │ │ │ - ldrsheq r4, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sl, r6, ip, ror #1 │ │ │ │ - rsbeq sl, r6, r4, asr #1 │ │ │ │ - @ instruction: 0x007a469c │ │ │ │ - ldrdeq sl, [r6], #-4 @ │ │ │ │ - rsbeq sl, r6, ip, ror r0 │ │ │ │ + rsbeq sl, r6, ip, lsl r1 │ │ │ │ + strdeq sl, [r6], #-4 @ │ │ │ │ + rsbseq r4, sl, ip, asr #13 │ │ │ │ + rsbeq sl, r6, r4, lsl #2 │ │ │ │ + rsbeq sl, r6, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 38c8fc │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -332099,32 +332099,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 38c908 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 75635c │ │ │ │ + bl 75638c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75704c │ │ │ │ + bl 75707c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbeq sl, r6, r0, ror r0 │ │ │ │ - rsbseq sl, r5, r0, lsr #26 │ │ │ │ + rsbeq sl, r6, r0, lsr #1 │ │ │ │ + rsbseq sl, r5, r0, asr sp │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 38c9b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -332133,25 +332133,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 38c9b8 │ │ │ │ ldr r1, [pc, #128] @ 38c9bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #108] @ 38c9c0 │ │ │ │ ldr r1, [pc, #108] @ 38c9c4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #76] @ 38c9c8 │ │ │ │ ldr ip, [pc, #76] @ 38c9cc │ │ │ │ ldr r3, [pc, #76] @ 38c9d0 │ │ │ │ ldr r1, [pc, #76] @ 38c9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -332159,23 +332159,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x007a4598 │ │ │ │ - rsbeq fp, r4, ip, lsl #29 │ │ │ │ - rsbeq r9, lr, ip, lsr r4 │ │ │ │ - strdeq r8, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r8, r6, r8, lsl #20 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r4, sl, r8, asr #11 │ │ │ │ + strheq fp, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r9, lr, ip, ror #8 │ │ │ │ + rsbeq r8, r6, r0, lsr #20 │ │ │ │ + rsbeq r8, r6, r8, lsr sl │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - rsbseq ip, r0, r8, lsl r9 │ │ │ │ - @ instruction: 0x00669f98 │ │ │ │ + rsbseq ip, r0, r8, asr #18 │ │ │ │ + rsbeq r9, r6, r8, asr #31 │ │ │ │ addeq ip, pc, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38ca38 │ │ │ │ mov r4, r1 │ │ │ │ @@ -332185,40 +332185,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 97978c │ │ │ │ - ldrheq r4, [sl], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r8, r6, r0, ror #18 │ │ │ │ - rsbeq r8, r6, r0, asr #18 │ │ │ │ + b 9797bc │ │ │ │ + rsbseq r4, sl, ip, ror #9 │ │ │ │ + @ instruction: 0x00668990 │ │ │ │ + rsbeq r8, r6, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38cac0 │ │ │ │ ldr r2, [pc, #100] @ 38cac4 │ │ │ │ ldr r1, [pc, #100] @ 38cac8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #68] @ 38cacc │ │ │ │ ldr r1, [pc, #68] @ 38cad0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -332226,21 +332226,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq r4, sl, ip, asr r4 │ │ │ │ - rsbeq fp, r4, r4, asr sp │ │ │ │ - rsbeq r9, lr, r8, lsl #6 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r4, sl, ip, lsl #9 │ │ │ │ + rsbeq fp, r4, r4, lsl #27 │ │ │ │ + rsbeq r9, lr, r8, lsr r3 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ addeq ip, pc, ip, lsl #29 │ │ │ │ - rsbeq r8, r6, r8, lsl #17 │ │ │ │ + strheq r8, [r6], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 38cb84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -332248,25 +332248,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 38cb88 │ │ │ │ ldr r1, [pc, #132] @ 38cb8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #112] @ 38cb90 │ │ │ │ ldr r1, [pc, #112] @ 38cb94 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #80] @ 38cb98 │ │ │ │ ldr r1, [pc, #80] @ 38cb9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 38cba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -332275,24 +332275,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 38cba4 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq r4, sl, ip, asr #7 │ │ │ │ - rsbeq fp, r4, r0, asr #25 │ │ │ │ - rsbeq r9, lr, r0, ror r2 │ │ │ │ - rsbeq r8, r6, r4, lsr #16 │ │ │ │ - rsbeq r8, r6, ip, lsr r8 │ │ │ │ + b 74c2e8 │ │ │ │ + ldrsheq r4, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ + strdeq fp, [r4], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r9, lr, r0, lsr #5 │ │ │ │ + rsbeq r8, r6, r4, asr r8 │ │ │ │ + rsbeq r8, r6, ip, ror #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq ip, pc, r8, asr #27 │ │ │ │ - rsbseq ip, r0, ip, asr #14 │ │ │ │ - rsbeq r9, r6, ip, asr #27 │ │ │ │ + rsbseq ip, r0, ip, ror r7 │ │ │ │ + strdeq r9, [r6], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 38ccdc │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -332308,24 +332308,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97978c │ │ │ │ + bl 9797bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38cc74 │ │ │ │ ldr r2, [pc, #180] @ 38ccf0 │ │ │ │ ldr r3, [pc, #164] @ 38cce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -332343,15 +332343,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 536288 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 38cc98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 38cc34 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 38cc8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332362,22 +332362,22 @@ │ │ │ │ bl 536488 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 38cc8c │ │ │ │ ldr r2, [pc, #36] @ 38ccf8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 38ccbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r4, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r4, sl, ip, lsr #6 │ │ │ │ addseq sp, r1, r4, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, r6, ip, ror r7 │ │ │ │ - rsbeq r8, r6, ip, asr r7 │ │ │ │ + rsbeq r8, r6, ip, lsr #15 │ │ │ │ + rsbeq r8, r6, ip, lsl #15 │ │ │ │ @ instruction: 0x0091ded8 │ │ │ │ - @ instruction: 0x00669c94 │ │ │ │ - rsbeq r9, r6, r4, lsl #25 │ │ │ │ + rsbeq r9, r6, r4, asr #25 │ │ │ │ + strheq r9, [r6], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 0038ccfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -332443,33 +332443,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9adc68 │ │ │ │ + bl 9adc98 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 80ff58 │ │ │ │ + bl 80ff88 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 810d58 │ │ │ │ + bl 810d88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38cd30 │ │ │ │ ldr r3, [pc, #396] @ 38d000 │ │ │ │ ldr r1, [pc, #396] @ 38d004 │ │ │ │ ldr r0, [pc, #396] @ 38d008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -332519,15 +332519,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332538,15 +332538,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -332562,85 +332562,85 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 38ced4 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 24b034 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 38cec8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrheq r4, [sl], #-12 @ │ │ │ │ - rsbeq r9, r6, r0, ror #22 │ │ │ │ + rsbseq r4, sl, ip, ror #1 │ │ │ │ + @ instruction: 0x00669b90 │ │ │ │ + rsbeq r9, r6, ip, asr #21 │ │ │ │ + rsbseq r4, sl, r4, ror r0 │ │ │ │ + rsbeq r9, r6, r4, asr sl │ │ │ │ + rsbeq r5, r5, ip, lsl #5 │ │ │ │ @ instruction: 0x00669a9c │ │ │ │ - rsbseq r4, sl, r4, asr #32 │ │ │ │ - rsbeq r9, r6, r4, lsr #20 │ │ │ │ - rsbeq r5, r5, ip, asr r2 │ │ │ │ - rsbeq r9, r6, ip, ror #20 │ │ │ │ - rsbeq r9, r6, r8, asr #20 │ │ │ │ - rsbseq r3, sl, ip, lsl #31 │ │ │ │ - rsbeq r9, r6, r4, asr #20 │ │ │ │ - rsbeq r9, r6, ip, ror #18 │ │ │ │ - rsbseq r3, sl, r0, asr #30 │ │ │ │ - rsbeq r9, r6, r0, lsr #20 │ │ │ │ - rsbeq r9, r6, r0, lsr #18 │ │ │ │ - @ instruction: 0x00669990 │ │ │ │ - rsbeq r9, r6, ip, lsl #19 │ │ │ │ + rsbeq r9, r6, r8, ror sl │ │ │ │ + ldrheq r3, [sl], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r9, r6, r4, ror sl │ │ │ │ + @ instruction: 0x0066999c │ │ │ │ + rsbseq r3, sl, r0, ror pc │ │ │ │ + rsbeq r9, r6, r0, asr sl │ │ │ │ + rsbeq r9, r6, r0, asr r9 │ │ │ │ + rsbeq r9, r6, r0, asr #19 │ │ │ │ + strheq r9, [r6], #-156 @ 0xffffff64 @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 38ccfc │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 38ccfc │ │ │ │ ldr r0, [pc, #4] @ 38d058 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r3, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38d0fc │ │ │ │ ldr r2, [pc, #136] @ 38d100 │ │ │ │ ldr r1, [pc, #136] @ 38d104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #108] @ 38d108 │ │ │ │ ldr r3, [pc, #108] @ 38d10c │ │ │ │ ldr r1, [pc, #108] @ 38d110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #80] @ 38d114 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r3, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq fp, r4, r0, asr #14 │ │ │ │ - strdeq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r3, sl, ip, ror #29 │ │ │ │ + rsbeq fp, r4, r0, ror r7 │ │ │ │ + rsbeq r8, lr, r4, lsr #26 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - strdeq r9, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r6, r4, lsr #18 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ umulleq sp, pc, r4, r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 38d22c │ │ │ │ @@ -332650,25 +332650,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 38d230 │ │ │ │ ldr r1, [pc, #236] @ 38d234 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #216] @ 38d238 │ │ │ │ ldr r1, [pc, #216] @ 38d23c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [pc, #172] @ 38d240 │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, r0, #104 @ 0x68 │ │ │ │ @@ -332689,37 +332689,37 @@ │ │ │ │ ldr r2, [pc, #104] @ 38d244 │ │ │ │ ldr r1, [pc, #104] @ 38d248 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #80] @ 38d24c │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ bl 5875dc │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 388e64 │ │ │ │ - rsbseq r3, sl, r8, lsl #28 │ │ │ │ - rsbeq r8, r5, r8, lsl #12 │ │ │ │ - rsbeq r8, r5, r8, lsr #11 │ │ │ │ - rsbeq r9, r6, r4, lsl #17 │ │ │ │ - @ instruction: 0x00669898 │ │ │ │ + rsbseq r3, sl, r8, lsr lr │ │ │ │ + rsbeq r8, r5, r8, lsr r6 │ │ │ │ + ldrdeq r8, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ + strheq r9, [r6], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r9, r6, r8, asr #17 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - rsbeq r9, r6, r8, lsr #16 │ │ │ │ - rsbeq r9, r6, r0, lsr r8 │ │ │ │ + rsbeq r9, r6, r8, asr r8 │ │ │ │ + rsbeq r9, r6, r0, ror #16 │ │ │ │ addeq fp, r3, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38d29c │ │ │ │ ldr r2, [pc, #52] @ 38d2a0 │ │ │ │ @@ -332727,22 +332727,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388964 │ │ │ │ - rsbseq r3, sl, ip, asr #25 │ │ │ │ - rsbeq r9, r6, ip, ror #14 │ │ │ │ - rsbeq r9, r6, r0, lsl #15 │ │ │ │ + ldrsheq r3, [sl], #-204 @ 0xffffff34 @ │ │ │ │ + @ instruction: 0x0066979c │ │ │ │ + strheq r9, [r6], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 0038d2a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ 38d3e4 │ │ │ │ @@ -332763,44 +332763,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr fp, [pc, #236] @ 38d3f4 │ │ │ │ add r4, r4, #28 │ │ │ │ add fp, pc, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #220] @ 38d3f8 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #204] @ 38d3fc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #188] @ 38d400 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [pc, #172] @ 38d404 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a55a0 │ │ │ │ ldr r2, [pc, #148] @ 38d408 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 38d3a8 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ @@ -332816,24 +332816,24 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, r6, ip, lsr r7 │ │ │ │ - rsbseq r3, sl, r4, asr ip │ │ │ │ - ldrdeq fp, [r4], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r8, lr, r8, lsl #21 │ │ │ │ + rsbeq r9, r6, ip, ror #14 │ │ │ │ + rsbseq r3, sl, r4, lsl #25 │ │ │ │ + rsbeq fp, r4, r4, lsl #10 │ │ │ │ + strheq r8, [lr], #-168 @ 0xffffff58 @ │ │ │ │ addseq sp, r1, ip, lsl #16 │ │ │ │ - rsbeq r8, r5, r4, ror #7 │ │ │ │ - strdeq r9, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r9, r6, r0, lsl #17 │ │ │ │ + rsbeq r8, r5, r4, lsl r4 │ │ │ │ + rsbeq r9, r6, r0, lsr #14 │ │ │ │ + strheq r9, [r6], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r9, r6, ip, ror #12 │ │ │ │ + @ instruction: 0x0066969c │ │ │ │ │ │ │ │ 0038d40c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ 38d4e0 │ │ │ │ @@ -332882,15 +332882,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ addseq sp, r1, r4, ror #13 │ │ │ │ - rsbeq r9, r6, r4, asr r5 │ │ │ │ + rsbeq r9, r6, r4, lsl #11 │ │ │ │ andeq r3, r0, r4, lsr r9 │ │ │ │ @ instruction: 0x00003fb8 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -332905,15 +332905,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r3, #672] @ 0x2a0 │ │ │ │ - b 81241c │ │ │ │ + b 81244c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r8, [pc, #680] @ 38d808 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -332951,15 +332951,15 @@ │ │ │ │ lsl r1, r1, #9 │ │ │ │ adds sl, sl, lr │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ mov r0, r6 │ │ │ │ adc r6, r1, lr, asr #31 │ │ │ │ ldr r1, [pc, #540] @ 38d814 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #528] @ 38d818 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ asr r2, r2, #12 │ │ │ │ @@ -333033,17 +333033,17 @@ │ │ │ │ bl 388fe0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d6f0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ b 38d6f0 │ │ │ │ ldr ip, [pc, #200] @ 38d820 │ │ │ │ ldr r2, [r7, r9] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, fp │ │ │ │ ldr r4, [r2, #1916] @ 0x77c │ │ │ │ @@ -333059,17 +333059,17 @@ │ │ │ │ bl 53cea8 │ │ │ │ mov r0, r4 │ │ │ │ bl 386dcc │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 38d6f0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ b 38d6f0 │ │ │ │ ldr r3, [r7, r9] │ │ │ │ ldr ip, [pc, #96] @ 38d824 │ │ │ │ ldr r7, [r3, #1916] @ 0x77c │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [pc, #88] @ 38d828 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333084,25 +333084,25 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ bl 53cee0 │ │ │ │ str r0, [r7, #24] │ │ │ │ b 38d6c8 │ │ │ │ bl 24ac98 │ │ │ │ addseq sp, r1, r4, lsr #11 │ │ │ │ - rsbseq r3, sl, r8, lsl sl │ │ │ │ - strdeq fp, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, lr, r8, lsl #15 │ │ │ │ + rsbseq r3, sl, r8, asr #20 │ │ │ │ + rsbeq fp, r4, ip, lsr #4 │ │ │ │ + strheq r8, [lr], #-120 @ 0xffffff88 @ │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsr #15 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r4, r0, ip, asr #1 │ │ │ │ ldr r0, [pc, #4] @ 38d838 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq fp, r3, r4, lsr #19 │ │ │ │ ldr r2, [r1, #8] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, #1 │ │ │ │ str r3, [r1, #700] @ 0x2bc │ │ │ │ ldrne r3, [r1, #652] @ 0x28c │ │ │ │ ldreq r3, [r1, #692] @ 0x2b4 │ │ │ │ @@ -333122,27 +333122,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 38d920 │ │ │ │ ldr r1, [pc, #112] @ 38d924 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #92] @ 38d928 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r2, [pc, #76] @ 38d92c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -333150,17 +333150,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, sl, r4, asr r7 │ │ │ │ - rsbeq sl, r4, ip, lsr #30 │ │ │ │ - rsbeq r8, lr, r0, ror #9 │ │ │ │ + rsbseq r3, sl, r4, lsl #15 │ │ │ │ + rsbeq sl, r4, ip, asr pc │ │ │ │ + rsbeq r8, lr, r0, lsl r5 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ addeq ip, pc, r4, asr #19 │ │ │ │ strdeq fp, [r3], r4 │ │ │ │ lsr r1, r2, #4 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ ldr r3, [pc, #264] @ 38da48 │ │ │ │ @@ -333227,15 +333227,15 @@ │ │ │ │ bxne lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 3839a0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ b 382a84 │ │ │ │ - rsbseq r3, sl, r8, lsr r6 │ │ │ │ + rsbseq r3, sl, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr r1, r2, #4 │ │ │ │ ldr r2, [pc, #204] @ 38db34 │ │ │ │ orr r1, r1, r3, lsl #28 │ │ │ │ @@ -333286,51 +333286,51 @@ │ │ │ │ bl 383c18 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ b 38daa0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ bl 383c18 │ │ │ │ b 38daa0 │ │ │ │ - rsbseq r3, sl, r1, asr #10 │ │ │ │ + rsbseq r3, sl, r1, ror r5 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, #-2147483648 @ 0x80000000 │ │ │ │ subs r1, r2, #0 │ │ │ │ lsr ip, ip, r3 │ │ │ │ ldr r2, [r0, #3000] @ 0xbb8 │ │ │ │ orrne r2, r2, ip │ │ │ │ biceq r2, r2, ip │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #3000] @ 0xbb8 │ │ │ │ beq 38db68 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38dbbc │ │ │ │ ldr r2, [pc, #52] @ 38dbc0 │ │ │ │ ldr r1, [pc, #52] @ 38dbc4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388964 │ │ │ │ - rsbseq r3, sl, r0, asr r4 │ │ │ │ - @ instruction: 0x00668e98 │ │ │ │ - strheq r8, [r6], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r3, sl, r0, lsl #9 │ │ │ │ + rsbeq r8, r6, r8, asr #29 │ │ │ │ + rsbeq r8, r6, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 38dc5c │ │ │ │ ldr r2, [pc, #124] @ 38dc60 │ │ │ │ ldr r1, [pc, #124] @ 38dc64 │ │ │ │ @@ -333338,15 +333338,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3245cc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 388ec8 │ │ │ │ @@ -333360,17 +333360,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r3, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r8, r6, r0, asr #28 │ │ │ │ - rsbeq r8, r6, r4, asr lr │ │ │ │ + rsbseq r3, sl, r8, lsr #8 │ │ │ │ + rsbeq r8, r6, r0, ror lr │ │ │ │ + rsbeq r8, r6, r4, lsl #29 │ │ │ │ addeq fp, r3, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #384] @ 38de04 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -333379,15 +333379,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #368] @ 38de08 │ │ │ │ ldr r1, [pc, #368] @ 38de0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #348] @ 38de10 │ │ │ │ ldr r1, [pc, #348] @ 38de14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ ldr sl, [pc, #336] @ 38de18 │ │ │ │ ldr r9, [pc, #336] @ 38de1c │ │ │ │ @@ -333396,24 +333396,24 @@ │ │ │ │ mov fp, #0 │ │ │ │ ldr r8, [pc, #324] @ 38de20 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #264] @ 38de24 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #936 @ 0x3a8 │ │ │ │ bl 381ee8 │ │ │ │ @@ -333424,15 +333424,15 @@ │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3390b0 │ │ │ │ add r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r7 │ │ │ │ bl 338fb0 │ │ │ │ @@ -333440,15 +333440,15 @@ │ │ │ │ add r1, r4, #764 @ 0x2fc │ │ │ │ bl 338fb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #136] @ 38de30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3243c0 │ │ │ │ ldr r0, [pc, #124] @ 38de34 │ │ │ │ mov ip, #0 │ │ │ │ ldr r2, [pc, #120] @ 38de38 │ │ │ │ @@ -333457,38 +333457,38 @@ │ │ │ │ add r3, r4, #2976 @ 0xba0 │ │ │ │ ldr ip, [r8, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 758288 │ │ │ │ + bl 7582b8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r3, sl, r8, asr r3 │ │ │ │ - @ instruction: 0x0065b690 │ │ │ │ - rsbeq fp, r5, r0, lsr #13 │ │ │ │ - rsbeq r8, r6, ip, ror sp │ │ │ │ - @ instruction: 0x00668d98 │ │ │ │ - strdeq sl, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r8, [lr], #-0 @ │ │ │ │ + rsbseq r3, sl, r8, lsl #7 │ │ │ │ + rsbeq fp, r5, r0, asr #13 │ │ │ │ + ldrdeq fp, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r8, r6, ip, lsr #27 │ │ │ │ + rsbeq r8, r6, r8, asr #27 │ │ │ │ + rsbeq sl, r4, ip, lsr #22 │ │ │ │ + rsbeq r8, lr, r0, ror #1 │ │ │ │ addseq ip, r1, ip, lsr lr │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ umulleq fp, r3, ip, r4 │ │ │ │ - rsbeq r8, r6, r0, lsr #26 │ │ │ │ + rsbeq r8, r6, r0, asr sp │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - @ instruction: 0x00668c9c │ │ │ │ - @ instruction: 0x00668c9c │ │ │ │ + rsbeq r8, r6, ip, asr #25 │ │ │ │ + rsbeq r8, r6, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r7, [pc, #648] @ 38e0e4 │ │ │ │ ldrb r4, [r6, #2856] @ 0xb28 │ │ │ │ @@ -333527,15 +333527,15 @@ │ │ │ │ ldr r2, [pc, #520] @ 38e0ec │ │ │ │ ldr r1, [pc, #520] @ 38e0f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r3, [pc, #492] @ 38e0f4 │ │ │ │ cmp ip, #0 │ │ │ │ add r2, ip, #4080 @ 0xff0 │ │ │ │ add r2, r2, #15 │ │ │ │ movge r2, ip │ │ │ │ add fp, r4, #792 @ 0x318 │ │ │ │ @@ -333587,34 +333587,34 @@ │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cea8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3895c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2992] @ 0xbb0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ebc │ │ │ │ + bl 808eec │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 386d38 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ add r0, r4, #792 @ 0x318 │ │ │ │ bl 53cea8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 38c070 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 808ec4 │ │ │ │ + bl 808ef4 │ │ │ │ b 38dff4 │ │ │ │ cmp r8, r3 │ │ │ │ movge r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov fp, #1 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ @@ -333626,15 +333626,15 @@ │ │ │ │ ldr r3, [r4, #840] @ 0x348 │ │ │ │ str r8, [r4, #784] @ 0x310 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ stm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr ip, [pc, #100] @ 38e0f4 │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add lr, sp, #72 @ 0x48 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r7, ip] │ │ │ │ @@ -333644,24 +333644,24 @@ │ │ │ │ str fp, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldm lr, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [r5, #16] │ │ │ │ bl 3895c0 │ │ │ │ strb r9, [r6, #2992] @ 0xbb0 │ │ │ │ b 38dfe4 │ │ │ │ addseq ip, r1, r8, lsr #25 │ │ │ │ - ldrsheq r3, [sl], #-8 @ │ │ │ │ - ldrdeq sl, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - @ instruction: 0x006e7e90 │ │ │ │ + rsbseq r3, sl, r8, lsr #2 │ │ │ │ + rsbeq sl, r4, ip, lsl #18 │ │ │ │ + rsbeq r7, lr, r0, asr #29 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -333677,37 +333677,37 @@ │ │ │ │ beq 38e190 │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38e180 │ │ │ │ cmp r3, #1 │ │ │ │ bne 38e16c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38d544 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ mov r3, #1 │ │ │ │ b 38e158 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 8143d4 │ │ │ │ + bl 814404 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r6, [sp] │ │ │ │ - bl 808ca0 │ │ │ │ + bl 808cd0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38de40 │ │ │ │ │ │ │ │ 0038e1c0 : │ │ │ │ @@ -333747,15 +333747,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #2988] @ 0xbac │ │ │ │ ldr r6, [r0, #756] @ 0x2f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 3245cc │ │ │ │ ldr ip, [pc, #76] @ 38e2b8 │ │ │ │ ldr r3, [pc, #76] @ 38e2bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ @@ -333768,17 +333768,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, sl, r4, lsr #27 │ │ │ │ - rsbeq sl, r4, r4, lsl #11 │ │ │ │ - rsbeq r7, lr, r4, lsr fp │ │ │ │ + ldrsbeq r2, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + strheq sl, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r7, lr, r4, ror #22 │ │ │ │ @ instruction: 0xfffff28c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -333905,40 +333905,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38e530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e41c │ │ │ │ ldr r0, [pc, #56] @ 38e534 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e41c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, ip, asr #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r1, r8, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0091c6d4 │ │ │ │ andeq r1, r0, ip, ror #13 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r6, ip, lsr #11 │ │ │ │ - rsbeq r8, r6, r8, asr #11 │ │ │ │ + ldrdeq r8, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #296] @ 38e678 │ │ │ │ ldr ip, [pc, #296] @ 38e67c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -333996,39 +333996,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r1 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38e698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e5a0 │ │ │ │ ldr r0, [pc, #52] @ 38e69c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e5a0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, r4, asr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r1, r4, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r1, ip, ror #10 │ │ │ │ andeq r5, r0, r8, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00668494 │ │ │ │ - strheq r8, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r8, r6, r4, asr #9 │ │ │ │ + rsbeq r8, r6, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #304] @ 38e7e8 │ │ │ │ ldr r1, [pc, #304] @ 38e7ec │ │ │ │ add ip, pc, ip │ │ │ │ @@ -334090,40 +334090,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 38e808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e6f0 │ │ │ │ ldr r0, [pc, #48] @ 38e80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38e6f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r1, ip, asr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r1, ip, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0091c3f0 │ │ │ │ andeq r4, r0, ip, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r6, r4, ror r3 │ │ │ │ - rsbeq r8, r6, r0, lsl #7 │ │ │ │ + rsbeq r8, r6, r4, lsr #7 │ │ │ │ + strheq r8, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ ldr r0, [pc, #4] @ 38e81c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq sl, r3, r0, lsl #21 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [sp, #12] │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #1 │ │ │ │ mov r1, r2 │ │ │ │ beq 38e864 │ │ │ │ @@ -334192,15 +334192,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r0 │ │ │ │ subs r1, r2, #0 │ │ │ │ ldrbne r2, [r3, #29] │ │ │ │ ldr r0, [r0, #400] @ 0x190 │ │ │ │ orrne r2, r2, #4 │ │ │ │ strbne r2, [r3, #29] │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ orrne r3, r3, #1 │ │ │ │ andeq r3, r3, #254 @ 0xfe │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strb r3, [r0, #29] │ │ │ │ @@ -334261,38 +334261,38 @@ │ │ │ │ ldr r1, [pc, #100] @ 38eab0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #72] @ 38eab4 │ │ │ │ ldr r1, [pc, #72] @ 38eab8 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #44] @ 38eabc │ │ │ │ add r1, r5, #6592 @ 0x19c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 324408 │ │ │ │ - ldrsbeq r2, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r8, r6, ip, asr #2 │ │ │ │ + rsbseq r2, sl, r0, lsl #12 │ │ │ │ + rsbeq r8, r6, ip, ror r1 │ │ │ │ + @ instruction: 0x00668190 │ │ │ │ + rsbeq r9, r4, r4, lsl #27 │ │ │ │ + rsbeq r7, lr, r8, lsr r3 │ │ │ │ rsbeq r8, r6, r0, ror #2 │ │ │ │ - rsbeq r9, r4, r4, asr sp │ │ │ │ - rsbeq r7, lr, r8, lsl #6 │ │ │ │ - rsbeq r8, r6, r0, lsr r1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ mov r1, #0 │ │ │ │ tst r3, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ @@ -334341,15 +334341,15 @@ │ │ │ │ add r3, r4, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #420] @ 0x1a4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #556] @ 38edd8 │ │ │ │ ldr r1, [pc, #556] @ 38eddc │ │ │ │ ldr ip, [r9, #652] @ 0x28c │ │ │ │ add r4, r4, #24 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -334359,15 +334359,15 @@ │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ lsr r4, ip, #3 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ add r4, r4, #1 │ │ │ │ add r8, sp, #52 @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r7, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 53cd98 │ │ │ │ add lr, r9, #816 @ 0x330 │ │ │ │ @@ -334392,30 +334392,30 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ add r6, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb r9, [sp, #80] @ 0x50 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r4, [pc, #300] @ 38ede0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ and r4, r4, r3 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #65536 @ 0x10000 │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -334480,19 +334480,19 @@ │ │ │ │ cmp r4, #0 │ │ │ │ ble 38edb0 │ │ │ │ b 38ecf0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b8cc │ │ │ │ @ instruction: 0x0091bfd0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r2, sl, r0, lsr #9 │ │ │ │ - rsbeq r6, r5, r8, asr #8 │ │ │ │ - rsbeq pc, r4, ip, ror #16 │ │ │ │ - rsbeq r9, r4, ip, lsl #24 │ │ │ │ - rsbeq r7, lr, r0, asr #3 │ │ │ │ + ldrsbeq r2, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r6, r5, r8, ror r4 │ │ │ │ + @ instruction: 0x0064f89c │ │ │ │ + rsbeq r9, r4, ip, lsr ip │ │ │ │ + strdeq r7, [lr], #-16 @ │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ @@ -334520,15 +334520,15 @@ │ │ │ │ ldr r2, [pc, #744] @ 38f140 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [fp, #420] @ 0x1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r4, #700] @ 0x2bc │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -334566,30 +334566,30 @@ │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [fp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [fp, #48] @ 0x30 │ │ │ │ ldr r3, [fp, #52] @ 0x34 │ │ │ │ sub r3, r3, r8 │ │ │ │ str r3, [fp, #52] @ 0x34 │ │ │ │ @@ -334610,15 +334610,15 @@ │ │ │ │ str r5, [sl] │ │ │ │ strb r9, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ add r6, sp, #92 @ 0x5c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -334627,15 +334627,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r5, sp, #100 @ 0x64 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [fp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #284] @ 38f144 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [fp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ands r2, r3, r2 │ │ │ │ @@ -334682,15 +334682,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl] │ │ │ │ strb r2, [sp, #88] @ 0x58 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ asr r1, r4, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, #0 │ │ │ │ @@ -334699,17 +334699,17 @@ │ │ │ │ b 38ef4c │ │ │ │ mov r0, #1 │ │ │ │ b 38f098 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b8cc │ │ │ │ addseq fp, r1, r4, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq r2, [sl], #-16 @ │ │ │ │ - rsbeq pc, r4, r8, lsr #11 │ │ │ │ - rsbeq r6, r5, r0, ror r1 │ │ │ │ + rsbseq r2, sl, r0, lsl #4 │ │ │ │ + ldrdeq pc, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r5, r0, lsr #3 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ addseq fp, r1, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ @@ -334755,15 +334755,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrb r1, [r2, #44] @ 0x2c │ │ │ │ str r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b 38f1a8 │ │ │ │ bl 24b8cc │ │ │ │ - rsbseq r1, sl, r4, lsl lr │ │ │ │ + rsbseq r1, sl, r4, asr #28 │ │ │ │ │ │ │ │ 0038f21c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #656] @ 38f4c4 │ │ │ │ @@ -334773,15 +334773,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #620] @ 38f4d0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq 38f340 │ │ │ │ @@ -334799,46 +334799,46 @@ │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f2cc │ │ │ │ add r5, r4, #3680 @ 0xe60 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702ea4 │ │ │ │ + bl 702ed4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cf0 │ │ │ │ + bl 702d20 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f2ec │ │ │ │ add r5, r4, #3728 @ 0xe90 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702ea4 │ │ │ │ + bl 702ed4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cf0 │ │ │ │ + bl 702d20 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #1624] @ 0x658 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f314 │ │ │ │ add r5, r4, #5696 @ 0x1640 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702ea4 │ │ │ │ + bl 702ed4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 702cf0 │ │ │ │ + bl 702d20 │ │ │ │ ldr r3, [r7, #1660] @ 0x67c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f280 │ │ │ │ add r4, r4, #5696 @ 0x1640 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702ea4 │ │ │ │ + bl 702ed4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702cf0 │ │ │ │ + b 702d20 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r2, #61] @ 0x3d │ │ │ │ ldr r3, [r4, #3696] @ 0xe70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38f474 │ │ │ │ ldr r3, [r4, #3732] @ 0xe94 │ │ │ │ @@ -334860,94 +334860,94 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b94 │ │ │ │ ldr r2, [pc, #276] @ 38f4dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 702d48 │ │ │ │ + b 702d78 │ │ │ │ ldr r3, [pc, #256] @ 38f4e0 │ │ │ │ add r8, r4, #5696 @ 0x1640 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #240] @ 38f4e4 │ │ │ │ add r8, r8, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #3760 @ 0xeb0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b94 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ b 38f374 │ │ │ │ ldr r3, [pc, #180] @ 38f4e8 │ │ │ │ ldr r2, [pc, #156] @ 38f4d4 │ │ │ │ add r7, r4, #3728 @ 0xe90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b94 │ │ │ │ ldr r2, [pc, #132] @ 38f4ec │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ b 38f364 │ │ │ │ ldr r3, [pc, #100] @ 38f4e0 │ │ │ │ add r7, r4, #3680 @ 0xe60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #96] @ 38f4f0 │ │ │ │ add r7, r7, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r4, #1744 @ 0x6d0 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b94 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ b 38f358 │ │ │ │ - ldrsbeq r1, [sl], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00655d90 │ │ │ │ - strheq pc, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r1, sl, r8, lsl #28 │ │ │ │ + rsbeq r5, r5, r0, asr #27 │ │ │ │ + rsbeq pc, r4, r4, ror #3 │ │ │ │ @ instruction: 0x0091b8b4 │ │ │ │ @ instruction: 0x00003fb8 │ │ │ │ - strdeq r7, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r7, r6, ip, lsr #12 │ │ │ │ andeq r0, r0, r6, ror r3 │ │ │ │ andeq r3, r0, r4, lsr r9 │ │ │ │ - rsbeq r7, r6, r0, lsr #11 │ │ │ │ - rsbeq r7, r6, ip, asr r5 │ │ │ │ + ldrdeq r7, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, r6, ip, lsl #11 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - rsbeq r7, r6, r4, lsl #10 │ │ │ │ + rsbeq r7, r6, r4, lsr r5 │ │ │ │ │ │ │ │ 0038f4f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #424] @ 38f6b4 │ │ │ │ @@ -335039,39 +335039,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 38f6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38f548 │ │ │ │ ldr r0, [pc, #52] @ 38f6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38f548 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b8cc │ │ │ │ addseq fp, r1, r8, lsl #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r1, r8, ror #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r1, r0, ror #10 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r6, r8, lsr r5 │ │ │ │ - rsbeq r7, r6, r4, asr r5 │ │ │ │ + rsbeq r7, r6, r8, ror #10 │ │ │ │ + rsbeq r7, r6, r4, lsl #11 │ │ │ │ │ │ │ │ 0038f6dc : │ │ │ │ ldrb r2, [r0, #29] │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ bic r3, r2, r3 │ │ │ │ and r1, r1, #96 @ 0x60 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -335103,15 +335103,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ @@ -335148,19 +335148,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, sl, r4, ror #17 │ │ │ │ + rsbseq r1, sl, r4, lsl r9 │ │ │ │ @ instruction: 0x0091b3d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r7, r6, r0, asr r4 │ │ │ │ - rsbeq r7, r6, r4, ror #8 │ │ │ │ + rsbeq r7, r6, r0, lsl #9 │ │ │ │ + @ instruction: 0x00667494 │ │ │ │ addseq fp, r1, r4, lsr r3 │ │ │ │ │ │ │ │ 0038f834 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335178,30 +335178,30 @@ │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #64] @ 38f8bc │ │ │ │ mov r6, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r1, #400] @ 0x190 │ │ │ │ mov r4, r1 │ │ │ │ - bl 75071c │ │ │ │ + bl 75074c │ │ │ │ str r0, [r5, #1924] @ 0x784 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ str r6, [r4, #420] @ 0x1a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r9, r3, r4, lsr sl │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ ldr r0, [pc, #4] @ 38f8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r9, r3, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #796] @ 38fc04 │ │ │ │ ldr r2, [pc, #796] @ 38fc08 │ │ │ │ @@ -335209,39 +335209,39 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #764] @ 38fc10 │ │ │ │ ldr r1, [pc, #764] @ 38fc14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #724] @ 38fc18 │ │ │ │ ldr r1, [pc, #724] @ 38fc1c │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, #1 │ │ │ │ add r7, r6, #7488 @ 0x1d40 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #680] @ 38fc20 │ │ │ │ ldr r3, [pc, #680] @ 38fc24 │ │ │ │ strb r5, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -335251,15 +335251,15 @@ │ │ │ │ add r7, r7, r0 │ │ │ │ strb r0, [r1, #12] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ @@ -335272,15 +335272,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ @@ -335291,15 +335291,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ @@ -335310,15 +335310,15 @@ │ │ │ │ strd r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ @@ -335327,15 +335327,15 @@ │ │ │ │ mov r8, #200 @ 0xc8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ @@ -335346,15 +335346,15 @@ │ │ │ │ ldr r2, [pc, #288] @ 38fc38 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #4 │ │ │ │ bl 43ff18 │ │ │ │ ldr r1, [pc, #240] @ 38fc3c │ │ │ │ add r4, sl, #1744 @ 0x6d0 │ │ │ │ @@ -335400,28 +335400,28 @@ │ │ │ │ mov r2, sl │ │ │ │ add r1, r1, #8 │ │ │ │ bl 38f834 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388e64 │ │ │ │ - rsbseq r1, sl, r4, lsl r8 │ │ │ │ - rsbeq r7, r6, r4, lsl #8 │ │ │ │ - rsbeq r7, r6, r4, lsl r4 │ │ │ │ - rsbeq r7, r6, ip, lsl #5 │ │ │ │ - rsbeq r7, r6, r0, lsr #5 │ │ │ │ - rsbeq r8, r4, r8, ror lr │ │ │ │ - rsbeq r6, lr, r8, lsr #8 │ │ │ │ - addeq r9, r3, r8, lsr #21 │ │ │ │ - @ instruction: 0x00667398 │ │ │ │ - rsbeq r7, r6, r4, lsr r3 │ │ │ │ - strdeq r7, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r1, sl, r4, asr #16 │ │ │ │ + rsbeq r7, r6, r4, lsr r4 │ │ │ │ + rsbeq r7, r6, r4, asr #8 │ │ │ │ strheq r7, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r7, r6, r0, lsl #5 │ │ │ │ - rsbeq r7, r6, r8, asr #4 │ │ │ │ + ldrdeq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r4, r8, lsr #29 │ │ │ │ + rsbeq r6, lr, r8, asr r4 │ │ │ │ + addeq r9, r3, r8, lsr #21 │ │ │ │ + rsbeq r7, r6, r8, asr #7 │ │ │ │ + rsbeq r7, r6, r4, ror #6 │ │ │ │ + rsbeq r7, r6, r8, lsr #6 │ │ │ │ + rsbeq r7, r6, ip, ror #5 │ │ │ │ + strheq r7, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r7, r6, r8, ror r2 │ │ │ │ muleq r0, ip, r5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335549,26 +335549,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 3900e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38fd80 │ │ │ │ sub r3, r4, #224 @ 0xe0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 38ff40 │ │ │ │ sub r3, r4, #256 @ 0x100 │ │ │ │ orrs r3, r3, r5 │ │ │ │ addeq r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -335698,32 +335698,32 @@ │ │ │ │ b 38ff14 │ │ │ │ ldr r0, [pc, #84] @ 3900f0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 38fd80 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, r8, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq sl, r1, r8, lr │ │ │ │ - rsbseq r1, sl, r8, lsr #7 │ │ │ │ + ldrsbeq r1, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, ip, lsl #27 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r6, [r6], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, r6, r8, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - rsbeq r6, r6, r8, lsl sp │ │ │ │ + rsbeq r6, r6, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #372] @ 390280 │ │ │ │ ldr r3, [pc, #372] @ 390284 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -335764,15 +335764,15 @@ │ │ │ │ add ip, ip, #28 │ │ │ │ orr r4, r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #220] @ 39029c │ │ │ │ ldr r3, [pc, #192] @ 390284 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ and r4, r4, #2048 @ 0x800 │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -335801,41 +335801,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3902ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39014c │ │ │ │ ldr r0, [pc, #60] @ 3902b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39014c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq sl, r1, r8, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r1, r4, ror #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r0, sl, r0, lsl #31 │ │ │ │ - rsbeq lr, r4, r8, asr r2 │ │ │ │ - rsbeq r4, r5, r4, lsr lr │ │ │ │ + ldrheq r0, [sl], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, r4, r8, lsl #5 │ │ │ │ + rsbeq r4, r5, r4, ror #28 │ │ │ │ addseq sl, r1, r4, asr r9 │ │ │ │ andeq r2, r0, ip, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00666b94 │ │ │ │ - strheq r6, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r6, r6, r4, asr #23 │ │ │ │ + rsbeq r6, r6, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1284] @ 3907d0 │ │ │ │ ldr r1, [pc, #1284] @ 3907d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -336080,24 +336080,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 390828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 390314 │ │ │ │ sub r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 39032c │ │ │ │ lsl r2, r8, #20 │ │ │ │ add r3, r6, #4096 @ 0x1000 │ │ │ │ lsr r2, r2, #20 │ │ │ │ @@ -336153,43 +336153,43 @@ │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 388964 │ │ │ │ ldr r0, [pc, #120] @ 390838 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 390314 │ │ │ │ addseq sl, r1, r8, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, r1, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, r1, r0, ror #15 │ │ │ │ addseq sl, r1, ip, asr r7 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r3, r0, sp, ror #29 │ │ │ │ - rsbseq r0, sl, r5, asr #24 │ │ │ │ + rsbseq r0, sl, r5, ror ip │ │ │ │ addseq sl, r1, r0, asr #13 │ │ │ │ addseq sl, r1, r8, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addseq sl, r1, ip, asr #12 │ │ │ │ addseq sl, r1, r4, lsl r6 │ │ │ │ @ instruction: 0x0091a5d8 │ │ │ │ addseq sl, r1, ip, lsl #11 │ │ │ │ addseq sl, r1, r8, asr #10 │ │ │ │ addseq sl, r1, r4, lsl r5 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r6, ip, lsl #15 │ │ │ │ + strheq r6, [r6], #-124 @ 0xffffff84 @ │ │ │ │ addseq sl, r1, r8, lsl r4 │ │ │ │ @ instruction: 0x0091a3d4 │ │ │ │ addseq sl, r1, ip, lsl #7 │ │ │ │ - ldrdeq r6, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r6, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 390910 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -336197,94 +336197,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 390914 │ │ │ │ ldr r1, [pc, #172] @ 390918 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #152] @ 39091c │ │ │ │ ldr r1, [pc, #152] @ 390920 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r1, #260 @ 0x104 │ │ │ │ ldr r3, [pc, #116] @ 390924 │ │ │ │ ldr r2, [pc, #116] @ 390928 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #108] @ 39092c │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #76] @ 390930 │ │ │ │ orr r3, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r0, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r7, r4, ip, asr pc │ │ │ │ - rsbeq r5, lr, ip, lsl #10 │ │ │ │ - rsbeq r4, r5, ip, asr #14 │ │ │ │ - rsbeq sp, r4, r4, ror fp │ │ │ │ + rsbseq r0, sl, r0, ror #17 │ │ │ │ + rsbeq r7, r4, ip, lsl #31 │ │ │ │ + rsbeq r5, lr, ip, lsr r5 │ │ │ │ + rsbeq r4, r5, ip, ror r7 │ │ │ │ + rsbeq sp, r4, r4, lsr #23 │ │ │ │ @ instruction: 0xfffff018 │ │ │ │ @ instruction: 0x31121095 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - rsbeq r6, r6, ip, ror #11 │ │ │ │ + rsbeq r6, r6, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 39099c │ │ │ │ ldr r2, [pc, #80] @ 3909a0 │ │ │ │ ldr r1, [pc, #80] @ 3909a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #52] @ 3909a8 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ str r6, [r5, #3568] @ 0xdf0 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 388964 │ │ │ │ add r0, r4, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #3580] @ 0xdfc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 388964 │ │ │ │ - ldrheq r0, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r6, r6, r4, lsr #7 │ │ │ │ - strheq r6, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r0, sl, r0, ror #15 │ │ │ │ + ldrdeq r6, [r6], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r6, r6, r4, ror #7 │ │ │ │ ldrvs r0, [r5, #-0] │ │ │ │ ldr r0, [pc, #4] @ 3909b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r8, r3, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1096] @ 390e1c │ │ │ │ ldr ip, [pc, #1096] @ 390e20 │ │ │ │ @@ -336299,29 +336299,29 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 390e2c │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #1044] @ 390e30 │ │ │ │ ldr r1, [pc, #1044] @ 390e34 │ │ │ │ add r6, r6, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ ldr r9, [pc, #1024] @ 390e38 │ │ │ │ mov sl, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r8, r4, #7104 @ 0x1bc0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ @@ -336341,15 +336341,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r7 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #876] @ 390e44 │ │ │ │ ldr r2, [pc, #876] @ 390e48 │ │ │ │ @@ -336363,15 +336363,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #796] @ 390e4c │ │ │ │ mov r2, r6 │ │ │ │ @@ -336383,15 +336383,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #2 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #720] @ 390e50 │ │ │ │ mov r2, r8 │ │ │ │ @@ -336401,29 +336401,29 @@ │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #3 │ │ │ │ bl 43ff18 │ │ │ │ ldr r2, [pc, #652] @ 390e54 │ │ │ │ add r8, r4, #6656 @ 0x1a00 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r3, [pc, #620] @ 390e58 │ │ │ │ ldr fp, [pc, #620] @ 390e5c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r4, #5760 @ 0x1680 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -336434,21 +336434,21 @@ │ │ │ │ mov r2, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #528] @ 390e60 │ │ │ │ mov r0, #4 │ │ │ │ ldr ip, [r9, r3] │ │ │ │ ldr r9, [pc, #520] @ 390e64 │ │ │ │ mov r1, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ @@ -336456,56 +336456,56 @@ │ │ │ │ mov r2, ip │ │ │ │ add r0, r0, #32 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, sl │ │ │ │ str r9, [sp] │ │ │ │ str ip, [sp, #20] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #6208 @ 0x1840 │ │ │ │ add fp, fp, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r0, r4, #6400 @ 0x1900 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #6272 @ 0x1880 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ add r9, r9, #8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #4 │ │ │ │ bl 43ff18 │ │ │ │ ldr r8, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 390e68 │ │ │ │ @@ -336558,33 +336558,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 390e18 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 388e64 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, sl, r0, ror r7 │ │ │ │ + rsbseq r0, sl, r0, lsr #15 │ │ │ │ addseq sl, r1, r8, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0066619c │ │ │ │ - strheq r6, [r6], #-16 @ │ │ │ │ - rsbeq r7, r4, r4, lsr #27 │ │ │ │ - rsbeq r5, lr, r4, asr r3 │ │ │ │ + rsbeq r6, r6, ip, asr #3 │ │ │ │ + rsbeq r6, r6, r0, ror #3 │ │ │ │ + ldrdeq r7, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r5, lr, r4, lsl #7 │ │ │ │ ldrsbeq sl, [r1], ip │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ - rsbeq r6, r6, r0, asr r4 │ │ │ │ - rsbeq r6, r6, r4, lsr #8 │ │ │ │ + rsbeq r6, r6, r0, lsl #9 │ │ │ │ + rsbeq r6, r6, r4, asr r4 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - rsbeq r6, r6, ip, asr #7 │ │ │ │ - @ instruction: 0x00666394 │ │ │ │ - rsbeq r6, r6, r8, asr r3 │ │ │ │ + strdeq r6, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r6, r6, r4, asr #7 │ │ │ │ + rsbeq r6, r6, r8, lsl #7 │ │ │ │ umulleq r8, r3, ip, r8 │ │ │ │ - rsbeq r6, r6, r0, asr #6 │ │ │ │ + rsbeq r6, r6, r0, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrdeq r5, [r6], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r6, r6, r4 │ │ │ │ andeq r0, r0, ip, lsr #14 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ addseq r9, r1, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336660,35 +336660,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 391084 │ │ │ │ ldr r1, [pc, #224] @ 391088 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #204] @ 39108c │ │ │ │ ldr r1, [pc, #204] @ 391090 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #184] @ 391094 │ │ │ │ ldr r8, [pc, #184] @ 391098 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #164] @ 39109c │ │ │ │ ldr r7, [pc, #164] @ 3910a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r0, [pc, #148] @ 3910a4 │ │ │ │ ldr r1, [pc, #148] @ 3910a8 │ │ │ │ ldr r2, [pc, #148] @ 3910ac │ │ │ │ ldr r3, [pc, #148] @ 3910b0 │ │ │ │ ldr r6, [r6, r8] │ │ │ │ ldr ip, [pc, #144] @ 3910b4 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -336711,19 +336711,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r0, sl, r0, asr #3 │ │ │ │ - rsbeq r7, r4, r0, lsr #16 │ │ │ │ - ldrdeq r4, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r4, r5, r0, lsl r0 │ │ │ │ - rsbeq sp, r4, r0, lsr r4 │ │ │ │ + ldrsheq r0, [sl], #-16 @ │ │ │ │ + rsbeq r7, r4, r0, asr r8 │ │ │ │ + rsbeq r4, lr, r0, lsl #28 │ │ │ │ + rsbeq r4, r5, r0, asr #32 │ │ │ │ + rsbeq sp, r4, r0, ror #8 │ │ │ │ addseq r9, r1, r8, lsr fp │ │ │ │ andeq r1, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, ror #12 │ │ │ │ ldrbeq r1, [r1, #-262]! @ 0xfffffefa │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @@ -336822,44 +336822,44 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3912ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391160 │ │ │ │ ldr r0, [pc, #60] @ 3912b0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391160 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r1, r4, lsl sl │ │ │ │ addseq r9, r1, r4, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r9, r1, ip, r9 │ │ │ │ addseq r9, r1, r4, ror #18 │ │ │ │ andeq r3, r0, r8, asr #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r6, ip, ror #25 │ │ │ │ - rsbeq r5, r6, r8, lsl sp │ │ │ │ + rsbeq r5, r6, ip, lsl sp │ │ │ │ + rsbeq r5, r6, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #396] @ 391458 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r6, r3 │ │ │ │ @@ -336930,51 +336930,51 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 391478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391320 │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r5 │ │ │ │ b 39137c │ │ │ │ ldrb r7, [r0, #28] │ │ │ │ mov r4, r3 │ │ │ │ mov r5, r7 │ │ │ │ b 39137c │ │ │ │ ldr r0, [pc, #56] @ 39147c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391320 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r9, r1, r0, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r9, r1, ip, lsr #16 │ │ │ │ addseq r9, r1, ip, ror #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r4, lsr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r5, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - strheq r5, [r6], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r5, r6, r0, ror #23 │ │ │ │ + rsbeq r5, r6, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #104] @ 391500 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -336984,69 +336984,69 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #14 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, r1, lsl #3] │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ andeq r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, r1, lsl #3] │ │ │ │ add r1, r4, #1648 @ 0x670 │ │ │ │ add r1, r1, #12 │ │ │ │ ldr r0, [r6, r1, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7504dc │ │ │ │ - rsbseq pc, r9, ip, lsr #25 │ │ │ │ - rsbeq ip, r4, r4, asr #30 │ │ │ │ - rsbeq r3, r5, r0, lsr #22 │ │ │ │ + b 75050c │ │ │ │ + ldrsbeq pc, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq ip, r4, r4, ror pc │ │ │ │ + rsbeq r3, r5, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 391594 │ │ │ │ ldr r2, [pc, #112] @ 391598 │ │ │ │ ldr r1, [pc, #112] @ 39159c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r0, #6656 @ 0x1a00 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ add r1, r4, #5824 @ 0x16c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #32 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ add r1, r4, #6400 @ 0x1900 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ - bl 70e7d4 │ │ │ │ + bl 70e804 │ │ │ │ add r1, r4, #6272 @ 0x1880 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 70e7d4 │ │ │ │ - rsbseq pc, r9, r4, lsr #24 │ │ │ │ - rsbeq r5, r6, r0, ror r6 │ │ │ │ - rsbeq r5, r6, ip, ror r6 │ │ │ │ + b 70e804 │ │ │ │ + rsbseq pc, r9, r4, asr ip @ │ │ │ │ + rsbeq r5, r6, r0, lsr #13 │ │ │ │ + rsbeq r5, r6, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #156] @ 391658 │ │ │ │ mov r5, r1 │ │ │ │ @@ -337056,15 +337056,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f57c │ │ │ │ cmp r5, #9 │ │ │ │ @@ -337085,17 +337085,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r9, r4, lsl #23 │ │ │ │ - rsbeq r5, r6, r4, ror #11 │ │ │ │ - ldrdeq r5, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrheq pc, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r5, r6, r4, lsl r6 │ │ │ │ + rsbeq r5, r6, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #484] @ 391860 │ │ │ │ ldr lr, [pc, #484] @ 391864 │ │ │ │ ldr ip, [pc, #484] @ 391868 │ │ │ │ @@ -337109,26 +337109,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #432] @ 391874 │ │ │ │ ldr r1, [pc, #432] @ 391878 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #512 @ 0x200 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, #4 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 388964 │ │ │ │ add r0, r5, #3760 @ 0xeb0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 388964 │ │ │ │ @@ -337215,21 +337215,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r9, r8, asr #21 │ │ │ │ + ldrsheq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ umullseq r9, r1, r0, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r6, r4, lsl #10 │ │ │ │ - rsbeq r5, r6, r8, lsl r5 │ │ │ │ - rsbeq r3, r5, ip, lsl #18 │ │ │ │ - rsbeq ip, r4, r4, lsr sp │ │ │ │ + rsbeq r5, r6, r4, lsr r5 │ │ │ │ + rsbeq r5, r6, r8, asr #10 │ │ │ │ + rsbeq r3, r5, ip, lsr r9 │ │ │ │ + rsbeq ip, r4, r4, ror #26 │ │ │ │ beq 5d3084 │ │ │ │ sbceq r0, r0, r8, rrx │ │ │ │ stmiage r8!, {r3, r5, r7, fp, sp, pc} │ │ │ │ streq r0, [r7, -r7, lsl #14] │ │ │ │ andeq r0, r2, r1 │ │ │ │ @ instruction: 0x009192f0 │ │ │ │ mov r1, #1 │ │ │ │ @@ -337430,19 +337430,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 391bc8 │ │ │ │ ldr r0, [pc, #32] @ 391bcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r9, r4, ror r7 @ │ │ │ │ - rsbseq pc, r9, r4, ror #12 │ │ │ │ - ldrsheq pc, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, r6, r8, lsl #9 │ │ │ │ - @ instruction: 0x00665494 │ │ │ │ + rsbseq pc, r9, r4, lsr #15 │ │ │ │ + @ instruction: 0x0079f694 │ │ │ │ + rsbseq pc, r9, r8, lsr #12 │ │ │ │ + strheq r5, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r5, r6, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 391d64 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -337523,37 +337523,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 391d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391c84 │ │ │ │ ldr r0, [pc, #48] @ 391d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 391c84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, ip, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r1, r0, ror #29 │ │ │ │ addseq r8, r1, r8, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r6, r8, lsl r3 │ │ │ │ - rsbeq r5, r6, r4, lsr r3 │ │ │ │ + rsbeq r5, r6, r8, asr #6 │ │ │ │ + rsbeq r5, r6, r4, ror #6 │ │ │ │ │ │ │ │ 00391d8c : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -337569,51 +337569,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 391e04 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 391de8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [pc, #96] @ 391e74 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 391e44 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b22a8 │ │ │ │ + b 9b22d8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #36] @ 391e78 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 391e2c │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -337989,21 +337989,21 @@ │ │ │ │ beq 392524 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 392588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3922c8 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 3924cc │ │ │ │ cmp r1, #0 │ │ │ │ blt 392364 │ │ │ │ @@ -338044,15 +338044,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 392364 │ │ │ │ ldr r0, [pc, #96] @ 39258c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3922c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ ldr r3, [pc, #76] @ 392590 │ │ │ │ ldr r1, [pc, #76] @ 392594 │ │ │ │ ldr r0, [pc, #76] @ 392598 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -338060,26 +338060,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009188b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq r8, r1, ip, r8 │ │ │ │ - rsbseq lr, r9, r0, asr #29 │ │ │ │ - rsbseq lr, r9, ip, ror lr │ │ │ │ + ldrsheq lr, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, r9, ip, lsr #29 │ │ │ │ addseq r8, r1, r8, ror r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r6, r4, asr #24 │ │ │ │ - strheq r4, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq lr, r9, r8, asr ip │ │ │ │ - rsbeq r4, r6, r4, ror #21 │ │ │ │ - rsbeq r4, r6, r8, lsr #23 │ │ │ │ + rsbeq r4, r6, r4, ror ip │ │ │ │ + rsbeq r4, r6, r0, ror #23 │ │ │ │ + rsbseq lr, r9, r8, lsl #25 │ │ │ │ + rsbeq r4, r6, r4, lsl fp │ │ │ │ + ldrdeq r4, [r6], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 003925a0 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt 3925c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -338141,15 +338141,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -338175,15 +338175,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -338247,34 +338247,34 @@ │ │ │ │ ldr r1, [pc, #88] @ 39287c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #60] @ 392880 │ │ │ │ ldr r3, [pc, #60] @ 392884 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq lr, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x00645f9c │ │ │ │ - rsbeq r3, lr, r0, asr r5 │ │ │ │ + rsbseq lr, r9, r8, lsl #22 │ │ │ │ + rsbeq r5, r4, ip, asr #31 │ │ │ │ + rsbeq r3, lr, r0, lsl #11 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - @ instruction: 0x00664998 │ │ │ │ + rsbeq r4, r6, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 392934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -338282,25 +338282,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #132] @ 392938 │ │ │ │ ldr r2, [pc, #132] @ 39293c │ │ │ │ ldr r3, [pc, #132] @ 392940 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #116] @ 392944 │ │ │ │ ldr r1, [pc, #116] @ 392948 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #84] @ 39294c │ │ │ │ ldr r2, [pc, #84] @ 392950 │ │ │ │ ldr r3, [pc, #84] @ 392954 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #64] @ 0x40 │ │ │ │ @@ -338310,20 +338310,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, ip, asr sl │ │ │ │ - rsbeq r6, r6, ip, asr fp │ │ │ │ - rsbeq r5, r4, ip, lsl #30 │ │ │ │ + rsbseq lr, r9, ip, lsl #21 │ │ │ │ + rsbeq r6, r6, ip, lsl #23 │ │ │ │ + rsbeq r5, r4, ip, lsr pc │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r5, r4, ip, lsl #30 │ │ │ │ - rsbeq r5, r4, r4, lsr #30 │ │ │ │ + rsbeq r5, r4, ip, lsr pc │ │ │ │ + rsbeq r5, r4, r4, asr pc │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ andeq r0, r0, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338339,34 +338339,34 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3929f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #420] @ 392b58 │ │ │ │ ldr r3, [pc, #408] @ 392b50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 392b48 │ │ │ │ ldr r2, [pc, #388] @ 392b5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #352] @ 392b60 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 392aa4 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ ldr r0, [r4, #164] @ 0xa4 │ │ │ │ @@ -338393,22 +338393,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 392b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3929a0 │ │ │ │ ldr r3, [pc, #200] @ 392b74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 392a0c │ │ │ │ ldr r3, [pc, #168] @ 392b68 │ │ │ │ @@ -338424,59 +338424,59 @@ │ │ │ │ beq 392b34 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 392b78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 392a0c │ │ │ │ ldr r0, [pc, #84] @ 392b7c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3929a0 │ │ │ │ ldr r0, [pc, #68] @ 392b80 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 392a0c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r1, r4, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r8, r1, ip, lsl #3 │ │ │ │ addseq r8, r1, r0, ror #2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r4, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r4, r6, r0, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - rsbeq r4, r6, r0, ror #13 │ │ │ │ - strheq r4, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r4, r6, r8, lsl #14 │ │ │ │ + rsbeq r4, r6, r0, lsl r7 │ │ │ │ + rsbeq r4, r6, ip, ror #15 │ │ │ │ + rsbeq r4, r6, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 392bb0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r6, r3, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #164] @ 392c70 │ │ │ │ ldr r2, [pc, #164] @ 392c74 │ │ │ │ @@ -338484,28 +338484,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr ip, [pc, #116] @ 392c7c │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r4, ip} │ │ │ │ ldr r3, [pc, #104] @ 392c80 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r2, [pc, #88] @ 392c84 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5, #148] @ 0x94 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338517,17 +338517,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r9, ip, lsr #14 │ │ │ │ - rsbeq r4, r6, r4, asr r7 │ │ │ │ - strdeq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, r9, ip, asr r7 │ │ │ │ + rsbeq r4, r6, r4, lsl #15 │ │ │ │ + rsbeq r4, r6, ip, lsr #12 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ umulleq r6, r3, r4, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -338549,20 +338549,20 @@ │ │ │ │ add r9, r9, #56 @ 0x38 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r7 │ │ │ │ ldr r5, [r8, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str r9, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [r4, #132] @ 0x84 │ │ │ │ ldrne r1, [r5, #96] @ 0x60 │ │ │ │ @@ -338588,20 +338588,20 @@ │ │ │ │ b 392d80 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r6, r3 │ │ │ │ bge 392df4 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r6, r6, #1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r8, #96] @ 0x60 │ │ │ │ cmp r5, r3 │ │ │ │ bne 392d74 │ │ │ │ ldr r6, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -338626,81 +338626,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #1 │ │ │ │ b 392dfc │ │ │ │ - rsbseq lr, r9, r0, lsr r6 │ │ │ │ - rsbeq r4, r6, ip, asr r6 │ │ │ │ - rsbeq r4, r6, r4, ror r6 │ │ │ │ - @ instruction: 0x0079e59c │ │ │ │ - rsbeq r4, r6, ip, asr #11 │ │ │ │ - rsbeq r4, r6, r4, ror #11 │ │ │ │ + rsbseq lr, r9, r0, ror #12 │ │ │ │ + rsbeq r4, r6, ip, lsl #13 │ │ │ │ + rsbeq r4, r6, r4, lsr #13 │ │ │ │ + rsbseq lr, r9, ip, asr #11 │ │ │ │ + strdeq r4, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r4, r6, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 392eb0 │ │ │ │ ldr r2, [pc, #92] @ 392eb4 │ │ │ │ ldr r1, [pc, #92] @ 392eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ strh r2, [r0, #156] @ 0x9c │ │ │ │ strb r3, [r0, #154] @ 0x9a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq lr, r9, r4, lsr #9 │ │ │ │ - ldrdeq r4, [r6], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r6, r8, ror r3 │ │ │ │ + ldrsbeq lr, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r4, r6, r0, lsl #10 │ │ │ │ + rsbeq r4, r6, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 392f24 │ │ │ │ ldr r2, [pc, #80] @ 392f28 │ │ │ │ ldr r1, [pc, #80] @ 392f2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r1, [pc, #36] @ 392f30 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 5878c8 │ │ │ │ - rsbseq lr, r9, r4, lsr #8 │ │ │ │ - rsbeq r4, r6, r0, asr r4 │ │ │ │ - strdeq r4, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq lr, r9, r4, asr r4 │ │ │ │ + rsbeq r4, r6, r0, lsl #9 │ │ │ │ + rsbeq r4, r6, r8, lsr #6 │ │ │ │ @ instruction: 0x008366b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ 392fd8 │ │ │ │ ldr r5, [pc, #140] @ 392fdc │ │ │ │ @@ -338710,43 +338710,43 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #80 @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74db80 │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r1, [pc, #84] @ 392fe4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ addle r2, r3, #1 │ │ │ │ addle r3, r0, r3, lsl #2 │ │ │ │ strle r2, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r3, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq lr, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r4, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r4, r6, ip, ror #7 │ │ │ │ - rsbeq r4, r6, r0, asr r2 │ │ │ │ + rsbseq lr, r9, r0, ror #7 │ │ │ │ + rsbeq r4, r6, ip, lsl #8 │ │ │ │ + rsbeq r4, r6, ip, lsl r4 │ │ │ │ + rsbeq r4, r6, r0, lsl #5 │ │ │ │ │ │ │ │ 00392fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #716] @ 3932cc │ │ │ │ @@ -338813,16 +338813,16 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r6, r5, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [r6, #4]! │ │ │ │ - bl 75470c │ │ │ │ - bl 74d98c │ │ │ │ + bl 75473c │ │ │ │ + bl 74d9bc │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ blt 3930f4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -338854,23 +338854,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3932fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393088 │ │ │ │ ldr r2, [pc, #292] @ 393300 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 393048 │ │ │ │ ldr r2, [pc, #256] @ 3932f0 │ │ │ │ @@ -338893,36 +338893,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 393308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393048 │ │ │ │ ldr r0, [pc, #148] @ 39330c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393088 │ │ │ │ ldr r0, [pc, #124] @ 393310 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393048 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 393314 │ │ │ │ ldr r1, [pc, #100] @ 393318 │ │ │ │ ldr r0, [pc, #100] @ 39331c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -338931,30 +338931,30 @@ │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r7, r1, r4, lsl fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00917af0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r1, r4, lsl #21 │ │ │ │ - rsbseq lr, r9, ip, lsl r2 │ │ │ │ - ldrdeq r5, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - @ instruction: 0x006e2c90 │ │ │ │ + rsbseq lr, r9, ip, asr #4 │ │ │ │ + rsbeq r5, r4, ip, lsl #14 │ │ │ │ + rsbeq r2, lr, r0, asr #25 │ │ │ │ muleq r0, r4, r7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r6, r3, r4, asr r4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r6, ip, lsl r2 │ │ │ │ + rsbeq r4, r6, ip, asr #4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ addeq r6, r3, r4, lsr #7 │ │ │ │ - strdeq r4, [r6], #-8 @ │ │ │ │ - rsbeq r4, r6, ip, lsr #3 │ │ │ │ - strdeq r4, [r6], #-12 @ │ │ │ │ - rsbseq lr, r9, r8, asr #32 │ │ │ │ - rsbeq r4, r6, r8, lsl #2 │ │ │ │ - rsbeq r4, r6, r4, lsl r1 │ │ │ │ + rsbeq r4, r6, r8, lsr #2 │ │ │ │ + ldrdeq r4, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r6, ip, lsr #2 │ │ │ │ + rsbseq lr, r9, r8, ror r0 │ │ │ │ + rsbeq r4, r6, r8, lsr r1 │ │ │ │ + rsbeq r4, r6, r4, asr #2 │ │ │ │ │ │ │ │ 00393320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -339046,27 +339046,27 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r5, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r0, #152] @ 0x98 │ │ │ │ beq 3934c4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #40] @ 3934d0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003934d4 : │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ strb r1, [r0, #154] @ 0x9a │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339077,24 +339077,24 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #28] @ 393538 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 0039353c : │ │ │ │ ldrh r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -339111,26 +339111,26 @@ │ │ │ │ andne r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strh r1, [r0, #156] @ 0x9c │ │ │ │ bne 393594 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #28] @ 3935c0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 003935c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -339179,15 +339179,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39372c │ │ │ │ ldr r0, [r4, #148] @ 0x94 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ ldr r3, [pc, #164] @ 393748 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 39361c │ │ │ │ ldr r3, [pc, #148] @ 39374c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339202,40 +339202,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 393754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39361c │ │ │ │ ldr r0, [pc, #56] @ 393758 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39361c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r1, r4, lsr r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r1, r0, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r1, r4, ror #9 │ │ │ │ addseq r7, r1, r4, lsr #9 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, ip, asr #26 │ │ │ │ - rsbeq r3, r6, ip, ror #26 │ │ │ │ + rsbeq r3, r6, ip, ror sp │ │ │ │ + @ instruction: 0x00663d9c │ │ │ │ │ │ │ │ 0039375c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -339273,34 +339273,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #232] @ 3938fc │ │ │ │ ldr r3, [pc, #212] @ 3938ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3938e4 │ │ │ │ ldr r2, [pc, #200] @ 393900 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldrb r4, [r4, #154] @ 0x9a │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #164] @ 393904 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3937b4 │ │ │ │ ldr r3, [pc, #148] @ 393908 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -339315,40 +339315,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 393910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3937b4 │ │ │ │ ldr r0, [pc, #56] @ 393914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3937b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umullseq r7, r1, ip, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r1, r8, lsl #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r7, r1, ip, asr #6 │ │ │ │ addseq r7, r1, r0, lsl #6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00663b90 │ │ │ │ - strheq r3, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r6, r0, asr #23 │ │ │ │ + rsbeq r3, r6, r4, ror #23 │ │ │ │ │ │ │ │ 00393918 : │ │ │ │ str r1, [r0, #160] @ 0xa0 │ │ │ │ str r2, [r0, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -339399,18 +339399,18 @@ │ │ │ │ addeq r3, r2, r3 │ │ │ │ streq r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq sp, r9, r0, ror #19 │ │ │ │ + rsbseq sp, r9, r0, lsl sl │ │ │ │ ldr r0, [pc, #4] @ 393a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ ldrdeq r5, [r3], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 393b14 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -339419,72 +339419,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 393b18 │ │ │ │ ldr r1, [pc, #224] @ 393b1c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #204] @ 393b20 │ │ │ │ ldr r1, [pc, #204] @ 393b24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #56 @ 0x38 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 393b28 │ │ │ │ ldr r1, [pc, #172] @ 393b2c │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #140] @ 393b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e0ec │ │ │ │ + bl 74e11c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 393b34 │ │ │ │ ldr r3, [pc, #120] @ 393b38 │ │ │ │ ldr r1, [pc, #120] @ 393b3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #84] @ 393b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r9, r8, asr #18 │ │ │ │ - rsbeq r4, r4, ip, lsl #27 │ │ │ │ - rsbeq r2, lr, ip, lsr r3 │ │ │ │ - rsbeq r3, r6, r0, ror #17 │ │ │ │ - strdeq r3, [r6], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r3, r6, ip, asr fp │ │ │ │ - rsbeq r3, r6, r0, ror fp │ │ │ │ + rsbseq sp, r9, r8, ror r9 │ │ │ │ + strheq r4, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r2, lr, ip, ror #6 │ │ │ │ + rsbeq r3, r6, r0, lsl r9 │ │ │ │ + rsbeq r3, r6, r8, lsr #18 │ │ │ │ + rsbeq r3, r6, ip, lsl #23 │ │ │ │ + rsbeq r3, r6, r0, lsr #23 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ addeq r5, r3, r8, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -339496,43 +339496,43 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r9, ip, lsl #16 │ │ │ │ - rsbeq r3, r6, r8, asr #15 │ │ │ │ - rsbeq r3, r6, r0, ror #15 │ │ │ │ + rsbseq sp, r9, ip, lsr r8 │ │ │ │ + strdeq r3, [r6], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r3, r6, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 393c54 │ │ │ │ ldr r2, [pc, #136] @ 393c58 │ │ │ │ ldr r1, [pc, #136] @ 393c5c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq 393c20 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -339550,17 +339550,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0079d79c │ │ │ │ - rsbeq r3, r6, r4, lsl #20 │ │ │ │ - rsbeq r3, r6, r4, lsl sl │ │ │ │ + rsbseq sp, r9, ip, asr #15 │ │ │ │ + rsbeq r3, r6, r4, lsr sl │ │ │ │ + rsbeq r3, r6, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ 393d0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -339568,26 +339568,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 393d10 │ │ │ │ ldr r1, [pc, #132] @ 393d14 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #112] @ 393d18 │ │ │ │ ldr r1, [pc, #112] @ 393d1c │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, #2 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, #3 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ @@ -339596,19 +339596,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq sp, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r3, r6, r8, lsr #13 │ │ │ │ - strheq r3, [r6], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r3, r6, r4, lsr r9 │ │ │ │ - rsbeq r3, r6, r8, asr #18 │ │ │ │ + rsbseq sp, r9, r4, lsr #14 │ │ │ │ + ldrdeq r3, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r3, r6, ip, ror #13 │ │ │ │ + rsbeq r3, r6, r4, ror #18 │ │ │ │ + rsbeq r3, r6, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 393dd8 │ │ │ │ ldr r6, [pc, #160] @ 393ddc │ │ │ │ ldr r5, [pc, #160] @ 393de0 │ │ │ │ @@ -339619,24 +339619,24 @@ │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #60] @ 393de4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -339647,17 +339647,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sp, r9, r0, lsr r6 │ │ │ │ - @ instruction: 0x0066389c │ │ │ │ - strheq r3, [r6], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, r9, r0, ror #12 │ │ │ │ + rsbeq r3, r6, ip, asr #17 │ │ │ │ + rsbeq r3, r6, r0, ror #17 │ │ │ │ addeq r5, r3, r8, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r5, r2 │ │ │ │ @@ -339678,15 +339678,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r4, [r5] │ │ │ │ ldr sl, [pc, #1308] @ 394380 │ │ │ │ and r3, r4, #15 │ │ │ │ cmp r3, #1 │ │ │ │ add sl, pc, sl │ │ │ │ beq 394118 │ │ │ │ and r3, r4, #12 │ │ │ │ @@ -339742,24 +339742,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 394398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e8c │ │ │ │ ldr r3, [pc, #1024] @ 394388 │ │ │ │ ldr r6, [sl, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3941e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -339805,30 +339805,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #816] @ 3943a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [r0, #108] @ 0x6c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ cmp r3, ip │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ beq 3941d0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ @@ -339887,21 +339887,21 @@ │ │ │ │ beq 39432c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3943a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ ldrb r8, [r9, #96] @ 0x60 │ │ │ │ strb r8, [r7] │ │ │ │ ldrb r6, [r9, #100] @ 0x64 │ │ │ │ mov r5, #2 │ │ │ │ strb r6, [r7, #1] │ │ │ │ b 393ee8 │ │ │ │ @@ -339929,22 +339929,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3943b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393f94 │ │ │ │ ldrb r5, [r5, #1] │ │ │ │ ldr r3, [r6] │ │ │ │ and r5, r5, #15 │ │ │ │ cmp r3, #0 │ │ │ │ str r5, [r9, #96] @ 0x60 │ │ │ │ beq 393e88 │ │ │ │ @@ -339966,80 +339966,80 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3943b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ ldr r0, [pc, #188] @ 3943bc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e8c │ │ │ │ ldr r0, [pc, #164] @ 3943c0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393f94 │ │ │ │ ldr r0, [pc, #144] @ 3943c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3943c8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ ldr r0, [pc, #112] @ 3943cc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 393e88 │ │ │ │ addseq r6, r1, r4, lsl #26 │ │ │ │ - rsbseq sp, r9, ip, asr #10 │ │ │ │ + rsbseq sp, r9, ip, ror r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r3, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r6, ip, asr #15 │ │ │ │ + rsbeq r3, r6, r8, ror #15 │ │ │ │ + strdeq r3, [r6], #-124 @ 0xffffff84 @ │ │ │ │ addseq r6, r1, ip, lsr #25 │ │ │ │ addseq r6, r1, r0, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsl #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, ip, lsl #17 │ │ │ │ + strheq r3, [r6], #-140 @ 0xffffff74 @ │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r3, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, r6, r4, lsl #14 │ │ │ │ andeq r2, r0, ip, lsr r0 │ │ │ │ - rsbeq r3, r6, r8, asr r4 │ │ │ │ + rsbeq r3, r6, r8, lsl #9 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ - strdeq r3, [r6], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r3, r6, r8, lsr #8 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ - ldrdeq r3, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r3, r6, r0, asr r5 │ │ │ │ - rsbeq r3, r6, r0, ror r3 │ │ │ │ - rsbeq r3, r6, r0, lsl #6 │ │ │ │ - strheq r3, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r3, r6, ip, asr #8 │ │ │ │ + rsbeq r3, r6, r0, lsl #8 │ │ │ │ + rsbeq r3, r6, r0, lsl #11 │ │ │ │ + rsbeq r3, r6, r0, lsr #7 │ │ │ │ + rsbeq r3, r6, r0, lsr r3 │ │ │ │ + rsbeq r3, r6, ip, ror #7 │ │ │ │ + rsbeq r3, r6, ip, ror r4 │ │ │ │ ldr r0, [pc, #4] @ 3943dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r5, r3, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -340120,80 +340120,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3945bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 394464 │ │ │ │ ldr r2, [pc, #92] @ 3945c0 │ │ │ │ ldr r3, [pc, #52] @ 39459c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 394594 │ │ │ │ ldr r0, [pc, #60] @ 3945c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r1, ip, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r1, ip, ror #13 │ │ │ │ addseq r6, r2, r4, ror #8 │ │ │ │ addseq r6, r1, r8, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r4, ror r3 │ │ │ │ + rsbeq r3, r6, r4, lsr #7 │ │ │ │ @ instruction: 0x009165b0 │ │ │ │ - rsbeq r3, r6, r4, ror r3 │ │ │ │ + rsbeq r3, r6, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #72] @ 394638 │ │ │ │ ldr r2, [pc, #72] @ 39463c │ │ │ │ ldr r1, [pc, #72] @ 394640 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #32] @ 394644 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a5fc0 │ │ │ │ - rsbseq ip, r9, r0, lsl #28 │ │ │ │ - rsbeq r3, r6, r8, lsr #6 │ │ │ │ - rsbeq r3, r6, r0, lsr r3 │ │ │ │ + rsbseq ip, r9, r0, lsr lr │ │ │ │ + rsbeq r3, r6, r8, asr r3 │ │ │ │ + rsbeq r3, r6, r0, ror #6 │ │ │ │ addeq r5, r3, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #240] @ 394750 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -340202,72 +340202,72 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 394754 │ │ │ │ ldr r1, [pc, #224] @ 394758 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #204] @ 39475c │ │ │ │ ldr r1, [pc, #204] @ 394760 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 394764 │ │ │ │ ldr r1, [pc, #172] @ 394768 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #140] @ 39476c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e0ec │ │ │ │ + bl 74e11c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #120] @ 394770 │ │ │ │ ldr r3, [pc, #120] @ 394774 │ │ │ │ ldr r1, [pc, #120] @ 394778 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r0, r0, #16 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #84] @ 39477c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x0079cd94 │ │ │ │ - rsbeq r4, r4, r0, asr r1 │ │ │ │ - rsbeq r1, lr, r0, lsl #14 │ │ │ │ - rsbeq r2, r6, r4, lsr #25 │ │ │ │ - strheq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r3, r6, r0, ror #4 │ │ │ │ - rsbeq r3, r6, r0, ror r2 │ │ │ │ + rsbseq ip, r9, r4, asr #27 │ │ │ │ + rsbeq r4, r4, r0, lsl #3 │ │ │ │ + rsbeq r1, lr, r0, lsr r7 │ │ │ │ + ldrdeq r2, [r6], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r2, r6, ip, ror #25 │ │ │ │ + @ instruction: 0x00663290 │ │ │ │ + rsbeq r3, r6, r0, lsr #5 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ addeq r5, r3, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -340279,57 +340279,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r8, asr ip │ │ │ │ - rsbeq r2, r6, ip, lsl #23 │ │ │ │ - rsbeq r2, r6, r4, lsr #23 │ │ │ │ + rsbseq ip, r9, r8, lsl #25 │ │ │ │ + strheq r2, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r2, [r6], #-180 @ 0xffffff4c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 394858 │ │ │ │ ldr r2, [pc, #80] @ 39485c │ │ │ │ ldr r1, [pc, #80] @ 394860 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r9, r8, ror #23 │ │ │ │ - rsbeq r3, r6, r8, lsl #2 │ │ │ │ - rsbeq r3, r6, r8, lsl r1 │ │ │ │ + rsbseq ip, r9, r8, lsl ip │ │ │ │ + rsbeq r3, r6, r8, lsr r1 │ │ │ │ + rsbeq r3, r6, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 394920 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -340337,26 +340337,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 394924 │ │ │ │ ldr r1, [pc, #148] @ 394928 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #128] @ 39492c │ │ │ │ ldr r1, [pc, #128] @ 394930 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, #2 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ strd r6, [r5, #96] @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 24a890 │ │ │ │ @@ -340369,19 +340369,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq ip, r9, r8, ror fp │ │ │ │ - rsbeq r2, r6, r4, lsr #21 │ │ │ │ - strheq r2, [r6], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, r6, r8, rrx │ │ │ │ - rsbeq r3, r6, r8, ror r0 │ │ │ │ + rsbseq ip, r9, r8, lsr #23 │ │ │ │ + ldrdeq r2, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r2, r6, r8, ror #21 │ │ │ │ + @ instruction: 0x00663098 │ │ │ │ + rsbeq r3, r6, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1184] @ 394df0 │ │ │ │ ldr r3, [pc, #1184] @ 394df4 │ │ │ │ @@ -340400,15 +340400,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r5] │ │ │ │ ldr r9, [pc, #1112] @ 394e04 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 394bb8 │ │ │ │ and r2, r3, #12 │ │ │ │ @@ -340467,23 +340467,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 394e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d4 │ │ │ │ ldr r3, [pc, #820] @ 394e0c │ │ │ │ ldr r6, [r9, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 394d0c │ │ │ │ cmp r4, #3 │ │ │ │ @@ -340525,23 +340525,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 394e24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [r0, #240] @ 0xf0 │ │ │ │ strd r2, [r0, #232] @ 0xe8 │ │ │ │ b 3949d0 │ │ │ │ @@ -340552,15 +340552,15 @@ │ │ │ │ strb r8, [r7, #1] │ │ │ │ b 394a3c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [r0, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 394c70 │ │ │ │ ldr r3, [r0, #232] @ 0xe8 │ │ │ │ sub r5, r5, #1 │ │ │ │ add r2, r0, r3 │ │ │ │ ldrb r6, [r2, #104] @ 0x68 │ │ │ │ @@ -340611,22 +340611,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 394e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d0 │ │ │ │ ldr r3, [pc, #284] @ 394e30 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 394ae4 │ │ │ │ ldr r3, [pc, #236] @ 394e14 │ │ │ │ @@ -340643,70 +340643,70 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 394e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 394ae4 │ │ │ │ ldr r0, [pc, #164] @ 394e38 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d4 │ │ │ │ ldr r0, [pc, #140] @ 394e3c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 394ae4 │ │ │ │ ldr r0, [pc, #120] @ 394e40 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 394e44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3949d0 │ │ │ │ addseq r6, r1, r0, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0079ca90 │ │ │ │ - strheq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r6, r0, asr #31 │ │ │ │ + rsbseq ip, r9, r0, asr #21 │ │ │ │ + rsbeq r2, r6, r0, ror #31 │ │ │ │ + strdeq r2, [r6], #-240 @ 0xffffff10 @ │ │ │ │ addseq r6, r1, r4, ror #2 │ │ │ │ addseq r6, r1, r8, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r6, r4, lsr #32 │ │ │ │ + rsbeq r3, r6, r4, asr r0 │ │ │ │ andeq r1, r0, r0, ror #14 │ │ │ │ - rsbeq r2, r6, r0, lsl #29 │ │ │ │ + strheq r2, [r6], #-224 @ 0xffffff20 @ │ │ │ │ muleq r0, r0, r4 │ │ │ │ - rsbeq r2, r6, ip, lsr #25 │ │ │ │ + ldrdeq r2, [r6], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r2, r6, r4, asr #23 │ │ │ │ - rsbeq r2, r6, r0, lsr #27 │ │ │ │ - ldrdeq r2, [r6], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r2, r6, r8, asr #25 │ │ │ │ - rsbeq r2, r6, r0, lsl ip │ │ │ │ + strdeq r2, [r6], #-180 @ 0xffffff4c @ │ │ │ │ + ldrdeq r2, [r6], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r6, r0, lsl #24 │ │ │ │ + strdeq r2, [r6], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r6, r0, asr #24 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #12] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r0, [r0, #3] │ │ │ │ @@ -340768,30 +340768,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 394f6c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r4, r3, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ beq 394fac │ │ │ │ - bl 9b2648 │ │ │ │ + bl 9b2678 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [r4, #4] │ │ │ │ orrne r3, r3, #1 │ │ │ │ strne r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -340807,19 +340807,19 @@ │ │ │ │ ands r3, r3, #32 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ beq 39500c │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r5, r1, #1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #2148] @ 0x864 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ands r5, r1, #1 │ │ │ │ lsrne r1, r1, #4 │ │ │ │ andne r1, r1, #1 │ │ │ │ eorne r1, r1, #1 │ │ │ │ movne r5, r3 │ │ │ │ moveq r1, r5 │ │ │ │ b 394ff4 │ │ │ │ @@ -340833,35 +340833,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #168] @ 395114 │ │ │ │ ldr r1, [pc, #168] @ 395118 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #136] @ 39511c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #116] @ 395120 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #104] @ 395124 │ │ │ │ ldr r1, [pc, #104] @ 395128 │ │ │ │ ldr r2, [pc, #104] @ 39512c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -340875,19 +340875,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq ip, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r3, r4, r4, ror r7 │ │ │ │ - rsbeq r0, lr, r8, lsr #26 │ │ │ │ - rsbeq pc, r4, r4, lsr r2 @ │ │ │ │ - rsbeq pc, r4, r8, lsl r2 @ │ │ │ │ + rsbseq ip, r9, r0, lsl #10 │ │ │ │ + rsbeq r3, r4, r4, lsr #15 │ │ │ │ + rsbeq r0, lr, r8, asr sp │ │ │ │ + rsbeq pc, r4, r4, ror #4 │ │ │ │ + rsbeq pc, r4, r8, asr #4 │ │ │ │ addeq r6, pc, r4, ror r1 @ │ │ │ │ @ instruction: 0x000005b0 │ │ │ │ addeq r4, r3, r0, lsl #14 │ │ │ │ andeq r1, r0, r0, asr #8 │ │ │ │ muleq r0, r0, sl │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ @@ -340959,46 +340959,46 @@ │ │ │ │ ldr r1, [pc, #144] @ 3952d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #116] @ 3952d8 │ │ │ │ ldr r1, [pc, #116] @ 3952dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #96] @ 3952e0 │ │ │ │ ldr r1, [pc, #96] @ 3952e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq ip, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r3, r4, r8, ror r5 │ │ │ │ - rsbeq r0, lr, ip, lsr #22 │ │ │ │ + rsbseq ip, r9, r4, lsl #6 │ │ │ │ + rsbeq r3, r4, r8, lsr #11 │ │ │ │ + rsbeq r0, lr, ip, asr fp │ │ │ │ andeq r1, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ addeq r4, r3, r0, asr #10 │ │ │ │ addeq r5, pc, r0, lsl #31 │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #2] │ │ │ │ @@ -341025,15 +341025,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2144] @ 0x860 │ │ │ │ cmp r0, #0 │ │ │ │ beq 395380 │ │ │ │ - bl 9b2648 │ │ │ │ + bl 9b2678 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ @@ -341075,28 +341075,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 395328 │ │ │ │ - rsbseq ip, r9, ip, lsl #2 │ │ │ │ - rsbeq r2, r6, r0, lsr #15 │ │ │ │ - rsbeq r2, r6, r8, lsl #15 │ │ │ │ + rsbseq ip, r9, ip, lsr r1 │ │ │ │ + ldrdeq r2, [r6], #-112 @ 0xffffff90 @ │ │ │ │ + strheq r2, [r6], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3954c8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 3954cc │ │ │ │ @@ -341104,69 +341104,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #767] @ 0x2ff │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 395328 │ │ │ │ - @ instruction: 0x0079c098 │ │ │ │ - rsbeq r2, r6, ip, lsr #14 │ │ │ │ - rsbeq r2, r6, r4, lsl r7 │ │ │ │ + rsbseq ip, r9, r8, asr #1 │ │ │ │ + rsbeq r2, r6, ip, asr r7 │ │ │ │ + rsbeq r2, r6, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 39556c │ │ │ │ ldr r2, [pc, #128] @ 395570 │ │ │ │ ldr r1, [pc, #128] @ 395574 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #96] @ 395578 │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ strb r1, [r4, #753] @ 0x2f1 │ │ │ │ strh r2, [r0, #2] │ │ │ │ strb r3, [r4, #767] @ 0x2ff │ │ │ │ bl 394fbc │ │ │ │ ldr r0, [r4, #2896] @ 0xb50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39554c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, r9, r8, lsr #32 │ │ │ │ - rsbeq r2, r6, r4, lsr #13 │ │ │ │ - strheq r2, [r6], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq ip, r9, r8, asr r0 │ │ │ │ + ldrdeq r2, [r6], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r2, r6, ip, ror #13 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3955e4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341175,28 +341175,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #16 │ │ │ │ andeq r2, r1, #239 @ 0xef │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 395328 │ │ │ │ - rsbseq fp, r9, ip, ror pc │ │ │ │ - rsbeq r8, r5, r4, lsr #20 │ │ │ │ - strdeq r2, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq fp, r9, ip, lsr #31 │ │ │ │ + rsbeq r8, r5, r4, asr sl │ │ │ │ + rsbeq r2, r6, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 395658 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #76] @ 39565c │ │ │ │ @@ -341204,69 +341204,69 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, r0 │ │ │ │ orrne r2, r1, #32 │ │ │ │ andeq r2, r1, #223 @ 0xdf │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strb r2, [r3, #119] @ 0x77 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 395328 │ │ │ │ - rsbseq fp, r9, r8, lsl #30 │ │ │ │ - strheq r8, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r2, r6, r4, lsl #11 │ │ │ │ + rsbseq fp, r9, r8, lsr pc │ │ │ │ + rsbeq r8, r5, r0, ror #19 │ │ │ │ + strheq r2, [r6], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3956fc │ │ │ │ ldr r2, [pc, #128] @ 395700 │ │ │ │ ldr r1, [pc, #128] @ 395704 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #96] @ 395708 │ │ │ │ mov r1, #24 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ strh r2, [r4, #106] @ 0x6a │ │ │ │ strb r3, [r4, #119] @ 0x77 │ │ │ │ bl 394fbc │ │ │ │ ldr r0, [r4, #2248] @ 0x8c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3956dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0079be98 │ │ │ │ - rsbeq r2, r6, r4, lsl r5 │ │ │ │ - rsbeq r8, r5, r0, asr #18 │ │ │ │ + rsbseq fp, r9, r8, asr #29 │ │ │ │ + rsbeq r2, r6, r4, asr #10 │ │ │ │ + rsbeq r8, r5, r0, ror r9 │ │ │ │ @ instruction: 0xffffcf03 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #596] @ 395978 │ │ │ │ ldr r2, [pc, #596] @ 39597c │ │ │ │ @@ -341313,33 +341313,33 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #1 │ │ │ │ beq 39583c │ │ │ │ ldr r5, [r4, #2144] @ 0x860 │ │ │ │ cmp r5, #0 │ │ │ │ beq 395800 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ ldr r0, [pc, #388] @ 39598c │ │ │ │ ldr r2, [pc, #388] @ 395990 │ │ │ │ ldr r1, [pc, #388] @ 395994 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 3999a0 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 395758 │ │ │ │ tst r3, #2 │ │ │ │ bne 395910 │ │ │ │ tst r3, #4 │ │ │ │ @@ -341379,66 +341379,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3959a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 39576c │ │ │ │ ldr r0, [pc, #144] @ 3959a8 │ │ │ │ ldr r2, [pc, #144] @ 3959ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ 3959b0 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 3999a0 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ strb r5, [r4, #16] │ │ │ │ b 395758 │ │ │ │ ldr r0, [pc, #92] @ 3959b4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ b 39576c │ │ │ │ mov r0, r4 │ │ │ │ bl 395168 │ │ │ │ b 395888 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009153f0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009153d8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, r1, r0, lsr #7 │ │ │ │ - rsbseq fp, r9, ip, lsl #26 │ │ │ │ - strheq r2, [r6], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r2, r6, ip, asr #7 │ │ │ │ + rsbseq fp, r9, ip, lsr sp │ │ │ │ + rsbeq r2, r6, r4, ror #7 │ │ │ │ + strdeq r2, [r6], #-60 @ 0xffffffc4 @ │ │ │ │ @ instruction: 0x00002ab4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r2, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq fp, r9, r0, lsl #24 │ │ │ │ - @ instruction: 0x0066229c │ │ │ │ - strheq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r2, r6, r4, asr #5 │ │ │ │ + rsbeq r2, r6, r0, lsr #6 │ │ │ │ + rsbseq fp, r9, r0, lsr ip │ │ │ │ + rsbeq r2, r6, ip, asr #5 │ │ │ │ + rsbeq r2, r6, r4, ror #5 │ │ │ │ + strdeq r2, [r6], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #356] @ 395b34 │ │ │ │ ldr ip, [pc, #356] @ 395b38 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -341511,40 +341511,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 395b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 395a20 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #52] @ 395b5c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 395a20 │ │ │ │ addseq r5, r1, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r5, r1, ip, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r5, r1, ip, ror #1 │ │ │ │ addseq r5, r1, ip, lsr #1 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r6, r8, lsr #2 │ │ │ │ - rsbeq r2, r6, ip, lsr r1 │ │ │ │ + rsbeq r2, r6, r8, asr r1 │ │ │ │ + rsbeq r2, r6, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #456] @ 395d40 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #452] @ 395d44 │ │ │ │ @@ -341552,15 +341552,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #1 │ │ │ │ ldr fp, [pc, #416] @ 395d4c │ │ │ │ ldr sl, [pc, #416] @ 395d50 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, #408] @ 395d54 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -341657,24 +341657,24 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8e30 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2e8e30 │ │ │ │ - @ instruction: 0x0079b998 │ │ │ │ - rsbeq r2, r6, r0, lsl r0 │ │ │ │ - rsbeq r8, r5, ip, lsr r4 │ │ │ │ - rsbeq r3, r5, r8, lsr r4 │ │ │ │ - rsbeq r4, r5, ip, lsr #26 │ │ │ │ - rsbeq r3, r5, r4, lsr r4 │ │ │ │ - rsbeq r2, r6, ip, asr r0 │ │ │ │ - rsbeq r2, r6, r0, asr r0 │ │ │ │ - ldrdeq r1, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq r1, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq fp, r9, r8, asr #19 │ │ │ │ + rsbeq r2, r6, r0, asr #32 │ │ │ │ + rsbeq r8, r5, ip, ror #8 │ │ │ │ + rsbeq r3, r5, r8, ror #8 │ │ │ │ + rsbeq r4, r5, ip, asr sp │ │ │ │ + rsbeq r3, r5, r4, ror #8 │ │ │ │ + rsbeq r2, r6, ip, lsl #1 │ │ │ │ + rsbeq r2, r6, r0, lsl #1 │ │ │ │ + rsbeq r2, r6, ip │ │ │ │ + rsbeq r2, r6, r0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ tst r3, #1 │ │ │ │ bne 395d90 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #14] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -341721,15 +341721,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #308] @ 395f64 │ │ │ │ ldr r1, [pc, #308] @ 395f68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #288] @ 395f6c │ │ │ │ mov r9, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ ldr r8, [pc, #276] @ 395f70 │ │ │ │ ldr r7, [pc, #276] @ 395f74 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -341738,54 +341738,54 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #260] @ 395f78 │ │ │ │ add r2, r6, #776 @ 0x308 │ │ │ │ add r0, pc, r0 │ │ │ │ strb r9, [r6, #765] @ 0x2fd │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #236] @ 395f7c │ │ │ │ ldr r1, [pc, #236] @ 395f80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1824 @ 0x720 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #220] @ 395f84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r6, #2896 @ 0xb50 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 324570 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #144] @ 395f88 │ │ │ │ ldr r1, [pc, #144] @ 395f8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324298 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #100] @ 395f90 │ │ │ │ ldr r1, [pc, #100] @ 395f94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324298 │ │ │ │ @@ -341793,27 +341793,27 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrsheq fp, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r1, r6, r0, ror sp │ │ │ │ - rsbeq r1, r6, r4, lsl #27 │ │ │ │ - rsbeq r1, r6, r0, asr lr │ │ │ │ - rsbeq r2, r4, r8, ror #18 │ │ │ │ - rsbeq pc, sp, ip, lsl pc @ │ │ │ │ - rsbeq r1, r6, r0, lsr lr │ │ │ │ - rsbeq r1, r6, r8, lsr #28 │ │ │ │ - rsbeq r1, r6, r8, lsl #28 │ │ │ │ + rsbseq fp, r9, ip, lsr #14 │ │ │ │ + rsbeq r1, r6, r0, lsr #27 │ │ │ │ + strheq r1, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r1, r6, r0, lsl #29 │ │ │ │ + @ instruction: 0x00642998 │ │ │ │ + rsbeq pc, sp, ip, asr #30 │ │ │ │ + rsbeq r1, r6, r0, ror #28 │ │ │ │ + rsbeq r1, r6, r8, asr lr │ │ │ │ + rsbeq r1, r6, r8, lsr lr │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r1, r6, ip, asr #27 │ │ │ │ + strdeq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0xfffff4e8 │ │ │ │ - rsbeq r1, r6, ip, lsr #27 │ │ │ │ + ldrdeq r1, [r6], #-220 @ 0xffffff24 @ │ │ │ │ @ instruction: 0xfffff528 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #460] @ 39617c │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -341822,15 +341822,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #444] @ 396180 │ │ │ │ ldr r1, [pc, #444] @ 396184 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [pc, #424] @ 396188 │ │ │ │ ldr r3, [pc, #424] @ 39618c │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ @@ -341839,88 +341839,88 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add r6, r0, #104 @ 0x68 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r0, #2272 @ 0x8e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #364] @ 396190 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, #2448 @ 0x990 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r0, [pc, #332] @ 396194 │ │ │ │ ldr r1, [pc, #332] @ 396198 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r7, #128 @ 0x80 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #304] @ 39619c │ │ │ │ ldr r1, [pc, #304] @ 3961a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [pc, #300] @ 3961a4 │ │ │ │ ldr r7, [pc, #300] @ 3961a8 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r6, #1072 @ 0x430 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #280] @ 3961ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #244] @ 3961b0 │ │ │ │ add r6, r6, #2144 @ 0x860 │ │ │ │ add r1, r6, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ bl 324408 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r6, #4 │ │ │ │ mov r2, #2 │ │ │ │ bl 324570 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #164] @ 3961b4 │ │ │ │ ldr r1, [pc, #164] @ 3961b8 │ │ │ │ mov r6, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324298 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #116] @ 3961bc │ │ │ │ ldr r1, [pc, #116] @ 3961c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ bl 324298 │ │ │ │ @@ -341928,31 +341928,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq fp, r9, r8, ror #10 │ │ │ │ - ldrdeq r1, [r6], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r8, r5, r4 │ │ │ │ + @ instruction: 0x0079b598 │ │ │ │ + rsbeq r1, r6, ip, lsl #24 │ │ │ │ + rsbeq r8, r5, r4, lsr r0 │ │ │ │ addeq r3, r3, r0, ror #15 │ │ │ │ - rsbeq r1, r6, r0, lsl #26 │ │ │ │ - ldrdeq r1, [r6], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r1, r6, ip, asr ip │ │ │ │ - rsbeq r1, r6, r8, asr #24 │ │ │ │ + rsbeq r1, r6, r0, lsr sp │ │ │ │ + rsbeq r1, r6, r4, lsl #26 │ │ │ │ + rsbeq r1, r6, ip, lsl #25 │ │ │ │ + rsbeq r1, r6, r8, ror ip │ │ │ │ + rsbeq r1, r6, ip, ror ip │ │ │ │ rsbeq r1, r6, ip, asr #24 │ │ │ │ - rsbeq r1, r6, ip, lsl ip │ │ │ │ - rsbeq r2, r4, r4, asr #14 │ │ │ │ - strdeq pc, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r4, r4, ror r7 │ │ │ │ + rsbeq pc, sp, r8, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - rsbeq r1, r6, r4, asr #24 │ │ │ │ - strheq r1, [r6], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r6, r4, ror ip │ │ │ │ + rsbeq r1, r6, r0, ror #23 │ │ │ │ @ instruction: 0xfffff45c │ │ │ │ - @ instruction: 0x00661b90 │ │ │ │ + rsbeq r1, r6, r0, asr #23 │ │ │ │ @ instruction: 0xfffff49c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #268] @ 3962e8 │ │ │ │ ldr r1, [pc, #268] @ 3962ec │ │ │ │ @@ -342004,39 +342004,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 396308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396214 │ │ │ │ ldr r0, [pc, #52] @ 39630c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396214 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r1, r8, lsr r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r1, r8, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009148f8 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r6, r4, ror r9 │ │ │ │ - rsbeq r1, r6, ip, lsl #19 │ │ │ │ + rsbeq r1, r6, r4, lsr #19 │ │ │ │ + strheq r1, [r6], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #440] @ 3964e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -342045,15 +342045,15 @@ │ │ │ │ ldr r1, [pc, #428] @ 3964e8 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #400] @ 3964ec │ │ │ │ ldr r8, [pc, #400] @ 3964f0 │ │ │ │ ldr r7, [pc, #400] @ 3964f4 │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #304 @ 0x130 │ │ │ │ mov r1, r5 │ │ │ │ @@ -342066,30 +342066,30 @@ │ │ │ │ add sl, r0, #2928 @ 0xb70 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ str fp, [sp, #12] │ │ │ │ add r3, r0, #752 @ 0x2f0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, sl │ │ │ │ add sl, r4, #776 @ 0x308 │ │ │ │ bl 3390b0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33948c │ │ │ │ cmp r0, fp │ │ │ │ bne 396414 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342101,30 +342101,30 @@ │ │ │ │ add r4, r4, #1824 @ 0x720 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 33948c │ │ │ │ cmp r0, fp │ │ │ │ beq 3963f4 │ │ │ │ ldr r8, [pc, #176] @ 3964fc │ │ │ │ ldr r7, [pc, #176] @ 396500 │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #140] @ 396504 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32457c │ │ │ │ mov r1, fp │ │ │ │ @@ -342132,38 +342132,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 324804 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #80] @ 396508 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32457c │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 324804 │ │ │ │ - ldrsheq fp, [r9], #-16 @ │ │ │ │ - rsbeq r1, r6, r4, ror #16 │ │ │ │ - rsbeq r1, r6, ip, ror r8 │ │ │ │ + rsbseq fp, r9, r0, lsr #4 │ │ │ │ + @ instruction: 0x00661894 │ │ │ │ + rsbeq r1, r6, ip, lsr #17 │ │ │ │ addeq r3, r3, ip, asr r4 │ │ │ │ - strheq r2, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r2, r5, ip, asr #31 │ │ │ │ - rsbeq r7, r5, r4, asr #24 │ │ │ │ - rsbeq r2, r4, r4, ror r3 │ │ │ │ - rsbeq pc, sp, r8, lsr #18 │ │ │ │ - rsbeq r1, r6, ip, asr #16 │ │ │ │ - rsbeq r1, r6, r0, lsr #16 │ │ │ │ + rsbeq r2, r5, r8, ror #31 │ │ │ │ + strdeq r2, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r5, r4, ror ip │ │ │ │ + rsbeq r2, r4, r4, lsr #7 │ │ │ │ + rsbeq pc, sp, r8, asr r9 @ │ │ │ │ + rsbeq r1, r6, ip, ror r8 │ │ │ │ + rsbeq r1, r6, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #728] @ 3967fc │ │ │ │ ldr r2, [pc, #728] @ 396800 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -342172,25 +342172,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #688] @ 396808 │ │ │ │ ldr r1, [pc, #688] @ 39680c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r7, r0 │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 3967a4 │ │ │ │ ldrb r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 39675c │ │ │ │ @@ -342219,15 +342219,15 @@ │ │ │ │ add r9, sl, #80 @ 0x50 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 33948c │ │ │ │ cmp r0, #0 │ │ │ │ bne 39663c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -342243,15 +342243,15 @@ │ │ │ │ add sl, sl, #72 @ 0x48 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #428] @ 396820 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ bl 32457c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342262,25 +342262,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r7, r0, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 33948c │ │ │ │ cmp r0, #0 │ │ │ │ beq 39661c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #316] @ 396824 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32457c │ │ │ │ mov r1, #0 │ │ │ │ @@ -342301,27 +342301,27 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ str r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r5, [r4, #2248] @ 0x8c8 │ │ │ │ b 39661c │ │ │ │ ldr r1, [pc, #200] @ 39682c │ │ │ │ mov ip, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #188] @ 396830 │ │ │ │ ldr r2, [pc, #188] @ 396834 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -342331,45 +342331,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #108 @ 0x6c │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #80] @ 396840 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 999768 │ │ │ │ - ldrsheq sl, [r9], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq pc, r4, r4, lsl r2 @ │ │ │ │ - strheq pc, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r1, r6, r8, asr #12 │ │ │ │ - rsbeq r7, r5, r4, ror sl │ │ │ │ - rsbeq r2, r5, ip, asr #26 │ │ │ │ - rsbeq r2, r5, ip, asr sp │ │ │ │ - rsbeq pc, sp, r4, lsr r7 @ │ │ │ │ - rsbeq r2, r4, r4, ror r1 │ │ │ │ - rsbeq r1, r6, r0, asr r6 │ │ │ │ - strdeq r1, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + b 999798 │ │ │ │ + rsbseq fp, r9, r4, lsr #32 │ │ │ │ + rsbeq pc, r4, r4, asr #4 │ │ │ │ + rsbeq pc, r4, r8, ror #3 │ │ │ │ + rsbeq r1, r6, r8, ror r6 │ │ │ │ + rsbeq r7, r5, r4, lsr #21 │ │ │ │ + rsbeq r2, r5, ip, ror sp │ │ │ │ + rsbeq r2, r5, ip, lsl #27 │ │ │ │ + rsbeq pc, sp, r4, ror #14 │ │ │ │ + rsbeq r2, r4, r4, lsr #3 │ │ │ │ + rsbeq r1, r6, r0, lsl #13 │ │ │ │ + rsbeq r1, r6, r0, lsr #12 │ │ │ │ @ instruction: 0xffffebb0 │ │ │ │ - ldrdeq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r1, r6, ip, lsl #11 │ │ │ │ + rsbeq r1, r6, ip, lsl #12 │ │ │ │ + strheq r1, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r6, ror #6 │ │ │ │ - rsbeq r1, r6, r0, ror r5 │ │ │ │ - rsbeq r1, r6, r4, asr r5 │ │ │ │ - rsbeq r1, r6, ip, ror r5 │ │ │ │ + rsbeq r1, r6, r0, lsr #11 │ │ │ │ + rsbeq r1, r6, r4, lsl #11 │ │ │ │ + rsbeq r1, r6, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ 396bc4 │ │ │ │ ldr r2, [pc, #872] @ 396bc8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342492,67 +342492,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 396be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39689c │ │ │ │ ldr r0, [pc, #372] @ 396bec │ │ │ │ ldr r2, [pc, #372] @ 396bf0 │ │ │ │ ldr r1, [pc, #372] @ 396bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 39979c │ │ │ │ b 3968f0 │ │ │ │ ldr r0, [pc, #328] @ 396bf8 │ │ │ │ ldr r2, [pc, #328] @ 396bfc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #320] @ 396c00 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r4, #1072 @ 0x430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 39979c │ │ │ │ b 3968f0 │ │ │ │ ldr r0, [pc, #280] @ 396c04 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39689c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 396b34 │ │ │ │ lsr r1, r6, #1 │ │ │ │ ldr r0, [r4, #2156] @ 0x86c │ │ │ │ and r1, r1, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ tst r6, #1 │ │ │ │ bne 3968f0 │ │ │ │ mov r0, #7 │ │ │ │ bl 545a5c │ │ │ │ b 3968f0 │ │ │ │ ldr r3, [pc, #204] @ 396c08 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -342572,48 +342572,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 396c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396b0c │ │ │ │ ldr r0, [pc, #88] @ 396c10 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396b0c │ │ │ │ @ instruction: 0x009142b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r1, r4, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq sl, r9, r8, lsr #23 │ │ │ │ + ldrsbeq sl, [r9], #-184 @ 0xffffff48 @ │ │ │ │ addseq r4, r1, r4, lsl r2 │ │ │ │ andeq r2, r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r6, r4, asr r3 │ │ │ │ - @ instruction: 0x0079aa9c │ │ │ │ - rsbeq r1, r6, r0, asr #2 │ │ │ │ - rsbeq r1, r6, r8, asr r1 │ │ │ │ - rsbseq sl, r9, r8, ror #20 │ │ │ │ - rsbeq r1, r6, r4, lsl #2 │ │ │ │ - rsbeq r1, r6, ip, lsl r1 │ │ │ │ - strdeq r1, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r1, r6, r4, lsl #7 │ │ │ │ + rsbseq sl, r9, ip, asr #21 │ │ │ │ + rsbeq r1, r6, r0, ror r1 │ │ │ │ + rsbeq r1, r6, r8, lsl #3 │ │ │ │ + @ instruction: 0x0079aa98 │ │ │ │ + rsbeq r1, r6, r4, lsr r1 │ │ │ │ + rsbeq r1, r6, ip, asr #2 │ │ │ │ + rsbeq r1, r6, r8, lsr #6 │ │ │ │ andeq r3, r0, r8, lsl #24 │ │ │ │ - rsbeq r1, r6, r0, ror #4 │ │ │ │ - rsbeq r1, r6, r8, ror r2 │ │ │ │ + @ instruction: 0x00661290 │ │ │ │ + rsbeq r1, r6, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1576] @ 397254 │ │ │ │ ldr r2, [pc, #1576] @ 397258 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -342662,15 +342662,15 @@ │ │ │ │ bne 396f30 │ │ │ │ ldr r0, [pc, #1416] @ 39726c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ and r4, r4, #1 │ │ │ │ orrs r4, r4, r3 │ │ │ │ bne 396d54 │ │ │ │ ldr r2, [pc, #1380] @ 397270 │ │ │ │ ldr r3, [pc, #1352] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342723,15 +342723,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #1172] @ 397288 │ │ │ │ ldr r3, [pc, #1120] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342759,22 +342759,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 397294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396c6c │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 397138 │ │ │ │ ldrb r3, [r5, #15] │ │ │ │ ldr r2, [pc, #992] @ 397298 │ │ │ │ @@ -342808,22 +342808,22 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 396ee4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396d54 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ mov r1, #0 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b 396d54 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r4, [r5, #3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -342924,15 +342924,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #424] @ 3972c0 │ │ │ │ ldr r3, [pc, #316] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342945,15 +342945,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #356] @ 3972d0 │ │ │ │ ldr r3, [pc, #232] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342966,15 +342966,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #288] @ 3972e0 │ │ │ │ ldr r3, [pc, #148] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -342988,15 +342988,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r0, r5, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #216] @ 3972f0 │ │ │ │ ldr r3, [pc, #60] @ 397258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -343004,57 +343004,57 @@ │ │ │ │ moveq r1, #85 @ 0x55 │ │ │ │ beq 396e14 │ │ │ │ b 396f30 │ │ │ │ ldr r0, [pc, #176] @ 3972f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 396c6c │ │ │ │ addseq r3, r1, r8, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r1, r8, asr #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r3, r1, r4, asr lr │ │ │ │ - strheq r1, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r1, r6, ip, ror #3 │ │ │ │ addseq r3, r1, r8, lsl #28 │ │ │ │ @ instruction: 0x00913db8 │ │ │ │ - rsbseq sl, r9, ip, asr #13 │ │ │ │ - rsbseq sl, r9, ip, asr #14 │ │ │ │ - strdeq r0, [r6], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r0, r6, r8, lsl #28 │ │ │ │ + ldrsheq sl, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq sl, r9, ip, ror r7 │ │ │ │ + rsbeq r0, r6, r4, lsr #28 │ │ │ │ + rsbeq r0, r6, r8, lsr lr │ │ │ │ addseq r3, r1, r0, lsr #26 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r0, [r6], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r0, r6, ip, ror #31 │ │ │ │ addseq r3, r1, r0, asr ip │ │ │ │ addseq r3, r1, r0, lsl #24 │ │ │ │ addseq r3, r1, r0, lsl #23 │ │ │ │ addseq r3, r1, r0, lsr fp │ │ │ │ addseq r3, r1, ip, ror #21 │ │ │ │ @ instruction: 0x00913ab8 │ │ │ │ addseq r3, r1, r0, asr sl │ │ │ │ - rsbseq sl, r9, r8, lsr #8 │ │ │ │ - ldrdeq r0, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r0, r6, r4, ror #21 │ │ │ │ + rsbseq sl, r9, r8, asr r4 │ │ │ │ + rsbeq r0, r6, r0, lsl #22 │ │ │ │ + rsbeq r0, r6, r4, lsl fp │ │ │ │ @ instruction: 0x009139fc │ │ │ │ - ldrsbeq sl, [r9], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r0, r6, ip, ror sl │ │ │ │ - @ instruction: 0x00660a90 │ │ │ │ + rsbseq sl, r9, r4, lsl #8 │ │ │ │ + rsbeq r0, r6, ip, lsr #21 │ │ │ │ + rsbeq r0, r6, r0, asr #21 │ │ │ │ addseq r3, r1, r8, lsr #19 │ │ │ │ - rsbseq sl, r9, r0, lsl #7 │ │ │ │ - rsbeq r0, r6, r8, lsr #20 │ │ │ │ - rsbeq r0, r6, r0, asr #20 │ │ │ │ + ldrheq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r6, r8, asr sl │ │ │ │ + rsbeq r0, r6, r0, ror sl │ │ │ │ addseq r3, r1, r4, asr r9 │ │ │ │ - rsbseq sl, r9, r8, lsr #6 │ │ │ │ - ldrdeq r0, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq r0, r6, r8, ror #19 │ │ │ │ + rsbseq sl, r9, r8, asr r3 │ │ │ │ + rsbeq r0, r6, r0, lsl #20 │ │ │ │ + rsbeq r0, r6, r8, lsl sl │ │ │ │ @ instruction: 0x009138fc │ │ │ │ - rsbeq r0, r6, r8, lsr ip │ │ │ │ + rsbeq r0, r6, r8, ror #24 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #2164] @ 0x874 │ │ │ │ ldr lr, [r0, #2160] @ 0x870 │ │ │ │ and r3, r3, r1 │ │ │ │ and r2, r2, lr │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrb ip, [sp, #4] │ │ │ │ @@ -343093,20 +343093,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3973c0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r2, r3, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 397580 │ │ │ │ ldr r3, [pc, #420] @ 397584 │ │ │ │ @@ -343116,34 +343116,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 397588 │ │ │ │ ldr r4, [pc, #408] @ 39758c │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #384] @ 397590 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #356] @ 397594 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 397598 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #320] @ 39759c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3974ec │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343196,43 +343196,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3975b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39746c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3975b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39746c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, r8, lsr r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r0, [r6], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq sl, [r9], #-16 @ │ │ │ │ - ldrdeq r0, [r6], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r0, r6, r0, lsl #17 │ │ │ │ + rsbeq r0, r6, ip, ror #15 │ │ │ │ + rsbseq sl, r9, r0, lsr #4 │ │ │ │ + rsbeq r0, r6, r0, lsl #16 │ │ │ │ + strheq r0, [r6], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x009136d0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r1, r4, ror #12 │ │ │ │ andeq r5, r0, r4, ror #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r6, r0, lsl sl │ │ │ │ - rsbeq r0, r6, r0, lsr #20 │ │ │ │ + rsbeq r0, r6, r0, asr #20 │ │ │ │ + rsbeq r0, r6, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3976a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343240,65 +343240,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3976a8 │ │ │ │ ldr r1, [pc, #196] @ 3976ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3976b0 │ │ │ │ ldr r1, [pc, #176] @ 3976b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3976b8 │ │ │ │ ldr r1, [pc, #144] @ 3976bc │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #112] @ 3976c0 │ │ │ │ ldr r2, [pc, #112] @ 3976c4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 750458 │ │ │ │ + bl 750488 │ │ │ │ ldr r3, [pc, #76] @ 3976c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r9, r0, lsr r0 │ │ │ │ - rsbeq r1, r4, r0, ror #3 │ │ │ │ - @ instruction: 0x006de790 │ │ │ │ - rsbeq r1, r4, r0, ror #3 │ │ │ │ - strdeq r1, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ - @ instruction: 0x0066059c │ │ │ │ - strheq r0, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq sl, r9, r0, rrx │ │ │ │ + rsbeq r1, r4, r0, lsl r2 │ │ │ │ + rsbeq lr, sp, r0, asr #15 │ │ │ │ + rsbeq r1, r4, r0, lsl r2 │ │ │ │ + rsbeq r1, r4, r8, lsr #4 │ │ │ │ + rsbeq r0, r6, ip, asr #11 │ │ │ │ + rsbeq r0, r6, r0, ror #11 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ addeq r2, r3, r0, lsr r4 │ │ │ │ ldr r1, [pc, #8] @ 3976dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2a5fc0 │ │ │ │ @@ -343402,16 +343402,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbseq r9, r9, r0, lsl #29 │ │ │ │ - rsbseq r9, r9, r4, lsl lr │ │ │ │ + ldrheq r9, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r9, r9, r4, asr #28 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -343430,15 +343430,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 397aa8 │ │ │ │ ldr r3, [pc, #416] @ 397aac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -343447,34 +343447,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 397ab0 │ │ │ │ ldr r4, [pc, #404] @ 397ab4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r1, [pc, #380] @ 397ab8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #352] @ 397abc │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 397ac0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #316] @ 397ac4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 397a14 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -343526,43 +343526,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 397ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 397998 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 397adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 397998 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r1, ip, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00660290 │ │ │ │ - rsbseq r9, r9, r4, asr #25 │ │ │ │ - rsbeq r0, r6, r4, lsr #5 │ │ │ │ - rsbeq r0, r6, r0, asr #6 │ │ │ │ + rsbeq r0, r6, r0, asr #5 │ │ │ │ + ldrsheq r9, [r9], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq r0, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r6, r0, ror r3 │ │ │ │ addseq r3, r1, r4, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r1, ip, lsr r1 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r6, r0, lsr #10 │ │ │ │ - rsbeq r0, r6, ip, lsr #10 │ │ │ │ + rsbeq r0, r6, r0, asr r5 │ │ │ │ + rsbeq r0, r6, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 397b8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343570,25 +343570,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 397b90 │ │ │ │ ldr r1, [pc, #132] @ 397b94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #112] @ 397b98 │ │ │ │ ldr r1, [pc, #112] @ 397b9c │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #80] @ 397ba0 │ │ │ │ ldr r3, [pc, #80] @ 397ba4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -343598,19 +343598,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r9, r8, lsl #22 │ │ │ │ - strheq r0, [r4], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq lr, sp, r8, ror #4 │ │ │ │ - strheq r0, [r4], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r0, r4, ip, asr #25 │ │ │ │ + rsbseq r9, r9, r8, lsr fp │ │ │ │ + rsbeq r0, r4, r8, ror #25 │ │ │ │ + @ instruction: 0x006de298 │ │ │ │ + rsbeq r0, r4, r4, ror #25 │ │ │ │ + strdeq r0, [r4], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 397c94 │ │ │ │ @@ -343620,65 +343620,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 397c98 │ │ │ │ ldr r1, [pc, #196] @ 397c9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 397ca0 │ │ │ │ ldr r1, [pc, #176] @ 397ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 397ca8 │ │ │ │ ldr r1, [pc, #144] @ 397cac │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #112] @ 397cb0 │ │ │ │ ldr r2, [pc, #112] @ 397cb4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 750458 │ │ │ │ + bl 750488 │ │ │ │ ldr r3, [pc, #76] @ 397cb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r9, r0, asr #20 │ │ │ │ - strdeq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq lr, sp, r0, lsr #3 │ │ │ │ - strdeq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r0, r4, r8, lsl #24 │ │ │ │ - rsbeq pc, r5, ip, lsr #31 │ │ │ │ - rsbeq pc, r5, r0, asr #31 │ │ │ │ + rsbseq r9, r9, r0, ror sl │ │ │ │ + rsbeq r0, r4, r0, lsr #24 │ │ │ │ + ldrdeq lr, [sp], #-16 @ │ │ │ │ + rsbeq r0, r4, r0, lsr #24 │ │ │ │ + rsbeq r0, r4, r8, lsr ip │ │ │ │ + ldrdeq pc, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq pc, [r5], #-240 @ 0xffffff10 @ │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ addeq r1, r3, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -343688,51 +343688,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r9, r8, lsr #18 │ │ │ │ - rsbeq pc, r5, r4, ror #29 │ │ │ │ - strdeq pc, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r9, r9, r8, asr r9 │ │ │ │ + rsbeq pc, r5, r4, lsl pc @ │ │ │ │ + rsbeq pc, r5, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 397d7c │ │ │ │ ldr r2, [pc, #56] @ 397d80 │ │ │ │ ldr r1, [pc, #56] @ 397d84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7504dc │ │ │ │ - ldrheq r9, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq pc, r5, r4, ror lr @ │ │ │ │ - rsbeq pc, r5, ip, lsl #29 │ │ │ │ + b 75050c │ │ │ │ + rsbseq r9, r9, r8, ror #17 │ │ │ │ + rsbeq pc, r5, r4, lsr #29 │ │ │ │ + strheq pc, [r5], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 397e64 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 397e68 │ │ │ │ @@ -343741,15 +343741,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 397df8 │ │ │ │ @@ -343780,32 +343780,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r9, r8, asr r8 │ │ │ │ - rsbeq pc, r5, ip, lsl #28 │ │ │ │ - rsbeq pc, r5, r0, lsr lr @ │ │ │ │ + rsbseq r9, r9, r8, lsl #17 │ │ │ │ + rsbeq pc, r5, ip, lsr lr @ │ │ │ │ + rsbeq pc, r5, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 397ef4 │ │ │ │ ldr r2, [pc, #108] @ 397ef8 │ │ │ │ ldr r1, [pc, #108] @ 397efc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -343816,17 +343816,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r9, r4, ror r7 │ │ │ │ - rsbeq pc, r5, r0, lsr sp @ │ │ │ │ - rsbeq pc, r5, r8, asr #26 │ │ │ │ + rsbseq r9, r9, r4, lsr #15 │ │ │ │ + rsbeq pc, r5, r0, ror #26 │ │ │ │ + rsbeq pc, r5, r8, ror sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 397f80 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -343834,36 +343834,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 397f84 │ │ │ │ ldr r1, [pc, #88] @ 397f88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #68] @ 397f8c │ │ │ │ ldr r1, [pc, #68] @ 397f90 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324570 │ │ │ │ - rsbseq r9, r9, r8, ror #13 │ │ │ │ - @ instruction: 0x0065fc9c │ │ │ │ - strheq pc, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r0, r4, r8, ror r8 │ │ │ │ - rsbeq sp, sp, ip, lsr #28 │ │ │ │ + rsbseq r9, r9, r8, lsl r7 │ │ │ │ + rsbeq pc, r5, ip, asr #25 │ │ │ │ + rsbeq pc, r5, r0, ror #25 │ │ │ │ + rsbeq r0, r4, r8, lsr #17 │ │ │ │ + rsbeq sp, sp, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 3981f8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -343878,15 +343878,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #532] @ 39820c │ │ │ │ ldr r3, [pc, #532] @ 398210 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -343932,22 +343932,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 398224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -343987,67 +343987,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 39822c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 398034 │ │ │ │ ldr r0, [pc, #96] @ 398230 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 398034 │ │ │ │ ldr r0, [pc, #80] @ 398234 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3980e8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r9, r4, asr r6 │ │ │ │ + rsbseq r9, r9, r4, lsl #13 │ │ │ │ addseq r2, r1, r4, asr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strdeq pc, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, r5, ip, lsl #24 │ │ │ │ + rsbeq pc, r5, r4, lsr #24 │ │ │ │ + rsbeq pc, r5, ip, lsr ip @ │ │ │ │ addseq r2, r1, ip, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00912ad8 │ │ │ │ andeq r5, r0, r4, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq pc, [r5], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r5, ip, lsr #30 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ - rsbeq pc, r5, r8, asr lr @ │ │ │ │ - rsbeq pc, r5, r4, ror lr @ │ │ │ │ - rsbeq pc, r5, r8, lsl lr @ │ │ │ │ + rsbeq pc, r5, r8, lsl #29 │ │ │ │ + rsbeq pc, r5, r4, lsr #29 │ │ │ │ + rsbeq pc, r5, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 398304 │ │ │ │ ldr r2, [pc, #180] @ 398308 │ │ │ │ ldr r1, [pc, #180] @ 39830c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 398298 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -344076,17 +344076,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r9, ip, lsr #7 │ │ │ │ - rsbeq pc, r5, r0, ror #18 │ │ │ │ - rsbeq pc, r5, r4, lsl #19 │ │ │ │ + ldrsbeq r9, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x0065f990 │ │ │ │ + strheq pc, [r5], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 3985bc │ │ │ │ ldr lr, [pc, #660] @ 3985c0 │ │ │ │ ldr ip, [pc, #660] @ 3985c4 │ │ │ │ @@ -344102,15 +344102,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #600] @ 3985d0 │ │ │ │ ldr r3, [pc, #600] @ 3985d4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -344145,15 +344145,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 3985dc │ │ │ │ ldr r3, [pc, #404] @ 3985c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -344191,15 +344191,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 398524 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r1, #0 │ │ │ │ ble 398424 │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -344235,45 +344235,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3985f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 398390 │ │ │ │ ldr r0, [pc, #76] @ 3985f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 398390 │ │ │ │ - ldrsbeq r9, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r9, r9, r4, lsl #6 │ │ │ │ addseq r2, r1, r0, ror #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r5, r4, ror r8 @ │ │ │ │ - rsbeq pc, r5, ip, lsl #17 │ │ │ │ + rsbeq pc, r5, r4, lsr #17 │ │ │ │ + strheq pc, [r5], #-140 @ 0xffffff74 @ │ │ │ │ umullseq r2, r1, ip, r7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r9, ip, lsr r2 │ │ │ │ + rsbseq r9, r9, ip, ror #4 │ │ │ │ addseq r2, r1, r8, ror #13 │ │ │ │ addseq r2, r1, r0, ror r6 │ │ │ │ addseq r2, r1, r8, lsl r6 │ │ │ │ andeq r3, r0, r4, asr sl │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r5], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq pc, r5, r8, ror #21 │ │ │ │ + rsbeq pc, r5, r0, lsl #22 │ │ │ │ + rsbeq pc, r5, r8, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 3991c4 │ │ │ │ @@ -344409,15 +344409,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 398774 │ │ │ │ ldr r0, [pc, #2512] @ 3991fc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 398b14 │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 398a08 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 398c20 │ │ │ │ @@ -344574,28 +344574,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 399228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3986ec │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 398c30 │ │ │ │ @@ -344834,15 +344834,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 3986ec │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 398310 │ │ │ │ @@ -345024,59 +345024,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009124f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r1, r4, ror #9 │ │ │ │ addseq r2, r1, r8, asr #9 │ │ │ │ - rsbseq r8, r9, r0, asr #30 │ │ │ │ + rsbseq r8, r9, r0, ror pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r5, r0, r0, lsr r0 │ │ │ │ andeq r1, r0, r0, lsl #28 │ │ │ │ addseq r2, r1, r0, asr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r2, r1, r0, lsl #7 │ │ │ │ - ldrdeq pc, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, r5, r4, lsl #20 │ │ │ │ muleq r0, r8, r0 │ │ │ │ addseq r2, r1, ip, lsl #6 │ │ │ │ - rsbeq pc, r5, r0, ror #18 │ │ │ │ + @ instruction: 0x0065f990 │ │ │ │ andeq r4, r0, r4, ror #12 │ │ │ │ andeq r1, r0, r4, asr r9 │ │ │ │ addseq r2, r1, r4, ror r2 │ │ │ │ addseq r2, r1, r4, lsl #4 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ addseq r2, r1, r0, lsr #3 │ │ │ │ addseq r2, r1, r0, lsr r1 │ │ │ │ addseq r2, r1, ip, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq pc, r5, r0, lsl #12 │ │ │ │ @ instruction: 0x00911fb4 │ │ │ │ addseq r1, r1, ip, asr pc │ │ │ │ addseq r1, r1, ip, lsl pc │ │ │ │ - rsbeq pc, r5, r0, ror r5 @ │ │ │ │ + rsbeq pc, r5, r0, lsr #11 │ │ │ │ addseq r1, r1, r0, lsl #29 │ │ │ │ addseq r1, r1, r4, lsl lr │ │ │ │ addseq r1, r1, r0, lsr #27 │ │ │ │ addseq r1, r1, r0, ror #26 │ │ │ │ addseq r1, r1, r8, lsl sp │ │ │ │ @ instruction: 0x00911cd0 │ │ │ │ addseq r1, r1, ip, ror ip │ │ │ │ - rsbeq pc, r5, r8, ror #4 │ │ │ │ + @ instruction: 0x0065f298 │ │ │ │ addseq r1, r1, r8, ror #23 │ │ │ │ umullseq r1, r1, r0, fp @ │ │ │ │ addseq r1, r1, r4, lsr fp │ │ │ │ @ instruction: 0x00911ab4 │ │ │ │ addseq r1, r1, r8, ror sl │ │ │ │ addseq r1, r1, r0, lsr sl │ │ │ │ @ instruction: 0x009119f4 │ │ │ │ umullseq r1, r1, r8, r9 @ │ │ │ │ - rsbseq r8, r9, r4, asr r4 │ │ │ │ - rsbeq lr, r5, r8, lsl #30 │ │ │ │ - strdeq r0, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r8, r9, r4, lsl #9 │ │ │ │ + rsbeq lr, r5, r8, lsr pc │ │ │ │ + rsbeq r0, r5, ip, lsr #28 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 39960c │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -345092,15 +345092,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 399620 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -345191,15 +345191,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [pc, #428] @ 399628 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 399560 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -345273,48 +345273,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 399638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399488 │ │ │ │ ldr r0, [pc, #80] @ 39963c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399488 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r9, ip, asr r3 │ │ │ │ + rsbseq r8, r9, ip, lsl #7 │ │ │ │ addseq r1, r1, ip, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, r5, r0, lsl #18 │ │ │ │ - rsbeq lr, r5, r8, lsl r9 │ │ │ │ + rsbeq lr, r5, r0, lsr r9 │ │ │ │ + rsbeq lr, r5, r8, asr #18 │ │ │ │ addseq r1, r1, r8, lsl r8 │ │ │ │ @ instruction: 0x009117f8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq lr, [r5], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq lr, r5, r0, lsl #24 │ │ │ │ + rsbeq lr, r5, r4, lsl #24 │ │ │ │ + rsbeq lr, r5, r0, lsr ip │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345420,15 +345420,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ │ │ │ │ 003997f0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -345449,15 +345449,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ │ │ │ │ 0039985c : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -345485,15 +345485,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ │ │ │ │ 003998e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -345519,15 +345519,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 399948 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -345595,21 +345595,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 399a10 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 399a10 │ │ │ │ ldr r3, [pc, #160] @ 399b50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3999f0 │ │ │ │ ldr r3, [pc, #144] @ 399b54 │ │ │ │ @@ -345625,39 +345625,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 399b5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3999f0 │ │ │ │ ldr r0, [pc, #52] @ 399b60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3999f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r1, ip, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r1, ip, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsheq r1, [r1], ip │ │ │ │ andeq r2, r0, r0, lsl lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r5, r8, lsl #14 │ │ │ │ - rsbeq lr, r5, r4, lsl r7 │ │ │ │ + rsbeq lr, r5, r8, lsr r7 │ │ │ │ + rsbeq lr, r5, r4, asr #14 │ │ │ │ │ │ │ │ 00399b64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 39a380 │ │ │ │ @@ -345675,15 +345675,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #1992] @ 39a394 │ │ │ │ ldr r3, [pc, #1992] @ 39a398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -345740,15 +345740,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 39a3a4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 39a388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -345814,23 +345814,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 39a3b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399be4 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 399c8c │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -345855,15 +345855,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 399ef0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -345902,23 +345902,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 39a3c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399d20 │ │ │ │ mov r0, r6 │ │ │ │ bl 397f94 │ │ │ │ ldr r2, [pc, #1096] @ 39a3cc │ │ │ │ ldr r3, [pc, #1024] @ 39a388 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -346152,63 +346152,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 399e80 │ │ │ │ b 399ef0 │ │ │ │ ldr r0, [pc, #196] @ 39a3f0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399be4 │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 39a0f0 │ │ │ │ ldr r0, [pc, #156] @ 39a3f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 399d20 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 39a0f0 │ │ │ │ - rsbseq r7, r9, r0, lsl #21 │ │ │ │ + ldrheq r7, [r9], #-160 @ 0xffffff60 @ │ │ │ │ addseq r0, r1, ip, lsl #31 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, r5, r0, lsr #32 │ │ │ │ - rsbeq lr, r5, r8, lsr r0 │ │ │ │ + rsbeq lr, r5, r0, asr r0 │ │ │ │ + rsbeq lr, r5, r8, rrx │ │ │ │ addseq r0, r1, r8, asr #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, r9, r4, ror r9 │ │ │ │ - rsbseq r7, r9, r4, asr r9 │ │ │ │ + rsbseq r7, r9, r4, lsr #19 │ │ │ │ + rsbseq r7, r9, r4, lsl #19 │ │ │ │ addseq r0, r1, ip, lsr lr │ │ │ │ - rsbseq r7, r9, r4, lsl #17 │ │ │ │ + ldrheq r7, [r9], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r5, ip, asr #8 │ │ │ │ + rsbeq lr, r5, ip, ror r4 │ │ │ │ @ instruction: 0x00910cb0 │ │ │ │ addseq r0, r1, r0, asr #24 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ - rsbeq lr, r5, ip, lsr #1 │ │ │ │ + ldrdeq lr, [r5], #-12 @ │ │ │ │ umullseq r0, r1, r0, fp │ │ │ │ addseq r0, r1, r0, lsl fp │ │ │ │ addseq r0, r1, r8, lsr #21 │ │ │ │ addseq r0, r1, r8, lsl sl │ │ │ │ @ instruction: 0x009109b0 │ │ │ │ addseq r0, r1, r0, asr r9 │ │ │ │ addseq r0, r1, r0, ror #17 │ │ │ │ addseq r0, r1, r0, ror r8 │ │ │ │ addseq r0, r1, r0, lsl r8 │ │ │ │ - rsbeq sp, r5, r4, asr pc │ │ │ │ - rsbeq sp, r5, r8, ror #25 │ │ │ │ + rsbeq sp, r5, r4, lsl #31 │ │ │ │ + rsbeq sp, r5, r8, lsl sp │ │ │ │ │ │ │ │ 0039a3f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 39a528 │ │ │ │ @@ -346263,40 +346263,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 39a548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a44c │ │ │ │ ldr r0, [pc, #56] @ 39a54c │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a44c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, r4, lsl #14 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r1, r4, ror #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r0, r1, r0, asr #13 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r5, r0, lsr #27 │ │ │ │ - rsbeq sp, r5, r4, asr #27 │ │ │ │ + ldrdeq sp, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + strdeq sp, [r5], #-212 @ 0xffffff2c @ │ │ │ │ │ │ │ │ 0039a550 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 39a69c │ │ │ │ @@ -346324,15 +346324,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #216] @ 39a6b8 │ │ │ │ ldr r3, [pc, #188] @ 39a6a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346359,42 +346359,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39a6c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a5a0 │ │ │ │ ldr r0, [pc, #64] @ 39a6cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a5a0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r0, r1, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r0, r1, ip, lsl #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r7, r9, r0, asr r0 │ │ │ │ - rsbeq lr, r3, r8, lsl #4 │ │ │ │ - strheq fp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, r9, r0, lsl #1 │ │ │ │ + rsbeq lr, r3, r8, lsr r2 │ │ │ │ + rsbeq fp, sp, r4, ror #15 │ │ │ │ addseq r0, r1, r4, lsr r5 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r5, ip, lsl #25 │ │ │ │ - rsbeq sp, r5, r0, lsr #25 │ │ │ │ + strheq sp, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq sp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 0039a6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 39b028 │ │ │ │ @@ -346412,15 +346412,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #2308] @ 39b03c │ │ │ │ ldr r3, [pc, #2308] @ 39b040 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -346478,15 +346478,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39aa14 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 39a880 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -346496,15 +346496,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 39b04c │ │ │ │ ldr r3, [pc, #1948] @ 39b030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -346552,22 +346552,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 39b060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a750 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 39a8f8 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -346784,15 +346784,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r2, [pc, #888] @ 39b080 │ │ │ │ ldr r3, [pc, #804] @ 39b030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -346974,66 +346974,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 39a824 │ │ │ │ b 39aa14 │ │ │ │ ldr r0, [pc, #176] @ 39b09c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39a750 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 39ae80 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 39ae80 │ │ │ │ - rsbseq r6, r9, r4, lsl pc │ │ │ │ + rsbseq r6, r9, r4, asr #30 │ │ │ │ addseq r0, r1, r0, lsr #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq sp, [r5], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq sp, r5, ip, asr #9 │ │ │ │ + rsbeq sp, r5, r4, ror #9 │ │ │ │ + strdeq sp, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0x009103dc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ addseq r0, r1, ip, lsl r3 │ │ │ │ addseq r0, r1, r4, lsl #5 │ │ │ │ - ldrsheq r6, [r9], #-202 @ 0xffffff36 @ │ │ │ │ + rsbseq r6, r9, sl, lsr #26 │ │ │ │ andeq r2, r0, r4, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq sp, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sp, r5, r4, lsl #20 │ │ │ │ addseq r0, r1, ip, lsl r1 │ │ │ │ addseq r0, r1, r8, lsr #1 │ │ │ │ addseq r0, r1, ip, lsr r0 │ │ │ │ @ instruction: 0x0090ffd0 │ │ │ │ addseq pc, r0, r0, asr pc @ │ │ │ │ addseq pc, r0, r4, ror #29 │ │ │ │ addseq pc, r0, ip, ror lr @ │ │ │ │ addseq pc, r0, ip, lsl #28 │ │ │ │ umullseq pc, r0, r4, sp @ │ │ │ │ addseq pc, r0, r8, lsr #26 │ │ │ │ addseq pc, r0, r0, lsl #25 │ │ │ │ addseq pc, r0, r4, lsl ip @ │ │ │ │ @ instruction: 0x0090fbb8 │ │ │ │ addseq pc, r0, r0, asr fp @ │ │ │ │ - rsbeq sp, r5, r0, lsl #7 │ │ │ │ + strheq sp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39b0c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ strdeq lr, [r2], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 39b1d0 │ │ │ │ ldr r2, [pc, #240] @ 39b1d4 │ │ │ │ @@ -347041,35 +347041,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #208] @ 39b1dc │ │ │ │ ldr r1, [pc, #208] @ 39b1e0 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 39b1e4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #172] @ 39b1e8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 39b1ec │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #148] @ 39b1f0 │ │ │ │ ldr lr, [pc, #148] @ 39b1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 39b1f8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -347093,19 +347093,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r6, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - ldrdeq sp, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, sp, r8, lsl #25 │ │ │ │ - rsbeq ip, r4, r4, ror #20 │ │ │ │ - rsbeq ip, r4, r0, lsl #21 │ │ │ │ + rsbseq r6, r9, r4, lsr #14 │ │ │ │ + rsbeq sp, r3, r4, lsl #14 │ │ │ │ + strheq sl, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0064ca94 │ │ │ │ + strheq ip, [r4], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ addeq r0, pc, r4, ror #21 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ addeq lr, r2, r0, asr fp │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -347123,42 +347123,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 6e69c4 │ │ │ │ - ldrheq r6, [r9], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, r5, ip, ror #5 │ │ │ │ - rsbeq sp, r5, ip, lsl #6 │ │ │ │ + b 6e69f4 │ │ │ │ + rsbseq r6, r9, r4, ror #11 │ │ │ │ + rsbeq sp, r5, ip, lsl r3 │ │ │ │ + rsbeq sp, r5, ip, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 39b340 │ │ │ │ ldr r2, [pc, #172] @ 39b344 │ │ │ │ ldr r1, [pc, #172] @ 39b348 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 39b330 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -347185,17 +347185,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248d18 │ │ │ │ - rsbseq r6, r9, r4, asr #10 │ │ │ │ - rsbeq sp, r5, r0, lsl #5 │ │ │ │ - rsbeq sp, r5, r0, lsr #5 │ │ │ │ + rsbseq r6, r9, r4, ror r5 │ │ │ │ + strheq sp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sp, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 39b3f4 │ │ │ │ ldr r2, [pc, #144] @ 39b3f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -347203,15 +347203,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 39b3fc │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 39b3b0 │ │ │ │ b 39b3dc │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -347230,44 +347230,44 @@ │ │ │ │ b 249840 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24a890 │ │ │ │ - rsbseq r6, r9, r8, ror r4 │ │ │ │ - rsbeq sp, r5, ip, lsr #3 │ │ │ │ - rsbeq sp, r5, ip, asr #3 │ │ │ │ + rsbseq r6, r9, r8, lsr #9 │ │ │ │ + ldrdeq sp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ + strdeq sp, [r5], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 39b4b8 │ │ │ │ ldr r6, [pc, #160] @ 39b4bc │ │ │ │ ldr r5, [pc, #160] @ 39b4c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 39b498 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -347279,44 +347279,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq r6, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ - strdeq sp, [r5], #-12 @ │ │ │ │ - rsbeq sp, r5, r8, lsl r1 │ │ │ │ + rsbseq r6, r9, ip, ror #7 │ │ │ │ + rsbeq sp, r5, ip, lsr #2 │ │ │ │ + rsbeq sp, r5, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 39b574 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #136] @ 39b578 │ │ │ │ ldr r1, [pc, #136] @ 39b57c │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #112] @ 39b580 │ │ │ │ ldr r1, [pc, #112] @ 39b584 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b554 │ │ │ │ @@ -347326,47 +347326,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r6, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq sp, r5, r0, lsr r0 │ │ │ │ - rsbeq sp, r5, r0, asr r0 │ │ │ │ - rsbeq ip, r4, r4, ror #12 │ │ │ │ - rsbeq ip, r4, r0, lsl #13 │ │ │ │ + rsbseq r6, r9, ip, lsr #6 │ │ │ │ + rsbeq sp, r5, r0, rrx │ │ │ │ + rsbeq sp, r5, r0, lsl #1 │ │ │ │ + @ instruction: 0x0064c694 │ │ │ │ + strheq ip, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 39b64c │ │ │ │ ldr r6, [pc, #172] @ 39b650 │ │ │ │ ldr r5, [pc, #172] @ 39b654 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ tst r7, #4 │ │ │ │ beq 39b62c │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 39b62c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -347380,73 +347380,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq r6, r9, r4, lsr r2 │ │ │ │ - rsbeq ip, r5, r0, ror pc │ │ │ │ - rsbeq ip, r5, ip, lsl #31 │ │ │ │ + rsbseq r6, r9, r4, ror #4 │ │ │ │ + rsbeq ip, r5, r0, lsr #31 │ │ │ │ + strheq ip, [r5], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 39b724 │ │ │ │ ldr r9, [pc, #180] @ 39b728 │ │ │ │ ldr r6, [pc, #180] @ 39b72c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #132] @ 39b730 │ │ │ │ ldr r1, [pc, #132] @ 39b734 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39b704 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 6e6250 │ │ │ │ + bl 6e6280 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6e6dd4 │ │ │ │ - rsbseq r6, r9, r4, ror #2 │ │ │ │ - rsbeq ip, r5, r4, lsr #29 │ │ │ │ - rsbeq ip, r5, r0, asr #29 │ │ │ │ - ldrdeq ip, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq ip, r4, ip, ror #9 │ │ │ │ + b 6e6e04 │ │ │ │ + @ instruction: 0x00796194 │ │ │ │ + ldrdeq ip, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq ip, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r4, r0, lsl #10 │ │ │ │ + rsbeq ip, r4, ip, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 39b8c4 │ │ │ │ ldr r3, [pc, #372] @ 39b8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347458,56 +347458,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 39b820 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39b808 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 39b870 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -347519,15 +347519,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 249840 │ │ │ │ mov r6, #8 │ │ │ │ b 39b7f0 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ ldr r2, [pc, #84] @ 39b8d8 │ │ │ │ ldr r3, [pc, #64] @ 39b8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -347540,17 +347540,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r4, asr #7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r6, r9, r4, ror r0 │ │ │ │ - rsbeq ip, r5, r4, lsr #27 │ │ │ │ - ldrdeq ip, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r9, r4, lsr #1 │ │ │ │ + ldrdeq ip, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq ip, r5, ip, lsl #28 │ │ │ │ umullseq pc, r0, r0, r2 @ │ │ │ │ │ │ │ │ 0039b8dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -347597,26 +347597,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 39ba9c │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 6ea210 │ │ │ │ + bl 6ea240 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39b980 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 39b9e0 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 6e4264 │ │ │ │ + bl 6e4294 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 39b9bc │ │ │ │ ldr r3, [pc, #512] @ 39bbe8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -347644,17 +347644,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 6e6690 │ │ │ │ + bl 6e66c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 39b9fc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -347666,19 +347666,19 @@ │ │ │ │ beq 39ba3c │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 39baec │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6e4fc4 │ │ │ │ + bl 6e4ff4 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 39ba3c │ │ │ │ @@ -347715,51 +347715,51 @@ │ │ │ │ beq 39bba0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 39bc08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39b9fc │ │ │ │ ldr r2, [pc, #100] @ 39bc0c │ │ │ │ ldr r3, [pc, #52] @ 39bbe0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 39bbd8 │ │ │ │ ldr r0, [pc, #68] @ 39bc10 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq pc, r0, r8, lsl r2 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq pc, r0, r8, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq pc, r0, r0, lsl r1 @ │ │ │ │ - @ instruction: 0x00795d94 │ │ │ │ - rsbeq ip, r4, r8, lsr #2 │ │ │ │ - rsbeq ip, r4, r4, asr #2 │ │ │ │ + rsbseq r5, r9, r4, asr #27 │ │ │ │ + rsbeq ip, r4, r8, asr r1 │ │ │ │ + rsbeq ip, r4, r4, ror r1 │ │ │ │ andeq r4, r0, r8, asr #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r5, r8, asr #19 │ │ │ │ + strdeq ip, [r5], #-152 @ 0xffffff68 @ │ │ │ │ addseq lr, r0, ip, ror #30 │ │ │ │ - rsbeq ip, r5, r8, asr #19 │ │ │ │ + strdeq ip, [r5], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 0039bc14 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 39bc40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -347837,16 +347837,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addseq lr, r0, r4, lsl #29 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r5, r9, r4, lsl #22 │ │ │ │ - ldrdeq ip, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r5, r9, r4, lsr fp │ │ │ │ + rsbeq ip, r5, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 39bf8c │ │ │ │ ldr r3, [pc, #532] @ 39bf90 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347859,39 +347859,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #460] @ 39bfa0 │ │ │ │ ldr r1, [pc, #460] @ 39bfa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39be44 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -347934,27 +347934,27 @@ │ │ │ │ bne 39bea8 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 39bf68 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e6e50 │ │ │ │ + bl 6e6e80 │ │ │ │ ldr r2, [pc, #196] @ 39bfac │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ ldr r2, [pc, #180] @ 39bfb0 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e61a4 │ │ │ │ + bl 6e61d4 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 39bfb4 │ │ │ │ ldr r3, [pc, #112] @ 39bf90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -347966,40 +347966,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 39bf14 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 39bfb8 │ │ │ │ ldr r1, [pc, #72] @ 39bfbc │ │ │ │ ldr r0, [pc, #72] @ 39bfc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 39bfc4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ umullseq lr, r0, ip, sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r5, r9, ip, asr #20 │ │ │ │ - rsbeq ip, r5, ip, ror r7 │ │ │ │ - @ instruction: 0x0065c79c │ │ │ │ - rsbeq fp, r4, r8, lsr #27 │ │ │ │ - rsbeq fp, r4, r4, asr #27 │ │ │ │ - rsbeq lr, pc, r4, lsl #11 │ │ │ │ + rsbseq r5, r9, ip, ror sl │ │ │ │ + rsbeq ip, r5, ip, lsr #15 │ │ │ │ + rsbeq ip, r5, ip, asr #15 │ │ │ │ + ldrdeq fp, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + strdeq fp, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + strheq lr, [pc], #-84 @ │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0x0090ebf8 │ │ │ │ - rsbseq r5, r9, r8, ror #16 │ │ │ │ - rsbeq ip, r5, r8, asr r6 │ │ │ │ - rsbeq ip, r5, ip, ror #12 │ │ │ │ + @ instruction: 0x00795898 │ │ │ │ + rsbeq ip, r5, r8, lsl #13 │ │ │ │ + @ instruction: 0x0065c69c │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 0039bfc8 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -348078,33 +348078,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090eabc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq lr, pc, r0, ror #6 │ │ │ │ + @ instruction: 0x006fe390 │ │ │ │ addseq lr, r0, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 39c158 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq sp, r2, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 39c508 │ │ │ │ mov r6, r2 │ │ │ │ @@ -348121,27 +348121,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #856] @ 39c51c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 39c520 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 39c524 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -348220,15 +348220,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 39c544 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r3, [pc, #504] @ 39c548 │ │ │ │ ldr r2, [pc, #504] @ 39c54c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -348271,15 +348271,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 39c544 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 976a48 │ │ │ │ + bl 976a78 │ │ │ │ ldr r2, [pc, #320] @ 39c55c │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -348333,40 +348333,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 39b8dc │ │ │ │ b 39c250 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r5, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r5, r9, r0, lsr #14 │ │ │ │ umullseq lr, r0, r4, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq ip, r5, ip, lsl #7 │ │ │ │ - rsbeq ip, r5, r4, lsl #9 │ │ │ │ - rsbeq ip, r5, r8, ror r3 │ │ │ │ + strheq ip, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + strheq ip, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq ip, r5, r8, lsr #7 │ │ │ │ addseq lr, r0, r8, lsr r9 │ │ │ │ - rsbseq r5, r9, ip, ror #12 │ │ │ │ - rsbseq r5, r9, r4, asr #12 │ │ │ │ + @ instruction: 0x0079569c │ │ │ │ + rsbseq r5, r9, r4, ror r6 │ │ │ │ @ instruction: 0x0090e8bc │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbseq r5, r9, r4, lsr #10 │ │ │ │ - strdeq ip, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r5, r9, r0, asr #10 │ │ │ │ - rsbseq r5, r9, r0, lsr #9 │ │ │ │ + rsbseq r5, r9, r4, asr r5 │ │ │ │ + rsbeq ip, r5, r0, lsr #6 │ │ │ │ + rsbseq r5, r9, r0, ror r5 │ │ │ │ + ldrsbeq r5, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r4, r0, r4, asr #7 │ │ │ │ - rsbeq ip, r5, r4, asr #4 │ │ │ │ - rsbseq r5, r9, r4, lsr r4 │ │ │ │ + rsbeq ip, r5, r4, ror r2 │ │ │ │ + rsbseq r5, r9, r4, ror #8 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - ldrsbeq r5, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrheq r5, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r5, r9, r8, lsl #8 │ │ │ │ + rsbseq r5, r9, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39c638 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -348374,31 +348374,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 39c63c │ │ │ │ ldr r1, [pc, #160] @ 39c640 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #140] @ 39c644 │ │ │ │ ldr r1, [pc, #140] @ 39c648 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #108] @ 39c64c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r0, [pc, #88] @ 39c650 │ │ │ │ ldr r1, [pc, #88] @ 39c654 │ │ │ │ ldr r2, [pc, #88] @ 39c658 │ │ │ │ ldr r3, [pc, #88] @ 39c65c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -348409,19 +348409,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r9, ip, ror #5 │ │ │ │ - rsbeq ip, r3, r8, lsr #4 │ │ │ │ - ldrdeq r9, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq fp, r5, r0, ror #30 │ │ │ │ - rsbeq fp, r5, r0, lsl #31 │ │ │ │ + rsbseq r5, r9, ip, lsl r3 │ │ │ │ + rsbeq ip, r3, r8, asr r2 │ │ │ │ + rsbeq r9, sp, r8, lsl #16 │ │ │ │ + @ instruction: 0x0065bf90 │ │ │ │ + strheq fp, [r5], #-240 @ 0xffffff10 @ │ │ │ │ addeq pc, lr, r0, ror #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -348433,25 +348433,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #32] @ 39c6c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - ldrsheq r5, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, r3, ip, lsr r1 │ │ │ │ - strdeq r9, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r5, r9, r8, lsr #4 │ │ │ │ + rsbeq ip, r3, ip, ror #2 │ │ │ │ + rsbeq r9, sp, r0, lsr #14 │ │ │ │ addeq pc, lr, ip, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 39c720 │ │ │ │ ldr r2, [pc, #64] @ 39c724 │ │ │ │ @@ -348459,25 +348459,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #32] @ 39c72c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x00795190 │ │ │ │ - ldrdeq ip, [r3], #-4 @ │ │ │ │ - rsbeq r9, sp, r8, lsl #13 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r5, r9, r0, asr #3 │ │ │ │ + rsbeq ip, r3, r4, lsl #2 │ │ │ │ + strheq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ @ instruction: 0x008ef5b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 39c7e0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -348492,15 +348492,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 39b8dc │ │ │ │ ldr r2, [pc, #80] @ 39c7f4 │ │ │ │ ldr r3, [pc, #64] @ 39c7e8 │ │ │ │ @@ -348515,84 +348515,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r5, r9, ip, lsr #2 │ │ │ │ + rsbseq r5, r9, ip, asr r1 │ │ │ │ @ instruction: 0x0090e3b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq fp, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq fp, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq fp, r5, r8, ror #27 │ │ │ │ + rsbeq fp, r5, r8, lsl #28 │ │ │ │ addseq lr, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 39c840 │ │ │ │ ldr r2, [pc, #48] @ 39c844 │ │ │ │ ldr r1, [pc, #48] @ 39c848 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a6150 │ │ │ │ - rsbseq r5, r9, ip, asr r0 │ │ │ │ - rsbeq fp, r5, r8, lsl #26 │ │ │ │ - rsbeq fp, r5, ip, lsl #28 │ │ │ │ + rsbseq r5, r9, ip, lsl #1 │ │ │ │ + rsbeq fp, r5, r8, lsr sp │ │ │ │ + rsbeq fp, r5, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39c8b0 │ │ │ │ ldr r2, [pc, #76] @ 39c8b4 │ │ │ │ ldr r1, [pc, #76] @ 39c8b8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 39c8a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a605c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2a60e8 │ │ │ │ - rsbseq r5, r9, r8 │ │ │ │ - strheq fp, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - strheq fp, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r5, r9, r8, lsr r0 │ │ │ │ + rsbeq fp, r5, r0, ror #25 │ │ │ │ + rsbeq fp, r5, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 39c950 │ │ │ │ ldr r2, [pc, #124] @ 39c954 │ │ │ │ ldr r1, [pc, #124] @ 39c958 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a5fc0 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -348607,17 +348607,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a61b8 │ │ │ │ - @ instruction: 0x00794f98 │ │ │ │ - rsbeq fp, r5, r4, asr #24 │ │ │ │ - rsbeq fp, r5, r8, asr #26 │ │ │ │ + rsbseq r4, r9, r8, asr #31 │ │ │ │ + rsbeq fp, r5, r4, ror ip │ │ │ │ + rsbeq fp, r5, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 39cae0 │ │ │ │ ldr r2, [pc, #364] @ 39cae4 │ │ │ │ ldr r3, [pc, #364] @ 39cae8 │ │ │ │ @@ -348632,26 +348632,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #308] @ 39caf4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 39caf8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #272] @ 39cafc │ │ │ │ ldr r1, [pc, #272] @ 39cb00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -348707,20 +348707,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r4, [r9], #-228 @ 0xffffff1c @ │ │ │ │ + rsbseq r4, r9, r4, lsr #30 │ │ │ │ umullseq lr, r0, r8, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0065bb90 │ │ │ │ - rsbeq fp, r5, r8, lsl #25 │ │ │ │ - rsbeq fp, r5, r4, lsl #23 │ │ │ │ + rsbeq fp, r5, r0, asr #23 │ │ │ │ + strheq fp, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + strheq fp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ addseq lr, r0, r0, asr #2 │ │ │ │ addeq sp, r2, r8, lsr #6 │ │ │ │ addseq lr, r1, ip, lsr #5 │ │ │ │ andeq r2, r0, r4, ror #16 │ │ │ │ andeq r3, r0, r4, ror #13 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq lr, r0, r4, ror r0 │ │ │ │ @@ -348734,15 +348734,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 39cc00 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 39cc04 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 39cbb4 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -348777,20 +348777,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, ip, lsr sp │ │ │ │ - rsbeq fp, r5, r4, ror #19 │ │ │ │ - strdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r4, r9, ip, ror #26 │ │ │ │ + rsbeq fp, r5, r4, lsl sl │ │ │ │ + rsbeq fp, r5, r0, lsr #22 │ │ │ │ @ instruction: 0x0090dfb8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq fp, r5, r0, asr #21 │ │ │ │ + strdeq fp, [r5], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 39cda0 │ │ │ │ ldr r1, [pc, #376] @ 39cda4 │ │ │ │ ldr r2, [pc, #376] @ 39cda8 │ │ │ │ @@ -348805,24 +348805,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #320] @ 39cdb4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #288] @ 39cdb8 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348883,23 +348883,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 39cdcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 39ccbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, asr #24 │ │ │ │ + rsbseq r4, r9, r0, ror ip │ │ │ │ addseq sp, r0, r4, ror #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq fp, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq fp, [r5], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq fp, r5, r8, asr #17 │ │ │ │ + rsbeq fp, r5, ip, lsl #18 │ │ │ │ + rsbeq fp, r5, r0, lsl #20 │ │ │ │ + strdeq fp, [r5], #-136 @ 0xffffff78 @ │ │ │ │ addeq sp, r2, ip, ror r0 │ │ │ │ @ instruction: 0x0091dff0 │ │ │ │ - rsbseq r4, r9, r8, lsr #23 │ │ │ │ + ldrsbeq r4, [r9], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r8, asr #27 │ │ │ │ addseq sp, r1, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -348917,24 +348917,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #320] @ 39cf74 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #288] @ 39cf78 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348995,23 +348995,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 39cf8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 39ce80 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, lsl #21 │ │ │ │ + ldrheq r4, [r9], #-160 @ 0xffffff60 @ │ │ │ │ addseq sp, r0, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, ip, lsl r7 │ │ │ │ - rsbeq fp, r5, r0, lsl r8 │ │ │ │ - rsbeq fp, r5, r8, lsl #14 │ │ │ │ + rsbeq fp, r5, ip, asr #14 │ │ │ │ + rsbeq fp, r5, r0, asr #16 │ │ │ │ + rsbeq fp, r5, r8, lsr r7 │ │ │ │ @ instruction: 0x0082cebc │ │ │ │ addseq sp, r1, r0, lsr lr │ │ │ │ - rsbseq r4, r9, r4, ror #19 │ │ │ │ + rsbseq r4, r9, r4, lsl sl │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ addseq sp, r0, r4, lsl #24 │ │ │ │ addseq sp, r1, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -349029,24 +349029,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #452] @ 39d1b8 │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #420] @ 39d1bc │ │ │ │ ldr r1, [pc, #420] @ 39d1c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 39d1c4 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -349140,30 +349140,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r4, asr #17 │ │ │ │ + ldrsheq r4, [r9], #-132 @ 0xffffff7c @ │ │ │ │ addseq sp, r0, r0, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, ip, asr r5 │ │ │ │ - rsbeq fp, r5, r0, asr r6 │ │ │ │ - rsbeq fp, r5, r4, asr r5 │ │ │ │ + rsbeq fp, r5, ip, lsl #11 │ │ │ │ + rsbeq fp, r5, r0, lsl #13 │ │ │ │ + rsbeq fp, r5, r4, lsl #11 │ │ │ │ strdeq ip, [r2], ip @ │ │ │ │ addseq sp, r1, r4, lsl #25 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ @ instruction: 0x0090d9b0 │ │ │ │ ldr r0, [pc, #4] @ 39d1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r2, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 39d2b0 │ │ │ │ ldr r2, [pc, #176] @ 39d2b4 │ │ │ │ @@ -349171,33 +349171,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 39d2bc │ │ │ │ ldr r1, [pc, #144] @ 39d2c0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 39d2c4 │ │ │ │ ldr r1, [pc, #112] @ 39d2c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #88] @ 39d2cc │ │ │ │ ldr r2, [pc, #88] @ 39d2d0 │ │ │ │ ldr r3, [pc, #88] @ 39d2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -349207,19 +349207,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r4, r9, ip, lsl #14 │ │ │ │ - rsbeq fp, r5, r4, lsl r3 │ │ │ │ - rsbeq fp, r5, r4, lsr r3 │ │ │ │ - @ instruction: 0x0063b594 │ │ │ │ - rsbeq r8, sp, r8, asr #22 │ │ │ │ + rsbseq r4, r9, ip, lsr r7 │ │ │ │ + rsbeq fp, r5, r4, asr #6 │ │ │ │ + rsbeq fp, r5, r4, ror #6 │ │ │ │ + rsbeq fp, r3, r4, asr #11 │ │ │ │ + rsbeq r8, sp, r8, ror fp │ │ │ │ addeq ip, r2, r4, lsl #24 │ │ │ │ addeq lr, lr, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -349231,15 +349231,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 39d344 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -349247,22 +349247,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 24978c │ │ │ │ - rsbseq r4, r9, r0, lsr #12 │ │ │ │ - rsbeq fp, r5, r4, lsr #4 │ │ │ │ - rsbeq fp, r5, r0, lsr #8 │ │ │ │ + rsbseq r4, r9, r0, asr r6 │ │ │ │ + rsbeq fp, r5, r4, asr r2 │ │ │ │ + rsbeq fp, r5, r0, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 39d4a8 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349277,15 +349277,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -349333,45 +349333,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a5fc │ │ │ │ b 39d440 │ │ │ │ ldr r0, [pc, #36] @ 39d4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 24a5fc │ │ │ │ b 39d440 │ │ │ │ - rsbseq r4, r9, ip, lsl #11 │ │ │ │ + ldrheq r4, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ addseq sp, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq fp, r5, r4, ror r1 │ │ │ │ - rsbeq fp, r5, r0, ror r3 │ │ │ │ + rsbeq fp, r5, r4, lsr #3 │ │ │ │ + rsbeq fp, r5, r0, lsr #7 │ │ │ │ addseq sp, r0, ip, asr #13 │ │ │ │ - rsbeq fp, r5, r4, ror #5 │ │ │ │ - rsbeq fp, r5, r4, lsr #5 │ │ │ │ + rsbeq fp, r5, r4, lsl r3 │ │ │ │ + ldrdeq fp, [r5], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 39d518 │ │ │ │ ldr r2, [pc, #56] @ 39d51c │ │ │ │ ldr r1, [pc, #56] @ 39d520 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #24] @ 39d524 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39bfc8 │ │ │ │ - rsbseq r4, r9, r0, lsr r4 │ │ │ │ - rsbeq fp, r5, r4, lsr r0 │ │ │ │ - rsbeq fp, r5, r4, asr r0 │ │ │ │ + rsbseq r4, r9, r0, ror #8 │ │ │ │ + rsbeq fp, r5, r4, rrx │ │ │ │ + rsbeq fp, r5, r4, lsl #1 │ │ │ │ addseq pc, lr, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 39d62c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -349387,15 +349387,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -349430,19 +349430,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r4, [r9], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r4, r9, r4, lsl #8 │ │ │ │ addseq sp, r0, r0, asr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq sl, [r5], #-252 @ 0xffffff04 @ │ │ │ │ - ldrdeq sl, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sl, r5, ip, ror #31 │ │ │ │ + rsbeq fp, r5, ip │ │ │ │ addseq sp, r0, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 39d774 │ │ │ │ @@ -349507,25 +349507,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r7 │ │ │ │ bl 39bc68 │ │ │ │ b 39d6e8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090d4b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sp, r0, r4, lsr #8 │ │ │ │ - ldrsbeq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrdeq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ - strdeq sl, [r5], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r4, r9, r8, lsl #4 │ │ │ │ + rsbeq sl, r5, r8, lsl #28 │ │ │ │ + rsbeq sl, r5, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 39dc8c │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -349542,26 +349542,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1192] @ 39dca0 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a890 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -349645,15 +349645,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 39bc14 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 39db70 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -349722,15 +349722,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r8 │ │ │ │ bl 39bc68 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 39db5c │ │ │ │ add r5, r5, #1 │ │ │ │ b 39d9f8 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ @@ -349740,15 +349740,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 24978c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 39dcd8 │ │ │ │ ldr r3, [pc, #368] @ 39dc94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349772,27 +349772,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 39d9cc │ │ │ │ ldr r1, [pc, #356] @ 39dcdc │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ b 39db18 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 39dce0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 998bfc │ │ │ │ + bl 998c2c │ │ │ │ b 39db18 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 24a890 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -349809,97 +349809,97 @@ │ │ │ │ ldr r1, [pc, #228] @ 39dce8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 39db18 │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 39dcec │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 39dcf0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 39db08 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 39dcf4 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 39dcf8 │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ b 39db08 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r4, r9, r0, ror r1 │ │ │ │ + rsbseq r4, r9, r0, lsr #3 │ │ │ │ addseq sp, r0, ip, asr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sl, r5, r8, asr sp │ │ │ │ - rsbeq sl, r5, r8, asr #30 │ │ │ │ - rsbeq sl, r5, ip, asr #26 │ │ │ │ + rsbeq sl, r5, r8, lsl #27 │ │ │ │ + rsbeq sl, r5, r8, ror pc │ │ │ │ + rsbeq sl, r5, ip, ror sp │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbseq r3, r9, r8, lsr #31 │ │ │ │ - rsbeq sl, r5, ip, lsr #23 │ │ │ │ - rsbeq sl, r5, ip, asr #23 │ │ │ │ - rsbseq r3, r9, r8, asr pc │ │ │ │ + ldrsbeq r3, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq sl, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + strdeq sl, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r3, r9, r8, lsl #31 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - rsbeq sl, r5, r8, ror sl │ │ │ │ - rsbeq sl, r5, r4, lsr #21 │ │ │ │ - rsbeq r1, r4, r0, lsr #5 │ │ │ │ - rsbeq sl, r5, ip, lsr #25 │ │ │ │ + rsbeq sl, r5, r8, lsr #21 │ │ │ │ + ldrdeq sl, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r1, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq sl, [r5], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0x0090cff4 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - strdeq sl, [r5], #-188 @ 0xffffff44 @ │ │ │ │ - strheq sl, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - @ instruction: 0x0065ab94 │ │ │ │ - rsbeq r1, r4, r4, ror r1 │ │ │ │ - rsbeq sl, r5, r8, asr fp │ │ │ │ - rsbeq sl, r5, r8, ror fp │ │ │ │ - rsbeq sl, r5, r0, lsr fp │ │ │ │ + rsbeq sl, r5, ip, lsr #24 │ │ │ │ + rsbeq sl, r5, r8, ror #23 │ │ │ │ + rsbeq sl, r5, r4, asr #23 │ │ │ │ + rsbeq r1, r4, r4, lsr #3 │ │ │ │ + rsbeq sl, r5, r8, lsl #23 │ │ │ │ + rsbeq sl, r5, r8, lsr #23 │ │ │ │ + rsbeq sl, r5, r0, ror #22 │ │ │ │ ldr r0, [pc, #4] @ 39dd08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r2, r0, asr #3 │ │ │ │ ldr r0, [pc, #4] @ 39dd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r2, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 39dda0 │ │ │ │ ldr r2, [pc, #108] @ 39dda4 │ │ │ │ ldr r1, [pc, #108] @ 39dda8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #80] @ 39ddac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r2, [pc, #68] @ 39ddb0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -349907,17 +349907,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, r9, ip, lsr ip │ │ │ │ - rsbeq sl, r3, r4, lsl #21 │ │ │ │ - rsbeq r8, sp, r0, lsr r0 │ │ │ │ + rsbseq r3, r9, ip, ror #24 │ │ │ │ + strheq sl, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r8, sp, r0, rrx │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ addeq ip, r2, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #412] @ 39df68 │ │ │ │ @@ -349998,47 +349998,47 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39df88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39de2c │ │ │ │ ldr r0, [pc, #64] @ 39df8c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39de2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq ip, r0, r4, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r0, r8, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r0, r0, ror #25 │ │ │ │ andeq r1, r0, r4, lsr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq sl, [r5], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq sl, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq sl, r5, r4, lsl #18 │ │ │ │ + rsbeq sl, r5, r0, lsr #18 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ ldm r0, {r0, r1, r2, ip} │ │ │ │ and r2, r2, ip │ │ │ │ orr r2, r2, r0 │ │ │ │ tst r2, r1 │ │ │ │ ldr r0, [r3, #952] @ 0x3b8 │ │ │ │ @@ -350048,16 +350048,16 @@ │ │ │ │ ldr r2, [r3, #936] @ 0x3a8 │ │ │ │ and r1, r1, ip │ │ │ │ ldr r3, [r3, #940] @ 0x3ac │ │ │ │ orr r1, r1, r2 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 39dfd8 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #484] @ 39e1d8 │ │ │ │ ldr r1, [pc, #484] @ 39e1dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350158,45 +350158,45 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39e200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39e050 │ │ │ │ ldr r0, [pc, #60] @ 39e204 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39e050 │ │ │ │ addseq ip, r0, r0, lsr #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0090cafc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq ip, r0, r0, lsr #21 │ │ │ │ addseq ip, r0, r4, asr #20 │ │ │ │ addseq ip, r0, r0, lsl sl │ │ │ │ andeq r4, r0, r8, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r5, ip, lsr #13 │ │ │ │ - rsbeq sl, r5, r8, asr #13 │ │ │ │ + ldrdeq sl, [r5], #-108 @ 0xffffff94 @ │ │ │ │ + strdeq sl, [r5], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #356] @ 39e384 │ │ │ │ ldr ip, [pc, #356] @ 39e388 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -350267,71 +350267,71 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 39e3a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39e29c │ │ │ │ ldr r0, [pc, #52] @ 39e3a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39e29c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090c8f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq ip, r0, r4, lsl #17 │ │ │ │ addseq ip, r0, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r4, lsr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sl, r5, r4, asr r5 │ │ │ │ - rsbeq sl, r5, ip, ror r5 │ │ │ │ + rsbeq sl, r5, r4, lsl #11 │ │ │ │ + rsbeq sl, r5, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 39e418 │ │ │ │ ldr r2, [pc, #84] @ 39e41c │ │ │ │ ldr r1, [pc, #84] @ 39e420 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #52] @ 39e424 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r3, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sl, r5, ip, asr #10 │ │ │ │ - rsbeq sl, r5, ip, ror #10 │ │ │ │ + rsbseq r3, r9, r0, ror #11 │ │ │ │ + rsbeq sl, r5, ip, ror r5 │ │ │ │ + @ instruction: 0x0065a59c │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 39e540 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -350340,46 +350340,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #240] @ 39e544 │ │ │ │ ldr r1, [pc, #240] @ 39e548 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #220] @ 39e54c │ │ │ │ ldr r1, [pc, #220] @ 39e550 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr r8, [pc, #208] @ 39e554 │ │ │ │ ldr r7, [pc, #208] @ 39e558 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #1 │ │ │ │ bl 324570 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #112] @ 39e55c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3243c0 │ │ │ │ ldr r2, [pc, #100] @ 39e560 │ │ │ │ ldr r3, [pc, #100] @ 39e564 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ @@ -350389,66 +350389,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3390b0 │ │ │ │ - rsbseq r3, r9, r8, lsr r5 │ │ │ │ - rsbeq sl, r5, ip, asr #9 │ │ │ │ - rsbeq sl, r5, r8, ror #9 │ │ │ │ - strheq sl, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sl, r4, ip, asr #29 │ │ │ │ - rsbeq sl, r3, r0, asr #6 │ │ │ │ - strdeq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, r9, r8, ror #10 │ │ │ │ + strdeq sl, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq sl, r5, r8, lsl r5 │ │ │ │ + rsbeq sl, r4, r8, ror #29 │ │ │ │ + strdeq sl, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sl, r3, r0, ror r3 │ │ │ │ + rsbeq r7, sp, r4, lsr #18 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq fp, r2, r8, ror #19 │ │ │ │ - rsbeq sl, r5, r8, asr #8 │ │ │ │ + rsbeq sl, r5, r8, ror r4 │ │ │ │ ldr r0, [pc, #4] @ 39e574 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq fp, r2, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #80] @ 39e5ec │ │ │ │ ldr r2, [pc, #80] @ 39e5f0 │ │ │ │ ldr r1, [pc, #80] @ 39e5f4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e5cc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, r9, ip, lsl #8 │ │ │ │ - strdeq sl, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sl, r5, r4, lsl r4 │ │ │ │ + rsbseq r3, r9, ip, lsr r4 │ │ │ │ + rsbeq sl, r5, r4, lsr #8 │ │ │ │ + rsbeq sl, r5, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 39e6d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -350456,35 +350456,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 39e6d8 │ │ │ │ ldr r1, [pc, #180] @ 39e6dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #160] @ 39e6e0 │ │ │ │ ldr r1, [pc, #160] @ 39e6e4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #128] @ 39e6e8 │ │ │ │ ldr r1, [pc, #128] @ 39e6ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #96] @ 39e6f0 │ │ │ │ ldr r2, [pc, #96] @ 39e6f4 │ │ │ │ ldr r3, [pc, #96] @ 39e6f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -350496,56 +350496,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x0079339c │ │ │ │ - rsbeq sl, r3, r0, lsr #3 │ │ │ │ - rsbeq r7, sp, r0, asr r7 │ │ │ │ - rsbeq lr, r4, ip, ror #6 │ │ │ │ - rsbeq lr, r4, r4, asr #6 │ │ │ │ + rsbseq r3, r9, ip, asr #7 │ │ │ │ + ldrdeq sl, [r3], #-16 @ │ │ │ │ + rsbeq r7, sp, r0, lsl #15 │ │ │ │ + @ instruction: 0x0064e39c │ │ │ │ + rsbeq lr, r4, r4, ror r3 │ │ │ │ addeq fp, r2, r8, asr #19 │ │ │ │ addeq sp, lr, r4, asr r8 │ │ │ │ @ instruction: 0x000002b8 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #80] @ 39e770 │ │ │ │ ldr r2, [pc, #80] @ 39e774 │ │ │ │ ldr r1, [pc, #80] @ 39e778 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 39e750 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r3, r9, r8, lsl #5 │ │ │ │ - rsbeq sl, r5, r0, ror r2 │ │ │ │ - @ instruction: 0x0065a290 │ │ │ │ + ldrheq r3, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sl, r5, r0, lsr #5 │ │ │ │ + rsbeq sl, r5, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #168] @ 39e83c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #164] @ 39e840 │ │ │ │ @@ -350553,15 +350553,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ bl 39e6fc │ │ │ │ ldrb ip, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r4, #128] @ 0x80 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ str ip, [sp, #24] │ │ │ │ ldrb ip, [r4, #119] @ 0x77 │ │ │ │ @@ -350586,46 +350586,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r3, r9, r0, lsl r2 │ │ │ │ - strdeq sl, [r5], #-16 @ │ │ │ │ - rsbeq sl, r5, r0, lsl r2 │ │ │ │ - rsbeq sl, r5, r8, asr #3 │ │ │ │ + rsbseq r3, r9, r0, asr #4 │ │ │ │ + rsbeq sl, r5, r0, lsr #4 │ │ │ │ + rsbeq sl, r5, r0, asr #4 │ │ │ │ + strdeq sl, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 39e8b0 │ │ │ │ ldr r2, [pc, #76] @ 39e8b4 │ │ │ │ ldr r1, [pc, #76] @ 39e8b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r3, r9, r4, asr #2 │ │ │ │ - rsbeq sl, r5, r8, lsr #2 │ │ │ │ - rsbeq sl, r5, r8, asr #2 │ │ │ │ + rsbseq r3, r9, r4, ror r1 │ │ │ │ + rsbeq sl, r5, r8, asr r1 │ │ │ │ + rsbeq sl, r5, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 39e944 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -350634,15 +350634,15 @@ │ │ │ │ ldr r2, [pc, #100] @ 39e94c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ beq 39e91c │ │ │ │ ldr r2, [pc, #56] @ 39e950 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -350652,17 +350652,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r3, [r9], #-8 @ │ │ │ │ - rsbeq sl, r5, ip, asr #1 │ │ │ │ - rsbeq sl, r5, ip, lsr #1 │ │ │ │ + rsbseq r3, r9, r8, lsl #2 │ │ │ │ + strdeq sl, [r5], #-12 @ │ │ │ │ + ldrdeq sl, [r5], #-12 @ │ │ │ │ addseq lr, lr, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 39ea04 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -350671,25 +350671,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 39ea08 │ │ │ │ ldr r1, [pc, #136] @ 39ea0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #116] @ 39ea10 │ │ │ │ ldr r1, [pc, #116] @ 39ea14 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrh r2, [r4, #132] @ 0x84 │ │ │ │ add r1, r4, #144 @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a5198 │ │ │ │ ldr r2, [r4, #136] @ 0x88 │ │ │ │ cmn r2, #1 │ │ │ │ beq 39e9ec │ │ │ │ @@ -350699,20 +350699,20 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3a5198 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74d920 │ │ │ │ - rsbseq r3, r9, r0, asr #32 │ │ │ │ - rsbeq sl, r5, ip, lsl r0 │ │ │ │ - rsbeq sl, r5, r8, lsr r0 │ │ │ │ - rsbeq r6, r4, ip, lsr #27 │ │ │ │ - rsbeq r6, r4, r0, asr sp │ │ │ │ + b 74d950 │ │ │ │ + rsbseq r3, r9, r0, ror r0 │ │ │ │ + rsbeq sl, r5, ip, asr #32 │ │ │ │ + rsbeq sl, r5, r8, rrx │ │ │ │ + ldrdeq r6, [r4], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r6, r4, r0, lsl #27 │ │ │ │ │ │ │ │ 0039ea18 : │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ ldrb r1, [r0, #119] @ 0x77 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, r1 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -350745,37 +350745,37 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #212] @ 39eb78 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 39eb40 │ │ │ │ ldr r1, [pc, #188] @ 39eb7c │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #176] @ 39eb80 │ │ │ │ mov r2, #1232 @ 0x4d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #156] @ 39eb84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bae4 │ │ │ │ + bl 74bb14 │ │ │ │ ldr r1, [pc, #144] @ 39eb88 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74babc │ │ │ │ + bl 74baec │ │ │ │ ldr r3, [pc, #128] @ 39eb8c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3a55a0 │ │ │ │ @@ -350786,33 +350786,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #72] @ 39eb90 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #60] @ 39eb94 │ │ │ │ ldr r2, [pc, #60] @ 39eb98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r2, #222 @ 0xde │ │ │ │ b 39eae0 │ │ │ │ - rsbseq r2, r9, r8, lsr #30 │ │ │ │ - rsbeq r9, r3, r4, lsr sp │ │ │ │ - rsbeq r7, sp, r8, ror #5 │ │ │ │ + rsbseq r2, r9, r8, asr pc │ │ │ │ + rsbeq r9, r3, r4, ror #26 │ │ │ │ + rsbeq r7, sp, r8, lsl r3 │ │ │ │ addseq ip, r0, r4, ror r0 │ │ │ │ - rsbeq r6, r4, r0, asr #24 │ │ │ │ - rsbeq r9, r5, r4, asr pc │ │ │ │ - rsbeq r9, r5, r8, asr #30 │ │ │ │ - rsbeq r7, r7, r8, lsr #6 │ │ │ │ + rsbeq r6, r4, r0, ror ip │ │ │ │ + rsbeq r9, r5, r4, lsl #31 │ │ │ │ + rsbeq r9, r5, r8, ror pc │ │ │ │ + rsbeq r7, r7, r8, asr r3 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strheq r6, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r9, r5, ip, asr #29 │ │ │ │ + rsbeq r6, r4, r8, ror #23 │ │ │ │ + strdeq r9, [r5], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0039eb9c : │ │ │ │ ldr r3, [pc, #96] @ 39ec04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, r0, lsl #2 │ │ │ │ ldr ip, [r2, #128] @ 0x80 │ │ │ │ @@ -350848,15 +350848,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #119] @ 0x77 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39ec40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ umulleq fp, r2, ip, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ 39ecd4 │ │ │ │ ldr r2, [pc, #120] @ 39ecd8 │ │ │ │ @@ -350864,41 +350864,41 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #88] @ 39ece0 │ │ │ │ ldr r1, [pc, #88] @ 39ece4 │ │ │ │ add r4, r4, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #56] @ 39ece8 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e0ec │ │ │ │ + bl 74e11c │ │ │ │ ldr r1, [pc, #40] @ 39ecec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e05c │ │ │ │ - rsbseq r2, r9, r4, asr #27 │ │ │ │ - @ instruction: 0x00659e90 │ │ │ │ - @ instruction: 0x00659e9c │ │ │ │ - rsbeq r9, r3, r0, lsr fp │ │ │ │ - rsbeq r7, sp, r4, ror #1 │ │ │ │ + b 74e08c │ │ │ │ + ldrsheq r2, [r9], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r9, r5, r0, asr #29 │ │ │ │ + rsbeq r9, r5, ip, asr #29 │ │ │ │ + rsbeq r9, r3, r0, ror #22 │ │ │ │ + rsbeq r7, sp, r4, lsl r1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb r3, [r0, #106] @ 0x6a │ │ │ │ ldrb r4, [r0, #105] @ 0x69 │ │ │ │ bics r4, r4, r3 │ │ │ │ beq 39edc0 │ │ │ │ @@ -350992,15 +350992,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #124] @ 0x7c │ │ │ │ moveq r1, #1 │ │ │ │ bne 39eeac │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r2, [pc, #248] @ 39ef80 │ │ │ │ ldr r3, [pc, #228] @ 39ef70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -351033,44 +351033,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39ef90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39ee48 │ │ │ │ ldr r0, [pc, #64] @ 39ef94 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39ee48 │ │ │ │ addseq fp, r0, r0, lsl sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r4, asr #25 │ │ │ │ addseq fp, r0, ip, lsl #25 │ │ │ │ andeq r2, r0, r0, lsr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r9, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r9, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, r5, r8, lsl #24 │ │ │ │ + rsbeq r9, r5, ip, lsr #24 │ │ │ │ ldrb r3, [r0, #114] @ 0x72 │ │ │ │ cmp r3, #0 │ │ │ │ beq 39efdc │ │ │ │ ldrb r3, [r0, #115] @ 0x73 │ │ │ │ cmp r3, #0 │ │ │ │ bne 39eff0 │ │ │ │ ldrb r3, [r0, #121] @ 0x79 │ │ │ │ @@ -351239,26 +351239,26 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 39f420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f058 │ │ │ │ ldrb lr, [r4, #107] @ 0x6b │ │ │ │ cmp lr, #0 │ │ │ │ beq 39f098 │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ and r0, r3, #7 │ │ │ │ asr r1, lr, r0 │ │ │ │ @@ -351340,33 +351340,33 @@ │ │ │ │ beq 39f178 │ │ │ │ b 39f364 │ │ │ │ ldr r0, [pc, #84] @ 39f434 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f058 │ │ │ │ @ instruction: 0x0090bafc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, r8, ror #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r4, ror sl │ │ │ │ - rsbseq r2, r9, r4, lsr r9 │ │ │ │ - rsbseq r2, r9, r8, lsl r9 │ │ │ │ + rsbseq r2, r9, r4, ror #18 │ │ │ │ + rsbseq r2, r9, r8, asr #18 │ │ │ │ @ instruction: 0x0090b9bc │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r5, r8, lsl #18 │ │ │ │ + rsbeq r9, r5, r8, lsr r9 │ │ │ │ addseq fp, r0, r4, lsr #16 │ │ │ │ @ instruction: 0x0090b7d4 │ │ │ │ addseq fp, r0, r0, lsr #15 │ │ │ │ addseq fp, r0, ip, asr r7 │ │ │ │ - rsbeq r9, r5, r8, ror #15 │ │ │ │ + rsbeq r9, r5, r8, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #128] @ 0x80 │ │ │ │ @@ -351453,43 +351453,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39f61c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f4a8 │ │ │ │ ldr r0, [pc, #60] @ 39f620 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f4a8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090b6b4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ umullseq fp, r0, r4, r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, r0, ror #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r5, ip, lsr #12 │ │ │ │ - rsbeq r9, r5, r8, asr #12 │ │ │ │ + rsbeq r9, r5, ip, asr r6 │ │ │ │ + rsbeq r9, r5, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 39f7f8 │ │ │ │ mov r8, r3 │ │ │ │ @@ -351578,72 +351578,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 39f818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f69c │ │ │ │ ldr r0, [pc, #64] @ 39f81c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39f69c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0090b4d0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x0090b4b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq fp, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r8, asr r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00659490 │ │ │ │ - strheq r9, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r9, r5, r0, asr #9 │ │ │ │ + rsbeq r9, r5, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 39f880 │ │ │ │ ldr r2, [pc, #72] @ 39f884 │ │ │ │ ldr r1, [pc, #72] @ 39f888 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #119] @ 0x77 │ │ │ │ strb r3, [r0, #121] @ 0x79 │ │ │ │ mov r4, r0 │ │ │ │ bl 39ea18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 39edec │ │ │ │ - rsbseq r2, r9, ip, ror #3 │ │ │ │ - rsbeq r9, r5, r4, asr r1 │ │ │ │ - rsbeq r9, r5, r4, ror r1 │ │ │ │ + rsbseq r2, r9, ip, lsl r2 │ │ │ │ + rsbeq r9, r5, r4, lsl #3 │ │ │ │ + rsbeq r9, r5, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #248] @ 39f99c │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -351652,51 +351652,51 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r6, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ ldr sl, [pc, #204] @ 39f9a8 │ │ │ │ mov r8, #2 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #180] @ 39f9ac │ │ │ │ ldr r1, [pc, #180] @ 39f9b0 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #42 @ 0x2a │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #160] @ 39f9b4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #116] @ 39f9b8 │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add r1, r4, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #1 │ │ │ │ bl 324570 │ │ │ │ ldr r1, [pc, #68] @ 39f9bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -351704,22 +351704,22 @@ │ │ │ │ bl 3243c0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq r2, r9, r4, lsl #3 │ │ │ │ - rsbeq r9, r5, r4, ror #1 │ │ │ │ - rsbeq r9, r5, r4, lsl #2 │ │ │ │ + ldrheq r2, [r9], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r9, r5, r4, lsl r1 │ │ │ │ + rsbeq r9, r5, r4, lsr r1 │ │ │ │ strdeq sl, [r2], r8 │ │ │ │ - rsbeq r9, r5, r0, lsl #4 │ │ │ │ - rsbeq r9, r5, ip, lsl #4 │ │ │ │ - strheq fp, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x0065919c │ │ │ │ + rsbeq r9, r5, r0, lsr r2 │ │ │ │ + rsbeq r9, r5, ip, lsr r2 │ │ │ │ + rsbeq fp, ip, r4, ror #15 │ │ │ │ + rsbeq r9, r5, ip, asr #3 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ │ │ │ │ 0039f9c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -351811,41 +351811,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 39fba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39fa3c │ │ │ │ ldr r0, [pc, #60] @ 39fba8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 39fa3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq fp, r0, ip, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq fp, r0, r8, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrsbeq fp, [r0], r0 │ │ │ │ addseq sp, lr, r4, asr r6 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r5, r0, ror r1 │ │ │ │ - rsbeq r9, r5, r8, lsl #3 │ │ │ │ + rsbeq r9, r5, r0, lsr #3 │ │ │ │ + strheq r9, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 0039fbac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 39ecf0 │ │ │ │ @@ -351877,15 +351877,15 @@ │ │ │ │ ldr r1, [pc, #332] @ 39fd70 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324804 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351900,15 +351900,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 39fd7c │ │ │ │ add r3, r4, #28 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #224] @ 39fd80 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ add r5, r7, #28 │ │ │ │ str r0, [r3, #4] │ │ │ │ @@ -351917,15 +351917,15 @@ │ │ │ │ bl 39ea58 │ │ │ │ ldr r2, [pc, #192] @ 39fd88 │ │ │ │ ldr r1, [pc, #192] @ 39fd8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 324804 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -351940,52 +351940,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #92] @ 39fd9c │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3] │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r8, r5, r0, lsl #30 │ │ │ │ - rsbseq r1, r9, r8, lsl #28 │ │ │ │ - @ instruction: 0x00638b9c │ │ │ │ - rsbeq r6, sp, r0, asr r1 │ │ │ │ - ldrheq r1, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r8, r5, r8, lsl sp │ │ │ │ - rsbeq r8, r5, r8, lsr sp │ │ │ │ + rsbeq r8, r5, r0, lsr pc │ │ │ │ + rsbseq r1, r9, r8, lsr lr │ │ │ │ + rsbeq r8, r3, ip, asr #23 │ │ │ │ + rsbeq r6, sp, r0, lsl #3 │ │ │ │ + rsbseq r1, r9, r4, ror #27 │ │ │ │ + rsbeq r8, r5, r8, asr #26 │ │ │ │ + rsbeq r8, r5, r8, ror #26 │ │ │ │ addseq sp, lr, r8, lsr r4 │ │ │ │ - rsbeq r8, r5, r4, asr lr │ │ │ │ - strdeq r8, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - strheq r6, [sp], #-0 @ │ │ │ │ - rsbseq r1, r9, r0, lsl sp │ │ │ │ - rsbeq r8, r5, ip, ror ip │ │ │ │ - @ instruction: 0x00658c9c │ │ │ │ + rsbeq r8, r5, r4, lsl #29 │ │ │ │ + rsbeq r8, r3, ip, lsr #22 │ │ │ │ + rsbeq r6, sp, r0, ror #1 │ │ │ │ + rsbseq r1, r9, r0, asr #26 │ │ │ │ + rsbeq r8, r5, ip, lsr #25 │ │ │ │ + rsbeq r8, r5, ip, asr #25 │ │ │ │ umullseq sp, lr, ip, r3 │ │ │ │ │ │ │ │ 0039fda0 : │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 39fdc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq sl, r2, ip, lsr #7 │ │ │ │ lsr r3, r2, #5 │ │ │ │ and r2, r2, #31 │ │ │ │ lsl r3, r3, #21 │ │ │ │ subs r1, r2, #16 │ │ │ │ lsr r3, r3, #21 │ │ │ │ beq 39fe2c │ │ │ │ @@ -352103,15 +352103,15 @@ │ │ │ │ add r0, r0, r2, lsl #5 │ │ │ │ ldr r0, [r0, #1996] @ 0x7cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ subs r0, r0, r2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ and r4, r3, #-2147483648 @ 0x80000000 │ │ │ │ sbc ip, r1, r2 │ │ │ │ adds lr, r0, ip │ │ │ │ @@ -352164,24 +352164,24 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #968 @ 0x3c8 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r1, [r5] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ rsb r1, r1, r1, lsl #3 │ │ │ │ add r1, r8, r1, lsl #3 │ │ │ │ add r1, r1, #968 @ 0x3c8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr ip, [r5] │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r5] │ │ │ │ ldr lr, [r4, #24]! │ │ │ │ cmp lr, #0 │ │ │ │ bne 3a0078 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352195,17 +352195,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3a012c │ │ │ │ ldr r0, [pc, #24] @ 3a0130 │ │ │ │ ldr r2, [pc, #24] @ 3a0134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r9, r0, asr r9 │ │ │ │ - strdeq r8, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r8, r5, r8, lsl #24 │ │ │ │ + rsbseq r1, r9, r0, lsl #19 │ │ │ │ + rsbeq r8, r5, r8, lsr #24 │ │ │ │ + rsbeq r8, r5, r8, lsr ip │ │ │ │ andeq r0, r0, r1, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3a01e0 │ │ │ │ ldr r2, [pc, #144] @ 3a01e4 │ │ │ │ @@ -352213,27 +352213,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 3a01ec │ │ │ │ ldr r1, [pc, #112] @ 3a01f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #88] @ 3a01f4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r2, [pc, #76] @ 3a01f8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -352241,17 +352241,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r1, r9, r4, lsl r9 │ │ │ │ - rsbeq r8, r3, r0, ror #12 │ │ │ │ - rsbeq r5, sp, r4, lsl ip │ │ │ │ + rsbseq r1, r9, r4, asr #18 │ │ │ │ + @ instruction: 0x00638690 │ │ │ │ + rsbeq r5, sp, r4, asr #24 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ addeq ip, lr, ip, lsr #4 │ │ │ │ muleq r0, r4, r6 │ │ │ │ @ instruction: 0x00829fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -352267,25 +352267,25 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #0 │ │ │ │ and r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r5, r0 │ │ │ │ str r0, [r4, #24] │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ str r1, [r4, #28] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #372] @ 3a0400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -352362,15 +352362,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov sl, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ cmp r7, #4 │ │ │ │ str sl, [r6, #16] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldrne r3, [r5, #252] @ 0xfc │ │ │ │ addne r6, r6, #32 │ │ │ │ bne 3a0394 │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -352404,25 +352404,25 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #768] @ 3a0760 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #748] @ 3a0764 │ │ │ │ ldr r1, [pc, #748] @ 3a0768 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, r0, #12288 @ 0x3000 │ │ │ │ ldr r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3a06bc │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ @@ -352500,15 +352500,15 @@ │ │ │ │ ldr r1, [pc, #424] @ 3a0780 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #420] @ 3a0784 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3a06e4 │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r0, #40 @ 0x28 │ │ │ │ bl 248a0c │ │ │ │ str r9, [r5, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ @@ -352561,15 +352561,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #200] @ 3a079c │ │ │ │ ldr r2, [pc, #200] @ 3a07a0 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #184] @ 3a07a4 │ │ │ │ ldr r3, [pc, #104] @ 3a0758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -352589,34 +352589,34 @@ │ │ │ │ add r1, r1, #296 @ 0x128 │ │ │ │ bl 3a0040 │ │ │ │ b 3a0528 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ subeq r0, r0, r2, lsl #8 │ │ │ │ andvs r0, r0, r0 │ │ │ │ - rsbseq r1, r9, ip, lsr r6 │ │ │ │ + rsbseq r1, r9, ip, ror #12 │ │ │ │ @ instruction: 0x0090a6dc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r8, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r4, r8, asr #29 │ │ │ │ - ldrdeq r8, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r5, ip, ror #17 │ │ │ │ + rsbeq r8, r4, ip, lsl #30 │ │ │ │ + strdeq r8, [r4], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r8, r5, r8, lsl #18 │ │ │ │ + rsbeq r8, r5, ip, lsl r9 │ │ │ │ subeq r0, r0, r0, lsl #4 │ │ │ │ addseq fp, r1, r4, asr r9 │ │ │ │ addeq r9, r2, r8, ror #24 │ │ │ │ eorseq r7, pc, r0, lsl #20 │ │ │ │ - rsbeq r8, r5, r8, asr #15 │ │ │ │ - rsbeq r8, r5, r8, lsr r7 │ │ │ │ + strdeq r8, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r8, r5, r8, ror #14 │ │ │ │ andeq r0, r0, r1, lsr r6 │ │ │ │ @ instruction: 0x0090a4d4 │ │ │ │ andeq r0, r0, r4, lsr #18 │ │ │ │ addseq fp, r1, r4, lsr #15 │ │ │ │ @ instruction: 0x00829ab4 │ │ │ │ - strheq r8, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r8, r5, r8, lsr r6 │ │ │ │ + rsbeq r8, r5, r0, ror #13 │ │ │ │ + rsbeq r8, r5, r8, ror #12 │ │ │ │ andeq r0, r0, r2, lsl #12 │ │ │ │ addseq sl, r0, r8, lsr #8 │ │ │ │ addeq r9, r2, r8, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -352628,48 +352628,48 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, #262144 @ 0x40000 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r1, r9, r0, lsr #5 │ │ │ │ - @ instruction: 0x0065859c │ │ │ │ - rsbeq r8, r5, r0, ror r5 │ │ │ │ + ldrsbeq r1, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r8, r5, ip, asr #11 │ │ │ │ + rsbeq r8, r5, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #748] @ 3a0b3c │ │ │ │ ldr r2, [pc, #748] @ 3a0b40 │ │ │ │ ldr r1, [pc, #748] @ 3a0b44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r0, #12288 @ 0x3000 │ │ │ │ str r3, [r0, #1980] @ 0x7bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -352771,21 +352771,21 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [r6] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ - bl 996e90 │ │ │ │ + bl 996ec0 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r7, [r6, #32] │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ - bl 996e90 │ │ │ │ + bl 996ec0 │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r3, r8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ bhi 3a0a0c │ │ │ │ add r5, r4, #12352 @ 0x3040 │ │ │ │ add r6, r4, #12480 @ 0x30c0 │ │ │ │ @@ -352822,15 +352822,15 @@ │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ and r6, r6, sl │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a0924 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b 3a0a84 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a0b18 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [r3, #4] │ │ │ │ @@ -352840,17 +352840,17 @@ │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #16] │ │ │ │ ldrb r7, [r2, #2024] @ 0x7e8 │ │ │ │ bic r7, r7, #2 │ │ │ │ strb r7, [r2, #2024] @ 0x7e8 │ │ │ │ str r6, [r3, #8] │ │ │ │ b 3a0924 │ │ │ │ - rsbseq r1, r9, r4, lsl r2 │ │ │ │ - strdeq r8, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r8, r5, r8, lsl #10 │ │ │ │ + rsbseq r1, r9, r4, asr #4 │ │ │ │ + rsbeq r8, r5, r0, lsr #10 │ │ │ │ + rsbeq r8, r5, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r3 │ │ │ │ add r3, r0, r2, lsl #5 │ │ │ │ mov r4, r0 │ │ │ │ @@ -352889,15 +352889,15 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ and r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ movgt sl, r2 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r2, r1 │ │ │ │ add r0, r4, r0, lsl #5 │ │ │ │ bne 3a0be0 │ │ │ │ cmp r9, #0 │ │ │ │ str sl, [r7, #24] │ │ │ │ @@ -352920,15 +352920,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r7, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r9, #32] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0c5c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ ldr r2, [r9, #28] │ │ │ │ @@ -352941,15 +352941,15 @@ │ │ │ │ add r4, r4, r8, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, r2, lsl #2] │ │ │ │ b 3a0bbc │ │ │ │ cmp r9, #0 │ │ │ │ beq 3a0d30 │ │ │ │ cmp ip, #0 │ │ │ │ bne 3a0d14 │ │ │ │ @@ -352996,15 +352996,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt r9, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a0d8c │ │ │ │ cmp sl, r5 │ │ │ │ mvn r3, r9 │ │ │ │ @@ -353160,18 +353160,18 @@ │ │ │ │ b 3a0e10 │ │ │ │ ldr r1, [pc, #24] @ 3a1044 │ │ │ │ ldr r0, [pc, #24] @ 3a1048 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ bl 24ac98 │ │ │ │ - rsbseq r0, r9, ip, lsr sl │ │ │ │ - rsbeq r7, r5, r4, lsl #27 │ │ │ │ + rsbseq r0, r9, ip, ror #20 │ │ │ │ + strheq r7, [r5], #-212 @ 0xffffff2c @ │ │ │ │ tst r2, #15 │ │ │ │ sub r2, r2, #320 @ 0x140 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ @@ -353306,27 +353306,27 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ add r7, r5, #12288 @ 0x3000 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r9 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r9 │ │ │ │ b 3a12ac │ │ │ │ ldr r3, [r3, #1996] @ 0x7cc │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r9 │ │ │ │ movgt r4, r0 │ │ │ │ movgt r9, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r7, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r5, r0, lsl #5 │ │ │ │ bne 3a1294 │ │ │ │ cmn r4, #1 │ │ │ │ str r9, [r6, #16] │ │ │ │ @@ -353346,15 +353346,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3a1454 │ │ │ │ ldr r0, [pc, #324] @ 3a1458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a0e10 │ │ │ │ ldr sl, [r5, #1988] @ 0x7c4 │ │ │ │ add r2, r4, #63 @ 0x3f │ │ │ │ add r3, r5, r2, lsl #5 │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ @@ -353422,16 +353422,16 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ and r1, r4, #31 │ │ │ │ ldr r3, [r0, ip, lsl #2] │ │ │ │ mov lr, #1 │ │ │ │ bic r3, r3, lr, lsl r1 │ │ │ │ str r3, [r0, ip, lsl #2] │ │ │ │ b 3a134c │ │ │ │ - rsbseq r0, r9, r8, asr r7 │ │ │ │ - strheq r7, [r5], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r0, r9, r8, lsl #15 │ │ │ │ + rsbeq r7, r5, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ands r5, r2, #15 │ │ │ │ mov r1, #0 │ │ │ │ bne 3a14f4 │ │ │ │ @@ -353522,15 +353522,15 @@ │ │ │ │ b 3a14f8 │ │ │ │ ldr r5, [r0, #940] @ 0x3ac │ │ │ │ b 3a14f8 │ │ │ │ sub r0, r2, #112 @ 0x70 │ │ │ │ orrs r0, r0, r3 │ │ │ │ bne 3a1668 │ │ │ │ ldr r3, [pc, #216] @ 3a16c0 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a1668 │ │ │ │ ldr r3, [r3, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3a1668 │ │ │ │ @@ -353960,15 +353960,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ beq 3a1e08 │ │ │ │ ldr r1, [pc, #352] @ 3a1e10 │ │ │ │ ldr r0, [pc, #352] @ 3a1e14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #100 @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ add r5, r5, r4, lsl #5 │ │ │ │ str r6, [r5, #2012] @ 0x7dc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -354045,16 +354045,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, r2 │ │ │ │ b 3a1cc0 │ │ │ │ - ldrheq pc, [r8], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r7, r5, r0, asr #2 │ │ │ │ + rsbseq pc, r8, r8, ror #27 │ │ │ │ + rsbeq r7, r5, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ and r3, r2, #4080 @ 0xff0 │ │ │ │ subs r1, r3, #128 @ 0x80 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -354086,15 +354086,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r5 │ │ │ │ movgt sl, r0 │ │ │ │ movgt r5, r3 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1e94 │ │ │ │ cmp sl, #0 │ │ │ │ str r5, [r8, #44] @ 0x2c │ │ │ │ @@ -354125,15 +354125,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, sl │ │ │ │ movgt sl, r3 │ │ │ │ movgt r5, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [r8, #32] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1f30 │ │ │ │ str sl, [r8, #44] @ 0x2c │ │ │ │ sub sl, r9, r7 │ │ │ │ @@ -354148,15 +354148,15 @@ │ │ │ │ lsr r3, r3, #16 │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ movgt r8, r3 │ │ │ │ movgt fp, r0 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [sl, #16] │ │ │ │ - bl 997790 │ │ │ │ + bl 9977c0 │ │ │ │ ldr r1, [r6, #244] @ 0xf4 │ │ │ │ cmp r0, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r4, r0, lsl #5 │ │ │ │ bne 3a1f8c │ │ │ │ cmn fp, #1 │ │ │ │ str r8, [sl, #28] │ │ │ │ @@ -354186,15 +354186,15 @@ │ │ │ │ sub r9, r9, r7 │ │ │ │ add r4, r4, r9, lsl #2 │ │ │ │ add r4, r4, #10432 @ 0x28c0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ beq 3a2074 │ │ │ │ cmp r3, #97 @ 0x61 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ bcs 3a2110 │ │ │ │ and r2, r2, #4064 @ 0xfe0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ @@ -354236,25 +354236,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ popne {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ b 3a2074 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ands r6, r2, #15 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ @@ -354360,15 +354360,15 @@ │ │ │ │ sub r1, r1, #64 @ 0x40 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a22f8 │ │ │ │ sub r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a21ec │ │ │ │ ldr r1, [pc, #408] @ 3a2498 │ │ │ │ - bl 9d8650 │ │ │ │ + bl 9d8680 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r1, [r0, r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a21ec │ │ │ │ ldr r1, [r1, #712] @ 0x2c8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 3a21ec │ │ │ │ @@ -354415,20 +354415,20 @@ │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a238c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3a2394 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3a2394 │ │ │ │ ldr r3, [r7] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3a2394 │ │ │ │ sub r1, r1, #128 @ 0x80 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3a22f8 │ │ │ │ sub r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r1, r3 │ │ │ │ bne 3a21ec │ │ │ │ @@ -354455,27 +354455,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a24a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3a0838 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ addseq fp, r0, r4, asr #27 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbseq pc, r8, r8, lsl #12 │ │ │ │ - rsbeq r6, r3, ip, asr r3 │ │ │ │ - rsbeq r3, sp, r0, lsl r9 │ │ │ │ + rsbseq pc, r8, r8, lsr r6 @ │ │ │ │ + rsbeq r6, r3, ip, lsl #7 │ │ │ │ + rsbeq r3, sp, r0, asr #18 │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [ip, #76] @ 0x4c │ │ │ │ lsr ip, r2, #12 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp lr, ip │ │ │ │ mov r1, #0 │ │ │ │ @@ -354496,15 +354496,15 @@ │ │ │ │ movcs r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3a2520 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ ldrdeq r8, [r2], r4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ mov r4, r0 │ │ │ │ tst r1, #2 │ │ │ │ ldr r2, [r0, #936] @ 0x3a8 │ │ │ │ ldrne r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -354525,15 +354525,15 @@ │ │ │ │ beq 3a2564 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r1, #0 │ │ │ │ andne r1, r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mvn r3, #0 │ │ │ │ b 3a2578 │ │ │ │ mov r3, #0 │ │ │ │ b 3a2578 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -354569,15 +354569,15 @@ │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ bic r3, r3, r1 │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ b 3a2524 │ │ │ │ and r1, r1, #3 │ │ │ │ str r1, [r0, #964] @ 0x3c4 │ │ │ │ b 3a2524 │ │ │ │ - rsbseq pc, r8, r4, lsr #10 │ │ │ │ + rsbseq pc, r8, r4, asr r5 @ │ │ │ │ mov ip, #1 │ │ │ │ lsl ip, ip, r1 │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ lsl r2, r2, r1 │ │ │ │ tst ip, r3 │ │ │ │ beq 3a2670 │ │ │ │ ldr r3, [r0, #964] @ 0x3c4 │ │ │ │ @@ -354599,27 +354599,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 3a26e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #40] @ 3a26ec │ │ │ │ ldr r1, [pc, #40] @ 3a26f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq pc, r8, ip, asr #8 │ │ │ │ - rsbeq r6, r3, ip, lsl r1 │ │ │ │ - ldrdeq r3, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq pc, r8, ip, ror r4 @ │ │ │ │ + rsbeq r6, r3, ip, asr #2 │ │ │ │ + rsbeq r3, sp, r0, lsl #14 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq sl, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #220] @ 3a27e8 │ │ │ │ @@ -354632,15 +354632,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #752] @ 0x2f0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3a27a8 │ │ │ │ ldr r2, [pc, #160] @ 3a27f4 │ │ │ │ cmp r1, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r1, #48 @ 0x30 │ │ │ │ @@ -354650,15 +354650,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #32 │ │ │ │ mov r3, r0 │ │ │ │ str r6, [sp] │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -354666,28 +354666,28 @@ │ │ │ │ ldr ip, [pc, #72] @ 3a27f8 │ │ │ │ add r3, r8, #28 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq pc, r8, r0, ror #7 │ │ │ │ - rsbeq r6, r5, r8, lsl #16 │ │ │ │ - rsbeq r6, r5, ip, lsl r8 │ │ │ │ + rsbseq pc, r8, r0, lsl r4 @ │ │ │ │ + rsbeq r6, r5, r8, lsr r8 │ │ │ │ + rsbeq r6, r5, ip, asr #16 │ │ │ │ umulleq r7, r2, r8, lr │ │ │ │ - @ instruction: 0x0065679c │ │ │ │ + rsbeq r6, r5, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #188] @ 3a28d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -354695,59 +354695,59 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a28d4 │ │ │ │ ldr r1, [pc, #172] @ 3a28d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #152] @ 3a28dc │ │ │ │ ldr r1, [pc, #152] @ 3a28e0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #140] @ 3a28e4 │ │ │ │ ldr r7, [pc, #140] @ 3a28e8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #112] @ 3a28ec │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3243c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r6, #928 @ 0x3a0 │ │ │ │ bl 338fb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3390b0 │ │ │ │ - ldrsbeq pc, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r6, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r6, r5, ip, lsl #14 │ │ │ │ - rsbeq r5, r3, ip, ror pc │ │ │ │ - rsbeq r3, sp, r0, lsr r5 │ │ │ │ - ldrdeq r6, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r6, r4, r4, ror #21 │ │ │ │ + rsbseq pc, r8, ip, lsl #6 │ │ │ │ + rsbeq r6, r5, ip, lsr #14 │ │ │ │ + rsbeq r6, r5, ip, lsr r7 │ │ │ │ + rsbeq r5, r3, ip, lsr #31 │ │ │ │ + rsbeq r3, sp, r0, ror #10 │ │ │ │ + rsbeq r6, r4, r0, lsl #22 │ │ │ │ + rsbeq r6, r4, r4, lsl fp │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ │ │ │ │ 003a28f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -354805,22 +354805,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3a2a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a2950 │ │ │ │ ldr r2, [pc, #96] @ 3a2a74 │ │ │ │ ldr r3, [pc, #64] @ 3a2a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -354828,28 +354828,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a2a48 │ │ │ │ ldr r0, [pc, #64] @ 3a2a78 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x009ea7d8 │ │ │ │ addseq r8, r0, r8, ror #3 │ │ │ │ @ instruction: 0x009081f4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009081bc │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, r4, lsr #11 │ │ │ │ + ldrdeq r6, [r5], #-84 @ 0xffffffac @ │ │ │ │ addseq r8, r0, r0, lsl #2 │ │ │ │ - rsbeq r6, r5, r4, lsr #11 │ │ │ │ + ldrdeq r6, [r5], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 003a2a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 3a2bc0 │ │ │ │ @@ -354910,41 +354910,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a2be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a2adc │ │ │ │ ldr r0, [pc, #60] @ 3a2bec │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a2adc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r8, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq sl, lr, r4, lsr r6 │ │ │ │ addseq r8, r0, r8, asr r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009ea5fc │ │ │ │ addseq r8, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, r8, ror #8 │ │ │ │ - rsbeq r6, r5, ip, lsl #9 │ │ │ │ + @ instruction: 0x00656498 │ │ │ │ + strheq r6, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ │ │ │ │ 003a2bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 3a2d24 │ │ │ │ @@ -354999,68 +354999,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a2d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2c48 │ │ │ │ ldr r0, [pc, #60] @ 3a2d4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3a2c48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r7, r0, ip, lsl #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r7, r0, ip, ror #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq sl, lr, r8, lsr #9 │ │ │ │ addseq r7, r0, r4, asr #29 │ │ │ │ andeq r3, r0, r0, lsr ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r5, r0, ror r3 │ │ │ │ - @ instruction: 0x00656394 │ │ │ │ + rsbeq r6, r5, r0, lsr #7 │ │ │ │ + rsbeq r6, r5, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3a2d7c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r7, r2, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3a2e00 │ │ │ │ ldr r2, [pc, #104] @ 3a2e04 │ │ │ │ ldr r1, [pc, #104] @ 3a2e08 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #76] @ 3a2e0c │ │ │ │ ldr lr, [pc, #76] @ 3a2e10 │ │ │ │ ldr ip, [pc, #76] @ 3a2e14 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355070,19 +355070,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 3a2e18 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - @ instruction: 0x0078ed98 │ │ │ │ - rsbeq r5, r3, ip, lsl sl │ │ │ │ - ldrdeq r2, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, r5, r0, lsl r3 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq lr, r8, r8, asr #27 │ │ │ │ + rsbeq r5, r3, ip, asr #20 │ │ │ │ + rsbeq r3, sp, r0 │ │ │ │ + rsbeq r6, r5, r0, asr #6 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ addeq r9, lr, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -355096,49 +355096,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74db80 │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r1, [pc, #228] @ 3a2f60 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 3a2f08 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 750560 │ │ │ │ + bl 750590 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 3a2f64 │ │ │ │ @@ -355148,46 +355148,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq lr, r8, r0, lsl #26 │ │ │ │ - rsbeq r7, r4, r8, lsr r7 │ │ │ │ - rsbeq r7, r4, ip, asr #14 │ │ │ │ - rsbeq r6, r5, r8, asr r2 │ │ │ │ - rsbseq lr, r8, r0, lsr #24 │ │ │ │ - rsbeq r6, r5, r4, ror #3 │ │ │ │ - rsbeq r6, r5, r8, asr #3 │ │ │ │ + rsbseq lr, r8, r0, lsr sp │ │ │ │ + rsbeq r7, r4, r8, ror #14 │ │ │ │ + rsbeq r7, r4, ip, ror r7 │ │ │ │ + rsbeq r6, r5, r8, lsl #5 │ │ │ │ + rsbseq lr, r8, r0, asr ip │ │ │ │ + rsbeq r6, r5, r4, lsl r2 │ │ │ │ + strdeq r6, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #92] @ 3a2ff0 │ │ │ │ ldr r2, [pc, #92] @ 3a2ff4 │ │ │ │ ldr r1, [pc, #92] @ 3a2ff8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a2fd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -355195,17 +355195,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq lr, r8, r0, lsr #23 │ │ │ │ - ldrdeq r7, [r4], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r7, r4, ip, ror #11 │ │ │ │ + ldrsbeq lr, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r4, r4, lsl #12 │ │ │ │ + rsbeq r7, r4, ip, lsl r6 │ │ │ │ │ │ │ │ 003a2ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 3a30cc │ │ │ │ @@ -355215,15 +355215,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 3a30d0 │ │ │ │ ldr r1, [pc, #164] @ 3a30d4 │ │ │ │ ldr r3, [pc, #164] @ 3a30d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a30ac │ │ │ │ ldr r8, [pc, #140] @ 3a30dc │ │ │ │ ldr r7, [pc, #140] @ 3a30e0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -355233,15 +355233,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3a30ac │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 3a3060 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -355252,47 +355252,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq lr, r8, r4, lsr #22 │ │ │ │ - @ instruction: 0x00635794 │ │ │ │ - rsbeq r6, r5, r4, ror #7 │ │ │ │ + rsbseq lr, r8, r4, asr fp │ │ │ │ + rsbeq r5, r3, r4, asr #15 │ │ │ │ + rsbeq r6, r5, r4, lsl r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r7, r4, r8, lsr #10 │ │ │ │ - rsbeq r7, r4, r0, asr #10 │ │ │ │ + rsbeq r7, r4, r8, asr r5 │ │ │ │ + rsbeq r7, r4, r0, ror r5 │ │ │ │ │ │ │ │ 003a30e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 3a3144 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r5, r5, r4, asr #31 │ │ │ │ + strdeq r5, [r5], #-244 @ 0xffffff0c @ │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 3a319c │ │ │ │ ldr r1, [pc, #136] @ 3a31e8 │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -355325,15 +355325,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 3a319c │ │ │ │ b 3a3198 │ │ │ │ - rsbseq lr, r8, r8, lsr sl │ │ │ │ + rsbseq lr, r8, r8, ror #20 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -355350,15 +355350,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 3a3250 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ ldrdeq r7, [r2], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 3a3328 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -355367,25 +355367,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3a332c │ │ │ │ ldr r1, [pc, #172] @ 3a3330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #152] @ 3a3334 │ │ │ │ ldr r1, [pc, #152] @ 3a3338 │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #120] @ 3a333c │ │ │ │ ldr r1, [pc, #120] @ 3a3340 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3a3344 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 3a3348 │ │ │ │ @@ -355405,24 +355405,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r8, ip, lsr #18 │ │ │ │ - rsbeq r5, r3, r4, asr #10 │ │ │ │ - strdeq r2, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r4, r4, lsr sp │ │ │ │ - rsbeq fp, r3, ip, asr r1 │ │ │ │ + rsbseq lr, r8, ip, asr r9 │ │ │ │ + rsbeq r5, r3, r4, ror r5 │ │ │ │ + rsbeq r2, sp, r4, lsr #22 │ │ │ │ + rsbeq r1, r4, r4, ror #26 │ │ │ │ + rsbeq fp, r3, ip, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ addeq r7, r2, r0, lsr r4 │ │ │ │ - rsbeq r5, r5, r4, lsr lr │ │ │ │ + rsbeq r5, r5, r4, ror #28 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 3a33d4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -355522,19 +355522,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3a348c │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3a3480 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 3a384c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -355551,15 +355551,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 3a385c │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -355604,79 +355604,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #544] @ 3a3870 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #504] @ 3a3874 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #456] @ 3a3878 │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #408] @ 3a387c │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #356] @ 3a3880 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -355707,15 +355707,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 3a3888 │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [pc, #160] @ 3a388c │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -355734,30 +355734,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq lr, r8, ip, ror #12 │ │ │ │ + @ instruction: 0x0078e69c │ │ │ │ @ instruction: 0x009075d4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r5, r4, ror #23 │ │ │ │ - strdeq r5, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r5, r5, r4, lsl ip │ │ │ │ + rsbeq r5, r5, r0, lsr #24 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ addeq r7, r2, r8, lsl #2 │ │ │ │ - rsbeq r5, r5, r0, asr #22 │ │ │ │ - rsbeq r5, r5, ip, lsl fp │ │ │ │ - rsbeq r5, r5, r0, lsl #22 │ │ │ │ - rsbeq r5, r5, r0, ror #21 │ │ │ │ - strheq r5, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x00655a90 │ │ │ │ - strdeq r4, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r2, sp, ip, lsr #11 │ │ │ │ + rsbeq r5, r5, r0, ror fp │ │ │ │ + rsbeq r5, r5, ip, asr #22 │ │ │ │ + rsbeq r5, r5, r0, lsr fp │ │ │ │ + rsbeq r5, r5, r0, lsl fp │ │ │ │ + rsbeq r5, r5, r8, ror #21 │ │ │ │ + rsbeq r5, r5, r0, asr #21 │ │ │ │ + rsbeq r5, r3, r8, lsr #32 │ │ │ │ + ldrdeq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ addseq r7, r0, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -355771,25 +355771,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ffc │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3a3994 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #308] @ 3a3a20 │ │ │ │ ldr r2, [pc, #308] @ 3a3a24 │ │ │ │ ldr r1, [pc, #308] @ 3a3a28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a39f4 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a39d8 │ │ │ │ @@ -355849,19 +355849,19 @@ │ │ │ │ beq 3a3994 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 3a3998 │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3a3978 │ │ │ │ - rsbseq lr, r8, r8, lsr #5 │ │ │ │ - rsbeq r6, r4, ip, ror ip │ │ │ │ - @ instruction: 0x00646c90 │ │ │ │ + ldrsbeq lr, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r6, r4, ip, lsr #25 │ │ │ │ + rsbeq r6, r4, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 3a3c44 │ │ │ │ ldr r4, [pc, #512] @ 3a3c48 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -355872,49 +355872,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #460] @ 3a3c50 │ │ │ │ ldr r1, [pc, #460] @ 3a3c54 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #436] @ 3a3c58 │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 3a3c5c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #416] @ 3a3c60 │ │ │ │ ldr r1, [pc, #416] @ 3a3c64 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 3a3c68 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #384] @ 3a3c6c │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3a3c2c │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -355988,50 +355988,50 @@ │ │ │ │ b 3a3ba8 │ │ │ │ ldr r0, [pc, #60] @ 3a3c70 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r8, r4, asr r1 │ │ │ │ - rsbeq r4, r3, r0, ror sp │ │ │ │ - rsbeq r2, sp, r0, lsr #6 │ │ │ │ - strdeq r6, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r5, r5, r8, asr #12 │ │ │ │ - rsbeq r5, r5, ip, ror #18 │ │ │ │ + rsbseq lr, r8, r4, lsl #3 │ │ │ │ + rsbeq r4, r3, r0, lsr #27 │ │ │ │ + rsbeq r2, sp, r0, asr r3 │ │ │ │ + rsbeq r6, r4, r0, lsr #22 │ │ │ │ + rsbeq r5, r5, r8, ror r6 │ │ │ │ + @ instruction: 0x0065599c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq r1, r4, r0, lsl r5 │ │ │ │ - rsbeq sl, r3, r8, lsr r9 │ │ │ │ - rsbeq r5, r5, r4, ror r6 │ │ │ │ - rsbeq r5, r5, ip, ror #12 │ │ │ │ - rsbeq r5, r5, ip, lsl #11 │ │ │ │ + rsbeq r1, r4, r0, asr #10 │ │ │ │ + rsbeq sl, r3, r8, ror #18 │ │ │ │ + rsbeq r5, r5, r4, lsr #13 │ │ │ │ + @ instruction: 0x0065569c │ │ │ │ + strheq r5, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2ffc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3cfc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #104] @ 3a3d1c │ │ │ │ ldr r2, [pc, #104] @ 3a3d20 │ │ │ │ ldr r1, [pc, #104] @ 3a3d24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3cfc │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -356042,40 +356042,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r0, ror #29 │ │ │ │ - strheq r6, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r6, r4, ip, asr #17 │ │ │ │ + rsbseq sp, r8, r0, lsl pc │ │ │ │ + rsbeq r6, r4, r4, ror #17 │ │ │ │ + strdeq r6, [r4], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 3a2ffc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a3dbc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #120] @ 3a3ddc │ │ │ │ ldr r2, [pc, #120] @ 3a3de0 │ │ │ │ ldr r1, [pc, #120] @ 3a3de4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3dbc │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -356090,17 +356090,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq sp, r8, r0, lsr lr │ │ │ │ - rsbeq r6, r4, r4, lsl #16 │ │ │ │ - rsbeq r6, r4, ip, lsl r8 │ │ │ │ + rsbseq sp, r8, r0, ror #28 │ │ │ │ + rsbeq r6, r4, r4, lsr r8 │ │ │ │ + rsbeq r6, r4, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -356123,25 +356123,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ffc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3eb8 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #108] @ 3a3ed8 │ │ │ │ ldr r2, [pc, #108] @ 3a3edc │ │ │ │ ldr r1, [pc, #108] @ 3a3ee0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3eb8 │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -356153,17 +356153,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r8, lsr #26 │ │ │ │ - strdeq r6, [r4], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r6, r4, r4, lsl r7 │ │ │ │ + rsbseq sp, r8, r8, asr sp │ │ │ │ + rsbeq r6, r4, ip, lsr #14 │ │ │ │ + rsbeq r6, r4, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -356174,25 +356174,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ffc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3a3f78 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #136] @ 3a3fc0 │ │ │ │ ldr r2, [pc, #136] @ 3a3fc4 │ │ │ │ ldr r1, [pc, #136] @ 3a3fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a3f78 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -356211,17 +356211,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r8, ip, asr ip │ │ │ │ - rsbeq r6, r4, r0, lsr r6 │ │ │ │ - rsbeq r6, r4, r4, asr #12 │ │ │ │ + rsbseq sp, r8, ip, lsl #25 │ │ │ │ + rsbeq r6, r4, r0, ror #12 │ │ │ │ + rsbeq r6, r4, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -356244,25 +356244,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 3a2ffc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3a40bc │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #180] @ 3a4104 │ │ │ │ ldr r2, [pc, #180] @ 3a4108 │ │ │ │ ldr r1, [pc, #180] @ 3a410c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3a40b0 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3a40dc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -356292,17 +356292,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbseq sp, r8, r4, asr #22 │ │ │ │ - rsbeq r6, r4, r8, lsl r5 │ │ │ │ - rsbeq r6, r4, r0, lsr r5 │ │ │ │ + rsbseq sp, r8, r4, ror fp │ │ │ │ + rsbeq r6, r4, r8, asr #10 │ │ │ │ + rsbeq r6, r4, r0, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #372] @ 3a429c │ │ │ │ ldr r3, [pc, #372] @ 3a42a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -356378,41 +356378,41 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3a42c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a416c │ │ │ │ ldr r0, [pc, #60] @ 3a42c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a416c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, ip, ror #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r0, ip, asr #19 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r0, r8, lsl #19 │ │ │ │ addseq r6, r0, ip, asr #18 │ │ │ │ andeq r2, r0, r8, lsl sp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r5, r8, lsl #31 │ │ │ │ - rsbeq r4, r5, ip, lsr #31 │ │ │ │ + strheq r4, [r5], #-248 @ 0xffffff08 @ │ │ │ │ + ldrdeq r4, [r5], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #280] @ 3a43f8 │ │ │ │ ands r4, r2, #1 │ │ │ │ ldr r2, [pc, #276] @ 3a43fc │ │ │ │ @@ -356465,40 +356465,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a4418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a4320 │ │ │ │ ldr r0, [pc, #56] @ 3a441c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a4320 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, r0, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r6, r0, r0, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r6, r0, ip, ror #15 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00654e90 │ │ │ │ - strheq r4, [r5], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r4, r5, r0, asr #29 │ │ │ │ + rsbeq r4, r5, r0, ror #29 │ │ │ │ │ │ │ │ 003a4420 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -356513,63 +356513,63 @@ │ │ │ │ ldr r2, [pc, #84] @ 3a44b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r4 │ │ │ │ bl 441b94 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r5, r4, ror #28 │ │ │ │ + @ instruction: 0x00654e94 │ │ │ │ addeq r6, r2, r4, lsl r4 │ │ │ │ ldr r0, [pc, #4] @ 3a44c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r6, r2, r0, lsr #8 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3a4594 │ │ │ │ ldr r2, [pc, #172] @ 3a4598 │ │ │ │ ldr r1, [pc, #172] @ 3a459c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #140] @ 3a45a0 │ │ │ │ ldr r1, [pc, #140] @ 3a45a4 │ │ │ │ add r5, r5, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #108] @ 3a45a8 │ │ │ │ ldr r1, [pc, #108] @ 3a45ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #100] @ 3a45b0 │ │ │ │ mov ip, #3 │ │ │ │ ldr r3, [pc, #96] @ 3a45b4 │ │ │ │ @@ -356586,19 +356586,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sp, r8, r8, ror r7 │ │ │ │ - ldrdeq r0, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r9, r3, r4, lsl #30 │ │ │ │ - rsbeq r4, r3, ip, lsr #5 │ │ │ │ - rsbeq r1, sp, r0, ror #16 │ │ │ │ + rsbseq sp, r8, r8, lsr #15 │ │ │ │ + rsbeq r0, r4, ip, lsl #22 │ │ │ │ + rsbeq r9, r3, r4, lsr pc │ │ │ │ + ldrdeq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x006d1890 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ streq r8, [r4], #134 @ 0x86 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ addeq r6, r2, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -356611,24 +356611,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7504dc │ │ │ │ - rsbseq sp, r8, ip, lsl #13 │ │ │ │ - rsbeq r4, r5, ip, lsl #26 │ │ │ │ - strdeq r4, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + b 75050c │ │ │ │ + ldrheq sp, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r4, r5, ip, lsr sp │ │ │ │ + rsbeq r4, r5, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 3a46b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -356636,41 +356636,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 3a46b8 │ │ │ │ ldr r1, [pc, #108] @ 3a46bc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #88] @ 3a46c0 │ │ │ │ ldr r1, [pc, #88] @ 3a46c4 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 324570 │ │ │ │ ldr r1, [pc, #40] @ 3a46c8 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3243c0 │ │ │ │ - rsbseq sp, r8, r0, lsr r6 │ │ │ │ - rsbeq r4, r3, r8, ror r1 │ │ │ │ - rsbeq r1, sp, r8, lsr #14 │ │ │ │ - rsbeq r4, r5, r0, ror ip │ │ │ │ - rsbeq r4, r5, r8, lsl #25 │ │ │ │ + rsbseq sp, r8, r0, ror #12 │ │ │ │ + rsbeq r4, r3, r8, lsr #3 │ │ │ │ + rsbeq r1, sp, r8, asr r7 │ │ │ │ + rsbeq r4, r5, r0, lsr #25 │ │ │ │ + strheq r4, [r5], #-200 @ 0xffffff38 @ │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #584] @ 3a492c │ │ │ │ ldr r6, [pc, #584] @ 3a4930 │ │ │ │ @@ -356689,26 +356689,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #516] @ 3a4940 │ │ │ │ ldr r1, [pc, #516] @ 3a4944 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r6, [sp] │ │ │ │ ldr r7, [pc, #496] @ 3a4948 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr fp, [r4, #100] @ 0x64 │ │ │ │ mov r3, #7 │ │ │ │ add r1, sp, #18 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #18] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ @@ -356718,30 +356718,30 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strh r2, [sp, #18] │ │ │ │ add r0, fp, #6 │ │ │ │ mov r2, #2 │ │ │ │ bl 249840 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [fp, #61] @ 0x3d │ │ │ │ - bl 7196c8 │ │ │ │ + bl 7196f8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 441b94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3a4c54 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3a48a8 │ │ │ │ ldr r0, [pc, #372] @ 3a494c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 75071c │ │ │ │ + bl 75074c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 39fbd4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r6, #1748] @ 0x6d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a4e38 │ │ │ │ @@ -356749,20 +356749,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5430 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #296] @ 3a4954 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [pc, #280] @ 3a4958 │ │ │ │ mov r1, r4 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r9 │ │ │ │ bl 3a55a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -356776,15 +356776,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5430 │ │ │ │ ldr r1, [pc, #224] @ 3a4960 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a55a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a48ec │ │ │ │ ldr r2, [pc, #180] @ 3a4964 │ │ │ │ @@ -356817,107 +356817,107 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3a5500 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r6, r0, ip, lsr #8 │ │ │ │ - rsbseq sp, r8, r0, ror r5 │ │ │ │ + rsbseq sp, r8, r0, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r3, r0, asr #1 │ │ │ │ - rsbeq r1, sp, r4, ror r6 │ │ │ │ - rsbeq r4, r5, r0, lsr #23 │ │ │ │ - strheq r4, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + strdeq r4, [r3], #-0 @ │ │ │ │ + rsbeq r1, sp, r4, lsr #13 │ │ │ │ + ldrdeq r4, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r5, r8, ror #23 │ │ │ │ addseq r6, r0, r0, asr #7 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - rsbeq r4, r5, ip, ror #21 │ │ │ │ - ldrdeq r0, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r5, ip, lsl fp │ │ │ │ + rsbeq r0, r4, r4, lsl #30 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r2, r4, r4, asr #11 │ │ │ │ - rsbeq r4, r5, r4, ror sl │ │ │ │ + strdeq r2, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r5, r4, lsr #21 │ │ │ │ addseq r6, r0, r4, ror #4 │ │ │ │ addseq r6, r0, r0, lsr #4 │ │ │ │ - rsbeq sp, r4, r8, lsl r4 │ │ │ │ + rsbeq sp, r4, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3a49ac │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x00825fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a4a20 │ │ │ │ ldr r2, [pc, #88] @ 3a4a24 │ │ │ │ ldr r1, [pc, #88] @ 3a4a28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #60] @ 3a4a2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sp, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r3, [r3], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r1, sp, r4, lsr #7 │ │ │ │ - rsbeq r5, r5, r8, lsl #2 │ │ │ │ + rsbseq sp, r8, r8, lsl #6 │ │ │ │ + rsbeq r3, r3, r0, lsr #28 │ │ │ │ + ldrdeq r1, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r5, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a4a98 │ │ │ │ ldr r2, [pc, #80] @ 3a4a9c │ │ │ │ ldr r1, [pc, #80] @ 3a4aa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #68] @ 3a4aa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #52] @ 3a4aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r8, ip, asr r2 │ │ │ │ - rsbeq r3, r3, r8, ror #26 │ │ │ │ - strheq r4, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sp, r8, ip, lsl #5 │ │ │ │ + @ instruction: 0x00633d98 │ │ │ │ + rsbeq r4, r5, r8, ror #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #252] @ 3a4bc0 │ │ │ │ @@ -356934,15 +356934,15 @@ │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, sp, #12 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a890 │ │ │ │ mov r0, r6 │ │ │ │ @@ -356981,51 +356981,51 @@ │ │ │ │ mvn r3, #0 │ │ │ │ rsb r1, r0, #40 @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, r0 │ │ │ │ bl 24a800 <__snprintf_chk@plt> │ │ │ │ b 3a4b4c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r8, r4, ror #3 │ │ │ │ + rsbseq sp, r8, r4, lsl r2 │ │ │ │ addseq r6, r0, ip, lsr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r4, r0, ror #24 │ │ │ │ - rsbeq r0, r4, r4, lsl #24 │ │ │ │ - rsbeq r5, pc, ip, asr #17 │ │ │ │ + @ instruction: 0x00640c90 │ │ │ │ + rsbeq r0, r4, r4, lsr ip │ │ │ │ + strdeq r5, [pc], #-140 @ │ │ │ │ @ instruction: 0x00905fb8 │ │ │ │ - rsbeq r4, r5, r8, ror #14 │ │ │ │ + @ instruction: 0x00654798 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3a4c44 │ │ │ │ ldr r2, [pc, #76] @ 3a4c48 │ │ │ │ ldr r1, [pc, #76] @ 3a4c4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #48] @ 3a4c50 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq sp, r8, r8, lsr #1 │ │ │ │ - rsbeq r3, r3, r0, asr #23 │ │ │ │ - rsbeq r1, sp, r4, ror r1 │ │ │ │ - rsbeq r0, r4, ip, ror #17 │ │ │ │ + ldrsbeq sp, [r8], #-8 @ │ │ │ │ + strdeq r3, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, sp, r4, lsr #3 │ │ │ │ + rsbeq r0, r4, ip, lsl r9 │ │ │ │ │ │ │ │ 003a4c54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #400] @ 3a4dfc │ │ │ │ @@ -357041,67 +357041,67 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 3a4cf8 │ │ │ │ ldr r4, [pc, #356] @ 3a4e04 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74a224 │ │ │ │ + bl 74a254 │ │ │ │ ldr r3, [pc, #340] @ 3a4e08 │ │ │ │ ldr r2, [pc, #340] @ 3a4e0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str r0, [r7] │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #272] @ 3a4e10 │ │ │ │ ldr sl, [pc, #272] @ 3a4e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [pc, #256] @ 3a4e18 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74a224 │ │ │ │ + bl 74a254 │ │ │ │ ldr r2, [pc, #236] @ 3a4e1c │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #17 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r9, #0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ str r5, [r0, #72] @ 0x48 │ │ │ │ str r0, [r7] │ │ │ │ beq 3a4cdc │ │ │ │ ldr r2, [pc, #192] @ 3a4e20 │ │ │ │ ldr r1, [pc, #192] @ 3a4e24 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #164] @ 3a4e28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 339568 │ │ │ │ ldr r0, [r7] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -357117,38 +357117,38 @@ │ │ │ │ ldr r1, [pc, #112] @ 3a4e34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ addseq r8, lr, r8, ror r4 │ │ │ │ umullseq r5, r0, r8, lr │ │ │ │ - rsbeq r0, r4, r8, ror #16 │ │ │ │ - ldrsheq ip, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r0, r4, r8, lsl #21 │ │ │ │ - rsbeq r4, r5, r0, asr r6 │ │ │ │ - rsbeq r0, r4, r0, lsl #16 │ │ │ │ - @ instruction: 0x0078cf94 │ │ │ │ - rsbeq r0, r4, r8, lsl sl │ │ │ │ - rsbeq r4, r4, r4, asr #11 │ │ │ │ - ldrdeq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00640898 │ │ │ │ + rsbseq sp, r8, r4, lsr #32 │ │ │ │ + strheq r0, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, r5, r0, lsl #13 │ │ │ │ + rsbeq r0, r4, r0, lsr r8 │ │ │ │ + rsbseq ip, r8, r4, asr #31 │ │ │ │ + rsbeq r0, r4, r8, asr #20 │ │ │ │ + strdeq r4, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r4, r4, r0, lsl #12 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq r4, r5, r0, ror r5 │ │ │ │ - rsbseq ip, r8, r4, ror #29 │ │ │ │ - rsbeq r4, r5, r4, asr #10 │ │ │ │ + rsbeq r4, r5, r0, lsr #11 │ │ │ │ + rsbseq ip, r8, r4, lsl pc │ │ │ │ + rsbeq r4, r5, r4, ror r5 │ │ │ │ │ │ │ │ 003a4e38 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -357174,17 +357174,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24b908 │ │ │ │ - rsbseq ip, r8, r8, lsl lr │ │ │ │ - rsbeq r4, r5, r8, ror r4 │ │ │ │ - rsbeq r4, r5, r8, asr #9 │ │ │ │ + rsbseq ip, r8, r8, asr #28 │ │ │ │ + rsbeq r4, r5, r8, lsr #9 │ │ │ │ + strdeq r4, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003a4eb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -357196,24 +357196,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #212] @ 3a4fc0 │ │ │ │ add r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #184] @ 3a4fc4 │ │ │ │ ldr r1, [pc, #184] @ 3a4fc8 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #160] @ 3a4fcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r0 │ │ │ │ bne 3a4f9c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 3a4f78 │ │ │ │ @@ -357243,26 +357243,26 @@ │ │ │ │ ldr r1, [pc, #60] @ 3a4fe0 │ │ │ │ ldr r0, [pc, #60] @ 3a4fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #100 @ 0x64 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, asr #27 │ │ │ │ - ldrdeq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r0, sp, ip, lsl #29 │ │ │ │ - rsbeq r0, r4, r8, lsr r8 │ │ │ │ - strdeq r0, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrsheq ip, [r8], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r3, r8, lsl #18 │ │ │ │ + strheq r0, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r0, r4, r8, ror #16 │ │ │ │ + rsbeq r0, r4, r0, lsr #12 │ │ │ │ @ instruction: 0x009e81bc │ │ │ │ addseq r8, lr, r8, ror r1 │ │ │ │ - rsbseq ip, r8, r4, lsr #26 │ │ │ │ - rsbeq r4, r5, r4, lsl #7 │ │ │ │ - ldrdeq r4, [r5], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r4, r5, r8, ror #6 │ │ │ │ - ldrdeq r4, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r8, r4, asr sp │ │ │ │ + strheq r4, [r5], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r4, r5, r4, lsl #8 │ │ │ │ + @ instruction: 0x00654398 │ │ │ │ + rsbeq r4, r5, r0, lsl #8 │ │ │ │ │ │ │ │ 003a4fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -357277,23 +357277,23 @@ │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 324804 │ │ │ │ - @ instruction: 0x0078cc90 │ │ │ │ - rsbeq r3, r3, r4, lsr #15 │ │ │ │ - rsbeq r0, sp, r4, asr sp │ │ │ │ + rsbseq ip, r8, r0, asr #25 │ │ │ │ + ldrdeq r3, [r3], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r0, sp, r4, lsl #27 │ │ │ │ │ │ │ │ 003a505c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -357333,20 +357333,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3a5124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsbeq ip, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq r4, r5, r4, lsr r2 │ │ │ │ - ldrdeq r4, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrheq ip, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r4, r5, r0, lsl r2 │ │ │ │ - rsbeq r4, r5, ip, asr #5 │ │ │ │ + rsbseq ip, r8, r4, lsl #24 │ │ │ │ + rsbeq r4, r5, r4, ror #4 │ │ │ │ + rsbeq r4, r5, r8, lsl #6 │ │ │ │ + rsbseq ip, r8, r0, ror #23 │ │ │ │ + rsbeq r4, r5, r0, asr #4 │ │ │ │ + strdeq r4, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ │ │ │ │ 003a5128 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a5158 │ │ │ │ cmp r1, #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ @@ -357366,17 +357366,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a5194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #117 @ 0x75 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r4, lsr fp │ │ │ │ - @ instruction: 0x00654194 │ │ │ │ - @ instruction: 0x0065429c │ │ │ │ + rsbseq ip, r8, r4, ror #22 │ │ │ │ + rsbeq r4, r5, r4, asr #3 │ │ │ │ + rsbeq r4, r5, ip, asr #5 │ │ │ │ │ │ │ │ 003a5198 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -357385,15 +357385,15 @@ │ │ │ │ bne 3a51f4 │ │ │ │ ldr r1, [pc, #216] @ 3a5298 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ ldr r0, [r1, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -357404,29 +357404,29 @@ │ │ │ │ ldr r2, [pc, #152] @ 3a52a0 │ │ │ │ ldr r1, [pc, #152] @ 3a52a4 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #124] @ 3a52a8 │ │ │ │ ldr r1, [pc, #124] @ 3a52ac │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ str r7, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3a5288 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -357436,19 +357436,19 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r3, r5 │ │ │ │ ble 3a51d4 │ │ │ │ str r5, [r6, #96] @ 0x60 │ │ │ │ b 3a5268 │ │ │ │ addseq r7, lr, r4, lsr #30 │ │ │ │ - rsbseq ip, r8, ip, lsr #21 │ │ │ │ - strheq r3, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r0, sp, ip, ror #22 │ │ │ │ - rsbeq r0, r4, ip, lsl r5 │ │ │ │ - ldrdeq r0, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + ldrsbeq ip, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, r3, r8, ror #11 │ │ │ │ + @ instruction: 0x006d0b9c │ │ │ │ + rsbeq r0, r4, ip, asr #10 │ │ │ │ + rsbeq r0, r4, r4, lsl #6 │ │ │ │ │ │ │ │ 003a52b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -357473,181 +357473,181 @@ │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a53c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ ldr r3, [pc, #220] @ 3a5410 │ │ │ │ ldr r2, [pc, #220] @ 3a5414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #216] @ 3a5418 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #180] @ 3a541c │ │ │ │ ldr r1, [pc, #180] @ 3a5420 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 702d48 │ │ │ │ + bl 702d78 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r1, [r3, #72] @ 0x48 │ │ │ │ b 3a5384 │ │ │ │ cmp r0, r6 │ │ │ │ bgt 3a531c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 702c48 │ │ │ │ + bl 702c78 │ │ │ │ b 3a532c │ │ │ │ mvn r0, #18 │ │ │ │ b 3a5394 │ │ │ │ ldr r3, [pc, #52] @ 3a5424 │ │ │ │ ldr r1, [pc, #52] @ 3a5428 │ │ │ │ ldr r0, [pc, #52] @ 3a542c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x009e7df8 │ │ │ │ - rsbseq ip, r8, r4, ror r9 │ │ │ │ - rsbeq r3, r3, ip, ror r4 │ │ │ │ - rsbeq r0, sp, r0, lsr sl │ │ │ │ - ldrdeq r0, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x0064019c │ │ │ │ - ldrheq ip, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r3, r5, r4, lsl pc │ │ │ │ - strdeq r3, [r5], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq ip, r8, r4, lsr #19 │ │ │ │ + rsbeq r3, r3, ip, lsr #9 │ │ │ │ + rsbeq r0, sp, r0, ror #20 │ │ │ │ + rsbeq r0, r4, ip, lsl #8 │ │ │ │ + rsbeq r0, r4, ip, asr #3 │ │ │ │ + rsbseq ip, r8, r4, ror #17 │ │ │ │ + rsbeq r3, r5, r4, asr #30 │ │ │ │ + rsbeq r4, r5, r0, lsr #32 │ │ │ │ │ │ │ │ 003a5430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr ip, [pc, #60] @ 3a548c │ │ │ │ ldr r2, [pc, #60] @ 3a5490 │ │ │ │ ldr r1, [pc, #60] @ 3a5494 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, r4, asr r8 │ │ │ │ - strdeq r0, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - @ instruction: 0x00640294 │ │ │ │ + rsbseq ip, r8, r4, lsl #17 │ │ │ │ + rsbeq r0, r4, r0, lsr #6 │ │ │ │ + rsbeq r0, r4, r4, asr #5 │ │ │ │ │ │ │ │ 003a5498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 74d694 │ │ │ │ + bl 74d6c4 │ │ │ │ ldr ip, [pc, #60] @ 3a54f4 │ │ │ │ ldr r2, [pc, #60] @ 3a54f8 │ │ │ │ ldr r1, [pc, #60] @ 3a54fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq ip, r8, ip, ror #15 │ │ │ │ - rsbeq r0, r4, r8, lsl #5 │ │ │ │ - rsbeq r0, r4, ip, lsr #4 │ │ │ │ + rsbseq ip, r8, ip, lsl r8 │ │ │ │ + strheq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, r4, ip, asr r2 │ │ │ │ │ │ │ │ 003a5500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr ip, [pc, #100] @ 3a558c │ │ │ │ ldr r2, [pc, #100] @ 3a5590 │ │ │ │ ldr r1, [pc, #100] @ 3a5594 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #72] @ 3a5598 │ │ │ │ ldr r3, [pc, #72] @ 3a559c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq ip, r8, ip, ror r7 │ │ │ │ - rsbeq r0, r4, r4, lsl r2 │ │ │ │ - strheq r0, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq ip, r8, ip, lsr #15 │ │ │ │ + rsbeq r0, r4, r4, asr #4 │ │ │ │ + rsbeq r0, r4, r4, ror #3 │ │ │ │ addseq r5, r0, r4, asr #11 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ │ │ │ │ 003a55a0 : │ │ │ │ - b 74dac0 │ │ │ │ + b 74daf0 │ │ │ │ │ │ │ │ 003a55a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3a5620 │ │ │ │ @@ -357656,36 +357656,36 @@ │ │ │ │ ldr r1, [pc, #96] @ 3a5628 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #64] @ 3a562c │ │ │ │ ldr r1, [pc, #64] @ 3a5630 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq ip, r8, ip, ror #13 │ │ │ │ - strdeq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r0, sp, r8, lsr #15 │ │ │ │ - rsbeq r0, r4, ip, asr r1 │ │ │ │ - rsbeq pc, r3, r4, lsl pc @ │ │ │ │ + rsbseq ip, r8, ip, lsl r7 │ │ │ │ + rsbeq r3, r3, r4, lsr #4 │ │ │ │ + ldrdeq r0, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r0, r4, ip, lsl #3 │ │ │ │ + rsbeq pc, r3, r4, asr #30 │ │ │ │ │ │ │ │ 003a5634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #340] @ 3a57a0 │ │ │ │ @@ -357708,96 +357708,96 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r1, [pc, #280] @ 3a57b0 │ │ │ │ ldr r0, [pc, #280] @ 3a57b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #232] @ 3a57b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr ip, [pc, #224] @ 3a57bc │ │ │ │ ldr r2, [pc, #224] @ 3a57c0 │ │ │ │ ldr r1, [pc, #224] @ 3a57c4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #196] @ 3a57c8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 74dac0 │ │ │ │ + bl 74daf0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #140] @ 3a57cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 74d62c │ │ │ │ + bl 74d65c │ │ │ │ ldr ip, [pc, #132] @ 3a57d0 │ │ │ │ ldr r2, [pc, #132] @ 3a57d4 │ │ │ │ ldr r1, [pc, #132] @ 3a57d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3a56f4 │ │ │ │ ldr r1, [pc, #108] @ 3a57dc │ │ │ │ ldr r0, [pc, #108] @ 3a57e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 3a56a8 │ │ │ │ ldr r1, [pc, #88] @ 3a57e4 │ │ │ │ ldr r0, [pc, #88] @ 3a57e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 3a56a8 │ │ │ │ addseq r5, r0, r8, asr #9 │ │ │ │ andeq r3, r0, r0, asr #28 │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ - rsbseq ip, r8, ip, lsr #12 │ │ │ │ - rsbseq ip, r8, r0, lsl r6 │ │ │ │ - rsbeq r3, r5, r4, lsr #27 │ │ │ │ - rsbeq r3, r5, r0, asr sp │ │ │ │ - rsbseq ip, r8, r8, asr #11 │ │ │ │ - rsbeq r0, r4, r8, rrx │ │ │ │ - rsbeq r0, r4, r4 │ │ │ │ + rsbseq ip, r8, ip, asr r6 │ │ │ │ + rsbseq ip, r8, r0, asr #12 │ │ │ │ + ldrdeq r3, [r5], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, r5, r0, lsl #27 │ │ │ │ + ldrsheq ip, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00640098 │ │ │ │ + rsbeq r0, r4, r4, lsr r0 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - strheq r8, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbseq ip, r8, r8, asr r5 │ │ │ │ - strdeq pc, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x0063ff94 │ │ │ │ - rsbseq ip, r8, r8, lsr r5 │ │ │ │ - strheq r3, [r5], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq ip, r8, ip, lsl r5 │ │ │ │ - rsbeq r3, r5, r8, ror ip │ │ │ │ + rsbeq r8, r4, r0, ror #7 │ │ │ │ + rsbseq ip, r8, r8, lsl #11 │ │ │ │ + rsbeq r0, r4, r8, lsr #32 │ │ │ │ + rsbeq pc, r3, r4, asr #31 │ │ │ │ + rsbseq ip, r8, r8, ror #10 │ │ │ │ + rsbeq r3, r5, r0, ror #25 │ │ │ │ + rsbseq ip, r8, ip, asr #10 │ │ │ │ + rsbeq r3, r5, r8, lsr #25 │ │ │ │ │ │ │ │ 003a57ec : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a5818 │ │ │ │ ldr r3, [pc, #156] @ 3a5898 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357817,38 +357817,38 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a58a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #72] @ 3a58a8 │ │ │ │ ldr r1, [pc, #72] @ 3a58ac │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, ip, ror #17 │ │ │ │ - rsbseq ip, r8, r8, ror r4 │ │ │ │ - rsbeq r2, r3, r0, lsl #31 │ │ │ │ - rsbeq r0, sp, r4, lsr r5 │ │ │ │ - rsbeq pc, r3, r8, ror #29 │ │ │ │ - rsbeq pc, r3, r0, lsr #25 │ │ │ │ + rsbseq ip, r8, r8, lsr #9 │ │ │ │ + strheq r2, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, sp, r4, ror #10 │ │ │ │ + rsbeq pc, r3, r8, lsl pc @ │ │ │ │ + ldrdeq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ │ │ │ │ 003a58b0 : │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a58dc │ │ │ │ ldr r3, [pc, #156] @ 3a595c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -357868,72 +357868,72 @@ │ │ │ │ ldr r1, [pc, #104] @ 3a5968 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #72] @ 3a596c │ │ │ │ ldr r1, [pc, #72] @ 3a5970 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addseq r7, lr, r8, lsr #16 │ │ │ │ - ldrheq ip, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - strheq r2, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, sp, r0, ror r4 │ │ │ │ - rsbeq pc, r3, r4, lsr #28 │ │ │ │ - ldrdeq pc, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq ip, r8, r4, ror #7 │ │ │ │ + rsbeq r2, r3, ip, ror #29 │ │ │ │ + rsbeq r0, sp, r0, lsr #9 │ │ │ │ + rsbeq pc, r3, r4, asr lr @ │ │ │ │ + rsbeq pc, r3, ip, lsl #24 │ │ │ │ ldr r0, [pc, #4] @ 3a5980 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ umulleq r5, r2, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a59f0 │ │ │ │ ldr r2, [pc, #84] @ 3a59f4 │ │ │ │ ldr r1, [pc, #84] @ 3a59f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #56] @ 3a59fc │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq ip, [r8], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r2, r3, ip, lsl lr │ │ │ │ - ldrdeq r0, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq ip, r8, ip, ror #7 │ │ │ │ + rsbeq r2, r3, ip, asr #28 │ │ │ │ + rsbeq r0, sp, r0, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r5, [pc, #2776] @ 3a64f0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ @@ -357952,36 +357952,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #2708] @ 3a6504 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r5, #28 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r8 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #2672] @ 3a6508 │ │ │ │ ldr r1, [pc, #2672] @ 3a650c │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 3a55a4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r9, sp, #60 @ 0x3c │ │ │ │ cmp r3, r5 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -358018,51 +358018,51 @@ │ │ │ │ ldr r1, [pc, #2508] @ 3a6524 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #2480] @ 3a6528 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5bb0 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2440] @ 3a652c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5bdc │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2400] @ 3a6530 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #2384] @ 3a6534 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r3, [pc, #2352] @ 3a6538 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r8 │ │ │ │ bl 3a55a0 │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ str r8, [r3, r5, lsl #2] │ │ │ │ @@ -358094,15 +358094,15 @@ │ │ │ │ bls 3a63c0 │ │ │ │ cmp r5, #3 │ │ │ │ bne 3a5afc │ │ │ │ ldr r0, [pc, #2220] @ 3a6540 │ │ │ │ sub r1, r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e70 │ │ │ │ ldr r3, [pc, #2192] @ 3a6544 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ @@ -358134,51 +358134,51 @@ │ │ │ │ ldr r1, [pc, #2092] @ 3a6554 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #2064] @ 3a6558 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5d80 │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #2024] @ 3a655c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5dac │ │ │ │ and r1, r5, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1984] @ 3a6560 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #1968] @ 3a6564 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ bl 337c5c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r3, [pc, #1888] @ 3a6538 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r9 │ │ │ │ bl 3a55a0 │ │ │ │ add r3, r6, #116 @ 0x74 │ │ │ │ str r9, [r3, r5, lsl #2] │ │ │ │ @@ -358210,15 +358210,15 @@ │ │ │ │ bls 3a633c │ │ │ │ cmp r5, #4 │ │ │ │ bne 3a5cd0 │ │ │ │ ldr r0, [pc, #1796] @ 3a6568 │ │ │ │ sub r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ - bl 999768 │ │ │ │ + bl 999798 │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3a64cc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6070 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358237,53 +358237,53 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 3a5f0c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1660] @ 3a657c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5f38 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1620] @ 3a6580 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5e58 │ │ │ │ + bl 7d5e88 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, #3 │ │ │ │ - bl 7d5e58 │ │ │ │ + bl 7d5e88 │ │ │ │ ldr r1, [pc, #1568] @ 3a6584 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r3, [pc, #1468] @ 3a6538 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r8, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ bl 3a55a0 │ │ │ │ mov r1, r9 │ │ │ │ @@ -358329,35 +358329,35 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1324] @ 3a6594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6078 │ │ │ │ ldr r3, [pc, #1216] @ 3a6538 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r9, [pc, #1304] @ 3a6598 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a5430 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a55a0 │ │ │ │ str r5, [r6, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358379,54 +358379,54 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3a6170 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1140] @ 3a65ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6170 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1100] @ 3a65b0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a619c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1060] @ 3a65b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #1044] @ 3a65b8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75825c │ │ │ │ + bl 75828c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a55a0 │ │ │ │ str r5, [r6, #140] @ 0x8c │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358471,28 +358471,28 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ ldr r1, [pc, #848] @ 3a65c8 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 8b9fc8 │ │ │ │ + bl 8b9ff8 │ │ │ │ mov r8, r0 │ │ │ │ b 3a5d14 │ │ │ │ ldr r8, [pc, #812] @ 3a65c0 │ │ │ │ b 3a5c38 │ │ │ │ ldr r0, [pc, #816] @ 3a65cc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 248a84 │ │ │ │ ldr r1, [pc, #804] @ 3a65d0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 8b9fc8 │ │ │ │ + bl 8b9ff8 │ │ │ │ mov fp, r0 │ │ │ │ b 3a5b44 │ │ │ │ ldr r3, [pc, #780] @ 3a65d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a5e3c │ │ │ │ @@ -358509,22 +358509,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 3a65d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a5e3c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5e70 │ │ │ │ ldr r3, [pc, #656] @ 3a65dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358542,22 +358542,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3a65e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a5c6c │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ b 3a5ca0 │ │ │ │ ldr r5, [pc, #496] @ 3a65c0 │ │ │ │ b 3a5fb8 │ │ │ │ ldr r5, [pc, #488] @ 3a65c0 │ │ │ │ b 3a61e0 │ │ │ │ @@ -358580,134 +358580,134 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3a65e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6214 │ │ │ │ ldr r0, [pc, #388] @ 3a65ec │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a5e3c │ │ │ │ ldr r0, [pc, #364] @ 3a65f0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a5c6c │ │ │ │ ldr r0, [pc, #340] @ 3a65f4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6214 │ │ │ │ ldr r0, [pc, #320] @ 3a65f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6078 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #296] @ 3a65fc │ │ │ │ ldr r1, [pc, #296] @ 3a6600 │ │ │ │ ldr r0, [pc, #296] @ 3a6604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r8, r8, asr #6 │ │ │ │ + rsbseq ip, r8, r8, ror r3 │ │ │ │ addseq r5, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r5, r8, lsl sl │ │ │ │ - rsbeq r3, r5, r8, lsr sl │ │ │ │ + rsbeq r3, r5, r8, asr #20 │ │ │ │ + rsbeq r3, r5, r8, ror #20 │ │ │ │ addseq r5, r0, r8, lsr #1 │ │ │ │ - rsbeq pc, r3, ip, lsr #25 │ │ │ │ - rsbeq pc, r3, r0, asr ip @ │ │ │ │ - rsbseq ip, r8, ip, ror r2 │ │ │ │ - rsbeq r4, r4, r0, lsr #24 │ │ │ │ + ldrdeq pc, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq pc, r3, r0, lsl #25 │ │ │ │ + rsbseq ip, r8, ip, lsr #5 │ │ │ │ + rsbeq r4, r4, r0, asr ip │ │ │ │ andeq r3, r0, r8, lsl #30 │ │ │ │ - @ instruction: 0x00653990 │ │ │ │ - rsbeq r2, r3, r8, ror #24 │ │ │ │ - rsbeq r0, sp, ip, lsl r2 │ │ │ │ - rsbeq r9, sp, ip, asr #13 │ │ │ │ - rsbeq pc, r3, r0, ror #22 │ │ │ │ - strdeq r0, [r5], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq fp, sp, r4, asr r2 │ │ │ │ + rsbeq r3, r5, r0, asr #19 │ │ │ │ + @ instruction: 0x00632c98 │ │ │ │ + rsbeq r0, sp, ip, asr #4 │ │ │ │ + strdeq r9, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x0063fb90 │ │ │ │ + rsbeq r1, r5, r8, lsr #32 │ │ │ │ + rsbeq fp, sp, r4, lsl #5 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strdeq r3, [r5], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq ip, r8, ip, lsr #1 │ │ │ │ - rsbeq r5, r4, ip, lsr #1 │ │ │ │ - rsbeq r3, r5, r4, lsl #17 │ │ │ │ - @ instruction: 0x00632a98 │ │ │ │ - rsbeq r0, sp, ip, asr #32 │ │ │ │ - strdeq r9, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - @ instruction: 0x0063f990 │ │ │ │ - rsbeq r0, r5, r8, lsr #28 │ │ │ │ - rsbeq fp, sp, r4, lsl #1 │ │ │ │ - rsbeq r3, r5, r8, ror #13 │ │ │ │ - strdeq r3, [r4], #-4 @ │ │ │ │ - rsbseq fp, r8, r4, lsr #29 │ │ │ │ - strdeq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq pc, ip, ip, lsr #29 │ │ │ │ - rsbeq pc, r3, r4, lsl #16 │ │ │ │ - @ instruction: 0x00650c9c │ │ │ │ - rsbeq r3, r4, r8, lsr r0 │ │ │ │ + rsbeq r3, r5, r0, lsr #16 │ │ │ │ + ldrsbeq ip, [r8], #-12 @ │ │ │ │ + ldrdeq r5, [r4], #-12 @ │ │ │ │ + strheq r3, [r5], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r3, r8, asr #21 │ │ │ │ + rsbeq r0, sp, ip, ror r0 │ │ │ │ + rsbeq r9, sp, ip, lsr #10 │ │ │ │ + rsbeq pc, r3, r0, asr #19 │ │ │ │ + rsbeq r0, r5, r8, asr lr │ │ │ │ + strheq fp, [sp], #-4 @ │ │ │ │ + rsbeq r3, r5, r8, lsl r7 │ │ │ │ + rsbeq r3, r4, r4, lsr #2 │ │ │ │ + ldrsbeq fp, [r8], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r2, r3, ip, lsr #18 │ │ │ │ + ldrdeq pc, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq pc, r3, r4, lsr r8 @ │ │ │ │ + rsbeq r0, r5, ip, asr #25 │ │ │ │ + rsbeq r3, r4, r8, rrx │ │ │ │ andeq r1, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r3, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r7, r4, r4, asr pc │ │ │ │ - rsbeq r0, r5, ip, lsl r9 │ │ │ │ - rsbseq fp, r8, ip, ror #24 │ │ │ │ - rsbeq r2, r3, r4, asr #13 │ │ │ │ - rsbeq pc, ip, r4, ror ip @ │ │ │ │ - rsbeq pc, r3, ip, asr #11 │ │ │ │ - rsbeq r0, r5, r0, asr #17 │ │ │ │ - rsbeq r0, r5, r8, lsr sl │ │ │ │ - rsbeq r0, r5, r8, asr r8 │ │ │ │ + rsbeq r3, r5, r8, lsl #12 │ │ │ │ + rsbeq r7, r4, r4, lsl #31 │ │ │ │ + rsbeq r0, r5, ip, asr #18 │ │ │ │ + @ instruction: 0x0078bc9c │ │ │ │ + strdeq r2, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, ip, r4, lsr #25 │ │ │ │ + strdeq pc, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + strdeq r0, [r5], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r0, r5, r8, ror #20 │ │ │ │ + rsbeq r0, r5, r8, lsl #17 │ │ │ │ @ instruction: 0x009048f8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r3, r5, r0, lsl r3 │ │ │ │ - rsbeq r9, lr, r0, lsr #20 │ │ │ │ - rsbeq r3, r5, r4, lsl r2 │ │ │ │ - rsbeq r9, lr, ip, ror #19 │ │ │ │ + rsbeq r3, r5, r0, asr #6 │ │ │ │ + rsbeq r9, lr, r0, asr sl │ │ │ │ + rsbeq r3, r5, r4, asr #4 │ │ │ │ + rsbeq r9, lr, ip, lsl sl │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - rsbeq r3, r5, r8, ror #4 │ │ │ │ + @ instruction: 0x00653298 │ │ │ │ andeq r4, r0, ip, asr fp │ │ │ │ - rsbeq r3, r5, r0, lsr #2 │ │ │ │ + rsbeq r3, r5, r0, asr r1 │ │ │ │ andeq r5, r0, ip, lsl #1 │ │ │ │ - rsbeq r3, r5, ip, asr r2 │ │ │ │ - rsbeq r3, r5, ip, ror #2 │ │ │ │ - @ instruction: 0x00653090 │ │ │ │ - rsbeq r3, r5, ip, asr #4 │ │ │ │ - rsbeq r3, r5, r0, asr #3 │ │ │ │ - rsbseq fp, r8, r8, lsl #17 │ │ │ │ - rsbeq r3, r5, r0, lsr r1 │ │ │ │ - rsbeq r3, r5, r4, asr #2 │ │ │ │ + rsbeq r3, r5, ip, lsl #5 │ │ │ │ + @ instruction: 0x0065319c │ │ │ │ + rsbeq r3, r5, r0, asr #1 │ │ │ │ + rsbeq r3, r5, ip, ror r2 │ │ │ │ + strdeq r3, [r5], #-16 @ │ │ │ │ + ldrheq fp, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, r5, r0, ror #2 │ │ │ │ + rsbeq r3, r5, r4, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 3a6614 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r4, r2, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #320] @ 3a6770 │ │ │ │ ldr r2, [pc, #320] @ 3a6774 │ │ │ │ @@ -358725,25 +358725,25 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r6, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #256] @ 3a6784 │ │ │ │ ldr r1, [pc, #256] @ 3a6788 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #152 @ 0x98 │ │ │ │ ldrh r2, [r4, #144] @ 0x90 │ │ │ │ bl 3a5198 │ │ │ │ add r3, r4, #320 @ 0x140 │ │ │ │ strh r8, [r3] │ │ │ │ ldrb r3, [r4, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ @@ -358751,32 +358751,32 @@ │ │ │ │ add r3, r5, r3 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb r2, [r4, #322] @ 0x142 │ │ │ │ ldrb r2, [r3, #52] @ 0x34 │ │ │ │ ldrb r3, [r3, #84] @ 0x54 │ │ │ │ strb r2, [r4, #323] @ 0x143 │ │ │ │ strb r3, [r4, #324] @ 0x144 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #160] @ 3a678c │ │ │ │ ldr r1, [pc, #160] @ 3a6790 │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, r8 │ │ │ │ beq 3a6728 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #100] @ 3a6794 │ │ │ │ ldr r3, [pc, #68] @ 3a6778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -358787,23 +358787,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, lsl #15 │ │ │ │ + ldrheq fp, [r8], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x009044d8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r3, [r5], #-0 @ │ │ │ │ - strheq r3, [r5], #-8 @ │ │ │ │ - rsbeq pc, r3, r4, asr #1 │ │ │ │ - rsbeq pc, r3, r8, rrx │ │ │ │ - rsbeq r2, r5, ip, ror #26 │ │ │ │ - rsbeq r2, r5, r0, lsl #27 │ │ │ │ + rsbeq r3, r5, r0, lsl #2 │ │ │ │ + rsbeq r3, r5, r8, ror #1 │ │ │ │ + strdeq pc, [r3], #-4 @ │ │ │ │ + @ instruction: 0x0063f098 │ │ │ │ + @ instruction: 0x00652d9c │ │ │ │ + strheq r2, [r5], #-208 @ 0xffffff30 @ │ │ │ │ addseq r4, r0, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #372] @ 3a6924 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -358812,15 +358812,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #356] @ 3a6928 │ │ │ │ ldr r1, [pc, #356] @ 3a692c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #336] @ 3a6930 │ │ │ │ ldr r1, [pc, #336] @ 3a6934 │ │ │ │ add r4, r4, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -358830,36 +358830,36 @@ │ │ │ │ ldr r8, [pc, #316] @ 3a6944 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #288] @ 3a6948 │ │ │ │ ldr r6, [pc, #288] @ 3a694c │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #268] @ 3a6950 │ │ │ │ ldr r1, [pc, #268] @ 3a6954 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74e0ec │ │ │ │ + bl 74e11c │ │ │ │ ldr r1, [pc, #240] @ 3a6958 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r1, [pc, #224] @ 3a695c │ │ │ │ ldr r2, [pc, #224] @ 3a6960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ ldr r5, [pc, #208] @ 3a6964 │ │ │ │ @@ -358896,19 +358896,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq fp, r8, ip, lsl #12 │ │ │ │ - rsbeq r2, r3, r0 │ │ │ │ - strheq pc, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r2, r5, r8, ror ip │ │ │ │ - rsbeq r2, r5, r8, lsl #25 │ │ │ │ + rsbseq fp, r8, ip, lsr r6 │ │ │ │ + rsbeq r2, r3, r0, lsr r0 │ │ │ │ + rsbeq pc, ip, r0, ror #11 │ │ │ │ + rsbeq r2, r5, r8, lsr #25 │ │ │ │ + strheq r2, [r5], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r0, lsl #15 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r0, asr #16 │ │ │ │ addeq r4, r2, r0, lsl #4 │ │ │ │ @@ -358998,40 +358998,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a6b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a69fc │ │ │ │ ldr r0, [pc, #56] @ 3a6b20 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a69fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r4, r0, ip, ror r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r4, r0, ip, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r4, r0, r0, lsl r1 │ │ │ │ muleq r0, ip, lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, ip, ror #24 │ │ │ │ - @ instruction: 0x00652c90 │ │ │ │ + @ instruction: 0x00652c9c │ │ │ │ + rsbeq r2, r5, r0, asr #25 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6b44 │ │ │ │ mov r0, #14 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359045,17 +359045,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6b80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, ip, asr r2 │ │ │ │ - rsbeq r2, r5, r0, asr #24 │ │ │ │ - rsbeq r2, r5, r0, asr ip │ │ │ │ + rsbseq fp, r8, ip, lsl #5 │ │ │ │ + rsbeq r2, r5, r0, ror ip │ │ │ │ + rsbeq r2, r5, r0, lsl #25 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3a6ba4 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -359069,17 +359069,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3a6be0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r2, r5, r0, ror #23 │ │ │ │ - strdeq r2, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq fp, r8, ip, lsr #4 │ │ │ │ + rsbeq r2, r5, r0, lsl ip │ │ │ │ + rsbeq r2, r5, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #388] @ 3a6d80 │ │ │ │ ldr ip, [pc, #388] @ 3a6d84 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -359136,15 +359136,15 @@ │ │ │ │ ldr r0, [pc, #200] @ 3a6d98 │ │ │ │ ldrb r3, [r4, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r2, [r4, #323] @ 0x143 │ │ │ │ ldrb r1, [r4, #322] @ 0x142 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9996c8 │ │ │ │ + b 9996f8 │ │ │ │ ldr r3, [pc, #172] @ 3a6d9c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a6c3c │ │ │ │ ldr r3, [pc, #156] @ 3a6da0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -359159,60 +359159,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3a6da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6c3c │ │ │ │ ldr r0, [pc, #64] @ 3a6dac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a6c3c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r8, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x00903ef8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x00903ebc │ │ │ │ addseq r3, r0, r8, ror #28 │ │ │ │ - rsbeq r2, r5, r0, ror #22 │ │ │ │ + @ instruction: 0x00652b90 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, r4, ror sl │ │ │ │ - @ instruction: 0x00652a94 │ │ │ │ + rsbeq r2, r5, r4, lsr #21 │ │ │ │ + rsbeq r2, r5, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ ldrb r2, [r0, #323] @ 0x143 │ │ │ │ ldrb r1, [r0, #322] @ 0x142 │ │ │ │ ldr r0, [pc, #32] @ 3a6df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r2, r5, r0, ror #20 │ │ │ │ + @ instruction: 0x00652a90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #140] @ 3a6e9c │ │ │ │ ldr r5, [pc, #140] @ 3a6ea0 │ │ │ │ ldr r2, [pc, #140] @ 3a6ea4 │ │ │ │ @@ -359222,23 +359222,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r7, #1 │ │ │ │ bne 3a6e94 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #64] @ 3a6ea8 │ │ │ │ ldrb r2, [r0, #322] @ 0x142 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ moveq r0, #496 @ 0x1f0 │ │ │ │ movne r0, #368 @ 0x170 │ │ │ │ add r0, r0, r3 │ │ │ │ add sp, sp, #20 │ │ │ │ @@ -359246,147 +359246,147 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, #0 │ │ │ │ b 3a6e64 │ │ │ │ - rsbeq r2, r5, r0, lsr #18 │ │ │ │ - rsbseq sl, r8, r0, lsr #31 │ │ │ │ - strdeq r2, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r5, r0, asr r9 │ │ │ │ + ldrsbeq sl, [r8], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r2, r5, ip, lsr #18 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3a6f0c │ │ │ │ ldr r2, [pc, #72] @ 3a6f10 │ │ │ │ ldr r1, [pc, #72] @ 3a6f14 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq sl, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r5, ip, asr #16 │ │ │ │ - rsbeq r2, r5, r4, ror #16 │ │ │ │ + rsbseq sl, r8, r0, lsr #30 │ │ │ │ + rsbeq r2, r5, ip, ror r8 │ │ │ │ + @ instruction: 0x00652894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3a6f80 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 3a6f84 │ │ │ │ ldr r1, [pc, #76] @ 3a6f88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ movne r0, #0 │ │ │ │ ldrbeq r0, [r0, #322] @ 0x142 │ │ │ │ andeq r0, r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r0, lsl #29 │ │ │ │ - ldrdeq r2, [r5], #-124 @ 0xffffff84 @ │ │ │ │ - strdeq r2, [r5], #-116 @ 0xffffff8c @ │ │ │ │ + ldrheq sl, [r8], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r2, r5, ip, lsl #16 │ │ │ │ + rsbeq r2, r5, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a6ff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 3a6ffc │ │ │ │ ldr r1, [pc, #80] @ 3a7000 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ ands r3, r3, r2, lsl r4 │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, ip, lsl #28 │ │ │ │ - rsbeq r2, r5, r8, ror #14 │ │ │ │ - rsbeq r2, r5, r0, lsl #15 │ │ │ │ + rsbseq sl, r8, ip, lsr lr │ │ │ │ + @ instruction: 0x00652798 │ │ │ │ + strheq r2, [r5], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 3a7068 │ │ │ │ ldr r2, [pc, #76] @ 3a706c │ │ │ │ ldr r1, [pc, #76] @ 3a7070 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ and r3, r3, #3 │ │ │ │ add r4, r4, r3, lsl #1 │ │ │ │ ldrh r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x0078ad98 │ │ │ │ - strdeq r2, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r2, r5, r8, lsl #14 │ │ │ │ + rsbseq sl, r8, r8, asr #27 │ │ │ │ + rsbeq r2, r5, r0, lsr #14 │ │ │ │ + rsbeq r2, r5, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #112] @ 3a70fc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3a7100 │ │ │ │ ldr r1, [pc, #108] @ 3a7104 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a70e0 │ │ │ │ ldrb r0, [r0, #322] @ 0x142 │ │ │ │ lsr r0, r0, #3 │ │ │ │ and r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -359398,34 +359398,34 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a7108 │ │ │ │ ldr r0, [pc, #32] @ 3a710c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #208 @ 0xd0 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsr #26 │ │ │ │ - rsbeq r2, r5, r0, lsl #13 │ │ │ │ - @ instruction: 0x00652698 │ │ │ │ - strheq r2, [r5], #-108 @ 0xffffff94 @ │ │ │ │ - ldrdeq r2, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r8, r4, asr sp │ │ │ │ + strheq r2, [r5], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r2, r5, r8, asr #13 │ │ │ │ + rsbeq r2, r5, ip, ror #13 │ │ │ │ + rsbeq r2, r5, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #116] @ 3a719c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #112] @ 3a71a0 │ │ │ │ ldr r1, [pc, #112] @ 3a71a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3a7180 │ │ │ │ ldrb r3, [r0, #322] @ 0x142 │ │ │ │ tst r3, #32 │ │ │ │ moveq r0, #1008 @ 0x3f0 │ │ │ │ movne r0, #880 @ 0x370 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -359438,50 +359438,50 @@ │ │ │ │ ldr r1, [pc, #32] @ 3a71a8 │ │ │ │ ldr r0, [pc, #32] @ 3a71ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #224 @ 0xe0 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, lsl #25 │ │ │ │ - rsbeq r2, r5, r4, ror #11 │ │ │ │ - strdeq r2, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r2, r5, ip, lsl r6 │ │ │ │ - rsbeq r2, r5, r8, lsr r6 │ │ │ │ + ldrheq sl, [r8], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r5, r4, lsl r6 │ │ │ │ + rsbeq r2, r5, ip, lsr #12 │ │ │ │ + rsbeq r2, r5, ip, asr #12 │ │ │ │ + rsbeq r2, r5, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3a7220 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #84] @ 3a7224 │ │ │ │ ldr r1, [pc, #84] @ 3a7228 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #1 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldrb r0, [r0, #323] @ 0x143 │ │ │ │ asr r0, r0, r4 │ │ │ │ and r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r8, ror #23 │ │ │ │ - rsbeq r2, r5, r4, asr #10 │ │ │ │ - rsbeq r2, r5, ip, asr r5 │ │ │ │ + rsbseq sl, r8, r8, lsl ip │ │ │ │ + rsbeq r2, r5, r4, ror r5 │ │ │ │ + rsbeq r2, r5, ip, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ 3a72b8 │ │ │ │ ldr r1, [pc, #116] @ 3a72bc │ │ │ │ ldr r2, [pc, #116] @ 3a72c0 │ │ │ │ @@ -359489,52 +359489,52 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #80] @ 3a72c4 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, r5, ip, ror #9 │ │ │ │ - rsbseq sl, r8, ip, ror #22 │ │ │ │ - rsbeq r2, r5, r4, asr #9 │ │ │ │ + rsbeq r2, r5, ip, lsl r5 │ │ │ │ + @ instruction: 0x0078ab9c │ │ │ │ + strdeq r2, [r5], #-68 @ 0xffffffbc @ │ │ │ │ addeq r3, r2, r4, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ 3a735c │ │ │ │ ldr r2, [pc, #124] @ 3a7360 │ │ │ │ ldr r1, [pc, #124] @ 3a7364 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ ands r3, r3, #3 │ │ │ │ bne 3a7338 │ │ │ │ ldrb r3, [r0, #324] @ 0x144 │ │ │ │ tst r3, #8 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #7 │ │ │ │ @@ -359550,31 +359550,31 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq sl, [r8], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r5, ip, lsr #8 │ │ │ │ - rsbeq r2, r5, r4, asr #8 │ │ │ │ + rsbseq sl, r8, r4, lsl #22 │ │ │ │ + rsbeq r2, r5, ip, asr r4 │ │ │ │ + rsbeq r2, r5, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #112] @ 3a73f0 │ │ │ │ ldr r2, [pc, #112] @ 3a73f4 │ │ │ │ ldr r1, [pc, #112] @ 3a73f8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ add r3, r0, #320 @ 0x140 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r0, #146] @ 0x92 │ │ │ │ and r3, r3, #31 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ @@ -359587,32 +359587,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq sl, r8, r4, lsr sl │ │ │ │ - @ instruction: 0x00652390 │ │ │ │ - rsbeq r2, r5, r8, lsr #7 │ │ │ │ + rsbseq sl, r8, r4, ror #20 │ │ │ │ + rsbeq r2, r5, r0, asr #7 │ │ │ │ + ldrdeq r2, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 3a7490 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 3a7494 │ │ │ │ ldr r1, [pc, #120] @ 3a7498 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r1, r4, #1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ ldrb r3, [r0, #323] @ 0x143 │ │ │ │ asr r1, r3, r1 │ │ │ │ ands r2, r1, #3 │ │ │ │ moveq r0, #1016 @ 0x3f8 │ │ │ │ beq 3a7474 │ │ │ │ @@ -359627,45 +359627,45 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0078a99c │ │ │ │ - strdeq r2, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r2, r5, r0, lsl r3 │ │ │ │ + rsbseq sl, r8, ip, asr #19 │ │ │ │ + rsbeq r2, r5, r8, lsr #6 │ │ │ │ + rsbeq r2, r5, r0, asr #6 │ │ │ │ ldr r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ 3a750c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #416 @ 0x1a0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, r2, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 3a7668 │ │ │ │ ldr ip, [pc, #320] @ 3a766c │ │ │ │ @@ -359729,40 +359729,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a7688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7590 │ │ │ │ ldr r0, [pc, #56] @ 3a768c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7590 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, ror #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x009035d4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r0, ip, ror r5 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, r0, asr r2 │ │ │ │ - rsbeq r2, r5, r0, ror r2 │ │ │ │ + rsbeq r2, r5, r0, lsl #5 │ │ │ │ + rsbeq r2, r5, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #328] @ 3a77f0 │ │ │ │ ldr r1, [pc, #328] @ 3a77f4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -359815,23 +359815,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a7810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a76e4 │ │ │ │ ldr r2, [pc, #100] @ 3a7814 │ │ │ │ ldr r3, [pc, #64] @ 3a77f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -359841,27 +359841,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3a7818 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r3, r0, ip, asr #8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r3, r0, r8, lsr #8 │ │ │ │ andeq r3, r0, r4, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r5, r0, asr r1 │ │ │ │ + rsbeq r2, r5, r0, lsl #3 │ │ │ │ addseq r3, r0, r4, ror #6 │ │ │ │ - rsbeq r2, r5, r4, asr r1 │ │ │ │ + rsbeq r2, r5, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3a7908 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #208] @ 3a790c │ │ │ │ @@ -359869,25 +359869,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3a7914 │ │ │ │ ldr r1, [pc, #176] @ 3a7918 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #144] @ 3a791c │ │ │ │ ldr r2, [pc, #144] @ 3a7920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ @@ -359898,34 +359898,34 @@ │ │ │ │ ldrh ip, [r6] │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ strh ip, [r3, #110] @ 0x6e │ │ │ │ strh r0, [r3, #114] @ 0x72 │ │ │ │ strb r2, [r3, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #84] @ 3a792c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ strb r2, [r5, #66] @ 0x42 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sl, r8, ip, lsr #13 │ │ │ │ - rsbeq r0, r3, r8, ror pc │ │ │ │ - rsbeq lr, ip, ip, lsr #10 │ │ │ │ - rsbeq sp, r3, ip, ror #14 │ │ │ │ - @ instruction: 0x00636b90 │ │ │ │ + ldrsbeq sl, [r8], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r0, r3, r8, lsr #31 │ │ │ │ + rsbeq lr, ip, ip, asr r5 │ │ │ │ + @ instruction: 0x0063d79c │ │ │ │ + rsbeq r6, r3, r0, asr #23 │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r1, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #24 │ │ │ │ addeq r3, r2, r4, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359942,38 +359942,38 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ bl 249840 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707688 │ │ │ │ + bl 7076b8 │ │ │ │ ldr r2, [pc, #96] @ 3a79e8 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70eb54 │ │ │ │ + bl 70eb84 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #65] @ 0x41 │ │ │ │ lsr r1, r1, #7 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ ldr r2, [pc, #56] @ 3a79ec │ │ │ │ ldr r3, [pc, #44] @ 3a79e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a79dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70ba30 │ │ │ │ + b 70ba60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ addseq r3, r0, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359991,38 +359991,38 @@ │ │ │ │ mov r0, sp │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r4, #2672 @ 0xa70 │ │ │ │ bl 249840 │ │ │ │ ldr r6, [sp] │ │ │ │ - bl 707688 │ │ │ │ + bl 7076b8 │ │ │ │ ldr r2, [pc, #96] @ 3a7aac │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70eb54 │ │ │ │ + bl 70eb84 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r1, [r3, #210] @ 0xd2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ ldr r2, [pc, #56] @ 3a7ab0 │ │ │ │ ldr r3, [pc, #44] @ 3a7aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3a7aa0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 70ba30 │ │ │ │ + b 70ba60 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, ip, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ umullseq r3, r0, ip, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360057,15 +360057,15 @@ │ │ │ │ ldr r2, [pc, #708] @ 3a7df8 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [pc, #680] @ 3a7dfc │ │ │ │ ldr r3, [pc, #680] @ 3a7e00 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -360207,48 +360207,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3a7e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7b6c │ │ │ │ ldr r0, [pc, #84] @ 3a7e24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7b6c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r3, r0, r0, lsl r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq sl, r8, r8, asr #7 │ │ │ │ - rsbeq r1, r5, ip, lsr #28 │ │ │ │ - rsbeq r1, r5, r0, lsr #28 │ │ │ │ + ldrsheq sl, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r5, ip, asr lr │ │ │ │ + rsbeq r1, r5, r0, asr lr │ │ │ │ addseq r2, r0, r0, asr #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r0, r4, lsl pc │ │ │ │ andeq pc, r0, r0, lsl #31 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ @ instruction: 0x00902dfc │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r1, [r5], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq r1, [r5], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r1, r5, r8, ror #23 │ │ │ │ + rsbeq r1, r5, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -360335,43 +360335,43 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3a800c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7f00 │ │ │ │ ldr r0, [pc, #56] @ 3a8010 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a7f00 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r2, r0, r8, asr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r0, r8, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addseq r2, r0, ip, lsl #24 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r5, r4, lsl sl │ │ │ │ - rsbeq r1, r5, ip, lsr sl │ │ │ │ + rsbeq r1, r5, r4, asr #20 │ │ │ │ + rsbeq r1, r5, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #388] @ 3a81b0 │ │ │ │ ldr r3, [pc, #388] @ 3a81b4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -360389,40 +360389,40 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r2, [pc, #312] @ 3a81c4 │ │ │ │ ldr r1, [pc, #312] @ 3a81c8 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8198 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ cmp r8, #0 │ │ │ │ beq 3a8124 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #228] @ 3a81cc │ │ │ │ ldr r3, [pc, #200] @ 3a81b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360441,69 +360441,69 @@ │ │ │ │ add r5, r4, #408 @ 0x198 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ ldr r2, [pc, #112] @ 3a81d0 │ │ │ │ ldr r1, [pc, #112] @ 3a81d4 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 3a58b0 │ │ │ │ mov r2, #1008 @ 0x3f0 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ b 3a80e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 3a81d8 │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #300 @ 0x12c │ │ │ │ mov r1, r8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addseq r2, r0, r8, ror #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, r8, r8, lsr #29 │ │ │ │ - rsbeq r1, r5, r4, lsl #18 │ │ │ │ - rsbeq r1, r5, r4, ror #19 │ │ │ │ - rsbeq r1, r5, r8, asr #7 │ │ │ │ - rsbeq r1, r5, r0, ror #7 │ │ │ │ + ldrsbeq r9, [r8], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r1, r5, r4, lsr r9 │ │ │ │ + rsbeq r1, r5, r4, lsl sl │ │ │ │ + strdeq r1, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r5, r0, lsl r4 │ │ │ │ addseq r2, r0, ip, lsr #20 │ │ │ │ - rsbeq sp, r3, r8, ror #11 │ │ │ │ - rsbeq sp, r3, ip, lsl #11 │ │ │ │ - rsbeq r1, r5, ip, lsr #17 │ │ │ │ + rsbeq sp, r3, r8, lsl r6 │ │ │ │ + strheq sp, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #144] @ 3a8294 │ │ │ │ ldr r2, [pc, #144] @ 3a8298 │ │ │ │ ldr r1, [pc, #144] @ 3a829c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ and r1, r5, #3 │ │ │ │ subs r1, r1, #3 │ │ │ │ movne r1, #1 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ bl 319ddc │ │ │ │ ldr r3, [r7, #116] @ 0x74 │ │ │ │ @@ -360524,17 +360524,17 @@ │ │ │ │ bcc 3a8254 │ │ │ │ lsr r1, r5, #4 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r8, #132] @ 0x84 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 312c1c │ │ │ │ - rsbseq r9, r8, r4, ror #25 │ │ │ │ - rsbeq r1, r5, r8, asr #4 │ │ │ │ - rsbeq r1, r5, r0, ror #4 │ │ │ │ + rsbseq r9, r8, r4, lsl sp │ │ │ │ + rsbeq r1, r5, r8, ror r2 │ │ │ │ + @ instruction: 0x00651290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldr r2, [pc, #576] @ 3a84fc │ │ │ │ ldr r3, [pc, #576] @ 3a8500 │ │ │ │ @@ -360626,15 +360626,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3a83bc │ │ │ │ ldr r0, [pc, #244] @ 3a851c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a83bc │ │ │ │ and r6, r6, #254 @ 0xfe │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsl r2, r6, #2 │ │ │ │ mov r3, #0 │ │ │ │ bl 31db40 │ │ │ │ b 3a83bc │ │ │ │ @@ -360656,49 +360656,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3a8528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a8348 │ │ │ │ ldr r0, [pc, #92] @ 3a852c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a8348 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ and r6, r6, #31 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a81dc │ │ │ │ mov r5, #226 @ 0xe2 │ │ │ │ b 3a83bc │ │ │ │ addseq r2, r0, r8, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r2, r0, r8, asr #16 │ │ │ │ addseq r2, r0, ip, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r8, ip, ror #22 │ │ │ │ + @ instruction: 0x00789b9c │ │ │ │ bicseq r5, sp, ip, ror r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r1, r5, ip, lsl #13 │ │ │ │ + strheq r1, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0065159c │ │ │ │ - strheq r1, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, r5, ip, asr #11 │ │ │ │ + rsbeq r1, r5, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 3a8640 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -360712,15 +360712,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ @@ -360759,19 +360759,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a863c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3a79f0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsr #19 │ │ │ │ + ldrsbeq r9, [r8], #-148 @ 0xffffff6c @ │ │ │ │ @ instruction: 0x009025b8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r5, r8, ror #7 │ │ │ │ - strdeq r1, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r5, r8, lsl r4 │ │ │ │ + rsbeq r1, r5, r8, lsr #8 │ │ │ │ addseq r2, r0, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a86c4 │ │ │ │ ldr r2, [pc, #84] @ 3a86c8 │ │ │ │ @@ -360779,30 +360779,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #52] @ 3a86d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #520 @ 0x208 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r9, r8, r8, ror r8 │ │ │ │ - ldrdeq r1, [r5], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq r1, [r5], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r9, r8, r8, lsr #17 │ │ │ │ + rsbeq r1, r5, r8, lsl #6 │ │ │ │ + rsbeq r1, r5, ip, ror #7 │ │ │ │ addeq r2, r2, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3a8740 │ │ │ │ ldr r2, [pc, #84] @ 3a8744 │ │ │ │ @@ -360810,30 +360810,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #52] @ 3a874c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [r0, #400] @ 0x190 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r9, [r8], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq r1, r5, ip, asr r2 │ │ │ │ - rsbeq r1, r5, r0, asr #6 │ │ │ │ + rsbseq r9, r8, ip, lsr #16 │ │ │ │ + rsbeq r1, r5, ip, lsl #5 │ │ │ │ + rsbeq r1, r5, r0, ror r3 │ │ │ │ addeq r2, r2, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 3a87d0 │ │ │ │ ldr r2, [pc, #104] @ 3a87d4 │ │ │ │ @@ -360841,37 +360841,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #72] @ 3a87dc │ │ │ │ ldr r1, [pc, #72] @ 3a87e0 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #40] @ 3a87e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74e0ec │ │ │ │ - rsbseq r9, r8, ip, ror r7 │ │ │ │ - rsbeq r0, r3, ip, asr #32 │ │ │ │ - rsbeq sp, ip, r0, lsl #12 │ │ │ │ - rsbeq r0, r5, r4, asr #25 │ │ │ │ - ldrdeq r0, [r5], #-204 @ 0xffffff34 @ │ │ │ │ + b 74e11c │ │ │ │ + rsbseq r9, r8, ip, lsr #15 │ │ │ │ + rsbeq r0, r3, ip, ror r0 │ │ │ │ + rsbeq sp, ip, r0, lsr r6 │ │ │ │ + strdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r0, r5, ip, lsl #26 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3a8898 │ │ │ │ ldr r2, [pc, #152] @ 3a889c │ │ │ │ @@ -360879,49 +360879,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #120] @ 3a88a4 │ │ │ │ ldr r1, [pc, #120] @ 3a88a8 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #88] @ 3a88ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r4, ror #13 │ │ │ │ - strheq pc, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq sp, ip, r8, ror #10 │ │ │ │ - rsbeq r0, r5, ip, lsr #24 │ │ │ │ - rsbeq r0, r5, ip, lsr ip │ │ │ │ + rsbseq r9, r8, r4, lsl r7 │ │ │ │ + rsbeq pc, r2, r4, ror #31 │ │ │ │ + @ instruction: 0x006cd598 │ │ │ │ + rsbeq r0, r5, ip, asr ip │ │ │ │ + rsbeq r0, r5, ip, ror #24 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3a8964 │ │ │ │ ldr r2, [pc, #156] @ 3a8968 │ │ │ │ @@ -360929,30 +360929,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3a8970 │ │ │ │ ldr r1, [pc, #124] @ 3a8974 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #92] @ 3a8978 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #2 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str r2, [r4, #156] @ 0x9c │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -360960,19 +360960,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, ip, lsl r6 │ │ │ │ - rsbeq pc, r2, ip, ror #29 │ │ │ │ - rsbeq sp, ip, r0, lsr #9 │ │ │ │ - rsbeq r0, r5, r4, ror #22 │ │ │ │ - rsbeq r0, r5, r4, ror fp │ │ │ │ + rsbseq r9, r8, ip, asr #12 │ │ │ │ + rsbeq pc, r2, ip, lsl pc @ │ │ │ │ + ldrdeq sp, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x00650b94 │ │ │ │ + rsbeq r0, r5, r4, lsr #23 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8a64 │ │ │ │ ldr r2, [pc, #208] @ 3a8a68 │ │ │ │ @@ -360980,25 +360980,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3a8a70 │ │ │ │ ldr r1, [pc, #176] @ 3a8a74 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3a8a78 │ │ │ │ ldr r3, [pc, #144] @ 3a8a7c │ │ │ │ ldr r1, [pc, #144] @ 3a8a80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8a84 │ │ │ │ @@ -361006,15 +361006,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8a88 │ │ │ │ mov r3, #16 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #100] @ 3a8a8c │ │ │ │ ldr r2, [pc, #100] @ 3a8a90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361024,51 +361024,51 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r0, asr r5 │ │ │ │ - rsbeq pc, r2, r0, lsr #28 │ │ │ │ - ldrdeq sp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq ip, r3, r0, lsl r6 │ │ │ │ - rsbeq r5, r3, r8, lsr sl │ │ │ │ + rsbseq r9, r8, r0, lsl #11 │ │ │ │ + rsbeq pc, r2, r0, asr lr @ │ │ │ │ + rsbeq sp, ip, r4, lsl #8 │ │ │ │ + rsbeq ip, r3, r0, asr #12 │ │ │ │ + rsbeq r5, r3, r8, ror #20 │ │ │ │ andeq r1, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #21 │ │ │ │ eorshi r1, r1, #-2147483647 @ 0x80000001 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ strheq r2, [r2], r4 │ │ │ │ - strheq r1, [r5], #-8 @ │ │ │ │ + rsbeq r1, r5, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 3a8b7c │ │ │ │ ldr r2, [pc, #208] @ 3a8b80 │ │ │ │ ldr r1, [pc, #208] @ 3a8b84 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3a8b88 │ │ │ │ ldr r1, [pc, #176] @ 3a8b8c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3a8b90 │ │ │ │ ldr r3, [pc, #144] @ 3a8b94 │ │ │ │ ldr r1, [pc, #144] @ 3a8b98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #132] @ 3a8b9c │ │ │ │ @@ -361076,15 +361076,15 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #124] @ 3a8ba0 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #100] @ 3a8ba4 │ │ │ │ ldr r2, [pc, #100] @ 3a8ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #616 @ 0x268 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -361094,41 +361094,41 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r8, r8, lsr r4 │ │ │ │ - rsbeq pc, r2, r8, lsl #26 │ │ │ │ - strheq sp, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq ip, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r5, r3, r0, lsr #18 │ │ │ │ + rsbseq r9, r8, r8, ror #8 │ │ │ │ + rsbeq pc, r2, r8, lsr sp @ │ │ │ │ + rsbeq sp, ip, ip, ror #5 │ │ │ │ + rsbeq ip, r3, r8, lsr #10 │ │ │ │ + rsbeq r5, r3, r0, asr r9 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ streq r1, [r6], r6, lsl #2 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ umulleq r1, r2, ip, pc @ │ │ │ │ - rsbeq r0, r5, r0, lsr #31 │ │ │ │ + ldrdeq r0, [r5], #-240 @ 0xffffff10 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #340] @ 3a8d18 │ │ │ │ ldr r2, [pc, #340] @ 3a8d1c │ │ │ │ ldr r1, [pc, #340] @ 3a8d20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a890 │ │ │ │ mvn r1, #31 │ │ │ │ @@ -361197,17 +361197,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r9, r8, r4, lsr #6 │ │ │ │ - rsbeq r0, r5, ip, ror sp │ │ │ │ - rsbeq r0, r5, r0, ror #28 │ │ │ │ + rsbseq r9, r8, r4, asr r3 │ │ │ │ + rsbeq r0, r5, ip, lsr #27 │ │ │ │ + @ instruction: 0x00650e90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8dd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361215,52 +361215,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8ddc │ │ │ │ ldr r1, [pc, #140] @ 3a8de0 │ │ │ │ ldr r3, [pc, #140] @ 3a8de4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #124] @ 3a8de8 │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8dec │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr ip, [pc, #88] @ 3a8df0 │ │ │ │ ldr r1, [pc, #88] @ 3a8df4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrheq r9, [r8], #-16 @ │ │ │ │ - rsbeq r0, r5, r4, lsl #24 │ │ │ │ - @ instruction: 0x00650d98 │ │ │ │ + rsbseq r9, r8, r0, ror #3 │ │ │ │ + rsbeq r0, r5, r4, lsr ip │ │ │ │ + rsbeq r0, r5, r8, asr #27 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq r0, r5, ip, lsl #27 │ │ │ │ - rsbeq r0, r5, r0, lsl #27 │ │ │ │ - rsbeq r0, r5, r4, ror sp │ │ │ │ - ldrdeq r0, [r5], #-176 @ 0xffffff50 @ │ │ │ │ + strheq r0, [r5], #-220 @ 0xffffff24 @ │ │ │ │ + strheq r0, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r0, r5, r4, lsr #27 │ │ │ │ + rsbeq r0, r5, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #156] @ 3a8eac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -361268,52 +361268,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3a8eb0 │ │ │ │ ldr r1, [pc, #140] @ 3a8eb4 │ │ │ │ ldr r3, [pc, #140] @ 3a8eb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #124] @ 3a8ebc │ │ │ │ mov r3, #576 @ 0x240 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #112] @ 3a8ec0 │ │ │ │ add r2, r5, #1808 @ 0x710 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr ip, [pc, #88] @ 3a8ec4 │ │ │ │ ldr r1, [pc, #88] @ 3a8ec8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #14976 @ 0x3a80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2912 @ 0xb60 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq r9, [r8], #-12 @ │ │ │ │ - rsbeq r0, r5, r0, lsr fp │ │ │ │ - rsbeq r0, r5, r4, asr #25 │ │ │ │ + rsbseq r9, r8, ip, lsl #2 │ │ │ │ + rsbeq r0, r5, r0, ror #22 │ │ │ │ + strdeq r0, [r5], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - strheq r0, [r5], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r0, r5, r8, asr #25 │ │ │ │ - rsbeq r0, r5, r0, asr #25 │ │ │ │ - strdeq r0, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r0, r5, r8, ror #25 │ │ │ │ + strdeq r0, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + strdeq r0, [r5], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r0, r5, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a908c │ │ │ │ mov r8, r3 │ │ │ │ @@ -361331,15 +361331,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9098 │ │ │ │ ldr r2, [pc, #376] @ 3a909c │ │ │ │ ldr r3, [pc, #376] @ 3a90a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #360] @ 3a90a4 │ │ │ │ ldr r3, [pc, #360] @ 3a90a8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361378,15 +361378,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9088 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70ea34 │ │ │ │ + b 70ea64 │ │ │ │ ldr r3, [pc, #188] @ 3a90b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a8f54 │ │ │ │ ldr r3, [pc, #172] @ 3a90b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361401,46 +361401,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a90c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a8f54 │ │ │ │ ldr r0, [pc, #80] @ 3a90c4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a8f54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r8, [r8], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r0, r5, r8, asr #23 │ │ │ │ - rsbeq r0, r5, r4, lsr sl │ │ │ │ + rsbseq r9, r8, r0, lsr #32 │ │ │ │ + strdeq r0, [r5], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r5, r4, ror #20 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ @ instruction: 0x00901bd8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umullseq r1, r0, ip, fp │ │ │ │ addseq r1, r0, r8, asr fp │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r0, [r5], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, r5, r0, lsl #22 │ │ │ │ + rsbeq r0, r5, ip, lsl #22 │ │ │ │ + rsbeq r0, r5, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 3a91d4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -361454,15 +361454,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #220] @ 3a91e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361500,19 +361500,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, ip, lsl #28 │ │ │ │ + rsbseq r8, r8, ip, lsr lr │ │ │ │ addseq r1, r0, r0, lsr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r5, r0, asr r8 │ │ │ │ - rsbeq r0, r5, r4, ror #19 │ │ │ │ + rsbeq r0, r5, r0, lsl #17 │ │ │ │ + rsbeq r0, r5, r4, lsl sl │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #264] @ 3a9310 │ │ │ │ @@ -361528,15 +361528,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #240] @ 3a9324 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #4 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #192 @ 0xc0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ @@ -361579,19 +361579,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, ror #25 │ │ │ │ + rsbseq r8, r8, r4, lsl sp │ │ │ │ @ instruction: 0x009018f8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r5, r8, lsr #14 │ │ │ │ - strheq r0, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r0, r5, r8, asr r7 │ │ │ │ + rsbeq r0, r5, ip, ror #17 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #304] @ 3a9474 │ │ │ │ @@ -361601,98 +361601,98 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 3a9478 │ │ │ │ ldr r1, [pc, #288] @ 3a947c │ │ │ │ ldr r3, [pc, #288] @ 3a9480 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #272] @ 3a9484 │ │ │ │ mov r3, #696 @ 0x2b8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 3a9488 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #256] @ 3a948c │ │ │ │ add r2, r5, #2384 @ 0x950 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r0, [pc, #232] @ 3a9490 │ │ │ │ ldr r1, [pc, #232] @ 3a9494 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #3088 @ 0xc10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #220] @ 3a9498 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r1, [pc, #208] @ 3a949c │ │ │ │ add r2, r5, #10560 @ 0x2940 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #24 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r1, [pc, #180] @ 3a94a0 │ │ │ │ add r2, r5, #12736 @ 0x31c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2208 @ 0x8a0 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r0, [pc, #152] @ 3a94a4 │ │ │ │ ldr r1, [pc, #152] @ 3a94a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #17664 @ 0x4500 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #140] @ 3a94ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #248 @ 0xf8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr ip, [pc, #124] @ 3a94b0 │ │ │ │ ldr r1, [pc, #124] @ 3a94b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, r5, #20224 @ 0x4f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1744 @ 0x6d0 │ │ │ │ add r2, r2, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r8, r8, lsr #23 │ │ │ │ - strdeq r0, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - @ instruction: 0x00650790 │ │ │ │ + ldrsbeq r8, [r8], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r0, r5, ip, lsr #12 │ │ │ │ + rsbeq r0, r5, r0, asr #15 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq r0, r5, r4, lsr r8 │ │ │ │ - rsbeq r0, r5, r8, lsr r8 │ │ │ │ - rsbeq r0, r5, r4, lsl r8 │ │ │ │ - rsbeq sp, r4, r4, lsl #25 │ │ │ │ - ldrdeq sp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r5, r4, ror #16 │ │ │ │ + rsbeq r0, r5, r8, ror #16 │ │ │ │ + rsbeq r0, r5, r4, asr #16 │ │ │ │ + strheq sp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r4, r8, lsl #12 │ │ │ │ andeq r1, r0, r8, asr #26 │ │ │ │ - ldrdeq r0, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - ldrdeq r0, [r5], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq lr, r3, r0, asr #1 │ │ │ │ - strheq lr, [r3], #-0 @ │ │ │ │ + rsbeq r0, r5, r8, lsl #16 │ │ │ │ + rsbeq r0, r5, r8, lsl #16 │ │ │ │ + strdeq lr, [r3], #-0 @ │ │ │ │ + rsbeq lr, r3, r0, ror #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - rsbeq lr, r3, ip, asr r3 │ │ │ │ - rsbeq lr, r3, r8, asr r3 │ │ │ │ + rsbeq lr, r3, ip, lsl #7 │ │ │ │ + rsbeq lr, r3, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #420] @ 3a9678 │ │ │ │ mov r8, r3 │ │ │ │ @@ -361710,15 +361710,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #376] @ 3a9684 │ │ │ │ ldr r2, [pc, #376] @ 3a9688 │ │ │ │ ldr r3, [pc, #376] @ 3a968c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #360] @ 3a9690 │ │ │ │ ldr r3, [pc, #360] @ 3a9694 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361757,15 +361757,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3a9674 │ │ │ │ lsr r1, r5, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ add r0, r6, #2224 @ 0x8b0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 70ea34 │ │ │ │ + b 70ea64 │ │ │ │ ldr r3, [pc, #188] @ 3a96a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3a9540 │ │ │ │ ldr r3, [pc, #172] @ 3a96a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361780,46 +361780,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a96ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a9540 │ │ │ │ ldr r0, [pc, #80] @ 3a96b0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a9540 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, ip, lsr r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r8, r8, r4, lsl #20 │ │ │ │ - ldrdeq r0, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r0, r5, r8, asr #8 │ │ │ │ + rsbseq r8, r8, r4, lsr sl │ │ │ │ + rsbeq r0, r5, ip, lsl #12 │ │ │ │ + rsbeq r0, r5, r8, ror r4 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r1, r0, ip, ror #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x009015b0 │ │ │ │ addseq r1, r0, ip, ror #10 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r0, [r5], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r0, r5, r4, lsl r5 │ │ │ │ + rsbeq r0, r5, r0, lsr #10 │ │ │ │ + rsbeq r0, r5, r4, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #456] @ 3a9894 │ │ │ │ ldr r1, [pc, #456] @ 3a9898 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -361835,15 +361835,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #420] @ 3a98a4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r7, #2 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r2, r7 │ │ │ │ add r1, sp, #18 │ │ │ │ strh r3, [sp, #18] │ │ │ │ add r6, r6, #140 @ 0x8c │ │ │ │ mov r9, #0 │ │ │ │ @@ -361855,28 +361855,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 3a98ac │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #2672 @ 0xa70 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #0 │ │ │ │ bl 378df8 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 441b94 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ add r1, r4, #2480 @ 0x9b0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3a4420 │ │ │ │ ldr r2, [pc, #248] @ 3a98b0 │ │ │ │ @@ -361885,28 +361885,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #668 @ 0x29c │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #204] @ 3a98b4 │ │ │ │ bl 441b94 │ │ │ │ add r4, r4, #1904 @ 0x770 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 70ea34 │ │ │ │ + bl 70ea64 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2998 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -361932,21 +361932,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r8, r0, lsr #16 │ │ │ │ + rsbseq r8, r8, r0, asr r8 │ │ │ │ addseq r1, r0, r8, lsr r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r0, r5, r0, ror r2 │ │ │ │ - rsbeq r0, r5, r4, asr r2 │ │ │ │ - rsbeq pc, r2, r8, ror r0 @ │ │ │ │ - rsbeq ip, ip, ip, lsr #12 │ │ │ │ + rsbeq r0, r5, r0, lsr #5 │ │ │ │ + rsbeq r0, r5, r4, lsl #5 │ │ │ │ + rsbeq pc, r2, r8, lsr #1 │ │ │ │ + rsbeq ip, ip, ip, asr r6 │ │ │ │ addeq r1, r2, r0, lsr #6 │ │ │ │ @ instruction: 0xffffe698 │ │ │ │ addseq r1, r0, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -362056,63 +362056,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3a9b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a9964 │ │ │ │ ldr r0, [pc, #80] @ 3a9b04 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a99b4 │ │ │ │ ldr r0, [pc, #64] @ 3a9b08 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3a9964 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addseq r1, r0, ip, lsr r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addseq r1, r0, ip, lsr #4 │ │ │ │ addseq r1, r0, r0, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r8, r8, ip, asr #10 │ │ │ │ + rsbseq r8, r8, ip, ror r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r4, r0, r8, lsr #31 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq pc, [r4], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r0, r5, r0 │ │ │ │ - rsbeq pc, r4, r4, asr #31 │ │ │ │ + rsbeq pc, r4, r8, ror #31 │ │ │ │ + rsbeq r0, r5, r0, lsr r0 │ │ │ │ + strdeq pc, [r4], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3a9c34 │ │ │ │ ldr r2, [pc, #272] @ 3a9c38 │ │ │ │ ldr r1, [pc, #272] @ 3a9c3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #145 @ 0x91 │ │ │ │ bl 24a890 │ │ │ │ mov ip, #316 @ 0x13c │ │ │ │ @@ -362164,17 +362164,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, r8, r4, asr #7 │ │ │ │ - rsbeq pc, r4, ip, lsl lr @ │ │ │ │ - rsbeq pc, r4, r0, lsl #30 │ │ │ │ + ldrsheq r8, [r8], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r4, ip, asr #28 │ │ │ │ + rsbeq pc, r4, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #1696] @ 3aa2f8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -362186,44 +362186,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1664] @ 3aa308 │ │ │ │ mov fp, r0 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #1652] @ 3aa30c │ │ │ │ ldr r7, [pc, #1652] @ 3aa310 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #140 @ 0x8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r9, sl, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ - bl 74db80 │ │ │ │ + bl 75473c │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #1576] @ 3aa314 │ │ │ │ ldr r1, [pc, #1576] @ 3aa318 │ │ │ │ add ip, r6, #148 @ 0x94 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #1552] @ 3aa31c │ │ │ │ add r1, sl, #1776 @ 0x6f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 324408 │ │ │ │ @@ -362238,15 +362238,15 @@ │ │ │ │ bl 324298 │ │ │ │ ldr r1, [pc, #1500] @ 3aa328 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 750504 │ │ │ │ + bl 750534 │ │ │ │ mov r0, fp │ │ │ │ bl 441b00 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 441b94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ @@ -362266,20 +362266,20 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 3a5430 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1368] @ 3aa330 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r3, [pc, #1348] @ 3aa334 │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [ip, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -362299,38 +362299,38 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, sl, #2384 @ 0x950 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1244] @ 3aa338 │ │ │ │ mov r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1208] @ 3aa33c │ │ │ │ ldr r3, [pc, #1208] @ 3aa340 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3a9ed8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -362341,15 +362341,15 @@ │ │ │ │ ldr r1, [pc, #1124] @ 3aa348 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r2, [sl, #2961] @ 0xb91 │ │ │ │ mov r1, #0 │ │ │ │ bl 3a4fe8 │ │ │ │ mov r3, #0 │ │ │ │ b 3a9f14 │ │ │ │ add r3, r3, #1 │ │ │ │ sub r2, r3, #4 │ │ │ │ @@ -362372,86 +362372,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8 │ │ │ │ str sl, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #984] @ 3aa358 │ │ │ │ ldr r3, [pc, #956] @ 3aa340 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r9, #156 @ 0x9c │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9eb8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, sl │ │ │ │ str sl, [sp] │ │ │ │ add sl, r3, #3088 @ 0xc10 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #884] @ 3aa35c │ │ │ │ add r2, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #812] @ 3aa340 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9eb8 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [sp, #8] │ │ │ │ ldr r4, [pc, #760] @ 3aa360 │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ bl 32461c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r8, #1780] @ 0x6f4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ bl 32461c │ │ │ │ add r6, r8, #10560 @ 0x2940 │ │ │ │ mov r4, #0 │ │ │ │ @@ -362460,45 +362460,45 @@ │ │ │ │ ldr r7, [sp, #16] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #644] @ 3aa368 │ │ │ │ add r2, r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r2, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #592] @ 3aa36c │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #536] @ 3aa340 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9eb8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #2 │ │ │ │ add r6, r6, #2208 @ 0x8a0 │ │ │ │ mov r4, #1 │ │ │ │ bne 3aa0b4 │ │ │ │ @@ -362507,134 +362507,134 @@ │ │ │ │ add r4, ip, #14976 @ 0x3a80 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ add r2, r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [sp, #28] │ │ │ │ ldr r3, [pc, #372] @ 3aa340 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9eb8 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #17664 @ 0x4500 │ │ │ │ add r4, r4, #248 @ 0xf8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #5 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #244] @ 3aa340 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3a9eb8 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, ip, #20224 @ 0x4f00 │ │ │ │ add r4, r4, #240 @ 0xf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [fp, #120] @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ add r2, r2, #6 │ │ │ │ - bl 74bbec │ │ │ │ + bl 74bc1c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [pc, #108] @ 3aa340 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 74d998 │ │ │ │ - @ instruction: 0x00788294 │ │ │ │ - rsbeq pc, r4, r4, ror #25 │ │ │ │ - rsbeq pc, r4, r8, ror lr @ │ │ │ │ + b 74d9c8 │ │ │ │ + rsbseq r8, r8, r4, asr #5 │ │ │ │ + rsbeq pc, r4, r4, lsl sp @ │ │ │ │ + rsbeq pc, r4, r8, lsr #29 │ │ │ │ addseq r0, r0, r4, lsr #29 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - rsbeq lr, r2, ip, lsr #22 │ │ │ │ - rsbeq ip, ip, r0, ror #1 │ │ │ │ - rsbeq r4, r3, r8, ror #13 │ │ │ │ - rsbeq r1, r6, r8, lsl r9 │ │ │ │ - @ instruction: 0x0064f290 │ │ │ │ + rsbeq lr, r2, ip, asr fp │ │ │ │ + rsbeq ip, ip, r0, lsl r1 │ │ │ │ + rsbeq r4, r3, r8, lsl r7 │ │ │ │ + rsbeq r1, r6, r8, asr #18 │ │ │ │ + rsbeq pc, r4, r0, asr #5 │ │ │ │ andeq r0, r0, r4, ror r8 │ │ │ │ - @ instruction: 0x0064fe98 │ │ │ │ + rsbeq pc, r4, r8, asr #29 │ │ │ │ @ instruction: 0xffffd748 │ │ │ │ - rsbeq pc, r4, r0, asr #10 │ │ │ │ - rsbeq fp, r3, r8, lsr #18 │ │ │ │ + rsbeq pc, r4, r0, ror r5 @ │ │ │ │ + rsbeq fp, r3, r8, asr r9 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbeq pc, r4, ip, ror sp @ │ │ │ │ - @ instruction: 0x0064f594 │ │ │ │ + rsbeq pc, r4, ip, lsr #27 │ │ │ │ + rsbeq pc, r4, r4, asr #11 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq fp, r3, r4, ror #16 │ │ │ │ - rsbeq fp, r3, r8, lsl #16 │ │ │ │ - rsbseq r7, r8, r4, lsr #31 │ │ │ │ - rsbeq lr, r2, r8, ror r8 │ │ │ │ - rsbeq fp, ip, r4, lsr #28 │ │ │ │ - @ instruction: 0x0064f498 │ │ │ │ - rsbeq r8, fp, r8, asr #22 │ │ │ │ - rsbeq ip, r4, r8, asr fp │ │ │ │ - rsbeq fp, ip, r0, asr #25 │ │ │ │ - rsbeq r8, fp, ip, asr #20 │ │ │ │ - strdeq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0063b894 │ │ │ │ + rsbeq fp, r3, r8, lsr r8 │ │ │ │ + ldrsbeq r7, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r2, r8, lsr #17 │ │ │ │ + rsbeq fp, ip, r4, asr lr │ │ │ │ + rsbeq pc, r4, r8, asr #9 │ │ │ │ + rsbeq r8, fp, r8, ror fp │ │ │ │ + rsbeq ip, r4, r8, lsl #23 │ │ │ │ + strdeq fp, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r8, fp, ip, ror sl │ │ │ │ + rsbeq pc, r4, ip, lsr #6 │ │ │ │ │ │ │ │ 003aa370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -362647,15 +362647,15 @@ │ │ │ │ ldr r1, [pc, #508] @ 3aa5a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #488] @ 3aa5a4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r7, [pc, #476] @ 3aa5a8 │ │ │ │ tst r3, #4 │ │ │ │ ldrb ip, [r2, #60] @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ and r2, r3, #7 │ │ │ │ @@ -362705,15 +362705,15 @@ │ │ │ │ strh r1, [r2, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r3, [r0, #1780] @ 0x6f4 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, ip, lsl #2] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [pc, #260] @ 3aa5b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3aa54c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -362753,36 +362753,36 @@ │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ b 3aa4f8 │ │ │ │ ldr r0, [pc, #96] @ 3aa5b4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r6 │ │ │ │ add r0, r0, #1776 @ 0x6f0 │ │ │ │ ldrh r3, [r0, #8] │ │ │ │ lsl r1, r2, #16 │ │ │ │ cmp r5, #0 │ │ │ │ lsr r1, r1, #16 │ │ │ │ orrne r3, r3, r1 │ │ │ │ strhne r3, [r0, #8] │ │ │ │ biceq r3, r3, r2 │ │ │ │ strheq r3, [r0, #8] │ │ │ │ b 3aa4b8 │ │ │ │ - rsbseq r7, r8, ip, asr #22 │ │ │ │ - strheq pc, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq pc, r4, r0, asr #14 │ │ │ │ + rsbseq r7, r8, ip, ror fp │ │ │ │ + rsbeq pc, r4, r0, ror #11 │ │ │ │ + rsbeq pc, r4, r0, ror r7 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ addseq r0, r0, r4, asr #14 │ │ │ │ - ldrsheq r7, [r8], #-167 @ 0xffffff59 @ │ │ │ │ + rsbseq r7, r8, r7, lsr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0064f690 │ │ │ │ + rsbeq pc, r4, r0, asr #13 │ │ │ │ b 3aa370 │ │ │ │ │ │ │ │ 003aa5bc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa5c0 : │ │ │ │ bx lr │ │ │ │ @@ -362796,18 +362796,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 3aa5f8 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 998a60 │ │ │ │ - ldrdeq pc, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - ldrheq r7, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - strheq pc, [r4], #-96 @ 0xffffffa0 @ │ │ │ │ + b 998a90 │ │ │ │ + rsbeq pc, r4, r8, lsl #14 │ │ │ │ + rsbseq r7, r8, r8, ror #19 │ │ │ │ + rsbeq pc, r4, r0, ror #13 │ │ │ │ │ │ │ │ 003aa5fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa65c │ │ │ │ @@ -362817,26 +362817,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r8, r4, ror r9 │ │ │ │ - @ instruction: 0x0064f690 │ │ │ │ - rsbeq pc, r4, r8, ror #12 │ │ │ │ + rsbseq r7, r8, r4, lsr #19 │ │ │ │ + rsbeq pc, r4, r0, asr #13 │ │ │ │ + @ instruction: 0x0064f698 │ │ │ │ │ │ │ │ 003aa668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 3aa6c8 │ │ │ │ @@ -362846,58 +362846,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r7, r8, r8, lsl #18 │ │ │ │ - rsbeq pc, r4, r4, lsr #12 │ │ │ │ - strdeq pc, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r7, r8, r8, lsr r9 │ │ │ │ + rsbeq pc, r4, r4, asr r6 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #12 │ │ │ │ │ │ │ │ 003aa6d4 : │ │ │ │ ldr r3, [pc, #36] @ 3aa700 │ │ │ │ ldr ip, [pc, #36] @ 3aa704 │ │ │ │ ldr r1, [pc, #36] @ 3aa708 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 998a60 │ │ │ │ - ldrheq r7, [r8], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq pc, r4, r8, asr #11 │ │ │ │ - rsbeq pc, r4, r4, lsr #11 │ │ │ │ + b 998a90 │ │ │ │ + rsbseq r7, r8, r4, ror #17 │ │ │ │ + strdeq pc, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq pc, [r4], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 003aa70c : │ │ │ │ ldr r3, [pc, #36] @ 3aa738 │ │ │ │ ldr ip, [pc, #36] @ 3aa73c │ │ │ │ ldr r1, [pc, #36] @ 3aa740 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 998a60 │ │ │ │ - rsbseq r7, r8, ip, ror r8 │ │ │ │ - @ instruction: 0x0064f590 │ │ │ │ - rsbeq pc, r4, ip, ror #10 │ │ │ │ + b 998a90 │ │ │ │ + rsbseq r7, r8, ip, lsr #17 │ │ │ │ + rsbeq pc, r4, r0, asr #11 │ │ │ │ + @ instruction: 0x0064f59c │ │ │ │ │ │ │ │ 003aa744 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa74c : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -362909,15 +362909,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003aa760 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3aa774 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r0, r2, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov r4, r0 │ │ │ │ @@ -363010,27 +363010,27 @@ │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ mov r1, r7 │ │ │ │ ldr r5, [r4, #2008] @ 0x7d8 │ │ │ │ mov r6, #0 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ b 3aa804 │ │ │ │ ldr r5, [r4, #2004] @ 0x7d4 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa804 │ │ │ │ ldr r5, [pc, #24] @ 3aa938 │ │ │ │ mov r6, #0 │ │ │ │ b 3aa804 │ │ │ │ addseq r0, r0, r0, asr r3 │ │ │ │ - ldrsheq r7, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r7, r8, sp, ror #15 │ │ │ │ + rsbseq r7, r8, r0, lsr #16 │ │ │ │ + rsbseq r7, r8, sp, lsl r8 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - strdeq pc, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r4, ip, lsr #8 │ │ │ │ smlatteq r0, sp, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #304] @ 3aaa84 │ │ │ │ ldr r3, [pc, #304] @ 3aaa88 │ │ │ │ @@ -363040,15 +363040,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, #100] @ 0x64 │ │ │ │ strb r5, [r0, #61] @ 0x3d │ │ │ │ @@ -363072,56 +363072,56 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r3, [pc, #156] @ 3aaa94 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ add r0, r5, #12 │ │ │ │ - bl 990638 │ │ │ │ + bl 990668 │ │ │ │ add r0, r4, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 990fe4 │ │ │ │ + bl 991014 │ │ │ │ ldr r2, [pc, #124] @ 3aaa98 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ - bl 991dd0 │ │ │ │ + bl 991e00 │ │ │ │ ldr r2, [pc, #100] @ 3aaa9c │ │ │ │ ldr r3, [pc, #100] @ 3aaaa0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #1048576 @ 0x100000 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43ff18 │ │ │ │ - rsbeq pc, r4, r4, lsl #7 │ │ │ │ - rsbseq r7, r8, r4, lsr r7 │ │ │ │ - rsbeq pc, r4, ip, ror #6 │ │ │ │ + strheq pc, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r7, r8, r4, ror #14 │ │ │ │ + @ instruction: 0x0064f39c │ │ │ │ andeq r0, r0, r0, lsr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ addeq r0, r2, r0, ror #6 │ │ │ │ - rsbeq pc, r4, ip, lsr #5 │ │ │ │ + ldrdeq pc, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3aab68 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363129,25 +363129,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3aab6c │ │ │ │ ldr r1, [pc, #156] @ 3aab70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #136] @ 3aab74 │ │ │ │ ldr r1, [pc, #136] @ 3aab78 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #104] @ 3aab7c │ │ │ │ ldr r3, [pc, #104] @ 3aab80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 3aab84 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -363163,19 +363163,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r7, [r8], #-84 @ 0xffffffac @ │ │ │ │ - strdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq fp, ip, r4, lsr #5 │ │ │ │ - rsbeq sl, r3, r4, ror #9 │ │ │ │ - rsbeq r3, r3, ip, lsl #18 │ │ │ │ + rsbseq r7, r8, r4, lsl #12 │ │ │ │ + rsbeq sp, r2, r4, lsr #26 │ │ │ │ + ldrdeq fp, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sl, r3, r4, lsl r5 │ │ │ │ + rsbeq r3, r3, ip, lsr r9 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ mvnne r1, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -363248,23 +363248,23 @@ │ │ │ │ ldr r2, [pc, #804] @ 3aafcc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r6, #2008] @ 0x7d8 │ │ │ │ - bl 9d77b8 │ │ │ │ + bl 9d77e8 │ │ │ │ add r0, r6, #1936 @ 0x790 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 991148 │ │ │ │ + bl 991178 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #756] @ 3aafd0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 990b2c │ │ │ │ + b 990b5c │ │ │ │ subs r1, r2, #128 @ 0x80 │ │ │ │ sbc r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs r0, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ popcs {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363308,16 +363308,16 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438efc │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ add r0, r0, #2000 @ 0x7d0 │ │ │ │ beq 3aaf88 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d77b8 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d77e8 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -363342,23 +363342,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ str r5, [r6, #2048] @ 0x800 │ │ │ │ str r7, [r6, #2052] @ 0x804 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #408] @ 3aafd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [r6, #2048] @ 0x800 │ │ │ │ tst r3, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -363429,32 +363429,32 @@ │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440470 │ │ │ │ mvn r1, #128 @ 0x80 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 9d77f0 │ │ │ │ + bl 9d7820 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 440470 │ │ │ │ addeq pc, pc, r4, asr pc @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq pc, r4, r8, lsr r0 @ │ │ │ │ + rsbeq pc, r4, r8, rrx │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - rsbseq r7, r8, r2, asr r3 │ │ │ │ + rsbseq r7, r8, r2, lsl #7 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adcs ip, r1, r3 │ │ │ │ @@ -363498,51 +363498,51 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ab050 │ │ │ │ addeq pc, pc, ip, lsl #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ strdeq r0, [r4], -pc @ │ │ │ │ - rsbeq lr, r4, r4, ror #24 │ │ │ │ + @ instruction: 0x0064ec94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 3ab128 │ │ │ │ ldr r2, [pc, #84] @ 3ab12c │ │ │ │ ldr r1, [pc, #84] @ 3ab130 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #52] @ 3ab134 │ │ │ │ mvn r6, #-268435456 @ 0xf0000000 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #3 │ │ │ │ add r2, r0, #6144 @ 0x1800 │ │ │ │ strd r6, [r2, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ - b 759e38 │ │ │ │ - ldrheq r6, [r8], #-244 @ 0xffffff0c @ │ │ │ │ - strdeq lr, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq lr, r4, r0, lsl #24 │ │ │ │ - rsbeq lr, r4, r8, lsr ip │ │ │ │ + b 759e68 │ │ │ │ + rsbseq r6, r8, r4, ror #31 │ │ │ │ + rsbeq lr, r4, r4, lsr #24 │ │ │ │ + rsbeq lr, r4, r0, lsr ip │ │ │ │ + rsbeq lr, r4, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #180] @ 3ab204 │ │ │ │ ldr r3, [pc, #180] @ 3ab208 │ │ │ │ ldr r1, [pc, #180] @ 3ab20c │ │ │ │ @@ -363550,15 +363550,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #144] @ 3ab210 │ │ │ │ ldr r3, [pc, #144] @ 3ab214 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ add r8, r0, #1904 @ 0x770 │ │ │ │ @@ -363570,33 +363570,33 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r5, r4, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #92] @ 3ab218 │ │ │ │ strb r3, [r4, #2000] @ 0x7d0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #8 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 991148 │ │ │ │ + bl 991178 │ │ │ │ add r0, r8, #8 │ │ │ │ - bl 992268 │ │ │ │ + bl 992298 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9910ec │ │ │ │ + bl 99111c │ │ │ │ mov r0, r6 │ │ │ │ - bl 990690 │ │ │ │ + bl 9906c0 │ │ │ │ add r0, r4, #2048 @ 0x800 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 438a1c │ │ │ │ - rsbeq lr, r4, ip, ror fp │ │ │ │ - rsbseq r6, r8, r4, lsr pc │ │ │ │ - rsbeq lr, r4, r8, ror fp │ │ │ │ + rsbeq lr, r4, ip, lsr #23 │ │ │ │ + rsbseq r6, r8, r4, ror #30 │ │ │ │ + rsbeq lr, r4, r8, lsr #23 │ │ │ │ umulleq pc, pc, r4, r9 @ │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -363642,15 +363642,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ab38c │ │ │ │ ldr r1, [pc, #272] @ 3ab3e8 │ │ │ │ ldr r4, [r5, #2008] @ 0x7d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r6 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ab300 │ │ │ │ mov r3, r4 │ │ │ │ subs r4, r4, #1 │ │ │ │ mul sl, r3, sl │ │ │ │ bne 3ab2f0 │ │ │ │ ldr r3, [sp] │ │ │ │ @@ -363661,19 +363661,19 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ 3ab3f0 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #204] @ 3ab3f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r5, #2008] @ 0x7d8 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mvn r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9d77f0 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d7820 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 3ab26c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #360 @ 0x168 │ │ │ │ bl 537c24 │ │ │ │ ldr r3, [r5, #2016] @ 0x7e0 │ │ │ │ @@ -363688,38 +363688,38 @@ │ │ │ │ bl 440470 │ │ │ │ bl 537cc8 │ │ │ │ b 3ab26c │ │ │ │ ldr r1, [pc, #100] @ 3ab3f8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #96] @ 3ab3fc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 990b2c │ │ │ │ + bl 990b5c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 438efc │ │ │ │ b 3ab384 │ │ │ │ addeq pc, pc, r0, ror #17 │ │ │ │ andeq r3, r0, r8, lsl r0 │ │ │ │ - rsbeq lr, r4, r4, ror sl │ │ │ │ - rsbeq lr, r4, r4, lsl #21 │ │ │ │ + rsbeq lr, r4, r4, lsr #21 │ │ │ │ + strheq lr, [r4], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - strdeq lr, [r4], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq lr, r4, r4, asr #19 │ │ │ │ + rsbeq lr, r4, ip, lsr #20 │ │ │ │ + strdeq lr, [r4], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ - rsbeq lr, r4, ip, lsr r9 │ │ │ │ + rsbeq lr, r4, ip, ror #18 │ │ │ │ andeq r0, r0, pc, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #2048] @ 0x800 │ │ │ │ ldr r5, [pc, #548] @ 3ab640 │ │ │ │ @@ -363760,15 +363760,15 @@ │ │ │ │ strb r2, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ @@ -363778,15 +363778,15 @@ │ │ │ │ add r1, r1, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm ip, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r4, #2048] @ 0x800 │ │ │ │ bic r2, r3, #1 │ │ │ │ tst r3, #4 │ │ │ │ str r2, [r4, #2048] @ 0x800 │ │ │ │ beq 3ab54c │ │ │ │ ldr r3, [r4, #2016] @ 0x7e0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -363835,40 +363835,40 @@ │ │ │ │ strb r3, [sp, #44] @ 0x2c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add r2, sp, #32 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ ldrd sl, [r6, #-8] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r3, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ strb r3, [sp, #52] @ 0x34 │ │ │ │ b 3ab4d0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440470 │ │ │ │ ldr r0, [pc, #48] @ 3ab648 │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ab48c │ │ │ │ ldr r0, [pc, #28] @ 3ab64c │ │ │ │ str r9, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ab5b8 │ │ │ │ strdeq pc, [pc], r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq lr, r4, r0, lsr r7 │ │ │ │ - rsbeq lr, r4, r8, lsl r7 │ │ │ │ + rsbeq lr, r4, r0, ror #14 │ │ │ │ + rsbeq lr, r4, r8, asr #14 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mvn ip, #0 │ │ │ │ lsl r3, r3, #3 │ │ │ │ rsb r1, r3, #32 │ │ │ │ @@ -363898,15 +363898,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ lsr r0, r0, r2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ab6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq pc, r1, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #948 @ 0x3b4 │ │ │ │ @@ -363984,30 +363984,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r7, #0 │ │ │ │ bic r0, r0, #15 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 71b868 │ │ │ │ + bl 71b898 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 248f7c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 248f7c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ - bl 71b8e0 │ │ │ │ + bl 71b910 │ │ │ │ ldr r2, [pc, #72] @ 3ab8cc │ │ │ │ ldr r3, [pc, #64] @ 3ab8c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364035,27 +364035,27 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #456] @ 3abadc │ │ │ │ ldr r1, [pc, #456] @ 3abae0 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a57ec │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ add sl, r4, #272 @ 0x110 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -364067,139 +364067,139 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #344] @ 3abaec │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #312] @ 3abaf0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #440 @ 0x1b8 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #272] @ 3abaf4 │ │ │ │ add r1, r4, #608 @ 0x260 │ │ │ │ mov ip, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #220] @ 3abaf8 │ │ │ │ add r2, r5, #244 @ 0xf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #776 @ 0x308 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r2, #-16777216 @ 0xff000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r6, r8, r8, asr #15 │ │ │ │ - rsbeq r9, r3, r4, asr lr │ │ │ │ - strdeq r9, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq lr, r4, ip, asr r4 │ │ │ │ - rsbeq lr, r4, r0, ror r4 │ │ │ │ + ldrsheq r6, [r8], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r9, r3, r4, lsl #29 │ │ │ │ + rsbeq r9, r3, r8, lsr #28 │ │ │ │ + rsbeq lr, r4, ip, lsl #9 │ │ │ │ + rsbeq lr, r4, r0, lsr #9 │ │ │ │ addeq pc, r1, r8, lsr #9 │ │ │ │ - rsbeq lr, r4, r0, lsr r4 │ │ │ │ - rsbeq lr, r4, r8, lsl r4 │ │ │ │ - rsbeq lr, r4, ip, lsl #8 │ │ │ │ - strdeq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq lr, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq lr, r4, r0, ror #8 │ │ │ │ + rsbeq lr, r4, r8, asr #8 │ │ │ │ + rsbeq lr, r4, ip, lsr r4 │ │ │ │ + rsbeq lr, r4, r4, lsr #8 │ │ │ │ + rsbeq lr, r4, r4, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3abb70 │ │ │ │ ldr r2, [pc, #92] @ 3abb74 │ │ │ │ ldr r1, [pc, #92] @ 3abb78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #60] @ 3abb7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq r6, r8, r0, lsr #11 │ │ │ │ - rsbeq ip, r2, r0, lsr #25 │ │ │ │ - rsbeq sl, ip, r4, asr r2 │ │ │ │ + ldrsbeq r6, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + ldrdeq ip, [r2], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq sl, ip, r4, lsl #5 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -364212,29 +364212,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ bl 3a4eb8 │ │ │ │ orrs r5, r5, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7504dc │ │ │ │ - rsbseq r6, r8, r8, lsl #10 │ │ │ │ - rsbeq r9, r3, r4, lsr fp │ │ │ │ - @ instruction: 0x00639b98 │ │ │ │ + b 75050c │ │ │ │ + rsbseq r6, r8, r8, lsr r5 │ │ │ │ + rsbeq r9, r3, r4, ror #22 │ │ │ │ + rsbeq r9, r3, r8, asr #23 │ │ │ │ ldr r0, [pc, #4] @ 3abc08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq pc, r1, r0, lsr r3 @ │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -364269,15 +364269,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5a4 │ │ │ │ + bl 70e5d4 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -364316,15 +364316,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98db60 │ │ │ │ + bl 98db90 │ │ │ │ b 3abd38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 3ac0b0 │ │ │ │ ldr r2, [pc, #804] @ 3ac0b4 │ │ │ │ @@ -364332,15 +364332,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #772] @ 3ac0bc │ │ │ │ ldr ip, [pc, #772] @ 3ac0c0 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -364353,28 +364353,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #696] @ 3ac0c4 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -364401,15 +364401,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 3abf10 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 98d9f4 │ │ │ │ + bl 98da24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3ac08c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 3ac038 │ │ │ │ ldr r2, [pc, #500] @ 3ac0d8 │ │ │ │ @@ -364509,15 +364509,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 3ac0e8 │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ b 3abe70 │ │ │ │ ldr r3, [pc, #88] @ 3ac0ec │ │ │ │ @@ -364525,32 +364525,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 3ac0f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 3ac0f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r8, asr #6 │ │ │ │ - rsbeq lr, r4, r8, ror r0 │ │ │ │ - rsbeq lr, r4, ip, lsl #1 │ │ │ │ + rsbseq r6, r8, r8, ror r3 │ │ │ │ + rsbeq lr, r4, r8, lsr #1 │ │ │ │ + strheq lr, [r4], #-12 @ │ │ │ │ addeq pc, r1, r0, ror r1 @ │ │ │ │ - rsbeq lr, r4, r8, ror r0 │ │ │ │ - rsbeq lr, r4, ip, lsr r0 │ │ │ │ - rsbseq fp, r0, ip, rrx │ │ │ │ - rsbeq sp, r4, ip, ror #30 │ │ │ │ - strdeq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - strheq sp, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq lr, r4, r8, lsr #1 │ │ │ │ + rsbeq lr, r4, ip, rrx │ │ │ │ + @ instruction: 0x0070b09c │ │ │ │ + @ instruction: 0x0064df9c │ │ │ │ + rsbeq ip, r6, r8, lsr #10 │ │ │ │ + rsbeq sp, r4, r4, ror #31 │ │ │ │ bge fee56b8c <__bss_end__@@Base+0xfe0a421c> │ │ │ │ addeq pc, r1, r8, asr #32 │ │ │ │ - strdeq sp, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq sp, r4, r0, lsl #28 │ │ │ │ - strdeq sp, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r6, r8, r4, asr #32 │ │ │ │ - rsbeq sp, r4, r0, ror sp │ │ │ │ - strheq r6, [pc], #-228 @ │ │ │ │ + rsbeq sp, r4, r8, lsr #30 │ │ │ │ + rsbeq sp, r4, r0, lsr lr │ │ │ │ + rsbeq sp, r4, r0, lsr #28 │ │ │ │ + rsbseq r6, r8, r4, ror r0 │ │ │ │ + rsbeq sp, r4, r0, lsr #27 │ │ │ │ + rsbeq r6, pc, r4, ror #29 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 3ac1d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -364559,25 +364559,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3ac1dc │ │ │ │ ldr r1, [pc, #180] @ 3ac1e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #160] @ 3ac1e4 │ │ │ │ ldr r1, [pc, #160] @ 3ac1e8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #128] @ 3ac1ec │ │ │ │ ldr r3, [pc, #128] @ 3ac1f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3ac1f4 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -364591,31 +364591,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 3ac1fc │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r1, [pc, #60] @ 3ac200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq r5, r8, r8, asr #31 │ │ │ │ - @ instruction: 0x0062c69c │ │ │ │ - rsbeq r9, ip, ip, asr #24 │ │ │ │ - rsbeq r8, r3, ip, lsl #29 │ │ │ │ - strheq r2, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + b 74c2e8 │ │ │ │ + ldrsheq r5, [r8], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r2, ip, asr #13 │ │ │ │ + rsbeq r9, ip, ip, ror ip │ │ │ │ + strheq r8, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, r3, r4, ror #5 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - rsbeq sp, r4, r4, ror #25 │ │ │ │ + rsbeq sp, r4, r4, lsl sp │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ addeq r1, lr, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -364624,28 +364624,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3ac274 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98db60 │ │ │ │ + bl 98db90 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e374 │ │ │ │ + bl 70e3a4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -364732,15 +364732,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 3ac454 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 3abc0c │ │ │ │ b 3ac414 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 248d18 │ │ │ │ @@ -364748,25 +364748,25 @@ │ │ │ │ beq 3ac43c │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ac400 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 98d8c0 │ │ │ │ + bl 98d8f0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 3ac400 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248d18 │ │ │ │ - rsbseq r5, r8, r4, lsl #26 │ │ │ │ - rsbeq sp, r4, r4, lsr sl │ │ │ │ - rsbeq sp, r4, r8, asr #20 │ │ │ │ + rsbseq r5, r8, r4, lsr sp │ │ │ │ + rsbeq sp, r4, r4, ror #20 │ │ │ │ + rsbeq sp, r4, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -364845,15 +364845,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 3ac64c │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3ac5e8 │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -364880,22 +364880,22 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5a4 │ │ │ │ + bl 70e5d4 │ │ │ │ b 3ac5e0 │ │ │ │ - rsbseq r5, r8, r0, asr #22 │ │ │ │ - rsbeq sp, r4, ip, ror #16 │ │ │ │ - rsbeq sp, r4, r0, lsl #17 │ │ │ │ + rsbseq r5, r8, r0, ror fp │ │ │ │ + @ instruction: 0x0064d89c │ │ │ │ + strheq sp, [r4], #-128 @ 0xffffff80 @ │ │ │ │ ldr r0, [pc, #4] @ 3ac65c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq lr, r1, r4, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #328] @ 3ac7c0 │ │ │ │ ldr r2, [pc, #328] @ 3ac7c4 │ │ │ │ @@ -364903,15 +364903,15 @@ │ │ │ │ ldr r1, [pc, #324] @ 3ac7c8 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #932] @ 0x3a4 │ │ │ │ orrs r3, r2, ip │ │ │ │ beq 3ac754 │ │ │ │ ldr lr, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ @@ -364934,39 +364934,39 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr ip, [pc, #176] @ 3ac7d0 │ │ │ │ ldr r2, [pc, #176] @ 3ac7d4 │ │ │ │ ldr r1, [pc, #176] @ 3ac7d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3390b0 │ │ │ │ ldr ip, [pc, #128] @ 3ac7dc │ │ │ │ ldr r1, [pc, #128] @ 3ac7e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -364975,54 +364975,54 @@ │ │ │ │ ldr r1, [pc, #68] @ 3ac7e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3ac778 │ │ │ │ - rsbseq r5, r8, r0, lsr #21 │ │ │ │ - rsbeq sp, r4, r0, lsr #16 │ │ │ │ - rsbeq sp, r4, r4, lsr r8 │ │ │ │ + ldrsbeq r5, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r4, r0, asr r8 │ │ │ │ + rsbeq sp, r4, r4, ror #16 │ │ │ │ addeq lr, r1, r0, ror #17 │ │ │ │ - rsbseq r5, r8, r0, lsl #20 │ │ │ │ - strdeq ip, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq ip, r3, r0, lsl ip │ │ │ │ - @ instruction: 0x0064d790 │ │ │ │ - rsbeq sp, r4, ip, ror r7 │ │ │ │ - rsbeq sp, r4, r4, ror r7 │ │ │ │ - rsbeq sp, r4, r8, lsr r7 │ │ │ │ + rsbseq r5, r8, r0, lsr sl │ │ │ │ + rsbeq ip, r3, ip, lsr #24 │ │ │ │ + rsbeq ip, r3, r0, asr #24 │ │ │ │ + rsbeq sp, r4, r0, asr #15 │ │ │ │ + rsbeq sp, r4, ip, lsr #15 │ │ │ │ + rsbeq sp, r4, r4, lsr #15 │ │ │ │ + rsbeq sp, r4, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3ac84c │ │ │ │ ldr r2, [pc, #72] @ 3ac850 │ │ │ │ ldr r1, [pc, #72] @ 3ac854 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #40] @ 3ac858 │ │ │ │ ldr r1, [pc, #40] @ 3ac85c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq r5, r8, ip, lsl r9 │ │ │ │ - strheq fp, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r9, ip, r4, ror #10 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r5, r8, ip, asr #18 │ │ │ │ + rsbeq fp, r2, r0, ror #31 │ │ │ │ + @ instruction: 0x006c9594 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ addeq r0, lr, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #164] @ 3ac91c │ │ │ │ @@ -365033,15 +365033,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3ac920 │ │ │ │ ldr r2, [pc, #148] @ 3ac924 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #144] @ 3ac928 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #128] @ 3ac92c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac8dc │ │ │ │ mov r0, #0 │ │ │ │ @@ -365055,29 +365055,29 @@ │ │ │ │ ldr r3, [r0, #920] @ 0x398 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #68] @ 3ac930 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r5, r8, ip, lsr #17 │ │ │ │ - rsbeq sp, r4, r8, lsr r6 │ │ │ │ - rsbeq sp, r4, r0, lsl r6 │ │ │ │ + ldrsbeq r5, [r8], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq sp, r4, r8, ror #12 │ │ │ │ + rsbeq sp, r4, r0, asr #12 │ │ │ │ addeq lr, pc, ip, ror #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, r8, asr #12 │ │ │ │ + rsbeq sp, r4, r8, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #180] @ 3aca00 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365086,15 +365086,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3aca04 │ │ │ │ ldr r2, [pc, #164] @ 3aca08 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #160] @ 3aca0c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #144] @ 3aca10 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ac9b0 │ │ │ │ add sp, sp, #28 │ │ │ │ @@ -365112,29 +365112,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 3aca14 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ lsl ip, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r5, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq sp, r4, r4, ror #10 │ │ │ │ - rsbeq sp, r4, ip, lsr r5 │ │ │ │ + rsbseq r5, r8, r8, lsl #16 │ │ │ │ + @ instruction: 0x0064d594 │ │ │ │ + rsbeq sp, r4, ip, ror #10 │ │ │ │ umulleq lr, pc, r8, r1 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, r4, lsr #11 │ │ │ │ + ldrdeq sp, [r4], #-84 @ 0xffffffac @ │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365176,21 +365176,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 545fb4 │ │ │ │ pop {r4, lr} │ │ │ │ b 5459f8 │ │ │ │ ldr r0, [pc, #28] @ 3acaf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3acaa4 │ │ │ │ ldrdeq lr, [pc], r4 │ │ │ │ umullseq r0, lr, ip, r6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addseq r0, lr, ip, lsr r6 │ │ │ │ - rsbeq sp, r4, r4, ror #9 │ │ │ │ + rsbeq sp, r4, r4, lsl r5 │ │ │ │ │ │ │ │ 003acaf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -365199,31 +365199,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3acb58 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r1, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #8 │ │ │ │ addeq lr, r1, r4, lsl r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov r0, #1 │ │ │ │ - b 9b272c │ │ │ │ + b 9b275c │ │ │ │ ldr r0, [pc, #4] @ 3acb74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq lr, r1, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #256] @ 3acc90 │ │ │ │ ldr r2, [pc, #256] @ 3acc94 │ │ │ │ @@ -365231,48 +365231,48 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #224] @ 3acc9c │ │ │ │ ldr r1, [pc, #224] @ 3acca0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #192] @ 3acca4 │ │ │ │ ldr r1, [pc, #192] @ 3acca8 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #160] @ 3accac │ │ │ │ ldr ip, [pc, #160] @ 3accb0 │ │ │ │ ldr r1, [pc, #160] @ 3accb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r2, [pc, #120] @ 3accb8 │ │ │ │ ldr r3, [pc, #120] @ 3accbc │ │ │ │ ldr r0, [pc, #120] @ 3accc0 │ │ │ │ ldr r1, [pc, #120] @ 3accc4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -365287,21 +365287,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r5, r8, ip, lsl #12 │ │ │ │ - rsbeq fp, r2, r4, lsr #24 │ │ │ │ - ldrdeq r9, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq fp, r2, r4, lsr #24 │ │ │ │ - rsbeq fp, r2, ip, lsr ip │ │ │ │ - strdeq sp, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq sp, r4, r4, lsl #8 │ │ │ │ + rsbseq r5, r8, ip, lsr r6 │ │ │ │ + rsbeq fp, r2, r4, asr ip │ │ │ │ + rsbeq r9, ip, r8, lsl #4 │ │ │ │ + rsbeq fp, r2, r4, asr ip │ │ │ │ + rsbeq fp, r2, ip, ror #24 │ │ │ │ + rsbeq sp, r4, r0, lsr #8 │ │ │ │ + rsbeq sp, r4, r4, lsr r4 │ │ │ │ addeq lr, r1, ip, asr r4 │ │ │ │ andeq r0, r0, r8, lsl #31 │ │ │ │ addeq r0, lr, r0, lsl #14 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -365314,60 +365314,60 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acd08 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq sp, pc, r4, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, r8, lsl #6 │ │ │ │ + rsbeq sp, r4, r8, lsr r3 │ │ │ │ ldr r3, [pc, #48] @ 3acd44 │ │ │ │ ldr r2, [pc, #48] @ 3acd48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3acd4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq sp, pc, r0, lsl #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq sp, r4, r0, ror #5 │ │ │ │ + rsbeq sp, r4, r0, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr ip, [r5, #8] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ subs ip, r0, ip │ │ │ │ ldr r0, [r5, #12] │ │ │ │ sbc r5, r1, r0 │ │ │ │ umull r6, r0, ip, lr │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r5, lr │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea5f5d0 <__bss_end__@@Base+0xfdcacc60> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -365383,36 +365383,36 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r5, [r6, #8] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #640 @ 0x280 │ │ │ │ ldrd r2, [r3] │ │ │ │ ldr fp, [pc, #648] @ 3ad0b8 │ │ │ │ add fp, pc, fp │ │ │ │ subs ip, r0, r5 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ str r0, [sp, #32] │ │ │ │ sbc lr, r1, r0 │ │ │ │ umull r8, r0, ip, r7 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, r7 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #580 @ 0x244 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -365437,21 +365437,21 @@ │ │ │ │ ldr r3, [pc, #496] @ 3ad0c4 │ │ │ │ mov r4, #0 │ │ │ │ umull r6, r0, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ adds r0, r5, r0 │ │ │ │ adc r1, r3, r8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs r3, ip, r1 │ │ │ │ @@ -365474,15 +365474,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r8, [sp, #28] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc r1, r9, #0 │ │ │ │ add r2, r8, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ ldr r3, [pc, #308] @ 3ad0bc │ │ │ │ sub r2, r8, r2 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3acea4 │ │ │ │ adds r8, r4, #1 │ │ │ │ @@ -365515,41 +365515,41 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ad0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acecc │ │ │ │ ldr r0, [pc, #100] @ 3ad0dc │ │ │ │ strd r2, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r7, [r6, #24] │ │ │ │ ldr r5, [r6, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ b 3acecc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -365561,16 +365561,16 @@ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ blcc fea5f8cc <__bss_end__@@Base+0xfdcacf5c> │ │ │ │ addeq sp, pc, r0, ror #23 │ │ │ │ andeq r3, r0, r0, lsr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r4, r4, ror #31 │ │ │ │ - rsbeq sp, r4, r8 │ │ │ │ + rsbeq sp, r4, r4, lsl r0 │ │ │ │ + rsbeq sp, r4, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365589,23 +365589,23 @@ │ │ │ │ beq 3ad140 │ │ │ │ ldrb r3, [r5, #925] @ 0x39d │ │ │ │ and r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq 3ad158 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r0, ip │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad120 │ │ │ │ mov r2, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ mov r0, ip │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r1, #32] │ │ │ │ cmp ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ @@ -365622,17 +365622,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ strd r2, [r4, #16] │ │ │ │ ldrb r1, [r5, #928] @ 0x3a0 │ │ │ │ mov r0, ip │ │ │ │ tst r1, #32 │ │ │ │ bne 3ad1d0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b21e0 │ │ │ │ + b 9b2210 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad1b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365642,61 +365642,61 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [r0, #968] @ 0x3c8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3ad240 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r4, #1008] @ 0x3f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3ad264 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 248d18 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, r8, r4, lsr #31 │ │ │ │ - ldrdeq ip, [r4], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq ip, r4, r8, ror #27 │ │ │ │ + ldrsbeq r4, [r8], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r4, r0, lsl #28 │ │ │ │ + rsbeq ip, r4, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #200] @ 3ad380 │ │ │ │ ldr r2, [pc, #200] @ 3ad384 │ │ │ │ ldr r1, [pc, #200] @ 3ad388 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #120] @ 0x78 │ │ │ │ ldrne r3, [r0, #124] @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -365720,54 +365720,54 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc r1, r1, #0 │ │ │ │ add r2, r4, #2 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ sub r0, r4, r2 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r4, r8, r8, ror #29 │ │ │ │ - rsbeq ip, r4, r8, lsl sp │ │ │ │ - rsbeq ip, r4, ip, lsr #26 │ │ │ │ + rsbseq r4, r8, r8, lsl pc │ │ │ │ + rsbeq ip, r4, r8, asr #26 │ │ │ │ + rsbeq ip, r4, ip, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #1016] @ 3ad79c │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7546bc │ │ │ │ + bl 7546ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ad754 │ │ │ │ ldr r0, [pc, #984] @ 3ad7a0 │ │ │ │ ldr r2, [pc, #984] @ 3ad7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add fp, r4, #936 @ 0x3a8 │ │ │ │ add sl, r4, #940 @ 0x3ac │ │ │ │ mov r9, r1 │ │ │ │ str r0, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -365776,15 +365776,15 @@ │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ad290 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r1, [pc, #872] @ 3ad7a8 │ │ │ │ ldr r8, [pc, #872] @ 3ad7ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2494bc │ │ │ │ @@ -365994,42 +365994,42 @@ │ │ │ │ b 3ad69c │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad724 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3ad6c4 │ │ │ │ - rsbeq ip, r4, r4, asr ip │ │ │ │ - ldrsbeq r4, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq ip, r4, r8, lsl #24 │ │ │ │ - rsbeq r0, r3, r4, asr r9 │ │ │ │ + rsbeq ip, r4, r4, lsl #25 │ │ │ │ + rsbseq r4, r8, ip, lsl #28 │ │ │ │ + rsbeq ip, r4, r8, lsr ip │ │ │ │ + rsbeq r0, r3, r4, lsl #19 │ │ │ │ + rsbeq ip, r4, ip, ror #25 │ │ │ │ + rsbeq ip, r4, r0, asr #25 │ │ │ │ strheq ip, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - @ instruction: 0x0064cc90 │ │ │ │ - rsbeq ip, r4, ip, lsl #25 │ │ │ │ - rsbeq ip, r4, r8, lsl #25 │ │ │ │ + strheq ip, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + @ instruction: 0x0064cc9c │ │ │ │ + rsbeq ip, r4, r4, lsl #25 │ │ │ │ rsbeq ip, r4, ip, ror #24 │ │ │ │ - rsbeq ip, r4, r4, asr ip │ │ │ │ - rsbeq ip, r4, ip, lsr ip │ │ │ │ - rsbeq ip, r4, r0, lsr #24 │ │ │ │ - rsbeq ip, r4, r8, lsl #24 │ │ │ │ - rsbeq ip, r4, ip, ror #23 │ │ │ │ - ldrdeq ip, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - strheq ip, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, r4, r0, lsr #23 │ │ │ │ - rsbeq ip, r4, r4, lsl #23 │ │ │ │ - rsbeq ip, r4, r8, ror #22 │ │ │ │ - rsbeq ip, r4, ip, asr #22 │ │ │ │ - rsbeq ip, r4, r0, lsr fp │ │ │ │ - rsbeq ip, r4, r4, lsl fp │ │ │ │ - rsbeq ip, r4, ip, lsl #22 │ │ │ │ - rsbeq ip, r4, ip, asr #20 │ │ │ │ - strheq ip, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - strheq ip, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq ip, r4, r4, asr #21 │ │ │ │ - rsbeq ip, r4, ip, asr r9 │ │ │ │ + rsbeq ip, r4, r0, asr ip │ │ │ │ + rsbeq ip, r4, r8, lsr ip │ │ │ │ + rsbeq ip, r4, ip, lsl ip │ │ │ │ + rsbeq ip, r4, r4, lsl #24 │ │ │ │ + rsbeq ip, r4, r8, ror #23 │ │ │ │ + ldrdeq ip, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + strheq ip, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x0064cb98 │ │ │ │ + rsbeq ip, r4, ip, ror fp │ │ │ │ + rsbeq ip, r4, r0, ror #22 │ │ │ │ + rsbeq ip, r4, r4, asr #22 │ │ │ │ + rsbeq ip, r4, ip, lsr fp │ │ │ │ + rsbeq ip, r4, ip, ror sl │ │ │ │ + rsbeq ip, r4, ip, ror #21 │ │ │ │ + rsbeq ip, r4, r0, ror #19 │ │ │ │ + strdeq ip, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r4, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #332] @ 3ad970 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366037,41 +366037,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #316] @ 3ad974 │ │ │ │ ldr r1, [pc, #316] @ 3ad978 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r8, [pc, #296] @ 3ad97c │ │ │ │ ldr r2, [pc, #296] @ 3ad980 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #256] @ 3ad984 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #16 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r8, #1 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3390b0 │ │ │ │ add r1, r4, #1024 @ 0x400 │ │ │ │ mov r0, r7 │ │ │ │ mov r7, #0 │ │ │ │ bl 338fb0 │ │ │ │ @@ -366083,52 +366083,52 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r9, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #116] @ 3ad98c │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r7, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r2, [pc, #84] @ 3ad990 │ │ │ │ ldr r1, [pc, #84] @ 3ad994 │ │ │ │ str r9, [r4, #1008] @ 0x3f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #56] @ 3ad998 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3243c0 │ │ │ │ - rsbseq r4, r8, r0, lsl #19 │ │ │ │ - strdeq fp, [r3], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq fp, r3, r0, lsl #22 │ │ │ │ - rsbeq ip, r4, r4, lsr #15 │ │ │ │ - rsbeq ip, r4, r0, lsl #15 │ │ │ │ + ldrheq r4, [r8], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq fp, r3, r0, lsr #22 │ │ │ │ + rsbeq fp, r3, r0, lsr fp │ │ │ │ + ldrdeq ip, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + strheq ip, [r4], #-112 @ 0xffffff90 @ │ │ │ │ addeq sp, r1, r8, ror #15 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - rsbeq sl, r2, r4, lsl #29 │ │ │ │ - rsbeq r8, ip, r4, lsr r4 │ │ │ │ + strheq sl, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r8, ip, r4, ror #8 │ │ │ │ muleq r0, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #440] @ 3adb6c │ │ │ │ ldr lr, [pc, #440] @ 3adb70 │ │ │ │ @@ -366145,25 +366145,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r4, r1 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ bne 3adacc │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr ip, [pc, #376] @ 3adb7c │ │ │ │ ldr r2, [pc, #376] @ 3adb80 │ │ │ │ ldr r1, [pc, #376] @ 3adb84 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r1, r4 │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r0, #128] @ 0x80 │ │ │ │ ldrne r3, [r0, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -366222,59 +366222,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3adb9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ad9f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3adba0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ad9f4 │ │ │ │ addeq sp, pc, r0, ror #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, pc, r0, asr #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - @ instruction: 0x0078479c │ │ │ │ - rsbeq ip, r4, ip, asr #11 │ │ │ │ - rsbeq ip, r4, r4, ror #11 │ │ │ │ + rsbseq r4, r8, ip, asr #15 │ │ │ │ + strdeq ip, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, r4, r4, lsl r6 │ │ │ │ strheq sp, [pc], r0 │ │ │ │ addeq sp, pc, r8, ror r0 @ │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r4, r8, lsr #14 │ │ │ │ - rsbeq ip, r4, r4, asr #14 │ │ │ │ + rsbeq ip, r4, r8, asr r7 │ │ │ │ + rsbeq ip, r4, r4, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #144] @ 3adc4c │ │ │ │ ldr r2, [pc, #144] @ 3adc50 │ │ │ │ ldr r1, [pc, #144] @ 3adc54 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16711680 @ 0xff0000 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, r0, #1024 @ 0x400 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ strb r3, [r0, #928] @ 0x3a0 │ │ │ │ @@ -366284,27 +366284,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #936 @ 0x3a8 │ │ │ │ strd r8, [ip] │ │ │ │ ldr r2, [pc, #60] @ 3adc58 │ │ │ │ strh r5, [r3] │ │ │ │ bl 3ad99c │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #980 @ 0x3d4 │ │ │ │ strh r5, [r3] │ │ │ │ ldr r0, [r4, #1008] @ 0x3f0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ - b 9b21e0 │ │ │ │ - rsbseq r4, r8, r4, ror #11 │ │ │ │ - rsbeq ip, r4, ip, lsl #8 │ │ │ │ - rsbeq ip, r4, r4, lsr #8 │ │ │ │ + b 9b2210 │ │ │ │ + rsbseq r4, r8, r4, lsl r6 │ │ │ │ + rsbeq ip, r4, ip, lsr r4 │ │ │ │ + rsbeq ip, r4, r4, asr r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #944 @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366316,17 +366316,17 @@ │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adca8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r1, r0, #976 @ 0x3d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, [r1, #16] │ │ │ │ @@ -366336,17 +366336,17 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ beq 3adcf8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #460] @ 3adee4 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -366355,15 +366355,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ cmp r5, #2 │ │ │ │ ldrb r2, [r0, #1028] @ 0x404 │ │ │ │ asr r3, r2, r5 │ │ │ │ and r3, r3, #1 │ │ │ │ sub r1, r3, r6 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -366387,15 +366387,15 @@ │ │ │ │ cmp r0, r1 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ beq 3addc8 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldrb r2, [r4, #1028] @ 0x404 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3addfc │ │ │ │ mov r3, #1 │ │ │ │ bic r2, r2, r3, lsl r5 │ │ │ │ strb r2, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -366460,18 +366460,18 @@ │ │ │ │ b 3ade44 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3addd0 │ │ │ │ b 3adeac │ │ │ │ cmp r3, #0 │ │ │ │ bne 3addd0 │ │ │ │ b 3ade88 │ │ │ │ - rsbseq r4, r8, r0, lsl #9 │ │ │ │ - rsbeq ip, r4, r0, asr #5 │ │ │ │ - rsbeq ip, r4, r8, lsr #5 │ │ │ │ - ldrsheq r4, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrheq r4, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ + strdeq ip, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrdeq ip, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r4, r8, r0, lsr #8 │ │ │ │ │ │ │ │ 003adef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366482,15 +366482,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ ldr r9, [pc, #832] @ 3ae284 │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r4, #956] @ 0x3bc │ │ │ │ mov r7, r0 │ │ │ │ sbcs r3, r1, r3 │ │ │ │ @@ -366542,15 +366542,15 @@ │ │ │ │ and r1, r1, #253 @ 0xfd │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ strb r1, [r4, #927] @ 0x39f │ │ │ │ ands r1, r1, r3 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ beq 3ae024 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r3, [pc, #608] @ 3ae290 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ae19c │ │ │ │ ldr r2, [pc, #592] @ 3ae294 │ │ │ │ ldr r3, [pc, #568] @ 3ae280 │ │ │ │ @@ -366634,15 +366634,15 @@ │ │ │ │ beq 3ae03c │ │ │ │ b 3ae028 │ │ │ │ ldrb r4, [r4, #928] @ 0x3a0 │ │ │ │ orr r6, r4, #128 @ 0x80 │ │ │ │ b 3ae028 │ │ │ │ ldr r0, [pc, #260] @ 3ae298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3adff4 │ │ │ │ ldr r3, [pc, #248] @ 3ae29c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ae03c │ │ │ │ ldr r3, [pc, #212] @ 3ae28c │ │ │ │ @@ -366663,58 +366663,58 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3ae2a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ae03c │ │ │ │ ldr r0, [pc, #108] @ 3ae2ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ae03c │ │ │ │ ldr r3, [pc, #84] @ 3ae2b0 │ │ │ │ ldr r1, [pc, #84] @ 3ae2b4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, r0, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq ip, [pc], r4 │ │ │ │ - ldrsheq r4, [r8], #-17 @ 0xffffffef @ │ │ │ │ + rsbseq r4, r8, r1, lsr #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq ip, [pc], r0 │ │ │ │ - rsbeq ip, r4, r8, lsr r1 │ │ │ │ + rsbeq ip, r4, r8, ror #2 │ │ │ │ andeq r3, r0, r4, asr lr │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ umulleq ip, r1, r4, lr │ │ │ │ - ldrdeq ip, [r4], #-12 @ │ │ │ │ - strdeq ip, [r4], #-12 @ │ │ │ │ - rsbseq r3, r8, r8, asr #30 │ │ │ │ - @ instruction: 0x0064c090 │ │ │ │ + rsbeq ip, r4, ip, lsl #2 │ │ │ │ + rsbeq ip, r4, ip, lsr #2 │ │ │ │ + rsbseq r3, r8, r8, ror pc │ │ │ │ + rsbeq ip, r4, r0, asr #1 │ │ │ │ │ │ │ │ 003ae2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -366726,25 +366726,25 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #1564] @ 3ae924 │ │ │ │ ldr r2, [pc, #1564] @ 3ae928 │ │ │ │ ldr r1, [pc, #1564] @ 3ae92c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r7, [pc, #1536] @ 3ae930 │ │ │ │ ldr r3, [pc, #1536] @ 3ae934 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ @@ -366792,15 +366792,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae618 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r2, [r4, #922] @ 0x39a │ │ │ │ ldrb r3, [r4, #920] @ 0x398 │ │ │ │ and r8, r8, r2 │ │ │ │ bic r3, r3, r2 │ │ │ │ orr r3, r3, r8 │ │ │ │ strb r3, [r4, #920] @ 0x398 │ │ │ │ mov r0, r4 │ │ │ │ @@ -366829,15 +366829,15 @@ │ │ │ │ add r3, r4, #940 @ 0x3ac │ │ │ │ orr r2, r2, r8, lsl #8 │ │ │ │ strh r2, [r3] │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #927] @ 0x39f │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1184] @ 3ae948 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #1136] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366895,15 +366895,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3ad99c │ │ │ │ strb r8, [r4, #924] @ 0x39c │ │ │ │ b 3ae4f0 │ │ │ │ mov r0, #1 │ │ │ │ strb r8, [r4, #925] @ 0x39d │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #932] @ 3ae954 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #872] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366937,24 +366937,24 @@ │ │ │ │ andne r8, r8, #127 @ 0x7f │ │ │ │ ldrb r3, [r4, #927] @ 0x39f │ │ │ │ orrne r1, r1, r8 │ │ │ │ strb r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r1, r3 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #936 @ 0x3a8 │ │ │ │ bl 3ad0e0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #736] @ 3ae95c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #668] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -366971,15 +366971,15 @@ │ │ │ │ b 3ae4f0 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #640] @ 3ae960 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #568] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367010,15 +367010,15 @@ │ │ │ │ b 3ae618 │ │ │ │ add r2, r4, #940 @ 0x3ac │ │ │ │ ldrh r3, [r2] │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, #255 @ 0xff │ │ │ │ orr r3, r3, r8 │ │ │ │ strh r3, [r2] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #492] @ 3ae968 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 3ae920 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ @@ -367051,39 +367051,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3ae978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ae348 │ │ │ │ ldr r2, [pc, #308] @ 3ae97c │ │ │ │ ldr r3, [pc, #212] @ 3ae920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ae618 │ │ │ │ ldr r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r2, [pc, #260] @ 3ae980 │ │ │ │ ldr r3, [pc, #160] @ 3ae920 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367098,42 +367098,42 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3ae864 │ │ │ │ b 3ae618 │ │ │ │ ldr r0, [pc, #188] @ 3ae988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ae388 │ │ │ │ ldr r0, [pc, #176] @ 3ae98c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ae348 │ │ │ │ ldr r3, [pc, #144] @ 3ae990 │ │ │ │ ldr r1, [pc, #144] @ 3ae994 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ str r0, [sp] │ │ │ │ bl 248a24 │ │ │ │ addeq ip, pc, ip, lsr r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x00783e98 │ │ │ │ - rsbeq fp, r4, r4, asr #25 │ │ │ │ - ldrdeq fp, [r4], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, r8, r8, asr #29 │ │ │ │ + strdeq fp, [r4], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq fp, r4, r8, lsl #26 │ │ │ │ addeq ip, pc, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r3, r8, sl, lsr #28 │ │ │ │ + rsbseq r3, r8, sl, asr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq ip, pc, ip, lsr r7 @ │ │ │ │ @ instruction: 0x008fc6bc │ │ │ │ addeq ip, pc, r8, ror #12 │ │ │ │ addeq ip, pc, ip, lsl r6 @ │ │ │ │ @ instruction: 0x008fc5b4 │ │ │ │ addeq ip, pc, r0, ror #10 │ │ │ │ @@ -367141,40 +367141,40 @@ │ │ │ │ umulleq ip, pc, r4, r4 @ │ │ │ │ addeq ip, pc, r0, lsr r4 @ │ │ │ │ addeq ip, pc, r4, ror #7 │ │ │ │ umulleq ip, pc, r4, r3 @ │ │ │ │ andeq r2, r0, r0, asr #17 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ addeq ip, r1, r8, lsl #17 │ │ │ │ - rsbeq fp, r4, r0, lsr fp │ │ │ │ + rsbeq fp, r4, r0, ror #22 │ │ │ │ addeq ip, pc, ip, asr #5 │ │ │ │ umulleq ip, pc, r8, r2 @ │ │ │ │ addeq ip, pc, r0, ror r2 @ │ │ │ │ - rsbeq fp, r4, r0, lsl #22 │ │ │ │ - rsbeq fp, r4, r0, asr #21 │ │ │ │ - rsbseq r3, r8, r4, lsr #17 │ │ │ │ - rsbeq fp, r4, ip, ror #19 │ │ │ │ + rsbeq fp, r4, r0, lsr fp │ │ │ │ + strdeq fp, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r3, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq fp, r4, ip, lsl sl │ │ │ │ │ │ │ │ 003ae998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #144] @ 3aea44 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 2491c8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 757bac │ │ │ │ + bl 757bdc │ │ │ │ ldr r1, [pc, #128] @ 3aea48 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 755050 │ │ │ │ + bl 755080 │ │ │ │ mov r0, r4 │ │ │ │ - bl 97f8a8 │ │ │ │ + bl 97f8d8 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ae9f0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2488bc │ │ │ │ mov r1, #0 │ │ │ │ @@ -367187,39 +367187,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8ffee0 │ │ │ │ + b 8fff10 │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8be0b0 │ │ │ │ + bl 8be0e0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8ffee0 │ │ │ │ - rsbeq r1, sp, ip, lsl #16 │ │ │ │ + b 8fff10 │ │ │ │ + rsbeq r1, sp, ip, lsr r8 │ │ │ │ @ instruction: 0xffffe9bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 3aea8c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r1, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #304] @ 3aebd8 │ │ │ │ ldr ip, [pc, #304] @ 3aebdc │ │ │ │ @@ -367272,97 +367272,97 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3aebf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3aeadc │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [pc, #60] @ 3aebfc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3aeadc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, pc, ip, rrx │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, pc, ip, asr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, pc, r0, lsr r0 @ │ │ │ │ andeq r2, r0, r8, lsr #25 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r4, r8, lsr #17 │ │ │ │ - ldrdeq fp, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + ldrdeq fp, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq fp, r4, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3aecb4 │ │ │ │ ldr r2, [pc, #156] @ 3aecb8 │ │ │ │ ldr r1, [pc, #156] @ 3aecbc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3aecc0 │ │ │ │ ldr r1, [pc, #124] @ 3aecc4 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #92] @ 3aecc8 │ │ │ │ ldr ip, [pc, #92] @ 3aeccc │ │ │ │ mov r3, #65280 @ 0xff00 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ strh ip, [r5, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r8, ip, lsl #12 │ │ │ │ - rsbeq r6, r3, ip, lsr #7 │ │ │ │ - ldrdeq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r9, r2, r8, ror fp │ │ │ │ - rsbeq r7, ip, ip, lsr #2 │ │ │ │ + rsbseq r3, r8, ip, lsr r6 │ │ │ │ + ldrdeq r6, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #16 │ │ │ │ + rsbeq r9, r2, r8, lsr #23 │ │ │ │ + rsbeq r7, ip, ip, asr r1 │ │ │ │ addeq lr, sp, ip, asr #21 │ │ │ │ andeq r1, r0, fp, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -367372,33 +367372,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r3, [pc, #544] @ 3aef38 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [pc, #540] @ 3aef3c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ umull r8, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #492 @ 0x1ec │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r8 │ │ │ │ add r3, pc, #468 @ 0x1d4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [pc, #480] @ 3aef40 │ │ │ │ ldr r8, [pc, #480] @ 3aef44 │ │ │ │ ldr ip, [pc, #480] @ 3aef48 │ │ │ │ sub r2, r6, #56 @ 0x38 │ │ │ │ umull lr, r9, r0, r3 │ │ │ │ mov r0, r4 │ │ │ │ umlal r9, r0, sl, r3 │ │ │ │ @@ -367484,35 +367484,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3aef60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3aee28 │ │ │ │ ldr r0, [pc, #92] @ 3aef64 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3aee28 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ cdp 8, 6, cr2, cr11, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq fp, pc, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x003ffffc │ │ │ │ @@ -367521,41 +367521,41 @@ │ │ │ │ strdeq pc, [pc], -pc @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, pc, r4, ror #25 │ │ │ │ andeq r4, r0, r8, lsl #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq fp, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq fp, r4, r4, lsl #12 │ │ │ │ + rsbeq fp, r4, r8, lsl #12 │ │ │ │ + rsbeq fp, r4, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3af010 │ │ │ │ ldr r2, [pc, #144] @ 3af014 │ │ │ │ ldr r1, [pc, #144] @ 3af018 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #112] @ 3af01c │ │ │ │ ldr r1, [pc, #112] @ 3af020 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #80] @ 3af024 │ │ │ │ ldr r2, [pc, #80] @ 3af028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #16 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ @@ -367565,19 +367565,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r3, r8, r4, lsr #5 │ │ │ │ - rsbeq r6, r3, r4, asr #32 │ │ │ │ - rsbeq pc, r2, ip, ror #8 │ │ │ │ - rsbeq r9, r2, r4, lsl r8 │ │ │ │ - rsbeq r6, ip, r8, asr #27 │ │ │ │ + ldrsbeq r3, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r3, r4, ror r0 │ │ │ │ + @ instruction: 0x0062f49c │ │ │ │ + rsbeq r9, r2, r4, asr #16 │ │ │ │ + strdeq r6, [ip], #-216 @ 0xffffff28 @ │ │ │ │ addeq ip, r1, r4, lsr #3 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3af0d0 │ │ │ │ @@ -367586,25 +367586,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #108] @ 3af0dc │ │ │ │ ldr r1, [pc, #108] @ 3af0e0 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #76] @ 3af0e4 │ │ │ │ ldr r3, [pc, #76] @ 3af0e8 │ │ │ │ ldr r1, [pc, #76] @ 3af0ec │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ @@ -367612,20 +367612,20 @@ │ │ │ │ strh r2, [r5, #110] @ 0x6e │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - rsbseq r3, r8, r0, ror #3 │ │ │ │ - rsbeq r5, r3, r0, lsl #31 │ │ │ │ - rsbeq pc, r2, r8, lsr #7 │ │ │ │ - rsbeq r9, r2, r0, asr r7 │ │ │ │ - rsbeq r6, ip, r4, lsl #26 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq r3, r8, r0, lsl r2 │ │ │ │ + strheq r5, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + ldrdeq pc, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r9, r2, r0, lsl #15 │ │ │ │ + rsbeq r6, ip, r4, lsr sp │ │ │ │ @ instruction: 0x00000eb0 │ │ │ │ ldrdeq ip, [r1], r4 │ │ │ │ umulleq lr, sp, r4, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -367645,47 +367645,47 @@ │ │ │ │ lsl r4, r2, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #3008 @ 0xbc0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r0, [pc, #104] @ 3af1c4 │ │ │ │ ldr r2, [pc, #104] @ 3af1c8 │ │ │ │ ldr r1, [pc, #104] @ 3af1cc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #72] @ 3af1d0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ add r5, r5, #768 @ 0x300 │ │ │ │ add r0, r7, #1808 @ 0x710 │ │ │ │ mov r2, r4 │ │ │ │ asr r3, r4, #31 │ │ │ │ add r0, r0, #8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 248d18 │ │ │ │ - rsbeq fp, r4, r0, lsr r4 │ │ │ │ - rsbeq r7, r4, r4, lsr #18 │ │ │ │ - rsbseq r3, r8, ip, asr #1 │ │ │ │ - rsbeq r9, r2, r4, asr r6 │ │ │ │ - rsbeq r6, ip, r8, lsl #24 │ │ │ │ - rsbeq r3, fp, r8, lsr #19 │ │ │ │ + rsbeq fp, r4, r0, ror #8 │ │ │ │ + rsbeq r7, r4, r4, asr r9 │ │ │ │ + ldrsheq r3, [r8], #-12 @ │ │ │ │ + rsbeq r9, r2, r4, lsl #13 │ │ │ │ + rsbeq r6, ip, r8, lsr ip │ │ │ │ + ldrdeq r3, [fp], #-152 @ 0xffffff68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 3af2c0 │ │ │ │ ldr r7, [pc, #212] @ 3af2c4 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367694,66 +367694,66 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #172] @ 3af2cc │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #140] @ 3af2d0 │ │ │ │ ldr r3, [pc, #140] @ 3af2d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #132] @ 3af2d8 │ │ │ │ add r2, r4, #13824 @ 0x3600 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #108] @ 3af2dc │ │ │ │ ldr r1, [pc, #108] @ 3af2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #32256 @ 0x7e00 │ │ │ │ mov r3, #1008 @ 0x3f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #144 @ 0x90 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ add r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #16 │ │ │ │ bl 3af0f0 │ │ │ │ add r1, r4, #29184 @ 0x7200 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3af0f0 │ │ │ │ - rsbseq r3, r8, r0, asr #32 │ │ │ │ - rsbeq r7, r4, r8, lsr r8 │ │ │ │ - rsbeq fp, r4, r0, asr #6 │ │ │ │ - rsbeq fp, r4, r8, lsr #6 │ │ │ │ - rsbeq fp, fp, r4, lsl #29 │ │ │ │ + rsbseq r3, r8, r0, ror r0 │ │ │ │ + rsbeq r7, r4, r8, ror #16 │ │ │ │ + rsbeq fp, r4, r0, ror r3 │ │ │ │ + rsbeq fp, r4, r8, asr r3 │ │ │ │ + strheq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, lsl #2 │ │ │ │ - rsbeq r9, r4, r8, lsl fp │ │ │ │ - strdeq fp, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r2, r4, r4, lsl #26 │ │ │ │ + rsbeq r9, r4, r8, asr #22 │ │ │ │ + rsbeq fp, r4, r0, lsr #6 │ │ │ │ + rsbeq r2, r4, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #256] @ 3af3fc │ │ │ │ ldr r7, [pc, #256] @ 3af400 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -367762,79 +367762,79 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #524288 @ 0x80000 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #1808 @ 0x710 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ ldr r2, [pc, #176] @ 3af408 │ │ │ │ ldr r1, [pc, #176] @ 3af40c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [pc, #152] @ 3af410 │ │ │ │ ldr r2, [pc, #152] @ 3af414 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r0, [pc, #124] @ 3af418 │ │ │ │ ldr r1, [pc, #124] @ 3af41c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #6720 @ 0x1a40 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #112] @ 3af420 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r1, [pc, #96] @ 3af424 │ │ │ │ add r2, r5, #12032 @ 0x2f00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1776 @ 0x6f0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r2, r8, r0, lsr pc │ │ │ │ - rsbeq fp, r4, r0, asr #4 │ │ │ │ - rsbeq r7, r4, r8, lsl r7 │ │ │ │ - rsbeq r9, r2, ip, ror #8 │ │ │ │ - rsbeq r6, ip, r0, lsr #20 │ │ │ │ - rsbeq fp, r4, r0, lsl #4 │ │ │ │ - rsbeq fp, r4, ip, ror #3 │ │ │ │ - rsbeq r7, r4, ip, asr #13 │ │ │ │ - strheq r7, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r2, r8, r0, ror #30 │ │ │ │ + rsbeq fp, r4, r0, ror r2 │ │ │ │ + rsbeq r7, r4, r8, asr #14 │ │ │ │ + @ instruction: 0x0062949c │ │ │ │ + rsbeq r6, ip, r0, asr sl │ │ │ │ + rsbeq fp, r4, r0, lsr r2 │ │ │ │ + rsbeq fp, r4, ip, lsl r2 │ │ │ │ + strdeq r7, [r4], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r7, r4, ip, ror #13 │ │ │ │ andeq r1, r0, r0, lsr #9 │ │ │ │ - rsbeq sl, r3, r0, lsl fp │ │ │ │ + rsbeq sl, r3, r0, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #324] @ 3af584 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367846,64 +367846,64 @@ │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #272] @ 3af590 │ │ │ │ ldr r8, [pc, #272] @ 3af594 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str fp, [sp] │ │ │ │ ldr r9, [pc, #244] @ 3af598 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #224] @ 3af59c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r3, [pc, #212] @ 3af5a0 │ │ │ │ add r2, r7, #6720 @ 0x1a40 │ │ │ │ ldr r1, [r9, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #196] @ 3af5a4 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r0, r5 │ │ │ │ bl 38e218 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #148] @ 3af5a8 │ │ │ │ ldr r3, [pc, #148] @ 3af5ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3af564 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 338cf0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -367914,24 +367914,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r8, r8, ror #27 │ │ │ │ - ldrdeq r9, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, r3, r8, asr #29 │ │ │ │ - rsbeq r9, r2, r4, asr #6 │ │ │ │ - strdeq r6, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r2, r8, r8, lsl lr │ │ │ │ + rsbeq r9, r3, ip, lsl #30 │ │ │ │ + strdeq r9, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r9, r2, r4, ror r3 │ │ │ │ + rsbeq r6, ip, r4, lsr #18 │ │ │ │ addeq fp, pc, r0, ror r6 @ │ │ │ │ - rsbeq r8, sl, r4, ror #19 │ │ │ │ + rsbeq r8, sl, r4, lsl sl │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r7, r4, ip, lsl #11 │ │ │ │ - rsbeq r9, r4, r4, lsl #30 │ │ │ │ + strheq r7, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r9, r4, r4, lsr pc │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ 3af700 │ │ │ │ ldr r6, [pc, #312] @ 3af704 │ │ │ │ @@ -367941,95 +367941,95 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #272] @ 3af70c │ │ │ │ add r2, r4, #88 @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [pc, #236] @ 3af710 │ │ │ │ ldr r1, [pc, #236] @ 3af714 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #960 @ 0x3c0 │ │ │ │ mov r6, r0 │ │ │ │ add r2, r0, #13824 @ 0x3600 │ │ │ │ mov r0, r5 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r1, [pc, #204] @ 3af718 │ │ │ │ add r2, r7, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #180] @ 3af71c │ │ │ │ ldr r1, [pc, #180] @ 3af720 │ │ │ │ add r8, r6, #14784 @ 0x39c0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #148] @ 3af724 │ │ │ │ ldr r1, [pc, #148] @ 3af728 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #124] @ 3af72c │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r1, [pc, #108] @ 3af730 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ add r1, r6, #15680 @ 0x3d40 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 3af0f0 │ │ │ │ add r1, r6, #18688 @ 0x4900 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3af0f0 │ │ │ │ - rsbseq r2, r8, r4, ror #24 │ │ │ │ - rsbeq r7, r4, ip, asr r4 │ │ │ │ - rsbeq sl, r4, r4, ror #30 │ │ │ │ - rsbeq sl, r4, r0, lsl #31 │ │ │ │ - rsbeq r9, r4, r0, lsr #6 │ │ │ │ - @ instruction: 0x006bba9c │ │ │ │ - rsbeq fp, r4, r0, lsl r3 │ │ │ │ - rsbeq sl, r4, ip, lsr #30 │ │ │ │ - rsbeq sl, r4, r8, lsl pc │ │ │ │ - rsbeq r9, r2, ip, lsr #2 │ │ │ │ - rsbeq r6, ip, r0, ror #13 │ │ │ │ - @ instruction: 0x006cca94 │ │ │ │ - rsbeq sl, r3, r4, ror #27 │ │ │ │ + @ instruction: 0x00782c94 │ │ │ │ + rsbeq r7, r4, ip, lsl #9 │ │ │ │ + @ instruction: 0x0064af94 │ │ │ │ + strheq sl, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r9, r4, r0, asr r3 │ │ │ │ + rsbeq fp, fp, ip, asr #21 │ │ │ │ + rsbeq fp, r4, r0, asr #6 │ │ │ │ + rsbeq sl, r4, ip, asr pc │ │ │ │ + rsbeq sl, r4, r8, asr #30 │ │ │ │ + rsbeq r9, r2, ip, asr r1 │ │ │ │ + rsbeq r6, ip, r0, lsl r7 │ │ │ │ + rsbeq ip, ip, r4, asr #21 │ │ │ │ + rsbeq sl, r3, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r6, [pc, #920] @ 3afae4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368039,46 +368039,46 @@ │ │ │ │ ldr r1, [pc, #904] @ 3afaec │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #876] @ 3afaf0 │ │ │ │ ldr r7, [pc, #876] @ 3afaf4 │ │ │ │ add r5, pc, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r6, #36 @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ add r4, r0, #6720 @ 0x1a40 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #824] @ 3afaf8 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [pc, #808] @ 3afafc │ │ │ │ mov r9, r0 │ │ │ │ add r0, sl, #1744 @ 0x6d0 │ │ │ │ add sl, r6, #84 @ 0x54 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3af824 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -368093,134 +368093,134 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ bl 339134 │ │ │ │ add r4, r9, #1808 @ 0x710 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ str r9, [sp, #20] │ │ │ │ add r9, r9, #12032 @ 0x2f00 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #608] @ 3afb08 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #572] @ 3afb0c │ │ │ │ mov r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #536] @ 3afb10 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #500] @ 3afb14 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #464] @ 3afb18 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [pc, #392] @ 3afafc │ │ │ │ mov r2, r5 │ │ │ │ str sl, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 3af800 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ mov r2, #77824 @ 0x13000 │ │ │ │ mov r3, #0 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov fp, #0 │ │ │ │ add r5, r6, #104 @ 0x68 │ │ │ │ add r6, r6, #184 @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ strd sl, [sp] │ │ │ │ ldr r2, [pc, #260] @ 3afb1c │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr sl, [pc, #256] @ 3afb20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r8, r0 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ str r4, [sp, #20] │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ bl 24b244 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 339134 │ │ │ │ @@ -368231,57 +368231,57 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r2, [sp] │ │ │ │ asr r2, r2, #31 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ - bl 707f74 │ │ │ │ + bl 707fa4 │ │ │ │ ldr r2, [r5], #8 │ │ │ │ mov r0, r8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r4, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ cmp r6, r5 │ │ │ │ bne 3afa34 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r2, #73728 @ 0x12000 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r2 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r8, r0, ror #21 │ │ │ │ - rsbeq r7, r4, ip, asr #5 │ │ │ │ - rsbeq sl, r4, r0, ror #27 │ │ │ │ - rsbeq r9, r2, r0, asr #32 │ │ │ │ - strdeq r6, [ip], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r9, r4, r8, asr ip │ │ │ │ + rsbseq r2, r8, r0, lsl fp │ │ │ │ + strdeq r7, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq sl, r4, r0, lsl lr │ │ │ │ + rsbeq r9, r2, r0, ror r0 │ │ │ │ + rsbeq r6, ip, r4, lsr #12 │ │ │ │ + rsbeq r9, r4, r8, lsl #25 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - strdeq r9, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r9, r3, ip, lsl #22 │ │ │ │ - rsbeq r0, r3, r0, lsl #18 │ │ │ │ - rsbeq r3, fp, r4, lsl #3 │ │ │ │ - strheq sl, [r3], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sl, r3, r0, lsr #23 │ │ │ │ - rsbeq sl, r3, r4, lsl #23 │ │ │ │ - rsbeq sl, r4, r8, lsl #23 │ │ │ │ - rsbeq sl, r4, ip, lsl #23 │ │ │ │ + rsbeq r9, r3, r8, lsr #22 │ │ │ │ + rsbeq r9, r3, ip, lsr fp │ │ │ │ + rsbeq r0, r3, r0, lsr r9 │ │ │ │ + strheq r3, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq sl, r3, r0, ror #23 │ │ │ │ + ldrdeq sl, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + strheq sl, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + strheq sl, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + strheq sl, [r4], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #1004] @ 3aff28 │ │ │ │ ldr r8, [pc, #1004] @ 3aff2c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368291,37 +368291,37 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #960] @ 3aff34 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #119 @ 0x77 │ │ │ │ ldr r8, [pc, #948] @ 3aff38 │ │ │ │ ldr r9, [pc, #948] @ 3aff3c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, r6, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #88 @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ add fp, r0, #13824 @ 0x3600 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 3af734 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3afbf8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ @@ -368332,33 +368332,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #808] @ 3aff40 │ │ │ │ add ip, r7, #1744 @ 0x6d0 │ │ │ │ add lr, r6, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [pc, #792] @ 3aff44 │ │ │ │ str r2, [sp, #20] │ │ │ │ str lr, [sp] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbdc │ │ │ │ add r4, r6, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ ldr r6, [pc, #728] @ 3aff48 │ │ │ │ ldr fp, [pc, #728] @ 3aff4c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -368366,71 +368366,71 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ add fp, r7, #1808 @ 0x710 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r6, r7, #1984 @ 0x7c0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #624] @ 3aff50 │ │ │ │ add r3, r7, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bc40 │ │ │ │ + bl 74bc70 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r3, [pc, #564] @ 3aff44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbdc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 339134 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r6 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368438,15 +368438,15 @@ │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, r7, #12032 @ 0x2f00 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -368462,43 +368462,43 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, r9, #14784 @ 0x39c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #284] @ 3aff44 │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3afbdc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ bl 339134 │ │ │ │ mov r2, #393216 @ 0x60000 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldr r1, [r3, #3248] @ 0xcb0 │ │ │ │ mov r0, r6 │ │ │ │ bl 437688 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r6 │ │ │ │ @@ -368531,25 +368531,25 @@ │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af428 │ │ │ │ b 3afbdc │ │ │ │ - ldrsheq r2, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r6, r4, r4, ror #29 │ │ │ │ - strdeq sl, [r4], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sl, r4, ip, lsl #20 │ │ │ │ - rsbeq r8, r2, r0, asr #24 │ │ │ │ - strdeq r6, [ip], #-20 @ 0xffffffec @ │ │ │ │ - strdeq r9, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r2, r8, r0, lsr #14 │ │ │ │ + rsbeq r6, r4, r4, lsl pc │ │ │ │ + rsbeq sl, r4, r0, lsr #20 │ │ │ │ + rsbeq sl, r4, ip, lsr sl │ │ │ │ + rsbeq r8, r2, r0, ror ip │ │ │ │ + rsbeq r6, ip, r4, lsr #4 │ │ │ │ + rsbeq r9, r4, ip, lsr #16 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r9, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq r9, [r3], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sl, r4, r0, ror #17 │ │ │ │ + rsbeq r9, r3, r0, lsl #14 │ │ │ │ + rsbeq r9, r3, r4, ror #13 │ │ │ │ + rsbeq sl, r4, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr sl, [pc, #1516] @ 3b0558 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r4, [pc, #1512] @ 3b055c │ │ │ │ @@ -368562,40 +368562,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #102 @ 0x66 │ │ │ │ str ip, [sp, #28] │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #1464] @ 3b0568 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #133 @ 0x85 │ │ │ │ ldr r6, [pc, #1452] @ 3b056c │ │ │ │ ldr r7, [pc, #1452] @ 3b0570 │ │ │ │ add r6, pc, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ add fp, sl, #36 @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add r9, r0, #13824 @ 0x3600 │ │ │ │ add r9, r9, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3af734 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b0040 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ @@ -368605,28 +368605,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1324] @ 3b0574 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74bb94 │ │ │ │ + bl 74bbc4 │ │ │ │ ldr r0, [pc, #1308] @ 3b0578 │ │ │ │ ldr lr, [pc, #1308] @ 3b057c │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r9, sl, #68 @ 0x44 │ │ │ │ mov r1, lr │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, lr │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r3, [pc, #1260] @ 3b0580 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r8, r0 │ │ │ │ bl 339568 │ │ │ │ @@ -368638,25 +368638,25 @@ │ │ │ │ mov r8, r3 │ │ │ │ bl 339134 │ │ │ │ mov r2, #262144 @ 0x40000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r3, #19 │ │ │ │ add r0, ip, #12032 @ 0x2f00 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #8 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -368718,61 +368718,61 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, #86016 @ 0x15000 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ add r3, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r3, #1536] @ 0x600 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b043c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ add r5, r5, #32256 @ 0x7e00 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr lr, [pc, #796] @ 3b058c │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, lr │ │ │ │ str lr, [sp, #36] @ 0x24 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ add lr, ip, #1744 @ 0x6d0 │ │ │ │ ldr r3, [pc, #772] @ 3b0590 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ str lr, [sp, #32] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b0024 │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368787,136 +368787,136 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 339134 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ ldr r3, [pc, #608] @ 3b0594 │ │ │ │ ldr r1, [pc, #608] @ 3b0598 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r3, #4288 @ 0x10c0 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [pc, #576] @ 3b059c │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r3, [pc, #572] @ 3b05a0 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r1, [pc, #568] @ 3b05a4 │ │ │ │ ldr ip, [ip, r3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 758630 │ │ │ │ + bl 758660 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #512] @ 3b05a8 │ │ │ │ ldrb r2, [r3, #1537] @ 0x601 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74babc │ │ │ │ + bl 74baec │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #444] @ 3b0590 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b0024 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 338cf0 │ │ │ │ mov r1, #0 │ │ │ │ b 3b0534 │ │ │ │ add r0, r5, #32256 @ 0x7e00 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - bl 754284 │ │ │ │ + bl 7542b4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #344] @ 3b05ac │ │ │ │ add r5, r0, #1984 @ 0x7c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #2320 @ 0x910 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #284] @ 3b05b0 │ │ │ │ add r3, r3, #13824 @ 0x3600 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74bc40 │ │ │ │ + bl 74bc70 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #244] @ 3b05b4 │ │ │ │ add sl, sl, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #200] @ 3b0590 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 74d998 │ │ │ │ + bl 74d9c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b0024 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, #19 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #25 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3245cc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -368925,51 +368925,51 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 339134 │ │ │ │ mov r2, #90112 @ 0x16000 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 70e7b8 │ │ │ │ + bl 70e7e8 │ │ │ │ b 3b0024 │ │ │ │ - ldrheq r2, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ - strheq r6, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r2, r8, ip, ror #5 │ │ │ │ + rsbeq r6, r4, r0, ror #21 │ │ │ │ addeq sl, pc, ip, lsl #23 │ │ │ │ - strheq sl, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq sl, r4, r0, lsr #11 │ │ │ │ - rsbeq r8, r2, r4, lsl #16 │ │ │ │ - strheq r5, [ip], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r8, r2, r0, lsr r8 │ │ │ │ - rsbeq r9, r3, ip, asr #5 │ │ │ │ - rsbeq r9, r3, r0, ror #5 │ │ │ │ + rsbeq sl, r4, r8, ror #11 │ │ │ │ + ldrdeq sl, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r8, r2, r4, lsr r8 │ │ │ │ + rsbeq r5, ip, r8, ror #27 │ │ │ │ + rsbeq r8, r2, r0, ror #16 │ │ │ │ + strdeq r9, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r3, r0, lsl r3 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ addeq sl, r1, r4, lsl #31 │ │ │ │ - rsbeq r6, r3, r8, lsr #29 │ │ │ │ - rsbeq r9, r4, r8, lsr #3 │ │ │ │ + ldrdeq r6, [r3], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq r9, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq sl, r4, r4, lsr #5 │ │ │ │ - rsbeq fp, r4, r4 │ │ │ │ + ldrdeq sl, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq fp, r4, r4, lsr r0 │ │ │ │ muleq r0, r8, r9 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq r1, r4, r4, lsl ip │ │ │ │ - rsbeq sl, r4, r8, lsr r2 │ │ │ │ - rsbeq sl, r4, r8, lsl #10 │ │ │ │ - rsbeq sl, r4, ip, lsr #2 │ │ │ │ - rsbeq r8, r4, r4, asr pc │ │ │ │ + rsbeq r1, r4, r4, asr #24 │ │ │ │ + rsbeq sl, r4, r8, ror #4 │ │ │ │ + rsbeq sl, r4, r8, lsr r5 │ │ │ │ + rsbeq sl, r4, ip, asr r1 │ │ │ │ + rsbeq r8, r4, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b05e4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq sl, r1, r4, lsl sp │ │ │ │ cmp r2, #1 │ │ │ │ beq 3b0604 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369092,15 +369092,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b0834 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #216] @ 3b08d0 │ │ │ │ ldr r3, [pc, #200] @ 3b08c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -369109,15 +369109,15 @@ │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ ldr r3, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #152] @ 3b08d4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b07e8 │ │ │ │ ldr r3, [pc, #136] @ 3b08d8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -369132,81 +369132,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b08e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b07e8 │ │ │ │ ldr r0, [pc, #48] @ 3b08e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b07e8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, pc, r4, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, pc, r4, asr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, pc, ip, lsl r3 @ │ │ │ │ andeq r3, r0, ip, lsr r2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r4, r4, ror #26 │ │ │ │ - rsbeq r9, r4, ip, ror sp │ │ │ │ + @ instruction: 0x00649d94 │ │ │ │ + rsbeq r9, r4, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3b098c │ │ │ │ ldr r2, [pc, #140] @ 3b0990 │ │ │ │ ldr r1, [pc, #140] @ 3b0994 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 3b0998 │ │ │ │ ldr r1, [pc, #112] @ 3b099c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #92] @ 3b09a0 │ │ │ │ ldr r1, [pc, #92] @ 3b09a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r1, [r8], #-156 @ 0xffffff64 @ │ │ │ │ - strheq r7, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r5, ip, r8, ror #8 │ │ │ │ + rsbseq r1, r8, ip, lsl #20 │ │ │ │ + rsbeq r7, r2, r4, ror #29 │ │ │ │ + @ instruction: 0x006c5498 │ │ │ │ andeq r1, r0, r8, lsl #9 │ │ │ │ andeq r1, r0, r4, rrx │ │ │ │ umulleq sl, r1, ip, r9 │ │ │ │ addeq ip, sp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -369218,34 +369218,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b0a84 │ │ │ │ ldr r1, [pc, #176] @ 3b0a88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #156] @ 3b0a8c │ │ │ │ ldr r1, [pc, #156] @ 3b0a90 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3b0a94 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 750458 │ │ │ │ + bl 750488 │ │ │ │ ldr r2, [pc, #92] @ 3b0a98 │ │ │ │ ldr r3, [pc, #92] @ 3b0a9c │ │ │ │ ldr r1, [pc, #92] @ 3b0aa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -369257,19 +369257,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r1, r8, r4, lsr #18 │ │ │ │ - rsbeq r7, r2, ip, lsl #28 │ │ │ │ - rsbeq r7, r2, r0, lsr #28 │ │ │ │ - rsbeq r9, r4, r4, ror #11 │ │ │ │ - strdeq r9, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r1, r8, r4, asr r9 │ │ │ │ + rsbeq r7, r2, ip, lsr lr │ │ │ │ + rsbeq r7, r2, r0, asr lr │ │ │ │ + rsbeq r9, r4, r4, lsl r6 │ │ │ │ + rsbeq r9, r4, ip, lsr #12 │ │ │ │ @ instruction: 0x000012b4 │ │ │ │ andeq r0, r0, r0, ror sp │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #26 │ │ │ │ ldr r3, [pc, #136] @ 3b0b34 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369294,25 +369294,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b0b3c │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq sl, pc, r8, rrx │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, r4, r4, lsr fp │ │ │ │ + rsbeq r9, r4, r4, ror #22 │ │ │ │ ldr r3, [pc, #136] @ 3b0bd0 │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b0b7c │ │ │ │ ldr r2, [pc, #124] @ 3b0bd4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -369333,25 +369333,25 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 3b0bd8 │ │ │ │ ldrb r1, [r1] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addeq r9, pc, ip, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r9, r4, ip, asr #21 │ │ │ │ + strdeq r9, [r4], #-172 @ 0xffffff54 @ │ │ │ │ cmp r2, #4 │ │ │ │ beq 3b0bfc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -369369,18 +369369,18 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r3, pc, #44 @ 0x2c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #2120] @ 0x848 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369408,15 +369408,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1088 @ 0x440 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r7, [pc, #1856] @ 3b1428 │ │ │ │ add r8, r4, #920 @ 0x398 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r3, [r0, #920] @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #32 │ │ │ │ bne 3b0d64 │ │ │ │ @@ -369589,24 +369589,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 3b1448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0df4 │ │ │ │ ldr r1, [r4, #2156] @ 0x86c │ │ │ │ ldr r2, [r4, #2160] @ 0x870 │ │ │ │ cmp r1, r2 │ │ │ │ ble 3b0f30 │ │ │ │ bic r3, r3, #8 │ │ │ │ ldrb r2, [r0, #925] @ 0x39d │ │ │ │ @@ -369650,15 +369650,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [sp, #40] @ 0x28 │ │ │ │ bl 3b1494 │ │ │ │ b 3b0d24 │ │ │ │ ldr r0, [pc, #940] @ 3b144c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0df4 │ │ │ │ mov r0, r8 │ │ │ │ bl 3935c4 │ │ │ │ b 3b1010 │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ mov r1, r6 │ │ │ │ @@ -369729,33 +369729,33 @@ │ │ │ │ beq 3b132c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #612] @ 3b1460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0dcc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b1494 │ │ │ │ b 3b0d24 │ │ │ │ ldr r0, [pc, #576] @ 3b1464 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb ip, [r4, #2301] @ 0x8fd │ │ │ │ b 3b0e74 │ │ │ │ ldr r3, [pc, #556] @ 3b1468 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1024 │ │ │ │ @@ -369773,22 +369773,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3b146c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1024 │ │ │ │ ldr r3, [pc, #436] @ 3b1470 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b0ee4 │ │ │ │ ldr r3, [pc, #360] @ 3b1438 │ │ │ │ @@ -369803,27 +369803,27 @@ │ │ │ │ beq 3b13e8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 3b1474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0ee4 │ │ │ │ ldr r0, [pc, #324] @ 3b1478 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0dcc │ │ │ │ ldr r3, [pc, #308] @ 3b147c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1104 │ │ │ │ ldr r3, [pc, #220] @ 3b1438 │ │ │ │ @@ -369839,77 +369839,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3b1480 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1104 │ │ │ │ ldr r0, [pc, #192] @ 3b1484 │ │ │ │ sub r2, sl, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1160 │ │ │ │ ldr r0, [pc, #172] @ 3b1488 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1024 │ │ │ │ ldr r0, [pc, #156] @ 3b148c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b0ee4 │ │ │ │ ldr r0, [pc, #140] @ 3b1490 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1104 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, asr #12 │ │ │ │ + rsbseq r1, r8, ip, ror r6 │ │ │ │ addeq r9, pc, ip, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, r4, r8, lsl r3 │ │ │ │ - rsbeq r9, r4, r0, lsr r3 │ │ │ │ + rsbeq r9, r4, r8, asr #6 │ │ │ │ + rsbeq r9, r4, r0, ror #6 │ │ │ │ addeq r9, pc, ip, lsr #28 │ │ │ │ addeq r9, pc, r8, ror #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x0081a4b8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r2, r0, r8, lsr #26 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r4, r0, asr #15 │ │ │ │ - rsbeq r9, r4, r4, lsr #14 │ │ │ │ + strdeq r9, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r9, r4, r4, asr r7 │ │ │ │ addeq sl, r1, ip, ror #3 │ │ │ │ ldrdeq sl, [r1], r4 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ @ instruction: 0x000026b8 │ │ │ │ - rsbeq r9, r4, ip, asr #10 │ │ │ │ - rsbeq r9, r4, r4, asr r6 │ │ │ │ + rsbeq r9, r4, ip, ror r5 │ │ │ │ + rsbeq r9, r4, r4, lsl #13 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ - rsbeq r9, r4, r4, lsl #8 │ │ │ │ + rsbeq r9, r4, r4, lsr r4 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ - ldrdeq r9, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r9, r4, ip, lsr r4 │ │ │ │ + rsbeq r9, r4, r8, lsl #8 │ │ │ │ + rsbeq r9, r4, ip, ror #8 │ │ │ │ andeq r2, r0, ip, lsr #27 │ │ │ │ - rsbeq r9, r4, ip, lsr r4 │ │ │ │ - @ instruction: 0x00649494 │ │ │ │ - strdeq r9, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r9, r4, r4, lsr r3 │ │ │ │ - rsbeq r9, r4, r4, lsr #8 │ │ │ │ + rsbeq r9, r4, ip, ror #8 │ │ │ │ + rsbeq r9, r4, r4, asr #9 │ │ │ │ + rsbeq r9, r4, ip, lsr #6 │ │ │ │ + rsbeq r9, r4, r4, ror #6 │ │ │ │ + rsbeq r9, r4, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #516] @ 3b16b0 │ │ │ │ ldr ip, [pc, #516] @ 3b16b4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -369984,29 +369984,29 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3b16d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1510 │ │ │ │ ldr r0, [pc, #196] @ 3b16d4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b1510 │ │ │ │ ldr r3, [pc, #180] @ 3b16d8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b14ec │ │ │ │ ldr r3, [pc, #144] @ 3b16c8 │ │ │ │ @@ -370022,42 +370022,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b16dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b14ec │ │ │ │ ldr r0, [pc, #64] @ 3b16e0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b14ec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, pc, r8, ror #12 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, pc, r4, asr r6 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, pc, ip, asr #11 │ │ │ │ andeq r2, r0, ip, asr #32 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r4, r4, ror #5 │ │ │ │ - rsbeq r9, r4, r0, lsl #6 │ │ │ │ + rsbeq r9, r4, r4, lsl r3 │ │ │ │ + rsbeq r9, r4, r0, lsr r3 │ │ │ │ andeq r2, r0, ip, asr #11 │ │ │ │ - rsbeq r9, r4, ip, lsl #4 │ │ │ │ - rsbeq r9, r4, r4, lsr #4 │ │ │ │ + rsbeq r9, r4, ip, lsr r2 │ │ │ │ + rsbeq r9, r4, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #168] @ 3b17a4 │ │ │ │ ldr ip, [pc, #168] @ 3b17a8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370110,46 +370110,46 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r4, [r6, #1040] @ 0x410 │ │ │ │ mov r5, #0 │ │ │ │ ldr r8, [r6, #1044] @ 0x414 │ │ │ │ mov r2, r0 │ │ │ │ umull r9, r0, r2, r4 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #104 @ 0x68 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #80 @ 0x50 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr lr, [pc, #72] @ 3b1870 │ │ │ │ ldr r5, [pc, #72] @ 3b1874 │ │ │ │ lsl r3, r8, #24 │ │ │ │ orr r3, r3, r4, lsr #8 │ │ │ │ lsl r2, r4, #24 │ │ │ │ subs ip, r0, r1 │ │ │ │ mul r1, lr, ip │ │ │ │ ldr r0, [r7, #12] │ │ │ │ sbc r6, r6, r0 │ │ │ │ umull r0, lr, ip, r5 │ │ │ │ mla r1, r5, r6, r1 │ │ │ │ add r1, r1, lr │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea64070 <__bss_end__@@Base+0xfdcb1700> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370167,18 +370167,18 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r2, #2120] @ 0x848 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, r0 │ │ │ │ add r3, r5, r3 │ │ │ │ lsr r1, r3, #24 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb r1, [r4] │ │ │ │ lsr r1, r3, #16 │ │ │ │ @@ -370199,31 +370199,31 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr ip, [r5, #1040] @ 0x410 │ │ │ │ mov r4, #0 │ │ │ │ add r3, pc, #68 @ 0x44 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov lr, r0 │ │ │ │ umull r6, r0, lr, ip │ │ │ │ mov lr, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, lr, ip │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea64198 <__bss_end__@@Base+0xfdcb1828> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -370237,27 +370237,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r1, [r3, #2156] @ 0x86c │ │ │ │ str r1, [r3, #2160] @ 0x870 │ │ │ │ str r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 39345c │ │ │ │ - rsbseq r0, r8, r0, lsr r9 │ │ │ │ - rsbeq r8, r4, r4, ror pc │ │ │ │ - @ instruction: 0x00648f98 │ │ │ │ + rsbseq r0, r8, r0, ror #18 │ │ │ │ + rsbeq r8, r4, r4, lsr #31 │ │ │ │ + rsbeq r8, r4, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #280] @ 3b1b34 │ │ │ │ ldr r7, [pc, #280] @ 3b1b38 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370266,86 +370266,86 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #240] @ 3b1b40 │ │ │ │ ldr r1, [pc, #240] @ 3b1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #68 @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #200] @ 3b1b48 │ │ │ │ add r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #188] @ 3b1b4c │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #172] @ 3b1b50 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #264 @ 0x108 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 3390b0 │ │ │ │ ldr r2, [pc, #124] @ 3b1b54 │ │ │ │ ldr r1, [pc, #124] @ 3b1b58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr ip, [pc, #100] @ 3b1b5c │ │ │ │ ldr r2, [pc, #100] @ 3b1b60 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbseq r0, r8, r8, asr #17 │ │ │ │ - rsbeq r8, r4, r4, lsr pc │ │ │ │ - strdeq r8, [r4], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq r7, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r7, r3, ip, ror #17 │ │ │ │ - ldrdeq r8, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq r0, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r8, r4, r4, ror #30 │ │ │ │ + rsbeq r8, r4, ip, lsr #30 │ │ │ │ + rsbeq r7, r3, r8, lsl #18 │ │ │ │ + rsbeq r7, r3, ip, lsl r9 │ │ │ │ + rsbeq r8, r4, r4, lsl #30 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r9, r1, ip, lsr r8 │ │ │ │ - rsbeq r6, r2, ip, ror #25 │ │ │ │ - rsbeq r4, ip, r0, lsr #5 │ │ │ │ - rsbeq r8, r4, ip, ror #28 │ │ │ │ - rsbeq r5, r4, r4, ror #13 │ │ │ │ + rsbeq r6, r2, ip, lsl sp │ │ │ │ + ldrdeq r4, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x00648e9c │ │ │ │ + rsbeq r5, r4, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b1bd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #80] @ 3b1bd4 │ │ │ │ @@ -370356,26 +370356,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae2b8 │ │ │ │ - rsbseq r0, r8, r0, ror #14 │ │ │ │ - rsbeq r8, r4, r0, ror #8 │ │ │ │ - rsbeq r8, r4, r8, asr #8 │ │ │ │ + @ instruction: 0x00780790 │ │ │ │ + @ instruction: 0x00648490 │ │ │ │ + rsbeq r8, r4, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b1c40 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b1c44 │ │ │ │ @@ -370385,25 +370385,25 @@ │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adef4 │ │ │ │ - rsbseq r0, r8, r8, ror #13 │ │ │ │ - strdeq r8, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrdeq r8, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq r0, r8, r8, lsl r7 │ │ │ │ + rsbeq r8, r4, r0, lsr #8 │ │ │ │ + rsbeq r8, r4, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 3b1cc4 │ │ │ │ ldr r2, [pc, #96] @ 3b1cc8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -370411,34 +370411,34 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #60] @ 3b1cd0 │ │ │ │ ldr r1, [pc, #60] @ 3b1cd4 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #2 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ - rsbseq r0, r8, r0, lsl #13 │ │ │ │ - rsbeq r8, r4, r4, ror #6 │ │ │ │ - rsbeq r8, r4, ip, ror r3 │ │ │ │ - rsbeq r6, r2, ip, lsr #22 │ │ │ │ - ldrdeq r4, [ip], #-12 @ │ │ │ │ + b 75050c │ │ │ │ + ldrheq r0, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + @ instruction: 0x00648394 │ │ │ │ + rsbeq r8, r4, ip, lsr #7 │ │ │ │ + rsbeq r6, r2, ip, asr fp │ │ │ │ + rsbeq r4, ip, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #184] @ 3b1da8 │ │ │ │ ldr r7, [pc, #184] @ 3b1dac │ │ │ │ ldr r6, [pc, #184] @ 3b1db0 │ │ │ │ @@ -370449,23 +370449,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b1d5c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #60 @ 0x3c │ │ │ │ @@ -370483,17 +370483,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - ldrsheq r0, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrdeq r8, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ - strdeq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r0, r8, r0, lsr #12 │ │ │ │ + rsbeq r8, r4, ip, lsl #6 │ │ │ │ + rsbeq r8, r4, r4, lsr #6 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #420] @ 3b1f74 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -370509,15 +370509,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #380] @ 3b1f84 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #364] @ 3b1f88 │ │ │ │ ldr r9, [pc, #364] @ 3b1f8c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -370527,42 +370527,42 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a890 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r7 │ │ │ │ bl 33948c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b1f2c │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 33901c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544358 │ │ │ │ mov r0, r8 │ │ │ │ - bl 989064 │ │ │ │ + bl 989094 │ │ │ │ ldr r3, [pc, #192] @ 3b1f90 │ │ │ │ ldr r8, [pc, #192] @ 3b1f94 │ │ │ │ mov r2, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ str r3, [r6, #2120] @ 0x848 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ @@ -370571,15 +370571,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r1, [pc, #136] @ 3b1f9c │ │ │ │ add r3, r6, #2144 @ 0x860 │ │ │ │ str r4, [r6, #2152] @ 0x868 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ strd r8, [r3] │ │ │ │ @@ -370598,21 +370598,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r0, r8, r4, lsl r5 │ │ │ │ + rsbseq r0, r8, r4, asr #10 │ │ │ │ addeq r8, pc, ip, lsr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r8, r4, ip, lsr #22 │ │ │ │ - rsbeq r8, r4, r0, asr fp │ │ │ │ - rsbeq r7, r3, r0, lsl #10 │ │ │ │ - rsbeq r7, r3, r4, lsl r5 │ │ │ │ + rsbeq r8, r4, ip, asr fp │ │ │ │ + rsbeq r8, r4, r0, lsl #23 │ │ │ │ + rsbeq r7, r3, r0, lsr r5 │ │ │ │ + rsbeq r7, r3, r4, asr #10 │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ addeq r8, pc, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -370685,47 +370685,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b2140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b200c │ │ │ │ ldr r0, [pc, #56] @ 3b2144 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b200c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, pc, r4, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, pc, ip, lsr fp @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, pc, r0, lsl #22 │ │ │ │ andeq r4, r0, r0, asr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, r4, ror r9 │ │ │ │ - @ instruction: 0x00648998 │ │ │ │ + rsbeq r8, r4, r4, lsr #19 │ │ │ │ + rsbeq r8, r4, r8, asr #19 │ │ │ │ ldr r0, [pc, #4] @ 3b2154 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r9, r1, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b220c │ │ │ │ ldr r2, [pc, #156] @ 3b2210 │ │ │ │ @@ -370733,30 +370733,30 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3b2218 │ │ │ │ ldr r1, [pc, #124] @ 3b221c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #92] @ 3b2220 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #76] @ 3b2224 │ │ │ │ ldr r2, [pc, #76] @ 3b2228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -370764,19 +370764,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq r0, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r6, r2, r4, asr #12 │ │ │ │ - strdeq r3, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, r3, r8, lsr #4 │ │ │ │ - rsbseq fp, r2, r0, lsr #15 │ │ │ │ + rsbseq r0, r8, ip, lsl #4 │ │ │ │ + rsbeq r6, r2, r4, ror r6 │ │ │ │ + rsbeq r3, ip, r8, lsr #24 │ │ │ │ + rsbeq ip, r3, r8, asr r2 │ │ │ │ + ldrsbeq fp, [r2], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ addeq r9, r1, r0, asr #4 │ │ │ │ andeq r0, r0, r4, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -370787,25 +370787,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3b2308 │ │ │ │ ldr r1, [pc, #176] @ 3b230c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #156] @ 3b2310 │ │ │ │ ldr r1, [pc, #156] @ 3b2314 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r7, r0 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ bl 338fb0 │ │ │ │ @@ -370820,27 +370820,27 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3390b0 │ │ │ │ - rsbseq r0, r8, r0, lsl r1 │ │ │ │ - ldrdeq r7, [r3], #-0 @ │ │ │ │ - rsbeq r7, r3, r0, ror #1 │ │ │ │ - rsbeq r8, r4, r0, asr r8 │ │ │ │ - rsbeq r8, r4, r0, ror #5 │ │ │ │ + rsbseq r0, r8, r0, asr #2 │ │ │ │ + rsbeq r7, r3, r0, lsl #2 │ │ │ │ + rsbeq r7, r3, r0, lsl r1 │ │ │ │ + rsbeq r8, r4, r0, lsl #17 │ │ │ │ + rsbeq r8, r4, r0, lsl r3 │ │ │ │ addeq r9, r1, r4, asr #2 │ │ │ │ - rsbeq pc, r3, r0, asr #25 │ │ │ │ + strdeq pc, [r3], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #360] @ 3b24a0 │ │ │ │ ldr r1, [pc, #360] @ 3b24a4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -370914,39 +370914,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b24c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2380 │ │ │ │ ldr r0, [pc, #52] @ 3b24c4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2380 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [pc], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008f87b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, pc, ip, ror #14 │ │ │ │ andeq r4, r0, r4, asr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, r0, ror r6 │ │ │ │ - @ instruction: 0x00648694 │ │ │ │ + rsbeq r8, r4, r0, lsr #13 │ │ │ │ + rsbeq r8, r4, r4, asr #13 │ │ │ │ │ │ │ │ 003b24c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1308] @ 3b29fc │ │ │ │ @@ -370998,15 +370998,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ bne 3b265c │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ orr r2, r3, #2 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3b25e4 │ │ │ │ cmp r4, #1 │ │ │ │ strb r2, [r8, #968] @ 0x3c8 │ │ │ │ beq 3b26bc │ │ │ │ cmp r4, #9 │ │ │ │ @@ -371046,15 +371046,15 @@ │ │ │ │ ldreq r0, [r5, #956] @ 0x3bc │ │ │ │ moveq r1, #1 │ │ │ │ beq 3b25a4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #948] @ 3b2a1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r8, #968] @ 0x3c8 │ │ │ │ b 3b2544 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b2920 │ │ │ │ ldr r2, [pc, #916] @ 3b2a20 │ │ │ │ ldr r3, [pc, #880] @ 3b2a00 │ │ │ │ @@ -371065,15 +371065,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r5, #924] @ 0x39c │ │ │ │ moveq r1, #1 │ │ │ │ bne 3b265c │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b2828 │ │ │ │ ldr r2, [pc, #852] @ 3b2a24 │ │ │ │ ldr r3, [pc, #812] @ 3b2a00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -371102,22 +371102,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #712] @ 3b2a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2520 │ │ │ │ ldr r2, [pc, #700] @ 3b2a34 │ │ │ │ ldr r3, [pc, #644] @ 3b2a00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -371125,15 +371125,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b265c │ │ │ │ ldr r0, [pc, #668] @ 3b2a38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #648] @ 3b2a3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2578 │ │ │ │ ldr r3, [pc, #580] @ 3b2a0c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -371148,22 +371148,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3b2a40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2578 │ │ │ │ ldr r3, [pc, #524] @ 3b2a3c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b26c8 │ │ │ │ ldr r3, [pc, #456] @ 3b2a0c │ │ │ │ @@ -371179,22 +371179,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3b2a44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b26c8 │ │ │ │ ldr r3, [pc, #412] @ 3b2a48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2630 │ │ │ │ ldr r3, [pc, #332] @ 3b2a0c │ │ │ │ @@ -371210,22 +371210,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b2a4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2630 │ │ │ │ ldr r3, [pc, #288] @ 3b2a48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b2684 │ │ │ │ ldr r3, [pc, #208] @ 3b2a0c │ │ │ │ @@ -371241,74 +371241,74 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3b2a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2684 │ │ │ │ ldr r0, [pc, #176] @ 3b2a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2520 │ │ │ │ ldr r0, [pc, #164] @ 3b2a58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2578 │ │ │ │ ldr r0, [pc, #148] @ 3b2a5c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2630 │ │ │ │ ldr r0, [pc, #132] @ 3b2a60 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b26c8 │ │ │ │ ldr r0, [pc, #116] @ 3b2a64 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b2684 │ │ │ │ addeq r8, pc, r4, lsr r6 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, pc, r4, lsl r6 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ umulleq r8, pc, r4, r5 @ │ │ │ │ addeq r8, pc, r8, lsr #10 │ │ │ │ ldrdeq r8, [pc], ip │ │ │ │ - rsbeq r8, r4, r4, asr #10 │ │ │ │ + rsbeq r8, r4, r4, ror r5 │ │ │ │ addeq r8, pc, r8, lsl #9 │ │ │ │ addeq r8, pc, r4, asr #8 │ │ │ │ andeq r1, r0, r8, lsr r8 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r8, r4, ip, ror #7 │ │ │ │ + rsbeq r8, r4, ip, lsl r4 │ │ │ │ umulleq r8, pc, ip, r3 @ │ │ │ │ - rsbeq r8, r4, ip, lsl #10 │ │ │ │ + rsbeq r8, r4, ip, lsr r5 │ │ │ │ andeq r1, r0, r0, lsr #5 │ │ │ │ - rsbeq r8, r4, r0, lsr #8 │ │ │ │ - rsbeq r8, r4, r4, lsr #7 │ │ │ │ + rsbeq r8, r4, r0, asr r4 │ │ │ │ + ldrdeq r8, [r4], #-52 @ 0xffffffcc @ │ │ │ │ andeq r4, r0, r0, ror r2 │ │ │ │ - rsbeq r8, r4, r4, asr #5 │ │ │ │ - rsbeq r8, r4, r8, asr #4 │ │ │ │ - rsbeq r8, r4, r4, ror #3 │ │ │ │ - rsbeq r8, r4, r4, asr #5 │ │ │ │ - rsbeq r8, r4, r8, asr #4 │ │ │ │ - @ instruction: 0x0064829c │ │ │ │ - rsbeq r8, r4, r0, lsr #4 │ │ │ │ + strdeq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, r4, r8, ror r2 │ │ │ │ + rsbeq r8, r4, r4, lsl r2 │ │ │ │ + strdeq r8, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r8, r4, r8, ror r2 │ │ │ │ + rsbeq r8, r4, ip, asr #5 │ │ │ │ + rsbeq r8, r4, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ 3b2ae8 │ │ │ │ ldr r6, [pc, #104] @ 3b2aec │ │ │ │ ldr r5, [pc, #104] @ 3b2af0 │ │ │ │ @@ -371318,55 +371318,55 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #9 │ │ │ │ bl 3b24c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b24c8 │ │ │ │ - ldrsbeq pc, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r8, r4, r0, asr #32 │ │ │ │ - ldrdeq r7, [r4], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq pc, r7, r0, lsl #18 │ │ │ │ + rsbeq r8, r4, r0, ror r0 │ │ │ │ + rsbeq r7, r4, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3b2b44 │ │ │ │ ldr r2, [pc, #56] @ 3b2b48 │ │ │ │ ldr r1, [pc, #56] @ 3b2b4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3b24c8 │ │ │ │ - rsbseq pc, r7, r4, asr #16 │ │ │ │ - strheq r7, [r4], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r4, r0, asr #20 │ │ │ │ + rsbseq pc, r7, r4, ror r8 @ │ │ │ │ + rsbeq r7, r4, r0, ror #31 │ │ │ │ + rsbeq r7, r4, r0, ror sl │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #3 │ │ │ │ beq 3b2bb0 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3b2b9c │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -371432,18 +371432,18 @@ │ │ │ │ add r0, r0, ip, lsl #3 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x0077f794 │ │ │ │ + rsbseq pc, r7, r4, asr #15 │ │ │ │ ldr r0, [pc, #4] @ 3b2c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r8, r1, r4, lsr r8 │ │ │ │ ldrh r3, [r0, #122] @ 0x7a │ │ │ │ ands r3, r3, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -371464,15 +371464,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ mov r1, #1 │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ b 3b2cec │ │ │ │ @@ -371485,37 +371485,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 3b2da0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #80] @ 3b2da4 │ │ │ │ ldr r1, [pc, #80] @ 3b2da8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #60] @ 3b2dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, r7, r8, ror #12 │ │ │ │ - rsbeq r5, r2, ip, lsl #21 │ │ │ │ - rsbeq r3, ip, ip, lsr r0 │ │ │ │ + @ instruction: 0x0077f698 │ │ │ │ + strheq r5, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r3, ip, ip, rrx │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ addeq r8, r1, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -371526,25 +371526,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b2ea0 │ │ │ │ ldr r1, [pc, #196] @ 3b2ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #176] @ 3b2ea8 │ │ │ │ ldr r1, [pc, #176] @ 3b2eac │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #144] @ 3b2eb0 │ │ │ │ ldr lr, [pc, #144] @ 3b2eb4 │ │ │ │ mov ip, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #920 @ 0x398 │ │ │ │ @@ -371564,29 +371564,29 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r8, r9, lr} │ │ │ │ b 3390b0 │ │ │ │ - ldrsbeq pc, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r6, r3, ip, asr #10 │ │ │ │ - rsbeq r6, r3, ip, asr r5 │ │ │ │ - strdeq r7, [r4], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r3, r4, r8, ror #24 │ │ │ │ + rsbseq pc, r7, r4, lsl #12 │ │ │ │ + rsbeq r6, r3, ip, ror r5 │ │ │ │ + rsbeq r6, r3, ip, lsl #11 │ │ │ │ + rsbeq r7, r4, r4, lsr #30 │ │ │ │ + @ instruction: 0x00643c98 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ muleq r0, r0, r0 │ │ │ │ addeq r8, r1, r4, asr #12 │ │ │ │ - rsbeq r3, r4, ip, lsl #24 │ │ │ │ + rsbeq r3, r4, ip, lsr ip │ │ │ │ ldr r3, [pc, #68] @ 3b2f0c │ │ │ │ ldr r2, [pc, #68] @ 3b2f10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371597,19 +371597,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3b2f14 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r0, [pc, #28] @ 3b2f18 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq r7, pc, ip, asr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq pc, r7, r4, lsr #9 │ │ │ │ - rsbeq r7, r4, r0, lsl lr │ │ │ │ + ldrsbeq pc, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r7, r4, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3b2fa4 │ │ │ │ ldr r2, [pc, #112] @ 3b2fa8 │ │ │ │ ldr r1, [pc, #112] @ 3b2fac │ │ │ │ @@ -371617,37 +371617,37 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #76] @ 3b2fb0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #64] @ 3b2fb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #1176] @ 0x498 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq pc, r7, r4, ror #8 │ │ │ │ - rsbeq r7, r4, r8, lsr #27 │ │ │ │ - rsbeq r3, r4, ip, lsl fp │ │ │ │ - ldrdeq r7, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x0077f494 │ │ │ │ + ldrdeq r7, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r4, ip, asr #22 │ │ │ │ + rsbeq r7, r4, r0, lsl #28 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3b303c │ │ │ │ ldr r2, [pc, #108] @ 3b3040 │ │ │ │ @@ -371655,15 +371655,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #177 @ 0xb1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r0, #5248 @ 0x1480 │ │ │ │ add r3, r0, #924 @ 0x39c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a890 │ │ │ │ @@ -371674,17 +371674,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq pc, r7, r8, asr #7 │ │ │ │ - rsbeq r7, r4, ip, lsl #26 │ │ │ │ - rsbeq r3, r4, r0, lsl #21 │ │ │ │ + ldrsheq pc, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r7, r4, ip, lsr sp │ │ │ │ + strheq r3, [r4], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371697,15 +371697,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldr lr, [pc, #96] @ 3b3108 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, lr] │ │ │ │ @@ -371716,15 +371716,15 @@ │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -371765,20 +371765,20 @@ │ │ │ │ b 3b3048 │ │ │ │ ldr r1, [pc, #32] @ 3b31b8 │ │ │ │ ldr r0, [pc, #32] @ 3b31bc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b3140 │ │ │ │ strdeq r7, [pc], r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbseq pc, r7, r4, lsl #4 │ │ │ │ - rsbeq r7, r4, r0, ror fp │ │ │ │ + rsbseq pc, r7, r4, lsr r2 @ │ │ │ │ + rsbeq r7, r4, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ @@ -371791,15 +371791,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r4, #16] │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb r8, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [pc, #100] @ 3b3284 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, r4, #120 @ 0x78 │ │ │ │ ldr r1, [r7, ip] │ │ │ │ @@ -371810,15 +371810,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371981,15 +371981,15 @@ │ │ │ │ ldr r3, [pc, #304] @ 3b3624 │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r6, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r3, #24] │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ and r3, r8, #49152 @ 0xc000 │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ bne 3b335c │ │ │ │ add r3, r7, r4 │ │ │ │ orr r8, r8, #1024 @ 0x400 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ str r8, [r3, #928] @ 0x3a0 │ │ │ │ @@ -372166,15 +372166,15 @@ │ │ │ │ add r2, r2, r2, lsl #4 │ │ │ │ sub r3, r3, r2, lsl #3 │ │ │ │ add r3, r4, r3 │ │ │ │ add r3, r3, #5248 @ 0x1480 │ │ │ │ ldr r0, [r3, #24] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ mov r0, r4 │ │ │ │ strh r5, [r4, #134] @ 0x86 │ │ │ │ bl 3b3048 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2c88 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b3628 │ │ │ │ @@ -372255,15 +372255,15 @@ │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bic r3, r3, #1024 @ 0x400 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #2048 @ 0x800 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ cmp r3, #768 @ 0x300 │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ cmp r5, #0 │ │ │ │ orreq r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b3ab4 │ │ │ │ @@ -372304,15 +372304,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #400] @ 3b3bb4 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -372321,15 +372321,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r4, #128 @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b2b50 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3b37c8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #134] @ 0x86 │ │ │ │ @@ -372370,15 +372370,15 @@ │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #136] @ 3b3bb4 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, r5 │ │ │ │ @@ -372405,20 +372405,20 @@ │ │ │ │ mov r6, #1 │ │ │ │ b 3b3af0 │ │ │ │ addeq r7, pc, ip, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #9 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ - rsbeq r7, r4, ip, asr r4 │ │ │ │ + rsbeq r7, r4, ip, lsl #9 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - rsbeq r7, r4, r4, lsr #7 │ │ │ │ + ldrdeq r7, [r4], #-52 @ 0xffffffcc @ │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, r4, r4, ror r2 │ │ │ │ - rsbeq r7, r4, r0, asr #5 │ │ │ │ + rsbeq r7, r4, r4, lsr #5 │ │ │ │ + strdeq r7, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #5248 @ 0x1480 │ │ │ │ add r4, r0, #920 @ 0x398 │ │ │ │ add r5, r5, #24 │ │ │ │ @@ -372478,15 +372478,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3b36dc │ │ │ │ │ │ │ │ 003b3cbc : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r0, [r0, #1176] @ 0x498 │ │ │ │ - b 9acd58 │ │ │ │ + b 9acd88 │ │ │ │ │ │ │ │ 003b3cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372521,21 +372521,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3b3d80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3b3d84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, ror r6 │ │ │ │ - @ instruction: 0x0064709c │ │ │ │ - rsbeq sl, lr, r8, lsr fp │ │ │ │ + rsbseq lr, r7, r0, lsr #13 │ │ │ │ + rsbeq r7, r4, ip, asr #1 │ │ │ │ + rsbeq sl, lr, r8, ror #22 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ - rsbseq lr, r7, ip, asr #12 │ │ │ │ - rsbeq r7, r4, r8, ror r0 │ │ │ │ - rsbseq lr, r0, r8, lsl #29 │ │ │ │ + rsbseq lr, r7, ip, ror r6 │ │ │ │ + rsbeq r7, r4, r8, lsr #1 │ │ │ │ + ldrheq lr, [r0], #-232 @ 0xffffff18 @ │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ bx lr │ │ │ │ ldr r1, [sp] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1] │ │ │ │ strb r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -372567,18 +372567,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3b3e30 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r7, r1, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3b3ee8 │ │ │ │ ldr r2, [pc, #156] @ 3b3eec │ │ │ │ @@ -372586,50 +372586,50 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3b3ef4 │ │ │ │ ldr r1, [pc, #124] @ 3b3ef8 │ │ │ │ add r4, r4, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #92] @ 3b3efc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, r0, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 750458 │ │ │ │ + bl 750488 │ │ │ │ ldr r3, [pc, #60] @ 3b3f00 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r7, r0, asr #11 │ │ │ │ - rsbeq r4, r2, r4, lsl #19 │ │ │ │ - @ instruction: 0x0062499c │ │ │ │ - rsbeq r6, r4, ip, asr r1 │ │ │ │ - rsbeq r6, r4, r4, ror r1 │ │ │ │ + ldrsheq lr, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq r4, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r4, r2, ip, asr #19 │ │ │ │ + rsbeq r6, r4, ip, lsl #3 │ │ │ │ + rsbeq r6, r4, r4, lsr #3 │ │ │ │ andeq r0, r0, r0, asr #29 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3b3fac │ │ │ │ @@ -372638,45 +372638,45 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #112] @ 3b3fb8 │ │ │ │ ldr r1, [pc, #112] @ 3b3fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #92] @ 3b3fc0 │ │ │ │ ldr r1, [pc, #92] @ 3b3fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq lr, [r7], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00624894 │ │ │ │ - rsbeq r1, ip, r8, asr #28 │ │ │ │ + rsbseq lr, r7, r4, lsr #10 │ │ │ │ + rsbeq r4, r2, r4, asr #17 │ │ │ │ + rsbeq r1, ip, r8, ror lr │ │ │ │ andeq r0, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r8, asr #21 │ │ │ │ strdeq r7, [r1], r0 │ │ │ │ addeq sl, sp, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -372706,26 +372706,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [pc, #48] @ 3b4074 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #32] @ 3b4078 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc, r0 │ │ │ │ ldrb r1, [r1] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b4004 │ │ │ │ addeq r6, pc, r4, lsr fp @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r8, lsr #28 │ │ │ │ - rsbeq r6, r4, r8, asr #28 │ │ │ │ + rsbeq r6, r4, r8, asr lr │ │ │ │ + rsbeq r6, r4, r8, ror lr │ │ │ │ ldr r3, [pc, #188] @ 3b4140 │ │ │ │ cmp r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b40c0 │ │ │ │ ldr r1, [pc, #176] @ 3b4144 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372734,15 +372734,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #144] @ 3b4148 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ ldrb r2, [r1] │ │ │ │ mov r4, r0 │ │ │ │ @@ -372752,32 +372752,32 @@ │ │ │ │ orr r2, r2, r0, lsl #16 │ │ │ │ orr r2, r2, r3, lsl #24 │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ mov r0, #1 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ add r3, r5, r0 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strbtgt r3, [r5], #-1536 @ 0xfffffa00 │ │ │ │ @ instruction: 0xffffffff │ │ │ │ umulleq r6, pc, r0, sl @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r4, lsr #28 │ │ │ │ + rsbeq r6, r4, r4, asr lr │ │ │ │ ldr r0, [pc, #188] @ 3b4210 │ │ │ │ cmp r2, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b4194 │ │ │ │ ldr r3, [pc, #172] @ 3b4214 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -372787,15 +372787,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #140] @ 3b4218 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [ip] │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r3] │ │ │ │ ldrb r3, [r1] │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ beq 3b41e4 │ │ │ │ @@ -372807,30 +372807,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3b421c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 3b41b0 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b41b0 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne 3b41b0 │ │ │ │ mov r0, #6 │ │ │ │ b 545e60 │ │ │ │ addeq r6, pc, r0, asr #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r0, lsl #27 │ │ │ │ - rsbeq r6, r4, r0, ror #26 │ │ │ │ + strheq r6, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00646d90 │ │ │ │ ldr r3, [pc, #68] @ 3b426c │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 3b4264 │ │ │ │ ldr r1, [pc, #56] @ 3b4270 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -372839,20 +372839,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #24] @ 3b4274 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r0, #7 │ │ │ │ b 545a5c │ │ │ │ addeq r6, pc, ip, ror #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, ip, lsl #26 │ │ │ │ + rsbeq r6, r4, ip, lsr sp │ │ │ │ ldr r3, [pc, #88] @ 3b42d8 │ │ │ │ subs r1, r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3b42a8 │ │ │ │ ldrb r3, [r0, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372868,18 +372868,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3b42e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ umulleq r6, pc, r4, r8 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r8, asr #25 │ │ │ │ + strdeq r6, [r4], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3736] @ 0xe98 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1280] @ 3b4800 │ │ │ │ ldr r3, [pc, #1280] @ 3b4804 │ │ │ │ @@ -372965,15 +372965,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b43f4 │ │ │ │ ldr r0, [pc, #964] @ 3b4818 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b43f4 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r1], #3 │ │ │ │ add r0, r8, #1 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ bl 249840 │ │ │ │ add r1, r4, #2400 @ 0x960 │ │ │ │ @@ -373015,33 +373015,33 @@ │ │ │ │ beq 3b47d8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 3b4824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b43f4 │ │ │ │ cmp r6, #4 │ │ │ │ beq 3b4638 │ │ │ │ ldr r3, [pc, #704] @ 3b4810 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b43f4 │ │ │ │ ldr r0, [pc, #708] @ 3b4828 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b43f4 │ │ │ │ ldr r2, [pc, #692] @ 3b482c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b4388 │ │ │ │ ldr r2, [pc, #644] @ 3b4810 │ │ │ │ @@ -373064,34 +373064,34 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 3b4830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b4388 │ │ │ │ ldr r0, [pc, #516] @ 3b4834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b43b4 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ add r4, r4, #2240 @ 0x8c0 │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldr r3, [pc, #444] @ 3b480c │ │ │ │ lsl r5, r6, #8 │ │ │ │ @@ -373129,37 +373129,37 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 3b483c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b449c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 39345c │ │ │ │ b 3b43f4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #280] @ 3b4840 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b4388 │ │ │ │ ldr r3, [pc, #244] @ 3b4844 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b466c │ │ │ │ ldr r3, [pc, #172] @ 3b4810 │ │ │ │ @@ -373175,60 +373175,60 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3b4848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b466c │ │ │ │ ldr r0, [pc, #128] @ 3b484c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b449c │ │ │ │ ldr r0, [pc, #112] @ 3b4850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b43f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 3b4854 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b466c │ │ │ │ addeq r6, pc, r0, lsl r8 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r6, [pc], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r6, pc, r8, lsl r7 @ │ │ │ │ - rsbeq r6, r4, r8, ror fp │ │ │ │ + rsbeq r6, r4, r8, lsr #23 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r4, ip, asr #21 │ │ │ │ - rsbeq r6, r4, r8, lsl #22 │ │ │ │ - andeq r1, r0, ip, asr #9 │ │ │ │ strdeq r6, [r4], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r6, r4, r0, asr #23 │ │ │ │ + rsbeq r6, r4, r8, lsr fp │ │ │ │ + andeq r1, r0, ip, asr #9 │ │ │ │ + rsbeq r6, r4, ip, lsr #22 │ │ │ │ + strdeq r6, [r4], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r4, asr #8 │ │ │ │ - rsbeq r6, r4, ip, lsl fp │ │ │ │ - rsbeq r6, r4, r4, asr sl │ │ │ │ + rsbeq r6, r4, ip, asr #22 │ │ │ │ + rsbeq r6, r4, r4, lsl #21 │ │ │ │ andeq r1, r0, r8, asr r1 │ │ │ │ - rsbeq r6, r4, r0, ror #17 │ │ │ │ - rsbeq r6, r4, r8, lsl #21 │ │ │ │ - rsbeq r6, r4, r0, ror #16 │ │ │ │ - rsbeq r6, r4, ip, ror #17 │ │ │ │ + rsbeq r6, r4, r0, lsl r9 │ │ │ │ + strheq r6, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x00646890 │ │ │ │ + rsbeq r6, r4, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #176] @ 3b4920 │ │ │ │ cmp r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373243,23 +373243,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #128] @ 3b4928 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ ldr r5, [r1, #2428] @ 0x97c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ add r3, pc, #72 @ 0x48 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ mov r3, #4 │ │ │ │ add r0, r5, r0 │ │ │ │ lsr r2, r0, #24 │ │ │ │ strb r0, [r4, #3] │ │ │ │ strb r2, [r4] │ │ │ │ lsr r2, r0, #16 │ │ │ │ lsr r0, r0, #8 │ │ │ │ @@ -373273,15 +373273,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blcc fea67120 <__bss_end__@@Base+0xfdcb47b0> │ │ │ │ andeq r0, r0, r0 │ │ │ │ addeq r6, pc, r4, lsr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - ldrdeq r6, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, r4, r8, lsl #20 │ │ │ │ ldr r0, [pc, #212] @ 3b4a08 │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr ip, [sp] │ │ │ │ beq 3b49a4 │ │ │ │ ldr r2, [pc, #196] @ 3b4a0c │ │ │ │ ldrb r1, [r1] │ │ │ │ @@ -373316,63 +373316,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #68] @ 3b4a14 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r3, [pc, #48] @ 3b4a10 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #20] @ 3b4a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq r6, pc, r0, ror #3 │ │ │ │ - rsbseq sp, r7, r4, asr #21 │ │ │ │ + ldrsheq sp, [r7], #-164 @ 0xffffff5c @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r0, ror #17 │ │ │ │ - rsbeq r6, r4, ip, ror #17 │ │ │ │ + rsbeq r6, r4, r0, lsl r9 │ │ │ │ + rsbeq r6, r4, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3b4a8c │ │ │ │ ldr r2, [pc, #88] @ 3b4a90 │ │ │ │ ldr r1, [pc, #88] @ 3b4a94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ mvn r2, #111 @ 0x6f │ │ │ │ strb r2, [r0, #2236] @ 0x8bc │ │ │ │ strb r3, [r0, #2235] @ 0x8bb │ │ │ │ str r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq sp, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq r6, [r4], #-136 @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x00645b90 │ │ │ │ + rsbseq sp, r7, ip, lsl #20 │ │ │ │ + rsbeq r6, r4, r8, lsl #18 │ │ │ │ + rsbeq r5, r4, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #240] @ 3b4ba0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -373380,75 +373380,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3b4ba4 │ │ │ │ ldr r1, [pc, #224] @ 3b4ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #204] @ 3b4bac │ │ │ │ ldr r2, [pc, #204] @ 3b4bb0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ ldr r8, [pc, #180] @ 3b4bb4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #160] @ 3b4bb8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #156] @ 3b4bbc │ │ │ │ ldr r2, [pc, #156] @ 3b4bc0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 758288 │ │ │ │ + bl 7582b8 │ │ │ │ ldr r1, [pc, #124] @ 3b4bc4 │ │ │ │ add r2, r5, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r3, [pc, #108] @ 3b4bc8 │ │ │ │ - bl 757fbc │ │ │ │ + bl 757fec │ │ │ │ ldr r2, [pc, #104] @ 3b4bcc │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ mov r4, #8192 @ 0x2000 │ │ │ │ add r6, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3390b0 │ │ │ │ - rsbseq sp, r7, r4, ror #18 │ │ │ │ - rsbeq r4, r3, r4, ror #16 │ │ │ │ - rsbeq r4, r3, r4, ror r8 │ │ │ │ - strdeq r5, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r6, r4, ip, lsr #16 │ │ │ │ + @ instruction: 0x0077d994 │ │ │ │ + @ instruction: 0x00634894 │ │ │ │ + rsbeq r4, r3, r4, lsr #17 │ │ │ │ + rsbeq r5, r4, r8, lsr #22 │ │ │ │ + rsbeq r6, r4, ip, asr r8 │ │ │ │ addeq r6, pc, r8, lsl r0 @ │ │ │ │ andeq r4, r0, r8, lsl #31 │ │ │ │ - rsbeq sp, r3, ip, asr r4 │ │ │ │ - rsbeq r5, r4, r8, lsr sl │ │ │ │ - strdeq r6, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r3, ip, lsl #9 │ │ │ │ + rsbeq r5, r4, r8, ror #20 │ │ │ │ + rsbeq r6, r4, r4, lsr #16 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ addeq r6, r1, r0, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #84] @ 3b4c3c │ │ │ │ @@ -373461,26 +373461,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #32] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3ae2b8 │ │ │ │ - rsbseq sp, r7, r4, lsr #16 │ │ │ │ - strdeq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq r5, [r4], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sp, r7, r4, asr r8 │ │ │ │ + rsbeq r5, r4, r4, lsr #8 │ │ │ │ + rsbeq r5, r4, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3b4cac │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #72] @ 3b4cb0 │ │ │ │ @@ -373490,25 +373490,25 @@ │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ lsr r2, r4, #9 │ │ │ │ mov r3, #0 │ │ │ │ and r2, r2, #15 │ │ │ │ str r5, [sp, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3adef4 │ │ │ │ - rsbseq sp, r7, ip, lsr #15 │ │ │ │ - rsbeq r5, r4, r4, lsl #7 │ │ │ │ - rsbeq r5, r4, r4, ror #6 │ │ │ │ + ldrsbeq sp, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + strheq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + @ instruction: 0x00645394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ 3b4d50 │ │ │ │ ldr r2, [pc, #128] @ 3b4d54 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -373516,44 +373516,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #184 @ 0xb8 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #92] @ 3b4d5c │ │ │ │ ldr r1, [pc, #92] @ 3b4d60 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #68] @ 3b4d64 │ │ │ │ ldr r1, [pc, #68] @ 3b4d68 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #2 │ │ │ │ bl 3245cc │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7504dc │ │ │ │ - rsbseq sp, r7, r4, asr #14 │ │ │ │ - rsbeq r6, r4, r8, lsr r6 │ │ │ │ - rsbeq r6, r4, r4, asr r6 │ │ │ │ - ldrdeq r5, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r5, r4, ip, ror #5 │ │ │ │ - rsbeq r3, r2, r0, lsr #21 │ │ │ │ - rsbeq r1, ip, r0, asr r0 │ │ │ │ + b 75050c │ │ │ │ + rsbseq sp, r7, r4, ror r7 │ │ │ │ + rsbeq r6, r4, r8, ror #12 │ │ │ │ + rsbeq r6, r4, r4, lsl #13 │ │ │ │ + rsbeq r5, r4, r4, lsl #6 │ │ │ │ + rsbeq r5, r4, ip, lsl r3 │ │ │ │ + ldrdeq r3, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r1, ip, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3b4e48 │ │ │ │ ldr r7, [pc, #196] @ 3b4e4c │ │ │ │ ldr r6, [pc, #196] @ 3b4e50 │ │ │ │ @@ -373564,23 +373564,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4df0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r1, pc, #72 @ 0x48 │ │ │ │ @@ -373601,17 +373601,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq pc, fp, r5, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - rsbseq sp, r7, ip, lsl #13 │ │ │ │ - rsbeq r5, r4, r8, asr #4 │ │ │ │ - rsbeq r5, r4, r0, ror #4 │ │ │ │ + ldrheq sp, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r5, r4, r8, ror r2 │ │ │ │ + @ instruction: 0x00645290 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r5, [pc, #496] @ 3b5060 │ │ │ │ mov r6, r1 │ │ │ │ @@ -373628,15 +373628,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #456] @ 3b5070 │ │ │ │ mov r3, #233 @ 0xe9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr sl, [pc, #436] @ 3b5074 │ │ │ │ ldr r9, [pc, #436] @ 3b5078 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -373646,15 +373646,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 24a890 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r6 │ │ │ │ bl 33948c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b4f54 │ │ │ │ ldr r2, [pc, #356] @ 3b507c │ │ │ │ ldr r3, [pc, #332] @ 3b5068 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -373673,89 +373673,89 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33901c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 544358 │ │ │ │ mov r0, r8 │ │ │ │ - bl 989064 │ │ │ │ + bl 989094 │ │ │ │ ldr r3, [pc, #204] @ 3b5080 │ │ │ │ add r3, r0, r3 │ │ │ │ str r3, [r4, #2428] @ 0x97c │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #188] @ 3b5084 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ ldr r3, [pc, #172] @ 3b5088 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ mov r0, #1 │ │ │ │ str r5, [r4, #2432] @ 0x980 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #148] @ 3b5088 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ str r3, [r4, #2444] @ 0x98c │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ str r2, [r4, #2440] @ 0x988 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ ldrb r3, [r4, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b4f10 │ │ │ │ ldr r1, [pc, #104] @ 3b508c │ │ │ │ ldr r2, [pc, #104] @ 3b5090 │ │ │ │ add r5, r4, #2240 @ 0x8c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ - bl 74a1f0 │ │ │ │ + bl 74a220 │ │ │ │ ldr r1, [pc, #72] @ 3b5094 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ bl 393918 │ │ │ │ b 3b4f10 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq sp, r7, r0, lsr #11 │ │ │ │ + ldrsbeq sp, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ umulleq r5, pc, r0, ip @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r4, ip, lsr #14 │ │ │ │ - rsbeq r6, r4, r4, ror r4 │ │ │ │ - rsbeq r4, r3, ip, asr r4 │ │ │ │ - rsbeq r4, r3, r0, ror r4 │ │ │ │ + rsbeq r5, r4, ip, asr r7 │ │ │ │ + rsbeq r6, r4, r4, lsr #9 │ │ │ │ + rsbeq r4, r3, ip, lsl #9 │ │ │ │ + rsbeq r4, r3, r0, lsr #9 │ │ │ │ strdeq r5, [pc], ip │ │ │ │ stcvc 0, cr11, [r5], #-512 @ 0xfffffe00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - rsbeq r5, r4, ip, lsr r9 │ │ │ │ - rsbeq r2, r4, ip, lsr #3 │ │ │ │ + rsbeq r5, r4, ip, ror #18 │ │ │ │ + ldrdeq r2, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #320] @ 3b51f0 │ │ │ │ ldr r1, [pc, #320] @ 3b51f4 │ │ │ │ @@ -373799,15 +373799,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3b51ec │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #152] @ 3b5204 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b50e8 │ │ │ │ ldr r3, [pc, #136] @ 3b5208 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373822,37 +373822,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3b5210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b50e8 │ │ │ │ ldr r0, [pc, #48] @ 3b5214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b50e8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, pc, r4, ror #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, pc, r4, asr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, pc, r8, ror #19 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r4, r8, ror r1 │ │ │ │ - @ instruction: 0x00646198 │ │ │ │ + rsbeq r6, r4, r8, lsr #3 │ │ │ │ + rsbeq r6, r4, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #284] @ 3b534c │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -373916,24 +373916,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ 3b5354 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r2 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #24] @ 3b5358 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r2, [r4, #2408] @ 0x968 │ │ │ │ b 3b52a4 │ │ │ │ addeq r5, pc, r4, ror #17 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq r6, r4, r0, ror r0 │ │ │ │ - @ instruction: 0x00646090 │ │ │ │ + rsbeq r6, r4, r0, lsr #1 │ │ │ │ + rsbeq r6, r4, r0, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b555c │ │ │ │ mov r5, r1 │ │ │ │ @@ -374016,15 +374016,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b5488 │ │ │ │ ldr r0, [pc, #200] @ 3b5580 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #180] @ 3b5584 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b540c │ │ │ │ ldr r2, [pc, #132] @ 3b5568 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -374040,42 +374040,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3b558c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b540c │ │ │ │ ldr r0, [pc, #64] @ 3b5590 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b540c │ │ │ │ umulleq r5, pc, r8, r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, pc, r4, lsl #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq r5, pc, r4, asr r7 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, pc, ip, ror #13 │ │ │ │ @ instruction: 0x008f56b0 │ │ │ │ addeq r5, pc, r0, lsl #13 │ │ │ │ - rsbeq r5, r4, r4, asr #30 │ │ │ │ + rsbeq r5, r4, r4, ror pc │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r5, [r4], #-228 @ 0xffffff1c @ │ │ │ │ rsbeq r5, r4, r4, lsr #30 │ │ │ │ + rsbeq r5, r4, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #2235] @ 0x8bb │ │ │ │ ldr r2, [pc, #440] @ 3b5768 │ │ │ │ ands r5, r3, #16 │ │ │ │ @@ -374171,40 +374171,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3b5790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5648 │ │ │ │ ldr r0, [pc, #56] @ 3b5794 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5648 │ │ │ │ addeq r5, pc, r0, ror #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, pc, r0, asr r5 @ │ │ │ │ addeq r5, pc, r4, lsr r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, pc, r0, lsr #9 │ │ │ │ addeq r5, pc, r4, ror #8 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r4, r4, ror #26 │ │ │ │ - rsbeq r5, r4, r4, lsl #27 │ │ │ │ + @ instruction: 0x00645d94 │ │ │ │ + strheq r5, [r4], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #3828] @ 3b66a4 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374219,15 +374219,15 @@ │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r7, [pc, #3768] @ 3b66b8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrb r6, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r6 │ │ │ │ beq 3b5990 │ │ │ │ and r3, r6, #24 │ │ │ │ @@ -374281,24 +374281,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #3544] @ 3b66cc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3524] @ 3b66d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b5b04 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ cmp r2, r3 │ │ │ │ bne 3b5990 │ │ │ │ @@ -374366,22 +374366,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3208] @ 3b66e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5990 │ │ │ │ ldr r3, [pc, #3156] @ 3b66bc │ │ │ │ orr r6, r6, #8 │ │ │ │ strb r6, [r0, #920] @ 0x398 │ │ │ │ strb r6, [r4, #1036] @ 0x40c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -374405,24 +374405,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr ip, [pc, #3072] @ 3b66e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3052] @ 3b66e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5990 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3b5990 │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ ldrb r3, [r4, #1177] @ 0x499 │ │ │ │ cmp r6, r3 │ │ │ │ bne 3b5990 │ │ │ │ @@ -374507,26 +374507,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2648] @ 3b66f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r3, [pc, #2632] @ 3b66f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5844 │ │ │ │ @@ -374544,22 +374544,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2524] @ 3b66fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5844 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5b0c │ │ │ │ ldr r3, [pc, #2436] @ 3b66c0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldrh r3, [r1] │ │ │ │ @@ -374578,24 +374578,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #2408] @ 3b6700 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3b6704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3b6050 │ │ │ │ ldrb r3, [r4, #1048] @ 0x418 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -374673,22 +374673,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 3b6710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5b64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5e40 │ │ │ │ ldr r3, [pc, #2008] @ 3b6714 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374706,22 +374706,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1904] @ 3b6718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5e40 │ │ │ │ ldr r2, [pc, #1888] @ 3b671c │ │ │ │ ldr r3, [pc, #1772] @ 3b66ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -374731,15 +374731,15 @@ │ │ │ │ bne 3b6430 │ │ │ │ ldr r1, [pc, #1856] @ 3b6720 │ │ │ │ ldr r0, [pc, #1856] @ 3b6724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #1836] @ 3b6728 │ │ │ │ ldr r3, [pc, #1708] @ 3b66ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -374748,15 +374748,15 @@ │ │ │ │ ldr r0, [pc, #1804] @ 3b672c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3b5fe8 │ │ │ │ ldr r0, [pc, #1792] @ 3b6730 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5844 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b6528 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5990 │ │ │ │ ldr r2, [pc, #1640] @ 3b66c0 │ │ │ │ @@ -374777,24 +374777,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #1664] @ 3b6734 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b6738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r3, [pc, #1628] @ 3b673c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5b28 │ │ │ │ @@ -374812,22 +374812,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 3b6740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5b28 │ │ │ │ add r0, r4, #1168 @ 0x490 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ strb r6, [r4, #1178] @ 0x49a │ │ │ │ add r0, r0, #11 │ │ │ │ bl 24a890 │ │ │ │ @@ -374853,24 +374853,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #1376] @ 3b6744 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5938 │ │ │ │ ldr r3, [pc, #1200] @ 3b66c0 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ b 3b6188 │ │ │ │ ldr r3, [pc, #1328] @ 3b674c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -374895,22 +374895,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3b6754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5de4 │ │ │ │ ldr r1, [pc, #1196] @ 3b6758 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b5e58 │ │ │ │ ldr r1, [pc, #1028] @ 3b66c4 │ │ │ │ @@ -374927,24 +374927,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1080] @ 3b675c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5e58 │ │ │ │ ldr r3, [pc, #1064] @ 3b6760 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b5e98 │ │ │ │ @@ -374961,22 +374961,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 3b6764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5e98 │ │ │ │ ldr r2, [pc, #944] @ 3b6768 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b5e7c │ │ │ │ @@ -374993,22 +374993,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3b676c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5e7c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #644] @ 3b66c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375026,51 +375026,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [pc, #728] @ 3b6770 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3b6774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5e40 │ │ │ │ ldr r1, [pc, #692] @ 3b6778 │ │ │ │ ldr r0, [pc, #692] @ 3b677c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r0, [pc, #672] @ 3b6780 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r1, [pc, #652] @ 3b6784 │ │ │ │ ldr r0, [pc, #652] @ 3b6788 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r8] │ │ │ │ b 3b5938 │ │ │ │ ldr r1, [pc, #632] @ 3b678c │ │ │ │ ldr r0, [pc, #632] @ 3b6790 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r3, [pc, #484] @ 3b6714 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b5f48 │ │ │ │ @@ -375093,155 +375093,155 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 3b6798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5974 │ │ │ │ ldr r0, [pc, #472] @ 3b679c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5b28 │ │ │ │ ldr r1, [pc, #456] @ 3b67a0 │ │ │ │ ldr r0, [pc, #456] @ 3b67a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b5914 │ │ │ │ ldr r0, [pc, #436] @ 3b67a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r5, #924] @ 0x39c │ │ │ │ b 3b5e98 │ │ │ │ ldr r0, [pc, #416] @ 3b67ac │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb fp, [r4, #1178] @ 0x49a │ │ │ │ b 3b5e7c │ │ │ │ ldr r0, [pc, #396] @ 3b67b0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5e40 │ │ │ │ ldr r1, [pc, #376] @ 3b67b4 │ │ │ │ ldr r0, [pc, #376] @ 3b67b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1044] @ 0x414 │ │ │ │ b 3b5e40 │ │ │ │ ldr r0, [pc, #356] @ 3b67bc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5de4 │ │ │ │ ldr r0, [pc, #340] @ 3b67c0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r6, [r4, #1177] @ 0x499 │ │ │ │ b 3b5e58 │ │ │ │ ldr r0, [pc, #320] @ 3b67c4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5974 │ │ │ │ ldr r0, [pc, #304] @ 3b67c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b5b64 │ │ │ │ - rsbseq ip, r7, r4, ror #24 │ │ │ │ + @ instruction: 0x0077cc94 │ │ │ │ addeq r5, pc, r0, asr r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r4, r4, r4, lsl #16 │ │ │ │ - rsbeq r4, r4, ip, lsl r8 │ │ │ │ + rsbeq r4, r4, r4, lsr r8 │ │ │ │ + rsbeq r4, r4, ip, asr #16 │ │ │ │ addeq r5, pc, r8, lsl r3 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00645d98 │ │ │ │ - strdeq r5, [r4], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r5, r4, r8, asr #27 │ │ │ │ + rsbeq r5, r4, ip, lsr #24 │ │ │ │ addeq r5, r1, r4, lsl sp │ │ │ │ addeq r5, pc, ip, ror r1 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbeq r5, r4, r0, lsr #22 │ │ │ │ - rsbeq r5, r4, ip, asr #20 │ │ │ │ - rsbeq r5, r4, ip, lsl #20 │ │ │ │ - rsbseq ip, r7, r4, asr #16 │ │ │ │ + rsbeq r5, r4, r0, asr fp │ │ │ │ + rsbeq r5, r4, ip, ror sl │ │ │ │ + rsbeq r5, r4, ip, lsr sl │ │ │ │ + rsbseq ip, r7, r4, ror r8 │ │ │ │ andeq r2, r0, r4, lsr #21 │ │ │ │ - rsbeq r5, r4, ip, lsl sl │ │ │ │ + rsbeq r5, r4, ip, asr #20 │ │ │ │ andeq r3, r0, ip, asr #31 │ │ │ │ - ldrdeq r5, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - ldrdeq r5, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r5, r4, r8, asr r7 │ │ │ │ + rsbeq r5, r4, r4, lsl #18 │ │ │ │ + rsbeq r5, r4, r0, lsl #22 │ │ │ │ + rsbeq r5, r4, r8, lsl #15 │ │ │ │ addeq r5, r1, r8, ror #16 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - rsbeq r5, r4, r4, asr #17 │ │ │ │ + strdeq r5, [r4], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r5, r4, r0, lsr #21 │ │ │ │ + ldrdeq r5, [r4], #-160 @ 0xffffff60 @ │ │ │ │ addeq r4, pc, r8, asr fp @ │ │ │ │ - rsbeq r5, r4, r0, asr r5 │ │ │ │ - rsbeq r5, r4, r0, ror r5 │ │ │ │ + rsbeq r5, r4, r0, lsl #11 │ │ │ │ + rsbeq r5, r4, r0, lsr #11 │ │ │ │ addeq r4, pc, r8, lsl fp @ │ │ │ │ - @ instruction: 0x00645598 │ │ │ │ - rsbeq r5, r4, r4, lsl r6 │ │ │ │ - @ instruction: 0x00645694 │ │ │ │ - rsbeq r5, r4, ip, lsr r4 │ │ │ │ + rsbeq r5, r4, r8, asr #11 │ │ │ │ + rsbeq r5, r4, r4, asr #12 │ │ │ │ + rsbeq r5, r4, r4, asr #13 │ │ │ │ + rsbeq r5, r4, ip, ror #8 │ │ │ │ andeq r2, r0, r0, lsr #10 │ │ │ │ - rsbeq r5, r4, ip, ror #19 │ │ │ │ - strheq r5, [r4], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r5, r4, ip, lsl #6 │ │ │ │ + rsbeq r5, r4, ip, lsl sl │ │ │ │ + rsbeq r5, r4, r4, ror #15 │ │ │ │ + rsbeq r5, r4, ip, lsr r3 │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ addeq r5, r1, r0, lsl #8 │ │ │ │ - rsbeq r5, r4, ip, lsr #14 │ │ │ │ + rsbeq r5, r4, ip, asr r7 │ │ │ │ andeq r4, r0, ip, asr #28 │ │ │ │ - strdeq r5, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r5, r4, ip, lsr #12 │ │ │ │ andeq r2, r0, ip, lsr #24 │ │ │ │ - ldrdeq r5, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r4, r0, lsl #8 │ │ │ │ @ instruction: 0x000041b4 │ │ │ │ - rsbeq r5, r4, r0, ror r4 │ │ │ │ - rsbeq r5, r4, r8, lsl #11 │ │ │ │ - rsbeq r5, r4, r8, asr r0 │ │ │ │ - rsbeq r5, r4, r8, asr #3 │ │ │ │ - rsbeq r5, r4, ip, lsl #1 │ │ │ │ - rsbeq r5, r4, r4, lsr #4 │ │ │ │ rsbeq r5, r4, r0, lsr #9 │ │ │ │ - rsbeq r5, r4, r8, asr r0 │ │ │ │ - rsbeq r5, r4, r4, lsr r2 │ │ │ │ - rsbeq r5, r4, ip, lsr r0 │ │ │ │ + strheq r5, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r5, r4, r8, lsl #1 │ │ │ │ + strdeq r5, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq r5, [r4], #-12 @ │ │ │ │ + rsbeq r5, r4, r4, asr r2 │ │ │ │ + ldrdeq r5, [r4], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r5, r4, r8, lsl #1 │ │ │ │ + rsbeq r5, r4, r4, ror #4 │ │ │ │ + rsbeq r5, r4, ip, rrx │ │ │ │ andeq r2, r0, r4, lsr r1 │ │ │ │ - rsbeq r5, r4, ip, lsl #10 │ │ │ │ - rsbeq r5, r4, ip, asr #11 │ │ │ │ - @ instruction: 0x00645290 │ │ │ │ - rsbeq r4, r4, r8, ror pc │ │ │ │ - strheq r5, [r4], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq r5, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r5, r4, r4, ror #8 │ │ │ │ - rsbeq r5, r4, r4, ror #7 │ │ │ │ - rsbeq r4, r4, r4, lsl pc │ │ │ │ - rsbeq r5, r4, r0, lsr #7 │ │ │ │ - strdeq r5, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r5, r4, ip, ror r4 │ │ │ │ - @ instruction: 0x00645194 │ │ │ │ + rsbeq r5, r4, ip, lsr r5 │ │ │ │ + strdeq r5, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r5, r4, r0, asr #5 │ │ │ │ + rsbeq r4, r4, r8, lsr #31 │ │ │ │ + rsbeq r5, r4, ip, ror #3 │ │ │ │ + rsbeq r5, r4, r0, lsl #6 │ │ │ │ + @ instruction: 0x00645494 │ │ │ │ + rsbeq r5, r4, r4, lsl r4 │ │ │ │ + rsbeq r4, r4, r4, asr #30 │ │ │ │ + ldrdeq r5, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r4, r4, lsr #6 │ │ │ │ + rsbeq r5, r4, ip, lsr #9 │ │ │ │ + rsbeq r5, r4, r4, asr #3 │ │ │ │ sub r1, r2, #4 │ │ │ │ orrs r1, r1, r3 │ │ │ │ mov r1, r0 │ │ │ │ beq 3b6818 │ │ │ │ sub r0, r2, #8 │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3b6804 │ │ │ │ @@ -375267,49 +375267,49 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b6868 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ @ instruction: 0x00814fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3b68d0 │ │ │ │ ldr r2, [pc, #76] @ 3b68d4 │ │ │ │ ldr r1, [pc, #76] @ 3b68d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbseq fp, r7, r4, lsl #28 │ │ │ │ - rsbeq r5, r4, ip, ror r4 │ │ │ │ - @ instruction: 0x00645490 │ │ │ │ + rsbseq fp, r7, r4, lsr lr │ │ │ │ + rsbeq r5, r4, ip, lsr #9 │ │ │ │ + rsbeq r5, r4, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ subs r8, r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ blt 3b6a24 │ │ │ │ @@ -375330,15 +375330,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3b693c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r3, r0, lsl #2 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 98d8c0 │ │ │ │ + bl 98d8f0 │ │ │ │ cmp r6, r4 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ bne 3b6938 │ │ │ │ add r2, r3, r7 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ bl 248d18 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -375348,15 +375348,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 707688 │ │ │ │ + bl 7076b8 │ │ │ │ cmp r6, #0 │ │ │ │ ble 3b6a14 │ │ │ │ add r4, r5, #1792 @ 0x700 │ │ │ │ lsl fp, r8, #16 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov sl, #1 │ │ │ │ @@ -375373,37 +375373,37 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r9, r9, #1 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e5a4 │ │ │ │ + bl 70e5d4 │ │ │ │ cmp r6, r9 │ │ │ │ bne 3b69b4 │ │ │ │ - bl 70ba30 │ │ │ │ + bl 70ba60 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ add r3, r3, r7 │ │ │ │ b 3b6930 │ │ │ │ - bl 70ba30 │ │ │ │ + bl 70ba60 │ │ │ │ ldr r2, [r5, #2144] @ 0x860 │ │ │ │ add r2, r2, r7 │ │ │ │ b 3b6960 │ │ │ │ ldr r3, [pc, #28] @ 3b6a48 │ │ │ │ ldr r1, [pc, #28] @ 3b6a4c │ │ │ │ ldr r0, [pc, #28] @ 3b6a50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b6a54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r0, ror #24 │ │ │ │ - ldrdeq r5, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - strdeq r5, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ + @ instruction: 0x0077bc90 │ │ │ │ + rsbeq r5, r4, r4, lsl #6 │ │ │ │ + rsbeq r5, r4, ip, lsr #6 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ and r2, r2, #252 @ 0xfc │ │ │ │ cmp r2, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ beq 3b6aec │ │ │ │ cmp r2, #12 │ │ │ │ beq 3b6aa0 │ │ │ │ @@ -375433,15 +375433,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ ldr r0, [r2, #4] │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r0, r0, r3, lsl #2 │ │ │ │ - b 98d944 │ │ │ │ + b 98d974 │ │ │ │ str r3, [r0, #1788] @ 0x6fc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -375483,17 +375483,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6bb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3b6bbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsheq fp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r5, r4, ip, ror #2 │ │ │ │ - strheq r5, [r4], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq fp, r7, r8, lsr #22 │ │ │ │ + @ instruction: 0x0064519c │ │ │ │ + rsbeq r5, r4, r4, ror #3 │ │ │ │ muleq r0, fp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #256] @ 3b6cdc │ │ │ │ @@ -375512,15 +375512,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8acf90 │ │ │ │ + bl 8acfc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b6c44 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b6c88 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b6c18 │ │ │ │ @@ -375533,20 +375533,20 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 3b6cec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #120] @ 3b6cf0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ b 3b6c9c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad35c │ │ │ │ + bl 8ad38c │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r3, [r9] │ │ │ │ ldr r2, [pc, #80] @ 3b6cf4 │ │ │ │ ldr r3, [pc, #56] @ 3b6ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -375560,17 +375560,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, pc, r8, lsr pc @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r5, r4, ip, lsl r1 │ │ │ │ - rsbseq fp, r7, ip, lsr #20 │ │ │ │ - rsbeq r5, r4, r0, lsr #1 │ │ │ │ + rsbeq r5, r4, ip, asr #2 │ │ │ │ + rsbseq fp, r7, ip, asr sl │ │ │ │ + ldrdeq r5, [r4], #-0 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ addeq r3, pc, r0, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3b6de4 │ │ │ │ @@ -375580,25 +375580,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3b6de8 │ │ │ │ ldr r1, [pc, #196] @ 3b6dec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3b6df0 │ │ │ │ ldr r1, [pc, #176] @ 3b6df4 │ │ │ │ add r5, r5, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #144] @ 3b6df8 │ │ │ │ ldr r2, [pc, #144] @ 3b6dfc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #140] @ 3b6e00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -375609,40 +375609,40 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ 3b6e0c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r7, r0, lsl #19 │ │ │ │ - rsbeq r1, r2, r0, lsr #21 │ │ │ │ - rsbeq pc, fp, r0, asr r0 @ │ │ │ │ - @ instruction: 0x0062e290 │ │ │ │ - strheq r7, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq fp, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq r1, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq pc, fp, r0, lsl #1 │ │ │ │ + rsbeq lr, r2, r0, asr #5 │ │ │ │ + rsbeq r7, r2, r8, ror #13 │ │ │ │ andeq r1, r0, ip, lsr r4 │ │ │ │ andeq r0, r0, r0, asr sl │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ @ instruction: 0x11101af4 │ │ │ │ muleq r0, r0, ip │ │ │ │ - ldrdeq r4, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r5, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #2172] @ 0x87c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b6e64 │ │ │ │ @@ -375650,22 +375650,22 @@ │ │ │ │ bne 3b6e44 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #28] @ 3b6e68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 24b948 │ │ │ │ - rsbeq r4, r4, r8, ror pc │ │ │ │ + rsbeq r4, r4, r8, lsr #31 │ │ │ │ ldr r0, [r0, #2168] @ 0x878 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b6e90 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -375680,17 +375680,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b6ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #580 @ 0x244 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r4, ror #15 │ │ │ │ - rsbeq r4, r4, ip, asr lr │ │ │ │ - rsbeq r4, r4, r0, lsr pc │ │ │ │ + rsbseq fp, r7, r4, lsl r8 │ │ │ │ + rsbeq r4, r4, ip, lsl #29 │ │ │ │ + rsbeq r4, r4, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3b6f88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -375698,50 +375698,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 3b6f8c │ │ │ │ ldr r1, [pc, #144] @ 3b6f90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3b6f94 │ │ │ │ ldr r1, [pc, #124] @ 3b6f98 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #92] @ 3b6f9c │ │ │ │ ldr r1, [pc, #92] @ 3b6fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #68] @ 3b6fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq fp, r7, r8, lsr #15 │ │ │ │ - rsbeq r1, r2, r8, asr #17 │ │ │ │ - rsbeq lr, fp, r8, ror lr │ │ │ │ - strheq lr, [r2], #-8 @ │ │ │ │ - rsbeq r7, r2, r0, ror #9 │ │ │ │ + ldrsbeq fp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + strdeq r1, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, fp, r8, lsr #29 │ │ │ │ + rsbeq lr, r2, r8, ror #1 │ │ │ │ + rsbeq r7, r2, r0, lsl r5 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ @ instruction: 0x008d74bc │ │ │ │ addeq r4, r1, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375752,51 +375752,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3b7068 │ │ │ │ ldr r1, [pc, #148] @ 3b706c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #128] @ 3b7070 │ │ │ │ ldr r1, [pc, #128] @ 3b7074 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #96] @ 3b7078 │ │ │ │ ldr r3, [pc, #96] @ 3b707c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #68] @ 3b7080 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsbeq fp, [r7], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq r1, [r2], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq lr, fp, r0, lsr #27 │ │ │ │ - rsbeq sp, r2, r0, ror #31 │ │ │ │ - rsbeq r7, r2, r8, lsl #8 │ │ │ │ + rsbseq fp, r7, r0, lsl #14 │ │ │ │ + rsbeq r1, r2, r0, lsr #16 │ │ │ │ + ldrdeq lr, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r2, r0, lsl r0 │ │ │ │ + rsbeq r7, r2, r8, lsr r4 │ │ │ │ addeq r7, sp, r8, ror #7 │ │ │ │ andeq r1, r0, r4, lsr r8 │ │ │ │ addeq r4, r1, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375816,15 +375816,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r9, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r5, r4, r4, lsl #1 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ lsl r5, r5, #2 │ │ │ │ ldr r3, [r3, r5] │ │ │ │ @@ -375837,15 +375837,15 @@ │ │ │ │ ldr r2, [sl, r2] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, sp, #12 │ │ │ │ ldr r3, [r2] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 745d14 │ │ │ │ + bl 745d44 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 3b71b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b71a8 │ │ │ │ ldr r3, [r6, #2156] @ 0x86c │ │ │ │ add r3, r3, r5 │ │ │ │ @@ -375866,46 +375866,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 745d48 │ │ │ │ + bl 745d78 │ │ │ │ b 3b7150 │ │ │ │ ldr ip, [pc, #96] @ 3b721c │ │ │ │ ldr r1, [pc, #96] @ 3b7220 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #192 @ 0xc0 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b7164 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #60] @ 3b7224 │ │ │ │ ldr r0, [pc, #60] @ 3b7228 │ │ │ │ ldr r2, [pc, #60] @ 3b722c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #164 @ 0xa4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq r3, pc, r4, ror sl @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsbeq fp, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, r2, r4, lsr #6 │ │ │ │ - rsbeq sp, r2, r0, lsl #30 │ │ │ │ + rsbseq fp, r7, ip, lsl #12 │ │ │ │ + rsbeq r7, r2, r4, asr r3 │ │ │ │ + rsbeq sp, r2, r0, lsr pc │ │ │ │ addeq r3, pc, r8, lsl #20 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ addeq r3, pc, r8, lsr #19 │ │ │ │ - rsbeq r4, r4, r4, ror ip │ │ │ │ - rsbeq r4, r4, ip, asr #22 │ │ │ │ - rsbeq r4, r4, r0, lsr #22 │ │ │ │ - rsbeq r4, r4, r0, lsr #24 │ │ │ │ + rsbeq r4, r4, r4, lsr #25 │ │ │ │ + rsbeq r4, r4, ip, ror fp │ │ │ │ + rsbeq r4, r4, r0, asr fp │ │ │ │ + rsbeq r4, r4, r0, asr ip │ │ │ │ andeq r0, r0, pc, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #200] @ 3b7310 │ │ │ │ mov r6, r2 │ │ │ │ @@ -375916,15 +375916,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r0, #2152] @ 0x868 │ │ │ │ cmp r6, r3 │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls 3b72f0 │ │ │ │ mov r5, r0 │ │ │ │ b 3b72a0 │ │ │ │ @@ -375938,15 +375938,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ bl 439e10 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7294 │ │ │ │ add r0, r4, r4, lsl #1 │ │ │ │ add r0, r8, r0, lsl #2 │ │ │ │ - bl 98db60 │ │ │ │ + bl 98db90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7294 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 439d98 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -375955,17 +375955,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq fp, r7, ip, lsr r4 │ │ │ │ - rsbeq r4, r4, r8, lsr #21 │ │ │ │ - rsbeq r4, r4, r8, ror #23 │ │ │ │ + rsbseq fp, r7, ip, ror #8 │ │ │ │ + ldrdeq r4, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, r4, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #204] @ 3b7400 │ │ │ │ ldr r6, [r0] │ │ │ │ ldr r2, [pc, #200] @ 3b7404 │ │ │ │ @@ -375975,24 +375975,24 @@ │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r1, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ sub r5, r5, r2 │ │ │ │ add r0, r0, r5 │ │ │ │ - bl 98db60 │ │ │ │ + bl 98db90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b73a4 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r4, #1788] @ 0x6fc │ │ │ │ bne 3b73c4 │ │ │ │ @@ -376015,17 +376015,17 @@ │ │ │ │ add r1, r1, r1, lsl #16 │ │ │ │ lsl r1, r1, #1 │ │ │ │ add r1, r1, r5, asr #2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43a0cc │ │ │ │ - rsbseq fp, r7, r4, asr r3 │ │ │ │ - rsbeq r4, r4, r0, asr #19 │ │ │ │ - rsbeq r4, r4, r4, lsl #22 │ │ │ │ + rsbseq fp, r7, r4, lsl #7 │ │ │ │ + strdeq r4, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, r4, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #244] @ 3b7518 │ │ │ │ ldr r7, [pc, #244] @ 3b751c │ │ │ │ mov r5, r1 │ │ │ │ @@ -376034,15 +376034,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #204] @ 3b7524 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r4, [r0, #2156] @ 0x86c │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -376055,15 +376055,15 @@ │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b7500 │ │ │ │ ldr r3, [pc, #144] @ 3b7528 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745d60 │ │ │ │ + bl 745d90 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b74d4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376072,35 +376072,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #80] @ 3b752c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9996c8 │ │ │ │ + b 9996f8 │ │ │ │ ldr r0, [pc, #64] @ 3b7530 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9996c8 │ │ │ │ + b 9996f8 │ │ │ │ ldr r0, [pc, #44] @ 3b7534 │ │ │ │ ldr r2, [pc, #44] @ 3b7538 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #236 @ 0xec │ │ │ │ mov r1, r7 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r8, ror #4 │ │ │ │ - ldrdeq r4, [r4], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq r4, r4, r8, lsl sl │ │ │ │ + @ instruction: 0x0077b298 │ │ │ │ + rsbeq r4, r4, r4, lsl #18 │ │ │ │ + rsbeq r4, r4, r8, asr #20 │ │ │ │ addeq r3, pc, r0, asr #13 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbeq r4, r4, r0, asr #19 │ │ │ │ - rsbeq r4, r4, r4, ror r9 │ │ │ │ - rsbeq r4, r4, r4, lsl #19 │ │ │ │ + strdeq r4, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r4, r4, r4, lsr #19 │ │ │ │ + strheq r4, [r4], #-148 @ 0xffffff6c @ │ │ │ │ andeq r0, r0, sp, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #248] @ 3b764c │ │ │ │ ldr r2, [pc, #248] @ 3b7650 │ │ │ │ @@ -376109,15 +376109,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #212] @ 3b7658 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #1664] @ 0x680 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b762c │ │ │ │ mov r7, r0 │ │ │ │ bl 43b438 │ │ │ │ @@ -376133,15 +376133,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r1, [pc, #148] @ 3b765c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b75e4 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2] │ │ │ │ - bl 745d20 │ │ │ │ + bl 745d50 │ │ │ │ ldr r3, [r4, #2156] @ 0x86c │ │ │ │ str r8, [r3, r5] │ │ │ │ ldr r2, [r4, #1792] @ 0x700 │ │ │ │ ldr r3, [r4, #2144] @ 0x860 │ │ │ │ add r9, r9, #1 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ add r5, r5, #12 │ │ │ │ @@ -376162,17 +376162,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq fp, r7, r8, lsr r1 │ │ │ │ - rsbeq sp, r2, ip, ror #20 │ │ │ │ - @ instruction: 0x00626e94 │ │ │ │ + rsbseq fp, r7, r8, ror #2 │ │ │ │ + @ instruction: 0x0062da9c │ │ │ │ + rsbeq r6, r2, r4, asr #29 │ │ │ │ umulleq r3, pc, r4, r5 @ │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -376187,15 +376187,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r5, r5, lsl #1 │ │ │ │ lsl r9, r4, #2 │ │ │ │ ldr r8, [pc, #244] @ 3b77b8 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [r0, #1792] @ 0x700 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ ldr r2, [r0, #2156] @ 0x86c │ │ │ │ @@ -376215,25 +376215,25 @@ │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r8] │ │ │ │ ldm r6, {r2, r3} │ │ │ │ - bl 745d24 │ │ │ │ + bl 745d54 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b775c │ │ │ │ ldr r0, [r8] │ │ │ │ - bl 745d48 │ │ │ │ + bl 745d78 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r8] │ │ │ │ add r1, r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ - bl 745d58 │ │ │ │ + bl 745d88 │ │ │ │ cmp r0, #0 │ │ │ │ movge r3, #1 │ │ │ │ movge r0, r5 │ │ │ │ strbge r3, [r4, #8] │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -376241,30 +376241,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3b77c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ mvn r0, #21 │ │ │ │ b 3b775c │ │ │ │ ldr r0, [pc, #40] @ 3b77c4 │ │ │ │ add r3, fp, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, sl │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, ip │ │ │ │ - rsbeq r4, r4, r8, ror r6 │ │ │ │ - strheq r4, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq fp, r7, ip, lsr r0 │ │ │ │ + rsbeq r4, r4, r8, lsr #13 │ │ │ │ + rsbeq r4, r4, r8, ror #15 │ │ │ │ addeq r3, pc, r4, asr r4 @ │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbeq r4, r4, r0, ror #13 │ │ │ │ - rsbeq r4, r4, r0, lsr #14 │ │ │ │ + rsbeq r4, r4, r0, lsl r7 │ │ │ │ + rsbeq r4, r4, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #376] @ 3b7958 │ │ │ │ ldr r2, [pc, #376] @ 3b795c │ │ │ │ ldr r1, [pc, #376] @ 3b7960 │ │ │ │ @@ -376272,20 +376272,20 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #2176 @ 0x880 │ │ │ │ bl 57336c │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70ed44 │ │ │ │ + bl 70ed74 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b786c │ │ │ │ ldr r3, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b78f4 │ │ │ │ ldr r1, [pc, #300] @ 3b7964 │ │ │ │ ldr r4, [r5, #1968] @ 0x7b0 │ │ │ │ @@ -376294,15 +376294,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #284] @ 3b7968 │ │ │ │ ldr r1, [pc, #284] @ 3b796c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 58e41c │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b7880 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376333,45 +376333,45 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43a010 │ │ │ │ ldr r0, [r5, #2156] @ 0x86c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 248d18 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70dc28 │ │ │ │ + bl 70dc58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 7082e4 │ │ │ │ + bl 708314 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a53c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b7938 │ │ │ │ ldr r0, [r5, #1968] @ 0x7b0 │ │ │ │ - bl 70db0c │ │ │ │ + bl 70db3c │ │ │ │ bl 24978c │ │ │ │ b 3b7830 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 2490b4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3b7970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 3b7928 │ │ │ │ - rsbseq sl, r7, ip, lsr #29 │ │ │ │ - rsbeq r4, r4, ip, lsl r5 │ │ │ │ - rsbeq r4, r4, r0, ror #12 │ │ │ │ - rsbseq sl, r7, r8, asr lr │ │ │ │ - rsbeq r0, r2, r8, ror pc │ │ │ │ - rsbeq lr, fp, ip, lsr #10 │ │ │ │ - rsbeq r4, r4, r0, lsl #11 │ │ │ │ + ldrsbeq sl, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r4, ip, asr #10 │ │ │ │ + @ instruction: 0x00644690 │ │ │ │ + rsbseq sl, r7, r8, lsl #29 │ │ │ │ + rsbeq r0, r2, r8, lsr #31 │ │ │ │ + rsbeq lr, fp, ip, asr r5 │ │ │ │ + strheq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #1392] @ 3b7efc │ │ │ │ mov r4, r2 │ │ │ │ mov r2, r3 │ │ │ │ @@ -376411,15 +376411,15 @@ │ │ │ │ bcs 3b7c14 │ │ │ │ add r2, r7, #1 │ │ │ │ str r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ add r9, r7, r7, lsl #1 │ │ │ │ add r0, r0, r9, lsl #2 │ │ │ │ mov r1, fp │ │ │ │ - bl 98d8a0 │ │ │ │ + bl 98d8d0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 248e14 │ │ │ │ ldr r3, [r5, #1792] @ 0x700 │ │ │ │ lsl r9, r9, #2 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -376476,15 +376476,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #1004] @ 3b7f1c │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #992] @ 3b7f20 │ │ │ │ ldr r3, [pc, #956] @ 3b7f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376507,15 +376507,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #12 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 70e374 │ │ │ │ + bl 70e3a4 │ │ │ │ b 3b7a60 │ │ │ │ ldr r2, [pc, #868] @ 3b7f24 │ │ │ │ ldr r3, [pc, #828] @ 3b7f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -376531,26 +376531,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #196] @ 0xc4 │ │ │ │ str ip, [sp, #192] @ 0xc0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 998a60 │ │ │ │ + b 998a90 │ │ │ │ ldr r1, [pc, #792] @ 3b7f34 │ │ │ │ ldr r3, [pc, #792] @ 3b7f38 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #784] @ 3b7f3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #780] @ 3b7f40 │ │ │ │ add r3, r3, #320 @ 0x140 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #764] @ 3b7f44 │ │ │ │ ldr r3, [pc, #692] @ 3b7f00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -376571,15 +376571,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #688] @ 3b7f50 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #680] @ 3b7f54 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r0, fp │ │ │ │ bl 24978c │ │ │ │ b 3b7a60 │ │ │ │ ldr r3, [pc, #656] @ 3b7f58 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb fp, [r3] │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ @@ -376597,15 +376597,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 3b7f64 │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ and fp, r3, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ cmp fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 3b7d94 │ │ │ │ bl 43a0a0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -376614,30 +376614,30 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 3b7084 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b7ea0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3b7a54 │ │ │ │ ldr r3, [pc, #508] @ 3b7f68 │ │ │ │ ldr r2, [pc, #508] @ 3b7f6c │ │ │ │ ldr r1, [pc, #508] @ 3b7f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 98d934 │ │ │ │ + bl 98d964 │ │ │ │ ldr fp, [r5, #2156] @ 0x86c │ │ │ │ ldr r8, [fp, r9] │ │ │ │ cmp r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3b7ed8 │ │ │ │ ldr r3, [pc, #444] @ 3b7f74 │ │ │ │ ldr r2, [pc, #444] @ 3b7f78 │ │ │ │ @@ -376645,23 +376645,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [pc, #412] @ 3b7f80 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [fp, r9] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, r9 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ b 3b7a54 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 24a9bc <__fstat64_time64@plt> │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b7e5c │ │ │ │ mov r2, #2 │ │ │ │ @@ -376674,15 +376674,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 707be8 │ │ │ │ + bl 707c18 │ │ │ │ cmp r0, #0 │ │ │ │ strne r6, [r5, #1968] @ 0x7b0 │ │ │ │ b 3b7a60 │ │ │ │ bl 249360 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #288] @ 3b7f88 │ │ │ │ ldr r3, [pc, #288] @ 3b7f8c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376691,15 +376691,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #276] @ 3b7f94 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 998b04 │ │ │ │ + bl 998b34 │ │ │ │ mov r0, fp │ │ │ │ bl 24978c │ │ │ │ b 3b7a60 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r7 │ │ │ │ bl 439e10 │ │ │ │ subs r2, r0, #0 │ │ │ │ @@ -376707,15 +376707,15 @@ │ │ │ │ ldr r3, [pc, #220] @ 3b7f98 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r3, r3, r9 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 745d58 │ │ │ │ + bl 745d88 │ │ │ │ b 3b7a54 │ │ │ │ ldr r3, [pc, #188] @ 3b7f9c │ │ │ │ ldr r1, [pc, #188] @ 3b7fa0 │ │ │ │ ldr r0, [pc, #188] @ 3b7fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -376723,52 +376723,52 @@ │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq r3, pc, r0, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, pc, r4, asr r1 @ │ │ │ │ addeq r3, pc, ip, lsr #1 │ │ │ │ addeq r3, pc, r0, asr r0 @ │ │ │ │ - rsbeq r4, r4, r4, ror #7 │ │ │ │ - rsbseq sl, r7, r8, ror fp │ │ │ │ - rsbeq r4, r4, r0, ror #3 │ │ │ │ + rsbeq r4, r4, r4, lsl r4 │ │ │ │ + rsbseq sl, r7, r8, lsr #23 │ │ │ │ + rsbeq r4, r4, r0, lsl r2 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ ldrdeq r2, [pc], r4 │ │ │ │ addeq r2, pc, r4, asr pc @ │ │ │ │ - rsbseq sl, r7, r8, lsr #21 │ │ │ │ - ldrdeq r4, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq r4, r4, ip, lsl r1 │ │ │ │ - rsbeq r4, r4, r0, ror r3 │ │ │ │ - rsbseq sl, r7, r8, ror #20 │ │ │ │ - ldrdeq r4, [r4], #-4 @ │ │ │ │ + ldrsbeq sl, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r4, r4, r4, lsl #8 │ │ │ │ + rsbeq r4, r4, ip, asr #2 │ │ │ │ + rsbeq r4, r4, r0, lsr #7 │ │ │ │ + @ instruction: 0x0077aa98 │ │ │ │ + rsbeq r4, r4, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl r2 │ │ │ │ addeq r2, pc, ip, asr #29 │ │ │ │ - rsbeq r4, r4, r4, lsl #5 │ │ │ │ - ldrsheq sl, [r7], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r4, r4, r0, rrx │ │ │ │ + strheq r4, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq sl, r7, r4, lsr #20 │ │ │ │ + @ instruction: 0x00644090 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ andeq r3, r0, r4, asr r7 │ │ │ │ - rsbseq sl, r7, r0, lsr #19 │ │ │ │ - ldrdeq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - strdeq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq sl, r7, r0, lsr #18 │ │ │ │ - rsbeq sp, r2, r8, asr r2 │ │ │ │ - rsbeq r6, r2, r0, lsl #13 │ │ │ │ - ldrsbeq sl, [r7], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sp, r2, ip, lsl #4 │ │ │ │ - rsbeq r6, r2, r4, lsr r6 │ │ │ │ + ldrsbeq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r2, r0, lsl #6 │ │ │ │ + rsbeq r6, r2, r4, lsr #14 │ │ │ │ + rsbseq sl, r7, r0, asr r9 │ │ │ │ + rsbeq sp, r2, r8, lsl #5 │ │ │ │ + strheq r6, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq sl, r7, r4, lsl #18 │ │ │ │ + rsbeq sp, r2, ip, lsr r2 │ │ │ │ + rsbeq r6, r2, r4, ror #12 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ - rsbeq r4, r4, r0, asr r1 │ │ │ │ - ldrdeq r4, [r4], #-12 @ │ │ │ │ - rsbseq sl, r7, ip, lsl r8 │ │ │ │ - rsbeq r3, r4, ip, lsl #29 │ │ │ │ + rsbeq r4, r4, r0, lsl #3 │ │ │ │ + rsbeq r4, r4, ip, lsl #2 │ │ │ │ + rsbseq sl, r7, ip, asr #16 │ │ │ │ + strheq r3, [r4], #-236 @ 0xffffff14 @ │ │ │ │ andeq r0, r0, r9, ror #3 │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ - rsbseq sl, r7, ip, lsr #15 │ │ │ │ - rsbeq r3, r4, r4, lsr #28 │ │ │ │ - rsbeq r3, r4, r4, lsr #30 │ │ │ │ + ldrsbeq sl, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r3, r4, r4, asr lr │ │ │ │ + rsbeq r3, r4, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #268] @ 3b80d0 │ │ │ │ ldr r3, [pc, #268] @ 3b80d4 │ │ │ │ @@ -376811,44 +376811,44 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ ldrd r8, [r7] │ │ │ │ add r0, r0, #8 │ │ │ │ str r6, [r5, #2168] @ 0x878 │ │ │ │ - bl 8ad35c │ │ │ │ + bl 8ad38c │ │ │ │ add r1, sp, #8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 3b7974 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b801c │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ b 3b801c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3b80dc │ │ │ │ ldr r1, [pc, #40] @ 3b80e0 │ │ │ │ ldr r0, [pc, #40] @ 3b80e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3b80e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r0, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r2, [pc], r0 │ │ │ │ - ldrsbeq sl, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r3, r4, ip, asr #24 │ │ │ │ - rsbeq r3, r4, ip, lsl #30 │ │ │ │ + rsbseq sl, r7, r8, lsl #12 │ │ │ │ + rsbeq r3, r4, ip, ror ip │ │ │ │ + rsbeq r3, r4, ip, lsr pc │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ bne 3b8110 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -376866,15 +376866,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8180 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -376887,17 +376887,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq sl, r7, r4, ror #10 │ │ │ │ - @ instruction: 0x0062ce98 │ │ │ │ - rsbeq r6, r2, r0, asr #5 │ │ │ │ + @ instruction: 0x0077a594 │ │ │ │ + rsbeq ip, r2, r8, asr #29 │ │ │ │ + strdeq r6, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #1492] @ 3b8798 │ │ │ │ ldr ip, [pc, #1492] @ 3b879c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -376924,15 +376924,15 @@ │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r0, #1744] @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3b8258 │ │ │ │ tst r3, #2 │ │ │ │ @@ -376950,15 +376950,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 43ff18 │ │ │ │ ldr r6, [r4, #1748] @ 0x6d4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -376982,15 +376982,15 @@ │ │ │ │ add r6, r4, #2176 @ 0x880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1192] @ 3b87c8 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 5732e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b8434 │ │ │ │ ldr r5, [pc, #1168] @ 3b87cc │ │ │ │ ldr r6, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -376999,34 +376999,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1152] @ 3b87d0 │ │ │ │ ldr r1, [pc, #1152] @ 3b87d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r5, #152 @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 58e3b0 │ │ │ │ ldr r2, [pc, #1116] @ 3b87d8 │ │ │ │ ldr r1, [pc, #1116] @ 3b87dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ mov r2, #12 │ │ │ │ bl 43ff18 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #1064] @ 3b87e0 │ │ │ │ ldr r3, [pc, #992] @ 3b879c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377051,23 +377051,23 @@ │ │ │ │ ldr ip, [pc, #968] @ 3b87e4 │ │ │ │ ldr r2, [pc, #968] @ 3b87e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #404 @ 0x194 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3b83b0 │ │ │ │ add r7, r4, #1744 @ 0x6d0 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8ad6d4 │ │ │ │ + bl 8ad704 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8774 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6b08 │ │ │ │ add r8, sp, #28 │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -377091,15 +377091,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #648 @ 0x288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3b8600 │ │ │ │ ldr r3, [r4, #2172] @ 0x87c │ │ │ │ cmp r3, #1 │ │ │ │ bne 3b84f8 │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ @@ -377111,15 +377111,15 @@ │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r3, r4} │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ ldr r0, [r4, #2152] @ 0x868 │ │ │ │ mov r1, #12 │ │ │ │ bl 248bbc │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ tst r3, #2 │ │ │ │ str r0, [r4, #2156] @ 0x86c │ │ │ │ beq 3b82dc │ │ │ │ @@ -377131,27 +377131,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r4, #2152] @ 0x868 │ │ │ │ mov r3, r5 │ │ │ │ bl 43acec │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 3b872c │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r4, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ beq 3b82dc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 43b08c │ │ │ │ @@ -377165,18 +377165,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b6bc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b860c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3b84d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3b8434 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3b86cc │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ strcc r0, [r4, #1792] @ 0x700 │ │ │ │ @@ -377201,59 +377201,59 @@ │ │ │ │ bl 3b6bc0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b862c │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ b 3b84d4 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #368] @ 3b880c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #356] @ 3b8810 │ │ │ │ ldr r1, [pc, #356] @ 3b8814 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r2, [pc, #348] @ 3b8818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b84d4 │ │ │ │ ldr r3, [pc, #328] @ 3b881c │ │ │ │ ldr r2, [pc, #328] @ 3b8820 │ │ │ │ ldr r1, [pc, #328] @ 3b8824 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ ldr r2, [pc, #312] @ 3b8828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #24 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b84d4 │ │ │ │ ldr r3, [pc, #296] @ 3b882c │ │ │ │ ldr ip, [pc, #296] @ 3b8830 │ │ │ │ ldr r1, [pc, #296] @ 3b8834 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ mov r2, #884 @ 0x374 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b8434 │ │ │ │ ldr r1, [pc, #260] @ 3b8838 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 998420 │ │ │ │ + bl 998450 │ │ │ │ b 3b8434 │ │ │ │ ldr r3, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b84d4 │ │ │ │ ldr r3, [pc, #232] @ 3b883c │ │ │ │ ldr r1, [pc, #232] @ 3b8840 │ │ │ │ ldr r0, [pc, #232] @ 3b8844 │ │ │ │ @@ -377273,58 +377273,58 @@ │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ mov r2, #864 @ 0x360 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq r2, pc, r0, asr r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, pc, ip, lsr #18 │ │ │ │ andeq r3, r0, r4, ror sl │ │ │ │ - rsbseq sl, r7, r4, lsl #9 │ │ │ │ - strdeq r3, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r3, r4, r0, lsr ip │ │ │ │ + ldrheq sl, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r3, r4, r8, lsr #22 │ │ │ │ + rsbeq r3, r4, r0, ror #24 │ │ │ │ addeq r3, r1, ip, lsl #11 │ │ │ │ - strheq r3, [r4], #-220 @ 0xffffff24 @ │ │ │ │ - rsbseq sl, r7, ip, lsl #7 │ │ │ │ - rsbeq r3, r4, ip, lsl lr │ │ │ │ - rsbeq r3, r4, r0, lsl #20 │ │ │ │ + rsbeq r3, r4, ip, ror #27 │ │ │ │ + ldrheq sl, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r3, r4, ip, asr #28 │ │ │ │ + rsbeq r3, r4, r0, lsr sl │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ - rsbseq sl, r7, r4, asr r3 │ │ │ │ - rsbeq r0, r2, r4, ror r4 │ │ │ │ - rsbeq sp, fp, r4, lsr #20 │ │ │ │ - rsbeq ip, r2, r8, asr ip │ │ │ │ - rsbeq r6, r2, r0, lsl #1 │ │ │ │ + rsbseq sl, r7, r4, lsl #7 │ │ │ │ + rsbeq r0, r2, r4, lsr #9 │ │ │ │ + rsbeq sp, fp, r4, asr sl │ │ │ │ + rsbeq ip, r2, r8, lsl #25 │ │ │ │ + strheq r6, [r2], #-0 @ │ │ │ │ addeq r2, pc, ip, asr r7 @ │ │ │ │ - strdeq r3, [r4], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r4, r4, lsr #24 │ │ │ │ andeq r0, r0, fp, asr #6 │ │ │ │ - ldrsbeq sl, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r3, [r4], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r3, r4, r4, asr #16 │ │ │ │ + rsbseq sl, r7, r8, lsl #4 │ │ │ │ + rsbeq r3, r4, r8, ror #23 │ │ │ │ + rsbeq r3, r4, r4, ror r8 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ @ instruction: 0xffffe94c │ │ │ │ - rsbseq sl, r7, r4, asr #2 │ │ │ │ - rsbeq ip, r2, r4, lsl #21 │ │ │ │ - rsbeq r5, r2, ip, lsr #29 │ │ │ │ - rsbeq r3, r4, r8, lsr #19 │ │ │ │ - rsbseq r9, r7, r4, ror #31 │ │ │ │ - rsbeq r3, r4, r4, asr r6 │ │ │ │ + rsbseq sl, r7, r4, ror r1 │ │ │ │ + strheq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + ldrdeq r5, [r2], #-236 @ 0xffffff14 @ │ │ │ │ + ldrdeq r3, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq sl, r7, r4, lsl r0 │ │ │ │ + rsbeq r3, r4, r4, lsl #13 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ - ldrheq r9, [r7], #-244 @ 0xffffff0c @ │ │ │ │ - strheq r3, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r3, r4, r0, lsr #12 │ │ │ │ + rsbseq r9, r7, r4, ror #31 │ │ │ │ + rsbeq r3, r4, r8, ror #19 │ │ │ │ + rsbeq r3, r4, r0, asr r6 │ │ │ │ muleq r0, pc, r2 @ │ │ │ │ - rsbseq r9, r7, r4, lsl #31 │ │ │ │ - strheq r3, [r4], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r3, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r3, r4, r0, asr #19 │ │ │ │ - rsbseq r9, r7, r8, lsr pc │ │ │ │ - rsbeq r3, r4, ip, lsr #11 │ │ │ │ - rsbeq r3, r4, ip, asr #18 │ │ │ │ + ldrheq r9, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r3, r4, r8, ror #19 │ │ │ │ + rsbeq r3, r4, ip, lsr #12 │ │ │ │ + strdeq r3, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, r7, r8, ror #30 │ │ │ │ + ldrdeq r3, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r4, ip, ror r9 │ │ │ │ @ instruction: 0x000002ba │ │ │ │ - rsbseq r9, r7, r0, lsl pc │ │ │ │ - rsbeq r3, r4, r8, lsl #11 │ │ │ │ - strheq r3, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r9, r7, r0, asr #30 │ │ │ │ + strheq r3, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r3, r4, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 3b8908 │ │ │ │ ldr r6, [pc, #152] @ 3b890c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -377334,45 +377334,45 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b88c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3b81ac │ │ │ │ ldr ip, [pc, #68] @ 3b8914 │ │ │ │ ldr r2, [pc, #68] @ 3b8918 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #492 @ 0x1ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r7, r0, lsr #28 │ │ │ │ - rsbeq r3, r4, r8, lsl #9 │ │ │ │ - rsbeq r3, r4, ip, asr #11 │ │ │ │ - @ instruction: 0x00643894 │ │ │ │ + rsbseq r9, r7, r0, asr lr │ │ │ │ + strheq r3, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + strdeq r3, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r4, r4, asr #17 │ │ │ │ andeq r0, r0, fp, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #232] @ 3b8a1c │ │ │ │ ldr r6, [pc, #232] @ 3b8a20 │ │ │ │ @@ -377383,67 +377383,67 @@ │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b89dc │ │ │ │ bl 557be0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b8994 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3b81ac │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 7583c4 │ │ │ │ + bl 7583f4 │ │ │ │ ldr ip, [pc, #132] @ 3b8a28 │ │ │ │ ldr r2, [pc, #132] @ 3b8a2c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr ip, [pc, #76] @ 3b8a30 │ │ │ │ ldr r2, [pc, #76] @ 3b8a34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #520 @ 0x208 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbseq r9, r7, ip, asr sp │ │ │ │ - rsbeq r3, r4, r4, asr #7 │ │ │ │ - rsbeq r3, r4, r4, lsl #10 │ │ │ │ - rsbeq ip, r2, ip, asr #9 │ │ │ │ + rsbseq r9, r7, ip, lsl #27 │ │ │ │ + strdeq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r3, r4, r4, lsr r5 │ │ │ │ + strdeq ip, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, pc, lsl #8 │ │ │ │ - rsbeq r3, r4, r0, lsr #15 │ │ │ │ + ldrdeq r3, [r4], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 3b8b2c │ │ │ │ ldr r2, [pc, #220] @ 3b8b30 │ │ │ │ @@ -377451,15 +377451,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ bl 3b753c │ │ │ │ add r3, r5, #1792 @ 0x700 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r3, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -377477,15 +377477,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3b8b3c │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [r5, #2152] @ 0x868 │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 3b8a98 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -377498,19 +377498,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r9, r7, ip, lsr ip │ │ │ │ - rsbeq r3, r4, r4, lsr #5 │ │ │ │ - strdeq r3, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq ip, r2, ip, lsl #10 │ │ │ │ - rsbeq r5, r2, r4, lsr r9 │ │ │ │ + rsbseq r9, r7, ip, ror #24 │ │ │ │ + ldrdeq r3, [r4], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, r4, r4, lsr #8 │ │ │ │ + rsbeq ip, r2, ip, lsr r5 │ │ │ │ + rsbeq r5, r2, r4, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #588] @ 3b8da8 │ │ │ │ mov sl, r3 │ │ │ │ @@ -377528,15 +377528,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, fp, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [pc, #524] @ 3b8dbc │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43a0a0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ @@ -377584,15 +377584,15 @@ │ │ │ │ ldr r1, [pc, #348] @ 3b8dcc │ │ │ │ add fp, fp, #152 @ 0x98 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [r5, #1792] @ 0x700 │ │ │ │ ldr r3, [r5, #2144] @ 0x860 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ ble 3b8d6c │ │ │ │ @@ -377609,29 +377609,29 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ bl 3b7084 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8cb0 │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ subs r4, r4, #1 │ │ │ │ bmi 3b8c20 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ add r6, r4, r4, lsl #1 │ │ │ │ ldr r2, [r3, r6, lsl #2] │ │ │ │ add r3, r3, r6, lsl #2 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8d2c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r3, [pc, #180] @ 3b8dd0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 745d20 │ │ │ │ + bl 745d50 │ │ │ │ ldr r3, [r5, #2156] @ 0x86c │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ subs r4, r4, #1 │ │ │ │ bcs 3b8cf8 │ │ │ │ b 3b8c20 │ │ │ │ ldr r2, [pc, #148] @ 3b8dd4 │ │ │ │ ldr r3, [pc, #104] @ 3b8dac │ │ │ │ @@ -377654,37 +377654,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 43b25c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b8c20 │ │ │ │ ldr r0, [pc, #72] @ 3b8de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9996c8 │ │ │ │ + bl 9996f8 │ │ │ │ b 3b8cec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008f1fb4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r9, r7, ip, lsl fp │ │ │ │ - rsbeq r3, r4, r0, asr #5 │ │ │ │ - rsbeq r3, r4, ip, ror r1 │ │ │ │ + rsbseq r9, r7, ip, asr #22 │ │ │ │ + strdeq r3, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r3, r4, ip, lsr #3 │ │ │ │ addeq r1, pc, r8, ror #30 │ │ │ │ andeq r3, r0, r4, asr r7 │ │ │ │ addeq r1, pc, ip, ror #29 │ │ │ │ - rsbeq ip, r2, r4, ror #6 │ │ │ │ - rsbeq r5, r2, r8, lsl #15 │ │ │ │ + @ instruction: 0x0062c394 │ │ │ │ + strheq r5, [r2], #-120 @ 0xffffff88 @ │ │ │ │ andeq r1, r0, r4, asr #26 │ │ │ │ ldrdeq r1, [pc], r4 │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffe684 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ - rsbeq r3, r4, r8, lsl #8 │ │ │ │ + rsbeq r3, r4, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 3b8df8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754088 │ │ │ │ + b 7540b8 │ │ │ │ addeq r2, r1, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3b9334 │ │ │ │ @@ -377729,15 +377729,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 8ad35c │ │ │ │ + bl 8ad38c │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 3b9030 │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -377769,15 +377769,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 248e14 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 98d8a0 │ │ │ │ + bl 98d8d0 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3b9118 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8e70 │ │ │ │ @@ -377799,15 +377799,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 3b8ffc │ │ │ │ mov r0, r6 │ │ │ │ - bl 98d934 │ │ │ │ + bl 98d964 │ │ │ │ bl 24978c │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 3b8fdc │ │ │ │ ldr r2, [pc, #836] @ 3b9348 │ │ │ │ @@ -377882,15 +377882,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 3b8fa4 │ │ │ │ ldr r1, [pc, #572] @ 3b935c │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9ae398 │ │ │ │ + bl 9ae3c8 │ │ │ │ b 3b8f78 │ │ │ │ ldr r2, [pc, #548] @ 3b9360 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b8f40 │ │ │ │ ldr r2, [pc, #532] @ 3b9364 │ │ │ │ @@ -377908,23 +377908,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 3b936c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8f40 │ │ │ │ ldr r2, [pc, #424] @ 3b9370 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3b9050 │ │ │ │ @@ -377943,23 +377943,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 3b9374 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9050 │ │ │ │ ldr r3, [pc, #296] @ 3b9378 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3b90c8 │ │ │ │ ldr r3, [pc, #256] @ 3b9364 │ │ │ │ @@ -377974,42 +377974,42 @@ │ │ │ │ beq 3b92fc │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3b937c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b90c8 │ │ │ │ ldr r0, [pc, #184] @ 3b9380 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 3b8f40 │ │ │ │ ldr r0, [pc, #156] @ 3b9384 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9050 │ │ │ │ ldr r0, [pc, #132] @ 3b9388 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b90c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3b938c │ │ │ │ ldr r1, [pc, #112] @ 3b9390 │ │ │ │ ldr r0, [pc, #112] @ 3b9394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378019,32 +378019,32 @@ │ │ │ │ strdeq r1, [pc], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r1, pc, r8, ror #25 │ │ │ │ umulleq r1, pc, ip, ip @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r1, pc, r0, lsl fp @ │ │ │ │ @ instruction: 0x008f1abc │ │ │ │ - rsbseq r9, r7, r0, lsr r8 │ │ │ │ - strdeq r3, [r4], #-8 @ │ │ │ │ - ldrdeq r8, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r9, r7, r0, ror #16 │ │ │ │ + rsbeq r3, r4, r8, lsr #2 │ │ │ │ + rsbeq r8, sp, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r3, [r4], #-16 @ │ │ │ │ + rsbeq r3, r4, r0, ror #3 │ │ │ │ andeq r5, r0, r0, ror r4 │ │ │ │ - rsbeq r3, r4, ip, lsr #32 │ │ │ │ + rsbeq r3, r4, ip, asr r0 │ │ │ │ andeq r3, r0, r0, ror #9 │ │ │ │ - rsbeq r2, r4, r8, asr pc │ │ │ │ - strdeq r3, [r4], #-12 @ │ │ │ │ - rsbeq r3, r4, r4 │ │ │ │ - rsbeq r2, r4, ip, lsr pc │ │ │ │ - rsbseq r9, r7, r8, lsl #12 │ │ │ │ - ldrdeq r2, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r2, r4, r8, lsr #25 │ │ │ │ + rsbeq r2, r4, r8, lsl #31 │ │ │ │ + rsbeq r3, r4, ip, lsr #2 │ │ │ │ + rsbeq r3, r4, r4, lsr r0 │ │ │ │ + rsbeq r2, r4, ip, ror #30 │ │ │ │ + rsbseq r9, r7, r8, lsr r6 │ │ │ │ + rsbeq r2, r4, r0, lsl #30 │ │ │ │ + ldrdeq r2, [r4], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 3b9480 │ │ │ │ mov r8, r1 │ │ │ │ @@ -378061,30 +378061,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8acf90 │ │ │ │ + bl 8acfc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3b9418 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3b9428 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 3b93ec │ │ │ │ cmn r0, #4 │ │ │ │ beq 3b93ec │ │ │ │ mov r0, #1 │ │ │ │ bl 24ae48 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3b943c │ │ │ │ mov r0, r6 │ │ │ │ - bl 8ad35c │ │ │ │ + bl 8ad38c │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 3b9488 │ │ │ │ ldr r3, [pc, #60] @ 3b9484 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378112,41 +378112,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr ip, [pc, #96] @ 3b9530 │ │ │ │ ldr r1, [pc, #96] @ 3b9534 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r9, r7, r0, lsl #9 │ │ │ │ - rsbeq pc, r1, ip, lsl #6 │ │ │ │ - rsbeq ip, fp, r0, asr #17 │ │ │ │ + ldrheq r9, [r7], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, r1, ip, lsr r3 @ │ │ │ │ + strdeq ip, [fp], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ addeq r5, sp, r0, asr #4 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 3b955c │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378163,17 +378163,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3b9598 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r2, r4, r8, ror ip │ │ │ │ - rsbeq r2, r4, r4, ror #16 │ │ │ │ + rsbseq r9, r7, r0, ror #7 │ │ │ │ + rsbeq r2, r4, r8, lsr #25 │ │ │ │ + @ instruction: 0x00642894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 3b9750 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378185,15 +378185,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 3b972c │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 98db60 │ │ │ │ + bl 98db90 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3b9638 │ │ │ │ ldr r2, [pc, #352] @ 3b975c │ │ │ │ ldr r3, [pc, #340] @ 3b9754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -378214,29 +378214,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3b9698 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r2, [pc, #252] @ 3b9764 │ │ │ │ ldr r3, [pc, #232] @ 3b9754 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3b9728 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldr r3, [pc, #200] @ 3b9768 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b964c │ │ │ │ ldr r3, [pc, #184] @ 3b976c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -378251,27 +378251,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3b9774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b964c │ │ │ │ ldr r0, [pc, #92] @ 3b9778 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b964c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 3b977c │ │ │ │ ldr r1, [pc, #72] @ 3b9780 │ │ │ │ ldr r0, [pc, #72] @ 3b9784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378284,19 +378284,19 @@ │ │ │ │ addeq r1, pc, r8, asr #10 │ │ │ │ addeq r1, pc, r8, lsl r5 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r1, pc, ip, lsr #9 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, ip, lsr #26 │ │ │ │ - rsbeq r2, r4, r4, ror #26 │ │ │ │ - ldrsheq r9, [r7], #-16 @ │ │ │ │ - strheq r2, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r2, r4, r4, ror #25 │ │ │ │ + rsbeq r2, r4, ip, asr sp │ │ │ │ + @ instruction: 0x00642d94 │ │ │ │ + rsbseq r9, r7, r0, lsr #4 │ │ │ │ + rsbeq r2, r4, r8, ror #21 │ │ │ │ + rsbeq r2, r4, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 3b9bc4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 3b9bc8 │ │ │ │ @@ -378312,39 +378312,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 3b9bd4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #1000] @ 3b9bd8 │ │ │ │ ldr r1, [pc, #1000] @ 3b9bdc │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 3b9be0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 24a890 │ │ │ │ mov r0, fp │ │ │ │ - bl 8ad738 │ │ │ │ + bl 8ad768 │ │ │ │ cmp r0, r5 │ │ │ │ beq 3b9994 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3b9398 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -378390,27 +378390,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 3b9bf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b9950 │ │ │ │ ldr r3, [pc, #716] @ 3b9bf8 │ │ │ │ ldr ip, [pc, #716] @ 3b9bfc │ │ │ │ ldr r1, [pc, #716] @ 3b9c00 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 3b9c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ ldr r2, [pc, #688] @ 3b9c08 │ │ │ │ ldr r3, [pc, #624] @ 3b9bcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378428,53 +378428,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 3b9c10 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 3b9c14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b9950 │ │ │ │ ldr r3, [pc, #596] @ 3b9c18 │ │ │ │ ldr ip, [pc, #596] @ 3b9c1c │ │ │ │ ldr r1, [pc, #596] @ 3b9c20 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 3b9c24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 998a60 │ │ │ │ + bl 998a90 │ │ │ │ b 3b9950 │ │ │ │ ldr r2, [pc, #564] @ 3b9c28 │ │ │ │ ldr r1, [pc, #564] @ 3b9c2c │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 8adc84 │ │ │ │ + bl 8adcb4 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 3b9c30 │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 707be8 │ │ │ │ + bl 707c18 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 3390b0 │ │ │ │ b 3b9950 │ │ │ │ ldr r2, [pc, #460] @ 3b9c34 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -378494,27 +378494,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3b9c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9894 │ │ │ │ ldr r3, [pc, #328] @ 3b9c44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b98e0 │ │ │ │ ldr r3, [pc, #296] @ 3b9c38 │ │ │ │ @@ -378530,80 +378530,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3b9c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b98e0 │ │ │ │ ldr r0, [pc, #196] @ 3b9c4c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9894 │ │ │ │ ldr r0, [pc, #172] @ 3b9c50 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 3b98e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, lsl #3 │ │ │ │ + ldrheq r9, [r7], #-20 @ 0xffffffec @ │ │ │ │ addeq r1, pc, r4, ror #6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r2, r4, r8, lsl #26 │ │ │ │ - rsbeq r2, r4, r8, ror #25 │ │ │ │ - rsbeq pc, r2, ip, lsr #22 │ │ │ │ - rsbeq pc, r2, r0, asr #22 │ │ │ │ + rsbeq r2, r4, r8, lsr sp │ │ │ │ + rsbeq r2, r4, r8, lsl sp │ │ │ │ + rsbeq pc, r2, ip, asr fp @ │ │ │ │ + rsbeq pc, r2, r0, ror fp @ │ │ │ │ addeq r1, pc, r8, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r7, r4, lsr #32 │ │ │ │ - rsbeq r2, r4, r4, ror #27 │ │ │ │ - rsbeq r2, r4, r8, ror #17 │ │ │ │ + rsbseq r9, r7, r4, asr r0 │ │ │ │ + rsbeq r2, r4, r4, lsl lr │ │ │ │ + rsbeq r2, r4, r8, lsl r9 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - ldrsheq r8, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r2, r4, ip, lsr #25 │ │ │ │ - strheq r2, [r4], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r9, r7, r8, lsr #32 │ │ │ │ + ldrdeq r2, [r4], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r2, r4, r8, ror #17 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ @ instruction: 0x008f11bc │ │ │ │ - rsbeq r2, r4, r8, asr fp │ │ │ │ - rsbeq r2, r4, r0, asr r8 │ │ │ │ + rsbeq r2, r4, r8, lsl #23 │ │ │ │ + rsbeq r2, r4, r0, lsl #17 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r8, r7, ip, asr pc │ │ │ │ - rsbeq r2, r4, r0, asr ip │ │ │ │ - rsbeq r2, r4, r0, lsr #16 │ │ │ │ + rsbseq r8, r7, ip, lsl #31 │ │ │ │ + rsbeq r2, r4, r0, lsl #25 │ │ │ │ + rsbeq r2, r4, r0, asr r8 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - rsbeq r2, r4, r4, ror #25 │ │ │ │ + rsbeq r2, r4, r4, lsl sp │ │ │ │ andeq r3, r0, r4, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, r4, asr sl │ │ │ │ + rsbeq r2, r4, r4, lsl #21 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - rsbeq r2, r4, r4, ror #21 │ │ │ │ - rsbeq r2, r4, r4, lsl #20 │ │ │ │ - strdeq r2, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r2, r4, r4, lsl fp │ │ │ │ + rsbeq r2, r4, r4, lsr sl │ │ │ │ + rsbeq r2, r4, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 3ba0b4 │ │ │ │ ldr r1, [pc, #1096] @ 3ba0b8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -378673,22 +378673,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3ba0d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 3b9de8 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -378710,15 +378710,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ba074 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 98d944 │ │ │ │ + b 98d974 │ │ │ │ ldr r1, [pc, #696] @ 3ba0e0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3b9eb8 │ │ │ │ ldr r1, [pc, #660] @ 3ba0d0 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -378733,23 +378733,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 3ba0e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 3b9ffc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9cc8 │ │ │ │ b 3b9ec4 │ │ │ │ @@ -378774,23 +378774,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3ba0ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9cc8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3b9cc8 │ │ │ │ ldr r3, [pc, #408] @ 3ba0f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -378809,48 +378809,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba0f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9cc8 │ │ │ │ ldr r3, [pc, #292] @ 3ba0f8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9ec4 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 3ba0fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9e9c │ │ │ │ ldr r3, [pc, #252] @ 3ba100 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 3b9ea8 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 3ba104 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3b9da8 │ │ │ │ ldr r2, [pc, #204] @ 3ba108 │ │ │ │ ldr r3, [pc, #120] @ 3ba0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378859,15 +378859,15 @@ │ │ │ │ bne 3ba074 │ │ │ │ ldr r0, [pc, #172] @ 3ba10c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 3ba110 │ │ │ │ ldr r3, [pc, #52] @ 3ba0b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -378875,40 +378875,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ba074 │ │ │ │ ldr r0, [pc, #112] @ 3ba114 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq r0, pc, r8, lsr #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, pc, r8, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, pc, r4, asr #28 │ │ │ │ - rsbseq r8, r7, r4, lsr #23 │ │ │ │ + ldrsbeq r8, [r7], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, r8, lsl #20 │ │ │ │ + rsbeq r2, r4, r8, lsr sl │ │ │ │ addeq r0, pc, r4, lsr #26 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - @ instruction: 0x0064289c │ │ │ │ + rsbeq r2, r4, ip, asr #17 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - rsbeq r2, r4, r8, lsr #19 │ │ │ │ + ldrdeq r2, [r4], #-152 @ 0xffffff68 @ │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - rsbeq r2, r4, ip, ror r8 │ │ │ │ - rsbseq r8, r7, lr, ror #17 │ │ │ │ - rsbeq r2, r4, r4, lsl #15 │ │ │ │ - ldrsbeq r8, [r7], #-136 @ 0xffffff78 @ │ │ │ │ - ldrdeq r2, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r2, r4, ip, lsr #17 │ │ │ │ + rsbseq r8, r7, lr, lsl r9 │ │ │ │ + strheq r2, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r8, r7, r8, lsl #18 │ │ │ │ + rsbeq r2, r4, r4, lsl #16 │ │ │ │ ldrdeq r0, [pc], r8 │ │ │ │ - ldrdeq r2, [r4], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r4, ip, lsl #18 │ │ │ │ umulleq r0, pc, r4, sl @ │ │ │ │ - strdeq r2, [r4], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq r2, r4, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 3ba208 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -378916,41 +378916,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 3ba20c │ │ │ │ ldr r1, [pc, #200] @ 3ba210 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #180] @ 3ba214 │ │ │ │ ldr r1, [pc, #180] @ 3ba218 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #140] @ 3ba21c │ │ │ │ ldr r3, [pc, #140] @ 3ba220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3390b0 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 338fb0 │ │ │ │ mov r3, r4 │ │ │ │ @@ -378961,21 +378961,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq r8, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, r2, r4, ror #3 │ │ │ │ - strdeq pc, [r2], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r2, r4, r8, asr r3 │ │ │ │ - rsbeq r2, r4, r8, ror r3 │ │ │ │ + rsbseq r8, r7, r8, lsr #16 │ │ │ │ + rsbeq pc, r2, r4, lsl r2 @ │ │ │ │ + rsbeq pc, r2, r4, lsr #4 │ │ │ │ + rsbeq r2, r4, r8, lsl #7 │ │ │ │ + rsbeq r2, r4, r8, lsr #7 │ │ │ │ addeq r1, r1, r8, lsr #15 │ │ │ │ - @ instruction: 0x00641e9c │ │ │ │ + rsbeq r1, r4, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 3ba510 │ │ │ │ ldr r1, [pc, #724] @ 3ba514 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -379041,23 +379041,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 3ba534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 3ba4c4 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba288 │ │ │ │ b 3ba394 │ │ │ │ @@ -379082,23 +379082,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3ba53c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ba288 │ │ │ │ ldr r3, [pc, #292] @ 3ba540 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba394 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -379124,67 +379124,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ba548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ba288 │ │ │ │ ldr r0, [pc, #144] @ 3ba54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ba36c │ │ │ │ ldr r3, [pc, #132] @ 3ba550 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 3ba378 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 3ba554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ba288 │ │ │ │ ldr r0, [pc, #92] @ 3ba558 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ba288 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [pc], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008f08b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, pc, r0, lsl #17 │ │ │ │ - rsbseq r8, r7, r6, lsr #12 │ │ │ │ + rsbseq r8, r7, r6, asr r6 │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r4, r8, lsr #12 │ │ │ │ + rsbeq r2, r4, r8, asr r6 │ │ │ │ andeq r4, r0, r4, rrx │ │ │ │ - ldrdeq r2, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq r8, r7, r7, ror #9 │ │ │ │ + rsbeq r2, r4, r8, lsl #10 │ │ │ │ + rsbseq r8, r7, r7, lsl r5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq r2, r4, r8, asr r5 │ │ │ │ - rsbeq r2, r4, r4, lsl r5 │ │ │ │ - rsbseq r8, r7, r4, asr #8 │ │ │ │ - rsbeq r2, r4, r8, ror #10 │ │ │ │ - rsbeq r2, r4, r0, asr #8 │ │ │ │ + rsbeq r2, r4, r8, lsl #11 │ │ │ │ + rsbeq r2, r4, r4, asr #10 │ │ │ │ + rsbseq r8, r7, r4, ror r4 │ │ │ │ + @ instruction: 0x00642598 │ │ │ │ + rsbeq r2, r4, r0, ror r4 │ │ │ │ ldr r0, [pc, #4] @ 3ba568 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, r1, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3ba5f8 │ │ │ │ ldr r2, [pc, #116] @ 3ba5fc │ │ │ │ @@ -379192,40 +379192,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #84] @ 3ba604 │ │ │ │ ldr r1, [pc, #84] @ 3ba608 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3acaf8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43ff18 │ │ │ │ - rsbseq r8, r7, r8, asr r4 │ │ │ │ - rsbeq r2, r4, ip, lsl #10 │ │ │ │ - rsbeq r2, r4, r0, lsr #10 │ │ │ │ - rsbeq lr, r1, ip, lsl #4 │ │ │ │ - rsbeq fp, fp, r0, asr #15 │ │ │ │ + rsbseq r8, r7, r8, lsl #9 │ │ │ │ + rsbeq r2, r4, ip, lsr r5 │ │ │ │ + rsbeq r2, r4, r0, asr r5 │ │ │ │ + rsbeq lr, r1, ip, lsr r2 │ │ │ │ + strdeq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 3ba6ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379233,31 +379233,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3ba6f0 │ │ │ │ ldr r1, [pc, #184] @ 3ba6f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #164] @ 3ba6f8 │ │ │ │ ldr r1, [pc, #164] @ 3ba6fc │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #132] @ 3ba700 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [pc, #112] @ 3ba704 │ │ │ │ ldr r1, [pc, #112] @ 3ba708 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 3ba70c │ │ │ │ @@ -379274,26 +379274,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, r0, asr #7 │ │ │ │ - rsbeq lr, r1, ip, lsl #3 │ │ │ │ - rsbeq fp, fp, ip, lsr r7 │ │ │ │ - rsbeq sl, r2, r4, ror r9 │ │ │ │ - @ instruction: 0x00623d9c │ │ │ │ + ldrsheq r8, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + strheq lr, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, fp, ip, ror #14 │ │ │ │ + rsbeq sl, r2, r4, lsr #19 │ │ │ │ + rsbeq r3, r2, ip, asr #27 │ │ │ │ strdeq r4, [sp], ip │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ addeq r1, r1, r4, ror #5 │ │ │ │ ldr r0, [pc, #4] @ 3ba71c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ strdeq r1, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -379366,25 +379366,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #124] @ 3ba8e4 │ │ │ │ ldr r1, [pc, #124] @ 3ba8e8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #92] @ 3ba8ec │ │ │ │ ldr r1, [pc, #92] @ 3ba8f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ba8f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -379397,19 +379397,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, r8, ror #3 │ │ │ │ - rsbeq r5, r3, r0, asr #11 │ │ │ │ - ldrdeq r5, [r3], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, r1, r8, asr pc │ │ │ │ - rsbeq fp, fp, ip, lsl #10 │ │ │ │ + rsbseq r8, r7, r8, lsl r2 │ │ │ │ + strdeq r5, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r5, r3, r4, lsl #12 │ │ │ │ + rsbeq sp, r1, r8, lsl #31 │ │ │ │ + rsbeq fp, fp, ip, lsr r5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -379421,50 +379421,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3ba9b4 │ │ │ │ ldr r1, [pc, #140] @ 3ba9b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 74db80 │ │ │ │ + bl 74dbb0 │ │ │ │ ldr r2, [pc, #104] @ 3ba9bc │ │ │ │ ldr r1, [pc, #104] @ 3ba9c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #84] @ 3ba9c4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ba9c8 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9ae250 │ │ │ │ + bl 9ae280 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r8, r7, r8, lsl r1 │ │ │ │ - @ instruction: 0x0064219c │ │ │ │ - rsbeq r2, r4, r8, lsr #3 │ │ │ │ - strheq r5, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r7, r3, r4, asr #12 │ │ │ │ - rsbeq r2, r4, r4, ror r1 │ │ │ │ + rsbseq r8, r7, r8, asr #2 │ │ │ │ + rsbeq r2, r4, ip, asr #3 │ │ │ │ + ldrdeq r2, [r4], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, r3, r8, ror #9 │ │ │ │ + rsbeq r7, r3, r4, ror r6 │ │ │ │ + rsbeq r2, r4, r4, lsr #3 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 3bab6c │ │ │ │ mov r6, r1 │ │ │ │ @@ -379481,27 +379481,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 3bab7c │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #332] @ 3bab80 │ │ │ │ ldr r1, [pc, #332] @ 3bab84 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 3bab88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #296] @ 3bab8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3baad0 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -379546,45 +379546,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3baba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3baa70 │ │ │ │ ldr r0, [pc, #76] @ 3baba4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3baa70 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r8, r7, r4, asr #32 │ │ │ │ + rsbseq r8, r7, r4, ror r0 │ │ │ │ addeq r0, pc, ip, lsl r1 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r2, [r4], #-8 @ │ │ │ │ - rsbeq r2, r4, r8, lsr #1 │ │ │ │ - rsbeq sp, r1, r4, lsl #27 │ │ │ │ - rsbeq fp, fp, r8, lsr r3 │ │ │ │ + rsbeq r2, r4, r8, ror #1 │ │ │ │ + ldrdeq r2, [r4], #-8 @ │ │ │ │ + strheq sp, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq fp, fp, r8, ror #6 │ │ │ │ addeq r0, pc, r8, asr #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, pc, r4, lsl #1 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, ip, lsr #31 │ │ │ │ - rsbeq r1, r4, r4, asr #31 │ │ │ │ + ldrdeq r1, [r4], #-252 @ 0xffffff04 @ │ │ │ │ + strdeq r1, [r4], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 3bad68 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -379599,15 +379599,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 3bad78 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #368] @ 3bad7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 3bac6c │ │ │ │ ldr r2, [pc, #348] @ 3bad80 │ │ │ │ @@ -379615,15 +379615,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #316] @ 3bad88 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -379666,52 +379666,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3bad9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3bac64 │ │ │ │ ldr r0, [pc, #88] @ 3bada0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 3bac64 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, ror #28 │ │ │ │ + @ instruction: 0x00777e9c │ │ │ │ addeq pc, lr, r0, asr #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r1, [r4], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r1, r4, r0, ror #29 │ │ │ │ + rsbeq r1, r4, r0, lsl #30 │ │ │ │ + rsbeq r1, r4, r0, lsl pc │ │ │ │ addeq pc, lr, ip, lsl #30 │ │ │ │ - @ instruction: 0x0061db98 │ │ │ │ - rsbeq fp, fp, r0, asr #2 │ │ │ │ + rsbeq sp, r1, r8, asr #23 │ │ │ │ + rsbeq fp, fp, r0, ror r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, r0, lsr #29 │ │ │ │ andeq r2, r0, r4, lsl #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r4, lsl lr │ │ │ │ - rsbeq r1, r4, r0, lsr #28 │ │ │ │ + rsbeq r1, r4, r4, asr #28 │ │ │ │ + rsbeq r1, r4, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 3bb304 │ │ │ │ ldr lr, [pc, #1352] @ 3bb308 │ │ │ │ ldr ip, [pc, #1352] @ 3bb30c │ │ │ │ @@ -379727,15 +379727,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1292] @ 3bb318 │ │ │ │ ldr r6, [pc, #1292] @ 3bb31c │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3bb114 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -379747,15 +379747,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1232] @ 3bb32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb1e8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 3bb330 │ │ │ │ @@ -379787,15 +379787,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #1072] @ 3bb32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae68 │ │ │ │ ldr r3, [pc, #1072] @ 3bb340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379816,15 +379816,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #988] @ 3bb34c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 3bb350 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bb03c │ │ │ │ ldr r3, [pc, #972] @ 3bb354 │ │ │ │ @@ -379835,15 +379835,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #880] @ 3bb32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae68 │ │ │ │ ldr r3, [pc, #880] @ 3bb340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379864,39 +379864,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #816] @ 3bb360 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 3bb364 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ ldr r3, [pc, #780] @ 3bb368 │ │ │ │ ldr r2, [pc, #780] @ 3bb36c │ │ │ │ ldr r1, [pc, #780] @ 3bb370 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #668] @ 3bb32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3bae68 │ │ │ │ ldr r3, [pc, #668] @ 3bb340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -379917,15 +379917,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #624] @ 3bb374 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3bb378 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3bb03c │ │ │ │ ldr ip, [pc, #608] @ 3bb37c │ │ │ │ @@ -379934,15 +379934,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #484] @ 3bb32c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bb15c │ │ │ │ mvn r0, #0 │ │ │ │ b 3bae6c │ │ │ │ @@ -379965,25 +379965,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #452] @ 3bb388 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 3bb38c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bb154 │ │ │ │ ldr r3, [pc, #336] @ 3bb340 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bae68 │ │ │ │ ldr r3, [pc, #320] @ 3bb344 │ │ │ │ @@ -380000,109 +380000,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [pc, #320] @ 3bb390 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3bb394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ ldr r2, [pc, #284] @ 3bb398 │ │ │ │ ldr r0, [pc, #284] @ 3bb39c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bb154 │ │ │ │ ldr r2, [pc, #264] @ 3bb3a0 │ │ │ │ ldr r0, [pc, #264] @ 3bb3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ ldr r2, [pc, #244] @ 3bb3a8 │ │ │ │ ldr r0, [pc, #244] @ 3bb3ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ ldr r2, [pc, #224] @ 3bb3b0 │ │ │ │ ldr r0, [pc, #224] @ 3bb3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ ldr r2, [pc, #204] @ 3bb3b8 │ │ │ │ ldr r0, [pc, #204] @ 3bb3bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bae68 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, ror #24 │ │ │ │ + @ instruction: 0x00777c9c │ │ │ │ addeq pc, lr, ip, asr #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrdeq r1, [r4], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r4, ip, ror #25 │ │ │ │ - rsbseq r7, r7, r8, lsl ip │ │ │ │ + rsbeq r1, r4, ip, lsl #26 │ │ │ │ + rsbeq r1, r4, ip, lsl sp │ │ │ │ + rsbseq r7, r7, r8, asr #24 │ │ │ │ addeq pc, lr, r4, lsl #26 │ │ │ │ - ldrsheq r7, [r7], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq sp, r1, r4, lsl #19 │ │ │ │ - rsbeq sl, fp, r8, lsr pc │ │ │ │ + rsbseq r7, r7, r8, lsr #24 │ │ │ │ + strheq sp, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq sl, fp, r8, ror #30 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, r0, lsr #25 │ │ │ │ - rsbseq r7, r7, r8, asr fp │ │ │ │ - rsbeq sp, r1, r4, ror #17 │ │ │ │ - @ instruction: 0x006bae98 │ │ │ │ + rsbseq r7, r7, r8, lsl #23 │ │ │ │ + rsbeq sp, r1, r4, lsl r9 │ │ │ │ + rsbeq sl, fp, r8, asr #29 │ │ │ │ andeq r2, r0, r8, lsr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r8, ror ip │ │ │ │ - rsbeq r1, r4, r0, lsl ip │ │ │ │ - rsbseq r7, r7, r0, lsr #21 │ │ │ │ - rsbeq sp, r1, r8, lsr #16 │ │ │ │ - ldrdeq sl, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r1, r4, r8, lsr #25 │ │ │ │ + rsbeq r1, r4, r0, asr #24 │ │ │ │ + ldrsbeq r7, [r7], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r1, r8, asr r8 │ │ │ │ + rsbeq sl, fp, r0, lsl #28 │ │ │ │ + strheq r1, [r4], #-176 @ 0xffffff50 @ │ │ │ │ rsbeq r1, r4, r0, lsl #23 │ │ │ │ - rsbeq r1, r4, r0, asr fp │ │ │ │ - rsbseq r7, r7, ip, asr #19 │ │ │ │ - rsbeq sp, r1, r4, asr r7 │ │ │ │ - strdeq sl, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq r1, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r1, r4, ip, ror sl │ │ │ │ - rsbseq r7, r7, ip, lsl #18 │ │ │ │ - @ instruction: 0x0061d698 │ │ │ │ - rsbeq sl, fp, ip, asr #24 │ │ │ │ - rsbeq r1, r4, r8, lsr sl │ │ │ │ - rsbeq r1, r4, ip, lsr #19 │ │ │ │ - rsbeq r1, r4, r0, lsr #19 │ │ │ │ - rsbeq r1, r4, r0, lsr #18 │ │ │ │ - rsbeq r1, r4, r0, lsl #19 │ │ │ │ - rsbeq r1, r4, ip, lsr r9 │ │ │ │ - rsbeq r1, r4, r8, asr r9 │ │ │ │ - rsbeq r1, r4, r0, lsr #18 │ │ │ │ - rsbeq r1, r4, r0, lsr r9 │ │ │ │ - rsbeq r1, r4, r4, lsl #18 │ │ │ │ - ldrdeq r1, [r4], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r1, r4, r8, ror #17 │ │ │ │ - rsbeq r1, r4, r8, ror #17 │ │ │ │ - rsbeq r1, r4, ip, asr #17 │ │ │ │ + ldrsheq r7, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq sp, r1, r4, lsl #15 │ │ │ │ + rsbeq sl, fp, ip, lsr #26 │ │ │ │ + rsbeq r1, r4, r4, lsl #22 │ │ │ │ + rsbeq r1, r4, ip, lsr #21 │ │ │ │ + rsbseq r7, r7, ip, lsr r9 │ │ │ │ + rsbeq sp, r1, r8, asr #13 │ │ │ │ + rsbeq sl, fp, ip, ror ip │ │ │ │ + rsbeq r1, r4, r8, ror #20 │ │ │ │ + ldrdeq r1, [r4], #-156 @ 0xffffff64 @ │ │ │ │ + ldrdeq r1, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, r4, r0, asr r9 │ │ │ │ + strheq r1, [r4], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq r1, r4, ip, ror #18 │ │ │ │ + rsbeq r1, r4, r8, lsl #19 │ │ │ │ + rsbeq r1, r4, r0, asr r9 │ │ │ │ + rsbeq r1, r4, r0, ror #18 │ │ │ │ + rsbeq r1, r4, r4, lsr r9 │ │ │ │ + rsbeq r1, r4, ip, lsl #18 │ │ │ │ + rsbeq r1, r4, r8, lsl r9 │ │ │ │ + rsbeq r1, r4, r8, lsl r9 │ │ │ │ + strdeq r1, [r4], #-140 @ 0xffffff74 @ │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -380229,24 +380229,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 3bb93c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bb4a4 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 3bb6b0 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 3bb928 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -380271,24 +380271,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 3bb944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb49c │ │ │ │ ldr r3, [pc, #656] @ 3bb948 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -380328,15 +380328,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ b 3bb56c │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -380426,42 +380426,42 @@ │ │ │ │ b 3bb614 │ │ │ │ ldr r0, [pc, #120] @ 3bb954 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bb4a4 │ │ │ │ ldr r0, [pc, #92] @ 3bb958 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r8] │ │ │ │ b 3bb49c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, lr, r8, lsl r7 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq pc, [lr], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, r8, ror #12 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, ip, lsl #13 │ │ │ │ + strheq r1, [r4], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r0, lsr #3 │ │ │ │ - rsbeq r1, r4, r8, ror #10 │ │ │ │ - rsbseq r7, r7, ip, lsr #7 │ │ │ │ + @ instruction: 0x00641598 │ │ │ │ + ldrsbeq r7, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - rsbeq r1, r4, r0, ror #7 │ │ │ │ - rsbeq r1, r4, r0, asr r3 │ │ │ │ + rsbeq r1, r4, r0, lsl r4 │ │ │ │ + rsbeq r1, r4, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 3bbfdc │ │ │ │ ldr r1, [pc, #1640] @ 3bbfe0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -380569,23 +380569,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3bc000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3bb9e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbbe4 │ │ │ │ @@ -380607,23 +380607,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3bc008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bbcc4 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 3bb9f0 │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -380636,15 +380636,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ tst sl, #4 │ │ │ │ beq 3bb9f0 │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -380671,15 +380671,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7504dc │ │ │ │ + b 75050c │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 3bc010 │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -380860,44 +380860,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 5ae36c │ │ │ │ b 3bbc60 │ │ │ │ ldr r0, [pc, #116] @ 3bc024 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bbb4c │ │ │ │ ldr r0, [pc, #100] @ 3bc028 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bbbe4 │ │ │ │ addeq pc, lr, r0, lsr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, lr, r8, ror r1 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, lr, ip, lsl r1 @ │ │ │ │ addeq pc, lr, ip, rrx │ │ │ │ andeq r2, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r4, r4, lsr #3 │ │ │ │ + ldrdeq r1, [r4], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r0, lsl #16 │ │ │ │ - rsbeq r1, r4, r0, ror r1 │ │ │ │ + rsbeq r1, r4, r0, lsr #3 │ │ │ │ umulleq lr, lr, r4, lr @ │ │ │ │ - rsbseq r6, r7, r8, asr #27 │ │ │ │ + ldrsheq r6, [r7], #-216 @ 0xffffff28 @ │ │ │ │ addeq lr, lr, r8, lsl #27 │ │ │ │ addeq lr, lr, r4, ror #25 │ │ │ │ addeq lr, lr, r8, asr #24 │ │ │ │ @ instruction: 0x008eebb4 │ │ │ │ - rsbeq r0, r4, r0, ror sp │ │ │ │ - rsbeq r0, r4, ip, asr #27 │ │ │ │ + rsbeq r0, r4, r0, lsr #27 │ │ │ │ + strdeq r0, [r4], #-220 @ 0xffffff24 @ │ │ │ │ │ │ │ │ 003bc02c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -381015,15 +381015,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -381086,15 +381086,15 @@ │ │ │ │ bne 3bc214 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 3bc214 │ │ │ │ b 3bc128 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbseq r6, r7, r4, lsl #17 │ │ │ │ + ldrheq r6, [r7], #-132 @ 0xffffff7c @ │ │ │ │ │ │ │ │ 003bc330 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -381103,39 +381103,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 3bc390 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r4, r0, lsl #21 │ │ │ │ + strheq r0, [r4], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq pc, [r0], r8 │ │ │ │ ldr r0, [pc, #4] @ 3bc3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq pc, r0, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 5adc0c │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7507e4 │ │ │ │ + b 750814 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 3bc4a0 │ │ │ │ @@ -381146,15 +381146,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc330 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -381166,32 +381166,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 5ad32c │ │ │ │ mov r0, r5 │ │ │ │ bl 3bc02c │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 3bc4ac │ │ │ │ add r0, pc, r0 │ │ │ │ bl 5ad9c8 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 5adb40 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5ad2bc │ │ │ │ - rsbseq r6, r7, ip, ror #13 │ │ │ │ - rsbeq r9, fp, r4, ror r9 │ │ │ │ - rsbeq ip, r1, r4, asr #7 │ │ │ │ + rsbseq r6, r7, ip, lsl r7 │ │ │ │ + rsbeq r9, fp, r4, lsr #19 │ │ │ │ + strdeq ip, [r1], #-52 @ 0xffffffcc @ │ │ │ │ addeq pc, pc, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 3bc59c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -381200,25 +381200,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3bc5a0 │ │ │ │ ldr r1, [pc, #196] @ 3bc5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3bc5a8 │ │ │ │ ldr r1, [pc, #176] @ 3bc5ac │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #144] @ 3bc5b0 │ │ │ │ ldr r1, [pc, #144] @ 3bc5b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3bc5b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -381232,35 +381232,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, ip, lsl r6 │ │ │ │ - rsbeq ip, r1, r8, ror #5 │ │ │ │ - @ instruction: 0x006b9898 │ │ │ │ - ldrdeq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq r1, r2, r0, lsl #30 │ │ │ │ + rsbseq r6, r7, ip, asr #12 │ │ │ │ + rsbeq ip, r1, r8, lsl r3 │ │ │ │ + rsbeq r9, fp, r8, asr #17 │ │ │ │ + rsbeq r8, r2, r8, lsl #22 │ │ │ │ + rsbeq r1, r2, r0, lsr pc │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ addeq pc, r0, r0, ror r5 @ │ │ │ │ - rsbeq r0, r4, r0, ror #17 │ │ │ │ + rsbeq r0, r4, r0, lsl r9 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ addeq r2, sp, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3bc650 │ │ │ │ @@ -381270,15 +381270,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #76] @ 3bc65c │ │ │ │ ldr r2, [pc, #76] @ 3bc660 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -381289,19 +381289,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbseq r6, r7, r0, lsl #10 │ │ │ │ - rsbeq r8, r2, r0, ror #19 │ │ │ │ - rsbeq r1, r2, r8, lsl #28 │ │ │ │ - rsbeq r0, r4, ip, lsr #16 │ │ │ │ - rsbeq sl, r3, r4, lsl #6 │ │ │ │ + rsbseq r6, r7, r0, lsr r5 │ │ │ │ + rsbeq r8, r2, r0, lsl sl │ │ │ │ + rsbeq r1, r2, r8, lsr lr │ │ │ │ + rsbeq r0, r4, ip, asr r8 │ │ │ │ + rsbeq sl, r3, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 3bc760 │ │ │ │ ldr r3, [pc, #228] @ 3bc764 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -381337,15 +381337,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 3bc6b8 │ │ │ │ ldr r2, [pc, #92] @ 3bc780 │ │ │ │ ldr r3, [pc, #60] @ 3bc764 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381360,18 +381360,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq lr, lr, r8, r4 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, pc, r0, asr #16 │ │ │ │ - rsbeq r1, r2, ip, asr #26 │ │ │ │ + rsbeq r1, r2, ip, ror sp │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbeq r8, r2, ip, ror #22 │ │ │ │ + @ instruction: 0x00628b9c │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ strdeq lr, [lr], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3bc82c │ │ │ │ @@ -381380,24 +381380,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #112] @ 3bc838 │ │ │ │ ldr r1, [pc, #112] @ 3bc83c │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 3bc840 │ │ │ │ ldr r2, [pc, #84] @ 3bc844 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -381408,21 +381408,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r6, r7, r4, lsl r4 │ │ │ │ - rsbeq r8, r2, r8, lsr #16 │ │ │ │ - rsbeq r1, r2, r0, asr ip │ │ │ │ - strdeq fp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r9, fp, r8, lsr #11 │ │ │ │ - rsbeq r0, r4, ip, asr #12 │ │ │ │ - rsbeq sl, r3, r4, lsr #2 │ │ │ │ + rsbseq r6, r7, r4, asr #8 │ │ │ │ + rsbeq r8, r2, r8, asr r8 │ │ │ │ + rsbeq r1, r2, r0, lsl #25 │ │ │ │ + rsbeq ip, r1, r8, lsr #32 │ │ │ │ + ldrdeq r9, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r4, ip, ror r6 │ │ │ │ + rsbeq sl, r3, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 3bc8c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381431,31 +381431,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 3bc8c4 │ │ │ │ ldr r1, [pc, #80] @ 3bc8c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 3bc8cc │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 5878c8 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 248d18 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 4366e0 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adc0c │ │ │ │ - rsbseq r6, r7, r8, asr r3 │ │ │ │ - ldrdeq r0, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x0063a190 │ │ │ │ + rsbseq r6, r7, r8, lsl #7 │ │ │ │ + rsbeq r0, r4, r8, lsl #12 │ │ │ │ + rsbeq sl, r3, r0, asr #3 │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -381586,15 +381586,15 @@ │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b9cc │ │ │ │ addeq lr, lr, r4, asr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ addeq lr, lr, ip, ror r0 │ │ │ │ - rsbseq r6, r7, r4, lsl r1 │ │ │ │ + rsbseq r6, r7, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -381614,30 +381614,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 3bcc80 │ │ │ │ ldr r1, [pc, #300] @ 3bcc84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #280] @ 3bcc88 │ │ │ │ ldr r1, [pc, #280] @ 3bcc8c │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 3bcc90 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754c28 │ │ │ │ + bl 754c58 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 3bcbc4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -381650,15 +381650,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 3bcc94 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 3bcc98 │ │ │ │ ldr r2, [pc, #148] @ 3bcc9c │ │ │ │ ldr r3, [pc, #148] @ 3bcca0 │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 3bcca4 │ │ │ │ @@ -381684,22 +381684,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 24ba50 │ │ │ │ - rsbseq r6, r7, r8, ror r0 │ │ │ │ - rsbeq fp, r1, r0, ror ip │ │ │ │ - rsbeq r9, fp, r0, lsr #4 │ │ │ │ - rsbeq r8, r2, r0, ror #8 │ │ │ │ - rsbeq r1, r2, r8, lsl #17 │ │ │ │ + rsbseq r6, r7, r8, lsr #1 │ │ │ │ + rsbeq fp, r1, r0, lsr #25 │ │ │ │ + rsbeq r9, fp, r0, asr r2 │ │ │ │ + @ instruction: 0x00628490 │ │ │ │ + strheq r1, [r2], #-136 @ 0xffffff78 @ │ │ │ │ addeq pc, pc, r8, ror #6 │ │ │ │ umulleq r2, sp, r0, r1 │ │ │ │ - rsbeq r0, r4, r8, lsr #5 │ │ │ │ + ldrdeq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -381709,15 +381709,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r9, [pc, #932] @ 3bd090 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcd0c │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -381732,15 +381732,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r7, [pc, #844] @ 3bd094 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 3bcd64 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -381792,15 +381792,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bd04c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 3bce70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 998fcc │ │ │ │ + bl 998ffc │ │ │ │ ldr r2, [pc, #612] @ 3bd09c │ │ │ │ ldr r3, [pc, #592] @ 3bd08c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381827,15 +381827,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #464] @ 3bd0a8 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -381844,15 +381844,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #400] @ 3bd0ac │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -381863,15 +381863,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, r8 │ │ │ │ @@ -381879,15 +381879,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 24a890 │ │ │ │ mov r0, r4 │ │ │ │ bl 3bc9a8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 3bd0b0 │ │ │ │ @@ -381917,15 +381917,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 3bd0c0 │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 5875dc │ │ │ │ b 3bce30 │ │ │ │ @@ -381949,23 +381949,23 @@ │ │ │ │ bl 24ba50 │ │ │ │ addeq sp, lr, r4, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, pc, r0, lsl #4 │ │ │ │ addeq pc, pc, r8, lsr #3 │ │ │ │ addeq pc, pc, ip, ror #1 │ │ │ │ ldrdeq sp, [lr], ip │ │ │ │ - rsbeq r0, r4, r8, asr #32 │ │ │ │ + rsbeq r0, r4, r8, ror r0 │ │ │ │ addeq lr, r0, r8, ror ip │ │ │ │ - rsbeq r0, r4, r8 │ │ │ │ - rsbeq pc, r3, ip, asr #31 │ │ │ │ + rsbeq r0, r4, r8, lsr r0 │ │ │ │ + strdeq pc, [r3], #-252 @ 0xffffff04 @ │ │ │ │ addeq lr, pc, r8, asr #30 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - rsbeq pc, r3, r0, ror #28 │ │ │ │ - rsbeq r9, r3, r8, lsl sl │ │ │ │ - rsbseq r5, r7, r8, lsr #23 │ │ │ │ + @ instruction: 0x0063fe90 │ │ │ │ + rsbeq r9, r3, r8, asr #20 │ │ │ │ + ldrsbeq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381994,44 +381994,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382039,92 +382039,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r2, [pc, #72] @ 3bd390 │ │ │ │ ldr r3, [pc, #64] @ 3bd38c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -382193,29 +382193,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 3bd720 │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382257,76 +382257,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382338,30 +382338,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382418,76 +382418,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -382499,30 +382499,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -382718,23 +382718,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 3bdbd0 │ │ │ │ bl 24b988 │ │ │ │ addeq sp, lr, r0, lsl #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, lr, ip, ror #1 │ │ │ │ addeq sp, lr, r8, ror r0 │ │ │ │ - rsbseq r5, r7, r4, lsl r0 │ │ │ │ - ldrsheq r4, [r7], #-251 @ 0xffffff05 @ │ │ │ │ + rsbseq r5, r7, r4, asr #32 │ │ │ │ + rsbseq r5, r7, fp, lsr #32 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq pc, r3, r4, ror r3 @ │ │ │ │ - rsbseq r4, r7, ip, asr #31 │ │ │ │ - ldrdeq pc, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - strheq pc, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq pc, r3, r4, lsr #7 │ │ │ │ + ldrsheq r4, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq pc, r3, r8, lsl #6 │ │ │ │ + rsbeq pc, r3, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -382782,29 +382782,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -382829,15 +382829,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -382845,44 +382845,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3be168 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3be180 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -382952,29 +382952,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 5b057c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -382996,15 +382996,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -383069,19 +383069,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ addeq ip, lr, r8, lsr #28 │ │ │ │ addeq ip, lr, r0, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r4, [r7], #-221 @ 0xffffff23 @ │ │ │ │ - rsbeq pc, r3, r4, lsl #5 │ │ │ │ + rsbseq r4, r7, sp, lsr #28 │ │ │ │ + strheq pc, [r3], #-36 @ 0xffffffdc @ │ │ │ │ addeq ip, lr, r0, asr #23 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, ip, asr #31 │ │ │ │ + strdeq lr, [r3], #-252 @ 0xffffff04 @ │ │ │ │ addeq ip, lr, r0, lsl #19 │ │ │ │ addeq ip, lr, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 3be768 │ │ │ │ @@ -383158,15 +383158,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -383174,15 +383174,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -383197,57 +383197,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 3be73c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -383256,29 +383256,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3bc8d0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -383412,20 +383412,20 @@ │ │ │ │ b 3be648 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, lr, r0, asr #17 │ │ │ │ addeq ip, lr, ip, lsr #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ addeq ip, lr, ip, ror r5 │ │ │ │ - rsbseq r4, r7, r0, ror #11 │ │ │ │ + rsbseq r4, r7, r0, lsl r6 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, ip, lsr #17 │ │ │ │ + ldrdeq lr, [r3], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 3be9e4 │ │ │ │ ldr r3, [pc, #568] @ 3be9e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383489,15 +383489,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -383505,38 +383505,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r2, [pc, #160] @ 3be9f8 │ │ │ │ ldr r3, [pc, #140] @ 3be9e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383574,15 +383574,15 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, lr, r4, asr r3 │ │ │ │ strdeq ip, [lr], r0 │ │ │ │ @ instruction: 0x008ec2bc │ │ │ │ @ instruction: 0x008ec1bc │ │ │ │ addeq ip, lr, r8, ror r1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, r8, lsl #13 │ │ │ │ + strheq lr, [r3], #-104 @ 0xffffff98 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3beec0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -383779,29 +383779,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 24a890 │ │ │ │ b 3beb5c │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -383841,29 +383841,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ b 3beb5c │ │ │ │ ldr r3, [pc, #92] @ 3beed4 │ │ │ │ ldr r0, [pc, #108] @ 3beee8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -383879,23 +383879,23 @@ │ │ │ │ bl 3bc8d0 │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 3bea7c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24b988 │ │ │ │ addeq ip, lr, r8, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrsheq r4, [r7], #-1 @ │ │ │ │ + rsbseq r4, r7, r1, lsr #2 │ │ │ │ ldrdeq ip, [lr], r0 │ │ │ │ addeq fp, lr, r8, lsr #31 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, r0, asr #9 │ │ │ │ + strdeq lr, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ andeq sl, r0, r7 │ │ │ │ - rsbeq lr, r3, r4, ror #6 │ │ │ │ + @ instruction: 0x0063e394 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - rsbeq lr, r3, r4, asr r2 │ │ │ │ + rsbeq lr, r3, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 3bf3a8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -384195,37 +384195,37 @@ │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24b9cc │ │ │ │ bl 24ac98 │ │ │ │ addeq fp, lr, r8, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq fp, [lr], r4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrheq r3, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r3, r7, ip, ror #23 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r3, r7, r9, lsl #23 │ │ │ │ + ldrheq r3, [r7], #-185 @ 0xffffff47 @ │ │ │ │ addeq fp, lr, r8, lsl fp │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq lr, r3, ip, lsl #3 │ │ │ │ + strheq lr, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbseq r3, r7, r5, asr #21 │ │ │ │ + ldrsheq r3, [r7], #-165 @ 0xffffff5b @ │ │ │ │ addeq fp, lr, r8, asr sl │ │ │ │ addeq fp, lr, r4, lsr #20 │ │ │ │ addeq fp, lr, r8, asr #19 │ │ │ │ - rsbeq lr, r3, r8, lsr r0 │ │ │ │ + rsbeq lr, r3, r8, rrx │ │ │ │ addeq fp, lr, ip, lsl #19 │ │ │ │ - strheq sp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq sp, r3, r8, ror #31 │ │ │ │ addeq fp, lr, r0, lsr r9 │ │ │ │ strdeq fp, [lr], r8 │ │ │ │ addeq fp, lr, r8, ror #16 │ │ │ │ addeq fp, lr, r0, lsr #16 │ │ │ │ addeq fp, lr, r4, asr #15 │ │ │ │ - rsbseq r3, r7, r0, lsr r8 │ │ │ │ - rsbeq sp, r3, r8, asr #21 │ │ │ │ + rsbseq r3, r7, r0, ror #16 │ │ │ │ strdeq sp, [r3], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq sp, r3, r8, lsr #22 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 3bf744 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -384426,26 +384426,26 @@ │ │ │ │ bl 24ac98 │ │ │ │ bl 24ba10 │ │ │ │ bl 24b988 │ │ │ │ ldrdeq fp, [lr], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, r8, asr #13 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsbeq r3, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r3, r7, sp, lsr #13 │ │ │ │ + rsbseq r3, r7, r4, lsl #14 │ │ │ │ + ldrsbeq r3, [r7], #-109 @ 0xffffff93 @ │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq sp, r3, ip, ror #26 │ │ │ │ + @ instruction: 0x0063dd9c │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ addeq fp, lr, r4, ror #11 │ │ │ │ - rsbseq r3, r7, r3, lsl r6 │ │ │ │ - strdeq sp, [r3], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sp, r3, r4, lsl ip │ │ │ │ + rsbseq r3, r7, r3, asr #12 │ │ │ │ + rsbeq sp, r3, r8, lsr #26 │ │ │ │ + rsbeq sp, r3, r4, asr #24 │ │ │ │ ldr r0, [pc, #4] @ 3bf784 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq ip, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3bf8d8 │ │ │ │ ldr lr, [pc, #312] @ 3bf8dc │ │ │ │ @@ -384505,42 +384505,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3bf8f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bf7e0 │ │ │ │ ldr r0, [pc, #60] @ 3bf8fc │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bf7e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, lr, r4, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, lr, r4, asr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, lr, ip, lsl r3 │ │ │ │ andeq r4, r0, r0, ror #2 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r3, ip, asr #29 │ │ │ │ strdeq sp, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r3, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 3bfc08 │ │ │ │ ldr r1, [pc, #752] @ 3bfc0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -384692,26 +384692,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3bfc38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bf960 │ │ │ │ ldr r2, [pc, #132] @ 3bfc3c │ │ │ │ ldr r3, [pc, #80] @ 3bfc0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -384725,56 +384725,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3c39f4 │ │ │ │ ldr r0, [pc, #76] @ 3bfc40 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3bf960 │ │ │ │ strdeq fp, [lr], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq fp, [lr], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, lr, r0, ror #2 │ │ │ │ addeq fp, lr, ip, lsl r1 │ │ │ │ umulleq fp, lr, r4, r0 │ │ │ │ addeq fp, lr, r0, rrx │ │ │ │ addeq fp, lr, r4, lsr #32 │ │ │ │ andeq r1, r0, r0, lsr #29 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r3, r0, asr ip │ │ │ │ + rsbeq sp, r3, r0, lsl #25 │ │ │ │ addeq sl, lr, ip, asr pc │ │ │ │ - rsbeq sp, r3, ip, asr #24 │ │ │ │ + rsbeq sp, r3, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 3bfd44 │ │ │ │ ldr r2, [pc, #232] @ 3bfd48 │ │ │ │ ldr r1, [pc, #232] @ 3bfd4c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #200] @ 3bfd50 │ │ │ │ ldr r1, [pc, #200] @ 3bfd54 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r1, [pc, #168] @ 3bfd58 │ │ │ │ ldr r2, [pc, #168] @ 3bfd5c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bfd60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -384785,43 +384785,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74e05c │ │ │ │ + bl 74e08c │ │ │ │ ldr r3, [pc, #112] @ 3bfd6c │ │ │ │ ldr r1, [pc, #112] @ 3bfd70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00773094 │ │ │ │ - rsbeq r8, r1, r8, asr fp │ │ │ │ - rsbeq r6, fp, ip, lsl #2 │ │ │ │ - rsbeq r5, r2, r8, asr #6 │ │ │ │ - rsbeq lr, r1, r0, ror r7 │ │ │ │ + rsbseq r3, r7, r4, asr #1 │ │ │ │ + rsbeq r8, r1, r8, lsl #23 │ │ │ │ + rsbeq r6, fp, ip, lsr r1 │ │ │ │ + rsbeq r5, r2, r8, ror r3 │ │ │ │ + rsbeq lr, r1, r0, lsr #15 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - rsbeq sp, r3, r4, asr #23 │ │ │ │ + strdeq sp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ addeq fp, r0, ip, ror #28 │ │ │ │ addeq pc, ip, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -384838,30 +384838,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384882,30 +384882,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -384928,15 +384928,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 3c00f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -384973,26 +384973,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ ldr r3, [pc, #276] @ 3c0100 │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 43ff18 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -385014,22 +385014,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #104] @ 3c0114 │ │ │ │ ldr r3, [pc, #60] @ 3c00ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -385038,24 +385038,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 3c0118 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3c3bbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r2, r7, ip, lsl #28 │ │ │ │ + rsbseq r2, r7, ip, lsr lr │ │ │ │ addeq sl, lr, r4, lsl ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq sp, r3, r4, ror r9 │ │ │ │ - rsbeq sp, r3, r0, lsl #19 │ │ │ │ - rsbeq sp, r3, r8, lsl #18 │ │ │ │ + rsbeq sp, r3, r4, lsr #19 │ │ │ │ + strheq sp, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq sp, r3, r8, lsr r9 │ │ │ │ @ instruction: 0x0080bbb0 │ │ │ │ - rsbeq sp, r3, r4, asr #17 │ │ │ │ - rsbeq r8, r1, r8, ror #14 │ │ │ │ - rsbeq r5, fp, ip, lsl sp │ │ │ │ + strdeq sp, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00618798 │ │ │ │ + rsbeq r5, fp, ip, asr #26 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ addeq sl, lr, r8, ror #20 │ │ │ │ @ instruction: 0x008fbfb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385066,22 +385066,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3c37b4 │ │ │ │ - rsbseq r2, r7, r0, asr #23 │ │ │ │ - rsbeq sp, r3, ip, asr #14 │ │ │ │ - rsbeq sp, r3, ip, asr r7 │ │ │ │ + ldrsheq r2, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq sp, r3, ip, ror r7 │ │ │ │ + rsbeq sp, r3, ip, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3c0224 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385089,25 +385089,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3c0228 │ │ │ │ ldr r1, [pc, #136] @ 3c022c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #116] @ 3c0230 │ │ │ │ ldr r1, [pc, #116] @ 3c0234 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 3c0238 │ │ │ │ ldr r2, [pc, #84] @ 3c023c │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -385118,55 +385118,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r7, ip, ror #22 │ │ │ │ - strdeq sp, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ - strdeq sp, [r3], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq r8, r1, r4, lsl #12 │ │ │ │ - strheq r5, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq ip, r3, r4, asr ip │ │ │ │ - rsbeq r6, r3, ip, lsr #14 │ │ │ │ + @ instruction: 0x00772b9c │ │ │ │ + rsbeq sp, r3, r0, lsr #14 │ │ │ │ + rsbeq sp, r3, ip, lsr #14 │ │ │ │ + rsbeq r8, r1, r4, lsr r6 │ │ │ │ + rsbeq r5, fp, r8, ror #23 │ │ │ │ + rsbeq ip, r3, r4, lsl #25 │ │ │ │ + rsbeq r6, r3, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3c02bc │ │ │ │ ldr r2, [pc, #100] @ 3c02c0 │ │ │ │ ldr r1, [pc, #100] @ 3c02c4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 7507e4 │ │ │ │ + bl 750814 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c02ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 5adc0c │ │ │ │ - @ instruction: 0x00772a9c │ │ │ │ - rsbeq sp, r3, r8, lsr #12 │ │ │ │ - rsbeq sp, r3, r8, lsr r6 │ │ │ │ + rsbseq r2, r7, ip, asr #21 │ │ │ │ + rsbeq sp, r3, r8, asr r6 │ │ │ │ + rsbeq sp, r3, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 3c0a28 │ │ │ │ ldr r1, [pc, #1864] @ 3c0a2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385286,25 +385286,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 3c0a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0324 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3ab0 │ │ │ │ mov r1, #0 │ │ │ │ b 3c03c4 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -385316,15 +385316,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 3c03c4 │ │ │ │ ldr r0, [pc, #1304] @ 3c0a4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0324 │ │ │ │ ldr r3, [pc, #1284] @ 3c0a50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0520 │ │ │ │ ldr r3, [pc, #1248] @ 3c0a40 │ │ │ │ @@ -385340,24 +385340,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3c0a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0520 │ │ │ │ ldr r3, [pc, #1152] @ 3c0a50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0378 │ │ │ │ @@ -385374,24 +385374,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 3c0a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 3c0384 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385407,23 +385407,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3c0a5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0384 │ │ │ │ ldr r3, [pc, #888] @ 3c0a50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c0920 │ │ │ │ @@ -385441,23 +385441,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3c0a60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 3c0434 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -385477,24 +385477,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3c0a64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -385516,24 +385516,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 3c0a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -385555,23 +385555,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3c0a6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c044c │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 3c076c │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -385586,84 +385586,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 3c0808 │ │ │ │ ldr r0, [pc, #264] @ 3c0a70 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0520 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 3c0a74 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0384 │ │ │ │ ldr r0, [pc, #212] @ 3c0a78 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c064c │ │ │ │ ldr r0, [pc, #188] @ 3c0a7c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c07e8 │ │ │ │ ldr r0, [pc, #164] @ 3c0a80 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0754 │ │ │ │ ldr r0, [pc, #140] @ 3c0a84 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c044c │ │ │ │ ldr r0, [pc, #116] @ 3c0a88 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0884 │ │ │ │ addeq sl, lr, r4, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, lr, r4, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, lr, r8, asr #14 │ │ │ │ andeq r4, r0, r8, asr pc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq sp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrdeq sp, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sp, r3, ip, lsl #8 │ │ │ │ + rsbeq sp, r3, r0, lsl #8 │ │ │ │ andeq r1, r0, ip, lsl r5 │ │ │ │ - rsbeq sp, r3, ip, ror r3 │ │ │ │ - strdeq sp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, r3, r4, ror r2 │ │ │ │ - rsbeq sp, r3, ip, ror #3 │ │ │ │ - rsbeq sp, r3, r8, asr r1 │ │ │ │ - strheq sp, [r3], #-12 @ │ │ │ │ - rsbeq sp, r3, r4, lsr #32 │ │ │ │ - rsbeq sp, r3, r4, lsl r0 │ │ │ │ + rsbeq sp, r3, ip, lsr #7 │ │ │ │ + rsbeq sp, r3, r4, lsr #6 │ │ │ │ + rsbeq sp, r3, r4, lsr #5 │ │ │ │ + rsbeq sp, r3, ip, lsl r2 │ │ │ │ + rsbeq sp, r3, r8, lsl #3 │ │ │ │ + rsbeq sp, r3, ip, ror #1 │ │ │ │ + rsbeq sp, r3, r4, asr r0 │ │ │ │ + rsbeq sp, r3, r4, asr #32 │ │ │ │ + rsbeq sp, r3, ip, lsl r0 │ │ │ │ + rsbeq sp, r3, r8 │ │ │ │ rsbeq ip, r3, ip, ror #31 │ │ │ │ - ldrdeq ip, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - strheq ip, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq ip, r3, r0, lsr #31 │ │ │ │ - rsbeq ip, r3, ip, ror pc │ │ │ │ - rsbeq ip, r3, r8, ror #30 │ │ │ │ + ldrdeq ip, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq ip, r3, ip, lsr #31 │ │ │ │ + @ instruction: 0x0063cf98 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -385712,15 +385712,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 3c0bcc │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7504dc │ │ │ │ + bl 75050c │ │ │ │ ldr r2, [pc, #472] @ 3c0d50 │ │ │ │ ldr r3, [pc, #456] @ 3c0d44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -385763,23 +385763,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3c0d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0b60 │ │ │ │ ldr r2, [pc, #236] @ 3c0d54 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -385807,50 +385807,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c0d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0c88 │ │ │ │ ldr r0, [pc, #92] @ 3c0d70 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0b60 │ │ │ │ ldr r0, [pc, #68] @ 3c0d74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0c88 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, lr, ip, lsr r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ addeq sl, lr, r8 │ │ │ │ umulleq r9, lr, ip, pc @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0063cd98 │ │ │ │ + rsbeq ip, r3, r8, asr #27 │ │ │ │ @ instruction: 0x000049b8 │ │ │ │ - strheq ip, [r3], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq ip, r3, r4, lsl #26 │ │ │ │ - rsbeq ip, r3, r4, lsr #25 │ │ │ │ + rsbeq ip, r3, r0, ror #25 │ │ │ │ + rsbeq ip, r3, r4, lsr sp │ │ │ │ + ldrdeq ip, [r3], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 3c0f68 │ │ │ │ ldr r1, [pc, #472] @ 3c0f6c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -385952,43 +385952,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3c0f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0dc8 │ │ │ │ ldr r0, [pc, #68] @ 3c0f9c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c0dc8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, lr, r4, lsl #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, lr, r4, ror #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ addeq r9, lr, r8, ror ip │ │ │ │ andeq r1, r0, ip, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq ip, [r3], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq ip, r3, ip, lsl #22 │ │ │ │ + rsbeq ip, r3, ip, lsr #22 │ │ │ │ + rsbeq ip, r3, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3c10c4 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -386052,20 +386052,20 @@ │ │ │ │ b 3c103c │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 3c103c │ │ │ │ ldr r0, [pc, #20] @ 3c10d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c109c │ │ │ │ addeq r9, lr, r8, asr fp │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq ip, r3, r0, asr #19 │ │ │ │ + strdeq ip, [r3], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -387056,15 +387056,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 3c2194 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0aa0 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -387090,15 +387090,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -387110,15 +387110,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c21a0 │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -387129,15 +387129,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 3c2188 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c13ac │ │ │ │ b 3c207c │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -387470,25 +387470,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3c2908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2448 │ │ │ │ ldr r2, [pc, #484] @ 3c290c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -387509,27 +387509,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3c2910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c258c │ │ │ │ ldr r3, [pc, #340] @ 3c2914 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c24ec │ │ │ │ ldr r3, [pc, #300] @ 3c2900 │ │ │ │ @@ -387545,24 +387545,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3c2918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c24ec │ │ │ │ ldr r3, [pc, #204] @ 3c2914 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c265c │ │ │ │ @@ -387572,57 +387572,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 3c27e0 │ │ │ │ b 3c265c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 3c291c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 3c2448 │ │ │ │ ldr r0, [pc, #136] @ 3c2920 │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c258c │ │ │ │ ldr r0, [pc, #108] @ 3c2924 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3c24ec │ │ │ │ addeq r8, lr, r0, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r0, r7, r8, lsl fp │ │ │ │ + rsbseq r0, r7, r8, asr #22 │ │ │ │ strdeq r8, [lr], r8 @ │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ umulleq r8, lr, ip, r8 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ umulleq r8, lr, r4, r7 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, asr #22 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq fp, r3, ip, lsl #7 │ │ │ │ + strheq fp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r1, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0063b398 │ │ │ │ + rsbeq fp, r3, r8, asr #7 │ │ │ │ andeq r5, r0, r4, ror r4 │ │ │ │ - strheq fp, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq fp, r3, ip, asr #4 │ │ │ │ - strdeq fp, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, r3, r4, ror #4 │ │ │ │ + rsbeq fp, r3, r8, ror #5 │ │ │ │ + rsbeq fp, r3, ip, ror r2 │ │ │ │ + rsbeq fp, r3, r4, lsr #6 │ │ │ │ + @ instruction: 0x0063b294 │ │ │ │ │ │ │ │ 003c2928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -388493,19 +388493,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3c2ec8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, lr, ip, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r0, [r7], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq r0, r7, r4, ror #7 │ │ │ │ addeq r8, lr, r4, lsr #1 │ │ │ │ - ldrsheq r0, [r7], #-0 @ │ │ │ │ + rsbseq r0, r7, r0, lsr #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - ldrsbeq pc, [r6], #-168 @ 0xffffff58 @ │ │ │ │ + rsbseq pc, r6, r8, lsl #22 │ │ │ │ │ │ │ │ 003c36ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -388700,15 +388700,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c39c8 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c3938 │ │ │ │ - rsbseq pc, r6, r5, lsl #9 │ │ │ │ + ldrheq pc, [r6], #-69 @ 0xffffffbb @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c39f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -388818,15 +388818,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 3c3b90 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 3c3b00 │ │ │ │ - rsbseq pc, r6, r4, asr #5 │ │ │ │ + ldrsheq pc, [r6], #-36 @ 0xffffffdc @ │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 003c3bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -388842,21 +388842,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 5ad32c │ │ │ │ mov r0, r7 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -389044,15 +389044,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ addeq r7, r0, r4, lsr #30 │ │ │ │ - rsbseq pc, r6, r0, asr r4 @ │ │ │ │ + rsbseq pc, r6, r0, lsl #9 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3c3fd8 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -389086,15 +389086,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x00827eb8 │ │ │ │ - ldrsheq pc, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbseq pc, r6, r0, lsr #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -389127,15 +389127,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ ldr r9, [pc, #160] @ 3c412c │ │ │ │ ldr r8, [pc, #160] @ 3c4130 │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -389146,15 +389146,15 @@ │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 754064 │ │ │ │ + bl 754094 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3c40a4 │ │ │ │ ldr r2, [pc, #84] @ 3c4134 │ │ │ │ ldr r3, [pc, #68] @ 3c4128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -389170,15 +389170,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008e6ab4 │ │ │ │ addeq r7, r0, r0, lsl #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r9, r3, r8, ror fp │ │ │ │ + rsbeq r9, r3, r8, lsr #23 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ addeq r6, lr, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -389227,19 +389227,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -389271,22 +389271,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #24] @ 3c42e4 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ b 3c4258 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 3c443c │ │ │ │ @@ -389296,45 +389296,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #280] @ 3c4448 │ │ │ │ ldr r1, [pc, #280] @ 3c444c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #248] @ 3c4450 │ │ │ │ ldr r1, [pc, #248] @ 3c4454 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #216] @ 3c4458 │ │ │ │ ldr r1, [pc, #216] @ 3c445c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #184] @ 3c4460 │ │ │ │ ldr r2, [pc, #184] @ 3c4464 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3c4468 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389365,31 +389365,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 74c2b8 │ │ │ │ - ldrheq lr, [r6], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r4, r1, ip, lsr #9 │ │ │ │ - rsbeq r1, fp, r0, ror #20 │ │ │ │ - strheq r4, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbeq r4, r1, r8, asr #9 │ │ │ │ - rsbeq r0, r2, ip, ror ip │ │ │ │ - rsbeq sl, r1, r4, lsr #1 │ │ │ │ - @ instruction: 0x00639890 │ │ │ │ - rsbeq r9, r3, r0, lsl #17 │ │ │ │ + b 74c2e8 │ │ │ │ + rsbseq lr, r6, r4, ror #29 │ │ │ │ + ldrdeq r4, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x006b1a90 │ │ │ │ + rsbeq r4, r1, r0, ror #9 │ │ │ │ + strdeq r4, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r0, r2, ip, lsr #25 │ │ │ │ + ldrdeq sl, [r1], #-4 @ │ │ │ │ + rsbeq r9, r3, r0, asr #17 │ │ │ │ + strheq r9, [r3], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - rsbeq r9, r3, ip, asr r8 │ │ │ │ + rsbeq r9, r3, ip, lsl #17 │ │ │ │ addeq fp, ip, ip, asr #13 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq r9, r3, r8, lsr #16 │ │ │ │ + rsbeq r9, r3, r8, asr r8 │ │ │ │ addeq r7, r0, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -389556,15 +389556,15 @@ │ │ │ │ b 3c46a4 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3c46f4 │ │ │ │ - rsbseq lr, r6, r4, asr #21 │ │ │ │ + ldrsheq lr, [r6], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -389577,23 +389577,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #24] @ 3c47ac │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389697,28 +389697,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 3c4c48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #728] @ 3c4c4c │ │ │ │ ldr r1, [pc, #728] @ 3c4c50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 3c4c54 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #688] @ 3c4c58 │ │ │ │ ldr r3, [pc, #688] @ 3c4c5c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -389739,32 +389739,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e27c │ │ │ │ + bl 70e2ac │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 70e27c │ │ │ │ + bl 70e2ac │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 3c4a34 │ │ │ │ ldr r2, [pc, #504] @ 3c4c60 │ │ │ │ ldr r3, [pc, #504] @ 3c4c64 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -389773,15 +389773,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 43ff18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -389790,34 +389790,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 43ff18 │ │ │ │ ldr r6, [pc, #404] @ 3c4c68 │ │ │ │ mov r0, r4 │ │ │ │ bl 5ad32c │ │ │ │ mov r0, sl │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 3c4c6c │ │ │ │ ldr r1, [pc, #384] @ 3c4c70 │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3c8014 │ │ │ │ mov r0, r5 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 3c4c74 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -389833,39 +389833,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #224] @ 3c4c80 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #180] @ 3c4c84 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 3c4c7c │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ ldr r2, [pc, #148] @ 3c4c88 │ │ │ │ ldr r3, [pc, #72] @ 3c4c40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -389877,29 +389877,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0076e89c │ │ │ │ + rsbseq lr, r6, ip, asr #17 │ │ │ │ ldrdeq r6, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r3, r1, ip, ror #28 │ │ │ │ - rsbeq r1, fp, ip, lsl r4 │ │ │ │ - rsbeq r9, r3, r0, lsr #5 │ │ │ │ - @ instruction: 0x00639290 │ │ │ │ + @ instruction: 0x00613e9c │ │ │ │ + rsbeq r1, fp, ip, asr #8 │ │ │ │ + ldrdeq r9, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r9, r3, r0, asr #5 │ │ │ │ ldrdeq r7, [r0], ip │ │ │ │ muleq r0, ip, r8 │ │ │ │ - @ instruction: 0x00639298 │ │ │ │ + rsbeq r9, r3, r8, asr #5 │ │ │ │ strdeq r7, [r0], r0 │ │ │ │ - rsbeq r9, r3, r8, ror #3 │ │ │ │ - rsbseq lr, r6, r0, ror #13 │ │ │ │ - rsbeq r0, r2, r4, ror #9 │ │ │ │ - rsbeq r9, r1, ip, lsl #18 │ │ │ │ + rsbeq r9, r3, r8, lsl r2 │ │ │ │ + rsbseq lr, r6, r0, lsl r7 │ │ │ │ + rsbeq r0, r2, r4, lsl r5 │ │ │ │ + rsbeq r9, r1, ip, lsr r9 │ │ │ │ addeq r7, pc, r4, lsr #11 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ addeq r5, lr, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -390231,24 +390231,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 3c5234 │ │ │ │ ldr r1, [pc, #132] @ 3c5238 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #112] @ 3c523c │ │ │ │ ldr r1, [pc, #112] @ 3c5240 │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 3c5244 │ │ │ │ ldr r2, [pc, #84] @ 3c5248 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -390259,21 +390259,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq lr, r6, r4, lsr #32 │ │ │ │ - rsbeq r8, r3, r4, ror #20 │ │ │ │ - rsbeq r8, r3, r0, asr sl │ │ │ │ - strdeq r3, [r1], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r0, fp, r4, lsr #23 │ │ │ │ - rsbeq r7, r3, r8, asr #24 │ │ │ │ - rsbeq r1, r3, r0, lsr #14 │ │ │ │ + rsbseq lr, r6, r4, asr r0 │ │ │ │ + @ instruction: 0x00638a94 │ │ │ │ + rsbeq r8, r3, r0, lsl #21 │ │ │ │ + rsbeq r3, r1, r4, lsr #12 │ │ │ │ + ldrdeq r0, [fp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r7, r3, r8, ror ip │ │ │ │ + rsbeq r1, r3, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3c531c │ │ │ │ mov r5, r1 │ │ │ │ @@ -390284,15 +390284,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f57c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -390318,62 +390318,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 5adb40 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 5ae28c │ │ │ │ - rsbseq sp, r6, ip, asr #30 │ │ │ │ - rsbeq r8, r3, r4, lsl #19 │ │ │ │ - @ instruction: 0x00638994 │ │ │ │ + rsbseq sp, r6, ip, ror pc │ │ │ │ + strheq r8, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r8, r3, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3c53d0 │ │ │ │ ldr r2, [pc, #144] @ 3c53d4 │ │ │ │ ldr r1, [pc, #144] @ 3c53d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c5388 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3c53a4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r6 │ │ │ │ bl 248d18 │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 3c53c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 5adc0c │ │ │ │ - rsbseq sp, r6, ip, ror lr │ │ │ │ - rsbeq r8, r3, r4, asr #17 │ │ │ │ - strheq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq sp, r6, ip, lsr #29 │ │ │ │ + strdeq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r8, r3, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 3c5564 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 3c5568 │ │ │ │ @@ -390382,15 +390382,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -390445,36 +390445,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3c550c │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 3c545c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbseq sp, r6, r4, asr #27 │ │ │ │ - rsbeq pc, r1, ip, asr #23 │ │ │ │ - strdeq r8, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + ldrsheq sp, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + strdeq pc, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r9, r1, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3c56d0 │ │ │ │ ldr ip, [pc, #328] @ 3c56d4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -390538,41 +390538,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3c56f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c55c0 │ │ │ │ ldr r0, [pc, #56] @ 3c56f4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c55c0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, lr, ip, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, lr, ip, ror #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, lr, r8, lsr #10 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r8, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r8, r3, ip, lsl #12 │ │ │ │ + rsbeq r8, r3, ip, ror #11 │ │ │ │ + rsbeq r8, r3, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 5adb70 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -390759,16 +390759,16 @@ │ │ │ │ b 3c591c │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 3c591c │ │ │ │ - rsbseq sp, r6, r8, asr r8 │ │ │ │ - rsbseq sp, r6, r4, lsl r8 │ │ │ │ + rsbseq sp, r6, r8, lsl #17 │ │ │ │ + rsbseq sp, r6, r4, asr #16 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3c53dc │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -390799,35 +390799,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 24a890 │ │ │ │ @@ -390885,18 +390885,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq sp, r6, r4, asr #14 │ │ │ │ - @ instruction: 0x00638190 │ │ │ │ - rsbeq r8, r3, r0, lsl #3 │ │ │ │ - ldrsheq r5, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, r6, r4, ror r7 │ │ │ │ + rsbeq r8, r3, r0, asr #3 │ │ │ │ + strheq r8, [r3], #-16 @ │ │ │ │ + rsbseq r5, r7, ip, lsr #16 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 3c636c │ │ │ │ @@ -390921,15 +390921,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -390983,15 +390983,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -391000,23 +391000,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r1, [pc, #1468] @ 3c638c │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 3c6390 │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -391117,15 +391117,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -391135,15 +391135,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3c6004 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -391181,15 +391181,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -391200,15 +391200,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c6154 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -391238,15 +391238,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3c6218 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -391257,15 +391257,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -391274,15 +391274,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -391362,27 +391362,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 3c839c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 3c6154 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0076d594 │ │ │ │ + rsbseq sp, r6, r4, asr #11 │ │ │ │ ldrdeq r4, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq pc, r1, r0, ror #6 │ │ │ │ - rsbeq r8, r1, r4, lsl #15 │ │ │ │ - rsbseq sp, r6, ip, ror #9 │ │ │ │ + @ instruction: 0x0061f390 │ │ │ │ + strheq r8, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq sp, r6, ip, lsl r5 │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - ldrdeq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r8, r1, r0, lsr r6 │ │ │ │ + rsbeq pc, r1, r4, lsl #6 │ │ │ │ + rsbeq r8, r1, r0, ror #12 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbseq sp, r6, r0, rrx │ │ │ │ - rsbeq lr, r1, r0, ror #28 │ │ │ │ - rsbeq r8, r1, r8, lsl #5 │ │ │ │ + @ instruction: 0x0076d090 │ │ │ │ + @ instruction: 0x0061ee90 │ │ │ │ + strheq r8, [r1], #-40 @ 0xffffffd8 @ │ │ │ │ addeq r4, lr, r0, lsr #17 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -391438,15 +391438,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 3c64c0 │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 9b2648 │ │ │ │ + bl 9b2678 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -391482,15 +391482,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -391499,23 +391499,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 24a890 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 3c7760 │ │ │ │ cmp r0, fp │ │ │ │ beq 3c6b80 │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 9b2648 │ │ │ │ + bl 9b2678 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3c65e8 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 3c6a78 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -391643,15 +391643,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -391659,42 +391659,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -391720,30 +391720,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -391777,30 +391777,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -391818,15 +391818,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 3c6780 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ mov r7, r8 │ │ │ │ b 3c65cc │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3c701c │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c664c │ │ │ │ @@ -391914,29 +391914,29 @@ │ │ │ │ b 3c66c8 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ b 3c6b2c │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 249870 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c6b54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, lr, ip, lsl r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - @ instruction: 0x0076cc9c │ │ │ │ - rsbeq lr, r1, r4, lsr #21 │ │ │ │ - rsbeq r7, r1, ip, asr #29 │ │ │ │ + rsbseq ip, r6, ip, asr #25 │ │ │ │ + ldrdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + strdeq r7, [r1], #-236 @ 0xffffff14 @ │ │ │ │ addeq r4, lr, r4, lsr #10 │ │ │ │ bge ff2b9c5c <__bss_end__@@Base+0xfe5072ec> │ │ │ │ bge ff2b9c58 <__bss_end__@@Base+0xfe5072e8> │ │ │ │ bge ff2b9c60 <__bss_end__@@Base+0xfe5072f0> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -392048,42 +392048,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c6e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c6dbc │ │ │ │ ldr r0, [pc, #60] @ 3c6e88 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c6dbc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r0, asr #27 │ │ │ │ addeq r3, lr, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r3, r8, asr r4 │ │ │ │ - @ instruction: 0x00637498 │ │ │ │ + rsbeq r7, r3, r8, lsl #9 │ │ │ │ + rsbeq r7, r3, r8, asr #9 │ │ │ │ │ │ │ │ 003c6e8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3c6ff4 │ │ │ │ @@ -392150,42 +392150,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c7014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c6f10 │ │ │ │ ldr r0, [pc, #60] @ 3c7018 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c6f10 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r4, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r3, [lr], ip │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r3, r4, ror #6 │ │ │ │ - rsbeq r7, r3, r8, lsr #7 │ │ │ │ + @ instruction: 0x00637394 │ │ │ │ + ldrdeq r7, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003c701c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -392262,22 +392262,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3c725c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7060 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7198 │ │ │ │ mov r0, #0 │ │ │ │ b 3c7064 │ │ │ │ ldr r3, [pc, #192] @ 3c7260 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -392296,47 +392296,47 @@ │ │ │ │ beq 3c7224 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c7264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7190 │ │ │ │ ldr r0, [pc, #80] @ 3c7268 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7060 │ │ │ │ ldr r0, [pc, #64] @ 3c726c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7190 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r3, [lr], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r8, asr #21 │ │ │ │ addeq r3, lr, r8, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, lsr lr │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r7, r3, r0, asr #5 │ │ │ │ + strdeq r7, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r5, r0, r8, ror r4 │ │ │ │ - rsbeq r7, r3, r8, asr #3 │ │ │ │ - rsbeq r7, r3, ip, asr r2 │ │ │ │ - rsbeq r7, r3, r0, ror #3 │ │ │ │ + strdeq r7, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r7, r3, ip, lsl #5 │ │ │ │ + rsbeq r7, r3, r0, lsl r2 │ │ │ │ │ │ │ │ 003c7270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -392476,15 +392476,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -392494,15 +392494,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 3c7740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7414 │ │ │ │ ldr r3, [pc, #568] @ 3c7744 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c73cc │ │ │ │ ldr r3, [pc, #536] @ 3c7738 │ │ │ │ @@ -392522,15 +392522,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -392539,15 +392539,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3c7748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c73cc │ │ │ │ ldr r3, [pc, #396] @ 3c774c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7384 │ │ │ │ ldr r3, [pc, #356] @ 3c7738 │ │ │ │ @@ -392564,15 +392564,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -392581,30 +392581,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3c7750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c7384 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 3c7754 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 3c7384 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 3c7758 │ │ │ │ @@ -392613,48 +392613,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7414 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 3c775c │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c73cc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r3, lr, ip, ror r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r4, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r9, r7, r4, ror #15 │ │ │ │ + rsbseq r9, r7, r4, lsl r8 │ │ │ │ addeq r3, lr, ip, lsr r7 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r8, lsr #31 │ │ │ │ + ldrdeq r6, [r3], #-248 @ 0xffffff08 @ │ │ │ │ andeq r1, r0, ip, ror #12 │ │ │ │ - rsbeq r7, r3, r8, asr #32 │ │ │ │ + rsbeq r7, r3, r8, ror r0 │ │ │ │ andeq r4, r0, r8, asr #20 │ │ │ │ - strdeq r6, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r6, r3, r8, lsl pc │ │ │ │ - rsbeq r6, r3, ip, lsr #28 │ │ │ │ - rsbeq r6, r3, r8, ror #30 │ │ │ │ + rsbeq r6, r3, r4, lsr #30 │ │ │ │ + rsbeq r6, r3, r8, asr #30 │ │ │ │ + rsbeq r6, r3, ip, asr lr │ │ │ │ + @ instruction: 0x00636f98 │ │ │ │ │ │ │ │ 003c7760 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 3c793c │ │ │ │ @@ -392718,22 +392718,22 @@ │ │ │ │ beq 3c7924 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 3c795c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7804 │ │ │ │ ldr r2, [pc, #192] @ 3c7960 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c7804 │ │ │ │ ldr r2, [pc, #160] @ 3c7954 │ │ │ │ @@ -392748,47 +392748,47 @@ │ │ │ │ beq 3c7910 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3c7964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7804 │ │ │ │ ldr r0, [pc, #80] @ 3c7968 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7804 │ │ │ │ ldr r0, [pc, #64] @ 3c796c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7804 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r3, lr, ip, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r4, lsl #7 │ │ │ │ addeq r3, lr, r8, asr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r6, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, r3, r0, lsr #30 │ │ │ │ andeq r3, r0, r4, lsr pc │ │ │ │ - rsbeq r6, r3, r4, asr #27 │ │ │ │ - rsbeq r6, r3, r0, lsl lr │ │ │ │ - strheq r6, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + strdeq r6, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r6, r3, r0, asr #28 │ │ │ │ + rsbeq r6, r3, r0, ror #29 │ │ │ │ │ │ │ │ 003c7970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 3c7ae8 │ │ │ │ @@ -392862,41 +392862,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c7b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7a4c │ │ │ │ ldr r0, [pc, #60] @ 3c7b14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7a4c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ addeq r3, lr, r0, lsl #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, lr, r0, ror r1 │ │ │ │ addeq r3, lr, r4, asr #2 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, r8, lsr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, ip, ror #26 │ │ │ │ - strheq r6, [r3], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x00636d9c │ │ │ │ + rsbeq r6, r3, r8, ror #27 │ │ │ │ │ │ │ │ 003c7b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -392921,33 +392921,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c7bdc │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #220] @ 3c7c78 │ │ │ │ ldr r3, [pc, #204] @ 3c7c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7c64 │ │ │ │ ldr r2, [pc, #188] @ 3c7c7c │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9b25f8 │ │ │ │ + b 9b2628 │ │ │ │ ldr r3, [pc, #156] @ 3c7c80 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c7b8c │ │ │ │ ldr r3, [pc, #140] @ 3c7c84 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -392962,38 +392962,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3c7c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7b8c │ │ │ │ ldr r0, [pc, #52] @ 3c7c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7b8c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [lr], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, lr, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r2, lr, r8, ror pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00636c9c │ │ │ │ - ldrdeq r6, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r6, r3, ip, asr #25 │ │ │ │ + rsbeq r6, r3, r4, lsl #26 │ │ │ │ │ │ │ │ 003c7c94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 3c7e5c │ │ │ │ @@ -393078,48 +393078,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c7e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7d48 │ │ │ │ ldr r0, [pc, #72] @ 3c7e80 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7d48 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r2, lr, r4, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, lr, r4, lsr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r2, lr, r4, asr #27 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r4, asr #22 │ │ │ │ - rsbeq r6, r3, r4, lsl #23 │ │ │ │ + rsbeq r6, r3, r4, ror fp │ │ │ │ + strheq r6, [r3], #-180 @ 0xffffff4c @ │ │ │ │ │ │ │ │ 003c7e84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -393180,48 +393180,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3c8008 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3c7ef4 │ │ │ │ ldr r2, [pc, #88] @ 3c800c │ │ │ │ ldr r3, [pc, #52] @ 3c7fec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c7fe4 │ │ │ │ ldr r0, [pc, #56] @ 3c8010 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r2, lr, ip, ror #24 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r2, lr, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r2, lr, r8, lsl ip │ │ │ │ andeq r4, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r3, r0, ror sl │ │ │ │ + rsbeq r6, r3, r0, lsr #21 │ │ │ │ addeq r2, lr, r0, ror #22 │ │ │ │ - rsbeq r6, r3, r8, lsl #21 │ │ │ │ + strheq r6, [r3], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003c8014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -393445,15 +393445,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsheq r8, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq r8, r7, r0, lsr #18 │ │ │ │ bge ff2bb3a0 <__bss_end__@@Base+0xfe508a30> │ │ │ │ bge ff2bb3a8 <__bss_end__@@Base+0xfe508a38> │ │ │ │ │ │ │ │ 003c839c : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -393495,15 +393495,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -393511,21 +393511,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -393540,15 +393540,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -393556,38 +393556,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 9d7378 │ │ │ │ + bl 9d73a8 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -393662,15 +393662,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 3c87bc │ │ │ │ ldr r3, [pc, #332] @ 3c8844 │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -393700,15 +393700,15 @@ │ │ │ │ bhi 3c87f8 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r2, [pc, #204] @ 3c884c │ │ │ │ ldr r3, [pc, #188] @ 3c8840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -394095,20 +394095,20 @@ │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ bl 24ac98 │ │ │ │ umulleq r2, lr, r8, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [lr], r4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbseq r7, r7, r4, asr lr │ │ │ │ - rsbeq r5, r3, r8, asr #26 │ │ │ │ - rsbeq r5, r3, r4, lsl #27 │ │ │ │ - rsbseq r7, r7, r0, lsr lr │ │ │ │ - rsbeq r5, r3, r0, lsr #26 │ │ │ │ - rsbeq r5, r3, r0, lsr sp │ │ │ │ + rsbseq r7, r7, r4, lsl #29 │ │ │ │ + rsbeq r5, r3, r8, ror sp │ │ │ │ + strheq r5, [r3], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r7, r7, r0, ror #28 │ │ │ │ + rsbeq r5, r3, r0, asr sp │ │ │ │ + rsbeq r5, r3, r0, ror #26 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 003c8dbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -394203,17 +394203,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c8f40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, lsl #25 │ │ │ │ - rsbeq r5, r3, r4, ror fp │ │ │ │ - rsbseq ip, r0, r8, asr #23 │ │ │ │ + ldrheq r7, [r7], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r5, r3, r4, lsr #23 │ │ │ │ + ldrsheq ip, [r0], #-184 @ 0xffffff48 @ │ │ │ │ │ │ │ │ 003c8f44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 3c90dc │ │ │ │ @@ -394291,15 +394291,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 249840 │ │ │ │ b 3c8fc4 │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ b 3c8fc4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 5a7480 │ │ │ │ @@ -394313,17 +394313,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008e1bb8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r1, lr, r8, asr #22 │ │ │ │ - ldrsbeq r7, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - ldrdeq r5, [r3], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq ip, r0, r4, lsr #20 │ │ │ │ + rsbseq r7, r7, ip, lsl #22 │ │ │ │ + rsbeq r5, r3, r0, lsl #20 │ │ │ │ + rsbseq ip, r0, r4, asr sl │ │ │ │ │ │ │ │ 003c90f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -394350,15 +394350,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 249840 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 99f404 │ │ │ │ + bl 99f434 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 3c9218 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 3c9218 │ │ │ │ @@ -394371,15 +394371,15 @@ │ │ │ │ b 3c91d8 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 3c9168 │ │ │ │ ldr r2, [pc, #108] @ 3c924c │ │ │ │ ldr r3, [pc, #100] @ 3c9248 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394396,15 +394396,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 3c91d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r1, lr, r0, lsl #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @@ -394433,15 +394433,15 @@ │ │ │ │ beq 3c92ac │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 3c9354 │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 3c9310 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -394527,26 +394527,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 9bbe30 │ │ │ │ + bl 9bbe60 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 3c9314 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -394590,15 +394590,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 249840 │ │ │ │ b 3c9538 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c94b4 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -394615,28 +394615,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3c9414 │ │ │ │ b 3c94b4 │ │ │ │ ldr r3, [pc, #108] @ 3c961c │ │ │ │ b 3c93e0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 3c9414 │ │ │ │ b 3c94b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 3c9620 │ │ │ │ ldr r1, [pc, #60] @ 3c9624 │ │ │ │ @@ -394651,17 +394651,17 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff2bc614 <__bss_end__@@Base+0xfe509ca4> │ │ │ │ strdeq r1, [lr], r8 │ │ │ │ bge ff2bc624 <__bss_end__@@Base+0xfe509cb4> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff2bc628 <__bss_end__@@Base+0xfe509cb8> │ │ │ │ - ldrheq r7, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r5, r3, ip, lsr #9 │ │ │ │ - rsbseq ip, r0, r0, lsl #10 │ │ │ │ + rsbseq r7, r7, r8, ror #11 │ │ │ │ + ldrdeq r5, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq ip, r0, r0, lsr r5 │ │ │ │ │ │ │ │ 003c962c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -394675,17 +394675,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, asr #10 │ │ │ │ - rsbeq r5, r3, r4, lsr r4 │ │ │ │ - rsbseq ip, r0, r8, lsl #9 │ │ │ │ + rsbseq r7, r7, r0, ror r5 │ │ │ │ + rsbeq r5, r3, r4, ror #8 │ │ │ │ + ldrheq ip, [r0], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 003c9684 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394769,15 +394769,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3c9870 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #19 │ │ │ │ bls 3c9824 │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 3c9824 │ │ │ │ @@ -394849,24 +394849,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq r1, lr, r0, ror r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r1, [lr], r0 │ │ │ │ - rsbseq r7, r7, r0, lsl #8 │ │ │ │ - rsbseq r7, r7, ip, ror #5 │ │ │ │ - ldrdeq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r7, r7, r0, lsr r4 │ │ │ │ + rsbseq r7, r7, ip, lsl r3 │ │ │ │ + rsbeq r5, r3, r8, lsl #4 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbseq r7, r7, r0, asr #5 │ │ │ │ - strheq r5, [r3], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r5, r3, r4, lsl r2 │ │ │ │ - @ instruction: 0x0077729c │ │ │ │ - rsbeq r5, r3, ip, lsl #3 │ │ │ │ - rsbseq ip, r0, r0, ror #3 │ │ │ │ + ldrsheq r7, [r7], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r5, r3, r4, ror #3 │ │ │ │ + rsbeq r5, r3, r4, asr #4 │ │ │ │ + rsbseq r7, r7, ip, asr #5 │ │ │ │ + strheq r5, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq ip, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003c9954 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -394894,17 +394894,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c99dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c99e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r4, ror #3 │ │ │ │ - ldrdeq r5, [r3], #-4 @ │ │ │ │ - rsbseq ip, r0, r8, lsr #2 │ │ │ │ + rsbseq r7, r7, r4, lsl r2 │ │ │ │ + rsbeq r5, r3, r4, lsl #2 │ │ │ │ + rsbseq ip, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 003c99e4 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 3c9a30 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -394954,17 +394954,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9ab4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9ab8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, lsl #2 │ │ │ │ - strdeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq ip, r0, r0, asr r0 │ │ │ │ + rsbseq r7, r7, ip, lsr r1 │ │ │ │ + rsbeq r5, r3, ip, lsr #32 │ │ │ │ + rsbseq ip, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 003c9abc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9ae8 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -394984,17 +394984,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9b24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3c9b28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077709c │ │ │ │ - rsbeq r4, r3, ip, lsl #31 │ │ │ │ - rsbseq fp, r0, r0, ror #31 │ │ │ │ + rsbseq r7, r7, ip, asr #1 │ │ │ │ + strheq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq ip, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 003c9b2c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003c9b30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -395073,39 +395073,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3c9c94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3c9c98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00776f90 │ │ │ │ - rsbeq r4, r3, r4, lsl #29 │ │ │ │ - rsbeq r4, r3, ip, lsl #30 │ │ │ │ - rsbseq r6, r7, ip, ror #30 │ │ │ │ - rsbeq r4, r3, ip, asr lr │ │ │ │ - strdeq r4, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - ldrdeq r0, [r0], -r2 │ │ │ │ - rsbseq r6, r7, r8, asr #30 │ │ │ │ - rsbeq r4, r3, r8, lsr lr │ │ │ │ + rsbseq r6, r7, r0, asr #31 │ │ │ │ strheq r4, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r4, r3, ip, lsr pc │ │ │ │ + @ instruction: 0x00776f9c │ │ │ │ + rsbeq r4, r3, ip, lsl #29 │ │ │ │ + rsbeq r4, r3, r0, lsr #30 │ │ │ │ + ldrdeq r0, [r0], -r2 │ │ │ │ + rsbseq r6, r7, r8, ror pc │ │ │ │ + rsbeq r4, r3, r8, ror #28 │ │ │ │ + rsbeq r4, r3, r4, ror #29 │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003c9c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -395140,15 +395140,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 71afb0 │ │ │ │ + bl 71afe0 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3c9e1c │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 3c9e00 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -395183,15 +395183,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 71b590 │ │ │ │ + bl 71b5c0 │ │ │ │ mov r0, #0 │ │ │ │ b 3c9dc0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bl 24ba94 │ │ │ │ addeq r0, lr, r8, lsl #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, ip, asr #26 │ │ │ │ @@ -395286,17 +395286,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3c9fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbseq r6, r7, r0, lsl ip │ │ │ │ - rsbeq r4, r3, r0, lsl #22 │ │ │ │ - rsbseq fp, r0, r4, asr fp │ │ │ │ + rsbseq r6, r7, r0, asr #24 │ │ │ │ + rsbeq r4, r3, r0, lsr fp │ │ │ │ + rsbseq fp, r0, r4, lsl #23 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 003c9fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -395372,15 +395372,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 3ca350 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -395399,15 +395399,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 9bbe30 │ │ │ │ + bl 9bbe60 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -395451,15 +395451,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 3ca240 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 9bbe30 │ │ │ │ + bl 9bbe60 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3ca170 │ │ │ │ bl 248d18 │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 24b244 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -395497,48 +395497,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3ca368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca1d0 │ │ │ │ ldr r0, [pc, #72] @ 3ca36c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca1d0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, lr, ip, lsr r9 │ │ │ │ andeq r5, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r8, lsr r8 │ │ │ │ - rsbeq r4, r3, r0, lsr #17 │ │ │ │ + rsbeq r4, r3, r8, ror #16 │ │ │ │ + ldrdeq r4, [r3], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -395613,26 +395613,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ca5dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca3e4 │ │ │ │ ldr r3, [pc, #216] @ 3ca5d0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca410 │ │ │ │ @@ -395649,55 +395649,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3ca5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca410 │ │ │ │ ldr r0, [pc, #96] @ 3ca5e4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4] │ │ │ │ b 3ca410 │ │ │ │ ldr r0, [pc, #68] @ 3ca5e8 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ca3e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r0, lsl #15 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r8, asr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r0, [lr], ip │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r4, ror #14 │ │ │ │ - ldrdeq r4, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r4, r3, r0, lsr #14 │ │ │ │ - strdeq r4, [r3], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x00634794 │ │ │ │ + rsbeq r4, r3, r8, lsl #14 │ │ │ │ + rsbeq r4, r3, r0, asr r7 │ │ │ │ + rsbeq r4, r3, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 3ca8b0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -395792,26 +395792,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3ca8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 3ca6b8 │ │ │ │ b 3ca674 │ │ │ │ ldr r3, [pc, #240] @ 3ca8c4 │ │ │ │ @@ -395832,61 +395832,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3ca8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca6dc │ │ │ │ ldr r2, [pc, #100] @ 3ca8c4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3ca73c │ │ │ │ b 3ca66c │ │ │ │ ldr r0, [pc, #96] @ 3ca8d8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r5] │ │ │ │ b 3ca6dc │ │ │ │ ldr r0, [pc, #68] @ 3ca8dc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r5] │ │ │ │ b 3ca7b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, r8, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, lr, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, lr, r0, lsr r4 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00634498 │ │ │ │ - strdeq r4, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r4, r3, r8, asr #9 │ │ │ │ rsbeq r4, r3, ip, lsr #8 │ │ │ │ - rsbeq r4, r3, ip, lsl #8 │ │ │ │ + rsbeq r4, r3, ip, asr r4 │ │ │ │ + rsbeq r4, r3, ip, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 3caf1c │ │ │ │ ldr r2, [pc, #1572] @ 3caf20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -395948,15 +395948,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 3caf38 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3cad70 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3caae8 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -396037,21 +396037,21 @@ │ │ │ │ beq 3caef8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3caf48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa40 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -396074,21 +396074,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3caf50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca97c │ │ │ │ ldr r2, [pc, #832] @ 3caf54 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 3ca938 │ │ │ │ ldr r2, [pc, #776] @ 3caf30 │ │ │ │ @@ -396103,21 +396103,21 @@ │ │ │ │ beq 3cae94 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3caf58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca938 │ │ │ │ ldr r3, [pc, #720] @ 3caf5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caaa4 │ │ │ │ @@ -396135,23 +396135,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3caf60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caaa4 │ │ │ │ ldr r3, [pc, #540] @ 3caf2c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa64 │ │ │ │ ldr r3, [pc, #524] @ 3caf30 │ │ │ │ @@ -396167,23 +396167,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3caf64 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa64 │ │ │ │ ldr r3, [pc, #472] @ 3caf68 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca97c │ │ │ │ ldr r3, [pc, #396] @ 3caf30 │ │ │ │ @@ -396199,21 +396199,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3caf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca97c │ │ │ │ ldr r3, [pc, #360] @ 3caf70 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3caa40 │ │ │ │ ldr r3, [pc, #276] @ 3caf30 │ │ │ │ @@ -396228,95 +396228,95 @@ │ │ │ │ beq 3caee8 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3caf74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa40 │ │ │ │ ldr r0, [pc, #252] @ 3caf78 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caaa4 │ │ │ │ ldr r0, [pc, #224] @ 3caf7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7] │ │ │ │ b 3ca938 │ │ │ │ ldr r0, [pc, #208] @ 3caf80 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa64 │ │ │ │ ldr r0, [pc, #188] @ 3caf84 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa64 │ │ │ │ ldr r0, [pc, #168] @ 3caf88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca97c │ │ │ │ ldr r0, [pc, #156] @ 3caf8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa40 │ │ │ │ ldr r0, [pc, #144] @ 3caf90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3caa40 │ │ │ │ ldr r0, [pc, #132] @ 3caf94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ca97c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, lr, ip, lsl r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r0, [lr], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, lsr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r3, r8, ror #8 │ │ │ │ + @ instruction: 0x00634498 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ addeq r0, lr, r8, rrx │ │ │ │ andeq r1, r0, r0, asr #24 │ │ │ │ - rsbeq r4, r3, r8, lsr #7 │ │ │ │ + ldrdeq r4, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r0, ror #27 │ │ │ │ - rsbeq r4, r3, r8, lsl #3 │ │ │ │ + strheq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r4, r3, r4, lsl #1 │ │ │ │ + strheq r4, [r3], #-4 @ │ │ │ │ andeq r2, r0, r4, asr #29 │ │ │ │ - strdeq r4, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r4, [r3], #-12 @ │ │ │ │ + rsbeq r4, r3, r8, lsr #6 │ │ │ │ + rsbeq r4, r3, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, ror #14 │ │ │ │ - rsbeq r4, r3, r4 │ │ │ │ + rsbeq r4, r3, r4, lsr r0 │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ - rsbeq r4, r3, ip, lsl r1 │ │ │ │ - strdeq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ - strheq r3, [r3], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r4, r3, r4, lsl r0 │ │ │ │ - strdeq r3, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r3, r3, ip, asr pc │ │ │ │ - ldrdeq r4, [r3], #-8 @ │ │ │ │ - rsbeq r4, r3, r8, asr r0 │ │ │ │ - strheq r3, [r3], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r3, ip, asr #2 │ │ │ │ + rsbeq r4, r3, r8, lsr #4 │ │ │ │ + rsbeq r3, r3, r0, ror #29 │ │ │ │ + rsbeq r4, r3, r4, asr #32 │ │ │ │ + rsbeq r4, r3, ip, lsr #32 │ │ │ │ + rsbeq r3, r3, ip, lsl #31 │ │ │ │ + rsbeq r4, r3, r8, lsl #2 │ │ │ │ + rsbeq r4, r3, r8, lsl #1 │ │ │ │ + rsbeq r3, r3, ip, ror #29 │ │ │ │ │ │ │ │ 003caf98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396365,17 +396365,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3cb064 │ │ │ │ ldr r0, [pc, #24] @ 3cb068 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, asr #25 │ │ │ │ - @ instruction: 0x00634098 │ │ │ │ - @ instruction: 0x0070aa9c │ │ │ │ + ldrsheq r5, [r7], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r4, r3, r8, asr #1 │ │ │ │ + rsbseq sl, r0, ip, asr #21 │ │ │ │ │ │ │ │ 003cb06c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -396444,17 +396444,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r8, lsl #21 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, sp, r4, lsr #20 │ │ │ │ - rsbseq r5, r7, r4, lsr #23 │ │ │ │ - rsbeq r3, r3, r4, ror pc │ │ │ │ - rsbseq sl, r0, r8, ror r9 │ │ │ │ + ldrsbeq r5, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r3, r4, lsr #31 │ │ │ │ + rsbseq sl, r0, r8, lsr #19 │ │ │ │ │ │ │ │ 003cb1a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -396521,17 +396521,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, asr r9 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, sp, r4, asr #17 │ │ │ │ - rsbseq r5, r7, r8, ror sl │ │ │ │ - rsbeq r3, r3, r8, asr #28 │ │ │ │ - rsbseq sl, r0, ip, asr #16 │ │ │ │ + rsbseq r5, r7, r8, lsr #21 │ │ │ │ + rsbeq r3, r3, r8, ror lr │ │ │ │ + rsbseq sl, r0, ip, ror r8 │ │ │ │ │ │ │ │ 003cb2cc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb2d0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb2f4 │ │ │ │ @@ -396551,17 +396551,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb330 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, lsl #20 │ │ │ │ - ldrdeq r3, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq sl, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq r5, r7, r4, lsr sl │ │ │ │ + rsbeq r3, r3, r4, lsl #28 │ │ │ │ + rsbseq sl, r0, r8, lsl #16 │ │ │ │ │ │ │ │ 003cb334 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb354 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396577,17 +396577,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb390 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, lsr #19 │ │ │ │ - rsbeq r3, r3, r4, ror sp │ │ │ │ - rsbseq sl, r0, r8, ror r7 │ │ │ │ + ldrsbeq r5, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r3, r3, r4, lsr #27 │ │ │ │ + rsbseq sl, r0, r8, lsr #15 │ │ │ │ │ │ │ │ 003cb394 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb3b4 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396603,17 +396603,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb3f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r4, asr #18 │ │ │ │ - rsbeq r3, r3, r4, lsl sp │ │ │ │ - rsbseq sl, r0, r8, lsl r7 │ │ │ │ + rsbseq r5, r7, r4, ror r9 │ │ │ │ + rsbeq r3, r3, r4, asr #26 │ │ │ │ + rsbseq sl, r0, r8, asr #14 │ │ │ │ │ │ │ │ 003cb3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -396650,17 +396650,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00775890 │ │ │ │ - rsbeq r3, r3, r0, ror #24 │ │ │ │ - rsbseq sl, r0, r4, ror #12 │ │ │ │ + rsbseq r5, r7, r0, asr #17 │ │ │ │ + @ instruction: 0x00633c90 │ │ │ │ + @ instruction: 0x0070a694 │ │ │ │ │ │ │ │ 003cb4a8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb4e0 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -396682,17 +396682,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb51c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, lsl r8 │ │ │ │ - rsbeq r3, r3, r8, ror #23 │ │ │ │ - rsbseq sl, r0, ip, ror #11 │ │ │ │ + rsbseq r5, r7, r8, asr #16 │ │ │ │ + rsbeq r3, r3, r8, lsl ip │ │ │ │ + rsbseq sl, r0, ip, lsl r6 │ │ │ │ │ │ │ │ 003cb520 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb540 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396708,17 +396708,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb57c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r3, r3, r8, lsl #23 │ │ │ │ - rsbseq sl, r0, ip, lsl #11 │ │ │ │ + rsbseq r5, r7, r8, ror #15 │ │ │ │ + strheq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + ldrheq sl, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 003cb580 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cb5a0 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -396734,17 +396734,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cb5dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r7, r8, asr r7 │ │ │ │ - rsbeq r3, r3, r8, lsr #22 │ │ │ │ - rsbseq sl, r0, ip, lsr #10 │ │ │ │ + rsbseq r5, r7, r8, lsl #15 │ │ │ │ + rsbeq r3, r3, r8, asr fp │ │ │ │ + rsbseq sl, r0, ip, asr r5 │ │ │ │ │ │ │ │ 003cb5e0 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003cb5e8 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -397038,23 +397038,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 3cc60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb73c │ │ │ │ ldr r3, [pc, #2916] @ 3cc610 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cba0c │ │ │ │ ldr r3, [pc, #2884] @ 3cc604 │ │ │ │ @@ -397070,27 +397070,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 3cc614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cba0c │ │ │ │ ldr r0, [pc, #2804] @ 3cc618 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb73c │ │ │ │ ldr r3, [pc, #2784] @ 3cc61c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb9d0 │ │ │ │ ldr r3, [pc, #2740] @ 3cc604 │ │ │ │ @@ -397106,21 +397106,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 3cc620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb9d0 │ │ │ │ ldr r3, [pc, #2672] @ 3cc624 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc21c │ │ │ │ ldr r3, [pc, #2620] @ 3cc604 │ │ │ │ @@ -397136,21 +397136,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 3cc628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249840 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397182,25 +397182,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 3cc630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb980 │ │ │ │ ldr r3, [pc, #2368] @ 3cc634 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cc364 │ │ │ │ ldr r3, [pc, #2300] @ 3cc604 │ │ │ │ @@ -397216,21 +397216,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 3cc638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249840 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -397262,25 +397262,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 3cc63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb910 │ │ │ │ ldr r3, [pc, #2060] @ 3cc640 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb8a4 │ │ │ │ ldr r3, [pc, #1980] @ 3cc604 │ │ │ │ @@ -397296,21 +397296,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 3cc644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb8a4 │ │ │ │ ldr r3, [pc, #1948] @ 3cc648 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cc2d0 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -397345,25 +397345,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 3cc64c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb7c0 │ │ │ │ ldr r3, [pc, #1740] @ 3cc650 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb850 │ │ │ │ @@ -397380,21 +397380,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 3cc654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb850 │ │ │ │ ldr r3, [pc, #1628] @ 3cc658 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb804 │ │ │ │ ldr r3, [pc, #1524] @ 3cc604 │ │ │ │ @@ -397410,21 +397410,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3cc65c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb804 │ │ │ │ ldr r3, [pc, #1516] @ 3cc660 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cb698 │ │ │ │ ldr r3, [pc, #1404] @ 3cc604 │ │ │ │ @@ -397440,21 +397440,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 3cc664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb698 │ │ │ │ ldr r3, [pc, #1304] @ 3cc604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3cbc54 │ │ │ │ ldr r3, [pc, #1288] @ 3cc608 │ │ │ │ @@ -397466,25 +397466,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cc668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249840 │ │ │ │ @@ -397505,25 +397505,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3cc66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249840 │ │ │ │ @@ -397550,25 +397550,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 3cc670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 249840 │ │ │ │ @@ -397588,21 +397588,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 3cc674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 249840 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -397616,93 +397616,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 249840 │ │ │ │ b 3cbd80 │ │ │ │ ldr r0, [pc, #756] @ 3cc678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb9d0 │ │ │ │ ldr r0, [pc, #744] @ 3cc67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb850 │ │ │ │ ldr r0, [pc, #732] @ 3cc680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cba0c │ │ │ │ ldr r0, [pc, #720] @ 3cc684 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb980 │ │ │ │ ldr r0, [pc, #696] @ 3cc688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb698 │ │ │ │ ldr r0, [pc, #684] @ 3cc68c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbc24 │ │ │ │ ldr r0, [pc, #668] @ 3cc690 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cc1f8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 3cc694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb8a4 │ │ │ │ ldr r0, [pc, #628] @ 3cc698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb804 │ │ │ │ ldr r0, [pc, #616] @ 3cc69c │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cb7c0 │ │ │ │ ldr r0, [pc, #588] @ 3cc6a0 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc2ac │ │ │ │ ldr r0, [pc, #564] @ 3cc6a4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cb910 │ │ │ │ ldr r0, [pc, #540] @ 3cc6a8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3cc15c │ │ │ │ ldr r0, [pc, #516] @ 3cc6ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3cbd64 │ │ │ │ ldr r0, [pc, #500] @ 3cc6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sl] │ │ │ │ b 3cc334 │ │ │ │ ldr r3, [pc, #484] @ 3cc6b4 │ │ │ │ ldr r1, [pc, #484] @ 3cc6b8 │ │ │ │ ldr r0, [pc, #484] @ 3cc6bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3cc6c0 │ │ │ │ @@ -397771,120 +397771,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 3cc724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ addeq pc, sp, r4, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - ldrheq r5, [r7], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r5, r7, ip, ror #13 │ │ │ │ addeq pc, sp, r4, asr #9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq pc, [sp], r0 │ │ │ │ andeq r2, r0, r4, asr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r3, r8, lsr fp │ │ │ │ + rsbeq r3, r3, r8, ror #22 │ │ │ │ andeq r1, r0, ip, ror #5 │ │ │ │ - rsbeq r3, r3, r0, lsl #17 │ │ │ │ - rsbeq r3, r3, ip, ror #21 │ │ │ │ + strheq r3, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r3, r3, ip, lsl fp │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - rsbeq r3, r3, r8, lsr #18 │ │ │ │ + rsbeq r3, r3, r8, asr r9 │ │ │ │ andeq r4, r0, r8, ror #19 │ │ │ │ - rsbeq r3, r3, r4, lsr r8 │ │ │ │ + rsbeq r3, r3, r4, ror #16 │ │ │ │ andeq r5, r0, r4, lsr #1 │ │ │ │ - rsbeq r2, r3, r4, ror #30 │ │ │ │ + @ instruction: 0x00632f94 │ │ │ │ andeq r1, r0, r8, ror #11 │ │ │ │ - rsbeq r3, r3, ip, asr #8 │ │ │ │ - rsbeq r2, r3, r4, lsr #28 │ │ │ │ + rsbeq r3, r3, ip, ror r4 │ │ │ │ + rsbeq r2, r3, r4, asr lr │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - rsbeq r3, r3, r0, lsl r4 │ │ │ │ + rsbeq r3, r3, r0, asr #8 │ │ │ │ andeq r3, r0, r8, lsr #29 │ │ │ │ - ldrdeq r2, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r2, r3, r8, lsl #26 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - rsbeq r3, r3, r4, asr #4 │ │ │ │ + rsbeq r3, r3, r4, ror r2 │ │ │ │ andeq r2, r0, r0, lsl #10 │ │ │ │ - strheq r3, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, r3, r4, ror #5 │ │ │ │ andeq r2, r0, r0, ror #5 │ │ │ │ - rsbeq r3, r3, ip, ror #8 │ │ │ │ - strdeq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r2, r3, r8, asr sl │ │ │ │ - rsbeq r2, r3, r4, lsr #19 │ │ │ │ - rsbeq r2, r3, r0, ror #27 │ │ │ │ - rsbeq r3, r3, ip, lsl #3 │ │ │ │ - rsbeq r2, r3, r0, ror #29 │ │ │ │ - rsbeq r3, r3, ip, lsr r0 │ │ │ │ - rsbeq r2, r3, ip, ror #17 │ │ │ │ - rsbeq r3, r3, r4, asr #3 │ │ │ │ - strheq r3, [r3], #-4 @ │ │ │ │ - strheq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - ldrdeq r2, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r2, r3, r8, lsr pc │ │ │ │ - rsbeq r2, r3, ip, ror #16 │ │ │ │ - rsbeq r2, r3, r0, asr r8 │ │ │ │ - rsbeq r2, r3, r0, lsr r8 │ │ │ │ - rsbeq r2, r3, r8, lsl r8 │ │ │ │ - rsbeq r2, r3, r4, asr #26 │ │ │ │ - rsbeq r2, r3, ip, lsl #25 │ │ │ │ - rsbseq r4, r7, r0, asr #16 │ │ │ │ - rsbeq r2, r3, ip, lsl #24 │ │ │ │ - rsbeq r2, r3, r0, asr #26 │ │ │ │ + @ instruction: 0x0063349c │ │ │ │ + rsbeq r2, r3, r4, lsr #22 │ │ │ │ + rsbeq r2, r3, r8, lsl #21 │ │ │ │ + ldrdeq r2, [r3], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r2, r3, r0, lsl lr │ │ │ │ + strheq r3, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r2, r3, r0, lsl pc │ │ │ │ + rsbeq r3, r3, ip, rrx │ │ │ │ + rsbeq r2, r3, ip, lsl r9 │ │ │ │ + strdeq r3, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r3, r3, r4, ror #1 │ │ │ │ + rsbeq r2, r3, r0, ror #17 │ │ │ │ + rsbeq r2, r3, r4, lsl #30 │ │ │ │ + rsbeq r2, r3, r8, ror #30 │ │ │ │ + @ instruction: 0x0063289c │ │ │ │ + rsbeq r2, r3, r0, lsl #17 │ │ │ │ + rsbeq r2, r3, r0, ror #16 │ │ │ │ + rsbeq r2, r3, r8, asr #16 │ │ │ │ + rsbeq r2, r3, r4, ror sp │ │ │ │ + strheq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, r7, r0, ror r8 │ │ │ │ + rsbeq r2, r3, ip, lsr ip │ │ │ │ + rsbeq r2, r3, r0, ror sp │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbseq r4, r7, ip, lsl r8 │ │ │ │ - rsbeq r2, r3, r8, ror #23 │ │ │ │ - rsbeq r2, r3, r8, lsl pc │ │ │ │ + rsbseq r4, r7, ip, asr #16 │ │ │ │ + rsbeq r2, r3, r8, lsl ip │ │ │ │ + rsbeq r2, r3, r8, asr #30 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - ldrsheq r4, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r2, r3, r4, asr #23 │ │ │ │ - strdeq r2, [r3], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r4, r7, r8, lsr #16 │ │ │ │ + strdeq r2, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r2, r3, r8, lsr #26 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - ldrsbeq r4, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r2, r3, r4, lsr #23 │ │ │ │ - ldrheq r4, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r3, r0, lsl #23 │ │ │ │ - rsbeq r2, r3, r8, lsl #24 │ │ │ │ - rsbseq r4, r7, ip, lsl #15 │ │ │ │ - rsbeq r2, r3, r8, asr fp │ │ │ │ - rsbeq r2, r3, ip, lsl #25 │ │ │ │ + rsbseq r4, r7, r8, lsl #16 │ │ │ │ + ldrdeq r2, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r4, r7, r0, ror #15 │ │ │ │ + strheq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r2, r3, r8, lsr ip │ │ │ │ + ldrheq r4, [r7], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, r3, r8, lsl #23 │ │ │ │ + strheq r2, [r3], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbseq r4, r7, r8, ror #14 │ │ │ │ - rsbeq r2, r3, r4, lsr fp │ │ │ │ - strheq r2, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x00774798 │ │ │ │ + rsbeq r2, r3, r4, ror #22 │ │ │ │ + rsbeq r2, r3, ip, ror #23 │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - rsbseq r4, r7, r4, asr #14 │ │ │ │ - rsbeq r2, r3, r0, lsl fp │ │ │ │ - rsbeq r2, r3, r0, lsr #22 │ │ │ │ + rsbseq r4, r7, r4, ror r7 │ │ │ │ + rsbeq r2, r3, r0, asr #22 │ │ │ │ + rsbeq r2, r3, r0, asr fp │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbseq r4, r7, ip, ror #10 │ │ │ │ - rsbeq r2, r3, ip, lsr r9 │ │ │ │ - rsbeq r2, r3, ip, ror #24 │ │ │ │ - rsbseq r4, r7, r8, asr #10 │ │ │ │ - rsbeq r2, r3, r4, lsl r9 │ │ │ │ - rsbeq r2, r3, r8, asr #20 │ │ │ │ + @ instruction: 0x0077459c │ │ │ │ + rsbeq r2, r3, ip, ror #18 │ │ │ │ + @ instruction: 0x00632c9c │ │ │ │ + rsbseq r4, r7, r8, ror r5 │ │ │ │ + rsbeq r2, r3, r4, asr #18 │ │ │ │ + rsbeq r2, r3, r8, ror sl │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbseq r4, r7, r4, lsr #10 │ │ │ │ - strdeq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r3, r8, ror r9 │ │ │ │ + rsbseq r4, r7, r4, asr r5 │ │ │ │ + rsbeq r2, r3, r0, lsr #18 │ │ │ │ + rsbeq r2, r3, r8, lsr #19 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - rsbseq r4, r7, r0, lsl #10 │ │ │ │ - ldrdeq r2, [r3], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r3, r0, ror #17 │ │ │ │ - ldrsbeq r4, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq r2, r3, ip, lsr #17 │ │ │ │ - rsbeq r2, r3, r0, ror #19 │ │ │ │ - ldrheq r4, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r3, r4, lsl #17 │ │ │ │ - @ instruction: 0x00632894 │ │ │ │ + rsbseq r4, r7, r0, lsr r5 │ │ │ │ + rsbeq r2, r3, r0, lsl #18 │ │ │ │ + rsbeq r2, r3, r0, lsl r9 │ │ │ │ + rsbseq r4, r7, ip, lsl #10 │ │ │ │ + ldrdeq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r3, r0, lsl sl │ │ │ │ + rsbseq r4, r7, r8, ror #9 │ │ │ │ + strheq r2, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r2, r3, r4, asr #17 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - @ instruction: 0x00774494 │ │ │ │ - rsbeq r2, r3, r0, ror #16 │ │ │ │ - @ instruction: 0x00632b90 │ │ │ │ + rsbseq r4, r7, r4, asr #9 │ │ │ │ + @ instruction: 0x00632890 │ │ │ │ + rsbeq r2, r3, r0, asr #23 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbseq r4, r7, r0, ror r4 │ │ │ │ - rsbeq r2, r3, ip, lsr r8 │ │ │ │ - rsbeq r2, r3, r0, ror r9 │ │ │ │ + rsbseq r4, r7, r0, lsr #9 │ │ │ │ + rsbeq r2, r3, ip, ror #16 │ │ │ │ + rsbeq r2, r3, r0, lsr #19 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 3cc728 │ │ │ │ ldr r1, [pc, #-124] @ 3cc72c │ │ │ │ ldr r0, [pc, #-124] @ 3cc730 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -397979,17 +397979,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc930 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cc934 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r4, lsl #8 │ │ │ │ - ldrdeq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsbeq r9, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r4, r7, r4, lsr r4 │ │ │ │ + rsbeq r2, r3, r0, lsl #16 │ │ │ │ + rsbseq r9, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 003cc938 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc96c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -398011,17 +398011,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cc9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, ip, lsl #7 │ │ │ │ - rsbeq r2, r3, ip, asr r7 │ │ │ │ - rsbseq r9, r0, r0, ror #2 │ │ │ │ + ldrheq r4, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r2, r3, ip, lsl #15 │ │ │ │ + @ instruction: 0x00709190 │ │ │ │ │ │ │ │ 003cc9ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cc9d8 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -398040,17 +398040,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, lsr #6 │ │ │ │ - rsbeq r2, r3, ip, ror #13 │ │ │ │ - ldrsheq r9, [r0], #-0 @ │ │ │ │ + rsbseq r4, r7, r0, asr r3 │ │ │ │ + rsbeq r2, r3, ip, lsl r7 │ │ │ │ + rsbseq r9, r0, r0, lsr #2 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 003cca1c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca3c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -398067,17 +398067,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3cca78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3cca7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbeq r2, r3, r8, lsl #13 │ │ │ │ - rsbseq r9, r0, ip, lsl #1 │ │ │ │ + rsbseq r4, r7, ip, ror #5 │ │ │ │ + strheq r2, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + ldrheq r9, [r0], #-12 @ │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003cca80 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cca90 │ │ │ │ mov r2, #10 │ │ │ │ b 249840 │ │ │ │ @@ -398090,17 +398090,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccacc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccad0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r8, ror #4 │ │ │ │ - rsbeq r2, r3, r4, lsr r6 │ │ │ │ - rsbseq r9, r0, r8, lsr r0 │ │ │ │ + @ instruction: 0x00774298 │ │ │ │ + rsbeq r2, r3, r4, ror #12 │ │ │ │ + rsbseq r9, r0, r8, rrx │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 003ccad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -398114,15 +398114,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3ccb3c │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -398136,17 +398136,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccb7c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccb80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r7], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r2, r3, r4, lsl #11 │ │ │ │ - rsbseq r8, r0, r8, lsl #31 │ │ │ │ + rsbseq r4, r7, r8, ror #3 │ │ │ │ + strheq r2, [r3], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq r8, [r0], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003ccb84 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccb98 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -398160,17 +398160,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccbd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccbd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r7, r0, ror #2 │ │ │ │ - rsbeq r2, r3, ip, lsr #10 │ │ │ │ - rsbseq r8, r0, r0, lsr pc │ │ │ │ + @ instruction: 0x00774190 │ │ │ │ + rsbeq r2, r3, ip, asr r5 │ │ │ │ + rsbseq r8, r0, r0, ror #30 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 003ccbdc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccc04 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -398189,17 +398189,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccc40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [r7], #-4 @ │ │ │ │ - rsbeq r2, r3, r4, asr #9 │ │ │ │ - rsbseq r8, r0, r8, asr #29 │ │ │ │ + rsbseq r4, r7, r4, lsr #2 │ │ │ │ + strdeq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsheq r8, [r0], #-232 @ 0xffffff18 @ │ │ │ │ │ │ │ │ 003ccc44 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ccc64 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -398215,17 +398215,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3ccca0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3ccca4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00774094 │ │ │ │ - rsbeq r2, r3, r0, ror #8 │ │ │ │ - rsbseq r8, r0, r4, ror #28 │ │ │ │ + rsbseq r4, r7, r4, asr #1 │ │ │ │ + @ instruction: 0x00632490 │ │ │ │ + @ instruction: 0x00708e94 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 003ccca8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -398314,21 +398314,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3ccfa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r0, #0 │ │ │ │ b 3ccd54 │ │ │ │ ldr r3, [pc, #356] @ 3ccfac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3ccd50 │ │ │ │ @@ -398346,88 +398346,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3ccfb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ccd50 │ │ │ │ ldr r3, [pc, #200] @ 3ccfa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ccf3c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3ccfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccd08 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ccdc4 │ │ │ │ b 3cce38 │ │ │ │ ldr r0, [pc, #116] @ 3ccfb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ccf20 │ │ │ │ ldr r0, [pc, #104] @ 3ccfbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ccd50 │ │ │ │ ldr r0, [pc, #72] @ 3ccfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cce38 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r4, asr lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, sp, r4, lsr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008dddb8 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, lsl #9 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r3, r8, lsr #17 │ │ │ │ + ldrdeq r2, [r3], #-136 @ 0xffffff78 @ │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - rsbeq r2, r3, ip, lsl #17 │ │ │ │ - rsbeq r2, r3, ip, lsr #14 │ │ │ │ - rsbeq r2, r3, r4, asr r7 │ │ │ │ - rsbeq r2, r3, r8, lsl #17 │ │ │ │ - rsbeq r2, r3, r8, lsr #15 │ │ │ │ + strheq r2, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r2, r3, ip, asr r7 │ │ │ │ + rsbeq r2, r3, r4, lsl #15 │ │ │ │ + strheq r2, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + ldrdeq r2, [r3], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 003ccfc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 3cd640 │ │ │ │ @@ -398504,15 +398504,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cd43c │ │ │ │ mov r5, #0 │ │ │ │ b 3cd144 │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3cd4bc │ │ │ │ @@ -398549,33 +398549,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 3cd664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3cd53c │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd118 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 3cd2c8 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -398588,22 +398588,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f3b8 │ │ │ │ + bl 99f3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99f404 │ │ │ │ + bl 99f434 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -398613,40 +398613,40 @@ │ │ │ │ bhi 3cd5f4 │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ b 3cd144 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd118 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f3b8 │ │ │ │ + bl 99f3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 99f404 │ │ │ │ + bl 99f434 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 3cd290 │ │ │ │ @@ -398669,21 +398669,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3cd66c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd018 │ │ │ │ ldr r3, [pc, #680] @ 3cd670 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cd154 │ │ │ │ ldr r3, [pc, #640] @ 3cd65c │ │ │ │ @@ -398699,49 +398699,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3cd674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd154 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3cd214 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cd118 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 99f3b8 │ │ │ │ + bl 99f3e8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 99f404 │ │ │ │ + bl 99f434 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 3cd2a8 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -398764,21 +398764,21 @@ │ │ │ │ beq 3cd62c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3cd67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 249840 │ │ │ │ @@ -398801,73 +398801,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3cd684 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ ldr r0, [pc, #176] @ 3cd688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd018 │ │ │ │ ldr r0, [pc, #164] @ 3cd68c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd154 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 249840 │ │ │ │ b 3cd144 │ │ │ │ ldr r0, [pc, #124] @ 3cd690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ ldr r0, [pc, #112] @ 3cd694 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ ldr r0, [pc, #100] @ 3cd698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd058 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r8, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, sp, r8, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008ddab0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r3, r8, lsr #14 │ │ │ │ + rsbeq r2, r3, r8, asr r7 │ │ │ │ andeq r4, r0, r4, asr #3 │ │ │ │ - strheq r2, [r3], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r2, r3, r4, ror #9 │ │ │ │ andeq r1, r0, r4, asr #27 │ │ │ │ - rsbeq r2, r3, r8, ror r6 │ │ │ │ + rsbeq r2, r3, r8, lsr #13 │ │ │ │ andeq r1, r0, r8, ror r4 │ │ │ │ - rsbeq r2, r3, r8, asr #8 │ │ │ │ + rsbeq r2, r3, r8, ror r4 │ │ │ │ andeq r2, r0, r8, lsr #10 │ │ │ │ - rsbeq r2, r3, r0, ror #8 │ │ │ │ - rsbeq r2, r3, r4, ror #5 │ │ │ │ - rsbeq r2, r3, r4, lsl #10 │ │ │ │ - rsbeq r2, r3, ip, asr r4 │ │ │ │ - rsbeq r2, r3, r0, lsr #6 │ │ │ │ - rsbeq r2, r3, r4, lsr #7 │ │ │ │ + @ instruction: 0x00632490 │ │ │ │ + rsbeq r2, r3, r4, lsl r3 │ │ │ │ + rsbeq r2, r3, r4, lsr r5 │ │ │ │ + rsbeq r2, r3, ip, lsl #9 │ │ │ │ + rsbeq r2, r3, r0, asr r3 │ │ │ │ + ldrdeq r2, [r3], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 003cd69c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 3cdcb0 │ │ │ │ @@ -398915,15 +398915,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd82c │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca8e0 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -398936,15 +398936,15 @@ │ │ │ │ bhi 3cd7b8 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3cd814 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9bbac0 │ │ │ │ + bl 9bbaf0 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cda04 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 3cdcc0 │ │ │ │ ldr r3, [pc, #1232] @ 3cdcb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -398990,21 +398990,21 @@ │ │ │ │ beq 3cdb1c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 3cdcd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cda90 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3cdbac │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399027,21 +399027,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 3cdcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3cda98 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3cd8d8 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -399065,23 +399065,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 3cdce0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd714 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3cdbc4 │ │ │ │ mov r0, #0 │ │ │ │ b 3cd7d8 │ │ │ │ ldr r3, [pc, #728] @ 3cdce4 │ │ │ │ @@ -399105,23 +399105,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3cdce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd7d4 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cdb14 │ │ │ │ ldr r3, [pc, #588] @ 3cdcec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399139,28 +399139,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3cdcf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r7, #16 │ │ │ │ b 3cd718 │ │ │ │ ldr r0, [pc, #464] @ 3cdcf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd8b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3cd9fc │ │ │ │ ldr r3, [pc, #444] @ 3cdcf8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399178,21 +399178,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3cdcfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cdb2c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cd970 │ │ │ │ b 3cd714 │ │ │ │ @@ -399214,85 +399214,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3cdd04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ ldr r0, [pc, #196] @ 3cdd08 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd7d4 │ │ │ │ ldr r0, [pc, #176] @ 3cdd0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ ldr r0, [pc, #164] @ 3cdd10 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cdb14 │ │ │ │ ldr r0, [pc, #148] @ 3cdd14 │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd714 │ │ │ │ ldr r0, [pc, #132] @ 3cdd18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ ldr r0, [pc, #120] @ 3cdd1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cd9fc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, sp, r0, ror #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, sp, ip, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, sp, r4, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r3, r4, ror r2 │ │ │ │ + rsbeq r2, r3, r4, lsr #5 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - strdeq r2, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, r3, r8, lsr #8 │ │ │ │ andeq r3, r0, r4, asr #24 │ │ │ │ - rsbeq r2, r3, r4, ror #5 │ │ │ │ + rsbeq r2, r3, r4, lsl r3 │ │ │ │ andeq r5, r0, ip, ror #5 │ │ │ │ - rsbeq r2, r3, r0, lsr #7 │ │ │ │ + ldrdeq r2, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r4, r0, r4, lsl #27 │ │ │ │ - rsbeq r2, r3, r4, lsr #1 │ │ │ │ - rsbeq r2, r3, r0, asr r0 │ │ │ │ + ldrdeq r2, [r3], #-4 @ │ │ │ │ + rsbeq r2, r3, r0, lsl #1 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ - rsbeq r2, r3, r4, lsl #1 │ │ │ │ + strheq r2, [r3], #-4 @ │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ + strheq r2, [r3], #-16 @ │ │ │ │ + rsbeq r2, r3, r0, ror #4 │ │ │ │ + rsbeq r2, r3, r4, asr r1 │ │ │ │ + strheq r1, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + strheq r2, [r3], #-8 @ │ │ │ │ + rsbeq r2, r3, ip, lsl r0 │ │ │ │ rsbeq r2, r3, r0, lsl #3 │ │ │ │ - rsbeq r2, r3, r0, lsr r2 │ │ │ │ - rsbeq r2, r3, r4, lsr #2 │ │ │ │ - rsbeq r1, r3, r4, lsl #31 │ │ │ │ - rsbeq r2, r3, r8, lsl #1 │ │ │ │ - rsbeq r1, r3, ip, ror #31 │ │ │ │ - rsbeq r2, r3, r0, asr r1 │ │ │ │ add r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb r0, [r0, #3409] @ 0xd51 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3cdd38 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq lr, r3, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3cde68 │ │ │ │ ldr r1, [pc, #276] @ 3cde6c │ │ │ │ @@ -399348,37 +399348,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3cde88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cdd8c │ │ │ │ ldr r0, [pc, #48] @ 3cde8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cdd8c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, asr #27 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, r0, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, sp, r4, ror sp │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r3, r0, ror r0 │ │ │ │ - @ instruction: 0x00632098 │ │ │ │ + rsbeq r2, r3, r0, lsr #1 │ │ │ │ + rsbeq r2, r3, r8, asr #1 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db2b8 │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ b 3db744 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399435,15 +399435,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #400] @ 3ce12c │ │ │ │ ldr r1, [pc, #400] @ 3ce130 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r8, [pc, #388] @ 3ce134 │ │ │ │ ldr fp, [pc, #388] @ 3ce138 │ │ │ │ @@ -399452,25 +399452,25 @@ │ │ │ │ add fp, pc, fp │ │ │ │ ldr r9, [pc, #380] @ 3ce140 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #356] @ 3ce144 │ │ │ │ ldr r1, [pc, #356] @ 3ce148 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #324] @ 3ce14c │ │ │ │ ldr r1, [pc, #324] @ 3ce150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #316] @ 3ce154 │ │ │ │ ldr r6, [pc, #316] @ 3ce158 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -399524,46 +399524,46 @@ │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [pc, #144] @ 3ce174 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbseq r2, r7, r4, asr #31 │ │ │ │ - rsbeq sl, r0, r0, asr #16 │ │ │ │ - strdeq r7, [sl], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq sl, r0, r4, asr #16 │ │ │ │ - rsbeq sl, r0, ip, asr r8 │ │ │ │ + ldrsheq r2, [r7], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq sl, r0, r0, ror r8 │ │ │ │ + rsbeq r7, sl, r4, lsr #28 │ │ │ │ + rsbeq sl, r0, r4, ror r8 │ │ │ │ + rsbeq sl, r0, ip, lsl #17 │ │ │ │ addeq ip, sp, r4, ror #22 │ │ │ │ - @ instruction: 0x00631f90 │ │ │ │ + rsbeq r1, r3, r0, asr #31 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ - rsbeq r1, r3, ip, asr #31 │ │ │ │ - rsbeq r6, r1, ip, ror #31 │ │ │ │ - rsbeq r0, r1, r4, lsl r4 │ │ │ │ + strdeq r1, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, r1, ip, lsl r0 │ │ │ │ + rsbeq r0, r1, r4, asr #8 │ │ │ │ andeq r1, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, asr #28 │ │ │ │ andeq r4, r0, r4, lsl pc │ │ │ │ ldrsbeq pc, [fp], r4 @ │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ sbcsne r8, r3, r6, lsl #1 │ │ │ │ - ldrdeq r1, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r1, r3, r4, lsl #30 │ │ │ │ umulleq sp, r3, r8, sp │ │ │ │ - rsbeq r1, r3, r4, asr #29 │ │ │ │ - rsbeq r1, r3, ip, asr #29 │ │ │ │ + strdeq r1, [r3], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq r1, [r3], #-236 @ 0xffffff14 @ │ │ │ │ addeq r2, ip, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ 3ce304 │ │ │ │ ldr r2, [pc, #372] @ 3ce308 │ │ │ │ @@ -399618,21 +399618,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3ce324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce1c8 │ │ │ │ ldr r3, [pc, #148] @ 3ce328 │ │ │ │ ldr r0, [pc, #148] @ 3ce32c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -399653,30 +399653,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #60] @ 3ce334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce1c8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r4, lsl #19 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq ip, sp, r0, lsr r9 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r4, asr #26 │ │ │ │ + rsbeq r1, r3, r4, ror sp │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ - rsbeq r1, r3, ip, lsl #27 │ │ │ │ + strheq r1, [r3], #-220 @ 0xffffff24 @ │ │ │ │ addeq ip, sp, r0, ror #16 │ │ │ │ - rsbeq r1, r3, ip, lsl #26 │ │ │ │ + rsbeq r1, r3, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3ce5ac │ │ │ │ @@ -399742,23 +399742,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3ce5d8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce3b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ce3b8 │ │ │ │ ldr r2, [pc, #328] @ 3ce5dc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399777,15 +399777,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3ce5e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce46c │ │ │ │ ldr r2, [pc, #224] @ 3ce5e4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -399805,54 +399805,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce5e8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce46c │ │ │ │ ldr r0, [pc, #120] @ 3ce5ec │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce3b8 │ │ │ │ ldr r0, [pc, #104] @ 3ce5f0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce3b8 │ │ │ │ ldr r0, [pc, #88] @ 3ce5f4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce3b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x008dc7b8 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, r4, lsr #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ addeq ip, sp, r0, asr r7 │ │ │ │ andeq r4, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00631c94 │ │ │ │ + rsbeq r1, r3, r4, asr #25 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r1, r3, r4, lsl #23 │ │ │ │ + strheq r1, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ - rsbeq r1, r3, ip, lsr #24 │ │ │ │ - rsbeq r1, r3, r0, ror #24 │ │ │ │ - rsbeq r1, r3, r4, asr #23 │ │ │ │ - rsbeq r1, r3, r4, lsr #22 │ │ │ │ + rsbeq r1, r3, ip, asr ip │ │ │ │ + @ instruction: 0x00631c90 │ │ │ │ + strdeq r1, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r1, r3, r4, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3ce8ec │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3ce8f0 │ │ │ │ @@ -399918,23 +399918,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3ce90c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce668 │ │ │ │ ldr r3, [pc, #432] @ 3ce8fc │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -399958,22 +399958,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3ce914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce670 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #24 │ │ │ │ @@ -400005,59 +400005,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ce91c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce670 │ │ │ │ ldr r0, [pc, #116] @ 3ce920 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3ce670 │ │ │ │ ldr r0, [pc, #92] @ 3ce924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce668 │ │ │ │ ldr r0, [pc, #80] @ 3ce928 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce670 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, r0, lsl #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq ip, [sp], r8 │ │ │ │ umulleq ip, sp, ip, r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq r1, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, r3, r0, ror #23 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq r1, r3, r8, lsr sl │ │ │ │ + rsbeq r1, r3, r8, ror #20 │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ - ldrdeq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x00631998 │ │ │ │ - rsbeq r1, r3, ip, ror #20 │ │ │ │ - ldrdeq r1, [r3], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r3, r4, lsl #20 │ │ │ │ + rsbeq r1, r3, r8, asr #19 │ │ │ │ + @ instruction: 0x00631a9c │ │ │ │ + rsbeq r1, r3, r8, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3cec64 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3cec68 │ │ │ │ @@ -400123,23 +400123,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3cec84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ce9a4 │ │ │ │ ldr r3, [pc, #500] @ 3cec74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ceb00 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -400189,22 +400189,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3cec90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cea8c │ │ │ │ ldr r3, [pc, #272] @ 3cec94 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ceab0 │ │ │ │ ldr r3, [pc, #228] @ 3cec7c │ │ │ │ @@ -400220,68 +400220,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3cec98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ceab0 │ │ │ │ ldr r0, [pc, #156] @ 3cec9c │ │ │ │ ldr r1, [pc, #100] @ 3cec68 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3cec60 │ │ │ │ ldr r0, [pc, #124] @ 3ceca0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #108] @ 3ceca4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cea8c │ │ │ │ ldr r0, [pc, #88] @ 3ceca8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ceab0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq ip, sp, ip, asr #3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq ip, sp, ip, lsr #3 │ │ │ │ addeq ip, sp, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r8, ror #19 │ │ │ │ + rsbeq r1, r3, r8, lsl sl │ │ │ │ addeq ip, sp, ip, asr r0 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ - strdeq r1, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r3, ip, lsr #16 │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbeq r1, r3, r4, ror #15 │ │ │ │ + rsbeq r1, r3, r4, lsl r8 │ │ │ │ addeq fp, sp, r4, lsl pc │ │ │ │ - rsbeq r1, r3, r0, lsl #17 │ │ │ │ - rsbeq r1, r3, ip, ror #14 │ │ │ │ - rsbeq r1, r3, r8, asr #15 │ │ │ │ + strheq r1, [r3], #-128 @ 0xffffff80 @ │ │ │ │ + @ instruction: 0x0063179c │ │ │ │ + strdeq r1, [r3], #-120 @ 0xffffff88 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3ced5c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -400289,25 +400289,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3ced60 │ │ │ │ ldr r1, [pc, #136] @ 3ced64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #116] @ 3ced68 │ │ │ │ ldr r1, [pc, #116] @ 3ced6c │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 3ced70 │ │ │ │ ldr r2, [pc, #84] @ 3ced74 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -400318,21 +400318,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq r2, r7, r8, ror r2 │ │ │ │ - rsbeq r1, r3, r8, lsl #16 │ │ │ │ - rsbeq pc, r1, ip, lsr #6 │ │ │ │ - rsbeq r9, r0, ip, asr #21 │ │ │ │ - rsbeq r7, sl, r0, lsl #1 │ │ │ │ - rsbeq lr, r2, ip, lsl r1 │ │ │ │ - strdeq r7, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, r7, r8, lsr #5 │ │ │ │ + rsbeq r1, r3, r8, lsr r8 │ │ │ │ + rsbeq pc, r1, ip, asr r3 @ │ │ │ │ + strdeq r9, [r0], #-172 @ 0xffffff54 @ │ │ │ │ + strheq r7, [sl], #-0 @ │ │ │ │ + rsbeq lr, r2, ip, asr #2 │ │ │ │ + rsbeq r7, r2, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3cee48 │ │ │ │ mov r5, r1 │ │ │ │ @@ -400343,15 +400343,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43f57c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -400377,17 +400377,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r8, #6528 @ 0x1980 │ │ │ │ add r0, r0, #24 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3da48c │ │ │ │ - @ instruction: 0x0077219c │ │ │ │ - rsbeq pc, r1, ip, asr r2 @ │ │ │ │ - rsbeq r1, r3, r4, lsr r7 │ │ │ │ + rsbseq r2, r7, ip, asr #3 │ │ │ │ + rsbeq pc, r1, ip, lsl #5 │ │ │ │ + rsbeq r1, r3, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #340] @ 3cefc0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400401,15 +400401,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #288] @ 3cefd4 │ │ │ │ ldr r3, [pc, #288] @ 3cefd8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -400458,40 +400458,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3cefec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ceecc │ │ │ │ ldr r0, [pc, #60] @ 3ceff0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ceecc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r2, [r7], #-0 @ │ │ │ │ + rsbseq r2, r7, r0, lsl #2 │ │ │ │ umulleq fp, sp, r4, ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r3, ip, asr #12 │ │ │ │ - rsbeq pc, r1, r4, ror r1 @ │ │ │ │ + rsbeq r1, r3, ip, ror r6 │ │ │ │ + rsbeq pc, r1, r4, lsr #3 │ │ │ │ addeq fp, sp, r0, ror #24 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq fp, sp, ip, lsl ip │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r3, r0, asr r5 │ │ │ │ rsbeq r1, r3, r0, lsl #11 │ │ │ │ + strheq r1, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #484] @ 3cf1f0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400506,15 +400506,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r4, [pc, #428] @ 3cf204 │ │ │ │ ldr r3, [pc, #428] @ 3cf208 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -400536,15 +400536,15 @@ │ │ │ │ add r6, r6, #72 @ 0x48 │ │ │ │ bl 5adc0c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 43a094 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3cf108 │ │ │ │ ldr r2, [pc, #316] @ 3cf218 │ │ │ │ ldr r3, [pc, #280] @ 3cf1f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -400559,26 +400559,26 @@ │ │ │ │ b 438a1c │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 43b100 │ │ │ │ cmp r4, #5 │ │ │ │ bne 3cf10c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r5, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ bl 439f0c │ │ │ │ b 3cf0d4 │ │ │ │ ldr r3, [pc, #176] @ 3cf21c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -400598,43 +400598,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3cf228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf070 │ │ │ │ ldr r0, [pc, #72] @ 3cf22c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf070 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r1, r7, r0, lsr pc │ │ │ │ + rsbseq r1, r7, r0, ror #30 │ │ │ │ strdeq fp, [sp], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r3, ip, lsr #9 │ │ │ │ - ldrdeq lr, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + ldrdeq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq pc, r1, r4 │ │ │ │ @ instruction: 0x008dbabc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r1, r7, ip, lsr #29 │ │ │ │ - rsbeq r5, r1, r8, lsr pc │ │ │ │ - rsbeq pc, r0, ip, asr r3 @ │ │ │ │ + ldrsbeq r1, [r7], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r5, r1, r8, ror #30 │ │ │ │ + rsbeq pc, r0, ip, lsl #7 │ │ │ │ addeq fp, sp, r8, lsr sl │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00631394 │ │ │ │ - rsbeq r1, r3, r0, asr #7 │ │ │ │ + rsbeq r1, r3, r4, asr #7 │ │ │ │ + strdeq r1, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2708] @ 3cfcdc │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -400652,15 +400652,15 @@ │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #2644] @ 3cfcf4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3cfa44 │ │ │ │ @@ -400705,28 +400705,28 @@ │ │ │ │ str r1, [r7, #2448] @ 0x990 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2424] @ 3cfd04 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #2380] @ 3cfd08 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ @@ -400736,15 +400736,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ add r9, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2308] @ 3cfd0c │ │ │ │ @@ -400752,15 +400752,15 @@ │ │ │ │ mov r0, #16384 @ 0x4000 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r4 │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ ldr r8, [pc, #2248] @ 3cfd10 │ │ │ │ @@ -400774,15 +400774,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, r3 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, r9 │ │ │ │ @@ -400796,15 +400796,15 @@ │ │ │ │ blt 3cf7b4 │ │ │ │ ldr r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b08c │ │ │ │ cmp r5, #5 │ │ │ │ bne 3cf4c0 │ │ │ │ mov r1, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -400817,15 +400817,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ bl 4386c4 │ │ │ │ @@ -400837,15 +400837,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 44182c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3cf758 │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3cfcb4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ mov r1, #2 │ │ │ │ @@ -400875,19 +400875,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r6, r4, #135168 @ 0x21000 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1776] @ 3cfd34 │ │ │ │ @@ -401008,22 +401008,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 3cfd54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf4ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3cf550 │ │ │ │ ldr r3, [pc, #1272] @ 3cfd58 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401045,22 +401045,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1160] @ 3cfd5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf550 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cfba0 │ │ │ │ cmp r3, #0 │ │ │ │ ble 3cf700 │ │ │ │ @@ -401102,22 +401102,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3cfd64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf700 │ │ │ │ ldr r3, [pc, #920] @ 3cfd60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf700 │ │ │ │ @@ -401135,22 +401135,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 3cfd68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf700 │ │ │ │ ldr r3, [pc, #800] @ 3cfd6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf2b4 │ │ │ │ @@ -401171,21 +401171,21 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3cfd70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf2bc │ │ │ │ ldr r3, [pc, #668] @ 3cfd74 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf66c │ │ │ │ @@ -401211,29 +401211,29 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3cfd78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf66c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3cf700 │ │ │ │ ldr r3, [pc, #440] @ 3cfd60 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -401257,117 +401257,117 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 3cfd7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf8ec │ │ │ │ ldr r0, [pc, #324] @ 3cfd80 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7, #1756] @ 0x6dc │ │ │ │ b 3cf8ec │ │ │ │ ldr r0, [pc, #304] @ 3cfd84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf2b4 │ │ │ │ ldr r0, [pc, #292] @ 3cfd88 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str sl, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf66c │ │ │ │ ldr r0, [pc, #268] @ 3cfd8c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf700 │ │ │ │ ldr r0, [pc, #252] @ 3cfd90 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf4ec │ │ │ │ ldr r0, [pc, #236] @ 3cfd94 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3cf550 │ │ │ │ ldr r0, [pc, #220] @ 3cfd98 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #208] @ 3cfd9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ ldr r0, [pc, #200] @ 3cfda0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ - ldrsheq r1, [r7], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r1, r7, r4, lsr #26 │ │ │ │ @ instruction: 0x008db8b4 │ │ │ │ @ instruction: 0x008db8b0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r1, r3, r4, ror #4 │ │ │ │ - rsbeq lr, r1, ip, lsl #27 │ │ │ │ + @ instruction: 0x00631294 │ │ │ │ + strheq lr, [r1], #-220 @ 0xffffff24 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ addeq ip, r3, r4, asr #21 │ │ │ │ - strdeq r1, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - strheq r1, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00631294 │ │ │ │ - rsbeq r1, r3, r0, asr r2 │ │ │ │ - rsbseq r1, r7, r8, ror #21 │ │ │ │ - rsbeq r5, r1, r4, ror fp │ │ │ │ - rsbeq lr, r0, r8, lsr #31 │ │ │ │ - rsbseq r1, r7, r0, lsr sl │ │ │ │ - rsbeq r5, r1, r0, asr #21 │ │ │ │ - rsbeq lr, r0, r8, ror #29 │ │ │ │ - rsbseq r1, r7, r8, asr #18 │ │ │ │ - rsbeq r9, r0, r8, asr #3 │ │ │ │ - rsbeq r6, sl, ip, ror r7 │ │ │ │ + rsbeq r1, r3, r4, lsr #6 │ │ │ │ + rsbeq r1, r3, r4, ror #5 │ │ │ │ + rsbeq r1, r3, r4, asr #5 │ │ │ │ + rsbeq r1, r3, r0, lsl #5 │ │ │ │ + rsbseq r1, r7, r8, lsl fp │ │ │ │ + rsbeq r5, r1, r4, lsr #23 │ │ │ │ + ldrdeq lr, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r1, r7, r0, ror #20 │ │ │ │ + strdeq r5, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq lr, r0, r8, lsl pc │ │ │ │ + rsbseq r1, r7, r8, ror r9 │ │ │ │ + strdeq r9, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r6, sl, ip, lsr #15 │ │ │ │ addeq ip, lr, ip, lsl #22 │ │ │ │ andeq r1, r2, r6, lsr sp │ │ │ │ addeq fp, sp, r0, lsl #8 │ │ │ │ - rsbseq r1, r7, r4, lsl #16 │ │ │ │ + rsbseq r1, r7, r4, lsr r8 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r4, lsr lr │ │ │ │ + rsbeq r0, r3, r4, ror #28 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ - rsbeq r0, r3, r0, asr lr │ │ │ │ + rsbeq r0, r3, r0, lsl #29 │ │ │ │ andeq r1, r0, ip, asr #25 │ │ │ │ - ldrdeq r0, [r3], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r0, r3, r8, asr lr │ │ │ │ + rsbeq r0, r3, ip, lsl #30 │ │ │ │ + rsbeq r0, r3, r8, lsl #29 │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ - rsbeq r0, r3, r8, lsl #22 │ │ │ │ + rsbeq r0, r3, r8, lsr fp │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r0, r3, r8, ror #24 │ │ │ │ - rsbeq r0, r3, ip, ror #24 │ │ │ │ @ instruction: 0x00630c98 │ │ │ │ - strheq r0, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, r3, r0, ror #23 │ │ │ │ - rsbeq r0, r3, r4, asr ip │ │ │ │ - rsbeq r0, r3, r8, lsr #20 │ │ │ │ - rsbeq r0, r3, r0, asr #21 │ │ │ │ - rsbeq r0, r3, ip, ror #21 │ │ │ │ - rsbeq r0, r3, r0, lsr sl │ │ │ │ - strdeq r0, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x00630c9c │ │ │ │ + rsbeq r0, r3, r8, asr #25 │ │ │ │ + rsbeq r0, r3, ip, ror #19 │ │ │ │ + rsbeq r0, r3, r0, lsl ip │ │ │ │ + rsbeq r0, r3, r4, lsl #25 │ │ │ │ + rsbeq r0, r3, r8, asr sl │ │ │ │ + strdeq r0, [r3], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r0, r3, ip, lsl fp │ │ │ │ + rsbeq r0, r3, r0, ror #20 │ │ │ │ + rsbeq r0, r3, r4, lsr #22 │ │ │ │ add r0, r0, #131072 @ 0x20000 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -401661,41 +401661,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d02bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3d01bc │ │ │ │ ldr r0, [pc, #56] @ 3d02c0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3d01bc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, sp, r0, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r0, ror r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, r0, asr r9 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, ip, asr r8 │ │ │ │ - rsbeq r0, r3, r8, ror r8 │ │ │ │ + rsbeq r0, r3, ip, lsl #17 │ │ │ │ + rsbeq r0, r3, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3d03f4 │ │ │ │ ldr r1, [pc, #280] @ 3d03f8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401747,41 +401747,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d0414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d0314 │ │ │ │ ldr r0, [pc, #56] @ 3d0418 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3d0314 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r8, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq sl, [sp], r8 │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r0, ror #14 │ │ │ │ - rsbeq r0, r3, ip, ror r7 │ │ │ │ + @ instruction: 0x00630790 │ │ │ │ + rsbeq r0, r3, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #392] @ 3d05bc │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r1, [pc, #388] @ 3d05c0 │ │ │ │ @@ -401858,44 +401858,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3d05dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d04b0 │ │ │ │ ldr r0, [pc, #64] @ 3d05e0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d04b0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [sp], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r0, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, ip, asr r6 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r0, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r0, r3, ip, lsr #12 │ │ │ │ + rsbeq r0, r3, r8, lsr #12 │ │ │ │ + rsbeq r0, r3, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3d075c │ │ │ │ ldr r2, [pc, #352] @ 3d0760 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -401958,48 +401958,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d077c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0634 │ │ │ │ ldr r0, [pc, #72] @ 3d0780 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0634 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, lsl r5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq sl, [sp], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq sl, [sp], r8 │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq r0, [r3], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r0, r3, r4, ror r5 │ │ │ │ + rsbeq r0, r3, r4, lsr #10 │ │ │ │ + rsbeq r0, r3, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3d0aac │ │ │ │ ldr r1, [pc, #784] @ 3d0ab0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -402060,21 +402060,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d0acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07e8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d07e8 │ │ │ │ ldr r3, [pc, #520] @ 3d0ad0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -402093,21 +402093,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3d0ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07e0 │ │ │ │ ldr r3, [pc, #408] @ 3d0ad8 │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d0a40 │ │ │ │ @@ -402124,22 +402124,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3d0adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d07d8 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d07d8 │ │ │ │ ldr r3, [pc, #272] @ 3d0ae0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -402159,68 +402159,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d0ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07d8 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3d07d8 │ │ │ │ b 3d09c8 │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3d07e0 │ │ │ │ b 3d08c0 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3d07e8 │ │ │ │ b 3d083c │ │ │ │ ldr r0, [pc, #124] @ 3d0ae8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d09b4 │ │ │ │ ldr r0, [pc, #108] @ 3d0aec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07e0 │ │ │ │ ldr r0, [pc, #96] @ 3d0af0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07e8 │ │ │ │ ldr r0, [pc, #84] @ 3d0af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d07d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r8, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, sp, r8, asr r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, sp, r4, lsr #6 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r0, [r3], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r0, r3, r0, lsl #14 │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - rsbeq r0, r3, r0, ror #10 │ │ │ │ + @ instruction: 0x00630590 │ │ │ │ andeq r2, r0, ip, asr ip │ │ │ │ - @ instruction: 0x00630398 │ │ │ │ + rsbeq r0, r3, r8, asr #7 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ - rsbeq r0, r3, r4, ror r3 │ │ │ │ - rsbeq r0, r3, r0, lsl r3 │ │ │ │ - rsbeq r0, r3, ip, lsl #9 │ │ │ │ - rsbeq r0, r3, r8, ror #10 │ │ │ │ - rsbeq r0, r3, r4, lsl #7 │ │ │ │ + rsbeq r0, r3, r4, lsr #7 │ │ │ │ + rsbeq r0, r3, r0, asr #6 │ │ │ │ + strheq r0, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x00630598 │ │ │ │ + strheq r0, [r3], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #320] @ 3d0c50 │ │ │ │ ldr ip, [pc, #320] @ 3d0c54 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402283,40 +402283,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r7, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0b54 │ │ │ │ ldr r0, [pc, #52] @ 3d0c74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0b54 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, sp, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, ip, ror #31 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r9, sp, ip, pc @ │ │ │ │ @ instruction: 0x00004eb8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r8, lsr r4 │ │ │ │ - rsbeq r0, r3, r4, asr r4 │ │ │ │ + rsbeq r0, r3, r8, ror #8 │ │ │ │ + rsbeq r0, r3, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #312] @ 3d0dc8 │ │ │ │ ldr r3, [pc, #312] @ 3d0dcc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402377,40 +402377,40 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d0de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0cd4 │ │ │ │ ldr r0, [pc, #52] @ 3d0dec │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0cd4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r4, ror #28 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r0, lsr #28 │ │ │ │ andeq r4, r0, r0, asr r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r4, lsl r3 │ │ │ │ - rsbeq r0, r3, ip, lsr #6 │ │ │ │ + rsbeq r0, r3, r4, asr #6 │ │ │ │ + rsbeq r0, r3, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #316] @ 3d0f44 │ │ │ │ lsl r4, r2, #16 │ │ │ │ ldr r2, [pc, #312] @ 3d0f48 │ │ │ │ @@ -402463,22 +402463,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d0f64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0e48 │ │ │ │ ldr r2, [pc, #92] @ 3d0f68 │ │ │ │ ldr r3, [pc, #56] @ 3d0f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -402486,27 +402486,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d0f40 │ │ │ │ ldr r0, [pc, #60] @ 3d0f6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r8, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r9, [sp], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r4, asr #25 │ │ │ │ andeq r3, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, ip, lsl #4 │ │ │ │ + rsbeq r0, r3, ip, lsr r2 │ │ │ │ addeq r9, sp, r8, lsl #24 │ │ │ │ - rsbeq r0, r3, r4, lsl r2 │ │ │ │ + rsbeq r0, r3, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #304] @ 3d10b8 │ │ │ │ ldr ip, [pc, #304] @ 3d10bc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -402564,41 +402564,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d10d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0fc4 │ │ │ │ ldr r0, [pc, #56] @ 3d10dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d0fc4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, ip, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, ip, ror #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r8, asr #22 │ │ │ │ andeq r2, r0, ip, asr #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, r8, ror #1 │ │ │ │ - rsbeq r0, r3, r0, asr #2 │ │ │ │ + rsbeq r0, r3, r8, lsl r1 │ │ │ │ + rsbeq r0, r3, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ ldr ip, [pc, #312] @ 3d1234 │ │ │ │ ldr r3, [pc, #312] @ 3d1238 │ │ │ │ @@ -402659,41 +402659,41 @@ │ │ │ │ beq 3d1218 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3d1254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d1160 │ │ │ │ ldr r0, [pc, #56] @ 3d1258 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 3d1160 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, lsl sl │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r9, [sp], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r3, ip, lsr r0 │ │ │ │ - rsbeq r0, r3, ip, ror r0 │ │ │ │ + rsbeq r0, r3, ip, rrx │ │ │ │ + rsbeq r0, r3, ip, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r1, [pc, #60] @ 3d12b8 │ │ │ │ @@ -402787,48 +402787,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3d1470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1340 │ │ │ │ ldr r0, [pc, #72] @ 3d1474 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1340 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r8, ror #15 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, ip, asr #15 │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ rsbeq pc, r2, r0, lsl #30 │ │ │ │ + rsbeq pc, r2, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3d15ec │ │ │ │ ldr r1, [pc, #344] @ 3d15f0 │ │ │ │ @@ -402899,39 +402899,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d160c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d14d8 │ │ │ │ ldr r0, [pc, #52] @ 3d1610 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d14d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r0, lsl #13 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, r0, ror #12 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, r4, lsr #12 │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, ip, lsr #27 │ │ │ │ - ldrdeq pc, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + ldrdeq pc, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq pc, r2, r0, lsl #28 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3d1478 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ tst r3, #3072 @ 0xc00 │ │ │ │ ldr r3, [pc, #144] @ 3d16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -402954,31 +402954,31 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #60] @ 3d16c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r2, [pc, #44] @ 3d16c4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #16] @ 3d16cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ addeq r9, sp, r8, ror #9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ - rsbeq pc, r2, r0, asr sp @ │ │ │ │ - rsbeq pc, r2, r8, asr #26 │ │ │ │ + rsbeq pc, r2, r0, lsl #27 │ │ │ │ + rsbeq pc, r2, r8, ror sp @ │ │ │ │ bic r3, r2, #33280 @ 0x8200 │ │ │ │ and r2, r2, #4608 @ 0x1200 │ │ │ │ add r1, r0, #131072 @ 0x20000 │ │ │ │ bic r3, r3, #63 @ 0x3f │ │ │ │ cmp r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1] │ │ │ │ mov r2, #0 │ │ │ │ @@ -403070,15 +403070,15 @@ │ │ │ │ ldr r5, [r0, r3, lsl #2] │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ add r5, r8, r5, lsr #4 │ │ │ │ sub sl, r5, sl │ │ │ │ ldrb r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, sl │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldr r2, [pc, #588] @ 3d1ab4 │ │ │ │ ldr r3, [pc, #572] @ 3d1aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, fp, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -403128,24 +403128,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 3d1ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1850 │ │ │ │ ldr r2, [pc, #324] @ 3d1ac0 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #32768 @ 0x8000 │ │ │ │ beq 3d1a18 │ │ │ │ @@ -403160,26 +403160,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3d1acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [fp] │ │ │ │ ldr sl, [r4, r2, lsl #2] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r4, r2, lsl #2] │ │ │ │ cmp sl, r8 │ │ │ │ @@ -403204,39 +403204,39 @@ │ │ │ │ sub sl, r5, sl │ │ │ │ b 3d18ec │ │ │ │ ldr r0, [pc, #104] @ 3d1ad0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d19f4 │ │ │ │ ldr r0, [pc, #80] @ 3d1ad4 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr fp, [r4, #592] @ 0x250 │ │ │ │ b 3d1850 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsr r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, sp, ip, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, sp, ip, lsr #5 │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062fb98 │ │ │ │ - rsbeq pc, r2, ip, lsl #21 │ │ │ │ - rsbeq pc, r2, r4, asr sl @ │ │ │ │ - ldrdeq pc, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq pc, r2, r8, asr #23 │ │ │ │ + strheq pc, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #21 │ │ │ │ + rsbeq pc, r2, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3d1cec │ │ │ │ ldr ip, [pc, #508] @ 3d1cf0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403301,22 +403301,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3d1d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1b44 │ │ │ │ ldr r3, [pc, #220] @ 3d1d00 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1b8c │ │ │ │ ldr r3, [pc, #204] @ 3d1d04 │ │ │ │ @@ -403332,66 +403332,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3d1d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1b8c │ │ │ │ ldr r2, [pc, #112] @ 3d1d14 │ │ │ │ ldr r3, [pc, #72] @ 3d1cf0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1ce8 │ │ │ │ ldr r0, [pc, #80] @ 3d1d18 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #64] @ 3d1d1c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1b8c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, sp, r4, lsr #32 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r8, [sp], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, r8, asr #31 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r8, lsr #19 │ │ │ │ - rsbeq pc, r2, r8, lsr #18 │ │ │ │ + ldrdeq pc, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq pc, r2, r8, asr r9 @ │ │ │ │ addeq r8, sp, r0, ror lr │ │ │ │ - rsbeq pc, r2, r8, asr #18 │ │ │ │ - rsbeq pc, r2, r0, lsr r9 @ │ │ │ │ + rsbeq pc, r2, r8, ror r9 @ │ │ │ │ + rsbeq pc, r2, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #604] @ 0x25c │ │ │ │ mov r5, r1 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [r7, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ str r6, [r7, #676] @ 0x2a4 │ │ │ │ bne 3d1f48 │ │ │ │ ldrb r3, [r7, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403466,15 +403466,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1de8 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r9, [r6, #4] │ │ │ │ b 3d1dac │ │ │ │ ldr r1, [pc, #248] @ 3d1f98 │ │ │ │ add r1, pc, r1 │ │ │ │ bic r2, r3, #2 │ │ │ │ cmp r3, #7 │ │ │ │ cmpne r2, #1024 @ 0x400 │ │ │ │ @@ -403489,59 +403489,59 @@ │ │ │ │ bne 3d1ea0 │ │ │ │ b 3d1e00 │ │ │ │ ldr r2, [r1, r3, lsl #2] │ │ │ │ str r2, [r4, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3d1ea0 │ │ │ │ ldr r0, [r7, #780] @ 0x30c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #784] @ 0x310 │ │ │ │ b 3d1d94 │ │ │ │ ldr r0, [r7, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #744] @ 0x2e8 │ │ │ │ b 3d1d88 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #764] @ 0x2fc │ │ │ │ b 3d1d7c │ │ │ │ ldr r0, [r7, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #724] @ 0x2d4 │ │ │ │ b 3d1d70 │ │ │ │ ldr r0, [r7, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r7, #704] @ 0x2c0 │ │ │ │ b 3d1d64 │ │ │ │ ldr r0, [r7, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r6, [r7, #684] @ 0x2ac │ │ │ │ b 3d1d58 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r0, r4 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ bic r2, r2, #36 @ 0x24 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ strh r2, [r7, #2] │ │ │ │ strh r3, [r7, #10] │ │ │ │ bl 3d1ad8 │ │ │ │ b 3d1e1c │ │ │ │ - rsbseq pc, r6, r0, asr r2 @ │ │ │ │ - rsbseq pc, r6, r4, asr #12 │ │ │ │ + rsbseq pc, r6, r0, lsl #5 │ │ │ │ + rsbseq pc, r6, r4, ror r6 @ │ │ │ │ andeq r2, r0, lr, lsl #27 │ │ │ │ muleq r2, lr, r3 │ │ │ │ - rsbseq pc, r6, r8, lsl #11 │ │ │ │ + ldrheq pc, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3d235c │ │ │ │ ldr ip, [pc, #936] @ 3d2360 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -403619,30 +403619,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3d237c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3d2014 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d21b8 │ │ │ │ ldr r3, [pc, #564] @ 3d2380 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -403662,21 +403662,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3d2384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d1d20 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3d201c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -403708,23 +403708,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d238c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1ff0 │ │ │ │ ldr r3, [pc, #268] @ 3d2390 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d21d8 │ │ │ │ ldr r3, [pc, #220] @ 3d2374 │ │ │ │ @@ -403740,67 +403740,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d2394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d21d8 │ │ │ │ ldr r0, [pc, #156] @ 3d2398 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d1ff0 │ │ │ │ ldr r0, [pc, #132] @ 3d239c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2130 │ │ │ │ ldr r0, [pc, #96] @ 3d23a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d21b8 │ │ │ │ ldr r0, [pc, #84] @ 3d23a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d21d8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, r0, ror #22 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, ip, asr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r8, [sp], r0 │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strheq pc, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq pc, r2, ip, ror #11 │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - rsbeq pc, r2, r0, ror #12 │ │ │ │ + @ instruction: 0x0062f690 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq pc, r2, r4, ror #7 │ │ │ │ + rsbeq pc, r2, r4, lsl r4 @ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq pc, r2, ip, lsl #11 │ │ │ │ - rsbeq pc, r2, r4, lsr #7 │ │ │ │ - rsbeq pc, r2, r8, asr r4 @ │ │ │ │ - rsbeq pc, r2, ip, lsl #10 │ │ │ │ - rsbeq pc, r2, r4, ror #10 │ │ │ │ + strheq pc, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ + ldrdeq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq pc, r2, r8, lsl #9 │ │ │ │ + rsbeq pc, r2, ip, lsr r5 @ │ │ │ │ + @ instruction: 0x0062f594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #772] @ 3d26c8 │ │ │ │ mov sl, r3 │ │ │ │ @@ -403864,15 +403864,15 @@ │ │ │ │ ldr r3, [r3, #936] @ 0x3a8 │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ adds r2, r5, r2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ @@ -403882,15 +403882,15 @@ │ │ │ │ str r7, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add sl, sl, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrb r1, [fp, #8] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ lsl ip, r1, #1 │ │ │ │ ldrh r3, [fp, ip] │ │ │ │ subs r0, r9, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -403941,15 +403941,15 @@ │ │ │ │ ldr r0, [pc, #260] @ 3d26e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ add r2, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r1, r3, #1 │ │ │ │ add r2, r0, r3, lsl #3 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -403966,29 +403966,29 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d26ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [fp, #8] │ │ │ │ b 3d2608 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3d26f0 │ │ │ │ ldr r1, [pc, #68] @ 3d26f4 │ │ │ │ ldr r0, [pc, #68] @ 3d26f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404001,19 +404001,19 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, r0, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008d85b8 │ │ │ │ andeq r5, r0, r0, lsr #3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, ip, ror r3 @ │ │ │ │ - rsbeq pc, r2, r0, ror r2 @ │ │ │ │ - rsbseq lr, r6, r0, ror #18 │ │ │ │ - rsbeq lr, r2, r0, ror sp │ │ │ │ - rsbeq pc, r2, r0, lsr #4 │ │ │ │ + rsbeq pc, r2, ip, lsr #7 │ │ │ │ + rsbeq pc, r2, r0, lsr #5 │ │ │ │ + @ instruction: 0x0076e990 │ │ │ │ + rsbeq lr, r2, r0, lsr #27 │ │ │ │ + rsbeq pc, r2, r0, asr r2 @ │ │ │ │ andeq r0, r0, r5, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #716] @ 3d29e4 │ │ │ │ ldr ip, [pc, #716] @ 3d29e8 │ │ │ │ @@ -404091,23 +404091,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ mov r1, lr │ │ │ │ str lr, [r0, #4] │ │ │ │ str lr, [r0, #8] │ │ │ │ str lr, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3d2a08 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d27b0 │ │ │ │ ldr r0, [pc, #396] @ 3d2a0c │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d27b0 │ │ │ │ ldr r0, [pc, #364] @ 3d2a00 │ │ │ │ @@ -404123,15 +404123,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3d2a10 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d2860 │ │ │ │ ldr r0, [pc, #296] @ 3d2a14 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -404150,42 +404150,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 3d2a18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d276c │ │ │ │ ldr r0, [pc, #176] @ 3d2a1c │ │ │ │ ldr r3, [pc, #120] @ 3d29e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r0, r3, r0 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d29e0 │ │ │ │ ldr r0, [pc, #144] @ 3d2a20 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #128] @ 3d2a24 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d276c │ │ │ │ ldr r0, [pc, #112] @ 3d2a28 │ │ │ │ ldr r3, [pc, #44] @ 3d29e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404201,24 +404201,24 @@ │ │ │ │ ldrdeq r8, [sp], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, r0, lsr #7 │ │ │ │ addeq r8, sp, ip, asr r3 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r0, ror #5 │ │ │ │ + rsbeq pc, r2, r0, lsl r3 @ │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - rsbeq pc, r2, r4, asr #3 │ │ │ │ + strdeq pc, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ - rsbeq pc, r2, r4, rrx │ │ │ │ + @ instruction: 0x0062f094 │ │ │ │ addeq r8, sp, r8, lsr #3 │ │ │ │ - rsbeq pc, r2, r8, ror #2 │ │ │ │ - @ instruction: 0x0062f090 │ │ │ │ + @ instruction: 0x0062f198 │ │ │ │ + rsbeq pc, r2, r0, asr #1 │ │ │ │ addeq r8, sp, ip, asr r1 │ │ │ │ - strheq pc, [r2], #-16 @ │ │ │ │ + rsbeq pc, r2, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -404321,21 +404321,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3d2d74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2b3c │ │ │ │ ldr r3, [pc, #348] @ 3d2d78 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404354,23 +404354,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3d2d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2b3c │ │ │ │ ldr r3, [pc, #228] @ 3d2d80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 3d2af0 │ │ │ │ ldr r3, [pc, #188] @ 3d2d6c │ │ │ │ @@ -404386,56 +404386,56 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3d2d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2af0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ b 3d2c14 │ │ │ │ ldr r0, [pc, #108] @ 3d2d88 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2b3c │ │ │ │ ldr r0, [pc, #92] @ 3d2d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2c04 │ │ │ │ ldr r0, [pc, #80] @ 3d2d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2af0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, sp, r4, lsr #1 │ │ │ │ addeq r8, sp, ip, lsr #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, sp, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, sp, ip, lsl r0 │ │ │ │ @ instruction: 0x008d7fbc │ │ │ │ andeq r2, r0, r8, lsr #16 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r2, r4, asr r0 @ │ │ │ │ + rsbeq pc, r2, r4, lsl #1 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq pc, r2, r8, rrx │ │ │ │ + @ instruction: 0x0062f098 │ │ │ │ andeq r1, r0, r4, asr r5 │ │ │ │ - rsbeq lr, r2, r4, asr #29 │ │ │ │ - rsbeq pc, r2, r0, lsl r0 @ │ │ │ │ - rsbeq lr, r2, ip, ror pc │ │ │ │ - ldrdeq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + strdeq lr, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq pc, r2, r0, asr #32 │ │ │ │ + rsbeq lr, r2, ip, lsr #31 │ │ │ │ + rsbeq lr, r2, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3432] @ 3d3b14 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r2, [pc, #3428] @ 3d3b18 │ │ │ │ @@ -404596,22 +404596,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2788] @ 3d3b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ecc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbhi r7, [sp, #41] @ 0x29 │ │ │ │ lslhi r2, r7, #16 │ │ │ │ bhi 3d2f18 │ │ │ │ @@ -404658,23 +404658,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2544] @ 3d3b3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ecc │ │ │ │ ldr r3, [r5] │ │ │ │ mov r0, r6 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r5] │ │ │ │ bl 3ccc44 │ │ │ │ strh r0, [fp] │ │ │ │ @@ -404700,22 +404700,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2388] @ 3d3b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2eb0 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d3658 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2f84 │ │ │ │ b 3d2e2c │ │ │ │ @@ -404738,22 +404738,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 3d3b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2e2c │ │ │ │ mov r0, r6 │ │ │ │ bl 3cc938 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d2ed8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -404782,21 +404782,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2080] @ 3d3b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ed8 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2e2c │ │ │ │ ldr r3, [pc, #2056] @ 3d3b58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404815,21 +404815,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1964] @ 3d3b5c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2e24 │ │ │ │ orr r4, r4, #48 @ 0x30 │ │ │ │ str r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2e24 │ │ │ │ @@ -404858,15 +404858,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1800] @ 3d3b64 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d33b0 │ │ │ │ ldr r3, [pc, #1792] @ 3d3b68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -404885,22 +404885,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1688] @ 3d3b6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2f30 │ │ │ │ ldr r3, [pc, #1676] @ 3d3b70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2ea0 │ │ │ │ ldr r3, [pc, #1588] @ 3d3b2c │ │ │ │ @@ -404922,27 +404922,27 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 3d3b74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ea0 │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d3814 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #256 @ 0x100 │ │ │ │ @@ -405010,27 +405010,27 @@ │ │ │ │ beq 3d3a30 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 3d3b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2f7c │ │ │ │ ldr r0, [pc, #1192] @ 3d3b80 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2e2c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d2f84 │ │ │ │ b 3d3348 │ │ │ │ ldr r3, [pc, #1164] @ 3d3b84 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405049,21 +405049,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d3b88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3098 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4] │ │ │ │ beq 3d3604 │ │ │ │ ldr r3, [pc, #1036] @ 3d3b8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -405082,31 +405082,31 @@ │ │ │ │ beq 3d3ae0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 3d3b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35d4 │ │ │ │ ldr r0, [pc, #928] @ 3d3b94 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2f30 │ │ │ │ ldr r0, [pc, #912] @ 3d3b98 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ea0 │ │ │ │ ldr r2, [pc, #896] @ 3d3b9c │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3590 │ │ │ │ ldr r2, [pc, #764] @ 3d3b2c │ │ │ │ @@ -405122,21 +405122,21 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3d3ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3590 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d39a0 │ │ │ │ mov r3, #0 │ │ │ │ b 3d35f0 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -405159,21 +405159,21 @@ │ │ │ │ beq 3d3b00 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3d3ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35ec │ │ │ │ ldr r2, [pc, #592] @ 3d3b78 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d3998 │ │ │ │ ldr r2, [pc, #496] @ 3d3b2c │ │ │ │ @@ -405188,21 +405188,21 @@ │ │ │ │ beq 3d3ad0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3d3bac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35d4 │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 3d35e0 │ │ │ │ ldr r3, [pc, #432] @ 3d3b58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405221,138 +405221,138 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d3bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d35f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d3bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2eb0 │ │ │ │ ldr r0, [pc, #384] @ 3d3bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4] │ │ │ │ b 3d2f7c │ │ │ │ ldr r0, [pc, #368] @ 3d3bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r5] │ │ │ │ b 3d2f9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3d3bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ecc │ │ │ │ ldr r0, [pc, #336] @ 3d3bc4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ecc │ │ │ │ ldr r0, [pc, #316] @ 3d3bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3098 │ │ │ │ ldr r0, [pc, #304] @ 3d3bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d2e24 │ │ │ │ ldr r0, [pc, #284] @ 3d3bd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3590 │ │ │ │ ldr r0, [pc, #272] @ 3d3bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d2ed8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #256] @ 3d3bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35d4 │ │ │ │ ldr r0, [pc, #244] @ 3d3bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35d4 │ │ │ │ ldr r0, [pc, #232] @ 3d3be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d35ec │ │ │ │ ldr r0, [pc, #220] @ 3d3be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sl] │ │ │ │ b 3d35f0 │ │ │ │ addeq r7, sp, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, sp, r4, lsr #26 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, sp, r0, ror #25 │ │ │ │ andeq r3, r0, ip, lsr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, ip, lsl #29 │ │ │ │ + strheq lr, [r2], #-236 @ 0xffffff14 @ │ │ │ │ andeq r1, r0, ip, ror #11 │ │ │ │ - rsbeq lr, r2, r4, lsl sp │ │ │ │ + rsbeq lr, r2, r4, asr #26 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - rsbeq lr, r2, ip, lsl #24 │ │ │ │ + rsbeq lr, r2, ip, lsr ip │ │ │ │ andeq r1, r0, r4, ror #7 │ │ │ │ - rsbeq pc, r2, r4, lsl #4 │ │ │ │ + rsbeq pc, r2, r4, lsr r2 @ │ │ │ │ andeq r5, r0, r8, lsl r4 │ │ │ │ - rsbeq lr, r2, r4, lsl ip │ │ │ │ + rsbeq lr, r2, r4, asr #24 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - strheq lr, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq lr, r2, r0, ror #31 │ │ │ │ andeq r3, r0, ip, ror #16 │ │ │ │ - rsbeq lr, r2, ip, ror ip │ │ │ │ + rsbeq lr, r2, ip, lsr #25 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - @ instruction: 0x0062eb90 │ │ │ │ + rsbeq lr, r2, r0, asr #23 │ │ │ │ andeq r2, r0, ip, ror #26 │ │ │ │ - rsbeq lr, r2, r4, ror #15 │ │ │ │ + rsbeq lr, r2, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ - rsbeq lr, r2, ip, lsl ip │ │ │ │ - strdeq lr, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, r2, ip, asr #24 │ │ │ │ + rsbeq lr, r2, r4, lsr #28 │ │ │ │ andeq r1, r0, r8, asr r7 │ │ │ │ - rsbeq lr, r2, r4, asr r8 │ │ │ │ + rsbeq lr, r2, r4, lsl #17 │ │ │ │ andeq r1, r0, r8, lsl #5 │ │ │ │ - rsbeq lr, r2, r8, asr sl │ │ │ │ - rsbeq lr, r2, ip, lsr #17 │ │ │ │ - rsbeq lr, r2, r8, lsr #11 │ │ │ │ + rsbeq lr, r2, r8, lsl #21 │ │ │ │ + ldrdeq lr, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + ldrdeq lr, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r5, r0, r8, asr #7 │ │ │ │ - rsbeq lr, r2, r0, lsl #18 │ │ │ │ + rsbeq lr, r2, r0, lsr r9 │ │ │ │ andeq r5, r0, r8, asr #32 │ │ │ │ - ldrdeq lr, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq lr, r2, r4, asr r9 │ │ │ │ - rsbeq lr, r2, r0, asr r9 │ │ │ │ - rsbeq lr, r2, ip, lsl #8 │ │ │ │ - strdeq lr, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq lr, r2, r0, ror #18 │ │ │ │ - strheq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, r2, r8, lsr #8 │ │ │ │ - rsbeq lr, r2, r8, lsl #11 │ │ │ │ - @ instruction: 0x0062e698 │ │ │ │ - rsbeq lr, r2, r4, lsr r7 │ │ │ │ - rsbeq lr, r2, r0, asr #9 │ │ │ │ - rsbeq lr, r2, r0, asr r8 │ │ │ │ - rsbeq lr, r2, ip, lsr #15 │ │ │ │ - strheq lr, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq lr, r2, r8, lsr r9 │ │ │ │ + rsbeq lr, r2, r0, lsl #22 │ │ │ │ + rsbeq lr, r2, r4, lsl #19 │ │ │ │ + rsbeq lr, r2, r0, lsl #19 │ │ │ │ + rsbeq lr, r2, ip, lsr r4 │ │ │ │ + rsbeq lr, r2, r0, lsr #18 │ │ │ │ + @ instruction: 0x0062e990 │ │ │ │ + rsbeq lr, r2, r4, ror #9 │ │ │ │ + rsbeq lr, r2, r8, asr r4 │ │ │ │ + strheq lr, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq lr, r2, r8, asr #13 │ │ │ │ + rsbeq lr, r2, r4, ror #14 │ │ │ │ + strdeq lr, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq lr, r2, r0, lsl #17 │ │ │ │ + ldrdeq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq lr, r2, r4, ror #17 │ │ │ │ + rsbeq lr, r2, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #836] @ 3d3f44 │ │ │ │ ldr r3, [pc, #836] @ 3d3f48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -405442,25 +405442,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 3d3f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ str r9, [r4, r5, lsl #2] │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r9, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405491,42 +405491,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d3f70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3c5c │ │ │ │ ldr r0, [pc, #268] @ 3d3f74 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #192] @ 0xc0 │ │ │ │ and r5, r3, r2 │ │ │ │ b 3d3c5c │ │ │ │ ldr r0, [pc, #232] @ 3d3f78 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ and r9, r9, r3 │ │ │ │ ldr r3, [r7] │ │ │ │ b 3d3da4 │ │ │ │ ldr r3, [pc, #196] @ 3d3f7c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -405545,46 +405545,46 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d3f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3cd4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 3d3f84 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d3cd4 │ │ │ │ addeq r6, sp, r4, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r6, [sp], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r6, sp, r8, lsr #29 │ │ │ │ addeq r6, sp, r8, lsr lr │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r4, ror r7 │ │ │ │ + rsbeq lr, r2, r4, lsr #15 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - rsbeq lr, r2, r0, asr r7 │ │ │ │ rsbeq lr, r2, r0, lsl #15 │ │ │ │ - strheq lr, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + strheq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq lr, r2, ip, ror #13 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - ldrdeq sp, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq sp, [r2], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq sp, r2, r0, lsl #28 │ │ │ │ + rsbeq sp, r2, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #1072] @ 3d43d0 │ │ │ │ ldr r3, [pc, #1072] @ 3d43d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -405696,21 +405696,21 @@ │ │ │ │ beq 3d4388 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d43f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40b4 │ │ │ │ ldr r3, [pc, #616] @ 3d43f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d408c │ │ │ │ ldr r3, [pc, #584] @ 3d43e8 │ │ │ │ @@ -405727,21 +405727,21 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d43f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d408c │ │ │ │ ldr r3, [pc, #500] @ 3d43fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d40f8 │ │ │ │ ldr r3, [pc, #460] @ 3d43e8 │ │ │ │ @@ -405757,21 +405757,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3d4400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40f8 │ │ │ │ ldr r3, [pc, #388] @ 3d4404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d40dc │ │ │ │ ldr r3, [pc, #340] @ 3d43e8 │ │ │ │ @@ -405787,21 +405787,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 3d4408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40dc │ │ │ │ ldr r3, [pc, #276] @ 3d440c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4064 │ │ │ │ ldr r3, [pc, #220] @ 3d43e8 │ │ │ │ @@ -405818,69 +405818,69 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3d4410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4064 │ │ │ │ ldr r0, [pc, #148] @ 3d4414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d408c │ │ │ │ ldr r0, [pc, #136] @ 3d4418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40b4 │ │ │ │ ldr r0, [pc, #124] @ 3d441c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4064 │ │ │ │ ldr r0, [pc, #108] @ 3d4420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40f8 │ │ │ │ ldr r0, [pc, #96] @ 3d4424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d40dc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r4, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, ip, asr fp │ │ │ │ addeq r6, sp, r8, lsl fp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x000013bc │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r0, asr #9 │ │ │ │ + strdeq lr, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldrdeq lr, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq lr, r2, ip, lsl #10 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ - rsbeq lr, r2, r0, lsr #11 │ │ │ │ + ldrdeq lr, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, ror #1 │ │ │ │ - rsbeq lr, r2, r0, lsr #9 │ │ │ │ + ldrdeq lr, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r1, r0, r0, lsr #17 │ │ │ │ - rsbeq lr, r2, r4, lsr #10 │ │ │ │ - strheq lr, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq lr, r2, r0, lsl #6 │ │ │ │ - rsbeq lr, r2, ip, asr r5 │ │ │ │ - rsbeq lr, r2, r4, lsr #9 │ │ │ │ - rsbeq lr, r2, r0, lsl r4 │ │ │ │ + rsbeq lr, r2, r4, asr r5 │ │ │ │ + rsbeq lr, r2, r4, ror #7 │ │ │ │ + rsbeq lr, r2, r0, lsr r3 │ │ │ │ + rsbeq lr, r2, ip, lsl #11 │ │ │ │ + ldrdeq lr, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq lr, r2, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #268] @ 3d454c │ │ │ │ ldr ip, [pc, #268] @ 3d4550 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -405931,39 +405931,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d447c │ │ │ │ ldr r0, [pc, #52] @ 3d4570 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d447c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [sp], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d66b4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ umulleq r6, sp, r0, r6 │ │ │ │ @ instruction: 0x000052b0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r4, lsr r4 │ │ │ │ - rsbeq lr, r2, r4, ror r4 │ │ │ │ + rsbeq lr, r2, r4, ror #8 │ │ │ │ + rsbeq lr, r2, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #316] @ 3d46c8 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -406028,37 +406028,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3d46e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4628 │ │ │ │ ldr r0, [pc, #48] @ 3d46ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4628 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, r0, lsl #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, ip, ror #10 │ │ │ │ addeq r6, sp, ip, asr #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r2, r4, ror #2 │ │ │ │ - @ instruction: 0x0062e19c │ │ │ │ + @ instruction: 0x0062e194 │ │ │ │ + rsbeq lr, r2, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1668] @ 3d4d8c │ │ │ │ ldr r3, [pc, #1668] @ 3d4d90 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -406164,19 +406164,19 @@ │ │ │ │ bne 3d4c14 │ │ │ │ add r9, r9, r7 │ │ │ │ add r9, r4, r9, lsl #2 │ │ │ │ add r9, r9, #131072 @ 0x20000 │ │ │ │ ldr r3, [r9, #800] @ 0x320 │ │ │ │ mov r0, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, fp, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r9, #804] @ 0x324 │ │ │ │ b 3d4804 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, r7 │ │ │ │ bne 3d4ac4 │ │ │ │ @@ -406208,23 +406208,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 3d4dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4774 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ @@ -406255,22 +406255,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 3d4db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ ldr r0, [pc, #876] @ 3d4db8 │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d48f8 │ │ │ │ ldr r0, [pc, #836] @ 3d4da4 │ │ │ │ @@ -406286,22 +406286,22 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3d4dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #756] @ 3d4dc0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4b6c │ │ │ │ @@ -406318,41 +406318,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 3d4dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ bic r7, r7, r5 │ │ │ │ str r7, [r4, #224] @ 0xe0 │ │ │ │ b 3d4830 │ │ │ │ ldr r0, [pc, #620] @ 3d4dc8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r8] │ │ │ │ b 3d4b48 │ │ │ │ ldr r0, [pc, #592] @ 3d4dcc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b 3d4774 │ │ │ │ ldr r3, [pc, #560] @ 3d4dd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -406371,22 +406371,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3d4dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4810 │ │ │ │ ldr r3, [pc, #444] @ 3d4dd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d489c │ │ │ │ ldr r3, [pc, #372] @ 3d4da4 │ │ │ │ @@ -406403,25 +406403,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d4ddc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d489c │ │ │ │ ldr r2, [pc, #312] @ 3d4de0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d48f8 │ │ │ │ ldr r2, [pc, #232] @ 3d4da4 │ │ │ │ @@ -406439,77 +406439,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3d4de4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ ldr r0, [pc, #188] @ 3d4de8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ ldr r0, [pc, #176] @ 3d4dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ ldr r0, [pc, #164] @ 3d4df0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4810 │ │ │ │ ldr r0, [pc, #148] @ 3d4df4 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d489c │ │ │ │ ldr r0, [pc, #124] @ 3d4df8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4820 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, sp, ip, lsl #8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, sp, ip, ror #7 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r6, sp, r8, ror r3 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq lr, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq lr, r2, r4, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - rsbeq sp, r2, r8, rrx │ │ │ │ + @ instruction: 0x0062d098 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - rsbeq sp, r2, r8, lsl #1 │ │ │ │ + strheq sp, [r2], #-8 @ │ │ │ │ andeq r2, r0, r4, ror #28 │ │ │ │ - @ instruction: 0x0062e090 │ │ │ │ - rsbeq lr, r2, r8, asr #1 │ │ │ │ - rsbeq lr, r2, r8, asr r1 │ │ │ │ + rsbeq lr, r2, r0, asr #1 │ │ │ │ + strdeq lr, [r2], #-8 @ │ │ │ │ + rsbeq lr, r2, r8, lsl #3 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - rsbeq sp, r2, r4, asr #30 │ │ │ │ + rsbeq sp, r2, r4, ror pc │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r2, r8, lsl #28 │ │ │ │ + rsbeq sp, r2, r8, lsr lr │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ - rsbeq sp, r2, r0, ror #25 │ │ │ │ - rsbeq ip, r2, ip, asr #27 │ │ │ │ - rsbeq ip, r2, r0, asr lr │ │ │ │ - rsbeq sp, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x0062dd9c │ │ │ │ - ldrdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r2, r0, lsl sp │ │ │ │ + strdeq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq ip, r2, r0, lsl #29 │ │ │ │ + rsbeq sp, r2, r4, ror lr │ │ │ │ + rsbeq sp, r2, ip, asr #27 │ │ │ │ + rsbeq sp, r2, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #2184] @ 3d56a0 │ │ │ │ ldr r3, [pc, #2184] @ 3d56a4 │ │ │ │ @@ -406646,19 +406646,19 @@ │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [sl, #792] @ 0x318 │ │ │ │ umull r7, r8, r3, r1 │ │ │ │ bne 3d5570 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [sl, #780] @ 0x30c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r8, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #784] @ 0x310 │ │ │ │ b 3d4f3c │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ mov r1, #4194304 @ 0x400000 │ │ │ │ lsr r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -406702,22 +406702,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1428] @ 3d56cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ str r8, [r4, #200] @ 0xc8 │ │ │ │ and r5, r3, r8 │ │ │ │ bne 3d5168 │ │ │ │ @@ -406744,24 +406744,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1260] @ 3d56d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4f0c │ │ │ │ ldr r0, [pc, #1236] @ 3d56d8 │ │ │ │ ldr r0, [r9, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ @@ -406784,27 +406784,27 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1096] @ 3d56dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4e78 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4eac │ │ │ │ @@ -406828,22 +406828,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 3d56e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4eac │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5408 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #920] @ 3d56e8 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -406880,22 +406880,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3d56f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4f58 │ │ │ │ ldr r3, [pc, #740] @ 3d56f4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5340 │ │ │ │ ldr r3, [pc, #672] @ 3d56c4 │ │ │ │ @@ -406912,23 +406912,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 3d56f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5340 │ │ │ │ ldr r2, [pc, #616] @ 3d56fc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d50bc │ │ │ │ ldr r2, [pc, #540] @ 3d56c4 │ │ │ │ @@ -406944,45 +406944,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3d5700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4e94 │ │ │ │ ldr r0, [pc, #492] @ 3d5704 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [fp] │ │ │ │ b 3d5144 │ │ │ │ ldr r0, [pc, #468] @ 3d5708 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, r5, lsl #2] │ │ │ │ ldr r1, [fp] │ │ │ │ orr r3, r8, r3 │ │ │ │ b 3d4e78 │ │ │ │ ldr r0, [pc, #440] @ 3d570c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #192] @ 0xc0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ and r5, r5, r3 │ │ │ │ b 3d4f0c │ │ │ │ ldr r3, [pc, #408] @ 3d5710 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407003,39 +407003,39 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d5714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5034 │ │ │ │ ldr r0, [pc, #272] @ 3d5718 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r1, [fp] │ │ │ │ b 3d4e94 │ │ │ │ ldr r0, [pc, #248] @ 3d571c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5034 │ │ │ │ ldr r2, [pc, #224] @ 3d5720 │ │ │ │ ldr r3, [pc, #96] @ 3d56a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407043,62 +407043,62 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d569c │ │ │ │ ldr r0, [pc, #192] @ 3d5724 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #172] @ 3d5728 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5340 │ │ │ │ ldr r0, [pc, #156] @ 3d572c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d4f58 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sp], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, r8, asr #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r0, r7, r4, asr #4 │ │ │ │ addeq r5, sp, r0, ror #24 │ │ │ │ @ instruction: 0x008d5bb4 │ │ │ │ addeq r5, sp, r8, lsr #22 │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - strdeq sp, [r2], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r2, r4, lsr #26 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - strheq sp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sp, r2, r4, ror #7 │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - @ instruction: 0x0062da94 │ │ │ │ + rsbeq sp, r2, r4, asr #21 │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ - rsbeq sp, r2, ip, asr #13 │ │ │ │ + strdeq sp, [r2], #-108 @ 0xffffff94 @ │ │ │ │ @ instruction: 0x008d57b8 │ │ │ │ andeq r2, r0, ip, ror lr │ │ │ │ - strheq sp, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq sp, r2, r0, ror #21 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq ip, r2, r0, ror r8 │ │ │ │ + rsbeq ip, r2, r0, lsr #17 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - strheq sp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - rsbeq sp, r2, r8, asr r9 │ │ │ │ - rsbeq sp, r2, ip, lsr r8 │ │ │ │ - @ instruction: 0x0062d098 │ │ │ │ + rsbeq sp, r2, r4, ror #17 │ │ │ │ + rsbeq sp, r2, r8, lsl #19 │ │ │ │ + rsbeq sp, r2, ip, ror #16 │ │ │ │ + rsbeq sp, r2, r8, asr #1 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r2, r8, lsr #9 │ │ │ │ - rsbeq sp, r2, ip, ror #15 │ │ │ │ ldrdeq sp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq sp, r2, ip, lsl r8 │ │ │ │ + rsbeq sp, r2, r8, lsl #10 │ │ │ │ ldrdeq r5, [sp], r4 │ │ │ │ - rsbeq sp, r2, ip, ror #7 │ │ │ │ - strheq ip, [r2], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq sp, r2, r0, asr r8 │ │ │ │ + rsbeq sp, r2, ip, lsl r4 │ │ │ │ + rsbeq ip, r2, r0, ror #13 │ │ │ │ + rsbeq sp, r2, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #596] @ 3d599c │ │ │ │ mov r4, r2 │ │ │ │ tst r2, #32505856 @ 0x1f00000 │ │ │ │ @@ -407156,15 +407156,15 @@ │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, r5 │ │ │ │ beq 3d5798 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5818 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d10e0 │ │ │ │ b 3d5818 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #936] @ 0x3a8 │ │ │ │ bl 43a0a0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407182,15 +407182,15 @@ │ │ │ │ ldrh r2, [r6, #230] @ 0xe6 │ │ │ │ mov r1, #16777216 @ 0x1000000 │ │ │ │ mov r0, r6 │ │ │ │ bl 3d2700 │ │ │ │ b 3d578c │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [r4, #780]! @ 0x30c │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d2a30 │ │ │ │ b 3d5804 │ │ │ │ ldr r2, [r6, #228] @ 0xe4 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ lsr r2, r2, #12 │ │ │ │ mov r0, r6 │ │ │ │ @@ -407231,40 +407231,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d59c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d57f4 │ │ │ │ ldr r0, [pc, #56] @ 3d59c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d57f4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r7, #39]! @ 0x27 │ │ │ │ @ instruction: 0x008d53bc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, ip, lsr #7 │ │ │ │ addeq r5, sp, r4, ror r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, r8, ror #19 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062d590 │ │ │ │ - strdeq sp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq sp, r2, r0, asr #11 │ │ │ │ + rsbeq sp, r2, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #472] @ 3d5bb8 │ │ │ │ ldr ip, [pc, #472] @ 3d5bbc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -407313,42 +407313,42 @@ │ │ │ │ orr r2, r6, r8 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4dfc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r7, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a44 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a50 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a5c │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5a68 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5a68 │ │ │ │ ldr r3, [pc, #160] @ 3d5bcc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407366,39 +407366,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3d5bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5a1c │ │ │ │ ldr r0, [pc, #52] @ 3d5bdc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5a1c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r5, sp, r4, lsr r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r5, sp, r4, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r5, sp, r4, lsr #1 │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, r0, ror #8 │ │ │ │ - rsbeq sp, r2, r4, lsl #9 │ │ │ │ + @ instruction: 0x0062d490 │ │ │ │ + strheq sp, [r2], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #656] @ 3d5e88 │ │ │ │ ldr r2, [pc, #656] @ 3d5e8c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407448,42 +407448,42 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3d4dfc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c60 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c6c │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c78 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c84 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d5c84 │ │ │ │ ldr r3, [pc, #340] @ 3d5e9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407503,22 +407503,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3d5ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ strb r3, [r4, #4] │ │ │ │ bne 3d5de4 │ │ │ │ b 3d5c38 │ │ │ │ @@ -407542,46 +407542,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3d5eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5c38 │ │ │ │ ldr r0, [pc, #80] @ 3d5eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5c38 │ │ │ │ ldr r0, [pc, #68] @ 3d5eb8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r5] │ │ │ │ b 3d5dc4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, ip, lsl pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r4, [sp], ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r4, sp, r8, lsl #29 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, r0, lsr #5 │ │ │ │ + ldrdeq sp, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - rsbeq sp, r2, r4, lsr #5 │ │ │ │ - rsbeq sp, r2, r0, ror #5 │ │ │ │ - rsbeq sp, r2, r8, lsr r2 │ │ │ │ + ldrdeq sp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq sp, r2, r0, lsl r3 │ │ │ │ + rsbeq sp, r2, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d6228 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d622c │ │ │ │ @@ -407676,44 +407676,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d624c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5f30 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d5fc0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d5fb4 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d5fa8 │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d5f9c │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d5f90 │ │ │ │ ldr r3, [pc, #372] @ 3d6250 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6154 │ │ │ │ @@ -407730,21 +407730,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d6254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5f78 │ │ │ │ ldr r3, [pc, #252] @ 3d6258 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407762,63 +407762,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d625c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5f78 │ │ │ │ ldr r2, [pc, #140] @ 3d6260 │ │ │ │ ldr r3, [pc, #84] @ 3d622c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d6224 │ │ │ │ ldr r0, [pc, #108] @ 3d6264 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #92] @ 3d6268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6148 │ │ │ │ ldr r0, [pc, #80] @ 3d626c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d5f78 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, ip, lsr ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r4, sp, r0, lsl ip │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r4, [sp], ip │ │ │ │ addeq r4, sp, ip, asr #22 │ │ │ │ @ instruction: 0x000038b4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq sp, r2, r8, lsr #3 │ │ │ │ + ldrdeq sp, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - rsbeq sp, r2, r0, asr #32 │ │ │ │ + rsbeq sp, r2, r0, ror r0 │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - rsbeq ip, r2, r4, lsr pc │ │ │ │ + rsbeq ip, r2, r4, ror #30 │ │ │ │ addeq r4, sp, r0, asr #18 │ │ │ │ - rsbeq sp, r2, r4, ror r0 │ │ │ │ - rsbeq ip, r2, r8, asr #31 │ │ │ │ - rsbeq ip, r2, r8, lsr #30 │ │ │ │ + rsbeq sp, r2, r4, lsr #1 │ │ │ │ + strdeq ip, [r2], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r2, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #852] @ 3d65dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #848] @ 3d65e0 │ │ │ │ @@ -407913,44 +407913,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3d6600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d62e4 │ │ │ │ ldr r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3d6374 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #764] @ 0x2fc │ │ │ │ b 3d6368 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #724] @ 0x2d4 │ │ │ │ b 3d635c │ │ │ │ ldr r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #704] @ 0x2c0 │ │ │ │ b 3d6350 │ │ │ │ ldr r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r5, [r6, #684] @ 0x2ac │ │ │ │ b 3d6344 │ │ │ │ ldr r3, [pc, #372] @ 3d6604 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6508 │ │ │ │ @@ -407967,21 +407967,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3d6608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d632c │ │ │ │ ldr r3, [pc, #252] @ 3d660c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407999,63 +407999,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3d6610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d632c │ │ │ │ ldr r2, [pc, #140] @ 3d6614 │ │ │ │ ldr r3, [pc, #84] @ 3d65e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d65d8 │ │ │ │ ldr r0, [pc, #108] @ 3d6618 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #92] @ 3d661c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d64fc │ │ │ │ ldr r0, [pc, #80] @ 3d6620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d632c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r4, sp, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r4, sp, ip, asr r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r4, sp, r8, lsr #16 │ │ │ │ umulleq r4, sp, r8, r7 │ │ │ │ andeq r3, r0, r8, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, r4, lsr #30 │ │ │ │ + rsbeq ip, r2, r4, asr pc │ │ │ │ andeq r3, r0, ip, asr #23 │ │ │ │ - strheq ip, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq ip, r2, ip, ror #27 │ │ │ │ @ instruction: 0x000029b8 │ │ │ │ - rsbeq ip, r2, r0, lsl #23 │ │ │ │ + strheq ip, [r2], #-176 @ 0xffffff50 @ │ │ │ │ addeq r4, sp, ip, lsl #11 │ │ │ │ - strdeq ip, [r2], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq ip, r2, r4, asr #26 │ │ │ │ - rsbeq ip, r2, r4, ror fp │ │ │ │ + rsbeq ip, r2, r0, lsr #28 │ │ │ │ + rsbeq ip, r2, r4, ror sp │ │ │ │ + rsbeq ip, r2, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1352] @ 3d6b84 │ │ │ │ and r3, r2, #65011712 @ 0x3e00000 │ │ │ │ mov r4, r2 │ │ │ │ @@ -408132,23 +408132,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3d6ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6860 │ │ │ │ add r4, r5, #131072 @ 0x20000 │ │ │ │ ldrb r3, [r4, #684] @ 0x2ac │ │ │ │ mov r6, #0 │ │ │ │ cmp r3, r6 │ │ │ │ ldr r7, [r4, #676] @ 0x2a4 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ @@ -408194,35 +408194,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d6a1c │ │ │ │ orr r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b 3d6678 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3d67e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ b 3d67dc │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ b 3d67d0 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ b 3d67c4 │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ b 3d67b8 │ │ │ │ mov r7, #0 │ │ │ │ mov r8, r7 │ │ │ │ tst r2, #1 │ │ │ │ beq 3d684c │ │ │ │ ldr r2, [pc, #696] @ 3d6b98 │ │ │ │ @@ -408255,24 +408255,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3d6bb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6678 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ tst r1, #2 │ │ │ │ beq 3d6708 │ │ │ │ ldr r2, [pc, #500] @ 3d6b98 │ │ │ │ lsl r8, r4, #16 │ │ │ │ @@ -408324,15 +408324,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 3d6bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3d6784 │ │ │ │ ldr r2, [pc, #312] @ 3d6bc8 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -408354,75 +408354,75 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3d6bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d69b8 │ │ │ │ ldr r0, [pc, #172] @ 3d6bd0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6678 │ │ │ │ ldr r0, [pc, #148] @ 3d6bd4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6860 │ │ │ │ ldr r0, [pc, #128] @ 3d6bd8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d69b8 │ │ │ │ ldr r0, [pc, #108] @ 3d6bdc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6860 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [sp], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008d44bc │ │ │ │ addeq r4, sp, r4, lsl #9 │ │ │ │ - rsbseq sl, r6, ip, lsr #18 │ │ │ │ + rsbseq sl, r6, ip, asr r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r8, lsr #14 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq ip, r2, r0, ror sp │ │ │ │ + rsbeq ip, r2, r0, lsr #27 │ │ │ │ addeq r4, sp, r4, lsr #6 │ │ │ │ - rsbseq sl, r6, r8, ror #15 │ │ │ │ + rsbseq sl, r6, r8, lsl r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - strdeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq ip, r2, r4, lsr #22 │ │ │ │ addeq r5, r3, ip, ror #10 │ │ │ │ andeq r5, r0, ip, lsl #8 │ │ │ │ - rsbeq ip, r2, r0, ror #18 │ │ │ │ + @ instruction: 0x0062c990 │ │ │ │ andeq r4, r0, ip, lsr #2 │ │ │ │ - rsbeq ip, r2, r8, ror sl │ │ │ │ - rsbeq ip, r2, ip, lsl #19 │ │ │ │ - strdeq ip, [r2], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq ip, r2, r4, ror sl │ │ │ │ - ldrdeq ip, [r2], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq ip, r2, r8, lsr #21 │ │ │ │ + strheq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r2, r0, lsr #18 │ │ │ │ + rsbeq ip, r2, r4, lsr #21 │ │ │ │ + rsbeq ip, r2, r4, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3236] @ 3d789c │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -408484,19 +408484,19 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #772] @ 0x304 │ │ │ │ umull r7, r5, r2, r3 │ │ │ │ bne 3d76e8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r7, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ ldrb r1, [fp, #744] @ 0x2e8 │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ bne 3d6ddc │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldr r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -408508,19 +408508,19 @@ │ │ │ │ ldr r3, [fp, #756] @ 0x2f4 │ │ │ │ ldr r2, [r3, r0, lsl #2] │ │ │ │ ldr r3, [fp, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r2, r3 │ │ │ │ bne 3d7794 │ │ │ │ mov r0, #1 │ │ │ │ ldr r6, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6ddc │ │ │ │ mov r3, #2 │ │ │ │ add fp, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrb r3, [fp, #684] @ 0x2ac │ │ │ │ @@ -408591,30 +408591,30 @@ │ │ │ │ add sl, sp, #80 @ 0x50 │ │ │ │ add fp, sp, #96 @ 0x60 │ │ │ │ ldr r7, [r2, #936] @ 0x3a8 │ │ │ │ str r9, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ str r5, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r4, sp, #120 @ 0x78 │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [pc, #2496] @ 3d78a8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ ldr r9, [r2, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d72d4 │ │ │ │ @@ -408662,15 +408662,15 @@ │ │ │ │ stm sl, {r0, r1} │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, r9 │ │ │ │ ldr r7, [r6, #20] │ │ │ │ ldr r5, [sl, #936] @ 0x3a8 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #100] @ 0x64 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r4, {r0, r1} │ │ │ │ @@ -408678,15 +408678,15 @@ │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r0, [sl, #936] @ 0x3a8 │ │ │ │ bl 43a0a0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cmp r0, #0 │ │ │ │ orreq r3, r3, r9 │ │ │ │ streq r3, [sp, #60] @ 0x3c │ │ │ │ beq 3d702c │ │ │ │ @@ -408777,21 +408777,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1828] @ 3d78c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6f48 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6f40 │ │ │ │ ldr r3, [pc, #1788] @ 3d78b8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -408811,21 +408811,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1696] @ 3d78c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6f40 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ bl 3c839c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d6f64 │ │ │ │ @@ -408851,21 +408851,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1544] @ 3d78d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6f64 │ │ │ │ ldr r3, [pc, #1528] @ 3d78d4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -408887,26 +408887,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1388] @ 3d78d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6efc │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ beq 3d738c │ │ │ │ tst r7, #1073741824 @ 0x40000000 │ │ │ │ bne 3d7654 │ │ │ │ @@ -409027,49 +409027,49 @@ │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #868] @ 3d78ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6e04 │ │ │ │ ldr r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #744] @ 0x2e8 │ │ │ │ b 3d6dc8 │ │ │ │ ldr r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [fp, #704] @ 0x2c0 │ │ │ │ strb r4, [fp, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6da4 │ │ │ │ ldr r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #704] @ 0x2c0 │ │ │ │ ldrb r3, [fp, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6db0 │ │ │ │ ldr r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #724] @ 0x2d4 │ │ │ │ ldrb r3, [fp, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6dbc │ │ │ │ ldr r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #764] @ 0x2fc │ │ │ │ ldrb r3, [fp, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6dc8 │ │ │ │ b 3d7590 │ │ │ │ mov r2, #1 │ │ │ │ @@ -409105,15 +409105,15 @@ │ │ │ │ bl 3c8e98 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ b 3d73dc │ │ │ │ ldr r0, [pc, #592] @ 3d78f0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r7, [sp, #112] @ 0x70 │ │ │ │ b 3d6efc │ │ │ │ mov r1, r7 │ │ │ │ bl 3c9fbc │ │ │ │ b 3d7414 │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -409145,32 +409145,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 3d78f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6cec │ │ │ │ ldr r0, [pc, #384] @ 3d78fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6f40 │ │ │ │ ldr r0, [pc, #372] @ 3d7900 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6f48 │ │ │ │ ldr r3, [pc, #344] @ 3d78f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6d4c │ │ │ │ @@ -409187,46 +409187,46 @@ │ │ │ │ beq 3d7858 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3d7904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6d4c │ │ │ │ ldr r0, [pc, #232] @ 3d7908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ b 3d6f64 │ │ │ │ ldr r0, [pc, #216] @ 3d790c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6cec │ │ │ │ ldr r0, [pc, #192] @ 3d7910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6e04 │ │ │ │ ldr r0, [pc, #180] @ 3d7914 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d6d4c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ 3d7918 │ │ │ │ ldr r1, [pc, #152] @ 3d791c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #144] @ 3d7920 │ │ │ │ @@ -409240,37 +409240,37 @@ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsr ip │ │ │ │ addeq r3, sp, r8, lsl #26 │ │ │ │ andscs r0, r0, r0 │ │ │ │ andeq r2, r0, r0, lsl #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq ip, [r2], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq ip, r2, ip, asr #10 │ │ │ │ + rsbeq ip, r2, r4, lsl #12 │ │ │ │ + rsbeq ip, r2, ip, ror r5 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ - ldrdeq ip, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq ip, r2, r8, lsl #8 │ │ │ │ andeq r1, r0, r0, asr r2 │ │ │ │ - rsbeq ip, r2, ip, ror #5 │ │ │ │ + rsbeq ip, r2, ip, lsl r3 │ │ │ │ andeq r3, r0, ip, rrx │ │ │ │ - ldrsbeq r9, [r6], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r9, r6, ip, lsl #24 │ │ │ │ bge ff2ca8f0 <__bss_end__@@Base+0xfe517f80> │ │ │ │ andeq r2, r0, r4, ror fp │ │ │ │ - rsbeq ip, r2, r0, lsl #1 │ │ │ │ - ldrdeq fp, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + strheq ip, [r2], #-0 @ │ │ │ │ + rsbeq ip, r2, ip │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq fp, r2, r4, lsr r3 │ │ │ │ - rsbeq ip, r2, r0, rrx │ │ │ │ - rsbeq ip, r2, r0, asr r0 │ │ │ │ - @ instruction: 0x0062b290 │ │ │ │ - strdeq fp, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq fp, r2, r8, asr #5 │ │ │ │ - rsbeq fp, r2, r8, ror #27 │ │ │ │ - @ instruction: 0x0062b29c │ │ │ │ - @ instruction: 0x00769790 │ │ │ │ - @ instruction: 0x00629b9c │ │ │ │ + rsbeq fp, r2, r4, ror #6 │ │ │ │ + @ instruction: 0x0062c090 │ │ │ │ + rsbeq ip, r2, r0, lsl #1 │ │ │ │ + rsbeq fp, r2, r0, asr #5 │ │ │ │ + rsbeq fp, r2, r0, lsr #30 │ │ │ │ + strdeq fp, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq fp, r2, r8, lsl lr │ │ │ │ + rsbeq fp, r2, ip, asr #5 │ │ │ │ + rsbseq r9, r6, r0, asr #15 │ │ │ │ + rsbeq r9, r2, ip, asr #23 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #268] @ 3d7a48 │ │ │ │ ldr r4, [pc, #268] @ 3d7a4c │ │ │ │ @@ -409340,18 +409340,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #804 @ 0x324 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ ldrdeq r3, [sp], r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, sp, r4, ror r1 │ │ │ │ - rsbseq r9, r6, r4, lsl r6 │ │ │ │ - rsbseq r9, r6, r0, ror #11 │ │ │ │ - strdeq r9, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - strdeq fp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r9, r6, r4, asr #12 │ │ │ │ + rsbseq r9, r6, r0, lsl r6 │ │ │ │ + rsbeq r9, r2, r0, lsr #20 │ │ │ │ + rsbeq fp, r2, r8, lsr #28 │ │ │ │ andeq r0, r0, r7, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 3d7b6c │ │ │ │ ldr r3, [pc, #236] @ 3d7b70 │ │ │ │ @@ -409413,16 +409413,16 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 3d6be0 │ │ │ │ b 3d7acc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r3, sp, r4, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r3, sp, r0, asr #32 │ │ │ │ + rsbseq r9, r6, ip, lsr #10 │ │ │ │ ldrsheq r9, [r6], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r9, r6, ip, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3640] @ 0xe38 │ │ │ │ ldr ip, [pc, #4032] @ 3d8b58 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #4028] @ 3d8b5c │ │ │ │ @@ -409468,26 +409468,26 @@ │ │ │ │ add r8, r7, #131072 @ 0x20000 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r0, [r8, #664] @ 0x298 │ │ │ │ bne 3d7db0 │ │ │ │ bl 3ccb84 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bbd3c │ │ │ │ + bl 9bbd6c │ │ │ │ sub r7, r0, r4 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ bhi 3d81d0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ add r2, r4, #60 @ 0x3c │ │ │ │ sub r2, r2, fp │ │ │ │ add r0, r9, r7 │ │ │ │ mov r1, #0 │ │ │ │ bl 24a890 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r7, #60 @ 0x3c │ │ │ │ @@ -409833,15 +409833,15 @@ │ │ │ │ bhi 3d8210 │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9bbb94 │ │ │ │ + bl 9bbbc4 │ │ │ │ b 3d7cc8 │ │ │ │ ldr r1, [r6] │ │ │ │ mov r2, #18 │ │ │ │ add r1, r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 249840 │ │ │ │ b 3d7cc8 │ │ │ │ @@ -409866,15 +409866,15 @@ │ │ │ │ mov r7, lr │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r0, [lr] │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r4, [sp, #236] @ 0xec │ │ │ │ ldm r7, {r0, r1} │ │ │ │ @@ -409882,15 +409882,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3d8cf4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -409990,29 +409990,29 @@ │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ bne 3d8c70 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, #884] @ 0x374 │ │ │ │ ldrb r2, [r2, #600] @ 0x258 │ │ │ │ @@ -410126,43 +410126,43 @@ │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3d84c4 │ │ │ │ str r3, [sp, #296] @ 0x128 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r8, [sp, #224] @ 0xe0 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ strb r5, [sp, #228] @ 0xe4 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410171,15 +410171,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ b 3d84c4 │ │ │ │ ldrb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [sp, #204] @ 0xcc │ │ │ │ bic r3, r3, #1 │ │ │ │ str r4, [r2, #4] │ │ │ │ @@ -410188,43 +410188,43 @@ │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r5, r5, #424 @ 0x1a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrb r3, [sp, #204] @ 0xcc │ │ │ │ tst r3, #1 │ │ │ │ beq 3d84c4 │ │ │ │ strb r3, [sp, #300] @ 0x12c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #224] @ 0xe0 │ │ │ │ strb r6, [sp, #228] @ 0xe4 │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #236] @ 0xec │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -410233,15 +410233,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ b 3d84c4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r3] │ │ │ │ cmp r6, #0 │ │ │ │ bne 3d9380 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r6 │ │ │ │ @@ -410269,15 +410269,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r2, #936] @ 0x3a8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ @@ -410287,15 +410287,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #576] @ 0x240 │ │ │ │ sub r4, r4, r2 │ │ │ │ mov r2, #0 │ │ │ │ @@ -410417,84 +410417,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3d8ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8414 │ │ │ │ addeq r2, sp, ip, ror #30 │ │ │ │ addeq r2, sp, r8, ror #30 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ bge ff2cbb78 <__bss_end__@@Base+0xfe519208> │ │ │ │ bge ff2cbb74 <__bss_end__@@Base+0xfe519204> │ │ │ │ addeq r2, sp, r0, lsr #27 │ │ │ │ - rsbseq r9, r6, r0, lsr #3 │ │ │ │ - ldrheq r9, [r6], #-8 @ │ │ │ │ - @ instruction: 0x00769094 │ │ │ │ - @ instruction: 0x00768f9c │ │ │ │ + ldrsbeq r9, [r6], #-16 @ │ │ │ │ + rsbseq r9, r6, r8, ror #1 │ │ │ │ + rsbseq r9, r6, r4, asr #1 │ │ │ │ + rsbseq r8, r6, ip, asr #31 │ │ │ │ eorseq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffcdff7f │ │ │ │ @ instruction: 0xffcfff7f │ │ │ │ eorseq r0, r2, r0, lsl #1 │ │ │ │ - rsbseq r8, r6, r4, asr #19 │ │ │ │ - ldrdeq r8, [r2], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq fp, r2, r4, lsl #17 │ │ │ │ + ldrsheq r8, [r6], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r8, r2, r4, lsl #28 │ │ │ │ + strheq fp, [r2], #-132 @ 0xffffff7c @ │ │ │ │ andeq r0, r0, pc, lsl r5 │ │ │ │ muleq r0, r4, sp │ │ │ │ - strheq fp, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq r8, r6, r4, ror r3 │ │ │ │ + rsbeq fp, r2, r4, ror #7 │ │ │ │ + rsbseq r8, r6, r4, lsr #7 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ - rsbeq sl, r2, ip, lsr #31 │ │ │ │ + ldrdeq sl, [r2], #-252 @ 0xffffff04 @ │ │ │ │ andeq r1, r0, r0, asr #20 │ │ │ │ - ldrdeq fp, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq fp, r2, ip, lsl #4 │ │ │ │ bge ff2cbbcc <__bss_end__@@Base+0xfe51925c> │ │ │ │ andeq r3, r0, ip, lsr #23 │ │ │ │ - rsbeq sl, r2, r0, asr #16 │ │ │ │ - rsbseq r7, r6, r8, lsr #31 │ │ │ │ - strheq r8, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - strheq sl, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x0062ae90 │ │ │ │ + rsbeq sl, r2, r0, ror r8 │ │ │ │ + ldrsbeq r7, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r8, r2, ip, ror #7 │ │ │ │ + rsbeq sl, r2, r0, ror #25 │ │ │ │ + rsbeq sl, r2, r0, asr #29 │ │ │ │ andeq r5, r0, ip, lsr r4 │ │ │ │ - rsbeq sl, r2, ip, ror #20 │ │ │ │ + @ instruction: 0x0062aa9c │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sl, r2, r8, asr r4 │ │ │ │ - rsbseq r7, r6, r0, ror sl │ │ │ │ + rsbeq sl, r2, r8, lsl #9 │ │ │ │ + rsbseq r7, r6, r0, lsr #21 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - rsbeq sl, r2, ip, ror #5 │ │ │ │ + rsbeq sl, r2, ip, lsl r3 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - rsbeq sl, r2, r4, lsr #13 │ │ │ │ - rsbeq sl, r2, r0, asr #12 │ │ │ │ + ldrdeq sl, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, r2, r0, ror r6 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - rsbseq r7, r6, r8, ror #16 │ │ │ │ - rsbeq sl, r2, r4, lsr r8 │ │ │ │ + @ instruction: 0x00767898 │ │ │ │ + rsbeq sl, r2, r4, ror #16 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq sl, r2, r4, lsl r7 │ │ │ │ + rsbeq sl, r2, r4, asr #14 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - rsbeq sl, r2, r4, ror #15 │ │ │ │ + rsbeq sl, r2, r4, lsl r8 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - rsbeq r7, r2, r8, ror #21 │ │ │ │ - rsbeq r9, r2, r4, ror lr │ │ │ │ - rsbeq sl, r2, r8, ror r2 │ │ │ │ + rsbeq r7, r2, r8, lsl fp │ │ │ │ + rsbeq r9, r2, r4, lsr #29 │ │ │ │ + rsbeq sl, r2, r8, lsr #5 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ - rsbeq r9, r2, r8, lsr #27 │ │ │ │ + ldrdeq r9, [r2], #-216 @ 0xffffff28 @ │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq sl, r2, ip, ror #2 │ │ │ │ + @ instruction: 0x0062a19c │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d9760 │ │ │ │ @@ -410560,27 +410560,27 @@ │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [r3, #8] │ │ │ │ str r5, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 3d8bb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d82e0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r5, r3 │ │ │ │ b 3d8944 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -410624,19 +410624,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #712] @ 0x2c8 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3d9bb0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r8, #684] @ 0x2ac │ │ │ │ eor r3, r3, #1 │ │ │ │ cmp r9, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -410655,19 +410655,19 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #732] @ 0x2dc │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da21c │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7d6c │ │ │ │ ldr r3, [pc, #-860] @ 3d8bb8 │ │ │ │ @@ -410690,22 +410690,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-972] @ 3d8bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7d6c │ │ │ │ ldr r1, [pc, #-984] @ 3d8bc0 │ │ │ │ b 3d7d24 │ │ │ │ ldr r3, [pc, #-988] @ 3d8bc4 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -410723,22 +410723,22 @@ │ │ │ │ beq 3d9a10 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1092] @ 3d8bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7c24 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r7, [sp, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr fp, [r2, #2072] @ 0x818 │ │ │ │ @@ -410794,15 +410794,15 @@ │ │ │ │ str r2, [sp, #160] @ 0xa0 │ │ │ │ strb r3, [sp, #228] @ 0xe4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r0, #1 │ │ │ │ strb r3, [sp, #236] @ 0xec │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -410814,15 +410814,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r5, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r9, r9, r4 │ │ │ │ sub r3, r3, r4 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #280] @ 0x118 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ @@ -410852,38 +410852,38 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ bne 3d9b9c │ │ │ │ orr r6, r6, #131072 @ 0x20000 │ │ │ │ b 3d8068 │ │ │ │ ldr r0, [r8, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #744] @ 0x2e8 │ │ │ │ b 3d81bc │ │ │ │ mov r0, r4 │ │ │ │ bl 3cd69c │ │ │ │ b 3d7ec8 │ │ │ │ ldr r0, [r8, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #764] @ 0x2fc │ │ │ │ b 3d81b0 │ │ │ │ ldr r0, [r8, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #724] @ 0x2d4 │ │ │ │ b 3d81a4 │ │ │ │ ldr r0, [r8, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #704] @ 0x2c0 │ │ │ │ b 3d8198 │ │ │ │ ldr r0, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ strb r5, [r8, #684] @ 0x2ac │ │ │ │ b 3d818c │ │ │ │ mov r0, r6 │ │ │ │ bl 3cb5e0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410940,22 +410940,22 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1944] @ 3d8bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8e18 │ │ │ │ orrs r3, r6, r5 │ │ │ │ bne 3d8328 │ │ │ │ ldr r3, [pc, #-1964] @ 3d8bdc │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r5, [r3] │ │ │ │ @@ -410978,21 +410978,21 @@ │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2084] @ 3d8be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8860 │ │ │ │ add r3, sp, #240 @ 0xf0 │ │ │ │ add r2, sp, #232 @ 0xe8 │ │ │ │ add r1, sp, #224 @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cb4a8 │ │ │ │ ldrb r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -411066,21 +411066,21 @@ │ │ │ │ beq 3da180 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2428] @ 3d8be8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7e68 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9038 │ │ │ │ b 3d9050 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -411130,21 +411130,21 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r4, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp, #244] @ 0xf4 │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ str r4, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2672] @ 3d8bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7e28 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r4 │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ b 3d836c │ │ │ │ ldr r3, [pc, #-2700] @ 3d8bf8 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -411175,37 +411175,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldrd r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #168] @ 0xa8 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2876] @ 3d8bfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8320 │ │ │ │ ldr r0, [pc, #-2888] @ 3d8c00 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d82e0 │ │ │ │ ldr r3, [pc, #-2916] @ 3d8c04 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8c5c │ │ │ │ @@ -411229,22 +411229,22 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #240] @ 0xf0 │ │ │ │ str r3, [sp, #244] @ 0xf4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ str r3, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3048] @ 3d8c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8c5c │ │ │ │ ldr r3, [pc, #-3060] @ 3d8c10 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d80f4 │ │ │ │ @@ -411261,22 +411261,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3168] @ 3d8c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d80f4 │ │ │ │ ldr r3, [pc, #-3180] @ 3d8c18 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8174 │ │ │ │ @@ -411293,22 +411293,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3d8c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8174 │ │ │ │ ldr r1, [pc, #-3300] @ 3d8c20 │ │ │ │ ldr r0, [sp, #144] @ 0x90 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d80ac │ │ │ │ @@ -411327,28 +411327,28 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3440] @ 3d8c24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, sl, lsl #2] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r3 │ │ │ │ ldr r2, [r2, r9, lsl #2] │ │ │ │ ldr r3, [r3, r7, lsl #2] │ │ │ │ b 3d80ac │ │ │ │ @@ -411363,26 +411363,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8, #692] @ 0x2b4 │ │ │ │ umull r5, r6, r2, r3 │ │ │ │ bne 3da190 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r8, #680] @ 0x2a8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r5, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r8, #684] @ 0x2ac │ │ │ │ b 3d8e9c │ │ │ │ ldr r0, [pc, #-3568] @ 3d8c28 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7c24 │ │ │ │ mov r4, #5 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9050 │ │ │ │ ldr r3, [pc, #-3588] @ 3d8c38 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ @@ -411401,15 +411401,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da30c │ │ │ │ ldr r0, [pc, #-3672] @ 3d8c2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ b 3d9050 │ │ │ │ bl 3cb580 │ │ │ │ str r0, [sp, #108] @ 0x6c │ │ │ │ b 3d9478 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -411433,21 +411433,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3820] @ 3d8c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7d68 │ │ │ │ tst fp, #262144 @ 0x40000 │ │ │ │ beq 3d92d0 │ │ │ │ mov r4, #3 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9050 │ │ │ │ @@ -411468,15 +411468,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da30c │ │ │ │ ldr r0, [pc, #-3924] @ 3d8c3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9a8c │ │ │ │ mov r0, r7 │ │ │ │ bl 3cc9ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d91e8 │ │ │ │ b 3d8068 │ │ │ │ ldr r3, [pc, #-3960] @ 3d8c40 │ │ │ │ @@ -411499,24 +411499,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3da3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8e5c │ │ │ │ ldr r2, [pc, #1936] @ 3da3d4 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d9de8 │ │ │ │ @@ -411539,24 +411539,24 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ str r5, [sp, #244] @ 0xf4 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ str r5, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 3da3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ beq 3d9d6c │ │ │ │ @@ -411583,15 +411583,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da308 │ │ │ │ ldr r0, [pc, #1676] @ 3da3e8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r4, #2 │ │ │ │ b 3d9a8c │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ beq 3d9cf4 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [sp, #268] @ 0x10c │ │ │ │ beq 3d9050 │ │ │ │ @@ -411611,19 +411611,19 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da30c │ │ │ │ ldr r0, [pc, #1568] @ 3da3ec │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9a8c │ │ │ │ ldr r0, [pc, #1552] @ 3da3f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8860 │ │ │ │ cmp r7, #1 │ │ │ │ beq 3da170 │ │ │ │ ands r3, fp, #131072 @ 0x20000 │ │ │ │ streq r3, [sp, #268] @ 0x10c │ │ │ │ beq 3d92ec │ │ │ │ mov r3, #2 │ │ │ │ @@ -411648,22 +411648,22 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp, #244] @ 0xf4 │ │ │ │ str r7, [sp, #248] @ 0xf8 │ │ │ │ str r7, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1400] @ 3da3f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #232] @ 0xe8 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ @@ -411703,15 +411703,15 @@ │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ lsr r2, r5, #16 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ @@ -411725,15 +411725,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #1128] @ 3da400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d9290 │ │ │ │ mov r4, #4 │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9050 │ │ │ │ @@ -411754,15 +411754,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3da30c │ │ │ │ ldr r0, [pc, #1020] @ 3da404 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9a8c │ │ │ │ ldr r0, [pc, #1004] @ 3da408 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -411770,21 +411770,21 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsr r1, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ b 3d9290 │ │ │ │ ldr r0, [pc, #936] @ 3da40c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7e28 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r4, #66] @ 0x42 │ │ │ │ ldr fp, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #232] @ 0xe8 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsr r3, fp, #19 │ │ │ │ @@ -411803,61 +411803,61 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r2, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [pc, #844] @ 3da410 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8320 │ │ │ │ ldr r0, [pc, #820] @ 3da414 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8414 │ │ │ │ ldr r0, [pc, #792] @ 3da418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8e18 │ │ │ │ ldr r0, [pc, #780] @ 3da41c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7d6c │ │ │ │ ldr r0, [pc, #768] @ 3da420 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d80f4 │ │ │ │ ldr r0, [pc, #752] @ 3da424 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8c5c │ │ │ │ ldr r0, [pc, #736] @ 3da428 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8174 │ │ │ │ ldr r0, [pc, #720] @ 3da42c │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, fp │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9998 │ │ │ │ tst fp, #65536 @ 0x10000 │ │ │ │ strne r4, [sp, #268] @ 0x10c │ │ │ │ beq 3d9cf4 │ │ │ │ b 3d9d80 │ │ │ │ ldr r0, [pc, #680] @ 3da430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7e68 │ │ │ │ ldr r3, [pc, #668] @ 3da434 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d99e8 │ │ │ │ @@ -411875,24 +411875,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 3da438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d99e8 │ │ │ │ ldr r3, [pc, #528] @ 3da434 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8ed8 │ │ │ │ @@ -411909,80 +411909,80 @@ │ │ │ │ beq 3da34c │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3da43c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8ed8 │ │ │ │ ldr r0, [pc, #404] @ 3da440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d7d68 │ │ │ │ ldr r0, [pc, #392] @ 3da444 │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9cd8 │ │ │ │ ldr r0, [pc, #364] @ 3da448 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8e5c │ │ │ │ ldr r0, [pc, #340] @ 3da44c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9e84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ mov r4, #2 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ str r1, [sp, #240] @ 0xf0 │ │ │ │ str r1, [sp, #244] @ 0xf4 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ str r1, [sp, #252] @ 0xfc │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ ldr r2, [sp, #240] @ 0xf0 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3da450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d9a8c │ │ │ │ ldr r0, [pc, #256] @ 3da454 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d8ed8 │ │ │ │ ldr r0, [pc, #232] @ 3da458 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3d99e8 │ │ │ │ ldr r3, [pc, #208] @ 3da45c │ │ │ │ ldr r1, [pc, #208] @ 3da460 │ │ │ │ ldr r0, [pc, #208] @ 3da464 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 3da468 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -411995,56 +411995,56 @@ │ │ │ │ ldr r0, [pc, #184] @ 3da474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 3da478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #992 @ 0x3e0 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r2, ip, ror #28 │ │ │ │ + @ instruction: 0x00628e9c │ │ │ │ @ instruction: 0x00002ab8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r8, asr #26 │ │ │ │ + rsbeq r9, r2, r8, ror sp │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq r9, r2, r0, lsr #31 │ │ │ │ - rsbeq r9, r2, r0, lsr pc │ │ │ │ - ldrdeq sl, [r2], #-0 @ │ │ │ │ + ldrdeq r9, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r9, r2, r0, ror #30 │ │ │ │ + rsbeq sl, r2, r0, lsl #2 │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - rsbeq r9, r2, r0, ror ip │ │ │ │ + rsbeq r9, r2, r0, lsr #25 │ │ │ │ andeq r2, r0, r8, asr r6 │ │ │ │ - rsbeq r9, r2, r4, asr #23 │ │ │ │ - strdeq r9, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - strdeq r9, [r2], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r9, r2, r8, lsr #18 │ │ │ │ - rsbeq r9, r2, r4, ror #26 │ │ │ │ - rsbeq r9, r2, r0, ror #28 │ │ │ │ - rsbeq r9, r2, r0, lsl #24 │ │ │ │ - rsbeq sl, r2, r8, lsr #1 │ │ │ │ - strheq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r9, r2, r0, asr pc │ │ │ │ - ldrdeq r9, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r7, r2, r4, ror #6 │ │ │ │ - rsbeq r9, r2, ip, ror #16 │ │ │ │ + strdeq r9, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r2, r4, lsr #26 │ │ │ │ + rsbeq r9, r2, r8, lsr #24 │ │ │ │ + rsbeq r9, r2, r8, asr r9 │ │ │ │ + @ instruction: 0x00629d94 │ │ │ │ + @ instruction: 0x00629e90 │ │ │ │ + rsbeq r9, r2, r0, lsr ip │ │ │ │ + ldrdeq sl, [r2], #-8 @ │ │ │ │ + rsbeq r9, r2, ip, ror #29 │ │ │ │ + rsbeq r9, r2, r0, lsl #31 │ │ │ │ + rsbeq sl, r2, r8 │ │ │ │ + @ instruction: 0x00627394 │ │ │ │ + @ instruction: 0x0062989c │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq r8, r2, ip, lsl #17 │ │ │ │ - rsbeq r8, r2, r4, lsl #16 │ │ │ │ - rsbeq r9, r2, r8, ror #12 │ │ │ │ - rsbeq r9, r2, r4, asr #15 │ │ │ │ - rsbeq r8, r2, r0, lsr #16 │ │ │ │ - rsbeq r9, r2, r0, lsr r8 │ │ │ │ - strheq r9, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r2, r8, lsr #15 │ │ │ │ - rsbeq r8, r2, ip, lsl #15 │ │ │ │ - rsbseq r6, r6, r0, lsl #25 │ │ │ │ - @ instruction: 0x00627090 │ │ │ │ - rsbeq r9, r2, r0, asr #22 │ │ │ │ + strheq r8, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r8, r2, r4, lsr r8 │ │ │ │ + @ instruction: 0x00629698 │ │ │ │ + strdeq r9, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r8, r2, r0, asr r8 │ │ │ │ + rsbeq r9, r2, r0, ror #16 │ │ │ │ + rsbeq r9, r2, ip, ror #29 │ │ │ │ + ldrdeq r8, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + strheq r8, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + ldrheq r6, [r6], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r7, r2, r0, asr #1 │ │ │ │ + rsbeq r9, r2, r0, ror fp │ │ │ │ andeq r0, r0, r7, lsl r5 │ │ │ │ - rsbseq r6, r6, r8, asr ip │ │ │ │ - rsbeq r7, r2, r8, rrx │ │ │ │ - rsbeq r9, r2, r8, lsr #22 │ │ │ │ + rsbseq r6, r6, r8, lsl #25 │ │ │ │ + @ instruction: 0x00627098 │ │ │ │ + rsbeq r9, r2, r8, asr fp │ │ │ │ andeq r0, r0, pc, asr #9 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r3, #1 │ │ │ │ b 3d7b80 │ │ │ │ │ │ │ │ 003da48c : │ │ │ │ @@ -412115,37 +412115,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3da5fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da4dc │ │ │ │ ldr r0, [pc, #48] @ 3da600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da4dc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r0, sp, r0, ror r6 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, sp, r0, asr r6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r0, [sp], ip │ │ │ │ andeq r4, r0, r4, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r0, ror ip │ │ │ │ - rsbeq r9, r2, r4, lsl #25 │ │ │ │ + rsbeq r9, r2, r0, lsr #25 │ │ │ │ + strheq r9, [r2], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ 3da740 │ │ │ │ ldr r3, [pc, #288] @ 3da744 │ │ │ │ @@ -412201,40 +412201,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3da760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da660 │ │ │ │ ldr r0, [pc, #52] @ 3da764 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da660 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [sp], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r0, [sp], r0 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, sp, ip, lsr #9 │ │ │ │ andeq r4, r0, r8, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, ip, asr #22 │ │ │ │ - rsbeq r9, r2, r0, ror fp │ │ │ │ + rsbeq r9, r2, ip, ror fp │ │ │ │ + rsbeq r9, r2, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #916] @ 3dab14 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #912] @ 3dab18 │ │ │ │ @@ -412359,22 +412359,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3dab38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da7c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3c80ac │ │ │ │ ldr sl, [r6, #580] @ 0x244 │ │ │ │ ldr r3, [r6, #584] @ 0x248 │ │ │ │ ldr fp, [r6, #588] @ 0x24c │ │ │ │ mov r8, r0 │ │ │ │ @@ -412398,22 +412398,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 3dab40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da8a0 │ │ │ │ ldr r1, [pc, #260] @ 3dab44 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3da850 │ │ │ │ ldr r1, [pc, #220] @ 3dab30 │ │ │ │ @@ -412430,63 +412430,63 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dab48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da850 │ │ │ │ ldr r0, [pc, #124] @ 3dab4c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da7c0 │ │ │ │ ldr r0, [pc, #108] @ 3dab50 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r9] │ │ │ │ b 3da850 │ │ │ │ ldr r0, [pc, #80] @ 3dab54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3da8a0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r0, sp, r0, r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r0, sp, ip, ror r3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, sp, r4, asr #6 │ │ │ │ addeq r0, sp, r4, ror #4 │ │ │ │ andeq r4, r0, r0, asr #24 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r8, lsr r9 │ │ │ │ + rsbeq r9, r2, r8, ror #18 │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ - rsbeq r9, r2, r0, ror r9 │ │ │ │ + rsbeq r9, r2, r0, lsr #19 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbeq r9, r2, r0, ror #16 │ │ │ │ - rsbeq r9, r2, r8, lsr #16 │ │ │ │ - rsbeq r9, r2, r8, ror r8 │ │ │ │ - ldrdeq r9, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x00629890 │ │ │ │ + rsbeq r9, r2, r8, asr r8 │ │ │ │ + rsbeq r9, r2, r8, lsr #17 │ │ │ │ + rsbeq r9, r2, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ @@ -412526,42 +412526,42 @@ │ │ │ │ bne 3dac7c │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3d4dfc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dabd8 │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dabe4 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dabf0 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dabfc │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3dabfc │ │ │ │ │ │ │ │ 003dac90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -412645,21 +412645,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3daeec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dad18 │ │ │ │ ldr r1, [pc, #224] @ 3daef0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #896 @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d17c8 │ │ │ │ @@ -412684,46 +412684,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3daef8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dad14 │ │ │ │ ldr r0, [pc, #80] @ 3daefc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dad14 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3daf00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dad18 │ │ │ │ addeq pc, ip, r0, ror #28 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, ip, ip, lsr lr @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [ip], r4 │ │ │ │ - rsbseq r6, r6, ip, lsr #5 │ │ │ │ + ldrsbeq r6, [r6], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r1, r0, r0, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, ip, lsl #12 │ │ │ │ - rsbseq r6, r6, r0, lsl #4 │ │ │ │ + rsbeq r9, r2, ip, lsr r6 │ │ │ │ + rsbseq r6, r6, r0, lsr r2 │ │ │ │ @ instruction: 0x00001eb0 │ │ │ │ - rsbeq r9, r2, r0, asr #11 │ │ │ │ - rsbeq r9, r2, r0, lsl #12 │ │ │ │ - rsbeq r9, r2, ip, ror r5 │ │ │ │ + strdeq r9, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r9, r2, r0, lsr r6 │ │ │ │ + rsbeq r9, r2, ip, lsr #11 │ │ │ │ │ │ │ │ 003daf04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 3daf90 │ │ │ │ @@ -412869,42 +412869,42 @@ │ │ │ │ orr r2, r7, #4 │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3d4dfc │ │ │ │ ldr r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ ldrb r3, [r4, #704] @ 0x2c0 │ │ │ │ strb r6, [r4, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db0ec │ │ │ │ ldr r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db0f8 │ │ │ │ ldr r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db104 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3db110 │ │ │ │ ldr r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #744] @ 0x2e8 │ │ │ │ b 3db110 │ │ │ │ ldr r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3c7b18 │ │ │ │ @@ -412931,42 +412931,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3db2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db00c │ │ │ │ ldr r0, [pc, #60] @ 3db2b4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3db00c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, ip, r4, asr fp @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, ip, r4, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq pc, ip, ip, asr #21 │ │ │ │ strdeq pc, [ip], ip │ │ │ │ andeq r3, r0, r0, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, ip, lsl #5 │ │ │ │ - strheq r9, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + strheq r9, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq r9, r2, r4, ror #5 │ │ │ │ │ │ │ │ 003db2b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1048] @ 3db6e8 │ │ │ │ @@ -413055,26 +413055,26 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #696] @ 3db714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db46c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db5d4 │ │ │ │ ldr r2, [pc, #676] @ 3db718 │ │ │ │ ldr r3, [pc, #628] @ 3db6ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -413112,23 +413112,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3db720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db368 │ │ │ │ ldr r3, [pc, #480] @ 3db724 │ │ │ │ lsl r2, r4, #2 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ asr sl, r4, #31 │ │ │ │ ldrh r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -413147,26 +413147,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, sl} │ │ │ │ str r8, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3db728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db374 │ │ │ │ ldr r2, [pc, #336] @ 3db72c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db46c │ │ │ │ ldr r2, [pc, #284] @ 3db70c │ │ │ │ @@ -413183,83 +413183,83 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov ip, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 3db730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db46c │ │ │ │ ldr r0, [pc, #196] @ 3db734 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db374 │ │ │ │ ldr r0, [pc, #168] @ 3db738 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db46c │ │ │ │ ldr r0, [pc, #136] @ 3db73c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db368 │ │ │ │ ldr r0, [pc, #120] @ 3db740 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db46c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq pc, ip, r4, asr #16 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq r1, r7, ip, ror #14 │ │ │ │ + @ instruction: 0x0077179c │ │ │ │ addeq pc, ip, r4, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r0, r3, r4, ror #30 │ │ │ │ umulleq pc, ip, r8, r7 @ │ │ │ │ strdeq sl, [r4], r4 │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, r8, lsl #5 │ │ │ │ + strheq r9, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ addeq pc, ip, r0, lsr #13 │ │ │ │ andeq r4, r0, r4, lsl r2 │ │ │ │ - rsbeq r9, r2, ip, lsr #32 │ │ │ │ + rsbeq r9, r2, ip, asr r0 │ │ │ │ andeq r5, r0, r4, asr #7 │ │ │ │ - rsbeq r9, r2, ip, ror r0 │ │ │ │ + rsbeq r9, r2, ip, lsr #1 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - rsbeq r9, r2, r8, asr #2 │ │ │ │ - rsbeq r9, r2, r8, lsr #32 │ │ │ │ - rsbeq r9, r2, r4, lsl #3 │ │ │ │ - rsbeq r8, r2, r4, lsr #30 │ │ │ │ - rsbeq r9, r2, ip, ror r0 │ │ │ │ + rsbeq r9, r2, r8, ror r1 │ │ │ │ + rsbeq r9, r2, r8, asr r0 │ │ │ │ + strheq r9, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, r2, r4, asr pc │ │ │ │ + rsbeq r9, r2, ip, lsr #1 │ │ │ │ │ │ │ │ 003db744 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #788] @ 3dba70 │ │ │ │ @@ -413326,27 +413326,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 3dba94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db8b4 │ │ │ │ ldr r2, [pc, #480] @ 3dba84 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3db980 │ │ │ │ mov r5, #0 │ │ │ │ @@ -413388,22 +413388,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3dbaa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db7e4 │ │ │ │ ldr r2, [pc, #284] @ 3dbaa4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3db8b0 │ │ │ │ ldr r2, [pc, #240] @ 3dba8c │ │ │ │ @@ -413420,69 +413420,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov ip, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3dbaa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db8b0 │ │ │ │ ldr r0, [pc, #148] @ 3dbaac │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db8b0 │ │ │ │ ldr r0, [pc, #120] @ 3dbab0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db8b4 │ │ │ │ ldr r0, [pc, #84] @ 3dbab4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3db7e4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r1, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r1, r7, ip, lsr #6 │ │ │ │ umulleq pc, ip, r4, r3 @ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq pc, ip, r8, ror r3 @ │ │ │ │ strdeq sl, [r4], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strheq r4, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r9, r2, ip, asr #1 │ │ │ │ + strdeq r9, [r2], #-12 @ │ │ │ │ addeq pc, ip, r8, asr r2 @ │ │ │ │ andeq r4, r0, ip, ror sp │ │ │ │ - rsbeq r8, r2, r8, lsl #30 │ │ │ │ + rsbeq r8, r2, r8, lsr pc │ │ │ │ andeq r3, r0, r0, lsr #8 │ │ │ │ - strdeq r8, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r9, r2, r4, asr #32 │ │ │ │ - rsbeq r8, r2, r4, ror pc │ │ │ │ - @ instruction: 0x00628e94 │ │ │ │ + rsbeq r9, r2, r4, lsr #32 │ │ │ │ + rsbeq r9, r2, r4, ror r0 │ │ │ │ + rsbeq r8, r2, r4, lsr #31 │ │ │ │ + rsbeq r8, r2, r4, asr #29 │ │ │ │ │ │ │ │ 003dbab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -413498,15 +413498,15 @@ │ │ │ │ add r4, r8, #131072 @ 0x20000 │ │ │ │ stm sp, {r1, r3, r8} │ │ │ │ ldr r6, [pc, #660] @ 3dbd94 │ │ │ │ ldr r3, [pc, #660] @ 3dbd98 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #656] @ 3dbd9c │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #748] @ 0x2ec │ │ │ │ ldr r6, [pc, #644] @ 3dbda0 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ add r5, r4, #688 @ 0x2b0 │ │ │ │ mov r7, #1024 @ 0x400 │ │ │ │ strd r6, [r5] │ │ │ │ @@ -413552,111 +413552,111 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr sl, [pc, #468] @ 3dbdb0 │ │ │ │ add r9, r4, #900 @ 0x384 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #680] @ 0x2a8 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #700 @ 0x2bc │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #700] @ 0x2bc │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #720] @ 0x2d0 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #740 @ 0x2e4 │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r4, #740] @ 0x2e4 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ mov r0, #32 │ │ │ │ str r6, [r4, #760] @ 0x2f8 │ │ │ │ bl 248a0c │ │ │ │ ldr r3, [pc, #248] @ 3dbdb4 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r3, r4, #780 @ 0x30c │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r5, [r4, #780] @ 0x30c │ │ │ │ add r5, r4, #800 @ 0x320 │ │ │ │ mov r0, #32 │ │ │ │ bl 248a0c │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ stm sp, {r7, sl} │ │ │ │ mov r6, r0 │ │ │ │ - bl 9b2104 │ │ │ │ + bl 9b2134 │ │ │ │ str r6, [r5], #20 │ │ │ │ cmp r9, r5 │ │ │ │ bne 3dbce8 │ │ │ │ add r0, r4, #632 @ 0x278 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 3c8dbc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r0, r4, #660 @ 0x294 │ │ │ │ bl 3c8dbc │ │ │ │ add r0, r4, #664 @ 0x298 │ │ │ │ bl 3caf98 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ - bl 754c10 │ │ │ │ + bl 754c40 │ │ │ │ ldr r3, [pc, #112] @ 3dbdb8 │ │ │ │ ldr r2, [pc, #112] @ 3dbdbc │ │ │ │ ldr r1, [pc, #112] @ 3dbdc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1020 @ 0x3fc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r4, #448 @ 0x1c0 │ │ │ │ str fp, [sp] │ │ │ │ bl 3c8014 │ │ │ │ mov r0, r8 │ │ │ │ @@ -413669,81 +413669,81 @@ │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, fp, lsl #20 │ │ │ │ andeq r0, r0, r2, lsl #22 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ @ instruction: 0xffffa020 │ │ │ │ @ instruction: 0xffff54fc │ │ │ │ @ instruction: 0xffff6d6c │ │ │ │ - rsbseq r5, r6, r4, asr #5 │ │ │ │ - rsbeq r9, r0, ip, ror r2 │ │ │ │ - rsbeq r2, r0, r4, lsr #13 │ │ │ │ + ldrsheq r5, [r6], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r9, r0, ip, lsr #5 │ │ │ │ + ldrdeq r2, [r0], #-100 @ 0xffffff9c @ │ │ │ │ │ │ │ │ 003dbdc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r4, [r7, #604] @ 0x25c │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbdf8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #680] @ 0x2a8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #700] @ 0x2bc │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #720] @ 0x2d0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe4c │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #740] @ 0x2e4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #760] @ 0x2f8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbe84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ ldr r4, [r7, #780] @ 0x30c │ │ │ │ cmp r4, #0 │ │ │ │ beq 3dbea0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ bl 248d18 │ │ │ │ add r6, r6, #131072 @ 0x20000 │ │ │ │ mov r4, #0 │ │ │ │ add r6, r6, #800 @ 0x320 │ │ │ │ ldr r5, [r6, r4, lsl #2] │ │ │ │ subs r0, r5, #0 │ │ │ │ beq 3dbec4 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r5 │ │ │ │ bl 248d18 │ │ │ │ add r4, r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne 3dbeac │ │ │ │ ldr r0, [r7, #632] @ 0x278 │ │ │ │ bl 3c8e5c │ │ │ │ @@ -413876,38 +413876,38 @@ │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r0, #0 │ │ │ │ umull r6, r9, r2, r3 │ │ │ │ bne 3dc30c │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r6, r0 │ │ │ │ adc r3, r9, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ strb sl, [r4, #4] │ │ │ │ b 3dc03c │ │ │ │ ldr r1, [r5, #788] @ 0x314 │ │ │ │ ldr r2, [r5, #796] @ 0x31c │ │ │ │ ldr r3, [r5, #792] @ 0x318 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ umull r4, r6, r2, r3 │ │ │ │ ldr r3, [pc, #1680] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc394 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #780] @ 0x30c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #784] @ 0x310 │ │ │ │ b 3dc024 │ │ │ │ ldr r1, [r5, #748] @ 0x2ec │ │ │ │ ldr r2, [r5, #756] @ 0x2f4 │ │ │ │ ldr r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413915,19 +413915,19 @@ │ │ │ │ ldr r3, [pc, #1600] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc41c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #740] @ 0x2e4 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #744] @ 0x2e8 │ │ │ │ b 3dc018 │ │ │ │ ldr r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [r5, #776] @ 0x308 │ │ │ │ ldr r3, [r5, #772] @ 0x304 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413935,19 +413935,19 @@ │ │ │ │ ldr r3, [pc, #1520] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc4a4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #760] @ 0x2f8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #764] @ 0x2fc │ │ │ │ b 3dc00c │ │ │ │ ldr r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr r2, [r5, #736] @ 0x2e0 │ │ │ │ ldr r3, [r5, #732] @ 0x2dc │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413955,19 +413955,19 @@ │ │ │ │ ldr r3, [pc, #1440] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5b4 │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #720] @ 0x2d0 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #724] @ 0x2d4 │ │ │ │ b 3dc000 │ │ │ │ ldr r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr r2, [r5, #716] @ 0x2cc │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413975,19 +413975,19 @@ │ │ │ │ ldr r3, [pc, #1360] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc52c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #700] @ 0x2bc │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #704] @ 0x2c0 │ │ │ │ b 3dbff4 │ │ │ │ ldr r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr r2, [r5, #696] @ 0x2b8 │ │ │ │ ldr r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr r2, [r2, r1, lsl #2] │ │ │ │ @@ -413995,36 +413995,36 @@ │ │ │ │ ldr r3, [pc, #1280] @ 3dc79c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc63c │ │ │ │ mov r0, #1 │ │ │ │ ldr r8, [r5, #680] @ 0x2a8 │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #684] @ 0x2ac │ │ │ │ b 3dbfe8 │ │ │ │ ldr r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 5adb40 │ │ │ │ mov r3, r0 │ │ │ │ str r4, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #604] @ 0x25c │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ ldr r2, [pc, #1196] @ 3dc7a0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9d72a4 │ │ │ │ + bl 9d72d4 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ b 3dc060 │ │ │ │ ldr r3, [pc, #1168] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc0cc │ │ │ │ ldr r3, [pc, #1152] @ 3dc7a8 │ │ │ │ @@ -414041,24 +414041,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1060] @ 3dc7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc0cc │ │ │ │ ldr r3, [pc, #1032] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc118 │ │ │ │ ldr r3, [pc, #1016] @ 3dc7a8 │ │ │ │ @@ -414075,24 +414075,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3dc7b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc118 │ │ │ │ ldr r3, [pc, #896] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc168 │ │ │ │ ldr r3, [pc, #880] @ 3dc7a8 │ │ │ │ @@ -414109,24 +414109,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3dc7b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc168 │ │ │ │ ldr r3, [pc, #760] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc1b8 │ │ │ │ ldr r3, [pc, #744] @ 3dc7a8 │ │ │ │ @@ -414143,24 +414143,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #664] @ 3dc7bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc1b8 │ │ │ │ ldr r3, [pc, #624] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc258 │ │ │ │ ldr r3, [pc, #608] @ 3dc7a8 │ │ │ │ @@ -414177,24 +414177,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dc7c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc258 │ │ │ │ ldr r3, [pc, #488] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc208 │ │ │ │ ldr r3, [pc, #472] @ 3dc7a8 │ │ │ │ @@ -414211,24 +414211,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dc7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc208 │ │ │ │ ldr r3, [pc, #352] @ 3dc7a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dc2a8 │ │ │ │ ldr r3, [pc, #336] @ 3dc7a8 │ │ │ │ @@ -414245,111 +414245,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3dc7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc2a8 │ │ │ │ ldr r0, [pc, #256] @ 3dc7cc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc0cc │ │ │ │ ldr r0, [pc, #232] @ 3dc7d0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc118 │ │ │ │ ldr r0, [pc, #208] @ 3dc7d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc2a8 │ │ │ │ ldr r0, [pc, #184] @ 3dc7d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc168 │ │ │ │ ldr r0, [pc, #160] @ 3dc7dc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc258 │ │ │ │ ldr r0, [pc, #136] @ 3dc7e0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc1b8 │ │ │ │ ldr r0, [pc, #112] @ 3dc7e4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc208 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, ip, ror fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq lr, ip, r0, asr #22 │ │ │ │ addeq lr, ip, ip, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r2, r4, lsl r7 │ │ │ │ - rsbeq r6, r2, ip, lsl #13 │ │ │ │ - rsbeq r6, r2, r4, lsl #12 │ │ │ │ - rsbeq r6, r2, ip, ror r5 │ │ │ │ - strdeq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r6, r2, ip, ror #8 │ │ │ │ - rsbeq r6, r2, r4, ror #7 │ │ │ │ - rsbeq r6, r2, r0, lsr r4 │ │ │ │ + rsbeq r6, r2, r4, asr #14 │ │ │ │ + strheq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r6, r2, r4, lsr r6 │ │ │ │ + rsbeq r6, r2, ip, lsr #11 │ │ │ │ + rsbeq r6, r2, r4, lsr #10 │ │ │ │ + @ instruction: 0x0062649c │ │ │ │ rsbeq r6, r2, r4, lsl r4 │ │ │ │ - strdeq r6, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ - ldrdeq r6, [r2], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq r6, r2, r0, asr #7 │ │ │ │ - rsbeq r6, r2, r4, lsr #7 │ │ │ │ - rsbeq r6, r2, r8, lsl #7 │ │ │ │ + rsbeq r6, r2, r0, ror #8 │ │ │ │ + rsbeq r6, r2, r4, asr #8 │ │ │ │ + rsbeq r6, r2, r8, lsr #8 │ │ │ │ + rsbeq r6, r2, ip, lsl #8 │ │ │ │ + strdeq r6, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrdeq r6, [r2], #-52 @ 0xffffffcc @ │ │ │ │ + strheq r6, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 003dc7e8 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e9e34 │ │ │ │ │ │ │ │ 003dc7f4 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e99a0 │ │ │ │ ldr r0, [pc, #4] @ 3dc80c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r3, r6, r8, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #276] @ 3dc93c │ │ │ │ ldr r1, [pc, #276] @ 3dc940 │ │ │ │ @@ -414405,37 +414405,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dc95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc860 │ │ │ │ ldr r0, [pc, #48] @ 3dc960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc860 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq lr, ip, ip, ror #5 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq lr, ip, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq lr, ip, r0, lsr #5 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x0062359c │ │ │ │ - rsbeq r3, r2, r4, asr #11 │ │ │ │ + rsbeq r3, r2, ip, asr #11 │ │ │ │ + strdeq r3, [r2], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 3dca78 │ │ │ │ ldr r1, [pc, #252] @ 3dca7c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414484,37 +414484,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 3dca98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc9b4 │ │ │ │ ldr r0, [pc, #48] @ 3dca9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dc9b4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq lr, ip, r8, r1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq lr, ip, r8, ror r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq lr, ip, r8, asr r1 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, ip, ror #10 │ │ │ │ - @ instruction: 0x00623598 │ │ │ │ + @ instruction: 0x0062359c │ │ │ │ + rsbeq r3, r2, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 5adb70 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ @@ -414565,35 +414565,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #236] @ 3dcc80 │ │ │ │ ldr r1, [pc, #236] @ 3dcc84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #204] @ 3dcc88 │ │ │ │ ldr r1, [pc, #204] @ 3dcc8c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #172] @ 3dcc90 │ │ │ │ ldr r3, [pc, #172] @ 3dcc94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #168] @ 3dcc98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414612,40 +414612,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74c2b8 │ │ │ │ + bl 74c2e8 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq pc, [r7], #-224 @ 0xffffff20 @ │ │ │ │ - subseq fp, pc, ip, asr #24 │ │ │ │ - rsbeq r9, r9, r0, lsl #4 │ │ │ │ - subseq fp, pc, ip, asr #24 │ │ │ │ - subseq fp, pc, r4, ror #24 │ │ │ │ - rsbeq r8, r0, r4, lsl r4 │ │ │ │ - rsbeq r1, r0, r8, lsr r8 │ │ │ │ + rsbseq pc, r7, r0, lsr #30 │ │ │ │ + subseq fp, pc, ip, ror ip @ │ │ │ │ + rsbeq r9, r9, r0, lsr r2 │ │ │ │ + subseq fp, pc, ip, ror ip @ │ │ │ │ + @ instruction: 0x005fbc94 │ │ │ │ + rsbeq r8, r0, r4, asr #8 │ │ │ │ + rsbeq r1, r0, r8, ror #16 │ │ │ │ andeq r1, r0, r4, ror #1 │ │ │ │ addeq r3, r6, r0, asr #13 │ │ │ │ strdeq r4, [fp], ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ sbcne r8, r9, r6, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #22 │ │ │ │ - rsbeq r7, r2, r8, lsl #29 │ │ │ │ + strheq r7, [r2], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r4, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [pc, #596] @ 3dcf20 │ │ │ │ @@ -414711,23 +414711,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 3dcf4c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcd2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3dcd2c │ │ │ │ ldr r2, [pc, #328] @ 3dcf50 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -414746,15 +414746,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3dcf54 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcde0 │ │ │ │ ldr r2, [pc, #224] @ 3dcf58 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -414774,54 +414774,54 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ mov r5, r1 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dcf5c │ │ │ │ add r0, pc, r0 │ │ │ │ b 3dcde0 │ │ │ │ ldr r0, [pc, #120] @ 3dcf60 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcd2c │ │ │ │ ldr r0, [pc, #104] @ 3dcf64 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcd2c │ │ │ │ ldr r0, [pc, #88] @ 3dcf68 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcd2c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r4, asr #28 │ │ │ │ strdeq pc, [r1], -lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, ip, r0, lsr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r7], -lr │ │ │ │ strdeq pc, [pc], -lr │ │ │ │ ldrdeq sp, [ip], ip │ │ │ │ andeq r4, r0, ip, ror #20 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r0, lsr #6 │ │ │ │ + rsbeq r3, r2, r0, asr r3 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - rsbeq r3, r2, r0, lsl r2 │ │ │ │ + rsbeq r3, r2, r0, asr #4 │ │ │ │ andeq r2, r0, r4, lsr r3 │ │ │ │ - strheq r3, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq r3, r2, ip, ror #5 │ │ │ │ - rsbeq r3, r2, r0, asr r2 │ │ │ │ - strheq r3, [r2], #-16 @ │ │ │ │ + rsbeq r3, r2, r8, ror #5 │ │ │ │ + rsbeq r3, r2, ip, lsl r3 │ │ │ │ + rsbeq r3, r2, r0, lsl #5 │ │ │ │ + rsbeq r3, r2, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #732] @ 3dd260 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #728] @ 3dd264 │ │ │ │ @@ -414887,23 +414887,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3dd280 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcfdc │ │ │ │ ldr r3, [pc, #432] @ 3dd270 │ │ │ │ add r6, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r8 │ │ │ │ @@ -414927,22 +414927,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r4, r8} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 3dd288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dcfe4 │ │ │ │ ldr r9, [sp, #20] │ │ │ │ mov r3, #8 │ │ │ │ add r0, r6, #6528 @ 0x1980 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #16 │ │ │ │ @@ -414974,59 +414974,59 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ str r8, [r0, #4] │ │ │ │ str r8, [r0, #8] │ │ │ │ str r8, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3dd290 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcfe4 │ │ │ │ ldr r0, [pc, #116] @ 3dd294 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r4, [r6, #2440] @ 0x988 │ │ │ │ b 3dcfe4 │ │ │ │ ldr r0, [pc, #92] @ 3dd298 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcfdc │ │ │ │ ldr r0, [pc, #80] @ 3dd29c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dcfe4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, ip, lsl #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, ip, r4, ror #22 │ │ │ │ addeq sp, ip, r8, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, ip, lsr r2 │ │ │ │ + rsbeq r3, r2, ip, ror #4 │ │ │ │ andeq r2, r0, r8, lsr r8 │ │ │ │ - rsbeq r3, r2, r4, asr #1 │ │ │ │ + strdeq r3, [r2], #-4 @ │ │ │ │ andeq r3, r0, ip, lsl r8 │ │ │ │ - rsbeq r3, r2, r0, rrx │ │ │ │ - rsbeq r3, r2, r4, lsr #32 │ │ │ │ - strdeq r3, [r2], #-8 @ │ │ │ │ - rsbeq r3, r2, r4, rrx │ │ │ │ + @ instruction: 0x00623090 │ │ │ │ + rsbeq r3, r2, r4, asr r0 │ │ │ │ + rsbeq r3, r2, r8, lsr #2 │ │ │ │ + @ instruction: 0x00623094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #800] @ 3dd5d8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r1, [pc, #796] @ 3dd5dc │ │ │ │ @@ -415092,23 +415092,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 3dd5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd318 │ │ │ │ ldr r3, [pc, #500] @ 3dd5e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd474 │ │ │ │ add r0, r7, #4096 @ 0x1000 │ │ │ │ @@ -415158,22 +415158,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3dd604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd400 │ │ │ │ ldr r3, [pc, #272] @ 3dd608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dd424 │ │ │ │ ldr r3, [pc, #228] @ 3dd5f0 │ │ │ │ @@ -415189,68 +415189,68 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3dd60c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd424 │ │ │ │ ldr r0, [pc, #156] @ 3dd610 │ │ │ │ ldr r1, [pc, #100] @ 3dd5dc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r0, [r1] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ eors r0, r1, r0 │ │ │ │ mov r1, #0 │ │ │ │ bne 3dd5d4 │ │ │ │ ldr r0, [pc, #124] @ 3dd614 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #108] @ 3dd618 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd400 │ │ │ │ ldr r0, [pc, #88] @ 3dd61c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd424 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r8, asr r8 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sp, ip, r8, lsr r8 │ │ │ │ strdeq sp, [ip], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, r4, ror r0 │ │ │ │ + rsbeq r3, r2, r4, lsr #1 │ │ │ │ addeq sp, ip, r8, ror #13 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ - rsbeq r2, r2, r8, lsl #29 │ │ │ │ + strheq r2, [r2], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, ip, asr #14 │ │ │ │ - rsbeq r2, r2, r0, ror lr │ │ │ │ + rsbeq r2, r2, r0, lsr #29 │ │ │ │ addeq sp, ip, r0, lsr #11 │ │ │ │ - rsbeq r2, r2, ip, lsl #30 │ │ │ │ - strdeq r2, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r2, r2, r4, asr lr │ │ │ │ + rsbeq r2, r2, ip, lsr pc │ │ │ │ + rsbeq r2, r2, r8, lsr #28 │ │ │ │ + rsbeq r2, r2, r4, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #100] @ 3dd69c │ │ │ │ ldr r7, [pc, #100] @ 3dd6a0 │ │ │ │ ldr r6, [pc, #100] @ 3dd6a4 │ │ │ │ @@ -415260,31 +415260,31 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ bl 43b1bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ add r2, r4, #6336 @ 0x18c0 │ │ │ │ add r2, r2, #32 │ │ │ │ mov r1, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 439f0c │ │ │ │ - rsbseq pc, r7, r4, lsr #8 │ │ │ │ - @ instruction: 0x00607990 │ │ │ │ - strheq r0, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq pc, r7, r4, asr r4 @ │ │ │ │ + rsbeq r7, r0, r0, asr #19 │ │ │ │ + rsbeq r0, r0, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3dd758 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -415292,25 +415292,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3dd75c │ │ │ │ ldr r1, [pc, #136] @ 3dd760 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r2, [pc, #116] @ 3dd764 │ │ │ │ ldr r1, [pc, #116] @ 3dd768 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #84] @ 3dd76c │ │ │ │ ldr r2, [pc, #84] @ 3dd770 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -415321,21 +415321,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbseq pc, r7, r0, lsr #7 │ │ │ │ - rsbeq r7, r2, r8, lsl #8 │ │ │ │ - strdeq r0, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - ldrsbeq fp, [pc], #-0 @ │ │ │ │ - rsbeq r8, r9, r4, lsl #13 │ │ │ │ - rsbeq pc, r1, r0, lsr #14 │ │ │ │ - strdeq r9, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq pc, [r7], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, r2, r8, lsr r4 │ │ │ │ + rsbeq r0, r1, r8, lsr #22 │ │ │ │ + subseq fp, pc, r0, lsl #2 │ │ │ │ + strheq r8, [r9], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r1, r0, asr r7 @ │ │ │ │ + rsbeq r9, r1, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #292] @ 3dd8b0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415349,15 +415349,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r5, [pc, #240] @ 3dd8c4 │ │ │ │ ldr r3, [pc, #240] @ 3dd8c8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415394,40 +415394,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dd8dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd7ec │ │ │ │ ldr r0, [pc, #60] @ 3dd8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd7ec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq pc, [r7], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq pc, r7, r4, lsl #6 │ │ │ │ addeq sp, ip, r4, ror r3 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbeq r7, r2, r8, lsr #6 │ │ │ │ - rsbeq r0, r1, ip, lsl sl │ │ │ │ + rsbeq r7, r2, r8, asr r3 │ │ │ │ + rsbeq r0, r1, ip, asr #20 │ │ │ │ addeq sp, ip, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, ip, r0, lsr #6 │ │ │ │ andeq r4, r0, r4, ror #23 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r0, ror #24 │ │ │ │ @ instruction: 0x00622c90 │ │ │ │ + rsbeq r2, r2, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 3dda4c │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415442,15 +415442,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r6, [pc, #280] @ 3dda60 │ │ │ │ ldr r3, [pc, #280] @ 3dda64 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415497,40 +415497,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dda78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd960 │ │ │ │ ldr r0, [pc, #60] @ 3dda7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dd960 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, ror #2 │ │ │ │ + @ instruction: 0x0077f194 │ │ │ │ addeq sp, ip, r4, lsl #4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r7, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r0, r1, ip, lsr #17 │ │ │ │ + rsbeq r7, r2, r8, ror #3 │ │ │ │ + ldrdeq r0, [r1], #-140 @ 0xffffff74 @ │ │ │ │ addeq sp, ip, ip, asr #3 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sp, ip, r0, lsl #3 │ │ │ │ andeq r2, r0, r8, lsl #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r8, lsr fp │ │ │ │ - rsbeq r2, r2, r4, ror #22 │ │ │ │ + rsbeq r2, r2, r8, ror #22 │ │ │ │ + @ instruction: 0x00622b94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #508] @ 3ddc98 │ │ │ │ mov r4, r3 │ │ │ │ @@ -415548,15 +415548,15 @@ │ │ │ │ ldr r2, [pc, #472] @ 3ddca8 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r9, [pc, #444] @ 3ddcac │ │ │ │ ldr r3, [pc, #444] @ 3ddcb0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415639,46 +415639,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3ddcc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddb08 │ │ │ │ ldr r0, [pc, #76] @ 3ddccc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddb08 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sp, ip, r4, ror r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - rsbseq lr, r7, r0, lsr #31 │ │ │ │ - strdeq r0, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq r7, r2, r8 │ │ │ │ + ldrsbeq lr, [r7], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r0, r1, r8, lsr #14 │ │ │ │ + rsbeq r7, r2, r8, lsr r0 │ │ │ │ addeq sp, ip, r4, lsr #32 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0x008ccfb8 │ │ │ │ addeq ip, ip, r4, ror #30 │ │ │ │ andeq r2, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r6, r2, r0, lsl #29 │ │ │ │ - strheq r6, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + strheq r6, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, r2, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [pc, #2536] @ 3de6d0 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ mov ip, r1 │ │ │ │ @@ -415698,15 +415698,15 @@ │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #2464] @ 3de6e8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3de3cc │ │ │ │ @@ -415729,28 +415729,28 @@ │ │ │ │ strb r5, [r2, #61] @ 0x3d │ │ │ │ mov r0, sl │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [pc, #2332] @ 3de6f8 │ │ │ │ add r8, r4, #6016 @ 0x1780 │ │ │ │ add r8, r8, #16 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ ldr r3, [pc, #2288] @ 3de6fc │ │ │ │ add r2, r7, #152 @ 0x98 │ │ │ │ @@ -415760,15 +415760,15 @@ │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ add sl, r4, #6336 @ 0x18c0 │ │ │ │ ldr r2, [pc, #2216] @ 3de700 │ │ │ │ @@ -415776,15 +415776,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sl, sl, #32 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ add fp, r4, #1744 @ 0x6d0 │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ add fp, fp, #4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ff18 │ │ │ │ mov r0, fp │ │ │ │ @@ -415802,15 +415802,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #3 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ str r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ @@ -415823,15 +415823,15 @@ │ │ │ │ subs sl, r0, #0 │ │ │ │ blt 3de2dc │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r1, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ bl 43b08c │ │ │ │ cmp r5, #10 │ │ │ │ bne 3ddf1c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ @@ -415849,15 +415849,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ bl 44182c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3de1b0 │ │ │ │ - bl 998688 │ │ │ │ + bl 9986b8 │ │ │ │ cmp r5, #0 │ │ │ │ blt 3de690 │ │ │ │ add r5, r4, #139264 @ 0x22000 │ │ │ │ ldrb r3, [r5, #1880] @ 0x758 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de2d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -415907,18 +415907,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 754bfc │ │ │ │ + bl 754c2c │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ mov r2, r0 │ │ │ │ @@ -416046,22 +416046,22 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [r7, #4] │ │ │ │ str r5, [r7, #8] │ │ │ │ str r5, [r7, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 3de744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddf70 │ │ │ │ mov r0, r6 │ │ │ │ bl 44d690 │ │ │ │ b 3ddfb4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416088,22 +416088,22 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 3de74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddf4c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de594 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #1244] @ 0x4dc │ │ │ │ @@ -416142,21 +416142,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 3de754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddd5c │ │ │ │ ldr r3, [pc, #772] @ 3de758 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de0dc │ │ │ │ @@ -416182,30 +416182,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3de75c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de0dc │ │ │ │ ldr r3, [pc, #584] @ 3de760 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de158 │ │ │ │ @@ -416223,22 +416223,22 @@ │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [r7, #4] │ │ │ │ str r6, [r7, #8] │ │ │ │ str r6, [r7, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3de764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de158 │ │ │ │ ldr r3, [pc, #452] @ 3de760 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3de388 │ │ │ │ @@ -416255,53 +416255,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3de768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de388 │ │ │ │ ldr r0, [pc, #332] @ 3de76c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddd5c │ │ │ │ ldr r0, [pc, #320] @ 3de770 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de0dc │ │ │ │ ldr r0, [pc, #300] @ 3de774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de158 │ │ │ │ ldr r0, [pc, #288] @ 3de778 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3ddf70 │ │ │ │ ldr r0, [pc, #272] @ 3de77c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ b 3ddf4c │ │ │ │ ldr r0, [pc, #252] @ 3de780 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3de388 │ │ │ │ ldr r0, [pc, #236] @ 3de784 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #224] @ 3de788 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -416311,72 +416311,72 @@ │ │ │ │ ldr r0, [pc, #216] @ 3de794 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ bl 248f70 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, ror #26 │ │ │ │ + @ instruction: 0x0077ed98 │ │ │ │ addeq ip, ip, r4, lsl lr │ │ │ │ addeq ip, ip, r0, lsl lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ - strheq r6, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r0, r1, ip, lsr #9 │ │ │ │ + rsbeq r6, r2, r8, ror #27 │ │ │ │ + ldrdeq r0, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ addeq r2, r6, r8, lsr #10 │ │ │ │ - ldrdeq r6, [r2], #-216 @ 0xffffff28 @ │ │ │ │ - @ instruction: 0x00626d98 │ │ │ │ - rsbeq r6, r2, r8, ror sp │ │ │ │ - rsbeq r6, r2, ip, lsr #26 │ │ │ │ - rsbseq lr, r7, r8, lsr #23 │ │ │ │ - rsbeq r7, r0, r4, lsl r1 │ │ │ │ - rsbeq r0, r0, ip, lsr r5 │ │ │ │ - strheq r6, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq r6, r2, r8, lsl #28 │ │ │ │ + rsbeq r6, r2, r8, asr #27 │ │ │ │ + rsbeq r6, r2, r8, lsr #27 │ │ │ │ + rsbeq r6, r2, ip, asr sp │ │ │ │ + ldrsbeq lr, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r7, r0, r4, asr #2 │ │ │ │ + rsbeq r0, r0, ip, ror #10 │ │ │ │ + rsbeq r6, r2, ip, ror #23 │ │ │ │ andeq r1, r0, sl, asr #1 │ │ │ │ - ldrsheq lr, [r7], #-156 @ 0xffffff64 @ │ │ │ │ - subseq sl, pc, r8, asr r7 @ │ │ │ │ - rsbeq r7, r9, ip, lsl #26 │ │ │ │ + rsbseq lr, r7, ip, lsr #20 │ │ │ │ + subseq sl, pc, r8, lsl #15 │ │ │ │ + rsbeq r7, r9, ip, lsr sp │ │ │ │ addeq lr, sp, r0, lsl #2 │ │ │ │ addeq ip, ip, r8, lsr #19 │ │ │ │ - ldrsbeq lr, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq lr, r7, r0, lsl #18 │ │ │ │ andeq r1, r0, r3, lsl #30 │ │ │ │ addeq ip, ip, r0, lsl #18 │ │ │ │ andeq r4, r0, r0, ror #11 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, ip, asr r4 │ │ │ │ + rsbeq r2, r2, ip, lsl #9 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ - rsbeq r2, r2, r4, lsl #6 │ │ │ │ + rsbeq r2, r2, r4, lsr r3 │ │ │ │ @ instruction: 0x000015b4 │ │ │ │ - rsbeq r2, r2, ip, lsl #3 │ │ │ │ + strheq r2, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ muleq r0, r4, ip │ │ │ │ - rsbeq r2, r2, r8, ror #5 │ │ │ │ + rsbeq r2, r2, r8, lsl r3 │ │ │ │ andeq r1, r0, ip, asr #25 │ │ │ │ - rsbeq r2, r2, r8, lsl #6 │ │ │ │ - rsbeq r2, r2, r4, lsl #5 │ │ │ │ - strdeq r1, [r2], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r2, r2, r4, lsl r2 │ │ │ │ - @ instruction: 0x00622290 │ │ │ │ - rsbeq r2, r2, r0, lsl r1 │ │ │ │ - rsbeq r2, r2, r0, asr r0 │ │ │ │ - rsbeq r2, r2, r0, asr r2 │ │ │ │ - rsbeq r2, r2, r0, lsl r1 │ │ │ │ - rsbeq r2, r2, r4, lsr #2 │ │ │ │ - rsbseq lr, r7, r8, lsr #7 │ │ │ │ - rsbeq r6, r2, r0, lsr #8 │ │ │ │ - ldrdeq r6, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r2, r2, r8, lsr r3 │ │ │ │ + strheq r2, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r2, r2, r0, lsr #32 │ │ │ │ + rsbeq r2, r2, r4, asr #4 │ │ │ │ + rsbeq r2, r2, r0, asr #5 │ │ │ │ + rsbeq r2, r2, r0, asr #2 │ │ │ │ + rsbeq r2, r2, r0, lsl #1 │ │ │ │ + rsbeq r2, r2, r0, lsl #5 │ │ │ │ + rsbeq r2, r2, r0, asr #2 │ │ │ │ + rsbeq r2, r2, r4, asr r1 │ │ │ │ + ldrsbeq lr, [r7], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r6, r2, r0, asr r4 │ │ │ │ + rsbeq r6, r2, ip, lsl #10 │ │ │ │ │ │ │ │ 003de798 : │ │ │ │ add r0, r0, #6528 @ 0x1980 │ │ │ │ add r0, r0, #16 │ │ │ │ b 3e97a4 │ │ │ │ ldr r0, [pc, #4] @ 3de7b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 754064 │ │ │ │ + b 754094 │ │ │ │ addeq r1, r6, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #472] @ 3de9a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -416385,15 +416385,15 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ mov r4, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ ldr r3, [pc, #436] @ 3de9b0 │ │ │ │ ldr r2, [pc, #436] @ 3de9b4 │ │ │ │ ldr r1, [pc, #436] @ 3de9b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ @@ -416405,28 +416405,28 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #396] @ 3de9bc │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 707714 │ │ │ │ + bl 707744 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ add r5, r5, #1904 @ 0x770 │ │ │ │ ldr r2, [pc, #348] @ 3de9c0 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7076c8 │ │ │ │ + bl 7076f8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 43ff18 │ │ │ │ mov r1, #8192 @ 0x2000 │ │ │ │ mov r3, #3 │ │ │ │ @@ -416461,15 +416461,15 @@ │ │ │ │ bl 44826c │ │ │ │ ldr r3, [pc, #180] @ 3de9c4 │ │ │ │ ldr r1, [pc, #180] @ 3de9c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3de960 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ @@ -416494,26 +416494,26 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #56] @ 3de9cc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ ldr r0, [pc, #48] @ 3de9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 537114 │ │ │ │ - ldrsbeq lr, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r6, r2, ip, ror r4 │ │ │ │ - rsbeq r6, r2, r8, ror #7 │ │ │ │ + rsbseq lr, r7, r0, lsl #12 │ │ │ │ + rsbeq r6, r2, ip, lsr #9 │ │ │ │ + rsbeq r6, r2, r8, lsl r4 │ │ │ │ andeq r0, r0, ip, ror fp │ │ │ │ addeq r1, r6, r0, lsl #24 │ │ │ │ - rsbeq r6, r2, r4, ror #8 │ │ │ │ + @ instruction: 0x00626494 │ │ │ │ addeq ip, ip, r8, ror #5 │ │ │ │ - rsbeq r6, r2, r0, lsl r4 │ │ │ │ + rsbeq r6, r2, r0, asr #8 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq pc, r0, r4, lsl r4 @ │ │ │ │ - rsbeq r1, r2, r8, ror #26 │ │ │ │ - rsbeq r1, r2, ip, lsr #28 │ │ │ │ + rsbeq pc, r0, r4, asr #8 │ │ │ │ + @ instruction: 0x00621d98 │ │ │ │ + rsbeq r1, r2, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #2144] @ 3df24c │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #2140] @ 3df250 │ │ │ │ @@ -416761,23 +416761,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1204] @ 3df2a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dea7c │ │ │ │ lsl r2, r2, #6 │ │ │ │ add r0, r2, #49152 @ 0xc000 │ │ │ │ add r0, r0, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ b 3deba0 │ │ │ │ lsl r2, r2, #6 │ │ │ │ @@ -417046,45 +417046,45 @@ │ │ │ │ beq 3df1fc │ │ │ │ b 3dea68 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ 3df2bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dea7c │ │ │ │ addeq ip, ip, r4, lsr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ andeq r2, r0, r0, lsr r8 │ │ │ │ strdeq ip, [ip], r4 │ │ │ │ andeq r0, r0, r3, lsl #30 │ │ │ │ @ instruction: 0xfffff0fc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r2, r0, r0, lsr r9 │ │ │ │ - rsbseq lr, r7, ip, rrx │ │ │ │ - @ instruction: 0x0077e09a │ │ │ │ - rsbseq lr, r7, r0, ror #1 │ │ │ │ + @ instruction: 0x0077e09c │ │ │ │ + rsbseq lr, r7, sl, asr #1 │ │ │ │ + rsbseq lr, r7, r0, lsl r1 │ │ │ │ addeq fp, ip, ip, ror #30 │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r1, r0, pc, lsl r5 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ - rsbseq lr, r7, lr, rrx │ │ │ │ - rsbseq lr, r7, ip, lsr r0 │ │ │ │ + @ instruction: 0x0077e09e │ │ │ │ + rsbseq lr, r7, ip, rrx │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00625e94 │ │ │ │ - rsbseq sp, r7, r2, asr ip │ │ │ │ + rsbeq r5, r2, r4, asr #29 │ │ │ │ + rsbseq sp, r7, r2, lsl #25 │ │ │ │ andeq r5, r0, r8, ror #22 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r2, r0, r8, ror #9 │ │ │ │ - rsbeq r5, r2, r8, lsl #21 │ │ │ │ + strheq r5, [r2], #-168 @ 0xffffff58 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3df378 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #156] @ 3df37c │ │ │ │ @@ -417094,15 +417094,15 @@ │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r3 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r8, r0 │ │ │ │ bl 44826c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 448200 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -417123,17 +417123,17 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3dc7e8 │ │ │ │ - rsbseq sp, r7, r8, asr #21 │ │ │ │ - subseq pc, pc, r0, lsl r1 @ │ │ │ │ - rsbeq r5, r0, r8, ror #25 │ │ │ │ + ldrsheq sp, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + subseq pc, pc, r0, asr #2 │ │ │ │ + rsbeq r5, r0, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #408] @ 3df534 │ │ │ │ ldr ip, [pc, #408] @ 3df538 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -417162,15 +417162,15 @@ │ │ │ │ bl 44826c │ │ │ │ ldr r3, [pc, #320] @ 3df544 │ │ │ │ ldr r1, [pc, #320] @ 3df548 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 756f04 │ │ │ │ + bl 756f34 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3df464 │ │ │ │ ldr r2, [pc, #292] @ 3df54c │ │ │ │ ldr r3, [pc, #268] @ 3df538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -417220,41 +417220,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3df560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3df3e0 │ │ │ │ ldr r0, [pc, #60] @ 3df564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3df3e0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq fp, ip, r8, ror r7 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq fp, ip, r0, ror #14 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r4, r0, ip, lsr #19 │ │ │ │ - rsbeq lr, r0, r0, lsr #18 │ │ │ │ + rsbeq lr, r0, r0, asr r9 │ │ │ │ addeq fp, ip, ip, ror #13 │ │ │ │ addeq fp, ip, r8, lsr #13 │ │ │ │ andeq r1, r0, r0, asr r5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r5, r2, r8, ror #15 │ │ │ │ - rsbeq r5, r2, r4, lsr #16 │ │ │ │ + rsbeq r5, r2, r8, lsl r8 │ │ │ │ + rsbeq r5, r2, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ 3df674 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -417262,35 +417262,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3df678 │ │ │ │ ldr r1, [pc, #228] @ 3df67c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #208] @ 3df680 │ │ │ │ ldr r1, [pc, #208] @ 3df684 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r2, [pc, #176] @ 3df688 │ │ │ │ ldr r1, [pc, #176] @ 3df68c │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 754968 │ │ │ │ + bl 754998 │ │ │ │ ldr r3, [pc, #144] @ 3df690 │ │ │ │ ldr r2, [pc, #144] @ 3df694 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #132] @ 3df698 │ │ │ │ str r2, [r4, #92] @ 0x5c │ │ │ │ @@ -417314,86 +417314,86 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq sp, r7, r8, lsr #16 │ │ │ │ - subseq r9, pc, r0, lsr r2 @ │ │ │ │ - rsbeq r6, r9, r0, ror #15 │ │ │ │ - rsbeq r5, r0, r4, lsr #20 │ │ │ │ - subseq lr, pc, ip, asr #28 │ │ │ │ - subseq r9, pc, r4, lsl #4 │ │ │ │ - subseq r9, pc, r8, lsl r2 @ │ │ │ │ + rsbseq sp, r7, r8, asr r8 │ │ │ │ + subseq r9, pc, r0, ror #4 │ │ │ │ + rsbeq r6, r9, r0, lsl r8 │ │ │ │ + rsbeq r5, r0, r4, asr sl │ │ │ │ + subseq lr, pc, ip, ror lr @ │ │ │ │ + subseq r9, pc, r4, lsr r2 @ │ │ │ │ + subseq r9, pc, r8, asr #4 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ sbcne r8, sl, r6, lsl #1 │ │ │ │ - rsbeq r5, r2, ip, asr #14 │ │ │ │ + rsbeq r5, r2, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3df718 │ │ │ │ ldr r2, [pc, #92] @ 3df71c │ │ │ │ ldr r1, [pc, #92] @ 3df720 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 44f0d4 │ │ │ │ mov r0, r5 │ │ │ │ bl 44b568 │ │ │ │ mov r0, r5 │ │ │ │ bl 43b1bc │ │ │ │ add r2, r4, #1904 @ 0x770 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 439f0c │ │ │ │ - rsbseq sp, r7, r4, ror #13 │ │ │ │ - @ instruction: 0x00625590 │ │ │ │ - strdeq r5, [r2], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq sp, r7, r4, lsl r7 │ │ │ │ + rsbeq r5, r2, r0, asr #11 │ │ │ │ + rsbeq r5, r2, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 3df788 │ │ │ │ ldr r2, [pc, #76] @ 3df78c │ │ │ │ ldr r1, [pc, #76] @ 3df790 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov r5, r0 │ │ │ │ bl 44826c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 448200 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3de798 │ │ │ │ - rsbseq sp, r7, r8, ror #12 │ │ │ │ - rsbeq r5, r0, r8, lsl #17 │ │ │ │ - ldrheq lr, [pc], #-192 @ │ │ │ │ + @ instruction: 0x0077d698 │ │ │ │ + strheq r5, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + subseq lr, pc, r0, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #164] @ 3df854 │ │ │ │ mov r9, r2 │ │ │ │ @@ -417404,15 +417404,15 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 75470c │ │ │ │ + bl 75473c │ │ │ │ mov sl, r0 │ │ │ │ bl 44826c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 448200 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r8 │ │ │ │ @@ -417434,17 +417434,17 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3dc7f4 │ │ │ │ - ldrsheq sp, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq lr, pc, r8, lsr ip @ │ │ │ │ - rsbeq r5, r0, r0, lsl r8 │ │ │ │ + rsbseq sp, r7, r0, lsr #12 │ │ │ │ + subseq lr, pc, r8, ror #24 │ │ │ │ + rsbeq r5, r0, r0, asr #16 │ │ │ │ ldr r3, [r0, r1, lsl #2] │ │ │ │ bic r3, r3, r2 │ │ │ │ str r3, [r0, r1, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417754,41 +417754,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dfdb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfcb8 │ │ │ │ ldr r0, [pc, #56] @ 3dfdbc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #208] @ 0xd0 │ │ │ │ b 3dfcb8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, ip, r4, lr │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, ror lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r4, asr lr │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r0, ror #26 │ │ │ │ - rsbeq r0, r2, ip, ror sp │ │ │ │ + @ instruction: 0x00620d90 │ │ │ │ + rsbeq r0, r2, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 3dfef0 │ │ │ │ ldr r1, [pc, #280] @ 3dfef4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417840,41 +417840,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3dff10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfe10 │ │ │ │ ldr r0, [pc, #56] @ 3dff14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3dfe10 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, ip, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, ip, lsl sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq sl, [ip], ip │ │ │ │ andeq r1, r0, r0, asr #5 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r4, ror #24 │ │ │ │ - rsbeq r0, r2, r0, lsl #25 │ │ │ │ + @ instruction: 0x00620c94 │ │ │ │ + strheq r0, [r2], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #352] @ 3e0090 │ │ │ │ ldr r2, [pc, #352] @ 3e0094 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -417937,48 +417937,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e00b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dff68 │ │ │ │ ldr r0, [pc, #72] @ 3e00b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3dff68 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, ror #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, asr #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r4, lsr #23 │ │ │ │ andeq r4, r0, r0, lsl #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r0, asr #23 │ │ │ │ - rsbeq r0, r2, r0, asr #24 │ │ │ │ + strdeq r0, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, r2, r0, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #784] @ 3e03e0 │ │ │ │ ldr r1, [pc, #784] @ 3e03e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -418039,21 +418039,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3e0400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e011c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e011c │ │ │ │ ldr r3, [pc, #520] @ 3e0404 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -418072,21 +418072,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3e0408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0114 │ │ │ │ ldr r3, [pc, #408] @ 3e040c │ │ │ │ and r8, r2, #1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0374 │ │ │ │ @@ -418103,22 +418103,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e0410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e010c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e010c │ │ │ │ ldr r3, [pc, #272] @ 3e0414 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -418138,68 +418138,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3e0418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e010c │ │ │ │ cmp r8, #0 │ │ │ │ bne 3e010c │ │ │ │ b 3e02fc │ │ │ │ tst r5, #64 @ 0x40 │ │ │ │ bne 3e0114 │ │ │ │ b 3e01f4 │ │ │ │ tst r5, #128 @ 0x80 │ │ │ │ bne 3e011c │ │ │ │ b 3e0170 │ │ │ │ ldr r0, [pc, #124] @ 3e041c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e02e8 │ │ │ │ ldr r0, [pc, #108] @ 3e0420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0114 │ │ │ │ ldr r0, [pc, #96] @ 3e0424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e011c │ │ │ │ ldr r0, [pc, #84] @ 3e0428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e010c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq sl, ip, r4, asr #20 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq sl, [ip], r0 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00620d9c │ │ │ │ + rsbeq r0, r2, ip, asr #27 │ │ │ │ andeq r3, r0, r4, lsr #18 │ │ │ │ - rsbeq r0, r2, ip, lsr #24 │ │ │ │ + rsbeq r0, r2, ip, asr ip │ │ │ │ andeq r2, r0, ip, asr ip │ │ │ │ - rsbeq r0, r2, r4, ror #20 │ │ │ │ + @ instruction: 0x00620a94 │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ - rsbeq r0, r2, r0, asr #20 │ │ │ │ - ldrdeq r0, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r0, r2, r8, asr fp │ │ │ │ - rsbeq r0, r2, r4, lsr ip │ │ │ │ - rsbeq r0, r2, r0, asr sl │ │ │ │ + rsbeq r0, r2, r0, ror sl │ │ │ │ + rsbeq r0, r2, ip, lsl #20 │ │ │ │ + rsbeq r0, r2, r8, lsl #23 │ │ │ │ + rsbeq r0, r2, r4, ror #24 │ │ │ │ + rsbeq r0, r2, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 3e057c │ │ │ │ ldr lr, [pc, #312] @ 3e0580 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -418260,41 +418260,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e05a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0484 │ │ │ │ ldr r0, [pc, #56] @ 3e05a4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0484 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [ip], r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008ca6b0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ addeq sl, ip, ip, ror #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r2, ip, asr #16 │ │ │ │ - rsbeq r4, r2, r8, ror #16 │ │ │ │ + rsbeq r4, r2, ip, ror r8 │ │ │ │ + @ instruction: 0x00624898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r0, #1300] @ 0x514 │ │ │ │ ldr r3, [pc, #352] @ 3e0728 │ │ │ │ @@ -418356,23 +418356,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e074c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0620 │ │ │ │ ldr r2, [pc, #100] @ 3e0750 │ │ │ │ ldr r3, [pc, #64] @ 3e0730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -418381,28 +418381,28 @@ │ │ │ │ bne 3e0724 │ │ │ │ ldr r0, [pc, #68] @ 3e0754 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq sl, ip, ip, lsr #10 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r8, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, ip, ror #9 │ │ │ │ andeq r4, r0, r8, lsr #6 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r4, r2, r0, lsr #14 │ │ │ │ + rsbeq r4, r2, r0, asr r7 │ │ │ │ addeq sl, ip, r8, lsr #8 │ │ │ │ - rsbeq r4, r2, r8, lsr #14 │ │ │ │ + rsbeq r4, r2, r8, asr r7 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #12 │ │ │ │ addmi ip, r3, #51 @ 0x33 │ │ │ │ ldr r3, [pc, #28] @ 3e0788 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -418514,15 +418514,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e0a18 │ │ │ │ ldr r0, [pc, #272] @ 3e0a3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [fp, #3512] @ 0xdb8 │ │ │ │ bl 448274 │ │ │ │ subs sl, r0, #0 │ │ │ │ addne r5, r5, r5, lsl #1 │ │ │ │ subne r1, r8, r5 │ │ │ │ bne 3e0870 │ │ │ │ @@ -418552,50 +418552,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3e0a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0898 │ │ │ │ ldr r0, [pc, #88] @ 3e0a58 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r6, [r4, #1324] @ 0x52c │ │ │ │ ldr r5, [r4, #1408] @ 0x580 │ │ │ │ b 3e0898 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ bge fee8b4d0 <__bss_end__@@Base+0xfe0d8b60> │ │ │ │ strdeq sl, [ip], ip │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008ca2bc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r4, ror #4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ addeq sl, ip, ip, lsl #4 │ │ │ │ - rsbeq r4, r2, r4, asr r5 │ │ │ │ - @ instruction: 0x0077c49c │ │ │ │ - rsbeq r4, r2, r4, lsl #10 │ │ │ │ - rsbeq r2, ip, ip, ror r8 │ │ │ │ + rsbeq r4, r2, r4, lsl #11 │ │ │ │ + rsbseq ip, r7, ip, asr #9 │ │ │ │ + rsbeq r4, r2, r4, lsr r5 │ │ │ │ + rsbeq r2, ip, ip, lsr #17 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00622290 │ │ │ │ - ldrdeq r2, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq r2, r2, r0, asr #5 │ │ │ │ + rsbeq r2, r2, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr ip, [pc, #300] @ 3e0ba8 │ │ │ │ @@ -418654,41 +418654,41 @@ │ │ │ │ beq 3e0b8c │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e0bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0adc │ │ │ │ ldr r0, [pc, #56] @ 3e0bcc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ b 3e0adc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, ip, r4, r0 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq sl, ip, r4, asr r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq sl, ip, r0, lsr r0 │ │ │ │ andeq r5, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r8, asr #13 │ │ │ │ - rsbeq r0, r2, r8, lsl #14 │ │ │ │ + strdeq r0, [r2], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r0, r2, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #3512] @ 0xdb8 │ │ │ │ @@ -418796,48 +418796,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e0e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0cec │ │ │ │ ldr r0, [pc, #72] @ 3e0e20 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0cec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r8, lsl #29 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, ip, lsr lr │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, lsl r4 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r4, lsr #10 │ │ │ │ rsbeq r0, r2, r4, asr r5 │ │ │ │ + rsbeq r0, r2, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #344] @ 3e0f98 │ │ │ │ ldr r1, [pc, #344] @ 3e0f9c │ │ │ │ @@ -418908,39 +418908,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e0fb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0e84 │ │ │ │ ldr r0, [pc, #52] @ 3e0fbc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e0e84 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r9, [ip], r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008c9cb4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r8, ror ip │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r0, r2, r0, lsl #8 │ │ │ │ - rsbeq r0, r2, r4, lsr #8 │ │ │ │ + rsbeq r0, r2, r0, lsr r4 │ │ │ │ + rsbeq r0, r2, r4, asr r4 │ │ │ │ add r3, r0, #20480 @ 0x5000 │ │ │ │ str r2, [r3] │ │ │ │ b 3e0e24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -419011,40 +419011,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3e1158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1090 │ │ │ │ ldr r0, [pc, #56] @ 3e115c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1090 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r9, ip, r0, lsr fp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, r4, lsl #22 │ │ │ │ strdeq r9, [ip], r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00623d98 │ │ │ │ - strheq r3, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r3, r2, r8, asr #27 │ │ │ │ + rsbeq r3, r2, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #364] @ 3e12e4 │ │ │ │ ldr ip, [pc, #364] @ 3e12e8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419117,41 +419117,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e1304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e11b8 │ │ │ │ ldr r0, [pc, #60] @ 3e1308 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e11b8 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r9, ip, ip, r9 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r9, ip, ip, ror r9 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r8, lsl r9 │ │ │ │ andeq r4, r0, r8, lsr r1 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r3, r2, ip, asr #24 │ │ │ │ - rsbeq r3, r2, ip, lsr #25 │ │ │ │ + rsbeq r3, r2, ip, ror ip │ │ │ │ + ldrdeq r3, [r2], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr lr, [pc, #2464] @ 3e1cc4 │ │ │ │ ldr ip, [pc, #2464] @ 3e1cc8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -419254,21 +419254,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2056] @ 3e1ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1368 │ │ │ │ ldr r3, [pc, #2044] @ 3e1ce8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 3e13a4 │ │ │ │ ldr r3, [pc, #2012] @ 3e1cdc │ │ │ │ @@ -419283,21 +419283,21 @@ │ │ │ │ beq 3e17a8 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1948] @ 3e1cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e13a4 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ bne 3e1838 │ │ │ │ cmp fp, #1 │ │ │ │ @@ -419414,32 +419414,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1440] @ 3e1d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1588 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ strne fp, [r4, #12] │ │ │ │ beq 3e157c │ │ │ │ mov r8, #1 │ │ │ │ b 3e1590 │ │ │ │ ldr r0, [pc, #1404] @ 3e1d04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1368 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e157c │ │ │ │ mov r3, #7 │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r8, #7 │ │ │ │ b 3e1590 │ │ │ │ @@ -419452,15 +419452,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e1c78 │ │ │ │ ldr r0, [pc, #1336] @ 3e1d0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ mov r8, #5 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1590 │ │ │ │ ldr r3, [pc, #1284] @ 3e1cfc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -419503,27 +419503,27 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1084] @ 3e1d14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ cmp fp, #1 │ │ │ │ beq 3e1c4c │ │ │ │ cmp fp, #2 │ │ │ │ beq 3e1be0 │ │ │ │ @@ -419575,23 +419575,23 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 3e1d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [r8] │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ lsr r1, r3, #20 │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -419631,15 +419631,15 @@ │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -419657,15 +419657,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #532] @ 3e1d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e1674 │ │ │ │ mov r8, #4 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ beq 3e1590 │ │ │ │ b 3e17f0 │ │ │ │ @@ -419682,15 +419682,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ lsr r1, fp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r1, [r8] │ │ │ │ b 3e1674 │ │ │ │ ldr r3, [r9, #2072] @ 0x818 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ lsr r1, r3, #19 │ │ │ │ and r1, r1, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -419706,15 +419706,15 @@ │ │ │ │ ldrb r1, [sl, #49] @ 0x31 │ │ │ │ and r2, r2, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ b 3e1a3c │ │ │ │ ldr r0, [pc, #348] @ 3e1d2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r8, [r4, #12] │ │ │ │ b 3e1588 │ │ │ │ tst sl, #4194304 @ 0x400000 │ │ │ │ beq 3e18f8 │ │ │ │ mov r8, #7 │ │ │ │ cmp r3, #0 │ │ │ │ str r8, [r4, #12] │ │ │ │ @@ -419731,29 +419731,29 @@ │ │ │ │ beq 3e1590 │ │ │ │ b 3e17f0 │ │ │ │ ldr r0, [pc, #260] @ 3e1d30 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [r9, #2072] @ 0x818 │ │ │ │ b 3e18e8 │ │ │ │ tst sl, #65536 @ 0x10000 │ │ │ │ beq 3e18f8 │ │ │ │ cmp r3, #0 │ │ │ │ str fp, [r4, #12] │ │ │ │ beq 3e1778 │ │ │ │ b 3e1950 │ │ │ │ ldr r0, [pc, #200] @ 3e1d34 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e19ec │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #180] @ 3e1d38 │ │ │ │ ldr r1, [pc, #180] @ 3e1d3c │ │ │ │ ldr r0, [pc, #180] @ 3e1d40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #176] @ 3e1d44 │ │ │ │ @@ -419774,42 +419774,42 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r9, [ip], r8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r9, ip, r8, ror #14 │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r4, ror r4 │ │ │ │ + rsbeq r2, r2, r4, lsr #9 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - rsbeq r2, r2, ip, ror #8 │ │ │ │ - rsbseq fp, r7, r0, asr #16 │ │ │ │ - ldrsbeq fp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r3, r2, r4, lsr r8 │ │ │ │ + @ instruction: 0x0062249c │ │ │ │ + rsbseq fp, r7, r0, ror r8 │ │ │ │ + rsbseq fp, r7, r0, lsl #16 │ │ │ │ + rsbeq r3, r2, r4, ror #16 │ │ │ │ andeq r2, r0, r8, lsl #23 │ │ │ │ - rsbeq r2, r2, r0, lsr #21 │ │ │ │ - rsbeq r2, r2, r4, lsl #4 │ │ │ │ + ldrdeq r2, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r2, r4, lsr r2 │ │ │ │ addeq r9, ip, r4, ror #6 │ │ │ │ - rsbeq r2, r2, r0, lsr #4 │ │ │ │ + rsbeq r2, r2, r0, asr r2 │ │ │ │ @ instruction: 0x00002ab8 │ │ │ │ - rsbeq r2, r2, r4, asr #2 │ │ │ │ + rsbeq r2, r2, r4, ror r1 │ │ │ │ andeq r3, r0, r0, lsl r1 │ │ │ │ - rsbeq r2, r2, r8, lsl #2 │ │ │ │ + rsbeq r2, r2, r8, lsr r1 │ │ │ │ andeq r2, r0, r8, asr r6 │ │ │ │ - rsbeq r2, r2, ip, asr #32 │ │ │ │ - rsbeq r2, r2, r0, asr #1 │ │ │ │ - rsbeq r2, r2, ip, lsr #2 │ │ │ │ - rsbeq r1, r2, r8, asr lr │ │ │ │ - strheq r1, [r2], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq fp, r7, r4, ror r1 │ │ │ │ - ldrdeq r3, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, r2, ip, asr r3 │ │ │ │ + rsbeq r2, r2, ip, ror r0 │ │ │ │ + strdeq r2, [r2], #-0 @ │ │ │ │ + rsbeq r2, r2, ip, asr r1 │ │ │ │ + rsbeq r1, r2, r8, lsl #29 │ │ │ │ + rsbeq r1, r2, ip, ror #29 │ │ │ │ + rsbseq fp, r7, r4, lsr #3 │ │ │ │ + rsbeq r3, r2, r8, lsl #4 │ │ │ │ + rsbeq r3, r2, ip, lsl #7 │ │ │ │ andeq r0, r0, r7, ror r1 │ │ │ │ - rsbseq fp, r7, r0, asr r1 │ │ │ │ - strheq r3, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r3, r2, ip, lsr r3 │ │ │ │ + rsbseq fp, r7, r0, lsl #3 │ │ │ │ + rsbeq r3, r2, r8, ror #3 │ │ │ │ + rsbeq r3, r2, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #20480 @ 0x5000 │ │ │ │ and r2, r2, #31 │ │ │ │ add r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -419906,39 +419906,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e1f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1e88 │ │ │ │ ldr r0, [pc, #52] @ 3e1f54 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e1e88 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, lsl #26 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ strdeq r8, [ip], r4 │ │ │ │ ldrdeq r8, [ip], r8 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, asr #27 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00622f9c │ │ │ │ - strheq r2, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r2, r2, ip, asr #31 │ │ │ │ + rsbeq r2, r2, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #628] @ 3e21e4 │ │ │ │ ldr r3, [pc, #628] @ 3e21e8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -419981,15 +419981,15 @@ │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e2120 │ │ │ │ add r4, r4, #131072 @ 0x20000 │ │ │ │ ldrb r1, [r4, #2112] @ 0x840 │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #4 │ │ │ │ - bl 9d5c9c │ │ │ │ + bl 9d5ccc │ │ │ │ ldr r2, [pc, #456] @ 3e21f4 │ │ │ │ ldr r3, [pc, #440] @ 3e21e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mul r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ movcc r0, #0 │ │ │ │ @@ -420027,26 +420027,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3e2204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr fp, [r6, #20] │ │ │ │ ldr r7, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r6, #16] │ │ │ │ ldr r5, [r4, r3, lsl #2] │ │ │ │ b 3e1fc4 │ │ │ │ ldr r3, [pc, #224] @ 3e2208 │ │ │ │ @@ -420067,54 +420067,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3e220c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2010 │ │ │ │ ldr r0, [pc, #100] @ 3e2210 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2010 │ │ │ │ ldr r0, [pc, #72] @ 3e2214 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2108 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, r4, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r8, ror #21 │ │ │ │ muleq r0, r4, r9 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r1, r8, ror r3 @ │ │ │ │ + rsbeq pc, r1, r8, lsr #7 │ │ │ │ andeq r1, r0, r0, ror #3 │ │ │ │ - rsbeq pc, r1, r4, ror #6 │ │ │ │ - strheq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - strdeq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ + @ instruction: 0x0061f394 │ │ │ │ + rsbeq pc, r1, r4, ror #7 │ │ │ │ + rsbeq pc, r1, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ ldr sl, [sp, #156] @ 0x9c │ │ │ │ @@ -420169,15 +420169,15 @@ │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 9d84c4 │ │ │ │ + bl 9d84f4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #20] │ │ │ │ adds r2, r2, r3 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -420187,15 +420187,15 @@ │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 719f30 │ │ │ │ + bl 719f60 │ │ │ │ ldrb r2, [r5, #42] @ 0x2a │ │ │ │ subs r1, r7, r4 │ │ │ │ add r0, r5, r2, lsl #1 │ │ │ │ ldrh r3, [r0, #38] @ 0x26 │ │ │ │ sbc r6, sl, r6 │ │ │ │ add r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -420248,15 +420248,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ add r1, r3, #6 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add r3, r5, r1, lsl #3 │ │ │ │ @@ -420274,30 +420274,30 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e2548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldrb r3, [r5, #42] @ 0x2a │ │ │ │ b 3e245c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3e254c │ │ │ │ ldr r1, [pc, #68] @ 3e2550 │ │ │ │ ldr r0, [pc, #68] @ 3e2554 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -420310,19 +420310,19 @@ │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ @ instruction: 0x008c88b8 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r8, ror #14 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r2, r2, r8, asr ip │ │ │ │ - rsbeq r2, r2, ip, asr #22 │ │ │ │ - ldrsheq sl, [r7], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r2, r2, r4, asr r9 │ │ │ │ - strdeq r2, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r2, r2, r8, lsl #25 │ │ │ │ + rsbeq r2, r2, ip, ror fp │ │ │ │ + rsbseq sl, r7, r0, lsr #18 │ │ │ │ + rsbeq r2, r2, r4, lsl #19 │ │ │ │ + rsbeq r2, r2, r0, lsr #22 │ │ │ │ andeq r0, r0, r1, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #508] @ 3e2770 │ │ │ │ ldr ip, [pc, #508] @ 3e2774 │ │ │ │ @@ -420388,22 +420388,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3e2790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e25c8 │ │ │ │ ldr r3, [pc, #220] @ 3e2784 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2610 │ │ │ │ ldr r3, [pc, #204] @ 3e2788 │ │ │ │ @@ -420419,79 +420419,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3e2794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2610 │ │ │ │ ldr r2, [pc, #112] @ 3e2798 │ │ │ │ ldr r3, [pc, #72] @ 3e2774 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e276c │ │ │ │ ldr r0, [pc, #80] @ 3e279c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9a12dc │ │ │ │ + b 9a130c │ │ │ │ ldr r0, [pc, #64] @ 3e27a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2610 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r0, lsr #11 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, r8, ror r5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r8, ip, r4, asr #10 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r1, r4, lsr #30 │ │ │ │ - rsbeq lr, r1, r4, lsr #29 │ │ │ │ + rsbeq lr, r1, r4, asr pc │ │ │ │ + ldrdeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ addeq r8, ip, ip, ror #7 │ │ │ │ - rsbeq lr, r1, r4, asr #29 │ │ │ │ - rsbeq lr, r1, ip, lsr #29 │ │ │ │ + strdeq lr, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + ldrdeq lr, [r1], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ add r7, r0, #131072 @ 0x20000 │ │ │ │ ldr r0, [r7, #2116] @ 0x844 │ │ │ │ add r6, r5, #133120 @ 0x20800 │ │ │ │ add r8, r5, #134144 @ 0x20c00 │ │ │ │ mov r9, r1 │ │ │ │ add r4, r6, #852 @ 0x354 │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ add sl, r8, #328 @ 0x148 │ │ │ │ b 3e27e8 │ │ │ │ add r4, r4, #20 │ │ │ │ cmp r4, sl │ │ │ │ beq 3e2810 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e27dc │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9b21e0 │ │ │ │ + bl 9b2210 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #20 │ │ │ │ bl 3e0a5c │ │ │ │ cmp r4, sl │ │ │ │ bne 3e27e8 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -420589,18 +420589,18 @@ │ │ │ │ bne 3e2958 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2948 │ │ │ │ ldr r2, [r4, r3, lsl #2] │ │ │ │ str r2, [r5, r3, lsl #2] │ │ │ │ add r3, r3, #1 │ │ │ │ b 3e2948 │ │ │ │ - ldrsbeq sl, [r7], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq sl, r7, r8, lsl sl │ │ │ │ + rsbseq sl, r7, r4, lsl #12 │ │ │ │ + rsbseq sl, r7, r8, asr #20 │ │ │ │ strdeq r3, [r0], -r5 │ │ │ │ - rsbseq sl, r7, r0, lsr #18 │ │ │ │ + rsbseq sl, r7, r0, asr r9 │ │ │ │ andeq r0, r0, r1, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr lr, [pc, #936] @ 3e2d74 │ │ │ │ ldr ip, [pc, #936] @ 3e2d78 │ │ │ │ @@ -420679,30 +420679,30 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3e2d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ cmp r8, #0 │ │ │ │ beq 3e2a2c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2bd0 │ │ │ │ ldr r3, [pc, #564] @ 3e2d98 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -420722,21 +420722,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 3e2d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e27a4 │ │ │ │ cmp r4, #0 │ │ │ │ bge 3e2a34 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420768,23 +420768,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3e2da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2a08 │ │ │ │ ldr r3, [pc, #268] @ 3e2da8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2bf0 │ │ │ │ ldr r3, [pc, #220] @ 3e2d8c │ │ │ │ @@ -420800,67 +420800,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3e2dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2bf0 │ │ │ │ ldr r0, [pc, #156] @ 3e2db0 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2a08 │ │ │ │ ldr r0, [pc, #132] @ 3e2db4 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2b48 │ │ │ │ ldr r0, [pc, #96] @ 3e2db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2bd0 │ │ │ │ ldr r0, [pc, #84] @ 3e2dbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2bf0 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r8, ip, r8, asr #2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r8, ip, r4, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ ldrdeq r8, [ip], r8 @ │ │ │ │ andeq r4, r0, r8, lsl #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq lr, r1, r4, lsr #23 │ │ │ │ + ldrdeq lr, [r1], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r4, ror #3 │ │ │ │ - rsbeq lr, r1, r8, asr #24 │ │ │ │ + rsbeq lr, r1, r8, ror ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq lr, r1, ip, asr #19 │ │ │ │ + strdeq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - rsbeq lr, r1, r4, ror fp │ │ │ │ - rsbeq lr, r1, ip, lsl #19 │ │ │ │ - rsbeq lr, r1, r0, asr #20 │ │ │ │ - strdeq lr, [r1], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq lr, r1, ip, asr #22 │ │ │ │ + rsbeq lr, r1, r4, lsr #23 │ │ │ │ + strheq lr, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r1, r0, ror sl │ │ │ │ + rsbeq lr, r1, r4, lsr #22 │ │ │ │ + rsbeq lr, r1, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #2052] @ 3e35dc │ │ │ │ ldr r3, [pc, #2052] @ 3e35e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420966,19 +420966,19 @@ │ │ │ │ b 3e2f10 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ umull r9, sl, r3, r0 │ │ │ │ bne 3e32d4 │ │ │ │ mov r0, #1 │ │ │ │ ldr fp, [r5] │ │ │ │ - bl 9b272c │ │ │ │ + bl 9b275c │ │ │ │ adds r2, r9, r0 │ │ │ │ adc r3, sl, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 9b25f8 │ │ │ │ + bl 9b2628 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #4] │ │ │ │ b 3e2f50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e2f10 │ │ │ │ ldr r3, [pc, #1596] @ 3e35f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -421000,22 +421000,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3e35fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f10 │ │ │ │ bic r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [r8] │ │ │ │ str r5, [r7, #192] @ 0xc0 │ │ │ │ beq 3e30d0 │ │ │ │ orr r5, r3, #-2147483648 @ 0x80000000 │ │ │ │ @@ -421073,22 +421073,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3e3608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e3054 │ │ │ │ ldr r1, [pc, #1196] @ 3e360c │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e2e3c │ │ │ │ @@ -421109,27 +421109,27 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 3e3610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2e3c │ │ │ │ ldr r3, [pc, #1036] @ 3e3614 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421148,22 +421148,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e3618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f5c │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ bl 43860c │ │ │ │ ldr r3, [r8] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 3e335c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421201,24 +421201,24 @@ │ │ │ │ beq 3e33f8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 3e3624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f7c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e3524 │ │ │ │ add r7, r7, #16384 @ 0x4000 │ │ │ │ ldr r3, [r7, #256] @ 0x100 │ │ │ │ ldr r2, [pc, #692] @ 3e3628 │ │ │ │ cmn r3, #1 │ │ │ │ @@ -421236,35 +421236,35 @@ │ │ │ │ ldr r0, [r6, #3512] @ 0xdb8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 440470 │ │ │ │ ldr r0, [pc, #628] @ 3e362c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r5, [r7, #192] @ 0xc0 │ │ │ │ b 3e3054 │ │ │ │ ldr r0, [pc, #608] @ 3e3630 │ │ │ │ lsl r1, r5, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ orr r3, r6, r3 │ │ │ │ b 3e2e3c │ │ │ │ ldr r0, [pc, #584] @ 3e3634 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f5c │ │ │ │ ldr r0, [pc, #568] @ 3e3638 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f7c │ │ │ │ ldr r3, [pc, #504] @ 3e3614 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3098 │ │ │ │ ldr r3, [pc, #452] @ 3e35f4 │ │ │ │ @@ -421281,27 +421281,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3e363c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3098 │ │ │ │ ldr r0, [pc, #420] @ 3e3640 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e2f10 │ │ │ │ ldr r3, [pc, #404] @ 3e3644 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e329c │ │ │ │ ldr r3, [pc, #304] @ 3e35f4 │ │ │ │ @@ -421317,22 +421317,22 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3e3648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e329c │ │ │ │ ldr r3, [pc, #288] @ 3e364c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e3364 │ │ │ │ ldr r3, [pc, #180] @ 3e35f4 │ │ │ │ @@ -421347,72 +421347,72 @@ │ │ │ │ beq 3e35c4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3e3650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3364 │ │ │ │ ldr r0, [pc, #172] @ 3e3654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3098 │ │ │ │ ldr r0, [pc, #160] @ 3e3658 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e329c │ │ │ │ ldr r0, [pc, #144] @ 3e365c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3364 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, ip, lsr sp │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, ip, ip, lsl sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, ip, r0, asr ip │ │ │ │ andeq r4, r0, r0, ror #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq pc, [r1], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, r1, r4, lsl #20 │ │ │ │ addeq r7, ip, r4, ror sl │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ - rsbeq pc, r1, r0, ror #25 │ │ │ │ + rsbeq pc, r1, r0, lsl sp @ │ │ │ │ andeq r2, r0, ip, asr r3 │ │ │ │ - rsbeq pc, r1, r8, lsr fp @ │ │ │ │ + rsbeq pc, r1, r8, ror #22 │ │ │ │ andeq r1, r0, r4, ror r1 │ │ │ │ - ldrdeq pc, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq pc, r1, r8, lsl #18 │ │ │ │ addeq r7, ip, r0, ror r8 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq pc, r1, ip, asr #14 │ │ │ │ + rsbeq pc, r1, ip, ror r7 @ │ │ │ │ umulleq r7, ip, r4, r7 │ │ │ │ - strheq pc, [r1], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq pc, r1, r0, lsr #19 │ │ │ │ - rsbeq pc, r1, r4, lsr #15 │ │ │ │ - strdeq pc, [r1], #-108 @ 0xffffff94 @ │ │ │ │ - rsbeq pc, r1, r4, asr #13 │ │ │ │ - strheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq pc, r1, r8, ror #21 │ │ │ │ + ldrdeq pc, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrdeq pc, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq pc, r1, ip, lsr #14 │ │ │ │ + strdeq pc, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq pc, r1, r4, ror #11 │ │ │ │ andeq r2, r0, ip, ror lr │ │ │ │ - @ instruction: 0x0061f994 │ │ │ │ + rsbeq pc, r1, r4, asr #19 │ │ │ │ andeq r1, r0, ip, lsl #11 │ │ │ │ - rsbeq lr, r1, ip, asr r7 │ │ │ │ - rsbeq pc, r1, ip, ror #11 │ │ │ │ - rsbeq pc, r1, r8, lsr #18 │ │ │ │ - rsbeq lr, r1, r0, ror #14 │ │ │ │ + rsbeq lr, r1, ip, lsl #15 │ │ │ │ + rsbeq pc, r1, ip, lsl r6 @ │ │ │ │ + rsbeq pc, r1, r8, asr r9 @ │ │ │ │ + @ instruction: 0x0061e790 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #452] @ 3e383c │ │ │ │ ldr r3, [pc, #452] @ 3e3840 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -421509,39 +421509,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e385c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e36c4 │ │ │ │ ldr r0, [pc, #52] @ 3e3860 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e36c4 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r7, ip, ip, r4 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, ip, ip, ror r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ addeq r7, ip, r4, lsr #8 │ │ │ │ andeq r4, r0, r8, ror #30 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - ldrdeq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r1, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r1, r2, r4, lsl #18 │ │ │ │ + rsbeq r1, r2, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #296] @ 3e39a4 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421598,42 +421598,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3e39cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e38cc │ │ │ │ ldr r0, [pc, #64] @ 3e39d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e38cc │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ umulleq r7, ip, r0, r2 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r7, ip, r8, ror r2 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ addeq r7, ip, r0, asr #4 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ andeq r5, r0, r0, ror #7 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq r1, r2, ip, asr #15 │ │ │ │ - strdeq r1, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r1, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r1, r2, r4, lsr #16 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #9 │ │ │ │ addmi ip, r3, #54 @ 0x36 │ │ │ │ ldr r3, [pc, #28] @ 3e3a04 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421704,41 +421704,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e3b70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3a74 │ │ │ │ ldr r0, [pc, #60] @ 3e3b74 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3a74 │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r7, ip, r8, ror #1 │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ ldrdeq r7, [ip], r0 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdmi pc, [r0], -pc @ │ │ │ │ umulleq r7, ip, r8, r0 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - @ instruction: 0x00621694 │ │ │ │ - strheq r1, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq r1, r2, r4, asr #13 │ │ │ │ + rsbeq r1, r2, ip, ror #13 │ │ │ │ sub r3, r1, #16384 @ 0x4000 │ │ │ │ subs ip, r3, #8 │ │ │ │ addmi ip, r3, #55 @ 0x37 │ │ │ │ ldr r3, [pc, #28] @ 3e3ba8 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ and r3, r3, ip, asr #6 │ │ │ │ sub r3, r3, r3, lsl #2 │ │ │ │ @@ -421809,39 +421809,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 249f6c <__gettimeofday64@plt> │ │ │ │ - bl 98e6c0 │ │ │ │ + bl 98e6f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 3e3d0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3c1c │ │ │ │ ldr r0, [pc, #52] @ 3e3d10 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9a12dc │ │ │ │ + bl 9a130c │ │ │ │ b 3e3c1c │ │ │ │ bl 248fa0 <__stack_chk_fail@plt> │ │ │ │ addeq r6, ip, r4, lsr pc │ │ │ │ andeq r4, r0, r4, ror r2 │ │ │ │ addeq r6, ip, r4, lsl pc │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ strdeq r6, [ip], r0 │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ andeq r4, r0, r0, lsl r2 │ │ │ │ @ instruction: 0x000031b0 │ │ │ │ - rsbeq pc, r1, ip, lsr #6 │ │ │ │ - rsbeq pc, r1, r0, asr r3 @ │ │ │ │ + rsbeq pc, r1, ip, asr r3 @ │ │ │ │ + rsbeq pc, r1, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1048] @ 3e4144